JP2009077504A - Inverter apparatus - Google Patents
Inverter apparatus Download PDFInfo
- Publication number
- JP2009077504A JP2009077504A JP2007243211A JP2007243211A JP2009077504A JP 2009077504 A JP2009077504 A JP 2009077504A JP 2007243211 A JP2007243211 A JP 2007243211A JP 2007243211 A JP2007243211 A JP 2007243211A JP 2009077504 A JP2009077504 A JP 2009077504A
- Authority
- JP
- Japan
- Prior art keywords
- positive
- negative
- semiconductor
- parallel
- phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 61
- 239000003990 capacitor Substances 0.000 claims abstract description 10
- 230000007935 neutral effect Effects 0.000 claims description 15
- 230000002950 deficient Effects 0.000 abstract 1
- 230000008018 melting Effects 0.000 abstract 1
- 238000002844 melting Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 6
- 238000009499 grossing Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000007664 blowing Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H7/00—Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
- H02H7/10—Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers
- H02H7/12—Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers
- H02H7/122—Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers for inverters, i.e. dc/ac converters
- H02H7/1225—Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers for inverters, i.e. dc/ac converters responsive to internal faults, e.g. shoot-through
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/483—Converters with outputs that each can have more than two voltages levels
- H02M7/49—Combination of the output voltage waveforms of a plurality of converters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Inverter Devices (AREA)
Abstract
Description
本発明は、複数のスイッチング素子を並列接続して構成されるインバータ装置に関するものである。 The present invention relates to an inverter device configured by connecting a plurality of switching elements in parallel.
従来、電力変換器を構成するスイッチング素子の定格電流が不足する場合には、複数のスイッチング素子を並列接続して電力変換器を構成する技術が公知である。〔特許文献1〕では、スイッチング素子とヒューズを直列接続したものを複数の並列接続し、これを1アーム構成として、6アーム分用いることにより構成した3相インバータについて記載されている。このように構成することにより、1素子では不足する定格電流を大きくすることができる上、素子故障時にはヒューズによって1素子ずつ主回路から切離すことができるため、故障時の破損部分を最小限にとどめるようにしている。 Conventionally, when a rated current of a switching element constituting a power converter is insufficient, a technique for configuring a power converter by connecting a plurality of switching elements in parallel is known. [Patent Document 1] describes a three-phase inverter configured by connecting a plurality of switching elements and fuses connected in series, and using them as one arm configuration for six arms. With this configuration, the rated current that is insufficient with one element can be increased, and when an element fails, the fuse can be separated from the main circuit one element at a time. I try to stay.
しかしながら、高圧大容量のインバータ装置においては、スイッチング素子が故障した場合に、短絡電流が流れる対アームのスイッチング素子が破損する前にヒューズを溶断することは、ヒューズの性能上難しくなっている。したがって、複数が並列接続されるスイッチング素子のうち一つが故障した場合には、該故障素子に接続されるヒューズが溶断する前に、短絡電流により対アームの複数のスイッチング素子が破損する場合がある。このとき、対アームに接続される複数のヒューズには短絡電流が分流して流れるため、各ヒューズは溶断せずに残ってしまう。その後破損した対アームのスイッチング素子と他相のダイオード素子を通して負荷短絡が発生し、故障を拡大してしまうおそれがある。 However, in a high-voltage and large-capacity inverter device, when a switching element fails, it is difficult to blow the fuse before the switching element of the opposite arm through which the short-circuit current flows is broken. Therefore, when one of a plurality of switching elements connected in parallel fails, the plurality of switching elements of the pair arm may be damaged by a short-circuit current before the fuse connected to the failed element is blown. . At this time, since the short-circuit current flows through the plurality of fuses connected to the pair of arms, each fuse remains without being blown. Thereafter, a load short circuit may occur through the damaged switching element of the opposite arm and the diode element of the other phase, which may increase the failure.
本発明は上記のような問題を解決するためになされたものであり、本発明の目的は、複数のスイッチング素子を並列接続して構成されたインバータ装置において、スイッチング素子の故障時に短絡電流によって溶断する複数のヒューズの溶断タイミングを揃えて負荷短絡によって流れる電流を低減し、被害の拡大を防止して、故障箇所を少なくすることを目的とする。 The present invention has been made in order to solve the above-described problems, and an object of the present invention is to blow out by a short-circuit current when a switching element fails in an inverter device configured by connecting a plurality of switching elements in parallel. The purpose is to reduce the number of failure points by aligning the fusing timing of a plurality of fuses to reduce the current that flows due to a load short-circuit, prevent the spread of damage.
上記目的を達成するために、本発明では、直列に接続した半導体スイッチと正負の直流端子にそれぞれヒューズを備えるとともに半導体スイッチの相互接続点を交流端子として備えた半導体ユニットを各相に複数備え、直流電力と交流電力とを相互に変換するインバータ装置において、正負の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各半導体ユニット内の正負のヒューズと半導体スイッチの接続点はそれぞれ相互に並列接続することにより、一つのスイッチング素子が故障した場合に正負のヒューズに流れる電流を均等化するようにしているものである。 In order to achieve the above object, in the present invention, a semiconductor switch connected in series and a positive and negative DC terminal are each provided with a fuse and each semiconductor phase is provided with a semiconductor switch interconnection point as an AC terminal, In the inverter device that converts DC power and AC power to each other, the positive and negative DC terminals are connected in parallel to each other and connected to the DC capacitor, and the connection point between the positive and negative fuses in each semiconductor unit and the semiconductor switch is By connecting them in parallel with each other, the current flowing through the positive and negative fuses is equalized when one switching element fails.
また、上記目的を達成するために、本発明では、直列に接続した4つの半導体スイッチと直列接続した2つのダイオードと正負および中性点の直流端子にそれぞれヒューズを備える半導体ユニットを各相に複数備え、直流電力と交流電力とを相互に変換する中性点クランプ型3レベルインバータ装置において、正負および中性点の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各半導体ユニット内の正負および中性点のヒューズと半導体スイッチの接続点はそれぞれ相互に並列接続することにより、一つのスイッチング素子が故障した場合に正負のヒューズに流れる電流を均等化するようにしているものである。 In order to achieve the above object, according to the present invention, there are provided a plurality of semiconductor units for each phase, each having two diodes connected in series with four semiconductor switches connected in series, and fuses at positive and negative and neutral DC terminals. In the neutral point clamp type three-level inverter device for converting DC power and AC power to each other, positive and negative and neutral DC terminals are connected in parallel to each other and connected to a DC capacitor, and each semiconductor The positive and negative and neutral fuses in the unit and the connection point of the semiconductor switch are connected in parallel to each other, so that the current flowing through the positive and negative fuses is equalized when one switching element fails. It is.
本発明のインバータ装置によれば、一つのスイッチング素子が故障した場合にも、故障相の正負全てのヒューズがほぼ同時に溶断することによって、負荷短絡を防止することができるので、被害の拡大を防止して、故障箇所を少なくすることが実現出来る。 According to the inverter device of the present invention, even when one switching element fails, it is possible to prevent a load short circuit by blowing all the positive and negative fuses of the failure phase almost simultaneously, thus preventing the spread of damage. Thus, it is possible to reduce the number of failure points.
また、本発明のインバータ装置によれば、中性点クランプ型3レベルインバータ装置の、一つのスイッチング素子が故障した場合にも、故障相の正負全てのヒューズがほぼ同時に溶断することによって、負荷短絡を防止することができるので、被害の拡大を防止して、故障箇所を少なくすることが実現出来る。 Further, according to the inverter device of the present invention, even when one switching element of the neutral point clamp type three-level inverter device fails, all the fuses in the positive and negative phases of the fault phase are blown out almost simultaneously, thereby causing a load short circuit. Therefore, it is possible to prevent the spread of damage and reduce the number of failure points.
以下、本発明の実施の形態について図面を用いて説明する。 Hereinafter, embodiments of the present invention will be described with reference to the drawings.
(第1の実施の形態)
図1は、本発明の第1の実施の形態によるインバータ装置を示す回路図である。図1において、インバータ装置では、入力端子11より交流電力を入力し、整流器12でこれを直流電力に変換して、平滑コンデンサ13で平滑化する。得られる直流電力を、インバータ回路14でスイッチングすることにより交流電力に変換し、負荷16に交流電力を供給する。
(First embodiment)
FIG. 1 is a circuit diagram showing an inverter device according to a first embodiment of the present invention. In FIG. 1, in the inverter device, AC power is input from an
インバータ回路14は、6つの半導体ユニット15を備え、各々の半導体ユニット15は、直列接続した2つのスイッチング素子21,22を備え、第1のスイッチング素子21は正側ヒューズ31を介して3相インバータ回路14の正極母線に、第2のスイッチング素子22は負側ヒューズ32を介して3相インバータ回路14の負極母線に接続される。また、2つの半導体ユニット15を一組として、それぞれの第1および第2のスイッチング素子の接続点を相互に接続し、1つの相の交流出力端子として負荷16に接続される。
The
このようにインバータ回路14を複数の半導体ユニット15を並列接続することにより、スイッチング素子の定格電流を超える容量のインバータ装置を構成できるので、大容量の負荷に対応させることができる。また半導体ユニットの並列数を、2並列,3並列,…と変えることにより、様々な容量のインバータ装置を、共通の部品を用いて提供することができる。
Thus, by connecting the
さらに、本実施形態においては、一つの相を構成する2つの半導体ユニット15におけるヒューズとスイッチング素子の接続点を、接続ブス41,42によって相互に接続している。
Furthermore, in this embodiment, the connection points of the fuses and switching elements in the two
以下、接続ブス41,42を備える理由について、接続ブスが無い場合と比較して詳細に説明する。
Hereinafter, the reason why the
図2は接続ブスが無い場合に、スイッチング素子が1つ故障した時の動作の説明図である。簡単のためインバータ回路のうち2相分のみを抜き出し、図1と同一部分には同一符号を付している。半導体ユニット14aと14bを並列接続して一方の相を構成し、もう一方の相を半導体ユニット14aと14bを並列接続して構成している。また負荷16は、内部起電力161とインダクタンス162で構成されているものとする。図2(a)〜図2(d)は時間の経過とともに変化する動作を示している。
FIG. 2 is an explanatory diagram of the operation when one switching element fails when there is no connection bus. For simplicity, only two phases are extracted from the inverter circuit, and the same parts as those in FIG. The semiconductor units 14a and 14b are connected in parallel to constitute one phase, and the other phase is constituted by connecting the semiconductor units 14a and 14b in parallel. Further, it is assumed that the
図2(a)において、8つのスイッチング素子のうちスイッチング素子22a,22b,21c,21dがオンしているものとする。ここでスイッチング素子21aが何らかの理由で短絡故障したとすると、故障したスイッチング素子21aとオンしているスイッチング素子22a,22bを通して直流短絡が発生する。
In FIG. 2A, it is assumed that the
すると図2(b)のように、過大な短絡電流によってスイッチング素子22a,22bが故障するとともに、ヒューズ31aが溶断する。ヒューズ31aの溶断が早ければ、スイッチング素子22a,22bは故障しなくて済むが、一般に高圧大容量用のヒューズは即断特性を持たせることが困難なため、直流短絡時はスイッチング素子を故障に至る前に保護することは難しい。また、ヒューズ32a,32bは、短絡電流が分流されるために、ヒューズ31aに比べ流れる電流が小さいため溶断が遅れ、ヒューズ31aが溶断することにより短絡電流が遮断されるため、ヒューズ32a,32bは溶断せずに残ってしまう。
Then, as shown in FIG. 2B, the
次に、図2(c)のように、あとから故障したスイッチング素子22a,22bと他相のスイッチング素子22c,22dのダイオードを通して負荷短絡が発生し、直流短絡電流と負荷短絡電流の積算によって、ヒューズ32a,32bが溶断する。このとき、負荷短絡電流が大きいと、スイッチング素子22c,22dが故障するおそれがある。
Next, as shown in FIG. 2 (c), a load short circuit occurs through the diodes of the
さらに、負荷短絡電流が大きいと、負荷インダクタンス162の蓄積エネルギーが大きくなるため、図2(d)のようにスイッチング素子21bのダイオードを通して平滑コンデンサ13を過充電し、直流過電圧となるおそれがある。
Further, when the load short-circuit current is large, the stored energy of the
これに対し、接続ブスを備える場合の動作について図3を用いて説明する。図3も図2と同様に、インバータ回路の2相分を抜き出したものであり、図2と異なり、接続ブス41a,42a,41c,42cを備えた構成になっている。図3(a)において、スイッチング素子21aが何らかの理由で短絡故障したとすると、故障したスイッチング素子21aとオンしているスイッチング素子22a,22bを通して直流短絡が発生する。
On the other hand, the operation when the connection bus is provided will be described with reference to FIG. Similar to FIG. 2, FIG. 3 also shows two phases of the inverter circuit extracted. Unlike FIG. 2, FIG. 3 has a configuration including
すると図3(b)のように、短絡電流によってスイッチング素子22a,22bが故障するが、ヒューズに対しては、接続ブス41aの働きにより、短絡電流がヒューズ31a,31bに分流するため、ヒューズ32a,32bと同等の電流となり、上記4つのヒューズはほぼ同時に溶断する。すると図3(c)のように全ての電流経路が遮断され、これ以上の波及は発生しない。
Then, as shown in FIG. 3B, although the
上記4つのヒューズは、厳密には時間差を持って溶断することにはなるが、短絡電流をできるだけ均等に流し、溶断までの時間差を小さくすることによって、負荷短絡の継続時間を短くできるので、他相への負荷短絡電流の回り込みや、その後の直流電圧上昇を小さく抑えることができる。 Strictly speaking, the above four fuses will blow with a time difference, but the duration of the load short circuit can be shortened by flowing the short-circuit current as evenly as possible and reducing the time difference until the fusing. It is possible to suppress the wraparound of the load short-circuit current to the phase and the subsequent DC voltage increase.
図1の実施形態では半導体ユニット15の内部にヒューズ31,32を備える構成としているが、図4のように半導体ユニット15にはヒューズを含まず、半導体ユニット15とインバータ回路14の正負の母線とを、ヒューズ31,32を介して接続する構造とし、半導体ユニット15とヒューズ31,32の接続点に、相ごとに接続ブス41,42を設けることもできる。
In the embodiment of FIG. 1, the
また、図1の実施形態では半導体ユニットを1相あたり2並列としているが、3並列以上の場合でも、ヒューズとスイッチング素子の接続点を、相ごとに相互に接続することにより同様の効果を得られる。 Further, in the embodiment of FIG. 1, the semiconductor units are arranged in two parallels per phase, but the same effect can be obtained by connecting the connection points of the fuse and the switching element to each other even in the case of three or more parallels. It is done.
以上のように、本実施形態によれば、半導体ユニットを並列接続して構成されるインバータ装置において、一つのスイッチング素子が故障した場合に故障部分を確実に回路から切離すことができるので、故障箇所を少なく抑えることができる。 As described above, according to the present embodiment, in the inverter device configured by connecting the semiconductor units in parallel, when one switching element fails, the failed part can be reliably separated from the circuit. The number of places can be reduced.
(第2の実施の形態)
図5は、本発明の第2の実施の形態によるインバータ装置を示す回路図である。図1と同一の構成部材については同一の記号を付す。図1と異なるのは、インバータ回路14として、大容量変換器に好適な中性点クランプ型3レベルインバータを用いている点である。
(Second Embodiment)
FIG. 5 is a circuit diagram showing an inverter device according to the second embodiment of the present invention. The same components as those in FIG. 1 are denoted by the same symbols. The difference from FIG. 1 is that a neutral point clamp type three-level inverter suitable for a large capacity converter is used as the
図5において、半導体ユニット15は、直列接続した4つのスイッチング素子21〜24と、直列接続した2つのダイオード25,26を備え、第1のスイッチング素子21は正側ヒューズ31を介して3相インバータ回路14の正極母線に、第4のスイッチング素子24は負側ヒューズ33を介して3相インバータ回路14の負極母線に接続される。
In FIG. 5, the
第1のスイッチング素子21と第2のスイッチング素子22の相互接続点は、第1のダイオード25に接続され、第3のスイッチング素子23と第4のスイッチング素子24の相互接続点は、第2のダイオード26に接続され、第1のダイオード25と第2のダイオード26の相互接続点は、中間ヒューズ32を介して3相インバータ回路14の中性点母線に接続される。また、2つの半導体ユニット15を一組として、それぞれの第2および第3のスイッチング素子の接続点を相互に接続し、1つの相の交流出力端子として負荷16に接続される。
The interconnection point of the first switching element 21 and the
さらに、本実施形態においては、一つの相を構成する2つの半導体ユニット15におけるヒューズとスイッチング素子の接続点を、接続ブス41,42,43によって相互に接続している。
Furthermore, in the present embodiment, the connection points of the fuse and the switching element in the two
本実施形態において、1つのスイッチング素子が故障した場合の動作は、第1の実施形態の場合と同様であり、故障によって発生する短絡電流を、接続ブスの働きにより複数のヒューズに均等に分流させることにより、故障相に接続される複数のヒューズの溶断までの時間差を小さくすることによって、負荷短絡の継続時間を短くできるので、他相への負荷短絡電流の回り込みや、その後の直流電圧上昇を小さく抑えることができる。 In this embodiment, the operation when one switching element fails is the same as that in the first embodiment, and the short-circuit current generated by the failure is equally divided into a plurality of fuses by the action of the connection bus. As a result, the duration of the load short circuit can be shortened by reducing the time difference until the multiple fuses connected to the fault phase are blown, so that the load short circuit current wraps around to the other phase and the DC voltage increases thereafter. It can be kept small.
図5の実施形態では半導体ユニット15の内部にヒューズを備える構成としているが、半導体ユニット15とインバータ回路14の正負中間の母線とを、ヒューズを介して接続する構造とし、半導体ユニットの接続点に、相毎に接続ブスを設けることもできるし、3並列以上の場合でも、ヒューズとスイッチング素子の接続点を、相毎に相互に接続することにより同様の効果を得られるのは、第1の実施形態と同様である。
In the embodiment of FIG. 5, the
以上のように、本実施形態によれば、半導体ユニットを並列接続して構成される中性点クランプ型3レベルインバータにおいて、一つのスイッチング素子が故障した場合に故障部分を確実に回路から切離すことができるので、故障箇所を少なく抑えることができる。 As described above, according to the present embodiment, in the neutral point clamp type three-level inverter configured by connecting the semiconductor units in parallel, when one switching element fails, the failed part is reliably separated from the circuit. As a result, the number of failure points can be reduced.
本発明は、スイッチング素子を並列接続して得られる大容量の電力変換器が必要とされる、産業用ドライブ分野や、電力用変換器を用いる分野に適用可能である。 The present invention can be applied to the industrial drive field and the field using a power converter that require a large capacity power converter obtained by connecting switching elements in parallel.
11 入力交流電源端子
12 整流器
13 平滑コンデンサ
14 インバータ回路
15 半導体ユニット
16 負荷
21〜24 スイッチング素子
25,26 ダイオード
31〜33 ヒューズ
41〜43 接続ブス
11 Input
Claims (6)
前記各相の複数の半導体ユニットの交流端子はそれぞれ相互に並列接続されて交流負荷に接続され、正負の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各半導体ユニット内の正負のヒューズと半導体スイッチの接続点はそれぞれ相互に並列接続されることを特徴とするインバータ装置。 The semiconductor switch connected in series and the positive and negative DC terminals are each equipped with a fuse, and a plurality of semiconductor units each having an interconnection point of the semiconductor switch as an AC terminal are provided for each phase to convert DC power and AC power to each other. In the inverter device,
The AC terminals of the semiconductor units of each phase are connected in parallel to each other and connected to an AC load, and the positive and negative DC terminals are connected in parallel to each other and connected to a DC capacitor, An inverter device characterized in that the connection points of the positive and negative fuses and the semiconductor switch are connected in parallel to each other.
各相の複数の半導体ユニットの交流端子はそれぞれ相互に並列接続されて交流負荷に接続され、正負および中性点の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各ユニット内の正負および中性点のヒューズと半導体スイッチの接続点はそれぞれ相互に並列接続されることを特徴とするインバータ装置。 Four semiconductor switches connected in series, two diodes connected in series, and a plurality of semiconductor units each provided with fuses at positive and negative and neutral DC terminals are provided for each phase to convert DC power and AC power to each other In the sex point clamp type 3 level inverter device,
The AC terminals of the semiconductor units of each phase are connected in parallel to each other and connected to an AC load, and the positive and negative and neutral DC terminals are connected to each other in parallel and connected to a DC capacitor. An inverter device characterized in that the positive and negative and neutral point fuses and the connection points of the semiconductor switches are connected in parallel to each other.
半導体ユニット内のヒューズと半導体スイッチの接続点に、接続ブスを接続するための端子を備えることを特徴とする、インバータ装置。 In the inverter device according to claim 1 or 2,
An inverter device comprising a terminal for connecting a connection bus at a connection point between a fuse and a semiconductor switch in a semiconductor unit.
前記各相の複数の半導体ユニットの交流端子はそれぞれ相互に並列接続されて交流負荷に接続され、正負の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各半導体ユニット内の正負のヒューズと半導体スイッチの接続点を、他の半導体ユニット内の正負のヒューズと半導体スイッチの接続点と接続したことを特徴とするインバータ装置。 The semiconductor switch connected in series and the positive and negative DC terminals are each equipped with a fuse, and a plurality of semiconductor units each having an interconnection point of the semiconductor switch as an AC terminal are provided for each phase to convert DC power and AC power to each other. In the inverter device,
The AC terminals of the semiconductor units of each phase are connected in parallel to each other and connected to an AC load, and the positive and negative DC terminals are connected in parallel to each other and connected to a DC capacitor, An inverter device characterized in that a connection point between a positive and negative fuse and a semiconductor switch is connected to a connection point between a positive and negative fuse and a semiconductor switch in another semiconductor unit.
各相の複数の半導体ユニットの交流端子はそれぞれ相互に並列接続されて交流負荷に接続され、正負および中性点の直流端子はそれぞれ相互に並列接続されて直流コンデンサに接続されるとともに、各ユニット内の正負および中性点のヒューズと半導体スイッチの接続点を、他のユニット内の正負および中性点のヒューズと半導体スイッチの接続点と接続したことを特徴とするインバータ装置。 Four semiconductor switches connected in series, two diodes connected in series, and a plurality of semiconductor units each provided with fuses at positive and negative and neutral DC terminals are provided for each phase to convert DC power and AC power to each other In the sex point clamp type 3 level inverter device,
The AC terminals of the semiconductor units of each phase are connected in parallel to each other and connected to an AC load, and the positive and negative and neutral DC terminals are connected to each other in parallel and connected to a DC capacitor. An inverter device characterized in that a positive and negative and neutral point fuse and a semiconductor switch connection point are connected to a positive and negative and neutral point fuse and a semiconductor switch connection point in another unit.
前記ヒューズと半導体スイッチの接続手段として、接続ブスを用いたことを特徴とする
インバータ装置。 In the inverter device according to claim 4 or 5,
An inverter device using a connection bus as means for connecting the fuse and the semiconductor switch.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007243211A JP5095330B2 (en) | 2007-09-20 | 2007-09-20 | Inverter device |
KR1020080076967A KR100994872B1 (en) | 2007-09-20 | 2008-08-06 | Inverter apparatus |
CN2008102110674A CN101394137B (en) | 2007-09-20 | 2008-08-20 | Inverter device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007243211A JP5095330B2 (en) | 2007-09-20 | 2007-09-20 | Inverter device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009077504A true JP2009077504A (en) | 2009-04-09 |
JP5095330B2 JP5095330B2 (en) | 2012-12-12 |
Family
ID=40494262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007243211A Expired - Fee Related JP5095330B2 (en) | 2007-09-20 | 2007-09-20 | Inverter device |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP5095330B2 (en) |
KR (1) | KR100994872B1 (en) |
CN (1) | CN101394137B (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012244747A (en) * | 2011-05-19 | 2012-12-10 | Hitachi Ltd | Power conversion apparatus |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2343804B1 (en) * | 2010-01-05 | 2020-07-29 | Semikron Elektronik GmbH & Co. KG Patentabteilung | Circuit assembly for power semiconductor components |
JP6021438B2 (en) * | 2012-05-25 | 2016-11-09 | 株式会社東芝 | Inverter device |
CN106787742A (en) * | 2016-12-30 | 2017-05-31 | 西北核技术研究所 | A kind of series resonance charge power supply |
JP6905356B2 (en) * | 2017-03-09 | 2021-07-21 | 株式会社東芝 | Power semiconductor module |
WO2019082297A1 (en) * | 2017-10-25 | 2019-05-02 | 東芝三菱電機産業システム株式会社 | Power conversion device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10243660A (en) * | 1997-02-26 | 1998-09-11 | Toshiba Corp | Power converting apparatus |
JPH11144603A (en) * | 1997-11-11 | 1999-05-28 | Hitachi Ltd | Fuse and power conversion device using the same |
JP2000295835A (en) * | 1999-04-02 | 2000-10-20 | Fuji Electric Co Ltd | Power converter |
JP2003189633A (en) * | 2001-12-17 | 2003-07-04 | Toshiba Corp | Power converter |
JP2004248479A (en) * | 2003-02-17 | 2004-09-02 | Toshiba Corp | Three-level converter |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19639279C2 (en) | 1996-09-25 | 2002-01-17 | Daimlerchrysler Rail Systems | Converter circuit |
JP3323106B2 (en) | 1996-10-16 | 2002-09-09 | 株式会社日立製作所 | Semiconductor power converter |
-
2007
- 2007-09-20 JP JP2007243211A patent/JP5095330B2/en not_active Expired - Fee Related
-
2008
- 2008-08-06 KR KR1020080076967A patent/KR100994872B1/en active IP Right Grant
- 2008-08-20 CN CN2008102110674A patent/CN101394137B/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10243660A (en) * | 1997-02-26 | 1998-09-11 | Toshiba Corp | Power converting apparatus |
JPH11144603A (en) * | 1997-11-11 | 1999-05-28 | Hitachi Ltd | Fuse and power conversion device using the same |
JP2000295835A (en) * | 1999-04-02 | 2000-10-20 | Fuji Electric Co Ltd | Power converter |
JP2003189633A (en) * | 2001-12-17 | 2003-07-04 | Toshiba Corp | Power converter |
JP2004248479A (en) * | 2003-02-17 | 2004-09-02 | Toshiba Corp | Three-level converter |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012244747A (en) * | 2011-05-19 | 2012-12-10 | Hitachi Ltd | Power conversion apparatus |
Also Published As
Publication number | Publication date |
---|---|
CN101394137A (en) | 2009-03-25 |
KR100994872B1 (en) | 2010-11-16 |
CN101394137B (en) | 2013-01-23 |
JP5095330B2 (en) | 2012-12-12 |
KR20090031212A (en) | 2009-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3399615B1 (en) | Modular multi-level converter and dc failure blocking method therefor | |
JP6062132B1 (en) | Power converter and power system | |
EP2472714A1 (en) | Power conversion system and method | |
JP4942169B2 (en) | 3-level inverter | |
JP5095330B2 (en) | Inverter device | |
EP2471164B1 (en) | Converter cell module with autotransformer bypass, voltage source converter system comprising such a module and a method for controlling such a system | |
JP5145124B2 (en) | Power converter | |
US10587203B2 (en) | Power conversion apparatus | |
WO2016167114A1 (en) | Electric power conversion device | |
JP2011193589A (en) | Power converter | |
JP6546126B2 (en) | Power conversion system | |
JP6715685B2 (en) | Power conversion device and power conversion method | |
JPH10243660A (en) | Power converting apparatus | |
JP3926618B2 (en) | Power converter | |
JP2004248479A (en) | Three-level converter | |
WO2018087891A1 (en) | Power conversion device | |
JP7390393B2 (en) | battery inverter system | |
JP6700578B2 (en) | Uninterruptible power system | |
JP2007267435A (en) | Power converter | |
JP3399162B2 (en) | Discharge circuit of main circuit capacitor in sine wave converter with regenerative function | |
JP5223320B2 (en) | Shared printed circuit board and DC power supply circuit using the same | |
JP4859528B2 (en) | Snubber circuit | |
JP7067416B2 (en) | Battery monitoring device for assembled batteries | |
WO2023149032A1 (en) | Dc microgrid, dc microgrid system, control method, and program | |
JP6525916B2 (en) | Power converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100223 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111202 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111220 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120220 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120220 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20120330 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120911 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120919 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5095330 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150928 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |