JP2009054971A - Electric double layer capacitor - Google Patents

Electric double layer capacitor Download PDF

Info

Publication number
JP2009054971A
JP2009054971A JP2007222921A JP2007222921A JP2009054971A JP 2009054971 A JP2009054971 A JP 2009054971A JP 2007222921 A JP2007222921 A JP 2007222921A JP 2007222921 A JP2007222921 A JP 2007222921A JP 2009054971 A JP2009054971 A JP 2009054971A
Authority
JP
Japan
Prior art keywords
electric double
double layer
layer capacitor
flat terminals
flat
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007222921A
Other languages
Japanese (ja)
Other versions
JP4856029B2 (en
Inventor
Akinobu Nakajo
晃伸 中條
Yuzuru Sonoda
譲 園田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Heavy Industries Ltd
Original Assignee
Sumitomo Heavy Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Heavy Industries Ltd filed Critical Sumitomo Heavy Industries Ltd
Priority to JP2007222921A priority Critical patent/JP4856029B2/en
Publication of JP2009054971A publication Critical patent/JP2009054971A/en
Application granted granted Critical
Publication of JP4856029B2 publication Critical patent/JP4856029B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/13Energy storage using capacitors

Abstract

<P>PROBLEM TO BE SOLVED: To provide an electric double layer capacitor improved in performance by improving heat radiation capability to suppress temperature rise in the inside. <P>SOLUTION: This electric double layer capacitor 1 has a pair of flat terminals 10A (positive electrode terminal) and 10B (negative electrode terminal). A plurality of collector electrodes 12 each having active layers 11 on both surfaces are stacked between the flat terminals 10A and 10B through an insulation layer 14. The respective collector electrodes 12 are alternately connected to the flat terminals 10A and 10B in the stacking direction through tabs 13. Between the respective collector electrodes 12A and 12B, the active layers 11 of the collector electrode 12A, the insulation layer 14 and the active layers 11 of the collector 12B are arranged in this order to form a unit cell having electric double layer capacitance. The respective unit cells are connected in parallel to and stacked on one another to form a layered product, and the layered product becomes a stacked cell 15. <P>COPYRIGHT: (C)2009,JPO&INPIT

Description

本発明は、放熱性を改善した電気二重層キャパシタに関する。   The present invention relates to an electric double layer capacitor with improved heat dissipation.

従来より、大容量を実現できる電気二重層キャパシタは、例えば電気自動車をはじめとする車両等に利用されている。   Conventionally, an electric double layer capacitor capable of realizing a large capacity has been used for vehicles such as electric vehicles.

一般的な電気二重層キャパシタは、活物質からなる電極がセパレータと重ねられて捲回又は積層され、電解質溶液とともに樹脂や絶縁紙等で固縛されている。この固縛された状態の捲回電極又は積層電極は、アルミ筐体中に封止され、その外部には複数対の正負電極を結束した電荷取り出し用の端子のみが露出している。この電荷取り出し用の端子は、導線を介して外部負荷と接続するための端子であり、導線を接続するための必要最小限の大きさである(例えば、特許文献1参照)。
特開平10−125559号公報
In a general electric double layer capacitor, an electrode made of an active material is overlapped with a separator and wound or laminated, and is bound together with an electrolyte solution with a resin, insulating paper, or the like. The wound electrode or the laminated electrode in the bound state is sealed in an aluminum casing, and only the terminal for taking out the electric charge obtained by binding a plurality of pairs of positive and negative electrodes is exposed to the outside. The charge extraction terminal is a terminal for connecting to an external load via a conducting wire, and has a minimum necessary size for connecting the conducting wire (see, for example, Patent Document 1).
Japanese Patent Laid-Open No. 10-125559

このような電気二重層キャパシタにおいて、瞬時に大電流による放電又は充電を行うハイレート充放電を行うと、内部電極及びその周辺で多大な熱が生じる。しかしながら、内部電極には放熱機構は設けられておらず、また、内部電極を密封する樹脂や絶縁紙等は熱伝導性が低く、内部電極で発生した熱が筐体内部にこもるため、電極の温度が上昇し、電解質溶液や電極の劣化が進み、これにより静電容量の低下や内部抵抗の上昇等の性能劣化が生じる可能性がある。   In such an electric double layer capacitor, if high-rate charge / discharge is performed in which discharge or charging is performed with a large current instantaneously, a great amount of heat is generated in the internal electrode and its surroundings. However, the internal electrode is not provided with a heat dissipation mechanism, and the resin or insulating paper that seals the internal electrode has low thermal conductivity, and the heat generated in the internal electrode is trapped inside the housing. As the temperature rises, the electrolyte solution and the electrode deteriorate, and this may cause performance deterioration such as a decrease in capacitance and an increase in internal resistance.

この対策として、一般的には、強力な冷却装置によるキャパシタ本体の冷却、又は、入出力電力の制限による最大能力以下でのキャパシタの利用等が行われている。このような電気二重層キャパシタにおいて、省エネルギの観点から冷却の必要性を低減し、かつ性能を十分に引き出すためには、キャパシタ内部の活物質からの発熱による温度上昇を抑制する必要がある。   As a countermeasure, generally, the capacitor body is cooled by a powerful cooling device, or the capacitor is used at the maximum capacity or less by limiting the input / output power. In such an electric double layer capacitor, in order to reduce the necessity of cooling from the viewpoint of energy saving and to sufficiently bring out the performance, it is necessary to suppress the temperature rise due to heat generation from the active material inside the capacitor.

そこで、本発明は、放熱性を改善することにより、内部での温度上昇を抑制して性能の改善を図った電気二重層キャパシタを提供することを目的とする。   In view of the above, an object of the present invention is to provide an electric double layer capacitor that improves heat dissipation, thereby suppressing an internal temperature rise and improving performance.

本発明の一局面の電気二重層キャパシタは、正極電極及び負極電極の間に、第1活性層、絶縁層、及び第2活性層がこの順に配設され、電解質溶液に含浸される単位セルの積層体である積層セルと、前記積層セルの積層方向にある一方の面及び他方の面を覆い、当該積層セルを狭持するとともに、前記各単位セルが並列接続されるように、当該各単位セルの正極電極及び負極電極がそれぞれ接続される一対の平板状端子と、前記積層セルの積層方向における側方を囲繞し、前記一対の平板状端子の間を密封する囲繞部とを含む。   In the electric double layer capacitor of one aspect of the present invention, the first active layer, the insulating layer, and the second active layer are arranged in this order between the positive electrode and the negative electrode, and the unit cell is impregnated with the electrolyte solution. The unit cell, which is a stacked body, covers the one side and the other side in the stacking direction of the layered cell, sandwiches the layered cell, and is connected in parallel to the unit cells. A pair of flat terminals to which a positive electrode and a negative electrode of the cell are connected, respectively, and an enclosing portion that surrounds a side in the stacking direction of the stacked cells and seals between the pair of flat terminals.

また、前記一対の平板状端子が外装をなしてもよい。   Further, the pair of flat terminals may form an exterior.

また、前記一対の平板状端子の各々は、互いに逆方向となる第1方向及び第2方向に延伸される延伸部を含んでもよい。   Each of the pair of flat terminals may include an extending portion that extends in a first direction and a second direction that are opposite to each other.

また、前記延伸部は、前記平板状端子と同一の幅を有してもよい。   Moreover, the extending portion may have the same width as the flat terminal.

また、前記一対の平板状端子の合計の厚さは、前記積層セルに含まれるすべての前記正極電極及び前記負極電極の合計の厚さの1/2以上であってもよい。   Further, the total thickness of the pair of flat terminals may be ½ or more of the total thickness of all the positive electrodes and the negative electrodes included in the stacked cell.

また、前記平板状端子の幅は、前記積層セルの幅より広くてもよい。   The flat terminal may be wider than the stacked cell.

また、前記囲繞部は、前記積層セルと絶縁され、前記一対の平板状端子の間を密封するラミネートフィルム、又はパッキンであってもよい。   The surrounding portion may be a laminate film or a packing that is insulated from the laminated cell and seals between the pair of flat terminals.

また、前記積層セルに含まれる複数の前記正極電極及び前記負極電極は、前記積層方向において、交互に配設されており、前記正極電極の各々は、前記一対の平板状端子のうちの第1平板状端子に接続され、かつ、前記負極電極の各々は、前記一対の平板状端子のうちの第2平板状端子に接続されてもよい。   The plurality of positive electrodes and the negative electrodes included in the stacked cell are alternately arranged in the stacking direction, and each of the positive electrodes is a first of the pair of flat terminals. Each of the negative electrodes may be connected to a second flat terminal of the pair of flat terminals.

本発明によれば、放熱性を改善することにより、内部での温度上昇を抑制して性能の改善を図った電気二重層キャパシタを提供できるという特有の効果が得られる。   According to the present invention, by improving heat dissipation, it is possible to provide a specific effect that it is possible to provide an electric double layer capacitor that suppresses an internal temperature rise and improves performance.

以下、本発明の電気二重層キャパシタを適用した実施の形態について説明する。   Embodiments to which the electric double layer capacitor of the present invention is applied will be described below.

図1は、実施の形態の電気二重層キャパシタを示す図であり、(a)は正面方向から見た断面図、(b)は要部の構成を模式的に示す斜視図である。   1A and 1B are diagrams showing an electric double layer capacitor according to an embodiment, where FIG. 1A is a cross-sectional view seen from the front direction, and FIG. 1B is a perspective view schematically showing a configuration of a main part.

図1(a)及び(b)に示すように、本実施の形態の電気二重層キャパシタ1は、一対の平板状端子10A及び10Bを有する。この平板状端子10A及び10Bは、例えば、長さ(紙面中の左右方向の長さ)200mm、幅(紙面を貫く方向の長さ)200mm、厚さ1mm程度のアルミニウム製の平板状の端子であり、片方の面(図中、平板状端子10Aの下側の面と、平板状端子10Bの上側の面)に活性層11が形成される。なお、平板状端子10Aの上側の面と、平板状端子10Bの下側の面とは、電気二重層キャパシタ1の外装面をなす。   As shown in FIGS. 1A and 1B, the electric double layer capacitor 1 of the present embodiment has a pair of flat terminals 10A and 10B. The flat terminals 10A and 10B are, for example, aluminum flat terminals having a length (length in the left-right direction in the drawing) of 200 mm, a width (length in a direction passing through the drawing) of 200 mm, and a thickness of about 1 mm. The active layer 11 is formed on one surface (the lower surface of the flat terminal 10A and the upper surface of the flat terminal 10B in the drawing). Note that the upper surface of the flat terminal 10 </ b> A and the lower surface of the flat terminal 10 </ b> B form an exterior surface of the electric double layer capacitor 1.

平板状端子10A及び10Bは、平板状端子10Aが電気二重層キャパシタ1の正極端子、平板状端子10Bが負極端子となり、図示しない充電用の外部電流源が接続される。   In the flat terminals 10A and 10B, the flat terminal 10A is a positive terminal of the electric double layer capacitor 1 and the flat terminal 10B is a negative terminal, and an external current source for charging (not shown) is connected.

平板状端子10A及び10Bの間には、両面に活性層11を有する複数の集電電極12が絶縁層14を介して積層される。この集電電極12は、アルミニウム製の極薄いシート状の電極であり、例えば、長さ150mm、幅150mm、厚さ30μm程度である。また、集電電極12の両面に形成又は貼着される活性層11は、例えば、厚さ100μm程度の活性炭で構成される。   Between the flat terminals 10A and 10B, a plurality of current collecting electrodes 12 each having an active layer 11 on both surfaces are laminated via an insulating layer. The current collecting electrode 12 is an extremely thin sheet-like electrode made of aluminum and has, for example, a length of 150 mm, a width of 150 mm, and a thickness of about 30 μm. Moreover, the active layer 11 formed or stuck on both surfaces of the current collecting electrode 12 is made of activated carbon having a thickness of about 100 μm, for example.

各集電電極12は、タブ13を介して、積層方向において交互に平板状端子10A及び10Bに接続される。図1(a)には、タブ13が、それぞれ、集電電極12の一方の側と他方の側(図中、左右)で平板状端子10A及び10Bに接続される形態を示す。各集電電極12に接続されるタブ13は、それぞれ、平板状端子10A及び10Bに溶接される(図1(b)参照)。平板状端子10A及び10Bの間に配設される活性層11、集電電極12、絶縁層14は、電解質溶液に含浸される。   Each collector electrode 12 is connected to the flat terminals 10 </ b> A and 10 </ b> B alternately via the tabs 13 in the stacking direction. FIG. 1A shows a mode in which the tab 13 is connected to the flat terminals 10A and 10B on one side and the other side (left and right in the drawing) of the current collecting electrode 12, respectively. The tabs 13 connected to the current collecting electrodes 12 are welded to the flat terminals 10A and 10B, respectively (see FIG. 1B). The active layer 11, the collecting electrode 12, and the insulating layer 14 disposed between the flat terminals 10A and 10B are impregnated with an electrolyte solution.

このような構成により、集電電極12のうち平板状端子10Aに接続される集電電極12Aは正極電極となり、平板状端子10Bに接続される集電電極12Bは負極電極となる。すなわち、各集電電極12A及び12Bの間には、集電電極12Aの活性層11、絶縁層14、及び、集電電極12Bの活性層11がこの順に配列され、電気二重層容量を有するセル(以下、単位セル)が形成される。また、各単位セルは、並列接続されるとともに積層されて積層体を構成しており、この積層体が積層セル15となる。   With such a configuration, the collecting electrode 12A connected to the flat terminal 10A among the collecting electrodes 12 becomes a positive electrode, and the collecting electrode 12B connected to the flat terminal 10B becomes a negative electrode. That is, between the collector electrodes 12A and 12B, the active layer 11 of the collector electrode 12A, the insulating layer 14, and the active layer 11 of the collector electrode 12B are arranged in this order, and a cell having an electric double layer capacity (Hereinafter, unit cell) is formed. Each unit cell is connected in parallel and stacked to form a stacked body, and this stacked body becomes the stacked cell 15.

なお、平板状端子10Aと集電電極12Bとの間にも単位セルが形成され、同様に、平板状端子10Bと集電電極12Aとの間にも単位セルが形成されるが、これらは必ずしも必要ではない。例えば、平板状端子10A及び10Bには活性層11が形成されなくてもよく、これに加えて、最上層の集電電極12Bには下側の面にだけ活性層11が形成されてもよく、また、最下層の集電電極12Aには上側の面だけに活性層11が形成されてもよい。   A unit cell is also formed between the flat terminal 10A and the collecting electrode 12B. Similarly, a unit cell is also formed between the flat terminal 10B and the collecting electrode 12A. Not necessary. For example, the active layer 11 may not be formed on the flat terminals 10A and 10B. In addition, the active layer 11 may be formed only on the lower surface of the uppermost collecting electrode 12B. In addition, the active layer 11 may be formed only on the upper surface of the lowermost collecting electrode 12A.

図2は、本実施の形態の二重層キャパシタの集電電極とタブを示す図である。タブ13は、集電電極12A及び12Bを平板状端子10A及び10Bにそれぞれ接続するための部材であり、図2(a)及び(b)に示すように、集電電極12A及び12Bと同一の幅を有していてもよいし、ここには図示しないが、集電電極12A及び12Bよりも広い幅を有していてもよいし、また、熱伝導性を損なわない範囲で狭い幅を有するようにしてもよい。また、このタブ13は、集電電極12A及び12Bと同一部材で一体成形されていてもよいし、集電電極12A及び12Bに接続される別体の部材であってもよい。   FIG. 2 is a diagram showing a collecting electrode and a tab of the double layer capacitor of the present embodiment. The tab 13 is a member for connecting the collecting electrodes 12A and 12B to the flat terminals 10A and 10B, respectively. As shown in FIGS. 2A and 2B, the tab 13 is the same as the collecting electrodes 12A and 12B. Although it may have a width | variety, although not shown here, it may have a width | variety wider than the collector electrodes 12A and 12B, and it has a narrow width | variety in the range which does not impair thermal conductivity. You may do it. The tab 13 may be integrally formed with the same members as the collecting electrodes 12A and 12B, or may be a separate member connected to the collecting electrodes 12A and 12B.

図3は、本実施の形態の電気二重層キャパシタの絶縁層の構造を概念的に示す図である。   FIG. 3 is a diagram conceptually showing the structure of the insulating layer of the electric double layer capacitor of the present embodiment.

絶縁層14は、例えば、天然セルロース等の単繊維や複合繊維であって、イオン透過性のある絶縁体で構成されていればよく、電気二重層キャパシタ1のセパレータとして機能するものである。   The insulating layer 14 is, for example, a single fiber or composite fiber such as natural cellulose, and may be made of an ion-permeable insulator, and functions as a separator of the electric double layer capacitor 1.

この絶縁層14は、集電電極12と略同一の幅(紙面を貫く方向の長さ)を有し、一層の繊維シートを図2に示すように折り畳み、折り畳んだ繊維シートの間に集電電極12が挟まれるようにして配設される。なお、図2には、説明の便宜上、完全に折り畳む前の状態を示しており、各集電電極12は、平面視において各集電電極12の活性層11が略完全に重なるように配設される。   The insulating layer 14 has substantially the same width as the current collecting electrode 12 (length in a direction penetrating the paper surface), and a single fiber sheet is folded as shown in FIG. 2, and the current collecting is performed between the folded fiber sheets. The electrode 12 is disposed so as to be sandwiched. 2 shows a state before being completely folded for convenience of explanation, and each collecting electrode 12 is disposed so that the active layer 11 of each collecting electrode 12 is almost completely overlapped in a plan view. Is done.

図4は、本実施の形態の電気二重層キャパシタの囲繞部の構造を示す図である。   FIG. 4 is a diagram showing the structure of the surrounding portion of the electric double layer capacitor of the present embodiment.

この積層セル15は、矩形環状の絶縁パッキン16によって積層方向の側方(四方)が囲繞され、また、積層方向にある一対の面(すなわち、最上層の集電電極12の上面と最下層の集電電極12の下面)において平板状端子10A及び10Bによって狭持され、この状態で平板状端子10A及び10Bをネジ止めすることにより、電解質溶液が漏れないように密封される。   The stacked cell 15 is surrounded by a rectangular annular insulating packing 16 on the sides (four sides) in the stacking direction, and a pair of surfaces in the stacking direction (that is, the top surface and the bottom layer of the uppermost collector electrode 12). The lower surface of the current collecting electrode 12 is sandwiched between the flat terminals 10A and 10B, and in this state, the flat terminals 10A and 10B are screwed to be sealed so that the electrolyte solution does not leak.

このように積層セル15を密封する際に、図4に示すように、平板状端子10A及び10Bと絶縁パッキン16との間にタブ13を挟んでもよい。これにより、平板状端子10A及び10Bとタブ13との接続強度を向上させることができる。なお、この場合、タブ13を平板状端子10A及び10Bに溶接しなくてもよい。   When sealing the stacked cell 15 in this way, a tab 13 may be sandwiched between the flat terminals 10A and 10B and the insulating packing 16 as shown in FIG. Thereby, the connection strength between the tabular terminals 10A and 10B and the tab 13 can be improved. In this case, the tab 13 may not be welded to the flat terminals 10A and 10B.

このような電気二重層キャパシタ1において、平板状端子10A及び10Bを介して外部電流源より充電を行うと、外部電流源から供給される電荷(電子と正孔)は、集電電極12A及び12Bに到達する。各単位セル内の活性層11の細孔は、電解質溶液に含浸されているため、正極電極となる集電電極12Aには電解質溶液中のアニオン(陰イオン)が移動し、負極電極となる集電電極12Bにはカチオン(陽イオン)が移動する。これにより、充電が完了する。なお、放電は、平板状端子10A及び10Bにモータ等の負荷を接続して充電とは逆の過程が行われることによって実現される。   In such an electric double layer capacitor 1, when charging is performed from an external current source via the flat terminals 10A and 10B, charges (electrons and holes) supplied from the external current source are collected in the collecting electrodes 12A and 12B. To reach. Since the pores of the active layer 11 in each unit cell are impregnated with the electrolyte solution, the anion (anion) in the electrolyte solution moves to the current collecting electrode 12A serving as the positive electrode, and the current collector serving as the negative electrode. Cations (cations) move to the electrode 12B. Thereby, charging is completed. In addition, discharging is realized by connecting a load such as a motor to the flat terminals 10A and 10B and performing a process opposite to charging.

このような本実施の形態の電気二重層キャパシタ1では、タブ13と平板状端子10A及び10Bが接続されているので、内部で生じる熱がタブ13を通じて平板状端子10A及び10Bに伝導して放熱される。従来の電気二重層キャパシタでは、内部の熱を逃がすための機構は備えられておらず、また、内部電極は外部端子に接続されているものの、接続経路における熱的抵抗は大きく、さらに、外部端子の大きさは小さく、放熱性は考慮されていなかった。このため、本実施の形態の電気二重層キャパシタ1によれば、冷却の必要性を低減しつつ、内部温度の上昇を抑制して電気二重層キャパシタ1の性能の改善を図ることができる。   In the electric double layer capacitor 1 of this embodiment, since the tab 13 and the flat terminals 10A and 10B are connected, the heat generated inside is conducted to the flat terminals 10A and 10B through the tab 13 to dissipate heat. Is done. The conventional electric double layer capacitor is not provided with a mechanism for releasing internal heat, and the internal electrode is connected to the external terminal, but the thermal resistance in the connection path is large, and the external terminal The size of was small and heat dissipation was not considered. For this reason, according to the electric double layer capacitor 1 of the present embodiment, it is possible to improve the performance of the electric double layer capacitor 1 by suppressing an increase in internal temperature while reducing the necessity for cooling.

また、平板状端子10A及び10Bが外装をなし、また、積層セル15と平板状端子10A及び10Bとの間に、従来の電気二重層キャパシタのように樹脂層、絶縁紙、あるいは筐体が存在せず、活性層11及び絶縁層14が存在するだけである。これらは、従来の電気二重層キャパシタに含まれていた樹脂、絶縁紙、あるいは筐体に比べれば遙かに薄いため、放熱性はさらに改善される。   In addition, the flat terminals 10A and 10B have an exterior, and a resin layer, insulating paper, or housing is present between the multilayer cell 15 and the flat terminals 10A and 10B as in a conventional electric double layer capacitor. Instead, only the active layer 11 and the insulating layer 14 exist. Since these are much thinner than the resin, insulating paper, or housing included in the conventional electric double layer capacitor, the heat dissipation is further improved.

以上では、集電電極12A及び12Bは、タブ13を介して、集電電極12の一方の側と他方の側(図中、左右)で平板状端子10A及び10Bに接続される形態について説明したが、タブ13の幅が狭い場合は、平板状端子10A及び10Bへの接続を同一側(例えば、図1における右側、又は、左側)で行ってもよい。   In the above description, the collector electrodes 12A and 12B are connected to the flat terminals 10A and 10B on one side and the other side (left and right in the drawing) of the collector electrode 12 via the tab 13. However, when the width of the tab 13 is narrow, the connection to the flat terminals 10A and 10B may be performed on the same side (for example, the right side or the left side in FIG. 1).

図5は、本実施の形態の電気二重層キャパシタ1のタブ13の接続の仕方の変形例を示す図である。この図は、電気二重層キャパシタ1を平面視で示す透過図である。この図5に示すように、平面視において、タブ13を四方に配置して平板状端子10A及び10Bと集電電極12を接続してもよい。図5では、図中の上側及び右側にあるタブ13が集電電極12Bを平板状電極10Bに接続し、図中の下側及び左側にあるタブ13が集電電極12Aを平板状電極10Aに接続するように構成される。   FIG. 5 is a diagram showing a modified example of how to connect the tab 13 of the electric double layer capacitor 1 of the present embodiment. This figure is a transparent view showing the electric double layer capacitor 1 in plan view. As shown in FIG. 5, the tabs 13 may be arranged in four directions in the plan view to connect the flat terminals 10 </ b> A and 10 </ b> B and the current collecting electrode 12. In FIG. 5, tabs 13 on the upper and right sides in the drawing connect the collecting electrode 12B to the plate electrode 10B, and tabs 13 on the lower and left sides in the drawing turn the collecting electrode 12A to the plate electrode 10A. Configured to connect.

また、以上では、活性層11が平板状端子10A、10B、及び集電電極12に形成される形態について説明したが、活性層11は、シート状のものを貼着することにより、又は、インク状の活性炭を塗布することにより、平板状端子10A、10B、及び集電電極12の表面に配設されてもよい。   Moreover, although the active layer 11 demonstrated the form formed in the flat terminal 10A, 10B, and the current collection electrode 12 above, the active layer 11 sticks a sheet-like thing, or ink The surface of the flat terminals 10 </ b> A and 10 </ b> B and the current collecting electrode 12 may be provided by applying the activated carbon.

また、平板状端子10A及び10Bの合計の厚さは、積層セル15に含まれるすべての集電電極12A及び12Bの合計の厚さの1/2以上に設定されてもよい。この場合、上下にある平板状端子10A及び10Bの合計の厚さが積層セル15の厚さ以上となるため、積層セル15からタブ13を介して平板状端子10A及び10Bに熱伝導し、放熱される際の熱的抵抗が低減され、放熱性能が改善される。   Further, the total thickness of the flat terminals 10 </ b> A and 10 </ b> B may be set to ½ or more of the total thickness of all the collecting electrodes 12 </ b> A and 12 </ b> B included in the stacked cell 15. In this case, since the total thickness of the upper and lower flat terminals 10A and 10B is equal to or greater than the thickness of the laminated cell 15, heat conduction from the laminated cell 15 to the flat terminals 10A and 10B via the tabs 13 is performed. The thermal resistance is reduced and the heat dissipation performance is improved.

また、以上では、絶縁層14は、折り畳まれた一層の繊維シートであって、折り畳んだ繊維シートの間に集電電極12が挟まれるようにして配設される形態について説明したが、絶縁層14は、各単位セル毎に配設される複数の独立したシート状の絶縁層であってもよい。この場合、シート状の絶縁層は、活性層11と同一の面積を有していればよい。   In the above description, the insulating layer 14 is a folded single fiber sheet, and the configuration in which the collecting electrode 12 is sandwiched between the folded fiber sheets has been described. 14 may be a plurality of independent sheet-like insulating layers arranged for each unit cell. In this case, the sheet-like insulating layer only needs to have the same area as the active layer 11.

「変形例1」
図6は、本実施の形態の変形例1の電気二重層キャパシタの断面構造示す図である。この電気二重層キャパシタ1Aは、平板状端子10A及び10Bが、それぞれ、集電電極12A及び12Bと接続されている方向に延伸される延伸部10a及び10bを含む点が相違する。
"Modification 1"
FIG. 6 is a diagram showing a cross-sectional structure of the electric double layer capacitor of Modification 1 of the present embodiment. This electric double layer capacitor 1A is different in that the flat terminals 10A and 10B include extending portions 10a and 10b extending in the direction in which the flat terminals 10A and 10B are connected to the collecting electrodes 12A and 12B, respectively.

この延伸部10a及び10bの幅(図中、紙面を貫く方向の長さ)は、平板状端子10A及び10Bと同一であっても広くてもよく、熱伝導性が損なわれない範囲で平板状端子10A及び10Bよりも狭くてもよい。   The width of the extending portions 10a and 10b (in the drawing, the length in the direction penetrating the paper surface) may be the same as or wider than the flat terminals 10A and 10B, and is flat as long as the thermal conductivity is not impaired. It may be narrower than the terminals 10A and 10B.

このように、平板状端子10A及び10Bが延伸部10a及び10bを含むので、電気二重層キャパシタ1A内の放熱部を増やすことができ、放熱性をさらに改善することができる。   Thus, since flat terminal 10A and 10B contain the extending | stretching part 10a and 10b, the thermal radiation part in 1 A of electric double layer capacitors can be increased, and heat dissipation can be improved further.

「変形例2」
図7は、本実施の形態の変形例2の電気二重層キャパシタの断面構造示す図である。この電気二重層キャパシタ1Bは、タブ13を平板状端子10A及び10Bに接続する手法が相違する。
"Modification 2"
FIG. 7 is a diagram showing a cross-sectional structure of an electric double layer capacitor of Modification 2 of the present embodiment. This electric double layer capacitor 1B is different in the method of connecting the tab 13 to the flat terminals 10A and 10B.

電気二重層キャパシタ1Bでは、タブ13は、クリップ17によって平板状端子10A及び10Bに接続される。このクリップ17は、断面がコの字型であり、平板状端子10A及び10Bの端部において、タブ13を嵌めるように構成される。クリップ17で平板状端子10A及び10Bとタブ13を接続した後に、図4に示すように絶縁パッキン16で積層セル15を密封すればよい。   In the electric double layer capacitor 1B, the tab 13 is connected to the flat terminals 10A and 10B by the clip 17. The clip 17 has a U-shaped cross section, and is configured to fit the tab 13 at the end of the flat terminals 10A and 10B. After connecting the flat terminals 10 </ b> A and 10 </ b> B and the tab 13 with the clip 17, the laminated cell 15 may be sealed with the insulating packing 16 as shown in FIG. 4.

このような電気二重層キャパシタ1Bにおいても、従来よりも放熱性を改善することができ、また、平板状端子10A及び10Bへのタブ13の接続を簡単に行うことができる。   Also in such an electric double layer capacitor 1B, the heat dissipation can be improved as compared with the prior art, and the tab 13 can be easily connected to the flat terminals 10A and 10B.

「変形例3」
図8は、本実施の形態の変形例3の電気二重層キャパシタの断面構造示す図であり、(a)は平面図、(b)は正面方向から見た断面図である。この電気二重層キャパシタ1Cは、アルミ製のラミネートフィルム18によって密封されている。このラミネートフィルム18は、フィルム状のアルミニウムの表面及び裏面に絶縁層が形成されたものであり、熱融着により平板状端子10A及び10Bに固着される。
“Modification 3”
8A and 8B are diagrams showing a cross-sectional structure of an electric double layer capacitor according to Modification 3 of the present embodiment, where FIG. 8A is a plan view and FIG. 8B is a cross-sectional view as viewed from the front. The electric double layer capacitor 1 </ b> C is sealed with an aluminum laminate film 18. The laminate film 18 has an insulating layer formed on the front and back surfaces of film-like aluminum, and is fixed to the flat terminals 10A and 10B by heat fusion.

また、タブ13は、平板状端子10A及び10Bと積層セル15との間に挟まれており、これにより平板状端子10A及び10Bに接続されている。   Further, the tab 13 is sandwiched between the flat terminals 10A and 10B and the stacked cell 15, and is thereby connected to the flat terminals 10A and 10B.

ラミネートフィルム18は、平面視において、平板状端子10Aの縁を除いた中央部分に開口部18aを有し、この開口部18aから平板状端子10Aが露出する。同様に、底面にも同様の開口部18bを有し、平板状端子10Bが露出される。このようなラミネートフィルム18によっても、積層セル15を平板状端子10A及び10Bの間に密封することができる。   The laminate film 18 has an opening 18a at a central portion excluding the edge of the flat terminal 10A in plan view, and the flat terminal 10A is exposed from the opening 18a. Similarly, the bottom surface has a similar opening 18b, and the flat terminal 10B is exposed. The laminated cell 15 can also be sealed between the flat terminals 10A and 10B by such a laminated film 18.

このような電気二重層キャパシタ1Cにおいても、従来よりも放熱性を改善することができ、また、平板状端子10A及び10Bへのタブ13の接続を簡単に行うことができる。   Also in such an electric double layer capacitor 1C, the heat dissipation can be improved as compared with the conventional one, and the tab 13 can be easily connected to the flat terminals 10A and 10B.

「変形例4」
図9は、本実施の形態の変形例4の電気二重層キャパシタの断面構造示す図であり、(a)は正面方向から見た断面図、(b)及び(c)はタブの接続手法を説明するための要部拡大図、(d)は平板状端子の固定手法を正面方向から示す断面図である。
“Modification 4”
FIG. 9 is a diagram showing a cross-sectional structure of an electric double layer capacitor of Modification 4 of the present embodiment, where (a) is a cross-sectional view seen from the front direction, and (b) and (c) are tab connection methods. The principal part enlarged view for demonstrating, (d) is sectional drawing which shows the fixing method of a flat terminal from a front direction.

図9(a)に示すように、電気二重層キャパシタ1Dのタブ13は、平板状端子10A及び10Bと積層セル15との間に挟まれており、これにより平板状端子10A及び10Bに接続されている。   As shown in FIG. 9A, the tab 13 of the electric double layer capacitor 1D is sandwiched between the flat terminals 10A and 10B and the multilayer cell 15, and is thereby connected to the flat terminals 10A and 10B. ing.

この場合において、平板状端子10Aは、図9(b)に示すように、タブ13の厚さ分だけ段差10cを有していてもよく、また、図9(c)に示すように、段差を有していなくても、どちらでもよい。   In this case, the flat terminal 10A may have a level difference 10c corresponding to the thickness of the tab 13 as shown in FIG. 9B, and the level difference as shown in FIG. 9C. It does not have to have either.

また、図9(d)に示すように、平板状端子10A及び10Bは、絶縁材料製のねじ19によって固定されており、ねじ19の締め付け力により、タブ13が平板状端子10A及び10Bと積層セル15との間に固定されている。   Further, as shown in FIG. 9D, the flat terminals 10A and 10B are fixed by screws 19 made of an insulating material, and the tab 13 is laminated with the flat terminals 10A and 10B by the tightening force of the screws 19. It is fixed between the cells 15.

このねじ19は、平面視において、積層セル15を避ける位置で平板状端子10A及び10Bを締め付けている。   The screw 19 fastens the flat terminals 10A and 10B at a position avoiding the stacked cell 15 in a plan view.

なお、積層セル15の密封は、図4に示すような絶縁パッキン16、又は、図8に示すようなラミネートフィルム18で行ってもよい。   In addition, you may seal the lamination | stacking cell 15 with the insulation packing 16 as shown in FIG. 4, or the laminate film 18 as shown in FIG.

このような電気二重層キャパシタ1Dにおいても、従来よりも放熱性を改善することができ、また、平板状端子10A及び10Bへのタブ13の接続を簡単に行うことができる。   Also in such an electric double layer capacitor 1D, the heat dissipation can be improved as compared with the conventional case, and the tab 13 can be easily connected to the flat terminals 10A and 10B.

「変形例5」
図10は、本実施の形態の変形例5の電気二重層キャパシタの断面構造示す図であり、(a)はエンドキャップを取り付ける過程の状態を示す図、(b)はエンドキャップを熱融着した状態を示す図である。
"Modification 5"
10A and 10B are diagrams showing a cross-sectional structure of the electric double layer capacitor of Modification 5 of the present embodiment, where FIG. 10A is a diagram showing a state of a process of attaching the end cap, and FIG. It is a figure which shows the state which carried out.

電気二重層キャパシタ1Eは、エンドキャップ20及びサイドフィルム21によって積層セル15が密封される。このエンドキャップ20及びサイドフィルム21は、熱融着可能な樹脂によって構成される。   In the electric double layer capacitor 1 </ b> E, the multilayer cell 15 is sealed by the end cap 20 and the side film 21. The end cap 20 and the side film 21 are made of a heat-sealable resin.

図1(a)における積層セル15の手前側と奥側には、サイドフィルム21が配設され、両側部(図中における左右)には、エンドキャップ20がはめ込まれる。この状態でエンドキャップ20及びサイドフィルム21を熱融着することにより、図10(b)に示すように平板状端子10A及び10Bの間で積層セル15を密封することができる。   Side films 21 are disposed on the front side and the back side of the laminated cell 15 in FIG. 1A, and end caps 20 are fitted on both side portions (left and right in the drawing). By heat-sealing the end cap 20 and the side film 21 in this state, the laminated cell 15 can be sealed between the flat terminals 10A and 10B as shown in FIG.

このような電気二重層キャパシタ1Eにおいても、従来よりも放熱性を改善することができ、また、平板状端子10A及び10Bへのタブ13の接続を簡単に行うことができる。   Also in such an electric double layer capacitor 1E, the heat dissipation can be improved as compared with the conventional one, and the tab 13 can be easily connected to the flat terminals 10A and 10B.

「変形例6」
図11は、本実施の形態の変形例6の電気二重層キャパシタの断面構造示す図である。電気二重層キャパシタ1Fは、変形例1の電気二重層キャパシタ1Aの延伸部10a及び10bを除いた部分をすべてラミネートフィルム21で覆ったものである。
“Modification 6”
FIG. 11 is a diagram showing a cross-sectional structure of an electric double layer capacitor of Modification 6 of the present embodiment. The electric double layer capacitor 1 </ b> F is obtained by covering all portions of the electric double layer capacitor 1 </ b> A of Modification 1 except for the extending portions 10 a and 10 b with a laminate film 21.

このように、延伸部10a及び10bだけを露出させる構成でも、積層セル15内で生じる熱は、タブ13と平板状端子10A及び10Bとを伝わって延伸部10a及び10bから外部に放出されるので、従来よりも放熱性を改善することができる。   Thus, even in the configuration in which only the extending portions 10a and 10b are exposed, the heat generated in the stacked cell 15 is transmitted to the outside from the extending portions 10a and 10b through the tab 13 and the flat terminals 10A and 10B. The heat dissipation can be improved as compared with the conventional case.

「変形例7」
図12は、本実施の形態の変形例7の電気二重層キャパシタの断面構造示す図である。電気二重層キャパシタ1Gは、変形例6の電気二重層キャパシタ1Fをねじ22によって2つ直列接続したものである。
"Modification 7"
FIG. 12 is a diagram showing a cross-sectional structure of an electric double layer capacitor of Modification 7 of the present embodiment. The electric double layer capacitor 1G is obtained by connecting two electric double layer capacitors 1F of Modification 6 in series by screws 22.

ねじ22によって接続される延伸部10aと10bの間には、十分な空間22aが残されるため、放熱に必要な通気路を確保することができる。   Since a sufficient space 22a is left between the extending portions 10a and 10b connected by the screw 22, a ventilation path necessary for heat dissipation can be secured.

このように直列接続される電気二重層キャパシタ1Gにおいても、モジュール化を実現しつつ、従来よりも放熱性を改善することができる。   Thus, in the electric double layer capacitor 1G connected in series, the heat dissipation can be improved as compared with the conventional one while realizing modularization.

「変形例8」
図13は、本実施の形態の変形例8の電気二重層キャパシタを示す図であり、(a)は正面側から見た断面図、(b)は、要部を拡大して示す図である。
"Modification 8"
13A and 13B are diagrams showing an electric double layer capacitor according to Modification 8 of the present embodiment, where FIG. 13A is a cross-sectional view viewed from the front side, and FIG. 13B is an enlarged view of the main part. .

電気二重層キャパシタ1Hは、図4に示す電気二重層キャパシタ1Aを2つ重ねて、接続具23によって2つ接続したものである。   The electric double layer capacitor 1H is obtained by stacking two electric double layer capacitors 1A shown in FIG.

接続具23は、断面T字型の係合部23Aを長手方向の両端側に備え、長手方向における中央にスペーサ部23Bを備える。絶縁パッキン16には、この接続具23の係合部23A及びスペーサ部23Bの形状に合わせた切欠部24が形成される。この切欠部24は、絶縁パッキン16の側部を切り欠くことによって形成される。   The connection tool 23 includes engagement portions 23A having a T-shaped cross section at both ends in the longitudinal direction, and a spacer portion 23B at the center in the longitudinal direction. The insulating packing 16 is formed with a notch 24 matching the shape of the engaging portion 23A and the spacer portion 23B of the connector 23. The notch 24 is formed by notching the side of the insulating packing 16.

このような接続具23を用いて接続される2つの電気二重層キャパシタ1Aの間には、スペーサ部23Bによる空隙が生じるため、放熱に必要な通気路を確保することができる。   Between the two electric double layer capacitors 1 </ b> A connected using such a connector 23, an air gap is generated by the spacer portion 23 </ b> B, so that a ventilation path necessary for heat dissipation can be secured.

なお、2つの電気二重層キャパシタ1Aは、電気的に接続されるように構成してもよい。   The two electric double layer capacitors 1A may be configured to be electrically connected.

このように並列接続される電気二重層キャパシタ1Hにおいても、モジュール化を実現しつつ、従来よりも放熱性を改善することができる。   Thus, also in the electric double layer capacitor 1H connected in parallel, the heat dissipation can be improved as compared with the conventional one while realizing modularization.

「変形例9」
図14は、本実施の形態の変形例9の電気二重層キャパシタを示す図であり、(a)は正面側から見た断面図、(b)は要部を示す平面図である。
"Modification 9"
14A and 14B are diagrams showing an electric double layer capacitor of Modification 9 of the present embodiment, where FIG. 14A is a cross-sectional view seen from the front side, and FIG. 14B is a plan view showing the main part.

図14(a)に示すように、電気二重層キャパシタ1Iの平板状端子10A及び10Bは、側壁25A及び25Bを備える。側壁25Aは、積層セル15を平板状端子10A及び10Bで狭持した状態において、側壁25Bの内側に嵌るようになっている。また、側壁25Aと25Bとの間には、矩形環状のパッキン26が配設され、側壁25Aと25Bによって押圧されるように構成されている。このようにパッキン26を押圧した状態で、側壁25A及び25Bの外周面を溶接すれば、平板状端子10A及び10Bの間に、積層セル15を密封することができる。   As shown in FIG. 14A, the flat terminals 10A and 10B of the electric double layer capacitor 1I include side walls 25A and 25B. The side wall 25A is adapted to fit inside the side wall 25B in a state where the stacked cell 15 is sandwiched between the flat terminals 10A and 10B. A rectangular annular packing 26 is disposed between the side walls 25A and 25B and is configured to be pressed by the side walls 25A and 25B. If the outer peripheral surfaces of the side walls 25A and 25B are welded in a state where the packing 26 is pressed in this way, the stacked cell 15 can be sealed between the flat terminals 10A and 10B.

なお、タブ13は、側壁25A及び25Bを溶接する前に、平板状端子10A及び10Bに溶接される。   The tab 13 is welded to the flat terminals 10A and 10B before the side walls 25A and 25B are welded.

このような電気二重層キャパシタ1Iにおいても、従来よりも放熱性を改善することができる。   Also in such an electric double layer capacitor 1I, the heat dissipation can be improved as compared with the conventional case.

以上、本発明の例示的な実施の形態の電気二重層キャパシタについて説明したが、本発明は、具体的に開示された実施の形態に限定されるものではなく、特許請求の範囲から逸脱することなく、種々の変形や変更が可能である。   Although the electric double layer capacitor of the exemplary embodiment of the present invention has been described above, the present invention is not limited to the specifically disclosed embodiment, and departs from the scope of the claims. Various modifications and changes are possible.

実施の形態の電気二重層キャパシタを示す図であり、(a)は正面方向から見た断面図、(b)は要部の構成を模式的に示す斜視図である。It is a figure which shows the electric double layer capacitor of embodiment, (a) is sectional drawing seen from the front direction, (b) is a perspective view which shows typically the structure of the principal part. 本実施の形態の二重層キャパシタの集電電極とタブを示す図である。It is a figure which shows the current collection electrode and tab of the double layer capacitor of this Embodiment. 本実施の形態の電気二重層キャパシタの絶縁層の構造を概念的に示す図である。It is a figure which shows notionally the structure of the insulating layer of the electric double layer capacitor of this Embodiment. 本実施の形態の電気二重層キャパシタの囲繞部の構造を示す図である。It is a figure which shows the structure of the surrounding part of the electric double layer capacitor of this Embodiment. 本実施の形態の電気二重層キャパシタのタブの接続の仕方の変形例を示す図である。It is a figure which shows the modification of the connection method of the tab of the electric double layer capacitor of this Embodiment. 本実施の形態の変形例1の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 1 of this Embodiment. 本実施の形態の変形例2の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 2 of this Embodiment. 本実施の形態の変形例3の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 3 of this Embodiment. 本実施の形態の変形例4の電気二重層キャパシタの断面構造示す図であり、(a)は正面方向から見た断面図、(b)及び(c)はタブの接続手法を説明するための要部拡大図、(d)は平板状端子の固定手法を正面方向から示す断面図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 4 of this Embodiment, (a) is sectional drawing seen from the front direction, (b) And (c) is for demonstrating the connection method of a tab The principal part enlarged view, (d) is sectional drawing which shows the fixing method of a flat terminal from a front direction. 本実施の形態の変形例5の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 5 of this Embodiment. 本実施の形態の変形例6の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 6 of this Embodiment. 本実施の形態の変形例7の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 7 of this Embodiment. 本実施の形態の変形例8の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 8 of this Embodiment. 本実施の形態の変形例9の電気二重層キャパシタの断面構造示す図である。It is a figure which shows the cross-section of the electric double layer capacitor of the modification 9 of this Embodiment.

符号の説明Explanation of symbols

1、1A 電気二重層キャパシタ
10A、10B 平板状端子
10a、10b 延伸部
11 活性層
12、12A、12B 集電電極
13 タブ
14 絶縁層
15 積層セル
16 絶縁パッキン
18 ラミネートフィルム
18a、18b 開口部
19 ねじ
20 エンドキャップ
21 サイドフィルム
22 ねじ
23 接続具
23A 係合部
23B スペーサ部
24 切欠部
25A、25B 側壁
26 パッキン
27 ラミネートフィルム
DESCRIPTION OF SYMBOLS 1, 1A Electric double layer capacitor 10A, 10B Flat terminal 10a, 10b Extend part 11 Active layer 12, 12A, 12B Current collection electrode 13 Tab 14 Insulation layer 15 Multilayer cell 16 Insulation packing 18 Laminate film 18a, 18b Opening part 19 Screw 20 End cap 21 Side film 22 Screw 23 Connector 23A Engagement part 23B Spacer part 24 Notch part 25A, 25B Side wall 26 Packing 27 Laminate film

Claims (8)

正極電極及び負極電極の間に、第1活性層、絶縁層、及び第2活性層がこの順に配設され、電解質溶液に含浸される単位セルの積層体である積層セルと、
前記積層セルの積層方向にある一方の面及び他方の面を覆い、当該積層セルを狭持するとともに、前記各単位セルが並列接続されるように、当該各単位セルの正極電極及び負極電極がそれぞれ接続される一対の平板状端子と、
前記積層セルの積層方向における側方を囲繞し、前記一対の平板状端子の間を密封する囲繞部と
を含む、電気二重層キャパシタ。
Between the positive electrode and the negative electrode, a first active layer, an insulating layer, and a second active layer are disposed in this order, and a stacked cell that is a stacked body of unit cells impregnated with an electrolyte solution;
Covering one surface and the other surface in the stacking direction of the stacked cells, sandwiching the stacked cells, and so that the unit cells are connected in parallel, the positive electrode and the negative electrode of each unit cell A pair of flat terminals connected to each other;
An electric double layer capacitor comprising: an enclosing portion that encloses a side of the laminated cell in the laminating direction and seals between the pair of flat terminals.
前記一対の平板状端子が外装をなす、請求項1に記載の電気二重層キャパシタ。   The electric double layer capacitor according to claim 1, wherein the pair of flat terminals form an exterior. 前記一対の平板状端子の各々は、互いに逆方向となる第1方向及び第2方向に延伸される延伸部を含む、請求項1又は2に記載の電気二重層キャパシタ。   3. The electric double layer capacitor according to claim 1, wherein each of the pair of flat terminals includes an extending portion extending in a first direction and a second direction that are opposite to each other. 前記延伸部は、前記平板状端子と同一の幅を有する、請求項3に記載の電気二重層キャパシタ。   The electric double layer capacitor according to claim 3, wherein the extending portion has the same width as the flat terminal. 前記一対の平板状端子の合計の厚さは、前記積層セルに含まれるすべての前記正極電極及び前記負極電極の合計の厚さの1/2以上である、請求項1乃至4のいずれか一項に記載の電気二重層キャパシタ。   5. The total thickness of the pair of flat terminals is one half or more of the total thickness of all the positive electrodes and the negative electrodes included in the stacked cell. The electric double layer capacitor according to item. 前記平板状端子の幅は、前記積層セルの幅より広い、請求項1乃至5のいずれか一項に記載の電気二重層キャパシタ。   The electric double layer capacitor according to claim 1, wherein a width of the flat terminal is wider than a width of the multilayer cell. 前記囲繞部は、前記積層セルと絶縁され、前記一対の平板状端子の間を密封するラミネートフィルム、又はパッキンである、請求項1乃至6のいずれか一項に記載の電気二重層キャパシタ。   The electric double layer capacitor according to any one of claims 1 to 6, wherein the surrounding portion is a laminate film or a packing that is insulated from the multilayer cell and seals between the pair of flat terminals. 前記積層セルに含まれる複数の前記正極電極及び前記負極電極は、前記積層方向において、交互に配設されており、
前記正極電極の各々は、前記一対の平板状端子のうちの第1平板状端子に接続され、かつ、前記負極電極の各々は、前記一対の平板状端子のうちの第2平板状端子に接続される、請求項1乃至7のいずれか一項に記載の電気二重層キャパシタ。
The plurality of positive electrodes and negative electrodes included in the stacked cell are alternately arranged in the stacking direction,
Each of the positive electrodes is connected to a first flat terminal of the pair of flat terminals, and each of the negative electrodes is connected to a second flat terminal of the pair of flat terminals. The electric double layer capacitor according to any one of claims 1 to 7.
JP2007222921A 2007-08-29 2007-08-29 Electric double layer capacitor Expired - Fee Related JP4856029B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007222921A JP4856029B2 (en) 2007-08-29 2007-08-29 Electric double layer capacitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007222921A JP4856029B2 (en) 2007-08-29 2007-08-29 Electric double layer capacitor

Publications (2)

Publication Number Publication Date
JP2009054971A true JP2009054971A (en) 2009-03-12
JP4856029B2 JP4856029B2 (en) 2012-01-18

Family

ID=40505746

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007222921A Expired - Fee Related JP4856029B2 (en) 2007-08-29 2007-08-29 Electric double layer capacitor

Country Status (1)

Country Link
JP (1) JP4856029B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011023531A (en) * 2009-07-15 2011-02-03 Ud Trucks Corp Electric storage device and method for manufacturing the same
WO2012043737A1 (en) * 2010-09-30 2012-04-05 イビデン株式会社 Electricity storage package structure, electrochemical device, and electrochemical module
JP2012119605A (en) * 2010-12-03 2012-06-21 Taiyo Yuden Co Ltd Electrochemical device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006286919A (en) * 2005-03-31 2006-10-19 Fuji Heavy Ind Ltd Lithium ion capacitor
JP2007165698A (en) * 2005-12-15 2007-06-28 Mitsubishi Electric Corp Electric power storage device
JP2007173212A (en) * 2005-11-25 2007-07-05 Nissan Motor Co Ltd Outer packaging material for electrochemical device and electrochemical device using this

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006286919A (en) * 2005-03-31 2006-10-19 Fuji Heavy Ind Ltd Lithium ion capacitor
JP2007173212A (en) * 2005-11-25 2007-07-05 Nissan Motor Co Ltd Outer packaging material for electrochemical device and electrochemical device using this
JP2007165698A (en) * 2005-12-15 2007-06-28 Mitsubishi Electric Corp Electric power storage device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011023531A (en) * 2009-07-15 2011-02-03 Ud Trucks Corp Electric storage device and method for manufacturing the same
WO2012043737A1 (en) * 2010-09-30 2012-04-05 イビデン株式会社 Electricity storage package structure, electrochemical device, and electrochemical module
JP2012079833A (en) * 2010-09-30 2012-04-19 Ibiden Co Ltd Power storage package structure, electrochemical device, and electrochemical module
JP2012119605A (en) * 2010-12-03 2012-06-21 Taiyo Yuden Co Ltd Electrochemical device

Also Published As

Publication number Publication date
JP4856029B2 (en) 2012-01-18

Similar Documents

Publication Publication Date Title
JP5618010B2 (en) Lithium secondary battery having multidirectional lead-tab structure
KR102058194B1 (en) battery module
JP5691959B2 (en) Secondary battery electrode assembly, secondary battery and vehicle
KR101139016B1 (en) Lithium secondary battery having multi-directional lead-tab structure
JP3169685U (en) Battery module
WO2013027306A1 (en) Thin secondary battery
WO2014010419A1 (en) Battery assembly
JP2018129153A (en) All-solid battery
WO2013164932A1 (en) Battery apparatus
JP2017118017A (en) Electrochemical device
WO2015002094A1 (en) Cell
JP4856029B2 (en) Electric double layer capacitor
JP6107539B2 (en) Power storage device
JP2006164784A (en) Film-armored electric device
JP2005116429A (en) Packed battery
JP2019145262A (en) Secondary cell
JP2010245221A (en) Capacitor and capacitor device using the same
JP2007122968A (en) Electric device assembly
JP4887650B2 (en) Single cells and batteries
JP7343419B2 (en) Solid state battery cells and solid state battery modules
JP2010016308A (en) Energy storage device and manufacturing method thereof
CN108701867B (en) Laminated nonaqueous electrolyte secondary battery
WO2014097849A1 (en) Power storage device
JP2015046217A (en) Thin secondary battery
JP2016031818A (en) Power storage module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091113

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111025

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111027

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141104

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees