JP2008299265A - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
JP2008299265A
JP2008299265A JP2007148224A JP2007148224A JP2008299265A JP 2008299265 A JP2008299265 A JP 2008299265A JP 2007148224 A JP2007148224 A JP 2007148224A JP 2007148224 A JP2007148224 A JP 2007148224A JP 2008299265 A JP2008299265 A JP 2008299265A
Authority
JP
Japan
Prior art keywords
voltage
circuit
control
liquid crystal
feedback
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007148224A
Other languages
Japanese (ja)
Inventor
Tsukasa Okamatsu
司 岡松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Funai Electric Co Ltd
Original Assignee
Funai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Funai Electric Co Ltd filed Critical Funai Electric Co Ltd
Priority to JP2007148224A priority Critical patent/JP2008299265A/en
Publication of JP2008299265A publication Critical patent/JP2008299265A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)
  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)
  • Television Receiver Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Inverter Devices (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a liquid crystal display wherein a defect can be canceled without completely stopping a circuit even when the defect is generated in control of voltage applied to the primary side of a voltage boosting transformer in an inverter circuit utilizing the voltage boosting transformer. <P>SOLUTION: A control IC oscillates a prescribed frequency signal so as to cancel increase and decrease of AC voltage output by the inverter circuit 26 by performing phase shift control between frequencies by which switching control of MOS-FETs which constitute a full-bridge circuit 26b and performs switching control of the MOS-FETs which constitute the full-bridge circuit 26b by the frequencies of the frequency signal. A microcomputer 22 inputs an oscillation control signal indicating oscillation to the control IC, judges whether output reduction is continued for a prescribed time or more when the output reduction of the inverter circuit 26 is detected and resets the control IC when the output reduction is continued for the prescribed time or more. <P>COPYRIGHT: (C)2009,JPO&INPIT

Description

本発明は、液晶表示装置に関し、特に、フルブリッジ回路にて昇圧トランスのオンオフ制御を行う他励式インバータ回路を備えた液晶表示装置に関する。   The present invention relates to a liquid crystal display device, and more particularly to a liquid crystal display device including a separately-excited inverter circuit that performs on / off control of a step-up transformer with a full bridge circuit.

フルブリッジ回路やハーフブリッジ回路といったブリッジ回路を利用した発振回路においては、ブリッジ回路を構成するスイッチング素子のオン/オフタイミングやオン/オフの前後に発生する電流・電圧の変動に起因する誤動作が発生しやすく、この誤動作に対処する技術が知られている。   In an oscillation circuit using a bridge circuit such as a full bridge circuit or a half bridge circuit, malfunction occurs due to on / off timing of switching elements constituting the bridge circuit and current / voltage fluctuations generated before and after the on / off. A technique for dealing with this malfunction is known.

例えば、引用文献1には、ハーフブリッジ回路において、ローサイド側のスイッチング素子をオフに切り換えた直後もしくはハイサイド側のスイッチング素子をオンに切り換えた直後に生じるハイサイド側の基準電位に上昇に起因する制御回路の誤動作を防止するために、ハイサイド側のスイッチング素子のオン期間とローサイド側のスイッチング素子のオン期間との間に両スイッチング素子が共にオフする期間を設けることについて記載されている。   For example, in the cited document 1, in the half-bridge circuit, the high-side reference potential is generated immediately after the low-side switching element is switched off or immediately after the high-side switching element is switched on. In order to prevent malfunction of the control circuit, it is described that a period in which both switching elements are turned off is provided between the ON period of the high-side switching element and the ON period of the low-side switching element.

その他、インバータ駆動回路において、複数の駆動回路と電源との間の配線上に抵抗を備えることにより、配線上のサージ電圧を低減して、駆動回路や保護回路の誤動作を防止する技術(例えば特許文献2参照)、インバータ回路のブリッジ回路における異常をラッチ回路で検出してインバータ回路の出力を停止させる技術(例えば特許文献3参照)、なども知られている。
特開2006−121840号公報 特開2004−56977号公報 特開2000−32771号公報
In addition, in an inverter drive circuit, a technique for reducing a surge voltage on the wiring and preventing malfunction of the drive circuit and the protection circuit by providing a resistor on the wiring between the plurality of drive circuits and the power supply (for example, patents) There is also known a technique for detecting an abnormality in a bridge circuit of an inverter circuit using a latch circuit and stopping the output of the inverter circuit (see, for example, Patent Document 3).
JP 2006-121840 A JP 2004-55977 A JP 2000-32771 A

前述の特許文献1〜3の技術は、昇圧トランスを利用したインバータ回路に関するものではなく、インバータ回路の出力電圧を安定させるために、昇圧トランスの二次電圧のフィードバックを利用して一次側に印加する電圧をコントロールすることは想定されていない。また、特許文献1〜3の技術では、誤動作が生じた場合には回路の動作自体を停止させてしまっている。   The techniques of the above-mentioned Patent Documents 1 to 3 are not related to an inverter circuit using a step-up transformer, but are applied to the primary side using the secondary voltage feedback of the step-up transformer in order to stabilize the output voltage of the inverter circuit. It is not assumed that the voltage to be controlled is controlled. Further, in the techniques of Patent Documents 1 to 3, when a malfunction occurs, the operation of the circuit itself is stopped.

本発明は、上記課題に鑑みてなされたもので、昇圧トランスを利用したインバータ回路において、昇圧トランスの一次側に印加する電圧のコントロールに不具合が生じた場合であっても、回路を完全に停止させることなく不具合の解消が可能な液晶表示装置の提供を目的とする。   The present invention has been made in view of the above problems, and in an inverter circuit using a step-up transformer, even when a failure occurs in the control of the voltage applied to the primary side of the step-up transformer, the circuit is completely stopped. An object of the present invention is to provide a liquid crystal display device that can solve the problem without causing the trouble.

上記課題を解決するために、本発明では、入力された直流電圧を交流に変換するとともにトランスで昇圧して出力する他励式インバータ回路と、該他励式インバータ回路に直流電圧を供給する電源回路と、前記他励式インバータ回路の出力する交流電圧で点灯されるバックライトと、該バックライトにより背面から光を照射される液晶パネルと、入力された画像データから駆動信号を生成して前記液晶パネルを駆動する駆動回路と、を備え、入力された画像データに基づく映像を前記液晶パネルの画面に表示する液晶表示装置において、前記フルブリッジ回路を構成する各スイッチング素子のスイッチング制御を行う周波数間でフェーズシフト制御を行うことにより前記交流電圧の上下動を解消するような所定の周波数信号を発振し、該周波数信号の周波数で前記フルブリッジ回路を構成する各スイッチング素子をスイッチング制御する制御ICと、発振を指示する発振制御信号を前記制御ICに入力する発振指示手段と、前記他励式インバータ回路の出力する前記交流電圧の出力低下を検出する二次電圧検出手段と、前記二次電圧検出手段が前記交流電圧の出力が所定レベルよりも低下したことを所定時間以上連続して検出すると前記制御ICをリセットするリセット手段と、を備える構成としてある。すなわち制御ICのフェーズシフト制御に起因する不具合が原因でインバータ回路の出力が低下した場合に、前記他励式インバータ回路自体を停止することなく、制御ICのみをリセットすることで不具合の解消が図れる。この制御ICのリセットは利用者が視認できない程度の短時間で完了するため、利用者の利便性を損なうことも無い。   In order to solve the above-described problems, in the present invention, a separately excited inverter circuit that converts an input DC voltage into an alternating current and boosts and outputs the converted voltage with a transformer, and a power supply circuit that supplies a DC voltage to the separately excited inverter circuit, A backlight that is lit by an alternating voltage output from the separately-excited inverter circuit, a liquid crystal panel that is irradiated with light from the back by the backlight, and a drive signal that is generated from the input image data. A liquid crystal display device that displays a video based on input image data on a screen of the liquid crystal panel, and a phase between frequencies for performing switching control of each switching element constituting the full bridge circuit. By performing shift control, a predetermined frequency signal that eliminates the vertical movement of the AC voltage is oscillated, and the frequency is A control IC for switching control of each switching element constituting the full-bridge circuit at a signal frequency, an oscillation instruction means for inputting an oscillation control signal for instructing oscillation to the control IC, and an output from the separately excited inverter circuit Secondary voltage detection means for detecting a decrease in the output of the AC voltage, and resetting the control IC when the secondary voltage detection means continuously detects that the output of the AC voltage has dropped below a predetermined level for a predetermined time or more. And a reset means. That is, when the output of the inverter circuit is lowered due to a problem caused by the phase shift control of the control IC, the problem can be solved by resetting only the control IC without stopping the separately-excited inverter circuit itself. Since the reset of the control IC is completed in a short time that the user cannot visually recognize, the user's convenience is not impaired.

また、本発明の他の態様として、前記二次電圧検出手段が前記所定時間よりも長い第二の所定時間以上連続して前記交流電圧が所定電圧より低下したことを検出すると、前記他励式インバータ回路に対する前記直流電圧の入力を停止させる電源遮断手段を備える構成も可能である。すなわち制御ICのリセットで不具合が解消しない場合に、インバータ回路の動作を停止させることができるため、制御ICの不具合以外の原因による不具合であっても対処可能となる。   As another aspect of the present invention, when the secondary voltage detection means detects that the AC voltage has dropped below a predetermined voltage continuously for a second predetermined time longer than the predetermined time, the separately excited inverter It is also possible to employ a configuration provided with a power shut-off means for stopping the input of the DC voltage to the circuit. That is, when the malfunction is not solved by resetting the control IC, the operation of the inverter circuit can be stopped, so that it is possible to deal with malfunctions caused by causes other than the malfunction of the control IC.

また、本発明の他の態様として、前記他励式インバータ回路は、前記交流電圧を所定電圧と比較した結果を出力する帰還回路を備えており、前記二次電圧検出手段は、前記帰還回路の出力する結果に基づいて二次電圧の検出を行う構成も可能である。すなわち、制御ICの仕様に適した範囲の電圧を帰還電圧として利用可能となるため、汎用の制御ICや既存の制御ICをそのまま利用可能であり、コストダウンが図れる。   As another aspect of the present invention, the separately excited inverter circuit includes a feedback circuit that outputs a result of comparing the AC voltage with a predetermined voltage, and the secondary voltage detecting means outputs the output of the feedback circuit. A configuration in which the secondary voltage is detected based on the result is also possible. That is, since a voltage in a range suitable for the specification of the control IC can be used as the feedback voltage, a general-purpose control IC or an existing control IC can be used as it is, and the cost can be reduced.

また、本発明の他の態様として、前記液晶表示装置は、入力された直流電圧を交流に変換するとともにトランスで昇圧して出力する他励式インバータ回路と、該他励式インバータ回路に直流電圧を供給する電源回路と、前記他励式インバータ回路の出力する交流電圧で点灯されるバックライトと、該バックライトにより背面から光を照射される液晶パネルと、所望周波数のテレビ放送信号を受信して中間周波信号としての映像信号に変換して出力するチューナと、前記チューナが入力した前記映像信号から前記液晶パネルの1画面分の画像データを生成して出力する映像処理部と、前記映像処理部が入力した画像データから駆動信号を生成して前記液晶パネルを駆動する駆動回路と、前記他励式インバータ回路の発振と前記電源回路の直流電圧の出力とを制御するマイコンと、を備え、入力されたテレビ放送信号に基づく映像を前記液晶パネルの画面に表示する液晶テレビジョンであり、前記他励式インバータ回路は、入力された直流電圧から脈流を除去した平滑電圧を出力する平滑回路と、各ハーフブリッジ結合の一端に前記平滑電圧が入力されると共に他端が接地された第一のハーフブリッジ結合と第二のハーフブリッジ結合とを結合したフルブリッジ結合で構成され、昇圧トランスの一次巻線に交流を印加するフルブリッジ回路と、前記昇圧トランスの二次巻線の電圧に対応した電圧を帰還電圧として出力する帰還回路と、前記フルブリッジ回路を構成する各MOS−FETのスイッチング制御を行う周波数間でフェーズシフト制御を行うことにより前記帰還電圧の上下動を解消するような所定の周波数信号を発振し、該周波数信号の周波数で前記フルブリッジ回路を構成する各MOS−FETをスイッチング制御する制御ICと、を備えており、前記マイコンは、前記制御ICに発振を指示する発振制御信号を出力するメインマイコンと、該メインマイコンとUARTで接続され且つ前記帰還回路から帰還電圧を入力されるサブマイコンと、を含んで構成され、前記帰還回路は、前記昇圧トランスの二次電圧を所定割合に分圧するコンデンサと、該コンデンサによって分圧された電圧とリファレンス電圧とを比較するコンパレータと、該コンパレータの出力電圧を所定割合に分割する分割抵抗と、該分割抵抗の分割点の電圧をベースに入力されるとともにエミッタを接地され且つコレクタを前記制御ICと前記サブマイコンに接続されたNPN型のトランジスタと、により構成され、前記二次巻線の電圧が所定レベル以上であれば、前記コンパレータにはリファレンス電圧よりも高い電圧が入力されるためローレベルを出力して前記トランジスタがオフすることにより前記帰還電圧がハイレベルとなる一方、前記二次巻線の電圧が所定電圧を下回った場合は、前記コンパレータにはリファレンス電圧よりも低い電圧が入力されるためハイレベルを出力して前記トランジスタがオンすることになるため帰還電圧Vsenがローレベルとなり、前記メインマイコンは、UARTを介してサブマイコンの検出した帰還電圧の低下を認識すると、前記帰還電圧の低下から200ミリ秒以内に前記発振制御信号の出力を約10ミリ秒間停止して制御ICのリセットを行い、その後、前記帰還電圧が所定電圧以上に回復したか否かを判断し、前記帰還電圧が所定電圧以上に回復していない場合は、帰還電圧の低下を検出してから200ミリ秒経過後に電源回路の電源電圧出力を停止させる構成も可能である。   According to another aspect of the present invention, the liquid crystal display device converts an input DC voltage into AC, boosts it with a transformer and outputs it, and supplies the DC voltage to the separately excited inverter circuit. Power supply circuit, a backlight that is lit by an AC voltage output from the separately-excited inverter circuit, a liquid crystal panel that is irradiated with light from the back by the backlight, and a TV broadcast signal of a desired frequency is received and an intermediate frequency is received. A tuner that converts and outputs a video signal as a signal, a video processing unit that generates and outputs image data for one screen of the liquid crystal panel from the video signal input by the tuner, and the video processing unit inputs A drive circuit for generating a drive signal from the image data thus obtained and driving the liquid crystal panel; oscillation of the separately-excited inverter circuit; and DC power of the power supply circuit A liquid crystal television that displays an image based on the input television broadcast signal on the screen of the liquid crystal panel, and the separately-excited inverter circuit uses a pulse from the input DC voltage. A smoothing circuit that outputs a smoothed voltage from which the current has been removed and a first half-bridge coupling and a second half-bridge coupling in which the smoothing voltage is input to one end of each half-bridge coupling and the other end is grounded A full bridge circuit configured to apply alternating current to the primary winding of the step-up transformer, a feedback circuit that outputs a voltage corresponding to the voltage of the secondary winding of the step-up transformer as a feedback voltage, and the full bridge circuit. By performing phase shift control between the frequencies for switching control of each MOS-FET constituting the bridge circuit, the feedback voltage is moved up and down. A control IC that oscillates a predetermined frequency signal to be erased and controls switching of each MOS-FET that constitutes the full bridge circuit at the frequency of the frequency signal, and the microcomputer includes the control IC A main microcomputer that outputs an oscillation control signal that instructs oscillation; and a sub-microcomputer that is connected to the main microcomputer via a UART and that receives a feedback voltage from the feedback circuit. The feedback circuit includes the booster A capacitor that divides the secondary voltage of the transformer into a predetermined ratio, a comparator that compares the voltage divided by the capacitor with a reference voltage, a dividing resistor that divides the output voltage of the comparator into a predetermined ratio, and the dividing resistor And the emitter is grounded and the collector is connected to the control IC and the sub If the voltage of the secondary winding is equal to or higher than a predetermined level, a voltage higher than the reference voltage is input to the comparator and a low level is output. When the transistor is turned off, the feedback voltage becomes a high level. On the other hand, when the voltage of the secondary winding falls below a predetermined voltage, a voltage lower than the reference voltage is input to the comparator. Since the level is output and the transistor is turned on, the feedback voltage Vsen becomes a low level, and when the main microcomputer recognizes the decrease in the feedback voltage detected by the sub-microcomputer via the UART, the decrease in the feedback voltage starts. Within 200 milliseconds, the oscillation control signal output is stopped for about 10 milliseconds to reset the control IC. After that, it is determined whether or not the feedback voltage has recovered to a predetermined voltage or more. If the feedback voltage has not recovered to the predetermined voltage or more, 200 milliseconds have elapsed after detecting a decrease in the feedback voltage. A configuration in which the power supply voltage output of the power supply circuit is stopped is also possible.

以上説明したように本発明によれば、昇圧トランスの一次側に印加する電圧のコントロールに不具合が生じた場合に回路を完全に停止させることなく不具合の解消が可能な液晶表示装置を提供することができる。
そして請求項2にかかる発明によれば、制御ICの不具合以外が原因となる不具合であっても対処可能となる。
また請求項3にかかる発明によれば、コストダウンが図れる。
そして請求項4のような、より具体的な構成において、前述した請求項1〜請求項3の各発明と同様の作用を奏することはいうまでもない。
As described above, according to the present invention, it is possible to provide a liquid crystal display device capable of solving a problem without completely stopping the circuit when a problem occurs in the control of the voltage applied to the primary side of the step-up transformer. Can do.
According to the second aspect of the present invention, it is possible to deal with a problem caused by other than the problem of the control IC.
Moreover, according to the invention concerning Claim 3, cost reduction can be aimed at.
And it cannot be overemphasized that there exists an effect | action similar to each invention of Claim 1-Claim 3 mentioned above in more concrete structure like Claim 4.

以下、下記の順序に従って本発明の実施形態を説明する。
(1)液晶テレビの構成:
(2)インバータ回路の構成:
(3)保護回路の構成:
(4)プロテクション処理:
(5)まとめ:
Hereinafter, embodiments of the present invention will be described in the following order.
(1) Configuration of LCD TV:
(2) Inverter circuit configuration:
(3) Configuration of protection circuit:
(4) Protection processing:
(5) Summary:

(1)液晶テレビの構成:
以下、本発明の実施形態について、図1〜図8を参照して説明する。まず図1を参照して液晶テレビの構成について説明する。図1は本発明にかかる他励式インバータ回路を備えた液晶テレビジョン100の構成を示すブロック図である。なお、同図では、本発明に直接関係しない部位については記載を省略してある。また、本実施形態では、液晶テレビジョンを例にとって説明を行うが、無論、本発明の他励式インバータ回路が搭載される電気電子器であればいかなるものであっても適用可能である。
(1) Configuration of LCD TV:
Hereinafter, embodiments of the present invention will be described with reference to FIGS. First, the configuration of the liquid crystal television will be described with reference to FIG. FIG. 1 is a block diagram showing a configuration of a liquid crystal television 100 having a separately excited inverter circuit according to the present invention. In the figure, description of parts not directly related to the present invention is omitted. In this embodiment, a liquid crystal television will be described as an example, but it is needless to say that any electronic device in which a separately excited inverter circuit of the present invention is mounted can be applied.

図1において、液晶テレビジョン100は、チューナ10と、映像処理部12と、音声処理部18と、駆動回路14と、マイコン22と、リモコン30からのリモコン信号を受信して対応する電圧信号をマイコン22に出力するリモコン受信部23と、バックライト28と、インバータ回路26と、電源回路24と、を備える構成である。   In FIG. 1, a liquid crystal television 100 receives remote control signals from a tuner 10, a video processing unit 12, an audio processing unit 18, a drive circuit 14, a microcomputer 22, and a remote control 30, and outputs a corresponding voltage signal. The remote control receiving unit 23 outputs to the microcomputer 22, a backlight 28, an inverter circuit 26, and a power supply circuit 24.

前記構成において、チューナ10は選局された周波数のテレビ放送信号を受信する。より具体的には、チューナ10は、マイコン22の制御により、アンテナ10aを介して所望周波数のテレビジョン放送信号を受信し、所定の信号増幅処理等を行いつつテレビジョン放送信号から中間周波信号としての映像信号および音声信号を抽出し、映像信号を映像処理部12へ出力するとともに音声信号を音声処理部18に出力する。   In the above configuration, the tuner 10 receives a television broadcast signal having a selected frequency. More specifically, the tuner 10 receives a television broadcast signal having a desired frequency via the antenna 10a under the control of the microcomputer 22 and performs a predetermined signal amplification process or the like as an intermediate frequency signal from the television broadcast signal. The video signal and the audio signal are extracted, and the video signal is output to the video processing unit 12 and the audio signal is output to the audio processing unit 18.

前記構成において、映像処理部12は、テレビ放送信号から抽出した映像信号に各種映像処理を施す。より具体的には、映像処理部12は、入力された映像信号をその信号レベルに応じてデジタル化するとともに、映像信号から抽出した輝度信号と色差信号とに基づいてマトリクス変換処理を行い、画像データとしてのRGB(レッド、グリーン、ブルー)信号を生成する。そして、このRGB信号に対して液晶パネル16の画素数(横縦比、m:n)に合わせたスケーリング処理を行って液晶パネル16に表示する1画面分の画像データを生成し、生成された画像データを駆動回路14に出力する。   In the above configuration, the video processing unit 12 performs various video processes on the video signal extracted from the television broadcast signal. More specifically, the video processing unit 12 digitizes the input video signal according to the signal level, performs matrix conversion processing based on the luminance signal and the color difference signal extracted from the video signal, and performs image conversion. RGB (red, green, blue) signals as data are generated. Then, the RGB signal is subjected to scaling processing in accordance with the number of pixels (aspect ratio, m: n) of the liquid crystal panel 16 to generate image data for one screen to be displayed on the liquid crystal panel 16. The image data is output to the drive circuit 14.

前記構成において、駆動回路14は、映像信号に基づく駆動信号を生成して液晶パネル16を駆動する。より具体的には、入力された画像データに従って駆動信号を生成し、液晶パネル16の各表示セルを駆動することで画面に映像を表示する。   In the above configuration, the driving circuit 14 generates a driving signal based on the video signal and drives the liquid crystal panel 16. More specifically, a drive signal is generated according to the input image data, and an image is displayed on the screen by driving each display cell of the liquid crystal panel 16.

前記構成において、音声処理部18はテレビ放送信号から抽出した音声信号に各種音声処理を施してスピーカ20に出力する。   In the above configuration, the audio processing unit 18 performs various audio processing on the audio signal extracted from the television broadcast signal and outputs the audio signal to the speaker 20.

前記構成において、電源回路24は、商用電源などの交流電源から各種電圧を生成して液晶テレビジョン100の各部に電源電圧を供給する。図1では、電源回路24の電源供給先として、インバータ回路26のみを図示してあるが、無論、その他の回路にも電源電圧を供給している。   In the above configuration, the power supply circuit 24 generates various voltages from an AC power supply such as a commercial power supply and supplies the power supply voltage to each part of the liquid crystal television 100. In FIG. 1, only the inverter circuit 26 is shown as the power supply destination of the power supply circuit 24, but of course, the power supply voltage is also supplied to other circuits.

前記構成において、インバータ回路26は、バックライト28を点灯させる。より具体的には、インバータ回路26は、電源回路24から直流電圧を供給され、この直流電圧から高周波かつ高圧の交流電圧を生成してバックライト28に供給する。バックライト28は複数の蛍光管を有し、供給された交流電圧で点灯して液晶パネル16を背面から照射する光源の役割を果たす。   In the above configuration, the inverter circuit 26 turns on the backlight 28. More specifically, the inverter circuit 26 is supplied with a DC voltage from the power supply circuit 24, generates a high-frequency and high-voltage AC voltage from the DC voltage, and supplies it to the backlight 28. The backlight 28 has a plurality of fluorescent tubes and functions as a light source that illuminates with the supplied AC voltage and irradiates the liquid crystal panel 16 from the back.

前記構成において、マイコン22は、液晶テレビジョン100を構成する各部と電気的に接続しており、液晶テレビジョン100全体を制御する。特に本実施形態では、マイコン22は、液晶テレビジョン100全体を制御するメインマイコン221と、インバータ回路26の二次電圧の検出を行うサブマイコン222とが別体されており、メインマイコン221とサブマイコン222とがUART(Universal Asynchronous Rceiver Transmitter)によって互いに通信可能に接続されている。各マイコンはCPUとRAMとROMとタイマとから構成されており、CPUがROMに書き込まれたプログラムを読み込み、RAMをワークエリアとしてタイマのクロックを利用しつつ実行する。   In the above-described configuration, the microcomputer 22 is electrically connected to each part constituting the liquid crystal television 100 and controls the entire liquid crystal television 100. In particular, in the present embodiment, the microcomputer 22 includes a main microcomputer 221 that controls the entire liquid crystal television 100 and a sub-microcomputer 222 that detects the secondary voltage of the inverter circuit 26. The microcomputer 222 is connected to be communicable with each other by a UART (Universal Asynchronous Receiver Transmitter). Each microcomputer includes a CPU, a RAM, a ROM, and a timer. The CPU reads a program written in the ROM, and executes the program using the clock of the timer using the RAM as a work area.

本実施形態においては、マイコン22は、特に、保護プログラムPを実行する。保護プログラムPは、複数のモジュール(発振指示手段M1、二次電圧検出手段M2、リセット手段M3)によって構成されており、発振指示手段M1とリセット手段M3はメインマイコン221で実行され、二次電圧検出手段M2はサブマイコン222で実行される。メインマイコン221はサブマイコン222の二次電圧検出手段M2で検出された結果を認識できるようになっている。これらのモジュールM1〜M3が実行されることにより本発明の各部が具体的に実現される。以下、各モジュールについて説明する。   In the present embodiment, the microcomputer 22 particularly executes the protection program P. The protection program P is composed of a plurality of modules (oscillation instruction means M1, secondary voltage detection means M2, reset means M3), and the oscillation instruction means M1 and reset means M3 are executed by the main microcomputer 221 to obtain secondary voltage. The detection means M2 is executed by the sub-microcomputer 222. The main microcomputer 221 can recognize the result detected by the secondary voltage detection means M2 of the sub microcomputer 222. By executing these modules M1 to M3, each part of the present invention is specifically realized. Hereinafter, each module will be described.

発振指示手段M1は、インバータ回路にインバータ電圧の出力を指示する。より具体的には、インバータ回路26において昇圧トランスに印加する電圧の発振を制御する制御ICに対し、発振を指示する制御信号を出力する。   The oscillation instruction means M1 instructs the inverter circuit to output the inverter voltage. More specifically, the inverter circuit 26 outputs a control signal instructing oscillation to a control IC that controls oscillation of the voltage applied to the step-up transformer.

二次電圧検出手段M2は、インバータ回路26の誤動作を、二次電圧(インバータ電圧)に基づいて検出する。より具体的には、後述の帰還回路26fの出力する電圧信号に基づいて二次電圧が正常な値であるか異常な値であるかを判断する。本実施形態においては、特に二次電圧が所定電圧よりも低下したか否かを判断し、二次電圧が所定電圧よりも低下していない場合は正常動作している旨をリセット手段M3に通知し、二次電圧が所定電圧よりも低下した場合は誤動作が起こったとしてその旨をリセット手段M3に通知する。   The secondary voltage detection means M2 detects malfunction of the inverter circuit 26 based on the secondary voltage (inverter voltage). More specifically, it is determined whether the secondary voltage is a normal value or an abnormal value based on a voltage signal output from a feedback circuit 26f described later. In the present embodiment, in particular, it is determined whether or not the secondary voltage has dropped below a predetermined voltage, and if the secondary voltage has not dropped below the predetermined voltage, the reset means M3 is notified of normal operation. If the secondary voltage drops below the predetermined voltage, the reset means M3 is notified that a malfunction has occurred.

リセット手段M3は、誤動作状態が所定時間以上継続するとインバータ回路26の制御ICをリセットする。より具体的には、二次電圧検出手段M2の通知が、所定時間以上、継続(連続)して誤動作している旨の通知である場合に、制御ICのリセットを行う。この制御ICのリセットは、発振指示手段M1を制御することにより行われる。より具体的には、発振指示手段M1に、発振を瞬間的に停止させる(発振を指示する制御信号の出力を所定の短時間停止させる)のである。   The reset means M3 resets the control IC of the inverter circuit 26 when the malfunction state continues for a predetermined time or more. More specifically, the control IC is reset when the notification of the secondary voltage detection means M2 is a notification that the malfunction has continued (continuous) for a predetermined time or more. This control IC is reset by controlling the oscillation instruction means M1. More specifically, the oscillation instruction means M1 stops the oscillation instantaneously (the output of the control signal instructing the oscillation is stopped for a predetermined short time).

(2)インバータ回路の構成:
以下、図2〜図4を参照してインバータ回路26について説明する。本発明のインバータ回路26は他励式インバータ回路であり、フルブリッジ回路をスイッチ回路として使用している。図2はインバータ回路26の構成を示すブロック図、図3はフルブリッジ回路の動作を説明する図、図4はフェーズシフト制御を説明する図である。
(2) Inverter circuit configuration:
Hereinafter, the inverter circuit 26 will be described with reference to FIGS. The inverter circuit 26 of the present invention is a separately excited inverter circuit, and uses a full bridge circuit as a switch circuit. 2 is a block diagram showing the configuration of the inverter circuit 26, FIG. 3 is a diagram for explaining the operation of the full bridge circuit, and FIG. 4 is a diagram for explaining phase shift control.

図2において、インバータ回路26は、平滑回路26aと、フルブリッジ回路26bと、調光制御回路26cと、ドライブ回路26dと、昇圧トランス26eと、帰還回路26fと、から構成されており、電源回路24から直流電圧Vinを電源電圧として入力され、バックライト28の冷陰極管を点灯するためのインバータ電圧(二次電圧、交流電圧)を生成する。   In FIG. 2, the inverter circuit 26 includes a smoothing circuit 26a, a full bridge circuit 26b, a dimming control circuit 26c, a drive circuit 26d, a step-up transformer 26e, and a feedback circuit 26f. 24, the DC voltage Vin is input as a power supply voltage, and an inverter voltage (secondary voltage, AC voltage) for lighting the cold cathode tube of the backlight 28 is generated.

前記構成において、インバータ回路26に入力された直流電圧Vinは、平滑回路26aを介してフルブリッジ回路26bに入力され、フルブリッジ回路26bを構成するMOS−FETの切り替えにより所望周波数の交流に変換されて、昇圧トランス26eに印加される。この昇圧トランス26eの二次電圧が冷陰極管28a(放電管)に供給される。   In the above-described configuration, the DC voltage Vin input to the inverter circuit 26 is input to the full bridge circuit 26b via the smoothing circuit 26a, and is converted to an AC having a desired frequency by switching the MOS-FETs that configure the full bridge circuit 26b. Applied to the step-up transformer 26e. The secondary voltage of the step-up transformer 26e is supplied to the cold cathode tube 28a (discharge tube).

前記構成において、フルブリッジ回路26bの切り替えは、調光制御回路26cとドライブ回路26dから構成される制御ICによって制御される。図2においては、フルブリッジ回路26bと昇圧トランス26eと帰還回路26fはそれぞれ1つずつ示されているが、冷陰極管28aの増減に伴って増減するものである。   In the above configuration, the switching of the full bridge circuit 26b is controlled by a control IC including a dimming control circuit 26c and a drive circuit 26d. In FIG. 2, one full bridge circuit 26b, one step-up transformer 26e, and one feedback circuit 26f are shown. However, the number of the full bridge circuit 26b increases and decreases with the increase and decrease of the cold cathode tubes 28a.

次に、インバータ回路26を構成する各回路の具体的な回路構成について説明する。
まず、平滑回路26aは、例えば、グランドと直流電圧Vinの伝送ラインの間に接続されたコンデンサで構成され、入力された直流電圧Vinから脈流を除去し、平滑電圧Einを後段のフルブリッジ回路26bに供給する。
Next, a specific circuit configuration of each circuit constituting the inverter circuit 26 will be described.
First, the smoothing circuit 26a is composed of, for example, a capacitor connected between the ground and the transmission line of the DC voltage Vin, removes the pulsating current from the input DC voltage Vin, and uses the smoothing voltage Ein as a full-bridge circuit in the subsequent stage. 26b.

フルブリッジ回路26bは、4つのMOS−FETQ11,Q12,Q21,Q22をフルブリッジ結合した他励式のコンバータである。このフルブリッジ結合は、MOS−FETQ11,Q12の組によるハーフブリッジ結合と、MOS−FETQ21,Q22によるハーフブリッジ結合との組み合わせで構成される。本実施形態では、MOS−FETを用いているが、無論、その他のトランジスタ素子を用いても良い。   The full bridge circuit 26b is a separately-excited converter in which four MOS-FETs Q11, Q12, Q21, and Q22 are full-bridge coupled. This full bridge coupling is constituted by a combination of a half bridge coupling by the combination of the MOS-FETs Q11 and Q12 and a half bridge coupling by the MOS-FETs Q21 and Q22. In the present embodiment, the MOS-FET is used, but it goes without saying that other transistor elements may be used.

ここで、フルブリッジ回路26bにおける接続について説明する。まず、MOS−FETQ11のドレインが平滑電圧Einのラインに接続され、MOS−FETQ11のソースとMOS−FETQ12のドレインが接続され、MOS−FETQ12のソースが接地される。同様に、MOS−FETQ21のドレインが平滑電圧Einのラインに接続され、MOS−FETQ21のソースとMOS−FETQ22のドレインが接続され、MOS−FETQ22のソースが接地される。そして、MOS−FETQ11、Q12のソース−ドレインの接続点(スイッチング出力点)は、昇圧トランス26eの一次巻線の一端に対して接続され、昇圧トランス26eの一次巻線の他端がMOS−FETQ21,Q22のソース−ドレインの接続点(スイッチング出力点)に対して接続される。   Here, the connection in the full bridge circuit 26b will be described. First, the drain of the MOS-FET Q11 is connected to the line of the smoothing voltage Ein, the source of the MOS-FET Q11 and the drain of the MOS-FET Q12 are connected, and the source of the MOS-FET Q12 is grounded. Similarly, the drain of the MOS-FET Q21 is connected to the line of the smoothing voltage Ein, the source of the MOS-FET Q21 and the drain of the MOS-FET Q22 are connected, and the source of the MOS-FET Q22 is grounded. The source-drain connection point (switching output point) of the MOS-FETs Q11 and Q12 is connected to one end of the primary winding of the step-up transformer 26e, and the other end of the primary winding of the step-up transformer 26e is MOS-FET Q21. , Q22 are connected to the connection point (switching output point) of the source and drain.

このフルブリッジ回路26bの発振制御(オン/オフ制御)を行う調光制御回路26cには、マイコン22から、発振を行うか否かを指示する発振制御信号が入力されている。また、調光制御回路26cには、所定単位時間において発振を行う時間の割合(デューティ)を指示する輝度制御信号(例えば200Hz等)も入力されている。調光制御回路26cは、発振制御信号が入力されると、輝度制御信号に対応するデューティオンの期間に合わせて所要のスイッチング周波数の周波数信号(例えば46kHz等)を発振させてドライブ回路26dに出力する。   An oscillation control signal for instructing whether or not to oscillate is input from the microcomputer 22 to the dimming control circuit 26c that performs oscillation control (on / off control) of the full bridge circuit 26b. The dimming control circuit 26c is also input with a luminance control signal (for example, 200 Hz) that indicates the ratio (duty) of the oscillation time in a predetermined unit time. When the oscillation control signal is input, the dimming control circuit 26c oscillates a frequency signal (for example, 46 kHz) having a required switching frequency in accordance with the duty-on period corresponding to the luminance control signal and outputs it to the drive circuit 26d. To do.

ドライブ回路26dは、発振された周波数信号に合わせてMOS−FETQ11,Q12,Q21,Q22のゲートにスイッチング駆動信号を出力する。この時、ドライブ回路26dは、MOS−FETQ11,Q22が略同一のタイミングでオン/オフすると共に、MOS−FETQ12,Q21が略同一のタイミングでオン/オフするように制御する。つまり、MOS−FETQ11,Q12が交互にオン/オフ動作を行い、MOS−FETQ21,Q22が交互にオン/オフ動作を行うことになる。但し、MOS−FETQ11,Q22のオン/オフタイミング及び、MOS−FETQ12,Q21のオン/オフタイミングは、後述のフェーズシフト制御によってスイッチング周波数の半周期分までの範囲内でずれることがある。   The drive circuit 26d outputs a switching drive signal to the gates of the MOS-FETs Q11, Q12, Q21, and Q22 in accordance with the oscillated frequency signal. At this time, the drive circuit 26d controls the MOS-FETs Q11 and Q22 to be turned on / off at substantially the same timing and the MOS-FETs Q12 and Q21 to be turned on / off at substantially the same timing. That is, the MOS-FETs Q11 and Q12 are alternately turned on / off, and the MOS-FETs Q21 and Q22 are alternately turned on / off. However, the on / off timing of the MOS-FETs Q11 and Q22 and the on / off timing of the MOS-FETs Q12 and Q21 may be shifted within a range up to a half cycle of the switching frequency by phase shift control described later.

ドライブ回路26dのスイッチング駆動信号により、フルブリッジ回路26bでは以下のように電流が流れる。まず、MOS−FETQ11,Q22がオンしたときはMOS−FETQ12,Q21はオフしているため、図4の経路A(MOS−FETQ11→昇圧トランスの一次巻線→MOS−FETQ22→アース)の順に電流が流れる。一方、MOS−FETQ12、Q21がオンしたときは、MOS−FETQ11,Q22はオフしているため、図4の経路B(MOS−FETQ21→昇圧トランスの一次巻線→MOS−FETQ12→アース)の順に電流が流れる。このようにして、フルブリッジ回路26bは、昇圧トランスの一次巻線に交流を(互いに反転した位相の電圧を交互に)印加するフルブリッジ方式のスイッチング動作を行う。   Due to the switching drive signal of the drive circuit 26d, a current flows in the full bridge circuit 26b as follows. First, when the MOS-FETs Q11 and Q22 are turned on, the MOS-FETs Q12 and Q21 are turned off, so that the current flows in the order of path A (MOS-FET Q11 → primary winding of the step-up transformer → MOS-FET Q22 → ground) in FIG. Flows. On the other hand, when the MOS-FETs Q12 and Q21 are turned on, since the MOS-FETs Q11 and Q22 are turned off, the path B (MOS-FET Q21 → primary winding of the step-up transformer → MOS-FET Q12 → ground) in FIG. Current flows. In this way, the full bridge circuit 26b performs a full bridge type switching operation in which an alternating current (alternate voltages having phases inverted to each other) is applied to the primary winding of the step-up transformer.

また、帰還回路26fは、二次電圧E2(管電圧)の変動に対応したレベルの帰還電圧Vsenを調光制御回路26cにフィードバック(帰還)する。この帰還電圧Vsenは調光制御回路26cに帰還されると共に、マイコン22にも入力される。帰還回路26fの具体的な構成、および帰還電圧Vsenを入力されたマイコン22の処理については後述する。   The feedback circuit 26f feeds back (feeds back) the feedback voltage Vsen at a level corresponding to the fluctuation of the secondary voltage E2 (tube voltage) to the dimming control circuit 26c. The feedback voltage Vsen is fed back to the dimming control circuit 26 c and also input to the microcomputer 22. A specific configuration of the feedback circuit 26f and processing of the microcomputer 22 to which the feedback voltage Vsen is input will be described later.

調光制御回路26cは、帰還電圧Vsenに基づいて図4に示すフェーズシフト制御を行い、フルブリッジ回路26bのオンデューティを可変することで二次側に伝送される電圧のデューティを変化させ、帰還電圧Vsenの上下動を解消する定電圧制御を行う。
より具体的には、MOS−FETQ11とMOS−FETQ12のスイッチング周波数との間、MOS−FETQ21とMOS−FETQ22のスイッチング周波数との間、でそれぞれ位相差を発生させる制御を行う。例えば、調光制御回路26cは、帰還電圧Vsenが低下するとフルブリッジ回路26bのオンデューティを増加させる。つまり、ドライブ回路26dは、MOS−FETQ11とMOS−FETQ21が同時にオンする時間及び、MOS−FETQ21とMOS−FETQ12が同時にオンする時間、をそれぞれ長くする制御動作を行うのである。
The dimming control circuit 26c performs the phase shift control shown in FIG. 4 based on the feedback voltage Vsen, changes the duty of the voltage transmitted to the secondary side by changing the on-duty of the full bridge circuit 26b, and performs feedback. Constant voltage control is performed to eliminate the vertical movement of the voltage Vsen.
More specifically, control is performed to generate a phase difference between the switching frequency of the MOS-FET Q11 and the MOS-FET Q12 and between the switching frequency of the MOS-FET Q21 and the MOS-FET Q22. For example, the dimming control circuit 26c increases the on-duty of the full bridge circuit 26b when the feedback voltage Vsen decreases. That is, the drive circuit 26d performs a control operation to lengthen the time when the MOS-FET Q11 and the MOS-FET Q21 are simultaneously turned on and the time when the MOS-FET Q21 and the MOS-FET Q12 are simultaneously turned on.

(3)帰還回路の構成:
次に、図5を参照して、帰還回路の構成について説明する。同図において、帰還回路26fは、概略、昇圧トランス26eの二次電圧をコンデンサ分圧するコンデンサC1,C2と、コンデンサC1,C2によって分圧された電圧と所定のリファレンス電圧とを比較するコンパレータOPと、コンパレータOPの出力電圧を所定割合に分割する抵抗R3,R4と、抵抗R3,R4の分割点の電圧をベースに入力されたNPN型のトランジスタQ3と、から構成されている。このトランジスタQ3のエミッタは接地されており、コレクタは制御ICやマイコン22に接続されている。すなわちトランジスタQ3のコレクタ端子における電圧が帰還電圧Vsenとなる。
(3) Configuration of feedback circuit:
Next, the configuration of the feedback circuit will be described with reference to FIG. In this figure, the feedback circuit 26f is roughly composed of capacitors C1 and C2 that divide the secondary voltage of the step-up transformer 26e by a capacitor, and a comparator OP that compares the voltage divided by the capacitors C1 and C2 with a predetermined reference voltage. The resistors R3 and R4 divide the output voltage of the comparator OP into a predetermined ratio, and the NPN transistor Q3 input based on the voltage at the dividing point of the resistors R3 and R4. The emitter of the transistor Q3 is grounded, and the collector is connected to the control IC and the microcomputer 22. That is, the voltage at the collector terminal of the transistor Q3 becomes the feedback voltage Vsen.

前記構成において、インバータ回路26の出力が所定レベル以上であれば、コンパレータOPにはリファレンス電圧よりも高い電圧が入力されるため、比較の結果としてコンパレータOPはローレベルを出力する。すると、トランジスタQ3はオフして、帰還電圧Vsenがハイレベルとなる。一方、インバータ回路26の出力が所定電圧を下回った場合は、コンパレータOPにはリファレンス電圧よりも低い電圧が入力されるため比較の結果としてハイレベルを出力する。すると、トランジスタQ3がオンすることになり、帰還電圧Vsenはグランド電位に等しくなるためローレベルとなる。   In the above configuration, if the output of the inverter circuit 26 is equal to or higher than a predetermined level, a voltage higher than the reference voltage is input to the comparator OP, so that the comparator OP outputs a low level as a result of comparison. Then, the transistor Q3 is turned off and the feedback voltage Vsen becomes high level. On the other hand, when the output of the inverter circuit 26 falls below a predetermined voltage, a voltage lower than the reference voltage is input to the comparator OP, so that a high level is output as a comparison result. Then, the transistor Q3 is turned on, and the feedback voltage Vsen is equal to the ground potential, so that it becomes a low level.

以下、より具体的な回路構成の説明を行う。コンデンサC1は一端が昇圧トランス26eの二次コイルの一端に接続されており、他端がコンデンサC2の一端に接続されている。コンデンサC2の他端は接地されている。すなわち、昇圧トランス26eの二次電圧はコンデンサC1,C2によって、コンデンサ分圧されている。コンデンサC1,C2は、分圧点の電圧V10が二次電圧の所定割合となるように容量が選択される。   Hereinafter, a more specific circuit configuration will be described. One end of the capacitor C1 is connected to one end of the secondary coil of the step-up transformer 26e, and the other end is connected to one end of the capacitor C2. The other end of the capacitor C2 is grounded. In other words, the secondary voltage of the step-up transformer 26e is divided by the capacitors C1 and C2. Capacitors C1 and C2 are selected so that the voltage V10 at the voltage dividing point is a predetermined ratio of the secondary voltage.

コンデンサC1,C2の接続点には、ダイオードD1のアノードが接続されており、ダイオードD1のカソードはコンパレータOPの反転入力端子に接続されている。コンパレータの非反転入力端子には、所定の高電圧ラインの電圧が分割抵抗(抵抗R1と抵抗R2)で分圧されて入力されている。すなわち、コンパレータOPはコンデンサC1,C2の分圧点の電圧V10と、抵抗R1,R2の分割点の電圧V11と、を比較しており、V10<V11であればハイレベルを出力し、V10>V11であればローレベルを出力する。インバータ回路26が正常に動作していれば、コンパレータOPからはスイッチング周波数に対応する周期でハイレベルとローレベルとが交互に出力されることになる。   The anode of the diode D1 is connected to the connection point of the capacitors C1 and C2, and the cathode of the diode D1 is connected to the inverting input terminal of the comparator OP. A voltage of a predetermined high voltage line is divided and input by a dividing resistor (resistor R1 and resistor R2) to the non-inverting input terminal of the comparator. That is, the comparator OP compares the voltage V10 at the voltage dividing point of the capacitors C1 and C2 with the voltage V11 at the dividing point of the resistors R1 and R2. If V10 <V11, the comparator OP outputs a high level, and V10> If it is V11, a low level is output. If the inverter circuit 26 is operating normally, a high level and a low level are alternately output from the comparator OP at a cycle corresponding to the switching frequency.

コンパレータOPの出力端子には、抵抗R3(例えば100kΩ)の一端が接続されており、抵抗R3(例えば10kΩ)の他端は抵抗R4の一端に接続されている。この抵抗R4の他端は接地されている。すなわちコンパレータOPの出力を抵抗R3,R4によって分圧している。これら抵抗R3,R4の抵抗値は、分割点の電圧が、コンパレータOPがハイレベル出力時にトランジスタQ3をオンさせ、コンパレータOPがローレベル出力の時にトランジスタQ3をオフさせるように選択される。   One end of a resistor R3 (eg, 100 kΩ) is connected to the output terminal of the comparator OP, and the other end of the resistor R3 (eg, 10 kΩ) is connected to one end of the resistor R4. The other end of the resistor R4 is grounded. That is, the output of the comparator OP is divided by the resistors R3 and R4. The resistance values of the resistors R3 and R4 are selected such that the voltage at the dividing point turns on the transistor Q3 when the comparator OP outputs a high level and turns off the transistor Q3 when the comparator OP outputs a low level.

抵抗R3,R4の分割点には、ダイオードD2のアノードが接続されており、このダイオードD2のカソードはトランジスタQ3のベースに接続されている。このトランジスタQ3はエミッタが接地され、コレクタは制御ICやマイコン22に接続されている。すなわち、トランジスタQ3のコレクタ−エミッタが導通すると制御ICやマイコン22にはグランド電圧が入力され、トランジスタQ3のコレクタ−エミッタが不通になると制御ICやマイコン22それぞれにおいて内部供給されている所定の電圧が入力されることになる。   The anode of the diode D2 is connected to the dividing point of the resistors R3 and R4, and the cathode of the diode D2 is connected to the base of the transistor Q3. The transistor Q3 has an emitter grounded and a collector connected to the control IC and the microcomputer 22. That is, when the collector-emitter of the transistor Q3 is turned on, a ground voltage is input to the control IC and the microcomputer 22, and when the collector-emitter of the transistor Q3 is disconnected, a predetermined voltage supplied internally in each of the control IC and the microcomputer 22 is applied. Will be entered.

(4)プロテクト処理:
以上説明した構成により、マイコン22が実行するプロテクト処理について図6〜図8を参照して説明する。図6はプロテクト処理のフローチャート、図7は制御ICのリセットにより誤動作が回復した場合のタイミングチャート、図8は制御ICのリセットにより誤動作が回復しなかった場合のタイミングチャートである。なお、図6の処理は、液晶テレビジョン100の電源が投入されている間は、繰り返し実行されている。
(4) Protection processing:
With the configuration described above, the protection processing executed by the microcomputer 22 will be described with reference to FIGS. FIG. 6 is a flowchart of the protection process, FIG. 7 is a timing chart when the malfunction is recovered by resetting the control IC, and FIG. 8 is a timing chart when the malfunction is not recovered by resetting the control IC. Note that the processing in FIG. 6 is repeatedly executed while the power of the liquid crystal television 100 is turned on.

処理が開始されると、ステップS10で誤動作が発生していないかを判断する。誤動作が発生している場合はステップS20に進み(条件成立)、誤動作が発生していない場合は処理を終了する(条件不成立)。より具体的には、帰還電圧Vsenを取得してハイレベル/ローレベルを判定する。この判定において、Vsenがローレベルであれば誤動作が発生しているので条件成立であり、Vsenがハイレベルであれば誤動作していないので条件不成立となる。   When the process is started, it is determined in step S10 whether a malfunction has occurred. If a malfunction has occurred, the process proceeds to step S20 (condition is satisfied), and if a malfunction has not occurred, the process is terminated (condition is not satisfied). More specifically, the feedback voltage Vsen is acquired to determine the high level / low level. In this determination, if Vsen is at a low level, a malfunction has occurred, so the condition is met, and if Vsen is at a high level, the malfunction has not occurred, so the condition is not met.

ステップS20では、誤作動が発生してから所定時間tミリ秒(0<t<(t1−t0)、0<t0<t1)が経過したか否かを判断する。tミリ秒が経過していればステップS30に進み(条件成立)、tミリ秒が経過していなければtミリ秒が経過するまでステップS20を繰り返す(条件不成立)。   In step S20, it is determined whether or not a predetermined time t milliseconds (0 <t <(t1-t0), 0 <t0 <t1) has elapsed since the occurrence of the malfunction. If t milliseconds have elapsed, the process proceeds to step S30 (condition is satisfied), and if t milliseconds have not elapsed, step S20 is repeated until t milliseconds have elapsed (condition is not satisfied).

ここで、t1(第二の所定時間)は、後述のP−off処理が実行されるまでの時間であり、例えば、200ミリ秒等が採用される。このP−off処理が実行されるまでの時間は、瞬間的な誤動作でないとマイコン22が判断するのに十分な時間が設定される。また、t0は後述のリセット時間であり、例えば、10ミリ秒等が採用される。このリセット時間としては、制御ICをリセットするのに十分な時間以上であるとともに、バックライトの発光が停止したとしても、人がその発光停止を視認できない程度の時間である。   Here, t1 (second predetermined time) is a time until a P-off process described later is executed, and for example, 200 milliseconds is adopted. The time until the P-off process is executed is set to a time sufficient for the microcomputer 22 to determine that there is no instantaneous malfunction. Further, t0 is a reset time described later, and for example, 10 milliseconds is adopted. The reset time is a time sufficient for resetting the control IC, and is a time that a person cannot visually recognize the light emission stop even if the light emission of the backlight is stopped.

ステップS30では、制御ICのリセットを行う。より具体的には、マイコン22の出力している発振制御信号をt0ミリ秒間させることにより、制御ICのリセットを行う。すなわち発振制御信号の入力が停止されると制御ICの内部に記憶されていた各種条件がリセットされ、初期状態に復帰する。つまり、制御ICで行っているフェーズシフト制御におけるシフト量もリセットされるため、フェーズシフト制御に起因した誤動作が解消されるのである。   In step S30, the control IC is reset. More specifically, the control IC is reset by causing the oscillation control signal output from the microcomputer 22 to be t0 milliseconds. That is, when the input of the oscillation control signal is stopped, various conditions stored in the control IC are reset, and the initial state is restored. That is, since the shift amount in the phase shift control performed by the control IC is also reset, the malfunction caused by the phase shift control is eliminated.

ステップS40では、誤動作が解消されたか否かを判断する。誤動作が解消している場合は処理を終了し(条件成立)、誤動作が解消していない場合はステップS50に進む(条件不成立)。より具体的には、ステップS10と同様に、帰還電圧Vsenを取得してハイレベル/ローレベルを判定する。この判定において、Vsenがハイレベルであれば誤動作が解消しているので条件成立であり、Vsenがローレベルであれば誤動作が解消していないので条件不成立となる。   In step S40, it is determined whether the malfunction has been eliminated. If the malfunction is resolved, the process is terminated (condition is established), and if the malfunction is not resolved, the process proceeds to step S50 (condition is not established). More specifically, as in step S10, the feedback voltage Vsen is acquired to determine the high level / low level. In this determination, if Vsen is at a high level, the condition is satisfied because the malfunction is resolved, and if Vsen is at a low level, the condition is not met because the malfunction is not resolved.

ステップS50では、誤動作が発生してからt1ミリ秒の間、誤動作が継続しているか否かを判断する。誤動作が継続していればステップS60に進み(条件成立)、誤動作が継続していなければ処理を終了する(条件不成立)。すなわち、ステップs10が実行されてからこのt1ミリ秒が経過するまでに、マイコン22は、複数回(例えば50ミリ秒毎に4回)にわたって帰還電圧Vsenを取得し、取得した帰還電圧Vsenが全てローレベルであればステップS60に進む。一方、一回でも帰還電圧Vsenがハイレベルに復帰していれば処理を終了する。 ステップS60では、液晶テレビジョン100自体の電源を切断して処理を終了する。より具体的には、電源回路24の行っている電源供給を停止させる。無論、インバータ回路26への直流電圧Vinの入力も停止される。これは、制御ICのリセットでは回復できない誤動作が発生していると見做し、液晶テレビジョン100全体を停止させ、液晶テレビジョン100全体を初期化するのである。以上、ステップS40〜60の処理を実行するマイコン22が電源遮断手段を構成する。   In step S50, it is determined whether or not the malfunction continues for t1 milliseconds after the malfunction occurs. If the malfunction continues, the process proceeds to step S60 (condition is satisfied), and if the malfunction does not continue, the process ends (condition is not satisfied). In other words, the microcomputer 22 acquires the feedback voltage Vsen a plurality of times (for example, four times every 50 milliseconds) until t1 milliseconds elapse after the execution of step s10. If it is low level, the process proceeds to step S60. On the other hand, if the feedback voltage Vsen has returned to the high level even once, the process ends. In step S60, the power of the liquid crystal television 100 itself is turned off, and the process ends. More specifically, the power supply performed by the power supply circuit 24 is stopped. Of course, the input of the DC voltage Vin to the inverter circuit 26 is also stopped. This assumes that a malfunction that cannot be recovered by resetting the control IC has occurred, stops the entire liquid crystal television 100, and initializes the entire liquid crystal television 100. As described above, the microcomputer 22 that executes the processes of steps S40 to S60 constitutes a power shut-off means.

(5)まとめ:
以上をまとめると、制御ICは、フルブリッジ回路26bを構成する各MOS−FETのスイッチング制御を行う周波数間でフェーズシフト制御を行うことによりインバータ回路26の出力する交流電圧の上下動を解消するような所定の周波数信号を発振し、該周波数信号の周波数でフルブリッジ回路26bを構成する各MOS−FETをスイッチング制御しており、この制御ICに対してマイコン22が発振を指示する発振制御信号を入力しており、マイコン22は、インバータ回路26の出力する交流電圧の出力低下を検出するとこの出力低下が所定時間以上連続しているか否かを判断し、所定時間以上連続していると判断すると発振制御信号の出力を10ミリ秒の間停止して、制御ICをリセットする。これにより、昇圧トランスを利用したインバータ回路において、昇圧トランスの一次側に印加する電圧のコントロールに不具合が生じた場合であっても、回路を完全に停止させることなく不具合の解消が可能な液晶表示装置を提供可能となる。
(5) Summary:
In summary, the control IC eliminates the vertical movement of the AC voltage output from the inverter circuit 26 by performing phase shift control between the frequencies for performing switching control of each MOS-FET constituting the full bridge circuit 26b. A predetermined frequency signal is oscillated, and each MOS-FET constituting the full bridge circuit 26b is controlled to switch at the frequency of the frequency signal. When the microcomputer 22 detects an output decrease in the AC voltage output from the inverter circuit 26, the microcomputer 22 determines whether or not the output decrease is continued for a predetermined time or more, and determines that the output decrease is continued for a predetermined time or more. The output of the oscillation control signal is stopped for 10 milliseconds, and the control IC is reset. As a result, in an inverter circuit using a step-up transformer, even if a problem occurs in the control of the voltage applied to the primary side of the step-up transformer, the liquid crystal display can solve the problem without completely stopping the circuit. A device can be provided.

なお、本発明は上記実施例に限られるものでないことは言うまでもない。当業者であれば言うまでもないことであるが、
・上記実施例の中で開示した相互に置換可能な部材および構成等を適宜その組み合わせを変更して適用すること
・上記実施例の中で開示されていないが、公知技術であって上記実施例の中で開示した部材および構成等と相互に置換可能な部材および構成等を適宜置換し、またその組み合わせを変更して適用すること
・上記実施例の中で開示されていないが、公知技術等に基づいて当業者が上記実施例の中で開示した部材および構成等の代用として想定し得る部材および構成等と適宜置換し、またその組み合わせを変更して適用すること
は本発明の一実施例として開示されるものである。
Needless to say, the present invention is not limited to the above embodiments. It goes without saying for those skilled in the art,
・ Applying mutually interchangeable members and configurations disclosed in the above embodiments by appropriately changing the combination thereof.− Although not disclosed in the above embodiments, it is a publicly known technique and the above embodiments. The members and configurations that can be mutually replaced with the members and configurations disclosed in the above are appropriately replaced, and the combination is changed and applied. It is an embodiment of the present invention that a person skilled in the art can appropriately replace the members and configurations that can be assumed as substitutes for the members and configurations disclosed in the above-described embodiments, and change the combinations and apply them. It is disclosed as.

液晶テレビジョンのブロック構成図である。It is a block block diagram of a liquid crystal television. 他励式インバータ回路のブロック構成図である。It is a block block diagram of a separately excited inverter circuit. フルブリッジ回路の動作を説明する図である。It is a figure explaining operation | movement of a full bridge circuit. フェーズシフト制御のタイミングチャートである。It is a timing chart of phase shift control. 帰還回路の一例を示す回路図である。It is a circuit diagram which shows an example of a feedback circuit. プロテクト処理のフローチャートである。It is a flowchart of a protection process. プロテクト処理の制御ICリセットにより誤動作から復帰した場合のタイミングチャートである。It is a timing chart when it returns from malfunctioning by control IC reset of a protection process. プロテクト処理の制御ICリセットにより誤動作から復帰しなかった場合のタイミングチャートである。It is a timing chart when not returning from malfunctioning by control IC reset of protection processing.

符号の説明Explanation of symbols

10…チューナ、10a…アンテナ、12…映像処理部、14…駆動回路、16…液晶パネル、18…音声処理部、20…スピーカ、22…マイコン、23…リモコン受信部、24…電源回路、26…インバータ回路、26a…平滑回路、26b…フルブリッジ回路、26c…調光制御回路、26d…ドライブ回路、26e…昇圧トランス、26f…帰還回路、28…バックライト、28a…冷陰極管、30…リモコン、100…液晶テレビジョン、221…メインマイコン、222…サブマイコン、C1…コンデンサ、C2…コンデンサ、D1…ダイオード、D2…ダイオード、M1…発振指示手段、M2…二次電圧検出手段、M3…リセット手段、OP…コンパレータ、P…保護プログラム、Q3…トランジスタ、R1〜R4…抵抗 DESCRIPTION OF SYMBOLS 10 ... Tuner, 10a ... Antenna, 12 ... Video processing part, 14 ... Drive circuit, 16 ... Liquid crystal panel, 18 ... Sound processing part, 20 ... Speaker, 22 ... Microcomputer, 23 ... Remote control receiving part, 24 ... Power supply circuit, 26 Inverter circuit, 26a ... smoothing circuit, 26b ... full bridge circuit, 26c ... dimming control circuit, 26d ... drive circuit, 26e ... step-up transformer, 26f ... feedback circuit, 28 ... backlight, 28a ... cold cathode tube, 30 ... Remote control, 100 ... Liquid crystal television, 221 ... Main microcomputer, 222 ... Sub microcomputer, C1 ... Capacitor, C2 ... Capacitor, D1 ... Diode, D2 ... Diode, M1 ... Oscillation instruction means, M2 ... Secondary voltage detection means, M3 ... Reset means, OP ... comparator, P ... protection program, Q3 ... transistor, R1-R4 ... resistance

Claims (4)

入力された直流電圧を交流に変換するとともにトランスで昇圧して出力する他励式インバータ回路と、該他励式インバータ回路に直流電圧を供給する電源回路と、前記他励式インバータ回路の出力する交流電圧で点灯されるバックライトと、該バックライトにより背面から光を照射される液晶パネルと、入力された画像データから駆動信号を生成して前記液晶パネルを駆動する駆動回路と、を備え、入力された画像データに基づく映像を前記液晶パネルの画面に表示する液晶表示装置において、
前記他励式インバータ回路において前記直流電圧を所定の周期で反転させて前記トランスの一次巻線に印加するフルブリッジ回路と、
前記フルブリッジ回路を構成する各スイッチング素子のスイッチング制御を行う周波数間でフェーズシフト制御を行うことにより前記交流電圧の上下動を解消するような所定の周波数信号を発振し、該周波数信号の周波数で前記フルブリッジ回路を構成する各スイッチング素子をスイッチング制御する制御ICと、
発振を指示する発振制御信号を前記制御ICに入力する発振指示手段と、
前記他励式インバータ回路の出力する前記交流電圧の出力低下を検出する二次電圧検出手段と、
前記二次電圧検出手段が前記交流電圧の出力が所定レベルよりも低下したことを所定時間以上連続して検出すると前記制御ICをリセットするリセット手段と、
を備えることを特徴とする液晶表示装置。
A separately-excited inverter circuit that converts the input DC voltage into alternating current and boosts and outputs it with a transformer, a power supply circuit that supplies a DC voltage to the separately-excited inverter circuit, and an AC voltage that is output from the separately-excited inverter circuit A backlight that is turned on, a liquid crystal panel that is irradiated with light from the back side by the backlight, and a drive circuit that generates a drive signal from the input image data and drives the liquid crystal panel. In a liquid crystal display device that displays video based on image data on the screen of the liquid crystal panel,
A full bridge circuit that inverts the DC voltage in a predetermined cycle in the separately-excited inverter circuit and applies it to the primary winding of the transformer;
By performing phase shift control between the frequencies for performing switching control of each switching element constituting the full bridge circuit, a predetermined frequency signal that eliminates the vertical movement of the AC voltage is oscillated, and at the frequency of the frequency signal A control IC for switching control of each switching element constituting the full bridge circuit;
Oscillation instruction means for inputting an oscillation control signal for instructing oscillation to the control IC;
Secondary voltage detection means for detecting a decrease in output of the AC voltage output from the separately excited inverter circuit;
Resetting means for resetting the control IC when the secondary voltage detection means continuously detects that the output of the AC voltage has dropped below a predetermined level for a predetermined time; and
A liquid crystal display device comprising:
前記二次電圧検出手段が前記所定時間よりも長い第二の所定時間以上連続して前記交流電圧が所定電圧より低下したことを検出すると、前記他励式インバータ回路に対する前記直流電圧の入力を停止させる電源遮断手段を備える請求項1に記載の液晶表示装置。   When the secondary voltage detection means detects that the AC voltage has dropped below the predetermined voltage continuously for a second predetermined time longer than the predetermined time, the input of the DC voltage to the separately excited inverter circuit is stopped. The liquid crystal display device according to claim 1, further comprising a power cutoff unit. 前記他励式インバータ回路は、前記交流電圧を所定電圧と比較した結果を出力する帰還回路を備えており、
前記二次電圧検出手段は、前記帰還回路の出力する結果に基づいて二次電圧の検出を行う請求項1または請求項2に記載の液晶表示装置。
The separately excited inverter circuit includes a feedback circuit that outputs a result of comparing the AC voltage with a predetermined voltage,
The liquid crystal display device according to claim 1, wherein the secondary voltage detection unit detects a secondary voltage based on a result output from the feedback circuit.
前記液晶表示装置は、入力された直流電圧を交流に変換するとともにトランスで昇圧して出力する他励式インバータ回路と、該他励式インバータ回路に直流電圧を供給する電源回路と、前記他励式インバータ回路の出力する交流電圧で点灯されるバックライトと、該バックライトにより背面から光を照射される液晶パネルと、所望周波数のテレビ放送信号を受信して中間周波信号としての映像信号に変換して出力するチューナと、前記チューナが入力した前記映像信号から前記液晶パネルの1画面分の画像データを生成して出力する映像処理部と、前記映像処理部が入力した画像データから駆動信号を生成して前記液晶パネルを駆動する駆動回路と、前記他励式インバータ回路の発振と前記電源回路の直流電圧の出力とを制御するマイコンと、を備え、入力されたテレビ放送信号に基づく映像を前記液晶パネルの画面に表示する液晶テレビジョンであり、
前記他励式インバータ回路は、
入力された直流電圧から脈流を除去した平滑電圧を出力する平滑回路と、
各ハーフブリッジ結合の一端に前記平滑電圧が入力されると共に他端が接地された第一のハーフブリッジ結合と第二のハーフブリッジ結合とを結合したフルブリッジ結合で構成され、昇圧トランスの一次巻線に交流を印加するフルブリッジ回路と、
前記昇圧トランスの二次巻線の電圧に対応した電圧を帰還電圧として出力する帰還回路と、
前記フルブリッジ回路を構成する各MOS−FETのスイッチング制御を行う周波数間でフェーズシフト制御を行うことにより前記帰還電圧の上下動を解消するような所定の周波数信号を発振し、該周波数信号の周波数で前記フルブリッジ回路を構成する各MOS−FETをスイッチング制御する制御ICと、
を備えており、
前記マイコンは、前記制御ICに発振を指示する発振制御信号を出力するメインマイコンと、該メインマイコンとUARTで接続され且つ前記帰還回路から帰還電圧を入力されるサブマイコンと、を含んで構成され、
前記帰還回路は、前記昇圧トランスの二次電圧を所定割合に分圧するコンデンサと、該コンデンサによって分圧された電圧とリファレンス電圧とを比較するコンパレータと、該コンパレータの出力電圧を所定割合に分割する分割抵抗と、該分割抵抗の分割点の電圧をベースに入力されるとともにエミッタを接地され且つコレクタを前記制御ICと前記サブマイコンに接続されたNPN型のトランジスタと、により構成され、前記二次巻線の電圧が所定レベル以上であれば、前記コンパレータにはリファレンス電圧よりも高い電圧が入力されるためローレベルを出力して前記トランジスタがオフすることにより前記帰還電圧がハイレベルとなる一方、前記二次巻線の電圧が所定電圧を下回った場合は、前記コンパレータにはリファレンス電圧よりも低い電圧が入力されるためハイレベルを出力して前記トランジスタがオンすることになるため帰還電圧Vsenがローレベルとなり、
前記メインマイコンは、UARTを介してサブマイコンの検出した帰還電圧の低下を認識すると、前記帰還電圧の低下から200ミリ秒以内に前記発振制御信号の出力を約10ミリ秒間停止して制御ICのリセットを行い、その後、前記帰還電圧が所定電圧以上に回復したか否かを判断し、前記帰還電圧が所定電圧以上に回復していない場合は、帰還電圧の低下を検出してから200ミリ秒経過後に電源回路の電源電圧出力を停止させる請求項1に記載の液晶表示装置。
The liquid crystal display device includes a separately excited inverter circuit that converts an input DC voltage into an alternating current and boosts and outputs the voltage with a transformer, a power supply circuit that supplies a DC voltage to the separately excited inverter circuit, and the separately excited inverter circuit A backlight that is lit by an AC voltage output from the LCD, a liquid crystal panel that is illuminated from the back by the backlight, and a TV broadcast signal of a desired frequency is received and converted into a video signal as an intermediate frequency signal and output. A video processing unit that generates and outputs image data for one screen of the liquid crystal panel from the video signal input by the tuner, and generates a drive signal from the image data input by the video processing unit. A drive circuit for driving the liquid crystal panel; a microcomputer for controlling oscillation of the separately excited inverter circuit and output of a DC voltage of the power supply circuit; The provided, and an image based on the input television signal is a liquid crystal television to be displayed on the screen of the liquid crystal panel,
The separately excited inverter circuit is:
A smoothing circuit that outputs a smoothed voltage obtained by removing pulsating current from the input DC voltage;
The first winding of the step-up transformer is composed of a full bridge coupling in which the smoothing voltage is input to one end of each half bridge coupling and the other half is coupled to the first half bridge coupling and the second half bridge coupling. A full bridge circuit that applies alternating current to the wire;
A feedback circuit that outputs a voltage corresponding to the voltage of the secondary winding of the step-up transformer as a feedback voltage;
By oscillating a predetermined frequency signal that eliminates the vertical movement of the feedback voltage by performing phase shift control between frequencies for performing switching control of each MOS-FET constituting the full bridge circuit, the frequency of the frequency signal And a control IC for switching control of each MOS-FET constituting the full bridge circuit,
With
The microcomputer includes a main microcomputer that outputs an oscillation control signal that instructs the control IC to oscillate, and a sub-microcomputer that is connected to the main microcomputer via a UART and that receives a feedback voltage from the feedback circuit. ,
The feedback circuit divides the secondary voltage of the step-up transformer into a predetermined ratio, a comparator that compares the voltage divided by the capacitor with a reference voltage, and divides the output voltage of the comparator into a predetermined ratio. The secondary resistor is composed of a split resistor and an NPN transistor which is input based on the voltage at the split point of the split resistor and whose emitter is grounded and whose collector is connected to the control IC and the sub-microcomputer. If the voltage of the winding is equal to or higher than a predetermined level, a voltage higher than a reference voltage is input to the comparator, so that the feedback voltage becomes a high level by outputting a low level and turning off the transistor, When the voltage of the secondary winding falls below a predetermined voltage, the reference voltage is supplied to the comparator. Feedback voltage Vsen since the transistor outputs a high level will be turned on because even a low voltage is inputted to the low level,
When the main microcomputer recognizes a decrease in the feedback voltage detected by the sub-microcomputer via the UART, the output of the oscillation control signal is stopped for about 10 milliseconds within 200 milliseconds from the decrease in the feedback voltage, and the control IC After resetting, it is determined whether or not the feedback voltage has recovered to a predetermined voltage or higher. If the feedback voltage has not recovered to a predetermined voltage or higher, 200 milliseconds after detecting a decrease in the feedback voltage. The liquid crystal display device according to claim 1, wherein the power supply voltage output of the power supply circuit is stopped after elapse of time.
JP2007148224A 2007-06-04 2007-06-04 Liquid crystal display Pending JP2008299265A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007148224A JP2008299265A (en) 2007-06-04 2007-06-04 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007148224A JP2008299265A (en) 2007-06-04 2007-06-04 Liquid crystal display

Publications (1)

Publication Number Publication Date
JP2008299265A true JP2008299265A (en) 2008-12-11

Family

ID=40172806

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007148224A Pending JP2008299265A (en) 2007-06-04 2007-06-04 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP2008299265A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8063791B2 (en) 2009-02-27 2011-11-22 Kabushiki Kaisha Toshiba Electronic apparatus and control method
JP2014124020A (en) * 2012-12-20 2014-07-03 Tdk Corp Wireless power transmission system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8063791B2 (en) 2009-02-27 2011-11-22 Kabushiki Kaisha Toshiba Electronic apparatus and control method
JP2014124020A (en) * 2012-12-20 2014-07-03 Tdk Corp Wireless power transmission system

Similar Documents

Publication Publication Date Title
JP5848898B2 (en) Load driving circuit and light emitting device and display device using the same
JP4979521B2 (en) Inverter, control circuit therefor, control method, and light emitting device using the same
WO2008001519A1 (en) Electric discharge lamp device and lighting apparatus
JP2007185058A (en) Inverter, its control circuit, light emitting device therewith, and liquid crystal television
JP2008278670A (en) Separately-excited inverter circuit and liquid crystal television
JP2006024511A (en) Discharge lamp lighting device
US9363875B2 (en) Discharge lamp lighting device, discharge lamp lighting method, and projector device
US7202611B2 (en) Discharge lamp lighting device
JP2008299265A (en) Liquid crystal display
JP2008278291A (en) Separately excited inverter circuit and liquid crystal display television
JP2008275978A (en) Liquid crystal display and liquid crystal television
JP4993548B2 (en) Self-excited inverter drive circuit
EP2866531B1 (en) Discharge lamp lighting device, discharge lamp lighting method, and projector
US9729839B2 (en) Discharge lamp drive device, projector, and discharge lamp drive method
EP1988535B1 (en) Display device and liquid crystal television
US20110012527A1 (en) Synchronous operation system for discharge lamp lighting apparatuses, discharge lamp lighting apparatus, and semiconductor integrated circuit thereof
JP2008300112A (en) Backlight lighting circuit
JP2008218291A (en) Liquid crystal television and self-excited inverter circuit
JP4548410B2 (en) Plasma display device
JP2010040209A (en) Backlight device for liquid crystal panel
JP2007194881A (en) Liquid crystal display device and liquid crystal television
JP2006085962A (en) Cold-cathode tube lighting device
JP2002260890A (en) Discharge lamp lighting device and image display device using this discharge lamp lighting device
JP2008109446A (en) Liquid crystal television and liquid crystal display device
JP2009094012A (en) Inverter circuit