JP2008193720A - Doherty amplifier circuit - Google Patents

Doherty amplifier circuit Download PDF

Info

Publication number
JP2008193720A
JP2008193720A JP2008067594A JP2008067594A JP2008193720A JP 2008193720 A JP2008193720 A JP 2008193720A JP 2008067594 A JP2008067594 A JP 2008067594A JP 2008067594 A JP2008067594 A JP 2008067594A JP 2008193720 A JP2008193720 A JP 2008193720A
Authority
JP
Japan
Prior art keywords
amplifier
doherty
output
circuit
peak
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008067594A
Other languages
Japanese (ja)
Inventor
Hironori Yokoyama
裕範 横山
Masaki Sudo
雅樹 須藤
Masahiro Matsuda
昌弘 松田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Kokusai Electric Inc
Original Assignee
Hitachi Kokusai Electric Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Kokusai Electric Inc filed Critical Hitachi Kokusai Electric Inc
Priority to JP2008067594A priority Critical patent/JP2008193720A/en
Publication of JP2008193720A publication Critical patent/JP2008193720A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Transmitters (AREA)
  • Microwave Amplifiers (AREA)
  • Amplifiers (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a Doherty amplifier circuit having less distortion by improving AM-PM characteristics (amplitude-phase characteristics) because a conventional Doherty amplifier circuit has a problem that variation in AM-PM characteristics is complicated and sufficient distortion compensation is difficult. <P>SOLUTION: The Doherty amplifier circuit is configured so that a plurality of Doherty amplifiers having different AM-PM characteristics are connected in cascade, for example, a Doherty amplifier 20 employing a GaAsFET and a Doherty amplifier 30 employing an LD-MOSFET which have reverse AM-PM characteristics are connected in cascade. The Doherty amplifier circuit offsets phase shifts generated in each of the Doherty amplifiers to achieve excellent AM-PM characteristics as a whole, and reduce the distortion. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、携帯電話システム等の無線通信システムの基地局等において用いられる高周波増幅回路であるドハティ増幅回路に係り、特に増幅器出力端における位相特性及び歪特性を改善することができるドハティ増幅回路に関する。   The present invention relates to a Doherty amplifier circuit that is a high-frequency amplifier circuit used in a base station of a wireless communication system such as a cellular phone system, and more particularly to a Doherty amplifier circuit that can improve phase characteristics and distortion characteristics at an amplifier output terminal. .

現在、携帯電話等の移動体通信分野の普及はめざましく、その通信基地局増幅器に関しても設備の充実が図られている。これらの装置に関しても、携帯電話等と同様に高効率化の要求が高まっている。
現在普及が図られているW−CDMA(Wideband Code Division Multiple Access)等のデジタル変調方式を用いた通信においては、その原理上、信号の復調を行う為には、増幅器の平均出力電力に対して飽和電力を十分に大きくする、すなわちバックオフを十分に取る必要がある。
At present, the mobile communication field such as mobile phones has been remarkably spread, and the communication base station amplifier has been enhanced. With respect to these devices as well as cellular phones and the like, there is an increasing demand for higher efficiency.
In communication using a digital modulation method such as W-CDMA (Wideband Code Division Multiple Access), which is currently in widespread use, in order to demodulate a signal, the average output power of an amplifier is used. It is necessary to increase the saturation power sufficiently, that is, to take backoff sufficiently.

通常のFETを用いた増幅器において、その効率は、出力平均電力が飽和電力に近いほど高くなる。そのため、バックオフが大きいデジタル変調方式の増幅器の高効率化を図ることは困難であったが、これを実現する高周波増幅回路のひとつとしてドハティ増幅回路がある。   In an amplifier using a normal FET, the efficiency increases as the output average power approaches the saturation power. For this reason, it has been difficult to improve the efficiency of a digital modulation amplifier having a large back-off, but there is a Doherty amplifier circuit as one of high-frequency amplifier circuits that realize this.

ここで、一般的なドハティ増幅回路について図11を用いて説明する。図11は、一般的なドハティ増幅回路の構成ブロック図である。
図1に示すように、一般的なドハティ増幅回路は、入力端子101と、電力分配器102と、A級又はAB級又はB級にバイアスされたキャリアアンプ(キャリア増幅器)103と、キャリアアンプの入力整合回路104と、キャリアアンプの出力整合回路105と、1/4波長(λ/4)線路106と、λ/4線路107と、キャリアアンプよりも深くバイアスされ、AB級又はB級又はC級で動作するピークアンプ(ピーク増幅器)108と、ピークアンプの入力整合回路109と、ピークアンプの出力整合回路110と、ドハティ合成点111と、ドハティ合成点から負荷抵抗へのインピーダンス変換を行うλ/4線路112と、出力端子113とから構成され、負荷抵抗114に接続されている。
Here, a general Doherty amplifier circuit will be described with reference to FIG. FIG. 11 is a configuration block diagram of a general Doherty amplifier circuit.
As shown in FIG. 1, a general Doherty amplifier circuit includes an input terminal 101, a power distributor 102, a carrier amplifier (carrier amplifier) 103 biased to class A, class AB, or class B, and a carrier amplifier. The input matching circuit 104, the output matching circuit 105 of the carrier amplifier, the ¼ wavelength (λ / 4) line 106, the λ / 4 line 107, and the carrier amplifier are biased deeper than the class AB, class AB, class B or C A peak amplifier (peak amplifier) 108 operating in a class, an input matching circuit 109 of the peak amplifier, an output matching circuit 110 of the peak amplifier, a Doherty combining point 111, and λ for performing impedance conversion from the Doherty combining point to the load resistance / 4 line 112 and output terminal 113, and connected to load resistor 114.

上記構成のドハティ増幅回路の動作について図11及び図12を用いて説明する。図12は、入力レベルが低い場合のドハティ増幅回路の接続を示す構成ブロック図である。
入力端子101から入った信号は、電力分配器102で分配される。分配された一方の信号は、入力整合回路104を介してキャリアアンプ103に入力され、増幅される。キャリアアンプ103の出力は、出力整合回路105を介してλ/4線路106に入力され、インピーダンス変換される。
The operation of the Doherty amplifier circuit having the above configuration will be described with reference to FIGS. FIG. 12 is a block diagram showing the connection of the Doherty amplifier circuit when the input level is low.
A signal input from the input terminal 101 is distributed by the power distributor 102. One of the distributed signals is input to the carrier amplifier 103 via the input matching circuit 104 and amplified. The output of the carrier amplifier 103 is input to the λ / 4 line 106 via the output matching circuit 105 and subjected to impedance conversion.

分配器102で分配されたもう一方の信号は、λ/4線路107で位相を90°遅らされ、入力整合回路109を介してピークアンプ108に入力され増幅される。
λ/4線路106の出力及びピークアンプ108の出力は出力整合回路110を介してドハティ合成点111において合成される。合成された信号は、λ/4線路112でインピーダンス変換され、出力端子113を介して負荷抵抗114に入力される。このようにして従来のドハティ増幅器における動作が行われるものである。
The other signal distributed by the distributor 102 is delayed in phase by 90 ° by the λ / 4 line 107 and input to the peak amplifier 108 via the input matching circuit 109 and amplified.
The output of the λ / 4 line 106 and the output of the peak amplifier 108 are combined at the Doherty combining point 111 via the output matching circuit 110. The combined signal is impedance-converted by the λ / 4 line 112 and input to the load resistor 114 via the output terminal 113. In this way, the operation in the conventional Doherty amplifier is performed.

そして、上記構成のドハティ増幅器において、入力レベルが低い場合には、ピークアンプ110がオフとなり、キャリアアンプ104のみが動作する。そのため、ピークアンプ出力側のインピーダンスは非常に高く見えるためにオープン状態とみなすことができ、図12のように接続していると考えられる。
このとき、キャリアアンプ103から見た出力インピーダンスは、負荷に接続されたλ/4線路112と、キャリアアンプ103に接続されたλ/4線路106によって2Z0に見える。したがって、このときの上記構成の増幅器の出力電力は、キャリアアンプ103の出力電圧をV0CとするとV0C2/2Z0となる。
In the Doherty amplifier having the above configuration, when the input level is low, the peak amplifier 110 is turned off and only the carrier amplifier 104 operates. For this reason, the impedance on the output side of the peak amplifier looks very high, so it can be regarded as an open state, and it is considered that they are connected as shown in FIG.
At this time, the output impedance viewed from the carrier amplifier 103 appears as 2Z0 by the λ / 4 line 112 connected to the load and the λ / 4 line 106 connected to the carrier amplifier 103. Therefore, the output power of the amplifier configured as described above is V0C2 / 2Z0 when the output voltage of the carrier amplifier 103 is V0C.

通常、FETは、その出力電圧によって動作効率が決まり、出力電圧が高いほど効率が良くなっていく。したがって、ドハティ増幅器は、入力レベルが低い図12の状態においては、負荷インピーダンスZ0が接続された状態のFETと比較して、1/2の出力電力で同じ効率を得ることができる。   Usually, the operation efficiency of an FET is determined by its output voltage, and the efficiency increases as the output voltage increases. Therefore, in the state of FIG. 12 where the input level is low, the Doherty amplifier can obtain the same efficiency with 1/2 output power as compared with the FET with the load impedance Z0 connected thereto.

入力電圧が徐々に高くなると、次第にピークアンプも動作を始めるようになる。この段階では、ピークアンプ103によって出力電力への供給がなされると同時に、キャリアアンプ103の負荷インピーダンスが2R0からR0へ低下するため、キャリアアンプ103は高い効率を維持したままその出力電力を増大させる。   As the input voltage gradually increases, the peak amplifier gradually starts to operate. At this stage, the peak amplifier 103 supplies the output power, and at the same time, the load impedance of the carrier amplifier 103 decreases from 2R0 to R0. Therefore, the carrier amplifier 103 increases its output power while maintaining high efficiency. .

入力電力が十分に高いレベルにおいては、キャリアアンプ103、ピークアンプ108がともに動作していると考えられるため、図11のように整合しているものと考えられる。このときキャリアアンプ103及びピークアンプ108は、共に出力インピーダンスはZ0に整合するようになり、ドハティ増幅器(ドハティアンプ)としての出力電力は通常の2合成の増幅器と同様に2×V02/Z0となる。   When the input power is at a sufficiently high level, it is considered that both the carrier amplifier 103 and the peak amplifier 108 are operating, and therefore it is considered that they are matched as shown in FIG. At this time, both the carrier amplifier 103 and the peak amplifier 108 have an output impedance matched to Z0, and the output power as a Doherty amplifier (Doherty amplifier) is 2 × V02 / Z0, similar to a normal two-combining amplifier. .

このように、ドハティ増幅器は、従来のA級、AB級といったアンプと比較して、入力レベルの低い、いわゆるバックオフの大きな動作点において高効率となる特長があるものである。   As described above, the Doherty amplifier has a feature that the input level is low, that is, a high efficiency at a so-called back-off large operating point as compared with conventional class A and class AB amplifiers.

しかし、その一方で、ドハティ増幅器は、B級あるいはC級の低いバイアス点に設定された増幅器を有するため、一般的に、その歪特性はAクラスあるいはABクラスの増幅器と比較して悪くなっている。原因としては、AM−AM特性(入力電力−出力電力特性)、及びAM−PM特性(出力電力−出力位相特性)の劣化により、入出力信号の線形性が保たれなくなることが挙げられる。   However, on the other hand, since the Doherty amplifier has an amplifier set at a low bias point of class B or class C, its distortion characteristic is generally worse than that of an A class or AB class amplifier. Yes. The cause is that the linearity of the input / output signal cannot be maintained due to the deterioration of the AM-AM characteristic (input power-output power characteristic) and the AM-PM characteristic (output power-output phase characteristic).

ここで、一般的な増幅素子であるシリコン半導体のLD−MOSFET(Lateral Doped Metal-Oxide-Semiconductor Field Effect Transistor)増幅素子単体のAM−PM特性について図13を用いて説明する。図13は、LD−MOSFET増幅素子の出力に対する位相特性の一例を示す説明図である。
図13に示すように、本来、LD−MOSFET(LD−MOS)単体でのAM−PM特性は出力レベルが低いときには位相が変動しないが、出力レベルが高くなるにつれて位相は遅れる傾向がある。この傾向は増幅素子の飽和点近辺まで続く。
Here, the AM-PM characteristic of a silicon semiconductor LD-MOSFET (Lateral Doped Metal-Oxide-Semiconductor Field Effect Transistor) amplifying element alone will be described with reference to FIG. FIG. 13 is an explanatory diagram showing an example of the phase characteristic with respect to the output of the LD-MOSFET amplifying element.
As shown in FIG. 13, the AM-PM characteristic of an LD-MOSFET (LD-MOS) alone does not change in phase when the output level is low, but the phase tends to be delayed as the output level increases. This tendency continues until the saturation point of the amplifying element.

しかし、ドハティ増幅器の場合、その挙動は異なる。
ここで、図14及び図15を用いてLD−MOSFETを用いたドハティ増幅器の概略構成及びドハティ増幅器のAM−PM特性について説明する。図14は、LD−MOSFETを用いたドハティ増幅器の概略構成図であり、図15は、60W出力のドハティ増幅器のAM−PM特性の測定結果の例を示す説明図である。
図14に示すように、LD−MOSFETを用いたドハティ増幅器の基本的な構成は図11に示した一般的なドハティ増幅器と同一であり、入力端子81と、電力分配器82と、キャリアアンプ83と、λ/4線路84と、λ/4線路85と、ピークアンプ86と、ドハティ合成点87と、λ/4線路88と、出力端子89とから構成され、負荷抵抗90に接続されている。
そして、図14の増幅器では、キャリアアンプ83及びピークアンプ86がいずれもLD−MOSFETで構成されているものである。
However, the behavior of Doherty amplifiers is different.
Here, a schematic configuration of a Doherty amplifier using an LD-MOSFET and an AM-PM characteristic of the Doherty amplifier will be described with reference to FIGS. 14 and 15. FIG. 14 is a schematic configuration diagram of a Doherty amplifier using an LD-MOSFET, and FIG. 15 is an explanatory diagram illustrating an example of measurement results of AM-PM characteristics of a 60 W output Doherty amplifier.
As shown in FIG. 14, the basic configuration of the Doherty amplifier using the LD-MOSFET is the same as that of the general Doherty amplifier shown in FIG. 11, and includes an input terminal 81, a power distributor 82, and a carrier amplifier 83. Λ / 4 line 84, λ / 4 line 85, peak amplifier 86, Doherty combining point 87, λ / 4 line 88, and output terminal 89, and connected to load resistor 90. .
In the amplifier of FIG. 14, both the carrier amplifier 83 and the peak amplifier 86 are configured by LD-MOSFETs.

次に、LD−MOSFETを用いた60W出力のドハティ増幅器のAM−PM特性の測定結果について説明する。
図15に示すように、ドレインバイアスを変えて入力信号の電流及び電圧を変化させ、様々な条件におけるAM−PM特性を測定すると、どの条件においても、ピークアンプの動作点近辺で位相が盛り上がるように急激に進み、その後、図13に示した本来のLD−MOSのAM−PM特性と同様に、飽和点近くまで遅れていくことがわかる。
Next, measurement results of AM-PM characteristics of a 60 W output Doherty amplifier using an LD-MOSFET will be described.
As shown in FIG. 15, when the current and voltage of the input signal are changed by changing the drain bias and the AM-PM characteristics are measured under various conditions, the phase increases near the operating point of the peak amplifier under any condition. It can be seen that, after that, as in the AM-PM characteristic of the original LD-MOS shown in FIG.

シミュレーションでも同様の結果が得られている。
LD−MOSFETで構成されたドハティ増幅器のAM−PM特性のシミュレーション結果について、図16を用いて説明する。図16は、LD−MOSFETで構成されたドハティ増幅器のAM−PM特性のシミュレーション結果を示す説明図である。
図16に示すように、出力レベルが低いときには位相の変動は小さいが、ピークアンプが動作を開始すると急激に位相が進み、その後急激に遅れるようになる。
Similar results are obtained in the simulation.
The simulation result of the AM-PM characteristic of the Doherty amplifier composed of the LD-MOSFET will be described with reference to FIG. FIG. 16 is an explanatory diagram illustrating a simulation result of the AM-PM characteristic of the Doherty amplifier configured with the LD-MOSFET.
As shown in FIG. 16, the phase fluctuation is small when the output level is low, but the phase rapidly advances when the peak amplifier starts operation, and then suddenly delays.

このようなドハティ増幅器のAM−PM特性を、単体のキャリアアンプ及びピークアンプのAM−PM特性と比較してみる。図17は、LD−MOSFETを用いたドハティ増幅回路のAM−PM特性を示す説明図である。図17では、単体のLD−MOSFETから成るキャリアアンプ及びピークアンプのAM−PM特性と、それを組み合わせて構成されたドハティ増幅回路のAM−PM特性とを示している。
図17に示すように、LD−MOSFET単体のキャリアアンプはピークアンプが動作を始めるレベルの少し手前まで、位相の変化がほとんどなく、その後遅れていく。また、ピークアンプは、ドハティ増幅器においてピークアンプが動作を始めるレベル付近でやや変動がある。しかし、この2つを組み合わせてドハティ増幅器を構成した場合のAM−PM特性は、非常に位相変動が大きくなっている。
The AM-PM characteristic of such a Doherty amplifier will be compared with the AM-PM characteristic of a single carrier amplifier and peak amplifier. FIG. 17 is an explanatory diagram showing AM-PM characteristics of a Doherty amplifier circuit using an LD-MOSFET. FIG. 17 shows the AM-PM characteristics of a carrier amplifier and a peak amplifier composed of a single LD-MOSFET, and the AM-PM characteristics of a Doherty amplifier circuit configured by combining them.
As shown in FIG. 17, the carrier amplifier of the LD-MOSFET alone has almost no phase change until a little before the level at which the peak amplifier starts to operate, and then delays. Further, the peak amplifier has some fluctuations near the level at which the peak amplifier starts operating in the Doherty amplifier. However, the AM-PM characteristic when the two are combined to form a Doherty amplifier has a very large phase fluctuation.

同様に、別のLD−MOSFETから成るドハティ増幅回路におけるAM−PM特性を図18に示す。図18は、別のLD−MOSFETのキャリアアンプ及びピークアンプのAM−PM特性と、ドハティ増幅回路のAM−PM特性を示す説明図である。
図18に示すように、ドハティ増幅器の位相変動としては、入力レベルが低い状態においては、キャリアアンプのみが動作しているため、キャリアアンプのAM−PM特性が出力に現れることとなり、出力電力が高くなるにつれて徐々に位相遅れが発生する。
入力レベルが高くなると、ピークアンプが動作を始めるが、ピークアンプの動作点はキャリアアンプよりも低いため、その位相遅れの大きさもキャリアアンプよりは小さくなる。ドハティ増幅器はキャリアアンプとピークアンプとが並列に接続された形であるため、ドハティ増幅器の出力位相は、キャリアンプとピークアンプの出力電力レベルに応じて、キャリアアンプ出力位相とピークアンプ出力位相の間を取る特性となり、入力電力レベルに対する出力位相の変化は複雑となり、変動量は大きくなる。
Similarly, FIG. 18 shows AM-PM characteristics in a Doherty amplifier circuit composed of another LD-MOSFET. FIG. 18 is an explanatory diagram showing AM-PM characteristics of another LD-MOSFET carrier amplifier and peak amplifier, and AM-PM characteristics of a Doherty amplifier circuit.
As shown in FIG. 18, as the phase fluctuation of the Doherty amplifier, only the carrier amplifier operates in a state where the input level is low, so that the AM-PM characteristic of the carrier amplifier appears in the output, and the output power is reduced. A phase delay gradually occurs as the value increases.
As the input level increases, the peak amplifier starts to operate. However, since the operating point of the peak amplifier is lower than that of the carrier amplifier, the magnitude of the phase delay is also smaller than that of the carrier amplifier. Since the Doherty amplifier has a carrier amplifier and a peak amplifier connected in parallel, the output phase of the Doherty amplifier depends on the output power level of the carrier amplifier and the peak amplifier. The output phase changes with respect to the input power level, and the amount of fluctuation increases.

AM−PM特性が出力レベルが上がるにつれて変化するということは、増幅器に変調信号を入力した場合、歪のピーク成分がさまざまな位相ベクトルを持つことになるため、歪補償をかけにくくなる。例えば、発生する歪成分の同振幅、逆位相を前段で注入するプリディストーション歪補償などは、効果が期待できなくなるというデメリットがある。またこれを防ぐにはAM−PM特性がフラットに近くなるように、増幅器を十分なバックオフをとった動作点で使う必要があるが、効率が悪くなってしまう欠点があるため、ドハティ増幅器のメリットが得られなくなる。   The fact that the AM-PM characteristic changes as the output level increases means that, when a modulation signal is input to the amplifier, the distortion peak component has various phase vectors, so that it is difficult to perform distortion compensation. For example, predistortion distortion compensation in which the same amplitude and opposite phase of generated distortion components are injected in the previous stage has a demerit that the effect cannot be expected. In order to prevent this, it is necessary to use the amplifier at an operating point with a sufficient back-off so that the AM-PM characteristic becomes nearly flat, but there is a disadvantage that the efficiency is deteriorated. The merit cannot be obtained.

ところで、高周波用の別の増幅素子としては、化合物半導体であるGaAsFET(ガリウム砒素FET)がある。
ここで、GaAsFET単体のAM−PM特性について図19を用いて説明する。図19は、GaAsFET増幅素子の出力に対する位相特性の一例を示す説明図である。
図19に示すように、GaAsFETのAM−PM特性は、低出力では位相の変化はなく、一定の出力レベルを越えると位相が進み、それ以降は飽和出力に近づくほど位相が進む特性となっている。つまり、一般的に、GaAsFETのAM−PM特性は、LD−MOSFETとは逆の特性といえる。
Incidentally, as another amplifying element for high frequency, there is a GaAsFET (gallium arsenide FET) which is a compound semiconductor.
Here, the AM-PM characteristic of a single GaAsFET will be described with reference to FIG. FIG. 19 is an explanatory diagram showing an example of the phase characteristic with respect to the output of the GaAsFET amplifying element.
As shown in FIG. 19, the AM-PM characteristics of the GaAsFET have no phase change at low output, and the phase advances when a certain output level is exceeded, and thereafter, the phase advances as the saturation output is approached. Yes. That is, generally, it can be said that the AM-PM characteristic of GaAsFET is opposite to that of LD-MOSFET.

ここで、GaAsFETを用いたドハティ増幅器の概略構成及びドハティ増幅器のAM−PM特性について、図20及び図21を用いて説明する。図20は、GaAsFETを用いたドハティ増幅器の概略構成図であり、図21は、GaAsFETを用いたキャリアアンプ単体及びピークアンプ単体と、これらを組み合わせたドハティ増幅器のAM−PM特性の例を示す説明図である。
図20に示すように、GaAsFETを用いたドハティ増幅器の基本的な構成は図11に示した一般的なドハティ増幅器や図14に示したLD−MOSFETを用いたドハティ増幅器と同一であり、入力端子91と、電力分配器92と、キャリアアンプ93と、λ/4線路94と、λ/4線路95と、ピークアンプ96と、ドハティ合成点97と、λ/4線路98と、出力端子99とから構成され、負荷抵抗100に接続されている。
そして、図20の増幅器では、キャリアアンプ93及びピークアンプ94がいずれもGaAsFETで構成されている。
Here, a schematic configuration of a Doherty amplifier using GaAsFET and an AM-PM characteristic of the Doherty amplifier will be described with reference to FIGS. 20 and 21. FIG. FIG. 20 is a schematic configuration diagram of a Doherty amplifier using GaAsFET, and FIG. 21 is a diagram illustrating an example of AM-PM characteristics of a carrier amplifier alone and a peak amplifier alone using GaAsFET, and a Doherty amplifier combining them. FIG.
As shown in FIG. 20, the basic configuration of the Doherty amplifier using GaAsFET is the same as that of the general Doherty amplifier shown in FIG. 11 and the Doherty amplifier using LD-MOSFET shown in FIG. 91, a power distributor 92, a carrier amplifier 93, a λ / 4 line 94, a λ / 4 line 95, a peak amplifier 96, a Doherty combining point 97, a λ / 4 line 98, and an output terminal 99. And is connected to a load resistor 100.
In the amplifier shown in FIG. 20, both the carrier amplifier 93 and the peak amplifier 94 are composed of GaAsFETs.

また、図21に示すように、GaAsFETを用いた増幅器の位相特性は、入力レベルが高くなるにしたがって、徐々に位相進みが発生するようになる。このため、GaAsFETを用いたドハティ増幅器の出力位相は、図18に示したLD−MOSFETを用いたドハティ増幅器と同様に、キャリアアンプとピークアンプの出力電力レベルに応じて、キャリアアンプ出力の位相とピークアンプ出力の位相の間を取る特性となり、入力電力レベルに対する出力位相の変動量は大きいものとなる。   Further, as shown in FIG. 21, the phase characteristics of the amplifier using the GaAs FET gradually increase in phase as the input level increases. For this reason, the output phase of the Doherty amplifier using GaAsFET is similar to the Doherty amplifier using the LD-MOSFET shown in FIG. 18 according to the output power level of the carrier amplifier and peak amplifier. This is a characteristic that takes between the phases of the peak amplifier output, and the fluctuation amount of the output phase with respect to the input power level is large.

更に、ドハティ増幅器のAM−PM特性は、キャリアアンプとピークアンプの2つのFETの組み合わせによって生じるために、通常のABクラスのFETを用いた増幅器のように、出力の増加に応じて単純に位相の遅れや進みが増加するのではなく、図15,16,17,18及び図21に示すように、出力位相の変化が複雑になることがわかる。   Furthermore, since the AM-PM characteristic of the Doherty amplifier is generated by the combination of the two FETs of the carrier amplifier and the peak amplifier, the phase is simply changed according to the increase in output as in an amplifier using a normal AB class FET. As shown in FIGS. 15, 16, 17, 18 and 21, the change in the output phase is complicated.

そのため、増幅器の歪補償回路の一種であるプリディストーション回路で歪補償を実現する場合には、入力レベルや位相調整回路の分解能を高くする必要があり、プリディストーション回路の構成に大きな負担をもたらすこととなる。   For this reason, when implementing distortion compensation with a predistortion circuit, which is a type of amplifier distortion compensation circuit, it is necessary to increase the resolution of the input level and phase adjustment circuit, resulting in a large burden on the configuration of the predistortion circuit. It becomes.

尚、ドハティ増幅器の従来技術としては、平成15年2月21日公開の特開2003−51725号「HEMT−HBTドハーティ・マイクロ波増幅器」(出願人:ティーアールダブリュー・インコーポレーテッド、発明者:ケヴィン・ダブリュー・コバヤシ)がある。
この従来技術は、HEMT/HBT技術によって形成し、HEMTの低ノイズ性能と、HBTの高線形性を利用して、低電力レベルでは低ノイズ増幅器として機能し、RF電力レベルでは高電力増幅器に自動的に切り替わるものであり、電力効率の改善を図ることができるものである。
As a prior art of the Doherty amplifier, Japanese Patent Application Laid-Open No. 2003-51725 “HEMT-HBT Doherty Microwave Amplifier” published on Feb. 21, 2003 (Applicant: TRW Inc., Inventor: Kevin)・ Wolf Kobayashi).
This prior art is formed by HEMT / HBT technology and uses the low noise performance of HEMT and the high linearity of HBT to function as a low noise amplifier at low power level and automatically to high power amplifier at RF power level Thus, the power efficiency can be improved.

また、別の従来の技術としては、平成6年8月5日公開の特開2004−222151号「ドハーティ増幅器」(出願人:日本電気株式会社、発明者:椎熊一実)がある。
この従来技術は、キャリア増幅器/又はピーク増幅器の前段に、それぞれの増幅器において発生する歪、特にAM−PM歪を補償する前置歪み補償回路を設けたものであり、ドハーティ増幅器の歪特性を補償することができるものである。
As another conventional technique, there is JP-A-2004-222151 “Doherty amplifier” (applicant: NEC Corporation, inventor: Kazumi Shikuma) published on August 5, 1994.
In this prior art, a predistortion compensation circuit that compensates for distortion generated in each amplifier, in particular, AM-PM distortion, is provided in front of the carrier amplifier or peak amplifier, and compensates for distortion characteristics of the Doherty amplifier. Is something that can be done.

特開2003−51725号公報JP 2003-51725 A 特開2004−222151号公報JP 2004-222151 A

しかしながら、従来のドハティ増幅回路では、AM−PM特性(位相特性)の変動が複雑であって、十分な歪補償を行うのが困難であるという問題点があった。   However, the conventional Doherty amplifier circuit has a problem that the variation of the AM-PM characteristic (phase characteristic) is complicated and it is difficult to perform sufficient distortion compensation.

本発明は、上記実状に鑑みて為されたもので、AM−PM特性を改善し、歪の小さいドハティ増幅回路を提供することを目的とする。   The present invention has been made in view of the above circumstances, and an object thereof is to provide a Doherty amplifier circuit with improved AM-PM characteristics and low distortion.

上記従来例の問題点を解決するための本発明は、低入力レベルから増幅動作を行うキャリア増幅器と、一定の入力レベル以上で増幅動作を行うピーク増幅器と、入力電力をキャリア増幅器とピーク増幅器に分岐する電力分配器と、キャリア増幅器の出力とピーク増幅器の出力とを合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、ドハティ増幅部を複数縦続接続し、縦続接続された複数のドハティ増幅部の振幅−位相特性が、互いに異なる特性であることを特徴としている。   The present invention for solving the problems of the above conventional example includes a carrier amplifier that performs an amplification operation from a low input level, a peak amplifier that performs an amplification operation at a certain input level or higher, and an input power to the carrier amplifier and the peak amplifier. A Doherty amplifier circuit having a Doherty amplifier unit including a branching power divider and a combining unit that combines the output of a carrier amplifier and the output of a peak amplifier, wherein a plurality of Doherty amplifier units are connected in cascade. The plurality of Doherty amplification units are characterized in that the amplitude-phase characteristics are different from each other.

また、上記従来例の問題点を解決するための本発明は、低入力レベルから増幅動作を行うキャリア増幅器と、一定の入力レベル以上で増幅動作を行うピーク増幅器と、入力電力を前記キャリア増幅器とピーク増幅器に分岐する電力分配器と、キャリア増幅器の出力と前記ピーク増幅器の出力を合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、キャリア増幅器とピーク増幅器とがGaAsFETで構成された第1のドハティ増幅部と、キャリア増幅器とピーク増幅器とがLD−MOSFETで構成された第2のドハティ増幅部とを備え、第1のドハティ増幅部と第2のドハティ増幅部とを縦続接続したことを特徴としている。   Further, the present invention for solving the problems of the conventional example includes a carrier amplifier that performs an amplification operation from a low input level, a peak amplifier that performs an amplification operation above a certain input level, and an input power that is A Doherty amplifier circuit having a Doherty amplifier unit including a power distributor branching to a peak amplifier, and a combining unit that combines the output of the carrier amplifier and the output of the peak amplifier, wherein the carrier amplifier and the peak amplifier are GaAsFETs A first Doherty amplifying unit, a carrier amplifier and a second Doherty amplifying unit configured by an LD-MOSFET, and a first Doherty amplifying unit and a second Doherty amplifying unit. It is characterized by cascade connection.

また、本発明は、上記ドハティ増幅回路において、第1のドハティ増幅部を前段に、第2のドハティ増幅部を後段にして縦続接続したことを特徴としている。   Further, the present invention is characterized in that the Doherty amplifier circuit is connected in cascade, with the first Doherty amplifying unit in the previous stage and the second Doherty amplifying unit in the subsequent stage.

また、上記従来例の問題点を解決するための本発明は、低入力レベルから増幅動作を行うキャリア増幅器と、一定の入力レベル以上で増幅動作を行うピーク増幅器と、入力電力を前記キャリア増幅器とピーク増幅器に分岐する電力分配器と、キャリア増幅器の出力とピーク増幅器の出力とを合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、ドハティ増幅部の前段に、ドハティ増幅部の振幅−位相特性を補償する回路を直列に接続したことを特徴としている。   Further, the present invention for solving the problems of the conventional example includes a carrier amplifier that performs an amplification operation from a low input level, a peak amplifier that performs an amplification operation above a certain input level, and an input power that is A Doherty amplification circuit having a Doherty amplification unit including a power divider that branches to a peak amplifier and a combining unit that combines the output of the carrier amplifier and the output of the peak amplifier. This circuit is characterized in that a circuit for compensating the amplitude-phase characteristic of each part is connected in series.

本発明によれば、振幅−位相特性が互いに異なるドハティ増幅部を複数縦続接続したドハティ増幅回路としているので、複数のドハティ増幅部の振幅−位相特性が、全体として相殺されるように構成すれば、回路からの出力信号の振幅−位相特性を良好にし、歪を低減することができる効果がある。   According to the present invention, since a Doherty amplifier circuit in which a plurality of Doherty amplification units having different amplitude-phase characteristics are connected in cascade is used, the amplitude-phase characteristics of the plurality of Doherty amplification units may be canceled as a whole. There is an effect that the amplitude-phase characteristic of the output signal from the circuit can be improved and distortion can be reduced.

また、本発明によれば、キャリア増幅器とピーク増幅器とがGaAsFETで構成された第1のドハティ増幅部と、キャリア増幅器とピーク増幅器とがLD−MOSFETで構成された第2のドハティ増幅部とを縦続接続したドハティ増幅回路としているので、GaAsFETの振幅−位相特性と、LD−MOSFETの振幅−位相特性とが相殺され、高レベルまで良好な振幅−位相特性を得ることができ、且つ歪を低減することができる効果がある。   In addition, according to the present invention, the first Doherty amplification unit in which the carrier amplifier and the peak amplifier are configured by GaAsFETs, and the second Doherty amplification unit in which the carrier amplifier and the peak amplifier are configured by LD-MOSFETs are provided. Cascade-connected Doherty amplifier circuit cancels the amplitude-phase characteristics of GaAsFET and the amplitude-phase characteristics of LD-MOSFET, so that good amplitude-phase characteristics can be obtained up to a high level and distortion is reduced. There is an effect that can be done.

また、本発明によれば、ドハティ増幅部の前段に、ドハティ増幅部の振幅−位相特性を補償する回路を直列に接続したドハティ増幅回路としているので、ドハティ増幅部で発生する位相の変化を補償することができ、出力信号の振幅−位相特性を良好にし、歪を低減することができる効果がある。   In addition, according to the present invention, a Doherty amplifier circuit in which a circuit for compensating the amplitude-phase characteristics of the Doherty amplifier unit is connected in series before the Doherty amplifier unit, so that a change in phase generated in the Doherty amplifier unit is compensated. The amplitude-phase characteristics of the output signal can be improved, and distortion can be reduced.

本発明の実施の形態について図面を参照しながら説明する。
本発明のドハティ増幅回路は、キャリアアンプ用いる増幅素子とピークアンプに用いる増幅素子について、その振幅−位相特性(AM−PM特性)が逆特性となる増幅素子を単独でまたは組み合わせて用いたものであって、例えば、キャリアアンプとしてLD−MOSFETを用い、ピークアンプとしてGaAsFETを用いたものであり、これにより、2つの増幅器のAM−PM特性が互いに相殺され、ドハティ合成後の増幅信号のAM−PM特性を良好にし、歪量の小さなドハティ増幅器を実現することができるものである。
Embodiments of the present invention will be described with reference to the drawings.
The Doherty amplifier circuit of the present invention uses an amplifier element having an amplitude-phase characteristic (AM-PM characteristic) opposite to that of the amplifier element used for the carrier amplifier and the peak amplifier used alone or in combination. For example, an LD-MOSFET is used as a carrier amplifier, and a GaAsFET is used as a peak amplifier. As a result, the AM-PM characteristics of the two amplifiers cancel each other, and AM-PM of the amplified signal after Doherty synthesis is obtained. It is possible to realize a Doherty amplifier with good PM characteristics and small distortion.

また、本発明のドハティ増幅回路は、互いにAM−PM特性の異なる複数のドハティ増幅部を縦続接続したものであって、例えば、AM−PM特性が逆特性となるGaAsFETを用いた成るドハティ増幅部と、LD−MOSFETを用いたドハティ増幅部とを縦続接続したものであり、それぞれのドハティ増幅部で発生する位相変化を相殺して、全体として良好なAM−PM特性を実現し、歪を低減することができるものである。   Further, the Doherty amplifier circuit of the present invention is formed by cascading a plurality of Doherty amplifier units having different AM-PM characteristics from each other. For example, a Doherty amplifier unit using a GaAsFET whose AM-PM characteristics are reverse characteristics. And Doherty amplifiers using LD-MOSFETs connected in cascade, canceling out phase changes that occur in each Doherty amplifier, realizing good AM-PM characteristics as a whole, and reducing distortion Is something that can be done.

また、本発明のドハティ増幅回路は、キャリアアンプ及び/又はピークアンプを、それぞれ、AM−PM特性の異なる増幅素子を直列に接続した構成としたものであって、例えば、キャリアアンプ及び/又はピークアンプをGaAsFETとLD−MOSFETとを縦続接続した構成としたものであり、キャリアアンプ及び/又はピークアンプの出力のAM−PM特性を平坦にして、ドハティ合成後の出力信号のAM−PM特性を良好にし、歪を低減することができるものである。   Further, the Doherty amplifier circuit of the present invention is configured such that a carrier amplifier and / or a peak amplifier are connected in series with amplifier elements having different AM-PM characteristics, for example, a carrier amplifier and / or a peak amplifier. The amplifier has a configuration in which GaAsFET and LD-MOSFET are connected in cascade, the AM-PM characteristic of the output of the carrier amplifier and / or the peak amplifier is flattened, and the AM-PM characteristic of the output signal after Doherty synthesis is obtained. It is possible to improve the distortion and reduce the distortion.

また、本発明のドハティ増幅回路は、ドハティ増幅回路の前段に、当該ドハティ増幅回路のAM−PM特性を補償する回路を設けたものであって、例えば、LD−MOSFETから成るドハティ増幅器の前段に、GaAsFETを接続したものであり、LD−MOSFETから成るドハティ増幅器の位相遅れをGaAsFETの逆特性で補償してAM−PM特性を平坦に近づけ、歪を低減することができるものである。   The Doherty amplifier circuit of the present invention is provided with a circuit for compensating the AM-PM characteristic of the Doherty amplifier circuit in the previous stage of the Doherty amplifier circuit. For example, the Doherty amplifier circuit in the previous stage of the Doherty amplifier composed of an LD-MOSFET. The GaAsFET is connected, and the phase delay of the Doherty amplifier composed of the LD-MOSFET is compensated by the inverse characteristic of the GaAsFET, so that the AM-PM characteristic can be made flat and distortion can be reduced.

本発明の第1の実施の形態に係るドハティ増幅回路について説明する。図1は、本発明の第1の実施の形態に係るドハティ増幅回路(第1のドハティ増幅回路)の概略構成ブロック図である。尚、図1に示したドハティ増幅回路も、本来は図11と同様に各種整合回路を設けた構成となっているが、ここでは説明を簡単にするために、主要な構成部分のみを図示している。
図1に示すように、第1のドハティ増幅回路は、信号を入力する入力端子11と、入力信号を2つに分配する電力分配器12と、A級又はAB級又はB級にバイアスされ電力分配器12からの一方の出力を増幅するキャリアアンプ13と、キャリアアンプ13の出力についてインピーダンス変換を行うλ/4線路14と、電力分配器12からのもう一方の出力についてインピーダンス変換するλ/4線路15と、キャリアアンプよりも深くバイアスされ、AB級又はB級又はC級で動作してλ/4線路15からの出力を増幅するピークアンプ16と、λ/4線路14からの出力とピークアンプ16からの出力とを合成するドハティ合成点17と、合成信号のインピーダンスを負荷抵抗に整合するλ/4線路18と、増幅信号を出力する出力端子19とから構成され、負荷抵抗10に接続されている。
A Doherty amplifier circuit according to a first embodiment of the present invention will be described. FIG. 1 is a schematic block diagram of the Doherty amplifier circuit (first Doherty amplifier circuit) according to the first embodiment of the present invention. The Doherty amplifier circuit shown in FIG. 1 is also originally provided with various matching circuits in the same manner as in FIG. 11, but only the main components are shown here for the sake of simplicity. ing.
As shown in FIG. 1, the first Doherty amplifier circuit includes an input terminal 11 for inputting a signal, a power distributor 12 for distributing the input signal into two, and power biased to class A, class AB, or class B. Carrier amplifier 13 that amplifies one output from distributor 12, λ / 4 line 14 that performs impedance conversion on the output of carrier amplifier 13, and λ / 4 that performs impedance conversion on the other output from power distributor 12 A line 15, a peak amplifier 16 that is biased deeper than the carrier amplifier, operates in class AB, class B, or class C to amplify the output from the λ / 4 line 15, and the output and peak from the λ / 4 line 14 A Doherty combining point 17 that combines the output from the amplifier 16, a λ / 4 line 18 that matches the impedance of the combined signal to the load resistance, and an output terminal 1 that outputs the amplified signal 9 and connected to a load resistor 10.

そして、第1のドハティ増幅回路の特徴として、キャリアアンプ13がLD−MOSFETで構成され、ピークアンプ16がGaAsFETで構成されているものである。   As a feature of the first Doherty amplifier circuit, the carrier amplifier 13 is composed of an LD-MOSFET, and the peak amplifier 16 is composed of a GaAsFET.

上述したように、LD−MOSFETのAM−PM特性は、入力電力又は出力電力が増加するにつれて位相遅れが大きくなり、GaAsFETのAM−PM特性は、入力電力又は出力電力が増加するにつれて位相進みが大きくなるものであって、これら2種類の増幅素子はAM−PM特性において逆特性となっている。   As described above, the AM-PM characteristic of the LD-MOSFET has a larger phase lag as the input power or output power increases, and the AM-PM characteristic of the GaAsFET has a phase advance as the input power or output power increases. These two types of amplifying elements are inverse in AM-PM characteristics.

第1のドハティ増幅回路では、このことを利用して、この2種類の増幅素子をそれぞれキャリアアンプとピークアンプに用いることにより、ドハティ合成後の増幅信号のAM−PM特性の位相変化を相殺して平坦にし、それによって位相ベクトルのばらつきをなくして歪の低減を図るものである。   In the first Doherty amplifier circuit, by utilizing this fact, the phase change of the AM-PM characteristic of the amplified signal after Doherty synthesis is canceled by using these two types of amplification elements for the carrier amplifier and the peak amplifier, respectively. Therefore, the variation in phase vector is eliminated, thereby reducing distortion.

次に、第1のドハティ増幅回路のAM−PM特性について図2を用いて説明する。図2は、第1のドハティ増幅回路のAM−PM特性を示す説明図である。
図2には、第1のドハティ増幅回路で用いられているLD−MOSFETのキャリアアンプ(単体)と、GaAsFETのピークアンプ(単体)と、これらを組み合わせたドハティ増幅回路についてのAM−PM特性が示されている。図2に示すように、ドハティ増幅回路の出力位相は、キャリアンプとピークアンプの出力電力に応じて、キャリアアンプ出力の位相とピークアンプ出力の位相の間を取る特性となるため、入力電力が小さくキャリアアンプのみが動作している時にはドハティ増幅回路の特性はキャリアアンプの特性に追随する。
Next, AM-PM characteristics of the first Doherty amplifier circuit will be described with reference to FIG. FIG. 2 is an explanatory diagram showing AM-PM characteristics of the first Doherty amplifier circuit.
FIG. 2 shows the AM-PM characteristics of the LD-MOSFET carrier amplifier (single unit), the GaAsFET peak amplifier (single unit) used in the first Doherty amplifier circuit, and the Doherty amplifier circuit combining these. It is shown. As shown in FIG. 2, the output phase of the Doherty amplifier circuit has a characteristic that takes between the phase of the carrier amplifier output and the phase of the peak amplifier output in accordance with the output power of the carrier amplifier and the peak amplifier. When only a small carrier amplifier is operating, the characteristics of the Doherty amplifier circuit follow those of the carrier amplifier.

そして、入力電力が増加してピークアンプがオンすると、キャリアアンプ出力の位相変化とは逆の変化となるピークアンプ出力が増加するため、入力電力の増加に伴って第1のドハティ増幅回路の特性は、キャリアアンプの位相変化を打ち消すように変化する。したがって、図2に示した第1のドハティ増幅回路のAM−PM特性は、図16及び図21に示した従来のドハティ増幅回路と比較して、高レベルまで平坦性を保ち、良好な特性となっている。また、従来のドハティ増幅器の位相変化と比較すると、位相変動の複雑さも小さくなっている。   When the input power is increased and the peak amplifier is turned on, the peak amplifier output that is opposite to the phase change of the carrier amplifier output is increased. Therefore, the characteristics of the first Doherty amplifier circuit are increased as the input power is increased. Changes so as to cancel the phase change of the carrier amplifier. Therefore, the AM-PM characteristic of the first Doherty amplifier circuit shown in FIG. 2 is more flat than the conventional Doherty amplifier circuit shown in FIG. 16 and FIG. It has become. In addition, the complexity of the phase fluctuation is reduced as compared with the phase change of the conventional Doherty amplifier.

尚、ここでは第1のドハティ増幅回路として、キャリアアンプにLD−MOSFET、ピークアンプにGaAsFETを用いた回路について説明したが、キャリアアンプにGaAsFET、ピークアンプにLD−MOSFETを用いた構成としても構わない。このような構成とした場合には、ドハティ増幅回路のAM−PM特性の(位相の)変化の方向が変わるだけで、AM−PM特性を良好にすると共に、位相変動の複雑さを小さくするという同様の効果を得ることができるものである。   Here, as the first Doherty amplifier circuit, a circuit using an LD-MOSFET as a carrier amplifier and a GaAsFET as a peak amplifier has been described. However, a configuration using a GaAsFET as a carrier amplifier and an LD-MOSFET as a peak amplifier may be used. Absent. In such a configuration, the AM-PM characteristic is improved and the complexity of the phase fluctuation is reduced only by changing the direction of change of the AM-PM characteristic (phase) of the Doherty amplifier circuit. Similar effects can be obtained.

つまり、第1のドハティ増幅回路では、キャリアアンプとピークアンプの増幅素子として、互いにAM−PM特性の異なる素子を用いることにより、ドハティ合成の際に互いのAM−PM特性を相殺して、合成後のAM−PM特性を良好にするものである。   In other words, in the first Doherty amplifier circuit, elements having different AM-PM characteristics are used as the amplifying elements of the carrier amplifier and the peak amplifier, so that the AM-PM characteristics of each other are canceled during the synthesis of Doherty. The later AM-PM characteristics are improved.

本発明の第1の実施の形態に係るドハティ増幅回路(第1のドハティ増幅回路)によれば、キャリアアンプとして、入力電力(又は出力電力)の増加に伴い位相遅れが発生するLD−MOSFETを用い、ピークアンプとして、入力電力(又は出力電力)の増加に伴い位相進みが発生するGaAsFETを用いた構成としているので、キャリアアンプ出力のAM−PM特性とピークアンプ出力のAM−PM特性とが逆特性となり、ドハティ合成においてそれらを合成するとAM−PM特性が相殺され、特別な構成を加えることなく、合成後の増幅信号のAM−PM特性を平坦にし、且つ位相変動の複雑さも小さくすることができ、それによって位相ベクトルのばらつきを小さくして歪を低減させることができる効果がある。   According to the Doherty amplifier circuit (first Doherty amplifier circuit) according to the first embodiment of the present invention, an LD-MOSFET in which a phase delay occurs as input power (or output power) increases as a carrier amplifier. As the peak amplifier, a GaAsFET in which phase advance occurs with an increase in input power (or output power) is used, so that the AM-PM characteristic of the carrier amplifier output and the AM-PM characteristic of the peak amplifier output are When they are combined in Doherty synthesis, the AM-PM characteristics are canceled out, and the AM-PM characteristics of the amplified signal after synthesis are flattened and the complexity of phase fluctuation is reduced without adding a special configuration. As a result, the variation in phase vector can be reduced and distortion can be reduced.

次に、本発明の第2の実施の形態に係るドハティ増幅回路(第2のドハティ増幅回路)について用いて説明する。
第2のドハティ増幅回路は、GaAsFETを用いた第1のドハティ増幅器と、LD−MOSFETを用いた第2のドハティ増幅器とを縦続接続したものであり、第1のドハティ増幅器におけるAM−PM特性を第2のドハティ増幅器で打ち消すように作用して、出力信号のAM−PM特性を平坦にすることができるものである。
Next, the Doherty amplifier circuit (second Doherty amplifier circuit) according to the second embodiment of the present invention will be described.
The second Doherty amplifier circuit is a cascade connection of the first Doherty amplifier using GaAsFET and the second Doherty amplifier using LD-MOSFET, and the AM-PM characteristic of the first Doherty amplifier is obtained. The AM-PM characteristic of the output signal can be flattened by acting so as to cancel with the second Doherty amplifier.

第2のドハティ増幅回路の構成について図3を用いて説明する。図3は、第2のドハティ増幅回路の構成を示す概略構成ブロック図である。尚、図3に示したドハティ増幅回路も、本来は図11と同様に各種整合回路を設けた構成となっているが、ここでは説明を簡単にするために、主要な構成部分のみを図示している。
図3に示すように、第2のドハティ増幅回路は、GaAsFETを用いたGaAsFETドハティ増幅部20と、LD−MOSFETを用いたLD−MOSFETドハティ増幅部30とを縦続接続した構成となっている。
The configuration of the second Doherty amplifier circuit will be described with reference to FIG. FIG. 3 is a schematic block diagram showing the configuration of the second Doherty amplifier circuit. Note that the Doherty amplifier circuit shown in FIG. 3 also has a configuration in which various matching circuits are provided in the same manner as in FIG. 11, but only the main components are shown here for the sake of simplicity. ing.
As shown in FIG. 3, the second Doherty amplification circuit has a configuration in which a GaAsFET Doherty amplification unit 20 using GaAsFET and an LD-MOSFET Doherty amplification unit 30 using LD-MOSFET are connected in cascade.

尚、請求項における「合成部」は、図3のλ/4線路24(34)と、ドハティ合成点27(37)と、λ/4線路28(38)とを合わせた部分に相当している。また、請求項における「第1のドハティ増幅部」は、GaAsFETドハティ増幅部20に相当し、「第2のドハティ増幅部」はLD−MOSFET増幅部30に相当している。   The “combining portion” in the claims corresponds to the portion of the λ / 4 line 24 (34), the Doherty combining point 27 (37), and the λ / 4 line 28 (38) in FIG. Yes. The “first Doherty amplification unit” in the claims corresponds to the GaAsFET Doherty amplification unit 20, and the “second Doherty amplification unit” corresponds to the LD-MOSFET amplification unit 30.

GaAsFETドハティ増幅部20は、図20に示したGaAsFETを用いた従来のドハティ増幅器と同一の構成であり、入力端子21と、電力分配器22と、GaAsFETから成るキャリアアンプ23と、λ/4線路24と、λ/4線路25と、GaAsFETから成るピークアンプ26と、ドハティ合成点27と、λ/4線路28と、出力端子29とから構成されている。   The GaAsFET Doherty amplification unit 20 has the same configuration as the conventional Doherty amplifier using the GaAsFET shown in FIG. 20, and includes an input terminal 21, a power distributor 22, a carrier amplifier 23 made of GaAsFET, and a λ / 4 line. 24, a λ / 4 line 25, a peak amplifier 26 made of GaAsFET, a Doherty synthesis point 27, a λ / 4 line 28, and an output terminal 29.

また、LD−MOSFET増幅部30は、図14に示したLD−MOSFETを用いた従来のドハティ増幅器と同様の構成であり、入力端子31と、電力分配器32と、LD−MOSFETから成るキャリアアンプ33と、λ/4線路34と、λ/4線路35と、LD−MOSFETから成るピークアンプ36と、ドハティ合成点37と、λ/4線路38と、出力端子39とから構成され、負荷抵抗40に接続されている。
そして、第2のドハティ増幅回路においては、GaAsFETドハティ増幅部20の出力端子29と、第2のドハティ増幅部30の入力端子31とが接続された構成となっている。
The LD-MOSFET amplifying unit 30 has the same configuration as the conventional Doherty amplifier using the LD-MOSFET shown in FIG. 14, and is a carrier amplifier including an input terminal 31, a power distributor 32, and an LD-MOSFET. 33, a λ / 4 line 34, a λ / 4 line 35, a peak amplifier 36 composed of an LD-MOSFET, a Doherty combining point 37, a λ / 4 line 38, and an output terminal 39, and a load resistance 40.
In the second Doherty amplification circuit, the output terminal 29 of the GaAsFET Doherty amplification unit 20 and the input terminal 31 of the second Doherty amplification unit 30 are connected.

上記構成のGaAsFETドハティ増幅部20及びLD−MOSFETドハティ増幅部30における動作は、従来のドハティ増幅回路と同様であるため説明を省略するが、GaAsFETドハティ増幅部20とLD−MOSFETドハティ増幅部30とを縦続接続しているので、GaAsFET増幅部20で一旦増幅された信号を、更にLD−MOSFET増幅部30で増幅して出力するものとなっている。   The operations of the GaAsFET Doherty amplification unit 20 and the LD-MOSFET Doherty amplification unit 30 configured as described above are the same as those of the conventional Doherty amplification circuit, and thus the description thereof is omitted. However, the GaAsFET Doherty amplification unit 20 and the LD-MOSFET Doherty amplification unit 30 Are connected in cascade, the signal once amplified by the GaAsFET amplifier 20 is further amplified by the LD-MOSFET amplifier 30 and output.

次に、上記構成の第2のドハティ増幅回路におけるAM−PM特性(出力位相−入力電力)について図4を用いて説明する。図4は、第2のドハティ増幅回路におけるAM−PM特性を示す説明図である。
図4では、GaAsFETドハティ増幅部20単体のAM−PM特性と、LD−MOSFET増幅部30単体のAM−PM特性と、これらを縦続接続した第2のドハティ増幅回路のAM−PM特性とを示している。
Next, AM-PM characteristics (output phase-input power) in the second Doherty amplifier circuit configured as described above will be described with reference to FIG. FIG. 4 is an explanatory diagram showing AM-PM characteristics in the second Doherty amplifier circuit.
FIG. 4 shows the AM-PM characteristic of the GaAsFET Doherty amplification unit 20 alone, the AM-PM characteristic of the LD-MOSFET amplification unit 30 alone, and the AM-PM characteristic of the second Doherty amplification circuit in which these are cascaded. ing.

図4に示すように、GaAsFETドハティ増幅部20のAM−PM特性は、図21に示したGaAsFETを用いた従来のドハティ増幅器のAM−PM特性と同様であり、入力電力の増加につれて、出力位相の進みが大きくなるものである。
また、LD−MOSFETドハティ増幅部30のAM−PM特性は、図18に示したLD−MOSFETを用いた従来のドハティ増幅器のAM−PM特性と同様であり、入力電力の増加につれて、出力位相の遅れが大きくなるものである。
As shown in FIG. 4, the AM-PM characteristic of the GaAsFET Doherty amplification unit 20 is the same as the AM-PM characteristic of the conventional Doherty amplifier using the GaAsFET shown in FIG. 21, and the output phase increases as the input power increases. The progress of will be greater.
Further, the AM-PM characteristic of the LD-MOSFET Doherty amplification unit 30 is the same as the AM-PM characteristic of the conventional Doherty amplifier using the LD-MOSFET shown in FIG. 18, and the output phase increases as the input power increases. The delay will increase.

したがって、特性が反対となっている第1のドハティ増幅部20と第2のドハティ増幅部30とを縦続接続することにより、図4に示すように、GaAsFETドハティ増幅部20で発生した位相変化を、LD−MOSFETドハティ増幅部30で相殺することができ、合成後の第2のドハティ増幅回路全体のAM−PM特性を平坦に近づけることができ、特に、高入力レベルにおけるAM−PM特性を大幅に改善できるものである。   Therefore, by connecting the first Doherty amplifying unit 20 and the second Doherty amplifying unit 30 having opposite characteristics, the phase change generated in the GaAsFET Doherty amplifying unit 20 can be changed as shown in FIG. Can be canceled by the LD-MOSFET Doherty amplification unit 30, and the AM-PM characteristic of the entire second Doherty amplifier circuit after synthesis can be made to be almost flat, especially in the AM-PM characteristic at a high input level. Can be improved.

更に、単独のGaAsFETドハティ増幅部20とLD−MOSFETドハティ増幅部30のAM−PM特性には、それぞれのピーク増幅器が動作を開始した後で、それぞれ、位相の複雑な変動がみられるが、GaAsFETドハティ増幅部20とLD−MOSFETドハティ増幅部30とのAM−PM特性が逆特性となるよう、それぞれの増幅部の素子を適切に選択し、バイアス電圧等を調整しておけば、GaAsFETドハティ増幅部20で発生した位相変化を、LD−MOSFETドハティ増幅部30によってより効果的に相殺することができ、合成後の第2のドハティ増幅回路全体のAM−PM特性をきわめて良好にすることができるものである。   Further, in the AM-PM characteristics of the single GaAsFET Doherty amplification unit 20 and the LD-MOSFET Doherty amplification unit 30, complicated phase fluctuations are observed after each peak amplifier starts operation. The GaAsFET Doherty amplification can be achieved by appropriately selecting the elements of the amplification units and adjusting the bias voltage so that the AM-PM characteristics of the Doherty amplification unit 20 and the LD-MOSFET Doherty amplification unit 30 are reversed. The phase change generated in the unit 20 can be more effectively canceled out by the LD-MOSFET Doherty amplifier unit 30, and the AM-PM characteristic of the entire second Doherty amplifier circuit after synthesis can be made extremely good. Is.

本発明の第2の実施の形態に係るドハティ増幅回路(第2のドハティ増幅回路)によれば、キャリアアンプ及びピークアンプにGaAsFETを用いたGaAsFETドハティ増幅部20と、キャリアアンプ及びピークアンプにLD−MOSFETを用いたLD−MOSFETドハティ増幅部30とを縦続接続し、GaAsFETドハティ増幅部20とLD−MOSFETドハティ増幅部30のAM−PM特性が互いに逆特性となるよう調整された構成としているので、GaAsFETドハティ増幅部20で発生した位相変化を、逆特性を示すLD−MOSFETドハティ増幅部30で打ち消して、第2のドハティ増幅回路全体のAM−PM特性を平坦にすることができ、歪を大幅に低減することができる効果がある。   According to the Doherty amplifier circuit (second Doherty amplifier circuit) according to the second embodiment of the present invention, the GaAsFET Doherty amplifier unit 20 using GaAsFET for the carrier amplifier and the peak amplifier, and the LD for the carrier amplifier and the peak amplifier. Since the LD-MOSFET Doherty amplification unit 30 using a MOSFET is connected in cascade, the AM-PM characteristics of the GaAsFET Doherty amplification unit 20 and the LD-MOSFET Doherty amplification unit 30 are adjusted to be opposite to each other. The phase change generated in the GaAsFET Doherty amplification unit 20 can be canceled out by the LD-MOSFET Doherty amplification unit 30 exhibiting reverse characteristics, and the AM-PM characteristic of the entire second Doherty amplification circuit can be flattened, and distortion can be reduced. There is an effect that can be greatly reduced.

尚、ここではGaAsFETを用いたドハティ増幅部を前段に、LD−MOSFETを用いたドハティ増幅部を後段に縦続接続したが、接続順を逆にしても構わず、その場合にはLD−MOSFETドハティ増幅部で生じた位相変化をGaAsFETドハティ増幅部で打ち消して、同様の効果を得ることができるものである。   Here, the Doherty amplifying unit using GaAsFET is connected in cascade to the previous stage and the Doherty amplifying unit using LD-MOSFET is connected to the subsequent stage, but the connection order may be reversed, in which case the LD-MOSFET Doherty is connected. The same effect can be obtained by canceling the phase change generated in the amplifying unit with the GaAsFET Doherty amplifying unit.

更に、ここでは2種類のドハティ増幅部としてGaAsFETを用いたドハティ増幅部と、LD−MOSFETを用いたドハティ増幅部を備えたものについて説明したが、増幅素子の種類や組合せはこれらに限るものではなく、AM−PM特性が異なる複数のドハティ増幅部を縦続接続する構成であれば増幅素子の種類や組合せは任意に選択可能であり、個々のドハティ増幅部におけるAM−PM特性を互いに補償し、相殺することにより、全体としてAM−PM特性の良好な増幅回路を実現する効果がある。   Furthermore, here, two types of Doherty amplifying units using a Doherty amplifying unit using GaAsFET and a Doherty amplifying unit using LD-MOSFET have been described, but the types and combinations of amplifying elements are not limited to these. In addition, if the configuration is such that a plurality of Doherty amplification units having different AM-PM characteristics are connected in cascade, the type and combination of amplification elements can be arbitrarily selected, and the AM-PM characteristics in the individual Doherty amplification units are mutually compensated, By canceling out, there is an effect of realizing an amplifier circuit having a good AM-PM characteristic as a whole.

また、縦続接続するドハティ増幅部が2つの場合には、それらのAM−PM特性ができるだけ逆特性となっていることが望ましく、縦続接続するドハティ増幅部が3つ以上であれば、全体としてAM−PM特性を相殺して補償するよう構成すればよい。   In addition, when there are two Doherty amplifiers connected in cascade, it is desirable that their AM-PM characteristics are as reverse as possible. If there are three or more Doherty amplifiers connected in cascade, the AM as a whole It may be configured to cancel and compensate for the -PM characteristic.

次に、本発明の第3の実施の形態に係るドハティ増幅回路(第3のドハティ増幅回路)について説明する。
第3のドハティ増幅回路は、キャリアアンプ及びピークアンプのそれぞれを、GaAsFETとLD−MOSFETとを直列に接続した構成とし、合成前のキャリアアンプ及びピークアンプの出力についてAM−PM特性を平坦にすることができるものである。
Next, a Doherty amplifier circuit (third Doherty amplifier circuit) according to a third embodiment of the present invention will be described.
In the third Doherty amplifier circuit, each of the carrier amplifier and the peak amplifier is configured by connecting a GaAsFET and an LD-MOSFET in series, and the AM-PM characteristics are flattened with respect to the outputs of the carrier amplifier and the peak amplifier before synthesis. It is something that can be done.

第3のドハティ増幅回路の構成について図5を用いて説明する。図5は、第3のドハティ増幅回路の構成を示す概略構成ブロック図である。
図5に示すように、第3のドハティ増幅回路は、基本的な構成は図11に示した従来のドハティ増幅回路と同様であるが、キャリアアンプ及びピークアンプの構成が従来とは異なっているものであり、入力端子41と、電力分配器42と、キャリアアンプ43と、λ/4線路44と、λ/4線路45と、ピークアンプ46と、ドハティ合成点47と、λ/4線路48と、出力端子49とから構成されている。
The configuration of the third Doherty amplifier circuit will be described with reference to FIG. FIG. 5 is a schematic block diagram showing the configuration of the third Doherty amplifier circuit.
As shown in FIG. 5, the basic configuration of the third Doherty amplifier circuit is the same as that of the conventional Doherty amplifier circuit shown in FIG. 11, but the configurations of the carrier amplifier and the peak amplifier are different from the conventional one. The input terminal 41, the power divider 42, the carrier amplifier 43, the λ / 4 line 44, the λ / 4 line 45, the peak amplifier 46, the Doherty combining point 47, and the λ / 4 line 48. And an output terminal 49.

そして、第3のドハティ増幅回路の特徴部分として、キャリアアンプ43は、GaAsFET43aと、LD−MOSFET43bとが直列に接続されたユニットとなっている。同様に、ピークアンプ46は、GaAsFET46aと、LD−MOSFET46bとが直列に接続されたユニットとなっている。   As a characteristic part of the third Doherty amplifier circuit, the carrier amplifier 43 is a unit in which a GaAsFET 43a and an LD-MOSFET 43b are connected in series. Similarly, the peak amplifier 46 is a unit in which a GaAsFET 46a and an LD-MOSFET 46b are connected in series.

次に、第3のドハティ増幅回路のAM−PM特性特性について図6を用いて説明する。図6は、第3のドハティ増幅回路のキャリアアンプ単体(又はピークアンプ単体)におけるAM−PM特性を示す説明図である。
図6では、GaAsFET43aのAM−PM特性と、LD−MOSFET43bのAM−PM特性と、それらを接続したキャリアアンプ単体のAM−PM特性とを示している。
Next, AM-PM characteristic characteristics of the third Doherty amplifier circuit will be described with reference to FIG. FIG. 6 is an explanatory diagram showing AM-PM characteristics of the carrier amplifier alone (or peak amplifier alone) of the third Doherty amplifier circuit.
FIG. 6 shows the AM-PM characteristics of the GaAsFET 43a, the AM-PM characteristics of the LD-MOSFET 43b, and the AM-PM characteristics of the carrier amplifier unit connected to them.

図6に示すように、GaAsFETのAM−PM特性は、図19に示したように、出力電力が増加するにつれて位相が進んでいくものである。逆に、LD−MOSFETのAM−PM特性は、図13に示したように、飽和出力に近づくほど位相が遅れていく。そこで、逆特性のGaAsFETとLD−MOSFETとを接続して用いることにより、図6の「LD−MOSFET+GaAsFET」に示すように、後段のLD−MOSFETで生じる位相変化を打ち消すような位相変化を、前段のGaAsFETで生じさせて、キャリアアンプ又はピークアンプ単体のAM−PM特性を改善させるものである。ここで、GaAsFETは、あえてC級にバイアスされているが、これは、LD−MOSFETと逆特性となる領域で使用するためである。   As shown in FIG. 6, the phase of the AM-PM characteristics of the GaAsFET advances as the output power increases, as shown in FIG. Conversely, the AM-PM characteristics of the LD-MOSFET are delayed in phase as the saturation output is approached, as shown in FIG. Therefore, by connecting and using a GaAsFET having an opposite characteristic and an LD-MOSFET, as shown in “LD-MOSFET + GaAsFET” in FIG. The AM-PM characteristic of the carrier amplifier or the peak amplifier alone is improved by the generation of the GaAsFET. Here, the GaAsFET is deliberately biased to class C because it is used in a region where the characteristics are opposite to those of the LD-MOSFET.

このように、AM−PM特性が改善されることにより、バックオフを大きくとることができ、より飽和出力に近い出力レベルでも位相特性が変化しなくなるため、第3のドハティ増幅回路出力端での歪のピーク成分を抑えることができるものである。   Thus, by improving the AM-PM characteristics, it is possible to increase the back-off, and the phase characteristics do not change even at an output level closer to the saturation output. Therefore, at the output terminal of the third Doherty amplifier circuit. The peak component of distortion can be suppressed.

すなわち、第3のドハティ増幅回路では、キャリアアンプ又はピークアンプのユニット毎に、GaAsFET及びLD−MOSFETを直列に接続し、GaAsFETとLD−MOSFETの出力電力に対する位相特性の違いを利用して位相変化を相殺して、ユニット内の位相特性を改善し、位相特性が改善された状態でドハティ合成を行って、増幅回路出力の位相特性と歪の改善を図るものである。   That is, in the third Doherty amplifier circuit, GaAsFET and LD-MOSFET are connected in series for each carrier amplifier or peak amplifier unit, and the phase change is made using the difference in phase characteristics with respect to the output power of GaAsFET and LD-MOSFET. Are offset, the phase characteristics in the unit are improved, and Doherty synthesis is performed in a state in which the phase characteristics are improved, thereby improving the phase characteristics and distortion of the output of the amplifier circuit.

次に、第3のドハティ増幅回路における歪補償について図7を用いて説明する。図7は、第3のドハティ増幅回路における歪補償の例を示す模式説明図である。
図7に示すように、GaAsFET及びLD−MOSFETを直列に接続する場合に、図7(a)のGaAsFET単体での歪スペクトルと、図7(b)のLD−MOSFET単体での歪スペクトルとが、逆位相、同振幅になるように調整して接続する。
Next, distortion compensation in the third Doherty amplifier circuit will be described with reference to FIG. FIG. 7 is a schematic explanatory diagram illustrating an example of distortion compensation in the third Doherty amplifier circuit.
As shown in FIG. 7, when the GaAsFET and the LD-MOSFET are connected in series, the strain spectrum of the GaAsFET alone in FIG. 7A and the strain spectrum of the LD-MOSFET alone in FIG. Adjust and connect so that they have the opposite phase and the same amplitude.

つまり、GaAsFET及びLD−MOSFETの歪発生量(キャリアに対する相対値)を同じにして逆位相で合成することにより、相殺して歪補償が実現でき、図7(c)に示すように、キャリアアンプ単体およびピークアンプ単体での歪改善を図ることができるものである。   In other words, the distortion generation amount (relative to the carrier) of the GaAsFET and the LD-MOSFET is made the same and synthesized in the opposite phase, so that the distortion compensation can be realized by canceling. As shown in FIG. It is possible to improve distortion in a single unit and a peak amplifier unit.

次に、GaAsFET+LD−MOSFET構成のキャリアアンプとピークアンプをドハティ合成した場合のAM−PM特性について図8を用いて説明する。図8は、図5に示した第3のドハティ増幅回路のAM−PM特性を示す説明図である。
図8には、GaAsFET+LD−MOSFETのキャリアアンプ(単体)のAM−PM特性と、GaAsFET+LD−MOSFETのピークアンプ(単体)のAM−PM特性と、これらのユニットからの出力をドハティ合成した出力のAM−PM特性を示している。
Next, AM-PM characteristics when a carrier amplifier and a peak amplifier having a GaAsFET + LD-MOSFET configuration are combined with Doherty will be described with reference to FIG. FIG. 8 is an explanatory diagram showing AM-PM characteristics of the third Doherty amplifier circuit shown in FIG.
FIG. 8 shows an AM-PM characteristic of a carrier amplifier (single unit) of GaAsFET + LD-MOSFET, an AM-PM characteristic of a peak amplifier (single unit) of GaAsFET + LD-MOSFET, and an output AM obtained by Doherty synthesis of outputs from these units. -PM characteristics are shown.

既に、キャリアアンプ及びピークアンプをLD−MOSFETで構成したドハティ増幅回路のAM−PM特性については図17を用いて説明しているが、図17と図8の特性とを比較すると、ユニット内にGaAsFETを備えた図8の特性では、キャリアアンプ、ピークアンプ共に高出力まで位相の遅れが現れず、平坦なAM−PM特性となっている。そのため、それらを合成したドハティ合成でのAM−PM特性を比較しても、図8では、合成前の特性が良好なため、高出力まで平坦なAM−PM特性が得られ、ドハティ合成出力のAM−PM特性が大いに改善されていることがわかる。   The AM-PM characteristics of the Doherty amplifier circuit in which the carrier amplifier and the peak amplifier are configured by LD-MOSFETs have already been described with reference to FIG. 17. When comparing the characteristics of FIG. 17 and FIG. In the characteristics of FIG. 8 provided with GaAsFET, the carrier amplifier and the peak amplifier have a flat AM-PM characteristic with no phase delay until high output. Therefore, even if the AM-PM characteristics in the Doherty synthesis in which they are synthesized are compared, in FIG. 8, since the characteristics before the synthesis are good, a flat AM-PM characteristic up to a high output is obtained, and the Doherty synthesized output It can be seen that the AM-PM characteristics are greatly improved.

本発明の第3の実施の形態に係るドハティ増幅回路によれば、キャリアアンプ及びピークアンプを、AM−PM特性が異なるGaAsFETとLD−MOSFETを直列に接続したユニット構成とし、ユニット内でAM−PM特性が相殺されることにより、それぞれのアンプのAM−PM特性を改善することができ、AM−PM特性の良好な信号同士をドハティ合成して、増幅器のAM−PM特性を向上させると共に歪を低減することができる効果がある。   According to the Doherty amplifier circuit according to the third embodiment of the present invention, the carrier amplifier and the peak amplifier have a unit configuration in which GaAs FETs and LD-MOSFETs having different AM-PM characteristics are connected in series. By canceling the PM characteristics, the AM-PM characteristics of each amplifier can be improved, and signals having good AM-PM characteristics are combined with each other to improve the AM-PM characteristics of the amplifier and distort the signals. There is an effect that can be reduced.

尚、ここでは、各ユニット内で、GaAsFETを前段、LD−MOSFETを後段として直列に接続したが、LD−MOSFETを前段、GaAsFETを後段としても構わない。   Here, in each unit, the GaAsFET is connected in series with the preceding stage and the LD-MOSFET is connected to the subsequent stage, but the LD-MOSFET may be connected to the preceding stage and the GaAsFET may be connected to the subsequent stage.

次に、本発明の第4の実施の形態に係るドハティ増幅回路(第4のドハティ増幅回路)について説明する。
第4のドハティ増幅回路は、LD−MOSFETドハティ増幅回路の前段に、AM−PM特性が逆特性となるGaAsFETを直列に挿入した構成であり、増幅器出力のAM−PM特性を改善するものである。
Next, a Doherty amplifier circuit (fourth Doherty amplifier circuit) according to a fourth embodiment of the present invention will be described.
The fourth Doherty amplifier circuit has a configuration in which a GaAs FET having an inverted AM-PM characteristic is inserted in series before the LD-MOSFET Doherty amplifier circuit, and improves the AM-PM characteristic of the amplifier output. .

第4のドハティ増幅回路の構成について図9を用いて説明する。図9は、第4のドハティ増幅回路の概略構成ブロック図である。
図9に示すように、第4のドハティ増幅回路は、図11に示した従来のドハティ増幅回路の電力分配器の前段に、GaAsFETを備えた構成であり、従来と同様の部分として、入力端子51と、電力分配器52と、LD−MOSFETを用いたキャリアアンプ53と、λ/4線路54と、λ/4線路55と、LD−MOSFETを用いたピークアンプ56と、ドハティ合成点57と、λ/4線路58と、出力端子59とを備え、第4のドハティ増幅回路の特徴部分として、電力分配器52の前段にGaAsFET前段部60を備えている。
ここで、GaAsFET前段部60は、後段のドハティ増幅器のAM−PM特性を打ち消す逆特性となっている。
The configuration of the fourth Doherty amplifier circuit will be described with reference to FIG. FIG. 9 is a schematic block diagram of the fourth Doherty amplifier circuit.
As shown in FIG. 9, the fourth Doherty amplifier circuit is configured to include a GaAsFET in the previous stage of the power divider of the conventional Doherty amplifier circuit shown in FIG. 51, power divider 52, carrier amplifier 53 using LD-MOSFET, λ / 4 line 54, λ / 4 line 55, peak amplifier 56 using LD-MOSFET, Doherty combining point 57, , A λ / 4 line 58, and an output terminal 59. As a characteristic part of the fourth Doherty amplifier circuit, a GaAsFET front stage 60 is provided in front of the power distributor 52.
Here, the GaAsFET front stage 60 has a reverse characteristic that cancels the AM-PM characteristic of the latter stage Doherty amplifier.

次に、第4のドハティ増幅回路のAM−PM特性について図10を用いて説明する。図10は、第4のドハティ増幅回路のAM−PM特性を示す説明図である。
図10では、GaAsFET60のAM−PM特性と、LD−MOSFETを用いたドハティ増幅回路のAM−PM特性と、当該ドハティ増幅回路の前段にGaAsFET前段部60を設けた場合のAM−PM特性を示している。
Next, AM-PM characteristics of the fourth Doherty amplifier circuit will be described with reference to FIG. FIG. 10 is an explanatory diagram showing AM-PM characteristics of the fourth Doherty amplifier circuit.
FIG. 10 shows the AM-PM characteristics of the GaAsFET 60, the AM-PM characteristics of the Doherty amplifier circuit using the LD-MOSFET, and the AM-PM characteristics when the GaAsFET front stage 60 is provided in the previous stage of the Doherty amplifier circuit. ing.

図10に示すように、LD−MOSFETを用いたドハティ増幅回路のAM−PM特性は、ピークアンプが動作を始めるレベルあたりから一旦位相が進み、その後、飽和電力まで位相は遅れていく。一方GaAsFET前段部のAM−PM特性は、出力電力の増加と共に位相が進んでいく。
そのため、GaAsFET前段部60を直列に接続した、LD−MOSFETドハティ増幅回路のAM−PM特性は、GaAsFET前段部によってドハティ増幅回路の位相遅れのAM−PM特性が打ち消されて、かなり高出力まで位相変化が小さくなっていることがわかり、AM−PM特性が改善されていることがわかる。
As shown in FIG. 10, in the AM-PM characteristic of the Doherty amplifier circuit using the LD-MOSFET, the phase is temporarily advanced from around the level at which the peak amplifier starts to operate, and then the phase is delayed to the saturation power. On the other hand, the phase of the AM-PM characteristic at the front stage of the GaAsFET advances as the output power increases.
Therefore, the AM-PM characteristic of the LD-MOSFET Doherty amplifier circuit in which the GaAsFET pre-stage unit 60 is connected in series cancels out the phase delay AM-PM characteristic of the Doherty amplifier circuit by the GaAsFET pre-stage unit, and the phase is considerably increased. It can be seen that the change is small and the AM-PM characteristics are improved.

すなわち、第4のドハティ増幅回路は、ドハティ増幅回路の、キャリアアンプとピークアンプに入力電力を分岐する分配器の前段に、当該ドハティ増幅回路で発生するAM−PM特性を補償する回路を設けたものであり、増幅器出力のAM−PM特性を改善し、歪を低減することができるものである。
尚、上記構成とは逆に、LD−MOSFETを前段部に、GaAsFETをドハティ増幅部としてもよく、この場合にも歪特性を改善できるものである。
That is, in the fourth Doherty amplifier circuit, a circuit that compensates for the AM-PM characteristic generated in the Doherty amplifier circuit is provided in the preceding stage of the distributor that branches input power to the carrier amplifier and the peak amplifier of the Doherty amplifier circuit. Therefore, the AM-PM characteristic of the amplifier output can be improved and the distortion can be reduced.
Contrary to the above configuration, the LD-MOSFET may be used as the front stage, and the GaAsFET may be used as the Doherty amplifier. In this case, the distortion characteristics can be improved.

本発明の第4の実施の形態に係るドハティ増幅回路によれば、LD−MOSFETを用いたドハティ増幅回路の前段に、AM−PM特性が、当該ドハティ増幅回路とは逆特性となるGaAsFET前段部60を設けているので、LD−MOSFETを用いたドハティ増幅回路のAM−PM特性を、GaAsFET前段部60の特性で相殺して、増幅器出力のAM−PM特性を改善し、歪を低減することができる効果がある。   According to the Doherty amplifier circuit according to the fourth embodiment of the present invention, the GaAsFET pre-stage portion in which the AM-PM characteristic is reverse to that of the Doherty amplifier circuit is provided in the front stage of the Doherty amplifier circuit using the LD-MOSFET. 60 is provided, the AM-PM characteristic of the Doherty amplifier circuit using the LD-MOSFET is offset by the characteristic of the GaAsFET front stage 60, the AM-PM characteristic of the amplifier output is improved, and the distortion is reduced. There is an effect that can.

本発明は、位相特性及び歪特性を改善することができるドハティ増幅回路に適している。   The present invention is suitable for a Doherty amplifier circuit that can improve phase characteristics and distortion characteristics.

本発明の第1の実施の形態に係るドハティ増幅回路(第1のドハティ増幅回路)の概略構成ブロック図である。1 is a schematic block diagram of a Doherty amplifier circuit (first Doherty amplifier circuit) according to a first embodiment of the present invention. 第1のドハティ増幅回路のAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic of a 1st Doherty amplifier circuit. 第2のドハティ増幅回路の構成を示す概略構成ブロック図である。It is a schematic block diagram showing a configuration of a second Doherty amplifier circuit. 第2のドハティ増幅回路におけるAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic in a 2nd Doherty amplifier circuit. 第3のドハティ増幅回路の構成を示す概略構成ブロック図である。It is a schematic block diagram which shows the structure of a 3rd Doherty amplifier circuit. 第3のドハティ増幅回路のキャリアアンプ単体(又はピークアンプ単体)におけるAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic in the carrier amplifier single-piece | unit (or peak amplifier single-piece | unit) of a 3rd Doherty amplifier circuit. 第3のドハティ増幅回路における歪補償の例を示す模式説明図である。It is a schematic explanatory drawing which shows the example of distortion compensation in the 3rd Doherty amplifier circuit. 図5に示した第3のドハティ増幅回路のAM−PM特性を示す説明図である。FIG. 6 is an explanatory diagram showing AM-PM characteristics of the third Doherty amplifier circuit shown in FIG. 5. 第4のドハティ増幅回路の概略構成ブロック図である。It is a schematic block diagram of a fourth Doherty amplifier circuit. 第4のドハティ増幅回路のAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic of a 4th Doherty amplifier circuit. 一般的なドハティ増幅回路の構成ブロック図である。It is a block diagram of a general Doherty amplifier circuit. 入力レベルが低い場合のドハティ増幅回路の接続を示す構成ブロック図である。It is a block diagram showing the connection of the Doherty amplifier circuit when the input level is low. LD−MOSFET増幅素子の出力に対する位相特性の一例を示す説明図である。It is explanatory drawing which shows an example of the phase characteristic with respect to the output of LD-MOSFET amplification element. LD−MOSFETを用いたドハティ増幅器の概略構成図である。It is a schematic block diagram of the Doherty amplifier using LD-MOSFET. 60W出力のドハティ増幅器のAM−PM特性の測定結果の例を示す説明図である。It is explanatory drawing which shows the example of the measurement result of the AM-PM characteristic of the Doherty amplifier of 60W output. LD−MOSFETで構成されたドハティ増幅器のAM−PM特性のシミュレーション結果を示す説明図である。It is explanatory drawing which shows the simulation result of the AM-PM characteristic of the Doherty amplifier comprised by LD-MOSFET. LD−MOSFETを用いたドハティ増幅回路のAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic of the Doherty amplifier circuit using LD-MOSFET. 別のLD−MOSFETのキャリアアンプ及びピークアンプのAM−PM特性と、ドハティ増幅回路のAM−PM特性を示す説明図である。It is explanatory drawing which shows the AM-PM characteristic of the carrier amplifier and peak amplifier of another LD-MOSFET, and the AM-PM characteristic of a Doherty amplifier circuit. GaAsFET増幅素子の出力に対する位相特性の一例を示す説明図である。It is explanatory drawing which shows an example of the phase characteristic with respect to the output of a GaAsFET amplification element. GaAsFETを用いたドハティ増幅器の概略構成図である。It is a schematic block diagram of the Doherty amplifier using GaAsFET. GaAsFETを用いたドハティ増幅器のAM−PM特性の例を示す説明図である。It is explanatory drawing which shows the example of the AM-PM characteristic of the Doherty amplifier using GaAsFET.

符号の説明Explanation of symbols

11,21,31,41,51,81,91…入力端子、 12,22,32,42,52,82,92…電力分配器、 13,23,33,43,53,83,93…キャリアアンプ、 14,24,34,44,54,84,94…λ/4線路、 15、25,35,45,55,85,95…λ/4線路、 16、26,36,46,56,86,96…ピークアンプ、 17,27,37,47,57,87,97…ドハティ合成点、 18,28,38,48,58,88,98…λ/4線路、 19,29,39,49,59,89,99…出力端子、 10,40,90,100…出力負荷、 60…GaAsFET前段部、 101…入力端子、 102…電力分配器、 103…キャリアアンプ、 104…入力整合回路、 105…出力整合回路、 106…λ/4線路、 107…λ/4線路、 108…ピークアンプ、 109…入力整合回路、 110…出力整合回路、 111…ドハティ合成点、 112…λ/4線路、 113…出力端子、 114…出力負荷   11, 21, 31, 41, 51, 81, 91 ... input terminal, 12, 22, 32, 42, 52, 82, 92 ... power distributor, 13, 23, 33, 43, 53, 83, 93 ... carrier Amplifier, 14, 24, 34, 44, 54, 84, 94 ... λ / 4 line, 15, 25, 35, 45, 55, 85, 95 ... λ / 4 line, 16, 26, 36, 46, 56, 86, 96 ... peak amplifier, 17, 27, 37, 47, 57, 87, 97 ... Doherty synthesis point, 18, 28, 38, 48, 58, 88, 98 ... λ / 4 line, 19, 29, 39, 49, 59, 89, 99 ... output terminal, 10, 40, 90, 100 ... output load, 60 ... GaAsFET front stage, 101 ... input terminal, 102 ... power distributor, 103 ... carrier amplifier, 104 ... input matching circuit, 105 ... Force matching circuit 106 ... λ / 4 line 107 ... λ / 4 line 108 ... Peak amplifier 109 ... Input matching circuit 110 ... Output matching circuit 111 ... Doherty combining point 112 ... λ / 4 line 113 Output terminal, 114 ... Output load

Claims (4)

低入力レベルから増幅動作を行うキャリア増幅器と、
一定の入力レベル以上で増幅動作を行うピーク増幅器と、
入力電力を前記キャリア増幅器とピーク増幅器に分岐する電力分配器と、
前記キャリア増幅器の出力と前記ピーク増幅器の出力とを合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、
前記ドハティ増幅部を複数縦続接続し、
前記縦続接続された複数のドハティ増幅部の振幅−位相特性が、互いに異なる特性であることを特徴とするドハティ増幅回路。
A carrier amplifier that performs an amplification operation from a low input level;
A peak amplifier that performs amplification operation above a certain input level; and
A power divider that branches input power into the carrier amplifier and the peak amplifier;
A Doherty amplification circuit having a Doherty amplification unit including a combining unit that combines the output of the carrier amplifier and the output of the peak amplifier;
A plurality of the Doherty amplification units are connected in cascade.
The Doherty amplifier circuit, wherein the plurality of cascade-connected Doherty amplification units have different amplitude-phase characteristics.
低入力レベルから増幅動作を行うキャリア増幅器と、
一定の入力レベル以上で増幅動作を行うピーク増幅器と、
入力電力を前記キャリア増幅器とピーク増幅器に分岐する電力分配器と、
前記キャリア増幅器の出力と前記ピーク増幅器の出力とを合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、
前記キャリア増幅器と前記ピーク増幅器とがGaAsFETで構成された第1のドハティ増幅部と、
前記キャリア増幅器と前記ピーク増幅器とがLD−MOSFETで構成された第2のドハティ増幅部とを備え、
前記第1のドハティ増幅部と前記第2のドハティ増幅部とを縦続接続したことを特徴とするドハティ増幅回路。
A carrier amplifier that performs an amplification operation from a low input level;
A peak amplifier that performs amplification operation above a certain input level; and
A power divider that branches input power into the carrier amplifier and the peak amplifier;
A Doherty amplification circuit having a Doherty amplification unit including a combining unit that combines the output of the carrier amplifier and the output of the peak amplifier;
A first Doherty amplification unit in which the carrier amplifier and the peak amplifier are composed of GaAsFETs;
The carrier amplifier and the peak amplifier comprise a second Doherty amplification unit composed of an LD-MOSFET,
A Doherty amplifier circuit, wherein the first Doherty amplifier unit and the second Doherty amplifier unit are connected in cascade.
第1のドハティ増幅部を前段に、第2のドハティ増幅部を後段にして縦続接続したことを特徴とする請求項2記載のドハティ増幅回路。   3. The Doherty amplifier circuit according to claim 2, wherein the first Doherty amplifying unit is connected in cascade, with the second Doherty amplifying unit being in the subsequent stage. 低入力レベルから増幅動作を行うキャリア増幅器と、
一定の入力レベル以上で増幅動作を行うピーク増幅器と、
入力電力を前記キャリア増幅器とピーク増幅器に分岐する電力分配器と、
前記キャリア増幅器の出力と前記ピーク増幅器の出力とを合成する合成部とを備えたドハティ増幅部を有するドハティ増幅回路であって、
前記ドハティ増幅部の前段に、前記ドハティ増幅部の振幅−位相特性を補償する回路を直列に接続したことを特徴とするドハティ増幅回路。
A carrier amplifier that performs an amplification operation from a low input level;
A peak amplifier that performs amplification operation above a certain input level; and
A power divider that branches input power into the carrier amplifier and the peak amplifier;
A Doherty amplification circuit having a Doherty amplification unit including a combining unit that combines the output of the carrier amplifier and the output of the peak amplifier;
A Doherty amplifier circuit, wherein a circuit for compensating the amplitude-phase characteristics of the Doherty amplifier unit is connected in series before the Doherty amplifier unit.
JP2008067594A 2008-03-17 2008-03-17 Doherty amplifier circuit Pending JP2008193720A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008067594A JP2008193720A (en) 2008-03-17 2008-03-17 Doherty amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008067594A JP2008193720A (en) 2008-03-17 2008-03-17 Doherty amplifier circuit

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2005195712A Division JP2007019570A (en) 2005-07-05 2005-07-05 Doherty amplifier circuit

Publications (1)

Publication Number Publication Date
JP2008193720A true JP2008193720A (en) 2008-08-21

Family

ID=39753302

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008067594A Pending JP2008193720A (en) 2008-03-17 2008-03-17 Doherty amplifier circuit

Country Status (1)

Country Link
JP (1) JP2008193720A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010125714A1 (en) * 2009-04-28 2010-11-04 パナソニック株式会社 Power amplifier
CN102170269A (en) * 2011-04-29 2011-08-31 中兴通讯股份有限公司 Power amplification device and power amplification circuit
CN102185564A (en) * 2011-04-29 2011-09-14 中兴通讯股份有限公司 Power amplifier and power amplifier circuit
WO2012079542A1 (en) * 2010-12-17 2012-06-21 华为技术有限公司 Doherty power amplifier
CN102761317A (en) * 2011-04-25 2012-10-31 株式会社东芝 Pulse electric power amplification apparatus
WO2012146014A1 (en) * 2011-04-29 2012-11-01 中兴通讯股份有限公司 Power amplifier device and power amplifier circuit
JP2014512152A (en) * 2011-04-20 2014-05-19 フリースケール セミコンダクター インコーポレイテッド Amplifier and associated integrated circuit
US8736375B2 (en) 2009-09-28 2014-05-27 Nec Corporation Doherty amplifier
JP2014217058A (en) * 2013-04-23 2014-11-17 フリースケール セミコンダクター インコーポレイテッド Amplifier using nonlinear driver

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127557A (en) * 1999-10-27 2001-05-11 Mitsubishi Electric Corp Distortion compensation circuit and method of using the same
JP2002124840A (en) * 2000-10-13 2002-04-26 Mitsubishi Electric Corp Doherty amplifier
JP2004222151A (en) * 2003-01-17 2004-08-05 Nec Corp Doherty amplifier
JP2004328313A (en) * 2003-04-24 2004-11-18 Hitachi Kokusai Electric Inc Amplifying device
JP2005117599A (en) * 2003-10-08 2005-04-28 Hiroshi Suzuki High frequency amplifier

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127557A (en) * 1999-10-27 2001-05-11 Mitsubishi Electric Corp Distortion compensation circuit and method of using the same
JP2002124840A (en) * 2000-10-13 2002-04-26 Mitsubishi Electric Corp Doherty amplifier
JP2004222151A (en) * 2003-01-17 2004-08-05 Nec Corp Doherty amplifier
JP2004328313A (en) * 2003-04-24 2004-11-18 Hitachi Kokusai Electric Inc Amplifying device
JP2005117599A (en) * 2003-10-08 2005-04-28 Hiroshi Suzuki High frequency amplifier

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010125714A1 (en) * 2009-04-28 2010-11-04 パナソニック株式会社 Power amplifier
JP5804267B2 (en) * 2009-09-28 2015-11-04 日本電気株式会社 Doherty amplifier
EP2905895A1 (en) 2009-09-28 2015-08-12 NEC Corporation Doherty amplifier
EP2905897A1 (en) 2009-09-28 2015-08-12 NEC Corporation Doherty amplifier
EP2905896A1 (en) 2009-09-28 2015-08-12 NEC Corporation Doherty amplifier
US8736375B2 (en) 2009-09-28 2014-05-27 Nec Corporation Doherty amplifier
WO2012079542A1 (en) * 2010-12-17 2012-06-21 华为技术有限公司 Doherty power amplifier
JP2014512152A (en) * 2011-04-20 2014-05-19 フリースケール セミコンダクター インコーポレイテッド Amplifier and associated integrated circuit
US9419566B2 (en) 2011-04-20 2016-08-16 Freescale Semiconductor, Inc. Amplifiers and related integrated circuits
US9941845B2 (en) 2011-04-20 2018-04-10 Nxp Usa, Inc. Amplifiers and related integrated circuits
JP2012231211A (en) * 2011-04-25 2012-11-22 Toshiba Corp Pulse power amplification device
US8581664B2 (en) 2011-04-25 2013-11-12 Kabushiki Kaisha Toshiba Pulse electric power amplification apparatus
CN102761317A (en) * 2011-04-25 2012-10-31 株式会社东芝 Pulse electric power amplification apparatus
CN102761317B (en) * 2011-04-25 2015-09-30 株式会社东芝 Pulse Power Magnification device
WO2012146015A1 (en) * 2011-04-29 2012-11-01 中兴通讯股份有限公司 Power amplifier device and power amplifier circuit
WO2012146017A1 (en) * 2011-04-29 2012-11-01 中兴通讯股份有限公司 Power amplifier device and power amplifier circuit
WO2012146014A1 (en) * 2011-04-29 2012-11-01 中兴通讯股份有限公司 Power amplifier device and power amplifier circuit
CN102185564A (en) * 2011-04-29 2011-09-14 中兴通讯股份有限公司 Power amplifier and power amplifier circuit
CN102170269A (en) * 2011-04-29 2011-08-31 中兴通讯股份有限公司 Power amplification device and power amplification circuit
JP2014217058A (en) * 2013-04-23 2014-11-17 フリースケール セミコンダクター インコーポレイテッド Amplifier using nonlinear driver

Similar Documents

Publication Publication Date Title
US10305437B2 (en) Doherty amplifier
JP2008193720A (en) Doherty amplifier circuit
US9030255B2 (en) Linearization circuit and related techniques
US7936212B2 (en) Progressive power generating amplifiers
US20160173040A1 (en) N-way doherty distributed power amplifier with power tracking
US7521995B1 (en) Inverted doherty amplifier with increased off-state impedence
WO2004064247A1 (en) Doherty amplifier
JP2012500583A (en) Integrated circuit with parallel sets of transistor amplifiers with different turn-on power levels
US8400216B2 (en) 3-way Doherty power amplifier using driving amplifier
US10951172B2 (en) Linear doherty power amplifier
US8952758B2 (en) Amplifier using nonlinear drivers
EP3648343B1 (en) Doherty amplifier and amplification circuit
JP2004222151A (en) Doherty amplifier
JP5234006B2 (en) Power amplifier
JP5049562B2 (en) Power amplifier
US20090045878A1 (en) Amplifier
JP2007019570A (en) Doherty amplifier circuit
JP2006129482A (en) High efficiency amplifier
US9461596B1 (en) Doherty power amplifier with integrated pre-distortion
US20070103237A1 (en) Amplifier
EP2475094A1 (en) Doherty amplifier
JP4628175B2 (en) amplifier
JP3827130B2 (en) Feed forward amplifier
Staudinger Doherty history, principles and key developments
JP2005086447A (en) Power combining amplifier

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080704

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080704

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110301

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110628