JP2007274449A - 両面イメージスキャナ装置 - Google Patents

両面イメージスキャナ装置 Download PDF

Info

Publication number
JP2007274449A
JP2007274449A JP2006098859A JP2006098859A JP2007274449A JP 2007274449 A JP2007274449 A JP 2007274449A JP 2006098859 A JP2006098859 A JP 2006098859A JP 2006098859 A JP2006098859 A JP 2006098859A JP 2007274449 A JP2007274449 A JP 2007274449A
Authority
JP
Japan
Prior art keywords
memory
data
double
data area
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006098859A
Other languages
English (en)
Inventor
Tetsuji Hirano
哲司 平野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2006098859A priority Critical patent/JP2007274449A/ja
Publication of JP2007274449A publication Critical patent/JP2007274449A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Facsimile Image Signal Circuits (AREA)
  • Facsimile Scanning Arrangements (AREA)

Abstract

【課題】回路規模を削減し、かつ高速な処理を可能とした両面イメージスキャナ装置の提供を目的とする。
【解決手段】原稿の表面側を読み取る表面用のイメージセンサ2aおよび裏面側を読み取る裏面用のイメージセンサ2bを備え、それぞれ個別のA/D変換器3a,3bにより処理を行う両面イメージスキャナ装置において、A/D変換器3a,3bによる処理後のデータを表面用のデータ領域および裏面用のデータ領域にそれぞれ記憶する1系統のメモリ5と、このメモリ5からデータを読み出して画像処理を行う1系統の画像処理回路6と、画像処理回路6がメモリ5にアクセスするデータ領域を、所定の条件により表面用のデータ領域または裏面用のデータ領域のいずれかに切り替えるメモリ切替回路7とを備える。
【選択図】図1

Description

本発明は、両面イメージスキャナ装置等の高速な処理が要求される両面イメージスキャナ装置に関する。
従来、両面イメージスキャナ装置では、高速な処理が要求されるため、表面用および裏面用にそれぞれ個別のイメージセンサ、A/D変換器、メモリ、画像処理回路等を備えている。また、ファクシミリ等の比較的低速なスキャナ装置では、例えば、(特許文献1)に記載のように、表面用および裏面用のイメージセンサを1ラインごとに交互に切り替えて、1系統のA/D変換器や画像処理回路等で処理するものもある。
特開平9−298631号公報
両面イメージスキャナ装置のように高速な処理が要求される両面イメージスキャナ装置では、(特許文献1)のように表面用および裏面用のイメージセンサを1ラインごとに交互に切り替えて、1系統のA/D変換器で処理することは不可能であり、読み取り速度の低下を招く。
一方で、従来のように表面用と裏面用とを合わせて2系統のA/D変換器、メモリ、画像処理回路等によって処理する場合、回路規模が大きくなり、コストが高くなる。
そこで、本発明においては、回路規模を削減し、かつ高速な処理を可能とした両面イメージスキャナ装置を提供することを目的とする。
上記課題を解決するため、本発明は、原稿の表面側を読み取る表面用イメージセンサおよび裏面側を読み取る裏面用イメージセンサを備え、それぞれ個別のA/D変換器により処理を行う両面イメージスキャナ装置において、A/D変換器による処理後のデータを表面用のデータ領域および裏面用のデータ領域にそれぞれ記憶する1系統のメモリと、このメモリからデータを読み出して画像処理を行う1系統の画像処理回路と、画像処理回路がメモリにアクセスするデータ領域を、所定の条件により表面用のデータ領域または裏面用のデータ領域のいずれかに切り替えるメモリ切替回路とを備えたことを特徴とする。
本発明によれば、2系統のA/D変換器、1系統のメモリおよび1系統の画像処理回路により両面イメージスキャナ装置を構成し、回路規模を削減して、かつ高速な処理を可能とした両面イメージスキャナ装置が得られる。
本発明の請求項1の発明は、原稿の表面側を読み取る表面用イメージセンサおよび裏面側を読み取る裏面用イメージセンサを備え、それぞれ個別のA/D変換器により処理を行う両面イメージスキャナ装置において、A/D変換器による処理後のデータを表面用のデータ領域および裏面用のデータ領域にそれぞれ記憶する1系統のメモリと、このメモリからデータを読み出して画像処理を行う1系統の画像処理回路と、画像処理回路がメモリにアクセスするデータ領域を、所定の条件により表面用のデータ領域または裏面用のデータ領域のいずれかに切り替えるメモリ切替回路とを備えた両面イメージスキャナ装置である。本発明によれば、表面用および裏面用のイメージセンサにより読み取った信号をそれぞれ個別のA/D変換器により高速に処理して1系統のメモリの表面用のデータ領域および裏面用のデータ領域にそれぞれ書き込み、1系統の画像処理回路がこのメモリからデータを読み出して画像処理を行う際に、メモリにアクセスするデータ領域を、所定の条件により表面用のデータ領域または裏面用のデータ領域のいずれかに切り替える。これにより、2系統のA/D変換器、1系統のメモリおよび1系統の画像処理回路により両面イメージスキャナ装置を構成し、回路規模を削減して、かつ高速な処理を可能とした両面イメージスキャナ装置が得られる。
本発明の請求項2の発明は、メモリ切替回路が、予め設定されたライン数ごとに切り替えるものである両面イメージスキャナ装置であり、表面用および裏面用のイメージセンサにより読み取った信号をそれぞれ個別のA/D変換器により高速に処理して1系統のメモリの表面用のデータ領域および裏面用のデータ領域にそれぞれ書き込み、1系統の画像処理回路がこのメモリからデータを読み出して画像処理を行う際に、メモリにアクセスするデータ領域を、予め設定されたライン数ごとに表面用のデータ領域または裏面用のデータ領域のいずれかに切り替える。これにより、2系統のA/D変換器、1系統のメモリおよび1系統の画像処理回路により両面イメージスキャナ装置を構成し、回路規模を削減して、かつ高速な処理を可能とした両面イメージスキャナ装置が得られる。
本発明の請求項3の発明は、メモリ切替回路が、データバッファのフルまたはエンプティに応じて切り替えるものである両面イメージスキャナ装置であり、表面用および裏面用のイメージセンサにより読み取った信号をそれぞれ個別のA/D変換器により高速に処理して1系統のメモリの表面用のデータ領域および裏面用のデータ領域にそれぞれ書き込み、1系統の画像処理回路がこのメモリからデータを読み出して画像処理を行う際に、メモリにアクセスするデータ領域を、データバッファのフルまたはエンプティに応じて表面用のデータ領域または裏面用のデータ領域のいずれかに切り替える。これにより、2系統のA/D変換器、1系統のメモリおよび1系統の画像処理回路により両面イメージスキャナ装置を構成し、回路規模を削減して、かつ高速な処理を可能とした両面イメージスキャナ装置が得られる。
以下、本発明の実施の形態について、図面を参照して説明する。
図1は本発明の実施の形態における両面イメージスキャナ装置のブロック構成図、図2は図1の補正回路、メモリ、画像処理回路および出力I/F回路の関係を示すブロック図である。
図1において、本発明の実施の形態における両面イメージスキャナ装置1は、原稿の表面側をカラーにより読み取る表面用のイメージセンサ2aと、原稿の裏面側をカラーにより読み取る裏面用のイメージセンサ2bと、表面用のイメージセンサ2aにより読み取った信号をA/D変換する表面用のA/D変換器3aと、裏面用のイメージセンサ2bにより読み取った信号をA/D変換する裏面用のA/D変換器3bと、表面用のA/D変換器3aによる処理後のデータの補正処理を行う表面用の補正回路4aと、裏面用のA/D変換器3bによる処理後のデータの補正処理を行う裏面用の補正回路4bと、補正回路4a,4bによる処理後のデータを記憶するメモリ5と、メモリ5からデータを読み出して画像処理を行う画像処理回路6と、画像処理回路6がメモリ5にアクセスするデータ領域を切り替えるメモリ切替回路7と、メモリ5のデータをホストコンピュータ(PC)10等へ出力するための出力I/F回路8とを備える。
イメージセンサ2a,2bは、CCD(電荷結合素子)イメージセンサやCIS(接触型イメージセンサ)等により構成される。A/D変換器3a,3bは、サンプル&ホールド回路やその他のアナログ処理回路等により構成され、デジタル変換後のデータを出力するものである。補正回路4a,4bは、デジタル変換後のデータの補正処理を行うものであり、図2に示すように、それぞれ表面のデータおよび裏面のデータのシェーディング処理を行うシェーディング補正手段4a−1,4b−1等により構成される。
メモリ5は、1系統のメモリであり、図2に示すように、表面用および裏面用のそれぞれのデータ領域として、ライン補正処理に用いられるデータを一次記憶するライン補正バッファ5−1a,5−1b、カラー画像処理後のデータを一次記憶するカラー/グレーバッファ5−2a,5−2b、2値画像処理に用いられるデータを一次記憶する2値入力グレーバッファ5−3a,5−3b、2値画像処理後のデータを一時記憶する2値バッファ5−4a,5−4b、圧縮(符号化)処理に用いられるデータを一次記憶する圧縮入力バッファ5−5a,5−5bや圧縮処理後のデータを一次記憶する圧縮コードバッファ5−6a,5−6b等が確保されている。
メモリ切替回路7は、画像処理回路6がメモリ5にアクセスするデータ領域を、所定の条件により上記表面用のデータ領域または裏面用のデータ領域のいずれかに切り替えるものである。切り替えの条件としては、予め設定されたライン数ごとに切り替えたり、データバッファのフルまたはエンプティに応じて切り替えたりする。また、本実施の形態における両面イメージスキャナ装置1では、表裏面のイメージセンサ2a,2bのギャップを吸収するために切り替え遅延ライン数を設定しておき、メモリ切替回路7によってこの設定された遅延ライン数を考慮した切り替えを行わせることが可能である。
画像処理回路6は、メモリ切替回路7により切り替えられたメモリ5のデータ領域にアクセスしてデータを読み出し、各種画像処理を行うものであり、図2に示すように、1ラインごとに補正を行うライン補正処理手段6−1、カラー画像に対して各種処理を行うカラー画像処理手段6−2、2値化処理を行う2値画像処理手段6−3やJPEG(Joint Photographic Experts Group)やTIFF(Tagged Image File Format)等のフォーマットへ圧縮(符号化)する圧縮(符号化)手段6−4等により構成される。
ライン補正処理手段6−1は、メモリ切替回路7によって切り替えられたライン補正バッファ5−1aまたはライン補正バッファ5−1bから表面または裏面のデータを読み出してライン補正処理を行い、それぞれ2値入力グレーバッファ5−3a,5−3bへ格納するとともに、カラー画像処理手段6−2へデータを渡すものである。なお、ライン補正バッファ5−1a,5−1bには、それぞれイメージセンサ2a,2bによって読み取られ、A/D変換器3a,3bおよび補正回路4a,4bにより処理された後のデータが格納されている。
カラー画像処理手段6−2は、ライン補正処理手段6−1により渡された表面または裏面のデータを処理した後、メモリ切替回路7によって切り替えられたカラー/グレーバッファ5−2aまたはカラー/グレーバッファ5−2b、および、圧縮入力バッファ5−5aまたは圧縮入力バッファ5−5bへそれぞれ格納する。
2値画像処理手段6−3は、メモリ切替回路7によって切り替えられた2値入力グレーバッファ5−3aまたは2値入力グレーバッファ5−3bから表面または裏面のデータを読み出し、処理した後、メモリ切替回路7によって切り替えられた2値バッファ5−4aまたは2値バッファ5−4bへそれぞれ格納する。
圧縮手段6−4は、メモリ切替回路7によって切り替えられた圧縮入力バッファ5−5aまたは圧縮入力バッファ5−5bから表面または裏面のデータを読み出し、処理した後、メモリ切替回路7によって切り替えられた圧縮コードバッファ5−6aまたは圧縮コードバッファ5−6bへそれぞれ格納する。
上記のように、本実施の形態における両面イメージスキャナ装置1では、表面用および裏面用のイメージセンサ2a,2bにより読み取った信号をそれぞれ個別のA/D変換器3a,3bおよび補正回路4a,4bにより高速に処理して1系統のメモリ5の表面用のデータ領域および裏面用のデータ領域にそれぞれ書き込み、1系統の画像処理回路6がこのメモリ5からデータを読み出して画像処理を行う際に、メモリ5にアクセスするデータ領域を、所定の条件により表面用のデータ領域または裏面用のデータ領域のいずれかに切り替える。これにより、本実施の形態における両面イメージスキャナ装置1では、2系統のA/D変換器3a,3bおよび補正回路4a,4b、並びに、1系統のメモリ5および画像処理回路6により高速な処理を可能とすることができ、回路規模を削減して、低コストの両面イメージスキャナ装置1を実現できる。
本発明は、両面イメージスキャナ装置等の高速な処理が要求される両面イメージスキャナ装置として有用である。特に、本発明は、回路規模を削減し、かつ高速な処理を可能とした両面イメージスキャナ装置として好適である。
本発明の実施の形態における両面イメージスキャナ装置のブロック構成図 図1の補正回路、メモリ、画像処理回路および出力I/F回路の関係を示すブロック図
符号の説明
1 両面イメージスキャナ装置
2a,2b イメージセンサ
3a,3b A/D変換器
4a,4b 補正回路
4a−1,4b−1 シェーディング補正手段
5 メモリ
5−1a,5−1b ライン補正バッファ
5−2a,5−2b カラー/グレーバッファ
5−3a,5−3b 2値入力グレーバッファ
5−4a,5−4b 2値バッファ
5−5a,5−5b 圧縮入力バッファ
5−6a,5−6b 圧縮コードバッファ
6 画像処理回路
6−1 ライン補正処理手段
6−2 カラー画像処理手段
6−3 2値画像処理手段
6−4 圧縮(符号化)手段
7 メモリ切替回路
8 出力I/F回路
10 ホストコンピュータ(PC)

Claims (3)

  1. 原稿の表面側を読み取る表面用イメージセンサおよび裏面側を読み取る裏面用イメージセンサを備え、それぞれ個別のA/D変換器により処理を行う両面イメージスキャナ装置において、
    前記A/D変換器による処理後のデータを表面用のデータ領域および裏面用のデータ領域にそれぞれ記憶する1系統のメモリと、
    このメモリから前記データを読み出して画像処理を行う1系統の画像処理回路と、
    前記画像処理回路が前記メモリにアクセスするデータ領域を、所定の条件により前記表面用のデータ領域または裏面用のデータ領域のいずれかに切り替えるメモリ切替回路とを備えたことを特徴とする両面イメージスキャナ装置。
  2. 前記メモリ切替回路は、予め設定されたライン数ごとに切り替えるものであることを特徴とする請求項1記載の両面イメージスキャナ装置。
  3. 前記メモリ切替回路は、データバッファのフルまたはエンプティに応じて切り替えるものであることを特徴とする請求項1記載の両面イメージスキャナ装置。
JP2006098859A 2006-03-31 2006-03-31 両面イメージスキャナ装置 Pending JP2007274449A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006098859A JP2007274449A (ja) 2006-03-31 2006-03-31 両面イメージスキャナ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006098859A JP2007274449A (ja) 2006-03-31 2006-03-31 両面イメージスキャナ装置

Publications (1)

Publication Number Publication Date
JP2007274449A true JP2007274449A (ja) 2007-10-18

Family

ID=38676768

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006098859A Pending JP2007274449A (ja) 2006-03-31 2006-03-31 両面イメージスキャナ装置

Country Status (1)

Country Link
JP (1) JP2007274449A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010034751A (ja) * 2008-07-28 2010-02-12 Ricoh Co Ltd 画像読取装置、並びにそれを備えた画像蓄積装置及び画像形成装置
US20110075227A1 (en) * 2009-09-30 2011-03-31 Brother Kogyo Kabushiki Kaisha Image scanning device
JP2011160337A (ja) * 2010-02-03 2011-08-18 Brother Industries Ltd 画像読取装置
JP2011211594A (ja) * 2010-03-30 2011-10-20 Brother Industries Ltd 画像読取装置
JP2013197984A (ja) * 2012-03-21 2013-09-30 Brother Ind Ltd Jpeg圧縮装置、画像読取装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010034751A (ja) * 2008-07-28 2010-02-12 Ricoh Co Ltd 画像読取装置、並びにそれを備えた画像蓄積装置及び画像形成装置
US20110075227A1 (en) * 2009-09-30 2011-03-31 Brother Kogyo Kabushiki Kaisha Image scanning device
JP2011077872A (ja) * 2009-09-30 2011-04-14 Brother Industries Ltd 画像読取装置
US8605337B2 (en) 2009-09-30 2013-12-10 Brother Kogyo Kabushiki Kaisha Image scanning device
JP2011160337A (ja) * 2010-02-03 2011-08-18 Brother Industries Ltd 画像読取装置
US8559066B2 (en) 2010-02-03 2013-10-15 Brother Kogyo Kabushiki Kaisha Image-reader selecting parameter
JP2011211594A (ja) * 2010-03-30 2011-10-20 Brother Industries Ltd 画像読取装置
US8537432B2 (en) 2010-03-30 2013-09-17 Brother Kogyo Kabushiki Kaisha Image-reader initializing setting of image process
JP2013197984A (ja) * 2012-03-21 2013-09-30 Brother Ind Ltd Jpeg圧縮装置、画像読取装置

Similar Documents

Publication Publication Date Title
JP2007274449A (ja) 両面イメージスキャナ装置
JP4245139B2 (ja) 画像処理装置
WO1998058495A1 (en) Image processor and image processing method
JP2005117668A (ja) 画像処理装置及び画像処理方法
JP2008172410A (ja) 撮像装置、画像処理装置、画像処理方法、画像処理方法のプログラム及び画像処理方法のプログラムを記録した記録媒体
JP4845826B2 (ja) 画像処理装置及び画像処理方法
JP5203692B2 (ja) 撮像方法、撮像装置及びプログラム
JP7419773B2 (ja) 画像処理装置
JP3913533B2 (ja) デジタル複写装置
JP4071809B2 (ja) 画像処理装置
JP2004320314A (ja) 画像読取装置
JP2006352451A (ja) 画像処理装置
JP3912372B2 (ja) カラー画像処理装置
JPH0844875A (ja) 符号化処理装置
JP4743110B2 (ja) データ処理装置
JP2011176651A (ja) 画像処理装置、画像処理方法、画像処理プログラム及び記録媒体
JPH08111738A (ja) ファクシミリ装置
JP5494055B2 (ja) 画像形成装置、制御方法、プログラム及び記録媒体
JPH0832814A (ja) ファクシミリ装置
JP2002057880A (ja) 画像処理装置
JPS6058628B2 (ja) フアクシミリ信号符号化方式
JP2006180161A (ja) カラー画像処理装置
JPH05330154A (ja) 画像処理装置
JPS61234167A (ja) 画像デ−タ処理方式
JP2004274280A (ja) 画像読み取りシステム及び画像読み取り装置