JP2007249063A - Video display device and video signal processor - Google Patents

Video display device and video signal processor Download PDF

Info

Publication number
JP2007249063A
JP2007249063A JP2006075450A JP2006075450A JP2007249063A JP 2007249063 A JP2007249063 A JP 2007249063A JP 2006075450 A JP2006075450 A JP 2006075450A JP 2006075450 A JP2006075450 A JP 2006075450A JP 2007249063 A JP2007249063 A JP 2007249063A
Authority
JP
Japan
Prior art keywords
correction amount
correction
light
unit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006075450A
Other languages
Japanese (ja)
Inventor
Akihiro Ota
章浩 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2006075450A priority Critical patent/JP2007249063A/en
Publication of JP2007249063A publication Critical patent/JP2007249063A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To perform correction of dynamic uniformity according to a state of an aris almost, without accompanying increase in memory capacity and data amount. <P>SOLUTION: This device comprises a light limiting section; a video display part for receiving incident light from the light limiting section; a storage part (SRAM 633) storing a 1st correction amount suitable for a 1st light-limiting state of the light limiting section and a 2nd correction amount suitable for a 2nd light-limiting state; a correction amount calculating circuit 634 for calculating a 3rd correction amount suitable for a 3rd light-limiting state between the 1st and 2nd light-limiting states by performing processing, including weighting calculations by using a coefficient α that varies with the light-limiting amounts of the light limiting section to the 1st and 2nd correction amounts; and a correction circuit 635 for performing uniformity correction on a video signal PSIN, by using the 1st correction amount, the 2nd correction amount, or the 3rd correction amount (correction amount P). <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、一般にアイリスまたは絞りと称される、光制限量のパラメータを制御する光制限部を備え、入力される映像信号レベルに応じて映像表示部に映像を表示する直視型または投射型の映像表示装置と、当該映像表示装置に用いることが可能な映像信号処理装置とに関する。   The present invention includes a light limiting unit that controls a parameter of a light limiting amount, generally referred to as an iris or a diaphragm, and is a direct view type or a projection type that displays an image on a video display unit according to an input video signal level. The present invention relates to a video display device and a video signal processing device that can be used in the video display device.

近年、表示デバイスはCRT(cathode ray tube)から急速にフラットパネルに移行しており、フラットパネルの中でも、LCD(liquid crystal display)、PDP(plasma display panel)、FED(Field Emission Device)など多様化する傾向にある。これらの表示デバイスはランプ光源からの光を透過または反射させ、あるいは、表示デバイスの画素が自発光したりする違いはあるものの、全て表示デバイスからの光を人間が映像情報としてとらえている。したがって、表示デバイスからの光の品質が映像画質に関わってくる。   In recent years, display devices have rapidly shifted from CRT (cathode ray tube) to flat panels. Among flat panels, LCD (liquid crystal display), PDP (plasma display panel), FED (Field Emission Device), etc. are diversified. Tend to. Although these display devices transmit or reflect light from a lamp light source, or there is a difference that pixels of the display device emit light by themselves, all the light from the display device is captured by a human as video information. Therefore, the quality of light from the display device is related to the image quality.

《ユニフォミティ》
このうち液晶パネルは、液晶(LCD)を画素ごとに封入し、液晶層に光源の光を透過あるいは反射させて用いられる。より詳細には、液晶層に外部からの映像信号レベルに応じた電界を印加し、その電界に応じた液晶分子の偏光を利用して階調表現を行う。
しかしながら、フラットディスプレイとして用いられる場合、液晶パネルの液晶層の厚みや光源の光量が画面内に一様ではなく、ある程度ムラのある状態になっている場合がある。つまり、液晶パネルの液晶層の厚み、液晶層(とくに液晶パネルの四隅)に加わる応力の違い、または、光源の光量が画面でばらつくと、入力される映像信号レベルと入射光量が同じ場合でも、液晶層を透過あるいは反射する光(出射光)の光量がばらつく。そして、このばらつきがある程度大きいと、映像として一様の明るさの表示を行う場合にも、目に入る映像の明るさとしてはムラが存在し、画像の一部分は明るいが一部は暗いなどのように、いわゆるユニフォミティが低い映像となる。
《Uniformity》
Among these, the liquid crystal panel is used by enclosing a liquid crystal (LCD) for each pixel and transmitting or reflecting light from a light source to the liquid crystal layer. More specifically, an electric field corresponding to an external video signal level is applied to the liquid crystal layer, and gradation expression is performed using polarization of liquid crystal molecules corresponding to the electric field.
However, when used as a flat display, the thickness of the liquid crystal layer of the liquid crystal panel and the amount of light from the light source may not be uniform in the screen and may be somewhat uneven. In other words, if the thickness of the liquid crystal layer of the liquid crystal panel, the difference in stress applied to the liquid crystal layer (especially the four corners of the liquid crystal panel), or the amount of light from the light source varies on the screen, The amount of light transmitted or reflected through the liquid crystal layer (outgoing light) varies. And if this variation is large to some extent, even when displaying a uniform brightness as an image, there is unevenness in the brightness of the image that enters the eye, such that part of the image is bright but part of it is dark In this way, the video has a low so-called uniformity.

《ユニフォミティ補正》
ディスプレイ表示にムラを取り除くため、表示デバイス自体の光学特性やパネル特性を改良してユニフォミティを向上させることが行われている。ただし、パネル特性改良は時間を要し、困難性も高いため開発コストが増加する。このため、ユニフォミティ向上を目的とした補正(以下、ユニフォミティ補正という)としての信号処理を、パネル特性改良に加えて行うことが望ましい。
《Uniformity correction》
In order to remove unevenness in display display, the optical characteristics and panel characteristics of the display device itself are improved to improve uniformity. However, improving the panel characteristics takes time and increases the development cost due to the high difficulty. For this reason, it is desirable to perform signal processing as correction for the purpose of improving uniformity (hereinafter referred to as uniformity correction) in addition to panel characteristic improvement.

ユニフォミティ補正を行う画像表示装置が知られている(たとえば特許文献1参照)。この特許文献1には、いわゆる2次元γ補正および3次元γ補正と、そのための構成が記載されている。
2次元γ補正とは、入力される映像信号の画素データの水平(x)アドレスおよび垂直(y)アドレスをアドレスデータ発生部で発生させ、その2次元アドレスに対応する表示時の画素位置に適した補正量で、上記画素データのレベル(輝度レベル)を調整するものである。これによって、表示パネルの画素位置に応じて輝度レベルが最適化され、この技術を用いると、光源からの光量ムラや液晶層の厚みムラに起因したユニフォミティの低下を改善(向上)することができる。
3次元γ補正は、上記2次元γ補正において、さらに信号レベル、すなわち各画素データの輝度レベルに応じて、補正量を変化させるものである。
なお、上記ユニフォミティ補正では、すべての画素データに対する補正量をテーブルで持っていると、そのデータ量が膨大になるため、補正データテーブルには、水平、垂直に各々所定間隔の画素ごとに補正データを保持させ、他の画素の補正量は、保持されている補正データから補間により算出する。また、3次元γ補正では、信号レベルを検出する手段を有し、信号レベルごとに補正データをテーブルに保存して、信号レベルに応じた補正データを読み出すことによって3次元補間を行う構成となっている。
An image display apparatus that performs uniformity correction is known (see, for example, Patent Document 1). This Patent Document 1 describes so-called two-dimensional γ correction and three-dimensional γ correction, and a configuration for that purpose.
The two-dimensional γ correction is suitable for the pixel position at the time of display corresponding to the two-dimensional address generated by the address data generating unit generating the horizontal (x) address and the vertical (y) address of the pixel data of the input video signal. The level (luminance level) of the pixel data is adjusted by the correction amount. As a result, the luminance level is optimized according to the pixel position of the display panel, and when this technology is used, it is possible to improve (improve) reduction in uniformity due to unevenness in the amount of light from the light source and unevenness in the thickness of the liquid crystal layer. .
In the three-dimensional γ correction, the correction amount is changed according to the signal level, that is, the luminance level of each pixel data in the two-dimensional γ correction.
In the uniformity correction, if the table has correction amounts for all the pixel data, the amount of data becomes enormous. Therefore, the correction data table includes correction data for each pixel at predetermined intervals in the horizontal and vertical directions. The correction amount of other pixels is calculated by interpolation from the stored correction data. In the three-dimensional γ correction, there is a means for detecting the signal level, and the correction data is stored in a table for each signal level, and the three-dimensional interpolation is performed by reading out the correction data corresponding to the signal level. ing.

《動的なアイリス調整》
ところで、光源と液晶パネルを有する直視型または投射型の表示装置では、表現できる明るさと暗さの比であるコントラストが液晶の特質上、低い。すなわち黒表示に際し、液晶パネルに入射する光が表示面に対し垂直の場合は液晶分子が光をほぼ完全に遮断できるが、入射角が大きい、すなわち入射光の向きがパネル面に垂直な方向から大きくずれると、当該入射光の向きと液晶分子の偏光方向とにずれが生じるため光の漏れ成分が発生する。このため黒の表示品質が悪く、これによってコントラストが低くなる。
そして、コントラストを向上させるために、光源から液晶パネルまでの光路に、アイリスまたは絞りと称されるシャッター(光制限手段)を設け、コントラストを低下させる斜めの入射光成分を減らすことを行っている。
《Dynamic iris adjustment》
By the way, in a direct-view or projection-type display device having a light source and a liquid crystal panel, the contrast, which is the ratio of brightness and darkness that can be expressed, is low due to the characteristics of the liquid crystal. That is, in the case of black display, when the light incident on the liquid crystal panel is perpendicular to the display surface, the liquid crystal molecules can block the light almost completely, but the incident angle is large, that is, the direction of the incident light is from the direction perpendicular to the panel surface. When there is a large deviation, a deviation occurs between the direction of the incident light and the polarization direction of the liquid crystal molecules, and a light leakage component is generated. For this reason, the black display quality is poor, and this lowers the contrast.
In order to improve the contrast, a shutter (light limiting means) called an iris or a diaphragm is provided in the optical path from the light source to the liquid crystal panel to reduce oblique incident light components that reduce the contrast. .

しかし、光制限手段を用いると、液晶パネルに入射する光量が減るため、表示画面が暗くなるという欠点がある。
そこで、光制限手段を用いて映像シーンの画面の明るさに応じて、動的に適切な光制限量で光源からの光を絞る技術が知られている(たとえば特許文献2参照)。
特許文献2に記載された技術を用いると、暗いシーンのときには光制限手段を絞って光量を下げることで、光量が下がった量に応じて暗い部分の、液晶分子からの光漏れに起因した微小な明るさを除くことができる。また、明るいシーンでは絞り開放として光量を絞らずに制御すると、表示画面を明るくできる。これによってコントラストを高く維持しながら、明るいシーンの画面を、より明るく保つことができる。
なお、光源としてLED(light emitting diode)や光源自体で光量を変えることができるメタルハライドランプなどを用いれば、光制限手段を用いない場合でも直接光源の光量をコントロールすることがある程度可能なため、前述したアイリスを絞るときと同様の効果を得ることができる。
However, when the light limiting means is used, the amount of light incident on the liquid crystal panel is reduced, so that the display screen becomes dark.
Thus, a technique is known in which light from a light source is dynamically reduced by an appropriate light restriction amount according to the brightness of the screen of a video scene using light restriction means (see, for example, Patent Document 2).
When the technique described in Patent Document 2 is used, in a dark scene, the light limiting means is squeezed to reduce the amount of light, so that a minute portion caused by light leakage from liquid crystal molecules in a dark portion according to the amount of light reduced. Brightness can be removed. Also, in a bright scene, the display screen can be brightened by controlling the aperture to be open without reducing the amount of light. As a result, a bright scene screen can be kept brighter while maintaining high contrast.
If an LED (light emitting diode) or a metal halide lamp that can change the amount of light with the light source itself is used as the light source, the amount of light of the light source can be controlled to some extent even without using the light limiting means. The same effect as when the iris is squeezed can be obtained.

《アイリスを動かしたときのユニフォミティ補正》
アイリスを動かしたときのユニフォミティ補正の技術が知られている(たとえば特許文献3参照)。
この技術では、投射環境の明るさなどに応じて光制限手段を絞り、その結果、液晶パネルに入射する光の角度分布の変化を伴う動作を、投影レンズのズーム位置により検出し、その検出結果に応じてユニフォミティ補正量を変更する。また、使用する投射レンズのFナンバーに応じてユニフォミティの補正量を変更する。このような使用方法では、設置環境において電源投入時などにユニフォミティを調整すればよく、状況(ズーム位置やFナンバー)に応じたユニフォミティ補正データを補正データ格納部に予め用意しておいて、使用状況確定後にある程度時間をかけて補正データを入れ替えていくことで対応することができる。
特開平11−109927号公報 特開2001−264728号公報 国際公開番号WO2004/111724 A1公報
《Uniformity correction when moving the iris》
A technique for uniformity correction when the iris is moved is known (see, for example, Patent Document 3).
In this technology, the light limiting means is narrowed down according to the brightness of the projection environment, and as a result, an operation involving a change in the angular distribution of light incident on the liquid crystal panel is detected by the zoom position of the projection lens, and the detection result Change the uniformity correction amount according to. Also, the uniformity correction amount is changed according to the F number of the projection lens to be used. In such a method of use, it is only necessary to adjust the uniformity when the power is turned on in the installation environment. Uniformity correction data corresponding to the situation (zoom position and F number) is prepared in advance in the correction data storage unit and used. This can be dealt with by replacing the correction data after taking some time after the situation is determined.
Japanese Patent Laid-Open No. 11-109927 JP 2001-264728 A International Publication Number WO2004 / 111724 A1

上記特許文献3のように、アイリス調整に応じてユニフォミティ補正量を変更する必要性は、以下の理由に因る。
光源からの光が通る光路が一様な光密度をもち、光制限手段によって遮られずに通過する光と一部遮られた光とにおいて、光路面積と光密度とで規定される光量同士が完全に比例するのであれば、アイリス調整量(光制限量)を変化させることが、ユニフォミティ補正に及ぼす影響はほとんどないと考えられる。
しかし、実際には光路中の光密度は一様ではない場合がほとんどである。したがって、アイリス調整量を変えた場合、それに応じて補正量も変更しなければ、適切なユニフォミティ補正は行えない。以下、その理由をさらに詳しく述べる。
The necessity of changing the uniformity correction amount according to the iris adjustment as in Patent Document 3 is based on the following reason.
The light path through which the light from the light source passes has a uniform light density, and in the light that passes without being blocked by the light limiting means and the partially blocked light, the light quantity defined by the light path area and the light density is If it is completely proportional, it can be considered that changing the iris adjustment amount (light limit amount) has little influence on the uniformity correction.
However, in practice, the light density in the optical path is often not uniform. Therefore, when the iris adjustment amount is changed, appropriate uniformity correction cannot be performed unless the correction amount is also changed accordingly. The reason will be described in more detail below.

光制限手段の光制限量を動かしてアイリス調整することが可能なディスプレイ装置では、光制限手段によって光源光が制限を受けない場合と、受ける場合がある。したがって、このディスプレイ装置で、パネルに対するユニフォミティ調整を行った場合、絞りを動作させていなければユニフォミティの調整が取れているが、絞りを動作させるとユニフォミティのバランスがくずれてしまう。つまり、たとえば50[%]階調の表示を行う場合に、光量100[%]に対して信号レベル50[%]で表現した50[%]階調と、光量50[%]に対して信号レベル100[%]で表現した50[%]階調では、おなじ50[%]階調でもユニフォミティのバランスは異なってしまう。
以上より、アイリス調整を行う場合、それに応じてユニフォミティ補正量も変える必要がある。
In a display device that can adjust the iris by moving the light limiting amount of the light limiting means, the light source light may or may not be limited by the light limiting means. Therefore, in this display device, when the uniformity adjustment for the panel is performed, the uniformity adjustment can be performed unless the diaphragm is operated. However, when the diaphragm is operated, the balance of uniformity is lost. That is, for example, when displaying 50 [%] gradation, a signal is output for 50 [%] gradation expressed by a signal level of 50 [%] with respect to 100 [%] of light quantity and 50 [%] of light quantity. With 50 [%] gradation expressed at level 100 [%], the balance of uniformity is different even with the same 50 [%] gradation.
From the above, when performing iris adjustment, it is necessary to change the uniformity correction amount accordingly.

このため上記特許文献3では、使用する投影レンズのズーム位置やFナンバーに応じてアイリス調整を行い、また、ズーム位置やFナンバーに応じてユニフォミティ補正量を変更することで、上記不具合を防止する。   For this reason, in Patent Document 3, iris adjustment is performed in accordance with the zoom position and F number of the projection lens used, and the uniformity correction amount is changed in accordance with the zoom position and F number to prevent the above problem. .

しかし、投影レンズのズーム位置やFナンバーごとに補正量を補正データ格納部に記憶させると、その記憶データ量が膨大となるため、大きなメモリ容量を要し、コスト増となる。また、Fナンバーのみでは補正精度が粗く、また、ズーム位置を用いる場合でもある程度離散的なステップに分けて、ズーム位置のステップごとに補正データを用意する方法が、記憶データ増大を抑制するためには現実的である。ただし、その場合に補正精度が低下することは免れ得ない。
また特許文献3の技術では、投影レンズと無関係にアイリス調整を行った場合、ユニフォミティが補正できないという不都合もある。その意味では、たとえば特許文献2に記載されているような動的なアイリス調整と、たとえば特許文献1に記載されているようなユニフォミティ補正とを組み合わせる必要がある。
However, if the correction amount is stored in the correction data storage unit for each zoom position or F-number of the projection lens, the amount of stored data becomes enormous, which requires a large memory capacity and increases costs. Further, the correction accuracy is rough with only the F number, and even when the zoom position is used, the method of preparing correction data for each step of the zoom position by dividing it into some discrete steps in order to suppress the increase in stored data. Is realistic. However, in that case, it is inevitable that the correction accuracy is lowered.
In addition, the technique disclosed in Patent Document 3 has a disadvantage that uniformity cannot be corrected when iris adjustment is performed regardless of the projection lens. In that sense, it is necessary to combine dynamic iris adjustment as described in Patent Document 2 and uniformity correction as described in Patent Document 1, for example.

しかし、そのような組み合わせに関する技術は、上記特許文献1〜3のいずれにも記載されていない。
また、この組み合わせ、すなわち上記特許文献2に記載されている技術等を用いて動的なアイリス調整を行う場合に、上記特許文献3に記載されている技術等を用いてユニフォミティ補正を行うと、次に述べるように特許文献3と同様に、メモリ容量の増大と、これに伴うコストの増大が課題となる。
動的なアイリス調整を行う場合に、このアイリス調整量に応じてユニフォミティの補正データをリアルタイムに変更する必要があるため、補正データがアイリス調整量ごとに必要となる。この場合、特許文献3における投影レンズのズーム位置と同様、すべてのアイリス調整量に対して補正データを予め用意しておくと、それを格納するメモリの容量が非常に大きくなる。
一方、メモリ容量の増大を抑制するために、アイリス調整量をある範囲のステップに分割し、そのステップごとに補正データを用意することも考えられる。
このステップの分割数が少なければ、それだけメモリ容量の増大を抑えられるが、それだけ補正精度は低くなる。これに対し、ステップの分割数を多くすると、補正精度は上がるが、メモリ容量の増大は抑えることができない。
However, the technique regarding such a combination is not described in any of the above Patent Documents 1 to 3.
In addition, when performing dynamic iris adjustment using this combination, that is, the technique described in Patent Document 2 above, and performing uniformity correction using the technique described in Patent Document 3 above, As described below, as in Patent Document 3, an increase in memory capacity and an associated increase in cost are problems.
When performing dynamic iris adjustment, it is necessary to change the uniformity correction data in real time in accordance with the iris adjustment amount. Therefore, correction data is required for each iris adjustment amount. In this case, similarly to the zoom position of the projection lens in Patent Document 3, if correction data is prepared in advance for all iris adjustment amounts, the capacity of a memory for storing the correction data becomes very large.
On the other hand, in order to suppress an increase in memory capacity, it may be possible to divide the iris adjustment amount into a range of steps and prepare correction data for each step.
If the number of divisions in this step is small, the increase in memory capacity can be suppressed, but the correction accuracy is lowered accordingly. On the other hand, when the number of steps is increased, the correction accuracy is improved, but the increase in memory capacity cannot be suppressed.

このメモリの増大に対処するには、ユニフォミティ補正を行う信号処理ICの外部に、たとえばSRAM等の汎用メモリを用意して、これを用いる方法も考えられる。信号処理ICの大規模化、それに伴う開発コストの増大に対処するためには、汎用メモリを用いるとよいからである。
しかし、この場合、補正データを外部メモリから信号処理ICのレジスタ等に読み出したり、データを入れ替えたりすることが瞬時にできない。このことは、動的にアイリス調整を行う場合に、そのアイリス調整に伴うユニフォミティ補正の応答速度の低下をもたらす。
In order to cope with this increase in memory, a method of preparing a general-purpose memory such as an SRAM outside the signal processing IC for performing uniformity correction and using the same can be considered. This is because a general-purpose memory may be used to cope with the increase in the scale of the signal processing IC and the accompanying increase in development cost.
However, in this case, the correction data cannot be instantaneously read from the external memory to the register of the signal processing IC or the data can be exchanged. This causes a decrease in the response speed of uniformity correction accompanying the iris adjustment when the iris adjustment is performed dynamically.

また、製造されたディスプレイ装置ごとに個体差があるため、出荷前の調整工程において、ディスプレイ装置ごとにアイリスとユニフォミティの調整を行って補正データを得る必要がある。
しかし、補正データが膨大であると、その調整工程に手間と時間を要し、そのことがコスト増の他の要因となる。
Further, since there are individual differences for each manufactured display device, it is necessary to obtain correction data by adjusting the iris and uniformity for each display device in an adjustment process before shipment.
However, if the correction data is enormous, the adjustment process takes time and effort, which is another factor in increasing the cost.

本発明が解決しようとする課題は、光制限部の状態(たとえば、光制限量)に応じて動的または適応的に表示映像の明るさのユニフォミティを補正することを、メモリ容量やデータ量の増大をほとんど伴うことなく行うことが可能な映像表示装置、および、その補正のために映像表示装置に搭載可能な映像信号処理装置を提供することである。   The problem to be solved by the present invention is to correct the brightness uniformity of the display image dynamically or adaptively according to the state of the light limiting unit (for example, the light limiting amount). It is an object to provide a video display device that can be performed with little increase, and a video signal processing device that can be mounted on the video display device for correction.

本発明に係る映像表示装置は、入射光を制限して出力するときの光制限量が変更可能な光制限部と、前記光制限部からの光を入射し、当該光を、入力される映像信号のレベルに応じて変調して出射する映像表示部と、前記光制限部の第1光制限状態に適している第1補正量と、第2光制限状態に適している第2補正量とを記憶している記憶部と、前記第1補正量と前記第2補正量に対し、前記光制限部の光制限量に連動して変化する係数を用いる重み付け演算を含む処理を実行することによって、前記第1光制限状態と前記第2光制限状態との間の第3光制限状態に適している第3補正量を算出する補正量算出回路と、前記映像表示部の入射光に対する出射光の一様性を高めるための、前記映像信号に対する補正を、前記第1補正量、前記第2補正量または前記第3補正量を用いて実行する補正回路とを有する。   An image display device according to the present invention includes a light limiting unit capable of changing a light limiting amount when limiting and outputting incident light, light from the light limiting unit being incident, and an image to which the light is input An image display unit that modulates and emits light according to the signal level, a first correction amount that is suitable for the first light restriction state of the light restriction unit, and a second correction amount that is suitable for the second light restriction state, And a process including a weighting operation that uses a coefficient that changes in conjunction with the light restriction amount of the light restriction unit for the first correction amount and the second correction amount. A correction amount calculation circuit for calculating a third correction amount suitable for a third light restriction state between the first light restriction state and the second light restriction state, and emitted light with respect to the incident light of the video display unit Correction for the video signal to improve the uniformity of the first correction amount and the first correction amount. And a correction circuit performed using the correction amount or the third correction amount.

本発明に係る映像信号処理装置は、光制限量が変更可能な光制限部を通過した光を入射し、当該入射した光を入力信号レベルに応じて変調する映像表示部に対し供給する映像信号を信号処理する映像信号処理装置であって、前記光制限部の第1光制限状態に適している第1補正量と、第2光制限状態に適している第2補正量とを記憶している記憶部と、前記第1補正量と前記第2補正量に対し、前記光制限部の光制限量に連動して変化する係数を用いる重み付け演算を含む処理を実行することによって、前記第1光制限状態と前記第2光制限状態との間の第3光制限状態に適している第3補正量を算出する補正量算出回路と、前記映像表示部の入射光に対する出射光の一様性を高めるための、前記映像信号に対する補正を、前記第1補正量、前記第2補正量または前記第3補正量を用いて実行する補正回路とを有する。   A video signal processing apparatus according to the present invention receives a light that has passed through a light limiting unit that can change a light limiting amount, and supplies the video signal to a video display unit that modulates the incident light according to an input signal level. A first correction amount suitable for the first light restriction state of the light restriction unit and a second correction amount suitable for the second light restriction state. And executing a process including a weighting operation using a coefficient that changes in association with the light restriction amount of the light restriction unit with respect to the first correction amount and the second correction amount. A correction amount calculation circuit for calculating a third correction amount suitable for a third light restriction state between the light restriction state and the second light restriction state; and uniformity of emitted light with respect to incident light of the image display unit Correction for the video signal to increase the first correction amount, Serial second correction amount or by using the third correction amount and a correction circuit to execute.

本発明では好適に、前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、前記補正量演算回路は、前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データと前記第2補正量の複数の補正データとを前記記憶部から読み出して、前記周辺画素ごとに前記第1補正量の補正データと前記第2補正量の補正データとを前記係数に応じた比率で混合する混合部と、前記複数の周辺画素に対応する混合後の複数の補正データから補間により、前記特定画素の前記第3補正量を求める補間部とを有する。
あるいは好適に、前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、前記補正量演算回路は、前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データを前記記憶部から読み出して、読み出した複数の補正データから補間により前記特定画素の前記第3補正量を求め、前記複数の周辺画素に対応する前記第2補正量の複数の画素データを前記記憶部から読み出して、読み出した複数の画素データから補間により前記特定画素の前記第3補正量を求める補間部と、前記補間部が求めた2つの前記第3補正量を、前記係数に応じた比率で混合して、前記補正部に出力する混合部とを有する。
Preferably, in the present invention, each of the first correction amount and the second correction amount stored in the storage unit includes correction data in a number corresponding to pixel positions at predetermined intervals of the video display unit, The correction amount calculation circuit is arranged around an address generation unit that generates an address of a corresponding pixel in response to input of pixel data of the video signal, and around a specific pixel corresponding to the input address. Reading a plurality of correction data of the first correction amount and a plurality of correction data of the second correction amount corresponding to a plurality of peripheral pixels to be corrected for the first correction amount for each of the peripheral pixels A mixing unit that mixes data and correction data of the second correction amount at a ratio according to the coefficient, and interpolation of a plurality of correction data corresponding to the plurality of peripheral pixels by the interpolation. 3 And a interpolation unit for obtaining the Seiryo.
Alternatively, preferably, each of the first correction amount and the second correction amount stored in the storage unit includes correction data in a number corresponding to pixel positions at predetermined intervals of the video display unit, and the correction The quantity calculation circuit is configured to generate an address of a corresponding pixel in response to input of pixel data of the video signal, and a plurality of pixels positioned around a specific pixel corresponding to the input address. A plurality of correction data of the first correction amount corresponding to the peripheral pixels of the first pixel is read from the storage unit, the third correction amount of the specific pixel is obtained by interpolation from the plurality of read correction data, and the plurality of peripheral pixels Interpolation that reads out a plurality of pixel data of the second correction amount corresponding to, from the storage unit, and calculates the third correction amount of the specific pixel by interpolation from the read out pixel data When the two of the third correction amount in which the interpolation portion is determined, and mixed at a ratio in accordance with the coefficient, and a mixing unit for output to the correction unit.

本発明では好適に、前記入力される映像信号から画面の明るさを算出する明るさ算出部をさらに有し、前記光制限部は、前記画面の明るさに基づいて光制限状態を前記第1光制限状態と前記第2光制限状態を上限と下限とする範囲で自動変更する機能を有する。
本発明では好適に、前記入力される映像信号から画面の明るさを算出する明るさ算出部と、前記信号処理部で求めた前記画面の明るさに基づいて、前記補正量算出回路が入力する前記映像信号のゲインを変化可能なゲイン制御部とをさらに有する。
In the present invention, it is preferable to further include a brightness calculation unit that calculates the brightness of the screen from the input video signal, and the light restriction unit sets the light restriction state based on the brightness of the screen. A function of automatically changing the light limiting state and the second light limiting state within an upper limit and a lower limit;
In the present invention, it is preferable that the correction amount calculation circuit inputs the brightness based on the brightness calculated by the signal processing unit and the brightness calculation unit that calculates the screen brightness from the input video signal. A gain control unit capable of changing a gain of the video signal;

本発明によれば、2つの補正量(第1および第2補正量)に基づきユニフォミティ補正に用いる第3補正量を算出することから、光制限部の状態(たとえば、光制限量)に応じて動的または適応的に表示映像の明るさのユニフォミティを補正することを、メモリ容量やデータ量の増大をほとんど伴うことなく行うことができる。   According to the present invention, since the third correction amount used for uniformity correction is calculated based on the two correction amounts (first and second correction amounts), it depends on the state of the light limiting unit (for example, the light limiting amount). The brightness uniformity of the display image can be corrected dynamically or adaptively with little increase in memory capacity or data amount.

以下、本発明の実施形態を説明する。
本実施形態は、アイリス(絞り)などの光制限手段とその制御部、および、ユニフォミティ補正回路をディスプレイ装置内部に持つことを前提としている。
このディスプレイ装置は、上記構成を有しているのであれば直視型か投射型かに限定されない。また、光源からの光量ムラや液晶層の厚みばらつき等がユニフォミティの低下要因になることが多いので、ランプ光源を有する液晶表示装置を例として、以下、本発明の実施形態を説明する。
ただし、他の要因、たとえば光源や表示パネルの駆動回路の特性ばらつき、液晶層以外の表示パネルの構造や特性によってユニフォミティが低下することも考えられ、本発明は、その様な場合のユニフォミティ改善に広く適用できる。したがって光源はランプに限定されずLED等であってもよいし、映像表示部は液晶パネルに限定されるものではない。
なお、以下に具体的な構成と動作について述べるが、特に本発明に関与しない部分については説明を省略している。また、光制限部は、アイリス、絞り、メカシャッター等様々な呼び方があるので、以下は、アイリスの名称で統一している。
Embodiments of the present invention will be described below.
This embodiment is premised on having a light limiting means such as an iris (aperture), its control unit, and a uniformity correction circuit inside the display device.
If this display apparatus has the said structure, it will not be limited to a direct view type or a projection type. In addition, since unevenness in the amount of light from the light source and variations in the thickness of the liquid crystal layer often cause a decrease in uniformity, embodiments of the present invention will be described below using a liquid crystal display device having a lamp light source as an example.
However, other factors such as variations in the characteristics of the light source and the drive circuit of the display panel, and the structure and characteristics of the display panel other than the liquid crystal layer may be considered to deteriorate the uniformity. The present invention improves the uniformity in such a case. Widely applicable. Therefore, the light source is not limited to a lamp but may be an LED or the like, and the video display unit is not limited to a liquid crystal panel.
Although a specific configuration and operation will be described below, a description of parts not particularly related to the present invention is omitted. In addition, since the light limiting unit has various names such as iris, aperture, and mechanical shutter, the following is unified with the name of the iris.

《構成およびその基本動作》
図1に、本実施形態の表示装置の概略的な構成を示す。
表示装置1は、表示装置本体内に、光源2、アイリス3、アイリス制御部4、映像表示部5、信号処理部(たとえば信号処理IC)6、および、これらを制御する手段としてのCPU7を有する。このうちアイリス3とアイリス制御部4が本発明の「光制限部」の具体例、信号処理部6が本発明の「映像信号処理装置」の具体例に該当する。
<Configuration and basic operation>
FIG. 1 shows a schematic configuration of the display device of the present embodiment.
The display device 1 includes a light source 2, an iris 3, an iris control unit 4, a video display unit 5, a signal processing unit (for example, a signal processing IC) 6, and a CPU 7 as a means for controlling these in the display device main body. . Among these, the iris 3 and the iris control unit 4 correspond to a specific example of the “light limiting unit” of the present invention, and the signal processing unit 6 corresponds to a specific example of the “video signal processing device” of the present invention.

光源2およびアイリス3は、不図示の照明光学系内に設けられている。光源2からは光2Aを出力し、この光2Aはアイリス3に入射される。
アイリス3は、アイリス制御部4の制御を受けて、動的に変更可能な制御量(光制限量)に応じて、入射光に対する出射光の光量を制限する。アイリス3からの光3Aは、不図示の光学部品を通って映像表示部5を照明する。
アイリス制御部4はCPU7に接続され、CPU7の制御を受けて、光制限量を変えるための駆動回路である。
映像表示部5は、表示デバイスと駆動回路を含み、駆動回路がCPU7からの制御を受けて、表示デバイスを駆動する。
信号処理部6は、外部からの映像信号PSINを入力し、ユニフォミティ補正およびゲイン調整を含む所定の処理を行う。処理後の映像信号PSOUTは、信号処理部6から映像表示部5内の駆動回路に出力される。映像表示部5は、この映像信号PSOUTに応じた映像を表示する。
The light source 2 and the iris 3 are provided in an illumination optical system (not shown). Light 2 A is output from the light source 2, and this light 2 A is incident on the iris 3.
Under the control of the iris control unit 4, the iris 3 limits the amount of outgoing light with respect to incident light according to a control amount (light limit amount) that can be dynamically changed. The light 3A from the iris 3 illuminates the video display unit 5 through an optical component (not shown).
The iris control unit 4 is connected to the CPU 7 and is a drive circuit for changing the light limit amount under the control of the CPU 7.
The video display unit 5 includes a display device and a drive circuit. The drive circuit receives control from the CPU 7 and drives the display device.
The signal processing unit 6 receives an external video signal PSIN and performs predetermined processing including uniformity correction and gain adjustment. The processed video signal PSOUT is output from the signal processing unit 6 to a drive circuit in the video display unit 5. The video display unit 5 displays a video corresponding to the video signal PSOUT.

図2に、信号処理部6の内部構成を示す。
この図2は、図1のアイリス3で光量を調節する機構をもつディスプレイ装置の信号処理ブロック図である。そして、図2は、映像信号PSINが示す画面の明るさに応じて、アイリス3の光制限量を動的に制御し、かつ、この光制限量に応じて映像信号PSINの信号ゲインとユニフォミティ補正量を動的に制御するための構成を示す。他の処理に関する部分、たとえば色調整に関する部分は図示を省略している。
FIG. 2 shows an internal configuration of the signal processing unit 6.
FIG. 2 is a signal processing block diagram of a display device having a mechanism for adjusting the amount of light by the iris 3 of FIG. FIG. 2 dynamically controls the light limit amount of the iris 3 according to the brightness of the screen indicated by the video signal PSIN, and corrects the signal gain and uniformity of the video signal PSIN according to the light limit amount. A configuration for dynamically controlling the quantity is shown. A portion relating to other processing, for example, a portion relating to color adjustment is not shown.

信号処理部6は、明るさ算出回路61、ゲイン制御回路62、ユニフォミティ制御回路63、および、CPUインターフェイス64を備える。信号処理部6は、アイリス制御部4およびCPU7とともに同期信号SYNCにて同期制御されている。
なお、明るさ算出回路61の機能、ユニフォミティ制御回路63の一部機能はCPU7が実行するプログラムおよびデータを用いたソフトウエアによっても実現可能である。ただし、CPU7の処理負担を減らすことによって動的制御の応答性を高くするには、図示のように明るさ算出回路61等をハードウエア構成とすることが望ましい場合があり、その理由から、本実施形態では明るさ算出回路61とユニフォミティ制御回路63を回路によって実現している。
The signal processing unit 6 includes a brightness calculation circuit 61, a gain control circuit 62, a uniformity control circuit 63, and a CPU interface 64. The signal processing unit 6 is synchronously controlled by the synchronization signal SYNC together with the iris control unit 4 and the CPU 7.
Note that the function of the brightness calculation circuit 61 and a part of the function of the uniformity control circuit 63 can be realized by software executed by a program executed by the CPU 7 and data. However, in order to increase the responsiveness of the dynamic control by reducing the processing load on the CPU 7, it may be desirable to make the brightness calculation circuit 61 or the like have a hardware configuration as shown in FIG. In the embodiment, the brightness calculation circuit 61 and the uniformity control circuit 63 are realized by circuits.

明るさ算出回路61は、入力される映像信号PSINに対して、映像シーンの明るさを測るために統計処理を行う。この統計処理としては、ヒストグラムから1画面(たとえば1フレーム(1F))の輝度分布を求めて、その平均値(average value)、中央値(mean value)等の分布パラメータを検出し、これを明るさ情報として出力してもよい。単純に、1Fの画素データレベルを平均してAPL(Average Picture Level)を求めて、これを映像シーンの明るさ情報として出力してもよい。また、1Fの画素データレベルを積分して、これを映像シーンの明るさ情報として出力してもよい。   The brightness calculation circuit 61 performs statistical processing on the input video signal PSIN in order to measure the brightness of the video scene. In this statistical process, a luminance distribution of one screen (for example, one frame (1F)) is obtained from a histogram, and distribution parameters such as an average value and a median value are detected, and this is brightened. It may be output as information. The pixel data level of 1F may be simply averaged to obtain APL (Average Picture Level), which may be output as the brightness information of the video scene. Alternatively, the pixel data level of 1F may be integrated and output as the brightness information of the video scene.

このようにして得られた明るさ情報は、CPUインターフェイス64を介して、CPU7に送ることが可能になっている。
なお、CPUインターフェイス64は、所定のパラレルインターフェイス規格に準拠して、CPU7と高速通信を可能にするため設けられている。CPUインターフェイス64は幾つかのレジスタを含み、CPUからのレジスタに対する並列なデータや命令の書き換えによって、他の回路、すなわち明るさ算出回路61、ゲイン制御回路62、ユニフォミティ制御回路63に対するデータ通信や制御を並列に行うことができる。
このインターフェイスに関する構成は、図示や上記説明に限定されないが、動的制御の応答性向上のためには、高速なCPUを備えるか、上記のようにシリアル通信の仕組みを用いることが望ましい。
The brightness information obtained in this way can be sent to the CPU 7 via the CPU interface 64.
The CPU interface 64 is provided to enable high-speed communication with the CPU 7 in accordance with a predetermined parallel interface standard. The CPU interface 64 includes several registers, and data communication and control with respect to other circuits, that is, the brightness calculation circuit 61, the gain control circuit 62, and the uniformity control circuit 63 by rewriting parallel data and instructions to the registers from the CPU. Can be performed in parallel.
The configuration related to this interface is not limited to the illustration and the above description, but it is desirable to provide a high-speed CPU or use a serial communication mechanism as described above in order to improve the dynamic control response.

ゲイン制御回路62は、映像信号PSINを入力し、その個々の画素データレベルを増減するゲイン調整回路である。
本実施形態において、このゲイン調整は、アイリス制御に連動して動的に行われる。その理由は後述する。
The gain control circuit 62 is a gain adjustment circuit that receives the video signal PSIN and increases or decreases the individual pixel data levels.
In this embodiment, this gain adjustment is dynamically performed in conjunction with iris control. The reason will be described later.

ユニフォミティ制御回路63は、ゲイン制御後の映像信号PSINを入力し、それに対しユニフォミティ補正を施す回路である。
本実施形態において、このユニフォミティ補正は、アイリス制御に連動して動的に行われる。その理由は後述する。
また、上述のようにアイリス制御に連動して変化する信号ゲインに対してユニフォミティ補正量が最適化される。つまり、ユニフォミティ制御回路63が行うユニフォミティ補正は、映像表示部内の2次元の画素位置と、信号レベルとに応じた輝度補正(3次元γ補正)に基づくものである。
ユニフォミティ補正後の映像信号PSOUTは、必要に応じて他の処理が施された後、図1の信号処理部6から映像表示部5に送られ、映像表示に供せられる。
The uniformity control circuit 63 is a circuit that inputs the video signal PSIN after gain control and performs uniformity correction on the video signal PSIN.
In this embodiment, this uniformity correction is dynamically performed in conjunction with iris control. The reason will be described later.
Further, the uniformity correction amount is optimized for the signal gain that changes in conjunction with the iris control as described above. That is, the uniformity correction performed by the uniformity control circuit 63 is based on luminance correction (three-dimensional γ correction) corresponding to the two-dimensional pixel position in the video display unit and the signal level.
The video signal PSOUT after the uniformity correction is subjected to other processing as necessary, and then sent from the signal processing unit 6 in FIG. 1 to the video display unit 5 to be used for video display.

図3は、ユニフォミティ制御回路63の概略構成を示すブロック図である。
ユニフォミティ制御回路63は、アドレス発生回路631、内蔵メモリである、たとえばSRAM633のメモリ領域を含むメモリコントローラ632、補正量算出回路634、および、たとえばゲインコントロールアンプからなる補正部635を含む。
FIG. 3 is a block diagram showing a schematic configuration of the uniformity control circuit 63.
Uniformity control circuit 63 includes an address generation circuit 631, a memory controller 632 including a memory area of SRAM 633, which is a built-in memory, a correction amount calculation circuit 634, and a correction unit 635 including, for example, a gain control amplifier.

アドレス発生回路631は、映像信号PSINと同期信号SYNCとを入力する。映像信号PSINは、同期信号に同期した画素データ列を含み、幾つかの画素データ列が、たとえば、図1の映像表示部5において表示される順番に配列され送られてくる。
したがって、アドレス発生回路631は、現在入力している映像信号PSINの画素データごとに、その図1の映像表示部5の表示面における画素のアドレスADRを発生できる。そして、このアドレスADRに基づいて、メモリコントローラ632が出力制御するSRAM633からの補正データが、当該アドレスADRに対応した特定画素に対応して出力され、また、補正量算出回路634によって、上記特定画素に対する補正量Pの算出が行われる。
このアドレスADRおよび映像信号PSINは、補正部635にも入力されている。このため補正部635において、アドレス発生回路631が出力したアドレスADRに対応した補正量Pを用いて、当該アドレスADRに対応した映像信号PSINの画素データに対してユニフォミティ補正のためのゲイン調整がなされる。
以上の動作は、アドレス発生回路631からアドレスADRが出力されるたびに実行される。
The address generation circuit 631 receives the video signal PSIN and the synchronization signal SYNC. The video signal PSIN includes a pixel data string synchronized with the synchronization signal, and several pixel data strings are arranged and sent in the order displayed in the video display unit 5 of FIG.
Therefore, the address generation circuit 631 can generate the pixel address ADR on the display surface of the video display unit 5 of FIG. 1 for each pixel data of the video signal PSIN currently input. Then, based on the address ADR, correction data from the SRAM 633 output-controlled by the memory controller 632 is output corresponding to the specific pixel corresponding to the address ADR, and the correction amount calculation circuit 634 outputs the specific pixel. The correction amount P is calculated with respect to.
The address ADR and the video signal PSIN are also input to the correction unit 635. For this reason, the correction unit 635 performs gain adjustment for uniformity correction on the pixel data of the video signal PSIN corresponding to the address ADR using the correction amount P corresponding to the address ADR output from the address generation circuit 631. The
The above operation is executed every time the address ADR is output from the address generation circuit 631.

メモリコントローラ632内のSRAM633には、本発明の第1補正量と第2補正量が予め記憶されている。ここで第1補正量とは、図1のアイリス3における光制限量が最大(最大絞り)のときの補正量であり、第2補正量とは、アイリス3における光制限量が最小(絞り開放)のときの補正量であるとする。
なお、第1補正量と第2補正量は、映像シーンの明るさに応じて決めることができる。その場合、第1補正量と第2補正量は、アイリス3における機械的な最大絞りの限度、機械的な最小絞り(絞り開放)の限度に必ずしも対応していなくてもよい。たとえば、第1補正量は映像シーンの明るさによらず、機械的な最大絞り時の補正量であるとし、第2補正量を、映像シーンの明るさに応じて変える制御が可能である。つまり、映像シーンの明るさ情報が、ある閾値より低くて画面が暗いときは、最小絞りの限度である第2補正量を比較的に小さく設定し、それ以外の画面が明るいときは、この第2補正量を機械的な絞り開放限度一杯にしたときの補正量とすることができる。この制御は、図2において明るさ算出回路61からの明るさ情報61AをCPU7が受け取って、その情報に基づいてCPU7がアイリス制御部4のアイリス可動範囲を制限するまたは無制限とすることによって実施できる。
この第1および第2補正量の各々が、本例では8つの補正データ(A〜H)を含み、これらがメモリコントローラ632の制御を受けたSRAM633から補正量算出回路634に読み出される。
The SRAM 633 in the memory controller 632 stores the first correction amount and the second correction amount of the present invention in advance. Here, the first correction amount is a correction amount when the light limiting amount in the iris 3 in FIG. 1 is maximum (maximum aperture), and the second correction amount is the minimum light limiting amount in the iris 3 (open aperture). ).
The first correction amount and the second correction amount can be determined according to the brightness of the video scene. In this case, the first correction amount and the second correction amount do not necessarily correspond to the mechanical maximum aperture limit and the mechanical minimum aperture (open aperture) limit in the iris 3. For example, it is possible to control the first correction amount to be the correction amount at the time of the maximum mechanical aperture regardless of the brightness of the video scene, and to change the second correction amount according to the brightness of the video scene. That is, when the brightness information of the video scene is lower than a certain threshold value and the screen is dark, the second correction amount that is the limit of the minimum aperture is set to be relatively small, and when the other screens are bright, the second correction amount is set. 2 The correction amount can be a correction amount when the mechanical aperture opening limit is full. This control can be implemented when the CPU 7 receives brightness information 61A from the brightness calculation circuit 61 in FIG. 2 and the CPU 7 limits or limits the iris movable range of the iris control unit 4 based on the information. .
Each of the first and second correction amounts includes eight correction data (A to H) in this example, and these are read from the SRAM 633 under the control of the memory controller 632 to the correction amount calculation circuit 634.

補正量算出回路634は、図示を省略するが混合部と補間部を有している。混合部と補間部が行う処理順序は、どちらを先にするかに応じて2通りある。その処理の詳細は後述する。
この処理を経て、アドレスADRに対応した特定画素の補正量Pが補正量算出回路634にて生成され、補正部635のGCAのゲイン入力に付与される。
Although not shown, the correction amount calculation circuit 634 includes a mixing unit and an interpolation unit. There are two processing orders performed by the mixing unit and the interpolating unit depending on which one is first. Details of the processing will be described later.
Through this processing, the correction amount P of the specific pixel corresponding to the address ADR is generated by the correction amount calculation circuit 634 and given to the gain input of the GCA of the correction unit 635.

補正部635は、図示を省略しているが、GCAの前段に遅延部を有している。遅延部は、アドレス発生回路631にアドレスADRを発生するための画素データが入力されてから、アドレスADRが発生し、当該アドレスADRに基づいて補正データの読み出し、補正量Pの算出が行われ、補正量Pが実際にGCAに入力されるまでの時間以上の遅延を行うものである。この時間が経過したときには、GCAの入力に補正対象の特定画素のデータと、その補正量Pとが揃うので、GCAは同期信号SYNCに同期して補正(ゲイン調整)を行うことができる。
補正後の画素データは映像信号PSOUTとして、図1の映像表示部5に送られ映像表示に供せられる。
Although not shown, the correction unit 635 has a delay unit in front of the GCA. The delay unit generates an address ADR after pixel data for generating an address ADR is input to the address generation circuit 631, reads correction data based on the address ADR, and calculates a correction amount P. This delays more than the time until the correction amount P is actually input to the GCA. When this time has elapsed, the data of the specific pixel to be corrected and the correction amount P are aligned with the input of the GCA, so that the GCA can perform correction (gain adjustment) in synchronization with the synchronization signal SYNC.
The corrected pixel data is sent as a video signal PSOUT to the video display unit 5 in FIG. 1 for video display.

《連係動作》
以上で各部の機能と併せて、その基本動作を説明したが、つぎに、アイリス、ゲインおよびユニフォミティの動的あるいは適応的な連係動作について説明する。
《Cooperation operation》
The basic operation has been described together with the function of each part. Next, the dynamic or adaptive linkage operation of iris, gain, and uniformity will be described.

図1に示すアイリス3を絞る(光制限量を大きくする)と、アイリス3からの光3Aが、光源2からの光2Aに比べて光量として減少する。この場合、ゲイン制御回路62で映像信号PSINの各画素データの信号レベルを増幅してゲインを上げ、アイリス3を絞ったことにより生じる表示映像の明るさ低下を、このゲインアップによって補償するように制御できる。この場合、信号レベルに対するノイズレベルが下がるので映像のS/N比が向上するという副次的な効果も得られる。
また、逆に、アイリス3を開放側に動かす(光制限量を小さくする)と、アイリス3からの光3Aが、光源2からの光2Aに比べて光量として多くなる。この場合、ゲイン制御回路62で映像信号PSINの各画素データの信号レベルを減衰してゲインを下げ、アイリス3を開放側に動かしたことにより生じる表示映像の明るさ増加を、このゲインダウンによって補償するように制御できる。
このような動作は、ユニフォミティ補正に与える影響を全く無視するならば、上記制御で足りる。
When the iris 3 shown in FIG. 1 is narrowed (the light restriction amount is increased), the light 3A from the iris 3 is reduced as the light amount compared to the light 2A from the light source 2. In this case, the gain control circuit 62 amplifies the signal level of each pixel data of the video signal PSIN to increase the gain, and compensates for the brightness reduction of the display video caused by narrowing the iris 3 by this gain increase. Can be controlled. In this case, since the noise level with respect to the signal level is lowered, a secondary effect that the S / N ratio of the video is improved can be obtained.
Conversely, when the iris 3 is moved to the open side (the amount of light restriction is reduced), the light 3A from the iris 3 increases as the amount of light compared to the light 2A from the light source 2. In this case, the gain control circuit 62 attenuates the signal level of each pixel data of the video signal PSIN to lower the gain, and compensates for the increase in the brightness of the display video caused by moving the iris 3 to the open side. Can be controlled.
Such an operation is sufficient if the influence on uniformity correction is completely ignored.

しかし、前述したようにユニフォミティは、アイリス3を絞ったときに向上し、開放側にしたときに低下する。しかも、その補正量の最適値がアイリス3の光制限量に応じて変化する。
一方、画面が暗いときはゲインを上げ、画面が明るいときは飽和しないようにゲインを下げる要請がある。しかも、精度の高いユニフォミティ補正を行うために3次元γ補正を行う場合、信号ゲインに応じて補正量の最適値が異なる。
However, as described above, the uniformity improves when the iris 3 is squeezed and decreases when the iris 3 is opened. Moreover, the optimum value of the correction amount changes according to the light limit amount of the iris 3.
On the other hand, there is a request to increase the gain when the screen is dark and to decrease the gain so as not to be saturated when the screen is bright. In addition, when performing three-dimensional γ correction in order to perform highly accurate uniformity correction, the optimum value of the correction amount differs depending on the signal gain.

本実施形態では、以上より3つの要素、すなわちアイリス調整量、ゲイン、ユニフォミティ補正量が密接に関係して、その3要素の最適化を瞬時に行って動的かつ適応的な制御を行う。
このため図2に示す構成において、まず、明るさ算出回路61が映像信号PSINの画面の明るさを検出し、その明るさ情報61Aを、CPUインターフェイス64を介してCPU7に送る。CPU7は、アイリス制御部4を制御し、上記明るさ情報61Aに応じて、アイリス3(図1)の可動範囲と、その可動範囲内における光制限量の値を決定する。
また、CPU7は、明るさ情報61Aに応じて、上記決定したアイリス3の光制限量において画面が暗すぎず、かつ、明るすぎないようにゲインを調整するためのゲイン制御信号7Aを、CPUインターフェイス64を介してゲイン制御回路62に送る。
さらに、CPU7は、明るさ情報61Aに応じて決定したアイリス3の光制限量範囲の上下限情報と当該範囲内における光制限量の値、ならびに、明るさ情報61Aに応じて決定したゲイン調整の情報とを含むゲイン/ユニフォミティ制御情報7Bを、CPUインターフェイス64を介してユニフォミティ制御回路63に送る。
In the present embodiment, the three elements, that is, the iris adjustment amount, the gain, and the uniformity correction amount are closely related, and dynamic and adaptive control is performed by instantaneously optimizing the three elements.
Therefore, in the configuration shown in FIG. 2, first, the brightness calculation circuit 61 detects the screen brightness of the video signal PSIN, and sends the brightness information 61 </ b> A to the CPU 7 via the CPU interface 64. The CPU 7 controls the iris control unit 4 to determine the movable range of the iris 3 (FIG. 1) and the value of the light limit amount within the movable range according to the brightness information 61A.
Further, the CPU 7 sends a gain control signal 7A for adjusting the gain so that the screen is not too dark and too bright at the determined light limit amount of the iris 3 according to the brightness information 61A. 64 to the gain control circuit 62.
Further, the CPU 7 sets the upper / lower limit information of the light limit amount range of the iris 3 determined according to the brightness information 61A, the value of the light limit amount within the range, and the gain adjustment determined according to the brightness information 61A. The gain / uniformity control information 7B including the information is sent to the uniformity control circuit 63 via the CPU interface 64.

CPU7からのゲイン制御信号7Aに基づいて、CPUインターフェイス64は最適ゲインを設定して、映像信号PSINに対するゲイン制御を行う。
また、CPU7からのゲイン/ユニフォミティ制御情報7Bに基づいて、ユニフォミティ制御回路63が、映像信号PSINに最適な補正量でユニフォミティ補正を、当該映像信号PSINに対し実行する。
以上の制御は、明るさ算出回路61が1画面分の画素データを入力するたびに、あるいは、1画面で優位差のある明るさ変動を検出するたびに動的にかつ適応的に行われる。
なお、急激な補正を防止して見た目の不自然さをなくすために、最終的なゲイン調整値、ユニフォミティ補正量を最終目標とし、ゲインやユニフォミティ補正量を目標に向かって数画面かけて徐々に変化させる制御も可能である。
Based on the gain control signal 7A from the CPU 7, the CPU interface 64 sets an optimum gain and performs gain control on the video signal PSIN.
Further, based on the gain / uniformity control information 7B from the CPU 7, the uniformity control circuit 63 performs uniformity correction on the video signal PSIN with an optimal correction amount for the video signal PSIN.
The above control is dynamically and adaptively performed every time the brightness calculation circuit 61 inputs pixel data for one screen or each time a brightness variation having a dominant difference is detected on one screen.
In order to prevent sudden correction and eliminate unnatural appearance, the final gain adjustment value and uniformity correction amount are the final targets, and the gain and uniformity correction amount are gradually increased over several screens toward the target. Control to change is also possible.

《ユニフォミティ補正量算出法》
以下、図3の補正量算出回路634が行う補正量Pの算出方法について、幾つかの方法に分けて説明する。
<Uniformity correction amount calculation method>
Hereinafter, the calculation method of the correction amount P performed by the correction amount calculation circuit 634 in FIG. 3 will be described by dividing it into several methods.

図4(A)〜図4(C)は、第1の方法を説明するための図である。これらの図は、3次元γ補正の補正データ空間を表すものであり、x方向が表示画面の水平位置、y方向がその垂直位置、z方向が信号レベルの大きさを表す。
図4(A)に絞り開放時の補正データ(第2補正量の8データ)を示し、それを符号Aa,Ba,Ca,Da,Ea,Fa,Ga,Haにより表している。図4(B)に絞り最大時の補正データ(第1補正量の8データ)を示し、それを符号Ab,Bb,Cb,Db,Eb,Fb,Gb,Hbにより表している。
絞り開放時データAa,Ba,Ca,Da,Ea,Fa,Ga,Ha、絞り最大時データAb,Bb,Cb,Db,Eb,Fb,Gb,Hbは、以下のように求められ、図3のSRAM633に予め保存されている。
FIG. 4A to FIG. 4C are diagrams for explaining the first method. These figures show a correction data space for three-dimensional γ correction, where the x direction represents the horizontal position of the display screen, the y direction represents the vertical position, and the z direction represents the magnitude of the signal level.
FIG. 4A shows correction data at the time of full aperture (eight data of the second correction amount), which are represented by symbols Aa, Ba, Ca, Da, Ea, Fa, Ga, and Ha. FIG. 4B shows correction data at the maximum aperture (eight data of the first correction amount), which are represented by symbols Ab, Bb, Cb, Db, Eb, Fb, Gb, and Hb.
The aperture-opening data Aa, Ba, Ca, Da, Ea, Fa, Ga, Ha, and the maximum aperture data Ab, Bb, Cb, Db, Eb, Fb, Gb, Hb are obtained as follows. The SRAM 633 is stored in advance.

図5(A)は、この補正データ取得時のシステム図、図5(B)は、補正データ取得ポイントを表示画面上に示す図である。この取得は、表示装置1の製品出荷前の調整工程で行われる。
図5(A)に示すシステムは、本実施形態の表示装置1と、カメラ100と、データ処理装置(たとえばPC)101とを有する。
まず、絞り開放に表示装置1を設定して、均一映像ソースを表示させる。そして、その表示映像をカメラ100にて撮影し、その撮影信号をデータ処理装置101に送って、そこでデータ処理を行う。
このデータ処理では、図5(B)のように、x方向、y方向の各々で所定間隔の画素データをサンプリングする。
このデータダンプリングを、輝度レベル(信号ゲイン)を全黒から全白までの範囲で、一定のステップで変化させながら、その範囲内のステップ数だけ繰り返す。
その結果得られたデータ群が、第1補正量の補正データである。
FIG. 5A is a system diagram when this correction data is acquired, and FIG. 5B is a diagram showing correction data acquisition points on the display screen. This acquisition is performed in an adjustment process before product shipment of the display device 1.
The system shown in FIG. 5A includes the display device 1 of the present embodiment, a camera 100, and a data processing device (for example, PC) 101.
First, the display device 1 is set to open the aperture to display a uniform video source. Then, the display image is photographed by the camera 100, and the photographing signal is sent to the data processing apparatus 101, where data processing is performed.
In this data processing, as shown in FIG. 5B, pixel data at a predetermined interval is sampled in each of the x direction and the y direction.
This data dampling is repeated for the number of steps in the range while changing the luminance level (signal gain) in a range from all black to all white in a fixed step.
The data group obtained as a result is the correction data of the first correction amount.

最大絞りに表示装置1の設定を変更し、上記と同様な操作を行って、第1補正量の補正データを取得する。
なお、絞り開放側をアイリス3の機械的開放端より絞った位置にするデータが必要な場合、その絞り値に表示装置1の設定を変更し、上記と同様な操作を行って、他の第2補正量の補正データを取得する。
このようにして得られた全黒から全白までのさまざまな輝度を有する第1補正量と第2補正量のデータ群を、各データに対応するアドレスおよび信号レベルと対応して、図3のSRAM633に格納する。
The setting of the display device 1 is changed to the maximum aperture, and the same operation as described above is performed to obtain correction data for the first correction amount.
Note that when data is required to make the aperture open side closer to the mechanical open end of the iris 3, the setting of the display device 1 is changed to the aperture value, and the same operation as described above is performed. 2. Correction data of two correction amounts are acquired.
The data groups of the first correction amount and the second correction amount having various luminances from all black to all white obtained in this way are associated with addresses and signal levels corresponding to the respective data, as shown in FIG. Store in the SRAM 633.

図4(C)は、一つの特定画素の補正値Pを得るために必要な周辺4画素の上記第1および第2補正量の各8データ、合計16の補正データを対応する対ごとに、すなわちデータAaとAb、データBaとBb、・・・の組み合わせで係数αの比で混合したときの混合後の8データを示している。特定画素の信号レベルを含む範囲の2つの信号レベルが必要であるため、必要な補正データ数は、4×2=8となっている。
図4(C)では混合後の8データを、符号Amix,Bmix,Cmix,Dmix,Emix,Fmix,Gmix,Hmixにより表している。この混合後の補正データは、次式(1)を用いて図3の補正量算出回路634内の混合部において生成される。
FIG. 4 (C) shows the 8 data of the first and second correction amounts for the four peripheral pixels necessary for obtaining the correction value P of one specific pixel, and a total of 16 correction data for each corresponding pair. That is, 8 data after mixing when the data Aa and Ab, the data Ba and Bb,... Since two signal levels in a range including the signal level of the specific pixel are necessary, the number of necessary correction data is 4 × 2 = 8.
In FIG. 4C, the eight data after mixing are represented by the symbols Amix, Bmix, Cmix, Dmix, Emix, Fmix, Gmix, and Hmix. The correction data after mixing is generated in the mixing unit in the correction amount calculation circuit 634 in FIG. 3 using the following equation (1).

Figure 2007249063
Figure 2007249063

ここで混合比を決める係数αは、図2において明るさ算出回路61からの明るさ情報61Aに基づいてCPU7とアイリス制御部4の制御により、アイリス3(図1)の光制限量が最大絞りと絞り開放の間で決定されたときの光制限量の値に連動して動的に変化する係数である。この係数αは、CPU7からユニフォミティ制御回路63に出力されるゲイン/ユニフォミティ制御情報7Bに含まれ、これを混合部が入力して用いる。   Here, the coefficient α for determining the mixing ratio is set such that the light limiting amount of the iris 3 (FIG. 1) is the maximum aperture under the control of the CPU 7 and the iris control unit 4 based on the brightness information 61A from the brightness calculation circuit 61 in FIG. And a coefficient that dynamically changes in conjunction with the value of the light limit amount determined between the aperture opening and the aperture opening. This coefficient α is included in the gain / uniformity control information 7B output from the CPU 7 to the uniformity control circuit 63, and is input to the mixing unit for use.

混合後の補正データAmix,Bmix,Cmix,Dmix,Emix,Fmix,Gmix,Hmixは、補正量算出回路634の補間部に送られ、たとえば線形補間等の所定の補間方法を用いて特定画素の補正量P(第3補正量)を求める際に用いられる。
図4(C)は線形補間の場合であり、次式(2)によって、特定画素の補正量Pが算出される。
The correction data Amix, Bmix, Cmix, Dmix, Emix, Fmix, Gmix, and Hmix after mixing are sent to the interpolation unit of the correction amount calculation circuit 634, and correction of a specific pixel is performed using a predetermined interpolation method such as linear interpolation, for example. This is used when obtaining the amount P (third correction amount).
FIG. 4C shows the case of linear interpolation, and the correction amount P of the specific pixel is calculated by the following equation (2).

Figure 2007249063
Figure 2007249063

算出された補正量Pは、図3の補正部635に送られCGAに設定される。
その後、同期信号SYNCに同期したCGAのゲイン調整によって、入力した映像信号PSINの信号レベルがユニフォミティ向上のために最適化され、映像信号PSOUTとして出力される。
以上の処理が、図3のメモリコントローラ632に入力されているアドレスADRが変更されるたびに実行され、その結果、1画面分の画素データを用いて表示した画面においてユニフォミティが補正される。
The calculated correction amount P is sent to the correction unit 635 in FIG. 3 and set in the CGA.
Thereafter, the signal level of the input video signal PSIN is optimized to improve uniformity by adjusting the gain of the CGA in synchronization with the synchronization signal SYNC, and is output as the video signal PSOUT.
The above processing is executed every time the address ADR input to the memory controller 632 in FIG. 3 is changed, and as a result, the uniformity is corrected in the screen displayed using the pixel data for one screen.

図6(A)〜図6(C)に、第2の方法の説明図を示す。これらの図では、図4(A)〜図4(C)で説明した補間データおよび係数αは同一符号で示している。それら絞り開放時データAa,Ba,Ca,Da,Ea,Fa,Ga,Haと、絞り最大時データAb,Bb,Cb,Db,Eb,Fb,Gb,Hbの取得方法および格納方法、ならびに、係数αの意味は前述したものと同じであり、ここで重複した説明は行わない。
本第2の方法は、第1の方法と混合と補間の手順を逆にしたものであり、先に補間を行い、補間後の補正データを係数αで混合する。
補間式を次式(3)に、混合式を式(4)に示す。
FIGS. 6A to 6C are explanatory diagrams of the second method. In these drawings, the interpolation data and the coefficient α described in FIGS. 4A to 4C are denoted by the same reference numerals. A method for acquiring and storing the data Aa, Ba, Ca, Da, Ea, Fa, Ga, Ha and the maximum aperture data Ab, Bb, Cb, Db, Eb, Fb, Gb, Hb, and The meaning of the coefficient α is the same as described above, and a redundant description will not be given here.
In the second method, the procedure of mixing and interpolation is reversed from that of the first method. The interpolation is performed first, and the correction data after the interpolation is mixed with the coefficient α.
The interpolation formula is shown in the following formula (3), and the mixing formula is shown in the formula (4).

Figure 2007249063
Figure 2007249063

Figure 2007249063
Figure 2007249063

《係数αについて》
以上は、アイリス3を開放状態でもなく、最大絞り状態でもない中間の状態にした場合に、絞り開放時データAa,Ba,Ca,Da,Ea,Fa,Ga,Haと、絞り最大時データAb,Bb,Cb,Db,Eb,Fb,Gb,Hbとを、係数αで混合する2つの方法を説明した。
この説明では、アイリス3の光制限量の値と係数αが1:1で線形に変化(比例)することを前提とし、その前提の下で、係数αを用いた単純な混合を行っている。しかし、アイリス3の光制限量の値と係数αが比例関係でなく非線形に対応する場合もあり得る。
この場合、比例関係を前提とした単純な混合式を用いると、補正誤差が大きくなる。
したがって、本実施形態では、非線形混合式を用いることも可能である。
<About coefficient α>
As described above, when the iris 3 is in an intermediate state that is neither in the open state nor in the maximum aperture state, data Aa, Ba, Ca, Da, Ea, Fa, Ga, Ha and aperture maximum time data Ab are set. , Bb, Cb, Db, Eb, Fb, Gb, and Hb have been described in two ways.
In this description, it is assumed that the light limiting amount value of the iris 3 and the coefficient α are linearly changed (proportional) at 1: 1, and simple mixing using the coefficient α is performed under the assumption. . However, there may be a case where the value of the light limiting amount of the iris 3 and the coefficient α are not proportional but correspond to nonlinearity.
In this case, if a simple mixing formula based on a proportional relationship is used, the correction error increases.
Therefore, in this embodiment, it is also possible to use a nonlinear mixing formula.

とくに、明るさ方向(信号レベル方向)に関しては非線形な調整値の推移が必要になる場合がある。たとえば、アイリス3を最大と最小の中間状態にした状態では、ほとんどの階調では絞り最大の時の調整値と最小の時の調整値との中間値を取ればよいが、暗い階調だけは絞り開放の調整値を用いる方が望ましいなどという場合に、明るさレベルに応じて係数αを変える事で対応することが望ましい。   In particular, there may be a case where a non-linear adjustment value transition is required with respect to the brightness direction (signal level direction). For example, in the state where the iris 3 is in the maximum and minimum intermediate state, it is sufficient to take an intermediate value between the adjustment value at the maximum aperture and the adjustment value at the minimum for most gradations, but only for the dark gradations. When it is desirable to use an adjustment value for opening the aperture, it is desirable to respond by changing the coefficient α in accordance with the brightness level.

図7に、この信号レベルに応じて係数αを多段階変化させる場合の説明図を示す。
図7では、アイリス3を開放したときの補正データaの集合(第2補正量)、アイリス3を最大まで絞ったときの補正データbの集合(第1補正量)について、補正データaとbを混合比(係数α)に関して、図2の明るさ算出回路61が検出した明るさ情報61Aに応じて、すなわち画面の明るさレベルに応じて、混合比を係数α0〜α11の12段階のいずれかに変更できることを示している。
いま仮に、明るさ方向(信号レベルの大きさを示すz方向)に12レベルの調整値を持つ場合、12個の独立した係数α0〜α11によって混合比を設定できることになる。この係数の選択では、特定画素の信号レベルに対応したものを選択し、その係数を前述した式(1)または式(4)の混合比(係数α)として用いることが望ましい。
FIG. 7 shows an explanatory diagram in the case where the coefficient α is changed in multiple stages according to the signal level.
In FIG. 7, correction data a and b for a set of correction data a (second correction amount) when the iris 3 is opened and a set of correction data b (first correction amount) when the iris 3 is reduced to the maximum. 2 in accordance with the brightness information 61A detected by the brightness calculation circuit 61 of FIG. 2, that is, according to the brightness level of the screen, the mixing ratio is selected from any of the 12 levels of coefficients α0 to α11. It shows that it can be changed.
If there are twelve levels of adjustment values in the brightness direction (z direction indicating the magnitude of the signal level), the mixing ratio can be set by twelve independent coefficients α0 to α11. In selecting the coefficient, it is desirable to select a coefficient corresponding to the signal level of the specific pixel and use the coefficient as the mixing ratio (coefficient α) in the above-described equation (1) or equation (4).

この混合方法では、アイリス開放時の補正データaのうち、全黒時の補正データを符号L0aにより、全白時の補正データを符号L11aにより、アイリス最大絞り時の補正データbのうち、全黒時の補正データを符号L0bにより、全白時の補正データを符号L11aにより、それぞれ示すとすると、12通りの信号レベルのそれぞれで混合した後の補正データL0mix,…,L11mixは、次式(5)により表すことができる。   In this mixing method, among the correction data a at the time of iris opening, the correction data at the time of all black is indicated by the symbol L0a, the correction data at the time of all white is indicated by the symbol L11a, and the correction data b at the time of maximum iris iris is all black. Assuming that the correction data at the time is indicated by the symbol L0b and the correction data at the time of all white is indicated by the symbol L11a, the correction data L0mix,..., L11mix after mixing at each of the 12 signal levels is expressed by the following equation (5 ).

Figure 2007249063

なお、この式で補正データL0mixとL11mixとの間の中間レベル(10レベル)は式を省略しているが、これらの10レベルについても同様な式によって、明るさに応じて混合比を独立に変化させた条件下で、その補正データを求めることができる。
Figure 2007249063

In this equation, the intermediate level (10 levels) between the correction data L0mix and L11mix is omitted. However, for these 10 levels, the mixing ratio is independently set according to the brightness by the same equation. Under the changed conditions, the correction data can be obtained.

また、以上の説明では第1および第2補正量を用いて混合を行う手法を示したが、さらに多くの補正量を増やしてもよい。この場合、3以上の要素の混合となり、そのために必要な係数αも2以上となる。これによって、さらに精度の高いユニフォミティ補正が可能となる。
特定画素Pが、図5でサンプリングした点にあたるときは、第1補正量Pb,第2補正量Paを、図5の段階で予め求めておいてSRAM633に保存しておき、これをそのまま用いて補正(GCAによるゲイン調整)を行ってもよい。
さらに、補間方法は線形補間に限らず、さらに高次の補間方法を用いることも可能である。
In the above description, the method of performing mixing using the first and second correction amounts has been described, but a larger amount of correction may be increased. In this case, it becomes a mixture of three or more elements, and the coefficient α required for this is also two or more. This makes it possible to perform uniformity correction with higher accuracy.
When the specific pixel P corresponds to the point sampled in FIG. 5, the first correction amount Pb and the second correction amount Pa are obtained in advance in the stage of FIG. 5, stored in the SRAM 633, and used as they are. Correction (gain adjustment by GCA) may be performed.
Furthermore, the interpolation method is not limited to linear interpolation, and higher-order interpolation methods can also be used.

また、図3の補正部635は、GCAでなく乗算器で構成してもよい。さらに、補正部635をゲイン調整ではなく、たとえば加減算器を用いたオフセット調整が可能にして、これによってユニフォミティ補正を行ってもよい。
次式(6-1)がオフセット調整時の調整式、式(6-2)がゲイン調整時の調整式である。なお、オフセット調整時の補正量Pは正負の値を持ち、ゲイン調整時の補正量Pは0より大きい正の値を持つ。
Further, the correction unit 635 in FIG. 3 may be configured by a multiplier instead of the GCA. Furthermore, the correction unit 635 may perform offset adjustment using, for example, an adder / subtracter instead of gain adjustment, thereby performing uniformity correction.
The following equation (6-1) is an adjustment equation at the time of offset adjustment, and equation (6-2) is an adjustment equation at the time of gain adjustment. The correction amount P at the time of offset adjustment has a positive / negative value, and the correction amount P at the time of gain adjustment has a positive value greater than zero.

Figure 2007249063
Figure 2007249063

本実施形態によれば、以下の利点が得られる。
これまでアイリス(絞り)を用いて動的に光量を調節する機構を用いる場合、ユニフォミティ補正処理を行っていても、アイリスの開放度合いに応じて光源からの光分布が変るために、アイリスの条件が動的に変るとそれに追従して充分にユニフォミティ補正を行うことができなかった。
本実施形態では、アイリスの開放度合いに応じて動的に補正量も変えることができ、アイリスの条件をさまざまに変えてもその条件に即して瞬時にユニフォミティ補正を適正に合わせることができ、ひいてはアイリスを用いたときの画質向上を見込むことができる。
また、状態の異なるユニフォミティ補正値を混合して用いる機能により、アイリス状態間の遷移をスムーズに行うことができる。これは、アイリスをアナログ的に多段階に開閉したときに対して、それに付随して連続的に補正値も推移することになり、視覚的に補正値が切り替わることから来る違和感が生じないで補正を行うことができる。
さらに、混合比を階調ごとに設定できる機能を持たせることにより、アイリスの開閉の程度と混合する補正状態間の差の程度が階調に対して線形に変化していなくても対応することができる。
According to this embodiment, the following advantages are obtained.
In the past, when using a mechanism that dynamically adjusts the amount of light using an iris (aperture), the light distribution from the light source changes depending on the degree of iris opening, even if uniformity correction processing is performed. When the dynamic change, the uniformity correction could not be performed sufficiently.
In the present embodiment, the correction amount can be dynamically changed according to the degree of opening of the iris, and even if the condition of the iris is changed variously, the uniformity correction can be instantaneously appropriately adjusted according to the condition, As a result, it is possible to expect an improvement in image quality when an iris is used.
Moreover, the transition between iris states can be smoothly performed by the function which uses the uniformity correction value in which states differ. This is because when the iris is opened and closed in multiple stages analogly, the correction value also changes continuously, and the correction value is corrected without causing a sense of incongruity because the correction value is switched visually. It can be performed.
Furthermore, by providing a function that allows the mixing ratio to be set for each gradation, it is possible to cope with the degree of difference between the degree of opening / closing of the iris and the correction state to be mixed does not change linearly with respect to the gradation. Can do.

本実施形態の表示装置の概略的な構成を示すブロック図である。It is a block diagram which shows the schematic structure of the display apparatus of this embodiment. 信号処理部の内部構成を示すブロック図である。It is a block diagram which shows the internal structure of a signal processing part. ユニフォミティ制御回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of a uniformity control circuit. (A)〜(C)は、第1の補正量算出方法を説明するための図である。(A)-(C) are the figures for demonstrating the 1st correction amount calculation method. (A)は補正データ取得時のシステムを示す図、(B)は取得ポイントの表示画面上位置に示す図である。(A) is a figure which shows the system at the time of correction data acquisition, (B) is a figure which shows the position on the display screen of an acquisition point. (A)〜(C)は、第2の補正量算出方法を説明するための図である。(A)-(C) are the figures for demonstrating the 2nd correction amount calculation method. 信号レベルに応じて混合係数を多段階変化させる場合の説明図である。It is explanatory drawing in the case of changing a mixing coefficient in multiple steps according to a signal level.

符号の説明Explanation of symbols

1…表示装置、2…光源、3…アイリス、4…アイリス制御部、5…映像表示部、6…信号処理部、7…CPU、7A…ゲイン制御信号、7B…ゲイン/ユニフォミティ制御情報、61…明るさ算出回路、61A…明るさ情報、62…ゲイン制御回路、63…ユニフォミティ制御回路、64…CPUインターフェイス、631…アドレス発生回路、632…メモリコントローラ、633…SRAM、634…補正量算出回路、635…補正部、PSIN,PSOUT…映像信号、ADR…アドレス、A〜H…補正データ、P…補正量、α…係数
DESCRIPTION OF SYMBOLS 1 ... Display apparatus, 2 ... Light source, 3 ... Iris, 4 ... Iris control part, 5 ... Image | video display part, 6 ... Signal processing part, 7 ... CPU, 7A ... Gain control signal, 7B ... Gain / uniformity control information, 61 ... Brightness calculation circuit 61A ... Brightness information 62 ... Gain control circuit 63 ... Uniformity control circuit 64 ... CPU interface 631 ... Address generation circuit 632 ... Memory controller 633 ... SRAM 634 ... Correction amount calculation circuit 635, correction unit, PSIN, PSOUT, video signal, ADR, address, A to H, correction data, P, correction amount, α, coefficient.

Claims (14)

入射光を制限して出力するときの光制限量が変更可能な光制限部と、
前記光制限部からの光を入射し、当該光を、入力される映像信号のレベルに応じて変調して出射する映像表示部と、
前記光制限部の第1光制限状態に適している第1補正量と、第2光制限状態に適している第2補正量とを記憶している記憶部と、
前記第1補正量と前記第2補正量に対し、前記光制限部の光制限量に連動して変化する係数を用いる重み付け演算を含む処理を実行することによって、前記第1光制限状態と前記第2光制限状態との間の第3光制限状態に適している第3補正量を算出する補正量算出回路と、
前記映像表示部の入射光に対する出射光の一様性を高めるための、前記映像信号に対する補正を、前記第1補正量、前記第2補正量または前記第3補正量を用いて実行する補正回路と、
を有する映像表示装置。
A light limiting unit capable of changing the light limiting amount when limiting and outputting incident light; and
A video display unit that receives light from the light limiting unit, modulates the light according to a level of an input video signal, and emits the light;
A storage unit storing a first correction amount suitable for the first light restriction state of the light restriction unit and a second correction amount suitable for the second light restriction state;
By executing a process including a weighting operation using a coefficient that changes in conjunction with the light restriction amount of the light restriction unit with respect to the first correction amount and the second correction amount, A correction amount calculation circuit for calculating a third correction amount suitable for the third light restriction state between the second light restriction states;
A correction circuit that performs correction on the video signal to improve uniformity of outgoing light with respect to incident light of the video display unit using the first correction amount, the second correction amount, or the third correction amount. When,
A video display device.
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、
前記補正量演算回路は、
前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、
前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データと前記第2補正量の複数の補正データとを前記記憶部から読み出して、前記周辺画素ごとに前記第1補正量の補正データと前記第2補正量の補正データとを前記係数に応じた比率で混合する混合部と、
前記複数の周辺画素に対応する混合後の複数の補正データから補間により、前記特定画素の前記第3補正量を求める補間部と、
を有する請求項1に記載の映像表示装置。
Each of the first correction amount and the second correction amount stored in the storage unit includes correction data corresponding to the number of pixel positions for each predetermined interval of the video display unit,
The correction amount calculation circuit includes:
An address generator for generating an address of a corresponding pixel in response to input of pixel data of the video signal;
The address is input, and the plurality of correction data of the first correction amount and the plurality of correction data of the second correction amount corresponding to a plurality of peripheral pixels located around a specific pixel corresponding to the input address are A mixing unit that reads from the storage unit and mixes the correction data of the first correction amount and the correction data of the second correction amount for each of the peripheral pixels at a ratio according to the coefficient;
An interpolation unit for obtaining the third correction amount of the specific pixel by interpolation from a plurality of mixed correction data corresponding to the plurality of peripheral pixels;
The video display device according to claim 1, comprising:
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、
前記補正量演算回路は、
前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、
前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データを前記記憶部から読み出して、読み出した複数の補正データから補間により前記特定画素の前記第3補正量を求め、前記複数の周辺画素に対応する前記第2補正量の複数の画素データを前記記憶部から読み出して、読み出した複数の画素データから補間により前記特定画素の前記第3補正量を求める補間部と、
前記補間部が求めた2つの前記第3補正量を、前記係数に応じた比率で混合して、前記補正部に出力する混合部と、
を有する請求項1に記載の映像表示装置。
Each of the first correction amount and the second correction amount stored in the storage unit includes correction data corresponding to the number of pixel positions for each predetermined interval of the video display unit,
The correction amount calculation circuit includes:
An address generator for generating an address of a corresponding pixel in response to input of pixel data of the video signal;
The plurality of correction data read by inputting the address, reading a plurality of correction data of the first correction amount corresponding to a plurality of peripheral pixels located around a specific pixel corresponding to the input address, from the storage unit The third correction amount of the specific pixel is obtained by interpolation from the storage unit, the plurality of pixel data of the second correction amount corresponding to the plurality of peripheral pixels are read from the storage unit, and the plurality of read pixel data are interpolated by interpolation. An interpolation unit for obtaining the third correction amount of the specific pixel;
A mixing unit that mixes the two third correction amounts obtained by the interpolation unit at a ratio according to the coefficient, and outputs the mixture to the correction unit;
The video display device according to claim 1, comprising:
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の水平、垂直の2方向と、信号レベルの大きさの方向との合計3方向について、それぞれの方向で決められた所定間隔ごとのポイント数だけ補正データを含み、
前記混合部が、前記第1補正量、前記第2補正量のそれぞれについて8ポイント分、合計16個の前記補正データを読み出して、ポイントごとに前記係数を用いた前記混合を行って前記16個の補正データから8個の補正データを生成し、
前記補間部は、前記混合部が生成した前記8個の補正データから、3次元補間によって前記補正部に出力すべき1つの前記第3補正量を求める
請求項2に記載の映像表示装置。
Each of the first correction amount and the second correction amount stored in the storage unit is in a total of three directions including two horizontal and vertical directions of the video display unit and the direction of the signal level. Includes correction data for the number of points per predetermined interval determined in each direction,
The mixing unit reads a total of 16 pieces of the correction data for 8 points for each of the first correction amount and the second correction amount, and performs the mixing using the coefficient for each point to obtain the 16 pieces. 8 correction data are generated from the correction data of
The video display device according to claim 2, wherein the interpolation unit obtains one third correction amount to be output to the correction unit by three-dimensional interpolation from the eight correction data generated by the mixing unit.
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の水平、垂直の2方向と、信号レベルの大きさの方向との合計3方向について、それぞれの方向で決められた所定間隔ごとのポイント数だけ補正データを含み、
前記補間部は、前記第1補正量、前記第2補正量のそれぞれについて8ポイント分、合計16個の前記補正データを前記記憶部から読み出して、前記第1補正量、前記第2補正量ごとに、対応する8個の補正データから3次元補間を行うことによって、前記混合部が混合すべき前記2つの第3補正量を求める
請求項3に記載の映像表示装置。
Each of the first correction amount and the second correction amount stored in the storage unit is in a total of three directions including two horizontal and vertical directions of the video display unit and the direction of the signal level. Includes correction data for the number of points per predetermined interval determined in each direction,
The interpolating unit reads a total of 16 pieces of the correction data for 8 points for each of the first correction amount and the second correction amount from the storage unit, for each of the first correction amount and the second correction amount. The video display device according to claim 3, wherein the two third correction amounts to be mixed by the mixing unit are obtained by performing three-dimensional interpolation from the corresponding eight correction data.
前記入力される映像信号から画面の明るさを算出する明るさ算出部をさらに有し、
前記光制限部は、前記画面の明るさに基づいて光制限状態を前記第1光制限状態と前記第2光制限状態を上限と下限とする範囲で自動変更する機能を有する
請求項1に記載の映像表示装置。
A brightness calculator for calculating the brightness of the screen from the input video signal;
The light limiting unit has a function of automatically changing a light limiting state within a range in which the first light limiting state and the second light limiting state are an upper limit and a lower limit based on brightness of the screen. Video display device.
前記入力される映像信号から画面の明るさを算出する明るさ算出部と、
前記信号処理部で求めた前記画面の明るさに基づいて、前記補正量算出回路が入力する前記映像信号のゲインを変化可能なゲイン制御部と、
をさらに有する請求項1に記載の映像表示装置。
A brightness calculation unit for calculating the brightness of the screen from the input video signal;
A gain control unit capable of changing a gain of the video signal input by the correction amount calculation circuit based on the brightness of the screen obtained by the signal processing unit;
The video display device according to claim 1, further comprising:
前記補正量算出回路は、大きさが異なる複数の係数から、入力される前記映像信号のレベルに応じた大きさの一の係数を選択し、選択した係数を用いて前記重み付け演算を行う
請求項1に記載の映像表示装置。
The correction amount calculation circuit selects one coefficient having a magnitude corresponding to a level of the input video signal from a plurality of coefficients having different magnitudes, and performs the weighting calculation using the selected coefficient. 2. The video display device according to 1.
前記混合部は、大きさが異なる所定数の係数から、入力される前記映像信号のレベルに応じた大きさの一の係数を選択して、選択した係数を用いて前記混合を行う
請求項2または3に記載の映像表示装置。
The mixing unit selects one coefficient having a magnitude corresponding to a level of the input video signal from a predetermined number of coefficients having different magnitudes, and performs the mixing using the selected coefficient. Or the video display device according to 3.
光制限量が変更可能な光制限部を通過した光を入射し、当該入射した光を入力信号レベルに応じて変調する映像表示部に対し供給する映像信号を信号処理する映像信号処理装置であって、
前記光制限部の第1光制限状態に適している第1補正量と、第2光制限状態に適している第2補正量とを記憶している記憶部と、
前記第1補正量と前記第2補正量に対し、前記光制限部の光制限量に連動して変化する係数を用いる重み付け演算を含む処理を実行することによって、前記第1光制限状態と前記第2光制限状態との間の第3光制限状態に適している第3補正量を算出する補正量算出回路と、
前記映像表示部の入射光に対する出射光の一様性を高めるための、前記映像信号に対する補正を、前記第1補正量、前記第2補正量または前記第3補正量を用いて実行する補正回路と、
を有する映像信号処理装置。
This is a video signal processing apparatus that performs signal processing on a video signal supplied to a video display unit that receives light that has passed through a light limiting unit that can change a light limiting amount and modulates the incident light according to an input signal level. And
A storage unit storing a first correction amount suitable for the first light restriction state of the light restriction unit and a second correction amount suitable for the second light restriction state;
By executing a process including a weighting operation using a coefficient that changes in conjunction with the light restriction amount of the light restriction unit with respect to the first correction amount and the second correction amount, A correction amount calculation circuit for calculating a third correction amount suitable for the third light restriction state between the second light restriction states;
A correction circuit that performs correction on the video signal to improve uniformity of outgoing light with respect to incident light of the video display unit using the first correction amount, the second correction amount, or the third correction amount. When,
A video signal processing apparatus.
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、
前記補正量演算回路は、
前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、
前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データと前記第2補正量の複数の補正データとを前記記憶部から読み出して、前記周辺画素ごとに前記第1補正量の補正データと前記第2補正量の補正データとを前記係数に応じた比率で混合する混合部と、
前記複数の周辺画素に対応する混合後の複数の補正データから補間により、前記特定画素の前記第3補正量を求める補間部と、
を有する請求項10に記載の映像信号処理装置。
Each of the first correction amount and the second correction amount stored in the storage unit includes correction data corresponding to the number of pixel positions for each predetermined interval of the video display unit,
The correction amount calculation circuit includes:
An address generator for generating an address of a corresponding pixel in response to input of pixel data of the video signal;
The address is input, and the plurality of correction data of the first correction amount and the plurality of correction data of the second correction amount corresponding to a plurality of peripheral pixels located around a specific pixel corresponding to the input address are A mixing unit that reads from the storage unit and mixes the correction data of the first correction amount and the correction data of the second correction amount for each of the peripheral pixels at a ratio according to the coefficient;
An interpolation unit for obtaining the third correction amount of the specific pixel by interpolation from a plurality of mixed correction data corresponding to the plurality of peripheral pixels;
The video signal processing device according to claim 10.
前記記憶部に記憶されている前記第1補正量、前記第2補正量の各々が、前記映像表示部の所定間隔ごとの画素位置に対応する数だけ補正データを含み、
前記補正量演算回路は、
前記映像信号の画素データの入力に応じて、対応する画素のアドレスを発生するアドレス発生部と、
前記アドレスを入力し、入力したアドレスに対応する特定画素の周囲に位置する複数の周辺画素に対応する前記第1補正量の複数の補正データを前記記憶部から読み出して、読み出した複数の補正データから補間により前記特定画素の前記第3補正量を求め、前記複数の周辺画素に対応する前記第2補正量の複数の画素データを前記記憶部から読み出して、読み出した複数の画素データから補間により前記特定画素の前記第3補正量を求める補間部と、
前記補間部が求めた2つの前記第3補正量を、前記係数に応じた比率で混合して、前記補正部に出力する混合部と、
を有する請求項10に記載の映像信号処理装置。
Each of the first correction amount and the second correction amount stored in the storage unit includes correction data corresponding to the number of pixel positions for each predetermined interval of the video display unit,
The correction amount calculation circuit includes:
An address generator for generating an address of a corresponding pixel in response to input of pixel data of the video signal;
The plurality of correction data read by inputting the address, reading a plurality of correction data of the first correction amount corresponding to a plurality of peripheral pixels located around a specific pixel corresponding to the input address, from the storage unit The third correction amount of the specific pixel is obtained by interpolation from the storage unit, the plurality of pixel data of the second correction amount corresponding to the plurality of peripheral pixels are read from the storage unit, and the plurality of read pixel data are interpolated by interpolation. An interpolation unit for obtaining the third correction amount of the specific pixel;
A mixing unit that mixes the two third correction amounts obtained by the interpolation unit at a ratio according to the coefficient, and outputs the mixture to the correction unit;
The video signal processing device according to claim 10.
前記入力される映像信号から画面の明るさを算出する明るさ算出部をさらに有し、
前記光制限部は、前記画面の明るさに基づいて光制限状態を前記第1光制限状態と前記第2光制限状態を上限と下限とする範囲で自動変更する機能を有する
請求項10に記載の映像信号処理装置。
A brightness calculator for calculating the brightness of the screen from the input video signal;
The said light restriction | limiting part has a function which changes automatically the light restriction | limiting state in the range which makes a said 1st light restriction | limiting state and a said 2nd light restriction | limiting state an upper limit and a minimum based on the brightness of the said screen. Video signal processing device.
前記入力される映像信号から画面の明るさを算出する明るさ算出部と、
前記信号処理部で求めた前記画面の明るさに基づいて、前記補正量算出回路が入力する前記映像信号のゲインを変化可能なゲイン制御部と、
をさらに有する請求項10に記載の映像信号処理装置。
A brightness calculation unit for calculating the brightness of the screen from the input video signal;
A gain control unit capable of changing a gain of the video signal input by the correction amount calculation circuit based on the brightness of the screen obtained by the signal processing unit;
The video signal processing apparatus according to claim 10, further comprising:
JP2006075450A 2006-03-17 2006-03-17 Video display device and video signal processor Pending JP2007249063A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006075450A JP2007249063A (en) 2006-03-17 2006-03-17 Video display device and video signal processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006075450A JP2007249063A (en) 2006-03-17 2006-03-17 Video display device and video signal processor

Publications (1)

Publication Number Publication Date
JP2007249063A true JP2007249063A (en) 2007-09-27

Family

ID=38593395

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006075450A Pending JP2007249063A (en) 2006-03-17 2006-03-17 Video display device and video signal processor

Country Status (1)

Country Link
JP (1) JP2007249063A (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11113019A (en) * 1997-09-30 1999-04-23 Sony Corp Image display device
JP2002297104A (en) * 2001-03-29 2002-10-11 Fujitsu Ltd Control circuit for performing drive compensation for high speed response for liquid crystal display device
WO2004111724A1 (en) * 2003-06-13 2004-12-23 Sony Corporation Projection type display device
CN1746764A (en) * 2004-09-08 2006-03-15 精工爱普生株式会社 Projector
JP2006106691A (en) * 2004-09-08 2006-04-20 Seiko Epson Corp Projector

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11113019A (en) * 1997-09-30 1999-04-23 Sony Corp Image display device
JP2002297104A (en) * 2001-03-29 2002-10-11 Fujitsu Ltd Control circuit for performing drive compensation for high speed response for liquid crystal display device
WO2004111724A1 (en) * 2003-06-13 2004-12-23 Sony Corporation Projection type display device
CN1746764A (en) * 2004-09-08 2006-03-15 精工爱普生株式会社 Projector
JP2006106691A (en) * 2004-09-08 2006-04-20 Seiko Epson Corp Projector

Similar Documents

Publication Publication Date Title
US8704859B2 (en) Dynamic display adjustment based on ambient conditions
US8451200B2 (en) Image processing apparatus, image processing method, display apparatus, and projection display apparatus
US8223098B2 (en) Image displaying method and image displaying apparatus
JP3719411B2 (en) Image display system, projector, program, information storage medium, and image processing method
JP5774817B2 (en) Method, apparatus and system for providing display color grading
US8446356B2 (en) Display device
US8237688B2 (en) Contrast control apparatus and contrast control method and image display
EP1486946A1 (en) Image display apparatus, image processing method, program, and recording medium
US20070097069A1 (en) Display driving circuit
JP6045355B2 (en) Image processing apparatus, microscope system, and image processing program
US20110199287A1 (en) Compensation for display device flicker
JP2009104134A (en) Adaptive control for dynamic backlight control to reduce flicker
KR100593112B1 (en) Image processing system, projector and image processing method
US20050237432A1 (en) Apparatus, method, and program for processing image
CN109256076A (en) Edge pixel display methods, system, storage equipment and display device
US20080316167A1 (en) Display driver
KR20160130005A (en) Optical compensation system and Optical compensation method thereof
JP2006284971A (en) Burning phenomenon correction method, self-light emitting apparatus, burning phenomenon correction apparatus and program
JP5585117B2 (en) Multi-display system, multi-display adjustment method and program
WO2011010357A1 (en) Diaphragm control circuit, projector device, diaphragm control program, and diaphragm control method
JP5903283B2 (en) Image processing apparatus, image display system, and image display method
JP2007249063A (en) Video display device and video signal processor
JP2001296855A (en) Picture display device and picture signal correction device
KR20010087645A (en) Apparatus for expressing screen
JP2014085377A (en) Image display system, imaging device, image display device and control method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090225

A131 Notification of reasons for refusal

Effective date: 20110830

Free format text: JAPANESE INTERMEDIATE CODE: A131

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120110