JP2007173961A - Radio receiving circuit and control method thereof - Google Patents

Radio receiving circuit and control method thereof Download PDF

Info

Publication number
JP2007173961A
JP2007173961A JP2005365179A JP2005365179A JP2007173961A JP 2007173961 A JP2007173961 A JP 2007173961A JP 2005365179 A JP2005365179 A JP 2005365179A JP 2005365179 A JP2005365179 A JP 2005365179A JP 2007173961 A JP2007173961 A JP 2007173961A
Authority
JP
Japan
Prior art keywords
circuit
amplifier
switch
voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005365179A
Other languages
Japanese (ja)
Inventor
Akihiko Hirata
明彦 枚田
Ryoichi Yamaguchi
良一 山口
Yasuhiro Sato
康博 佐藤
Tadao Nagatsuma
忠夫 永妻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2005365179A priority Critical patent/JP2007173961A/en
Publication of JP2007173961A publication Critical patent/JP2007173961A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Amplifiers (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a radio receiving circuit capable of breakage prevention of an amplifier and high-speed response. <P>SOLUTION: After serge application to the amplifier 2 is prevented, a switch SW2 is turned off. By doing this, a time constant of a circuit viewed on an output side from a power source 1 becomes small, and the response capability of an output voltage of the power source 1 becomes high for a monitor voltage or control from a feedback circuit 4 based on it. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、無線受信回路および無線受信回路の制御方法に関するものである。   The present invention relates to a radio reception circuit and a control method for the radio reception circuit.

近年では、無線通信で伝送すべきデータ量の増加に対応すべく、ミリ波を用いた無線通信システムが開発されている。例えば、非特許文献1に記載のように、60GHz帯を用い、通信速度が1.25Gbpsに達する無線通信システムも既に開発されている。   In recent years, a wireless communication system using millimeter waves has been developed to cope with an increase in the amount of data to be transmitted by wireless communication. For example, as described in Non-Patent Document 1, a wireless communication system that uses a 60 GHz band and reaches a communication speed of 1.25 Gbps has already been developed.

30GHzを超えるミリ波では降雨による減衰が大きいため、ミリ波の無線受信回路では、晴天時と降雨時で受信電力が異なる。受信電力は、無線受信回路の増幅器の増幅度に連動するので、増幅器は、受信電力の変動に応じて増幅度を自動調整するオートゲインコントロール機能をもつことが必須となっている。   In millimeter waves exceeding 30 GHz, attenuation due to rain is large. Therefore, in a millimeter wave radio reception circuit, received power differs between clear weather and rain. Since the received power is linked to the amplification degree of the amplifier of the wireless reception circuit, it is essential that the amplifier has an auto gain control function that automatically adjusts the amplification degree in accordance with fluctuations in the reception power.

具体的には、増幅器にはトランジスタが用いられ、そのトランジスタのゲート電圧あるいはドレイン電圧等を制御することにより増幅度が調整される。その際、受信電力に連動する増幅器の出力電圧がモニタされ、モニタされた電圧に応じてフィードバック回路がゲート電圧等を制御することにより、オートゲインコントロール機能の実現が可能となる。 図6は、かかる無線受信回路の回路図である。   Specifically, a transistor is used as the amplifier, and the amplification degree is adjusted by controlling the gate voltage or drain voltage of the transistor. At that time, the output voltage of the amplifier linked to the received power is monitored, and the feedback circuit controls the gate voltage and the like according to the monitored voltage, thereby realizing the auto gain control function. FIG. 6 is a circuit diagram of such a radio receiving circuit.

図6に示す無線受信回路では、使用開始前、スイッチSW1はオフになっている。使用開始の際、スイッチSW1をオンにすると、電源1の出力電圧が増幅器2の各電界効果トランジスタのゲートに印加される。   In the radio reception circuit shown in FIG. 6, the switch SW1 is turned off before the use is started. When the switch SW1 is turned on at the start of use, the output voltage of the power supply 1 is applied to the gates of the field effect transistors of the amplifier 2.

一方、図示しないアンテナが無線信号を受信し、アンテナから電気信号が増幅器2に入力すると、増幅器2は、その電気信号を電源1の出力電圧に応じた増幅度で増幅し、検波器3が、増幅後の信号に含まれるデータ信号を検出して出力する。   On the other hand, when an antenna (not shown) receives a radio signal and an electric signal is input from the antenna to the amplifier 2, the amplifier 2 amplifies the electric signal with an amplification degree according to the output voltage of the power source 1, and the detector 3 A data signal included in the amplified signal is detected and output.

受信電力が増加するときには増幅器2の出力電圧が上昇し、電圧計6はモニタ電圧を例えば上昇させる。フィードバック回路4は電源1の出力電圧を低下させ、増幅器2の各電界効果トランジスタのゲート電圧が低下し増幅器2の増幅度が低下する。その結果、増幅器2の出力電圧が減少し、受信電力が増加する前の増幅器2の出力電圧と同じになる。   When the received power increases, the output voltage of the amplifier 2 increases, and the voltmeter 6 increases the monitor voltage, for example. The feedback circuit 4 lowers the output voltage of the power source 1, the gate voltage of each field effect transistor of the amplifier 2 is lowered, and the amplification degree of the amplifier 2 is lowered. As a result, the output voltage of the amplifier 2 decreases and becomes the same as the output voltage of the amplifier 2 before the reception power increases.

受信電力が逆に減少するときには増幅器2の出力電圧が低下し、電圧計6はモニタ電圧を低下させる。フィードバック回路4は電源1の出力電圧を上昇させ、増幅器2の各電界効果トランジスタのゲート電圧が上昇し増幅器2の増幅度が高くなる。その結果、増幅器2の出力電圧が増加し、受信電力が減少する前の増幅器2の出力電圧と同じになる。   Conversely, when the received power decreases, the output voltage of the amplifier 2 decreases, and the voltmeter 6 decreases the monitor voltage. The feedback circuit 4 raises the output voltage of the power supply 1, the gate voltage of each field effect transistor of the amplifier 2 rises, and the amplification degree of the amplifier 2 increases. As a result, the output voltage of the amplifier 2 increases and becomes the same as the output voltage of the amplifier 2 before the received power decreases.

増幅器2で使用される電界効果トランジスタは耐圧が低く、電源1の出力電圧におけるサージにより破壊されやすいが、スイッチSW1がオンになった際、電源1の出力電圧におけるサージとなるエネルギーによりコンデンサCが充電されるので、増幅器2のトランジスタへのサージ印加が防止される。
K. Ohata, K. Maruhashi, M. Ito, S. Kishimoto, K. Ikuina, T. Hashiguchi, N. Takahashi, and S. Iwanaga, “Wireless 1.25Gb/s transceiver module at 60GHz-band,”in Tech, Dig, ISSCC 2002, pp.298-299, 2002.
The field effect transistor used in the amplifier 2 has a low withstand voltage and is easily destroyed by a surge in the output voltage of the power supply 1. However, when the switch SW1 is turned on, the capacitor C is caused by the energy that becomes a surge in the output voltage of the power supply 1. Since charging is performed, surge application to the transistor of the amplifier 2 is prevented.
K. Ohata, K. Maruhashi, M. Ito, S. Kishimoto, K. Ikuina, T. Hashiguchi, N. Takahashi, and S. Iwanaga, “Wireless 1.25Gb / s transceiver module at 60GHz-band,” in Tech, Dig, ISSCC 2002, pp.298-299, 2002.

しかしながら、従来の無線受信回路では、電源1から出力側に見える回路の時定数がコンデンサCによって大きくなるため、増幅器の破壊防止は行えるが、高速応答が行えないという問題があった。   However, in the conventional radio receiving circuit, the time constant of the circuit seen from the power supply 1 to the output side is increased by the capacitor C, so that the amplifier can be prevented from being destroyed, but the high-speed response cannot be performed.

本発明は、上記の課題に鑑みてなされたものであり、その目的とするところは、増幅器の破壊防止および高速応答が可能な無線受信回路および無線受信回路の制御方法を提供することにある。   The present invention has been made in view of the above problems, and an object of the present invention is to provide a radio reception circuit and a radio reception circuit control method capable of preventing destruction of the amplifier and performing high-speed response.

上記の課題を解決するために、請求項1の本発明は、出力電圧の制御が可能な電源と、受信された無線信号から得られた電気信号を前記電源の出力電圧に応じた増幅度で増幅する増幅器と、増幅後の信号に含まれるデータ信号を検出する検波器と、前記増幅器の出力電圧を一定にするように前記電源を制御するフィードバック回路と、前記電源のサージが前記増幅器に印加することを防止するサージ防止回路と、該サージ防止回路を無効化する無効化回路とを備えたことを特徴とする無線受信回路をもって解決手段とする。   In order to solve the above problems, the present invention of claim 1 is directed to a power source capable of controlling an output voltage and an electric signal obtained from a received radio signal with an amplification degree corresponding to the output voltage of the power source. An amplifier for amplifying, a detector for detecting a data signal included in the amplified signal, a feedback circuit for controlling the power supply so as to make the output voltage of the amplifier constant, and a surge of the power supply applied to the amplifier The wireless reception circuit includes a surge prevention circuit that prevents the surge prevention circuit and an invalidation circuit that invalidates the surge prevention circuit.

請求項2の本発明は、前記増幅器に用いられる電界効果トランジスタのゲート電圧、ソース電圧、ドレイン電圧のいずれかを制御して増幅度を安定化することを特徴とする請求項1記載の無線受信回路をもって解決手段とする。   According to a second aspect of the present invention, the amplification is stabilized by controlling any one of a gate voltage, a source voltage, and a drain voltage of a field effect transistor used in the amplifier. A circuit is the solution.

請求項3の本発明は、前記サージ防止回路は、前記電源により充電されるコンデンサであり、前記無効化回路は、当該コンデンサへの充電経路を開放するスイッチであることを特徴とする請求項1または2記載の無線受信回路をもって解決手段とする。   The present invention of claim 3 is characterized in that the surge prevention circuit is a capacitor charged by the power source, and the invalidation circuit is a switch that opens a charging path to the capacitor. Alternatively, the wireless receiver circuit described in 2 is used as a solution.

請求項4の本発明は、前記サージ防止回路は、前記電源と前記増幅器との間に挿入されたインダクタであり、前記無効化回路は、当該インダクタの両端を短絡するスイッチであることを特徴とする請求項1または2記載の無線受信回路をもって解決手段とする。   The present invention of claim 4 is characterized in that the surge prevention circuit is an inductor inserted between the power supply and the amplifier, and the invalidation circuit is a switch for short-circuiting both ends of the inductor. The wireless receiver circuit according to claim 1 is used as a solving means.

請求項5の本発明は、前記検波器は、増幅後の信号が印加されるショットキーダイオードであり、前記フィードバック回路は、当該ショットキーダイオードへの信号の印加点の電圧で前記電源を制御することを特徴とする請求項1ないし4のいずれかに記載の無線受信回路をもって解決手段とする。   According to a fifth aspect of the present invention, the detector is a Schottky diode to which an amplified signal is applied, and the feedback circuit controls the power source with a voltage at a signal application point to the Schottky diode. The wireless receiver circuit according to any one of claims 1 to 4 is used as a solving means.

請求項6の本発明は、前記電源と前記増幅器との間に挿入されたスイッチと、当該スイッチがオンさせるとともに、そのときを起点として、前記電源の電圧が安定する長さの時間と前記サージ防止回路の時定数により定まる長さの時間の両方が経過した時点で、前記無効化回路を動作させる制御回路を備えたことを特徴とする請求項1ないし5のいずれかに記載の無線受信回路をもって解決手段とする。   According to a sixth aspect of the present invention, there is provided a switch inserted between the power source and the amplifier, turning on the switch, and starting from that time, the time for which the voltage of the power source is stabilized and the surge 6. The radio receiving circuit according to claim 1, further comprising a control circuit that operates the invalidation circuit when both of the length of time determined by a time constant of the prevention circuit have elapsed. Is the solution.

請求項7の本発明は、出力電圧の制御が可能な電源と、受信された無線信号から得られた電気信号を前記電源の出力電圧に応じた増幅度で増幅する増幅器と、増幅後の信号に含まれるデータ信号を検出する検波器と、前記増幅器の出力電圧を一定にするように前記電源を制御するフィードバック回路と、前記電源のサージが前記増幅器に印加することを防止するサージ防止回路とを備えた無線受信回路において、サージの印加を防止した後の前記サージ防止回路を無効化することを特徴とする無線受信回路の制御方法をもって解決手段とする。   According to a seventh aspect of the present invention, there is provided a power source capable of controlling an output voltage, an amplifier for amplifying an electric signal obtained from a received radio signal with an amplification degree corresponding to the output voltage of the power source, and an amplified signal A detector for detecting a data signal included in the power supply, a feedback circuit for controlling the power supply so as to make an output voltage of the amplifier constant, and a surge prevention circuit for preventing a surge of the power supply from being applied to the amplifier. In this case, the wireless reception circuit control method is characterized in that the surge prevention circuit after the surge application is prevented is invalidated.

請求項8の本発明は、前記電源と前記増幅器との間に挿入されたスイッチをオンさせるとともに、そのときを起点として、前記電源の電圧が安定する長さの時間と前記サージ防止回路の時定数により定まる長さの時間の両方が経過した時点で、前記サージ防止回路を無効化することを特徴とする請求項7記載の無線受信回路の制御方法をもって解決手段とする。   According to the present invention of claim 8, the switch inserted between the power supply and the amplifier is turned on, and from that time, the time for the voltage of the power supply to stabilize and the surge prevention circuit 8. The wireless reception circuit control method according to claim 7, wherein the surge prevention circuit is invalidated when both of the lengths of time determined by the constants have elapsed.

本発明によれば、増幅器へのサージ印加を防止後、サージ防止回路を無効化することで、増幅器の破壊防止および高速応答が可能となる。   According to the present invention, after the surge is prevented from being applied to the amplifier, the surge prevention circuit is disabled, thereby making it possible to prevent the amplifier from being destroyed and to respond at high speed.

以下、本発明の実施の形態を図面を参照して説明する。   Hereinafter, embodiments of the present invention will be described with reference to the drawings.

[第1の実施の形態]
図1は、本発明の第1の実施の形態に係る無線受信回路の回路図である。
[First Embodiment]
FIG. 1 is a circuit diagram of a radio reception circuit according to the first embodiment of the present invention.

図1に示す無線受信回路は、出力電圧の制御が可能な電源1と、受信された無線信号から得られた電気信号を電源1の出力電圧に応じた増幅度で増幅する増幅器2と、電源1と増幅器2の間に挿入されたスイッチSW1と、増幅後の信号に含まれるデータ信号を検出する検波器3と、該検波器3への入力電力が安定化するように電源1を制御するフィードバック回路4と、電源1のサージが増幅器2に印加することを防止するサージ防止回路5と、スイッチSW1と増幅器2とを結ぶ回路節点とサージ防止回路5との間に挿入されたスイッチSW2とを備える。   1 includes a power source 1 capable of controlling an output voltage, an amplifier 2 that amplifies an electrical signal obtained from a received radio signal with an amplification degree according to the output voltage of the power source 1, and a power source. The switch SW1 inserted between the amplifier 1 and the amplifier 2, the detector 3 for detecting the data signal included in the amplified signal, and the power source 1 are controlled so that the input power to the detector 3 is stabilized. A feedback circuit 4, a surge prevention circuit 5 for preventing a surge of the power source 1 from being applied to the amplifier 2, and a switch SW2 inserted between the circuit node connecting the switch SW1 and the amplifier 2 and the surge prevention circuit 5. Is provided.

詳しくは、検波器3への入力電力に応じたモニタ電圧がフィードバック回路4に与えられるようになっており、フィードバック回路4は、電源1がモニタ電圧に応じた電圧を出力するよう電源1を制御するようになっている。   Specifically, a monitor voltage corresponding to the input power to the detector 3 is supplied to the feedback circuit 4, and the feedback circuit 4 controls the power source 1 so that the power source 1 outputs a voltage corresponding to the monitor voltage. It is supposed to be.

(第1の実施の形態の動作)
図1に示す無線受信回路では、使用開始前、スイッチSW1はオフ、スイッチSW2はオンになっている。使用開始の際、スイッチSW1をオンにすると、サージ防止回路5により、電源1の出力電圧におけるサージが増幅器2に印加することが防止される。出力電圧が安定した後、スイッチSW2をオフにすることで、サージ防止回路5が電源1および増幅器2から切り離され、電源1から出力側に見える回路の時定数が小さくなる。
(Operation of the first embodiment)
In the wireless reception circuit shown in FIG. 1, before the start of use, the switch SW1 is off and the switch SW2 is on. When the switch SW1 is turned on at the start of use, the surge prevention circuit 5 prevents the surge at the output voltage of the power source 1 from being applied to the amplifier 2. By turning off the switch SW2 after the output voltage is stabilized, the surge prevention circuit 5 is disconnected from the power source 1 and the amplifier 2, and the time constant of the circuit that is visible from the power source 1 to the output side is reduced.

一方、図示しないアンテナが無線信号を受信し、アンテナから電気信号が増幅器2に入力すると、増幅器2は、その電気信号を電源1の出力電圧に応じた増幅度で増幅し、検波器3は増幅後の信号に含まれるデータ信号を検出して出力する。   On the other hand, when an antenna (not shown) receives a radio signal and an electric signal is input from the antenna to the amplifier 2, the amplifier 2 amplifies the electric signal with an amplification degree corresponding to the output voltage of the power source 1, and the detector 3 amplifies. A data signal included in a later signal is detected and output.

この無線受信回路での受信電力が増加するときには、検波器3への入力電力も同様に増加する。この際、モニタ電圧が例えば上昇し、これにより、フィードバック回路4は電源1の出力電圧を例えば低下させる。これにより、増幅器2は増幅度を例えば低下させ、その結果、増幅器2の出力電圧が減少し、受信電力が増加する前の増幅器2の出力電圧と同じになる。   When the reception power at the wireless reception circuit increases, the input power to the detector 3 also increases. At this time, the monitor voltage increases, for example, and the feedback circuit 4 decreases the output voltage of the power source 1, for example. As a result, the amplifier 2 decreases the amplification degree, for example, and as a result, the output voltage of the amplifier 2 decreases and becomes equal to the output voltage of the amplifier 2 before the reception power increases.

この例に従うとすると、受信電力が逆に減少するときには検波器3への入力電力が減少する。この際、モニタ電圧が低下し、これにより、フィードバック回路4は電源1の出力電圧を上昇させる。これにより、増幅器2は増幅度を高め、その結果、増幅器2の出力電圧が増加し、受信電力が減少する前の増幅器2の出力電圧と同じになる。   According to this example, when the received power decreases conversely, the input power to the detector 3 decreases. At this time, the monitor voltage decreases, and the feedback circuit 4 thereby increases the output voltage of the power supply 1. As a result, the amplifier 2 increases the amplification degree. As a result, the output voltage of the amplifier 2 increases and becomes the same as the output voltage of the amplifier 2 before the received power decreases.

このように、増幅度を安定化させる制御を行う中にあって、前述したように、電源1から出力側に見える回路の時定数が小さくなっているので、モニタ電圧やそれによるフィードバック回路4からの制御に対する、電源1の出力電圧が応答性が高くなる。よって、増幅器の破壊防止および高速応答が可能となる。   As described above, since the time constant of the circuit seen from the power source 1 to the output side is small during the control for stabilizing the amplification degree as described above, the monitor voltage and the feedback circuit 4 based on the monitor voltage are reduced. The response of the output voltage of the power source 1 to the above control becomes high. Therefore, it is possible to prevent the amplifier from being broken and to respond at high speed.

そして、使用終了の際に、スイッチSW1がオフ、スイッチSW2がオンにされる。   At the end of use, the switch SW1 is turned off and the switch SW2 is turned on.

上記動作に鑑みれば、スイッチSW2は、サージ防止回路5を無効化するので、無効化回路と称することができる。   In view of the above operation, the switch SW2 invalidates the surge prevention circuit 5, and can be referred to as an invalidation circuit.

[第1実施例]
図2は、第1の実施の形態の第1実施例に係る無線受信回路の回路図である。
[First embodiment]
FIG. 2 is a circuit diagram of the wireless reception circuit according to the first example of the first embodiment.

図2に示す無線受信回路は、図1の無線受信回路を具体化した回路である。増幅器2は、ソース接地された複数のN型電界効果トランジスタを備え、これらトランジスタは直列接続され、各ゲートがスイッチSW1に接続されている。増幅器2の各トランジスタ間、入力側トランジスタのゲート、出力側トランジスタのドレインには、低周波成分遮断用のコンデンサが接続されている。検波器3は、ショットキーダイオードDである。ショットキーダイオードDのアノードは、増幅後の信号の印加点となっており、カソードは接地されている。サージ防止回路5は、コンデンサCを備え、その一方の電極がスイッチSW2に接続され、他方の電極が接地されている。   The wireless reception circuit shown in FIG. 2 is a circuit that embodies the wireless reception circuit of FIG. The amplifier 2 includes a plurality of N-type field effect transistors whose sources are grounded. These transistors are connected in series, and each gate is connected to the switch SW1. A capacitor for cutting off the low frequency component is connected between the transistors of the amplifier 2, the gate of the input side transistor, and the drain of the output side transistor. The detector 3 is a Schottky diode D. The anode of the Schottky diode D is an application point of the amplified signal, and the cathode is grounded. The surge prevention circuit 5 includes a capacitor C, one electrode of which is connected to the switch SW2, and the other electrode is grounded.

また、図2に示す無線受信回路は、ショットキーダイオードDのアノード電圧をモニタし、そのアノード電圧に応じたモニタ電圧をフィードバック回路4に与える電圧計6と、コンデンサCに並列な抵抗Rとを備える。   The radio receiver circuit shown in FIG. 2 includes a voltmeter 6 that monitors the anode voltage of the Schottky diode D and supplies a monitor voltage corresponding to the anode voltage to the feedback circuit 4, and a resistor R in parallel with the capacitor C. Prepare.

(第1実施例の動作)
図2に示す無線受信回路では、使用開始前、スイッチSW1はオフ、スイッチSW2はオンになっている。使用開始の際、スイッチSW1をオンにすると、電源1の出力電圧におけるサージとなるエネルギーによりコンデンサCが充電され、これにより、増幅器2へのサージ印加が防止される。出力電圧が安定した後、スイッチSW2をオフにすることで、コンデンサCが電源1および増幅器2から切り離されて、コンデンサCへの充電経路が開放され、電源1から出力側に見える回路の時定数が小さくなる。
(Operation of the first embodiment)
In the radio reception circuit shown in FIG. 2, before the start of use, the switch SW1 is off and the switch SW2 is on. When the switch SW1 is turned on at the start of use, the capacitor C is charged by the energy that becomes a surge in the output voltage of the power supply 1, thereby preventing the surge from being applied to the amplifier 2. After the output voltage is stabilized, by turning off the switch SW2, the capacitor C is disconnected from the power source 1 and the amplifier 2, the charging path to the capacitor C is opened, and the time constant of the circuit visible from the power source 1 to the output side Becomes smaller.

一方、図示しないアンテナが無線信号を受信し、アンテナから電気信号が増幅器2に入力すると、増幅器2は、その電気信号を電源1の出力電圧に応じた増幅度で増幅し、検波器3は増幅後の信号に含まれるデータ信号を検出して出力する。   On the other hand, when an antenna (not shown) receives a radio signal and an electric signal is input from the antenna to the amplifier 2, the amplifier 2 amplifies the electric signal with an amplification degree corresponding to the output voltage of the power source 1, and the detector 3 amplifies. A data signal included in a later signal is detected and output.

この無線受信回路での受信電力が増加するときには検波器3への入力電力が増加する。この際、増幅後の信号の印加点、つまりショットキーダイオードDのアノード電圧が上昇し、これにより、電圧計6はモニタ電圧を例えば上昇させる。これにより、フィードバック回路4は電源1の出力電圧を低下させ、これにより、増幅器2の各電界効果トランジスタのゲート電圧が低下し増幅器2の増幅度が低下する。その結果、増幅器2の出力電圧がが減少し、受信電力が増加する前の増幅器2の出力電圧と同じになる。   When the reception power at the radio reception circuit increases, the input power to the detector 3 increases. At this time, the application point of the amplified signal, that is, the anode voltage of the Schottky diode D rises, and the voltmeter 6 thereby raises the monitor voltage, for example. As a result, the feedback circuit 4 decreases the output voltage of the power source 1, thereby decreasing the gate voltage of each field effect transistor of the amplifier 2 and decreasing the amplification degree of the amplifier 2. As a result, the output voltage of the amplifier 2 decreases and becomes the same as the output voltage of the amplifier 2 before the reception power increases.

この例に従うとすると、受信電力が減少するときには検波器3への入力電力が減少する。この際、ショットキーダイオードDのアノード電圧が低下し、これにより、電圧計6はモニタ電圧を低下させる。これにより、フィードバック回路4は電源1の出力電圧を上昇させ、これにより、増幅器2の各電界効果トランジスタのゲート電圧が上昇し増幅器2の増幅度が高くなる。その結果、増幅器2の出力電圧が増加し、受信電力が減少する前の増幅器2の出力電圧と同じになる。   According to this example, when the received power decreases, the input power to the detector 3 decreases. At this time, the anode voltage of the Schottky diode D decreases, and the voltmeter 6 decreases the monitor voltage. As a result, the feedback circuit 4 increases the output voltage of the power supply 1, thereby increasing the gate voltage of each field effect transistor of the amplifier 2 and increasing the amplification degree of the amplifier 2. As a result, the output voltage of the amplifier 2 increases and becomes the same as the output voltage of the amplifier 2 before the received power decreases.

このように、増幅度を安定化させる制御を行う中にあって、前述したように、電源1から出力側に見える回路の時定数が小さくなっているので、モニタ電圧やそれによるフィードバック回路4からの制御に対する、電源1の出力電圧が応答性が高くなる。よって、増幅器の破壊防止および高速応答が可能となる。   As described above, since the time constant of the circuit seen from the power source 1 to the output side is small during the control for stabilizing the amplification degree as described above, the monitor voltage and the feedback circuit 4 based on the monitor voltage are reduced. The response of the output voltage of the power source 1 to the above control becomes high. Therefore, it is possible to prevent the amplifier from being broken and to respond at high speed.

そして、使用終了の際に、スイッチSW1がオフ、スイッチSW2がオンにされ、コンデンサCの電荷が抵抗Rへ放電することで、次回の使用開始の際、コンデンサCの充電が可能となる。   When the use is finished, the switch SW1 is turned off and the switch SW2 is turned on, and the charge of the capacitor C is discharged to the resistor R, so that the capacitor C can be charged when the next use is started.

[第2実施例]
図3は、本実施の形態の第2実施例に係る無線受信回路の回路図である。
[Second Embodiment]
FIG. 3 is a circuit diagram of a radio reception circuit according to the second example of the present embodiment.

図3に示す無線受信回路は、図2の無線受信回路に対し、以下の点で異なっている。つまり、図2の無線受信回路では、増幅器2の各トランジスタのゲートがスイッチSW1に接続されていたのに対し、図3の無線受信回路では、各トランジスタのドレインがスイッチSW1に接続されている。   The wireless receiving circuit shown in FIG. 3 differs from the wireless receiving circuit of FIG. 2 in the following points. That is, in the wireless reception circuit of FIG. 2, the gate of each transistor of the amplifier 2 is connected to the switch SW1, whereas in the wireless reception circuit of FIG. 3, the drain of each transistor is connected to the switch SW1.

図3の無線受信回路の動作は、図2の無線受信回路での動作に対し、以下の点で異なっている。図3の無線受信回路では、電源1の出力電圧が上昇または低下すると、増幅器2の各トランジスタのドレイン電圧が上昇または低下し、これにより、増幅器2の増幅度が高くまたは低くなる。   The operation of the radio reception circuit of FIG. 3 differs from the operation of the radio reception circuit of FIG. 2 in the following points. In the wireless reception circuit of FIG. 3, when the output voltage of the power source 1 rises or falls, the drain voltage of each transistor of the amplifier 2 rises or falls, thereby increasing the amplification degree of the amplifier 2.

よって、第2実施例でも、第1実施例のときと同様の作用効果が得られる。   Therefore, in the second embodiment, the same effect as that in the first embodiment can be obtained.

なお、増幅器2では、各トランジスタのドレイン電圧を固定し、そのときのゲート電圧またはソース電圧を制御してもよい。   In the amplifier 2, the drain voltage of each transistor may be fixed and the gate voltage or source voltage at that time may be controlled.

[第2の実施の形態]
図4は、本発明の第2の実施の形態に係る無線受信回路の回路図である。
[Second Embodiment]
FIG. 4 is a circuit diagram of a radio reception circuit according to the second embodiment of the present invention.

図4に示す無線受信回路は、図2の無線受信回路に対し、以下の点で異なっている。つまり、図4の無線受信回路では、スイッチSW2、コンデンサCおよび抵抗Rを備えず、その代わりに、スイッチSW1と増幅器2の間にインダクタLが挿入され、インダクタLと並列にスイッチSW3が接続されている。   The radio reception circuit shown in FIG. 4 differs from the radio reception circuit of FIG. 2 in the following points. That is, the wireless reception circuit of FIG. 4 does not include the switch SW2, the capacitor C, and the resistor R. Instead, the inductor L is inserted between the switch SW1 and the amplifier 2, and the switch SW3 is connected in parallel with the inductor L. ing.

図4の無線受信回路の動作は、図2の無線受信回路での動作に対し、以下の点で異なっている。図4の無線受信回路では、使用開始前、スイッチSW1はオフ、スイッチSW3はオフになっている。スイッチSW1をオンにすると、電源1の出力電圧におけるサージとなるエネルギーがインダクタLに吸収され、これにより、サージが増幅器2に印加するのが防止される。出力電圧が安定した後、スイッチSW3をオンにすることで、インダクタLの両端が短絡され、電源1から出力側に見える回路の時定数が小さくなる。   The operation of the radio reception circuit of FIG. 4 differs from the operation of the radio reception circuit of FIG. 2 in the following points. In the wireless reception circuit of FIG. 4, before the start of use, the switch SW1 is off and the switch SW3 is off. When the switch SW1 is turned on, the energy that becomes a surge in the output voltage of the power supply 1 is absorbed by the inductor L, thereby preventing the surge from being applied to the amplifier 2. By turning on the switch SW3 after the output voltage is stabilized, both ends of the inductor L are short-circuited, and the time constant of the circuit seen from the power supply 1 on the output side is reduced.

そして、使用終了の際に、スイッチSW1がオフ、スイッチSW2がオフにされることで、次回の使用開始の際、インダクタLによるサージエネルギーの吸収が可能となる。   Then, when the use is finished, the switch SW1 is turned off and the switch SW2 is turned off, so that the surge energy can be absorbed by the inductor L when the next use is started.

よって、第2の実施の形態でも、第1の実施の形態の第1実施例のときと同様の作用効果が得られる。なお、第2の実施の形態で、第1の実施の形態の第2実施例に特有な回路構成、つまりドレイン電圧を制御する回路構成を採用してもよい。   Therefore, also in the second embodiment, the same effect as in the first example of the first embodiment can be obtained. In the second embodiment, a circuit configuration unique to the second example of the first embodiment, that is, a circuit configuration for controlling the drain voltage may be employed.

なお、上記動作に鑑みれば、インダクタLはサージ防止回路と称することができ、スイッチSW3は、それを無効化するので、無効化回路と称することができる。   In view of the above operation, the inductor L can be referred to as a surge prevention circuit, and the switch SW3 can be referred to as an invalidation circuit because it invalidates it.

[第3の実施の形態]
図5は、本発明の第3の実施の形態に係る無線受信回路の回路図である。
[Third Embodiment]
FIG. 5 is a circuit diagram of a radio reception circuit according to the third embodiment of the present invention.

図5に示す無線受信回路は、図1の無線受信回路に対し、スイッチSW1、SW2のオンオフを制御するスイッチ制御回路7を加えた回路であり、スイッチ制御回路7には、電源1の電圧が安定する時間の長さとサージ防止回路5の時定数により定まる時間の長さと予め設定されている。サージ防止回路5の時定数により定まる時間の長さとは、例えば、図2や図3のコンデンサCが放電された状態から充分に充電されるまでの時間の長さである。   The wireless reception circuit shown in FIG. 5 is a circuit obtained by adding a switch control circuit 7 for controlling on / off of the switches SW1 and SW2 to the wireless reception circuit of FIG. The length of time determined by the time length to be stabilized and the time constant of the surge prevention circuit 5 is set in advance. The length of time determined by the time constant of the surge prevention circuit 5 is, for example, the length of time until the capacitor C in FIGS. 2 and 3 is fully charged from the discharged state.

図5の無線受信回路では、使用開始前に、スイッチSW1はオフ、スイッチSW2はオンになっている。使用開始の際、スイッチ制御回路7がスイッチSW1をオンにし、これにより、サージが増幅器2に印加することをサージ防止回路5が防止する。スイッチ制御回路7は、スイッチSW1をオンにしたときを起点として、予め設定された両方の長さの時間が経過した時点で、スイッチSW2をオフにする。これにより、サージ防止回路5が電源1および増幅器2から切り離され、電源1から出力側に見える回路の時定数が小さくなる。   In the wireless reception circuit of FIG. 5, the switch SW1 is turned off and the switch SW2 is turned on before the start of use. At the start of use, the switch control circuit 7 turns on the switch SW1, thereby preventing the surge prevention circuit 5 from applying a surge to the amplifier 2. The switch control circuit 7 turns off the switch SW2 when both preset lengths have elapsed, starting from when the switch SW1 is turned on. As a result, the surge prevention circuit 5 is disconnected from the power source 1 and the amplifier 2, and the time constant of the circuit seen from the power source 1 on the output side is reduced.

信号の増幅動作および安定化動作は、図1の無線受信回路のときと同様である。   The signal amplifying operation and stabilizing operation are the same as those of the radio receiving circuit of FIG.

そして、使用終了の際に、スイッチ制御回路7は、スイッチSW1をオフ、スイッチSW2をオンにする。   At the end of use, the switch control circuit 7 turns off the switch SW1 and turns on the switch SW2.

なお、図4の無線受信回路にも同様のスイッチ制御回路を設け、このスイッチ制御回路に、電源1の電圧が安定する時間の長さとインダクタLの時定数により定まる時間(例えば、インダクタLに充分な電流が流れるまでの時間の長さ)とを予め設定し、スイッチ制御回路が、スイッチSW1をオンにし、そのときを起点として、予め設定された両方の長さの時間が経過した時点で、スイッチSW2をオンにし、使用終了の際に、スイッチSW1をオフ、スイッチSW2をオフにするようにしてもよい。   4 is also provided with a similar switch control circuit, and this switch control circuit has a time determined by the length of time during which the voltage of the power supply 1 is stabilized and the time constant of the inductor L (for example, sufficient for the inductor L). The length of time until a current flows) is set in advance, and the switch control circuit turns on the switch SW1, and starting from that time, both of the preset lengths of time have elapsed, The switch SW2 may be turned on, and the switch SW1 may be turned off and the switch SW2 may be turned off at the end of use.

第1の実施の形態に係る無線受信回路の回路図である。1 is a circuit diagram of a wireless reception circuit according to a first embodiment. 第1の実施の形態の第1実施例に係る無線受信回路の回路図である。FIG. 3 is a circuit diagram of a wireless reception circuit according to a first example of the first embodiment. 第1の実施の形態の第2実施例に係る無線受信回路の回路図である。It is a circuit diagram of the radio | wireless receiving circuit which concerns on 2nd Example of 1st Embodiment. 第2の形態に係る無線受信回路の回路図である。It is a circuit diagram of the radio | wireless receiving circuit which concerns on a 2nd form. 第3の形態に係る無線受信回路の回路図である。It is a circuit diagram of the radio | wireless receiving circuit which concerns on a 3rd form. 従来の無線受信回路の回路図である。It is a circuit diagram of the conventional radio | wireless receiving circuit.

符号の説明Explanation of symbols

1…電源
2…増幅器
3…検波器
4…フィードバック回路
5…サージ防止回路
6…電圧計
7…スイッチ制御回路
C…コンデンサ
D…ショットキーダイオード
L…インダクタ
R…抵抗
SW1、SW2、SW3…スイッチ
DESCRIPTION OF SYMBOLS 1 ... Power supply 2 ... Amplifier 3 ... Detector 4 ... Feedback circuit 5 ... Surge prevention circuit 6 ... Voltmeter 7 ... Switch control circuit C ... Capacitor D ... Schottky diode L ... Inductor R ... Resistance SW1, SW2, SW3 ... Switch

Claims (8)

出力電圧の制御が可能な電源と、受信された無線信号から得られた電気信号を前記電源の出力電圧に応じた増幅度で増幅する増幅器と、増幅後の信号に含まれるデータ信号を検出する検波器と、前記増幅器の出力電圧を一定にするように前記電源を制御するフィードバック回路と、前記電源のサージが前記増幅器に印加することを防止するサージ防止回路と、該サージ防止回路を無効化する無効化回路とを備えたことを特徴とする無線受信回路。   A power source capable of controlling the output voltage, an amplifier for amplifying an electric signal obtained from the received radio signal with an amplification degree corresponding to the output voltage of the power source, and a data signal included in the amplified signal are detected A detector, a feedback circuit for controlling the power supply so as to keep the output voltage of the amplifier constant, a surge prevention circuit for preventing a surge of the power supply from being applied to the amplifier, and disabling the surge prevention circuit A wireless reception circuit comprising: an invalidation circuit that performs 前記増幅器に用いられる電界効果トランジスタのゲート電圧、ソース電圧、ドレイン電圧のいずれかを制御して増幅度を安定化することを特徴とする請求項1記載の無線受信回路。   2. The radio receiving circuit according to claim 1, wherein the amplification degree is stabilized by controlling any one of a gate voltage, a source voltage and a drain voltage of a field effect transistor used in the amplifier. 前記サージ防止回路は、前記電源により充電されるコンデンサであり、前記無効化回路は、当該コンデンサへの充電経路を開放するスイッチであることを特徴とする請求項1または2記載の無線受信回路。   3. The radio reception circuit according to claim 1, wherein the surge prevention circuit is a capacitor charged by the power source, and the invalidation circuit is a switch that opens a charging path to the capacitor. 前記サージ防止回路は、前記電源と前記増幅器との間に挿入されたインダクタであり、前記無効化回路は、当該インダクタの両端を短絡するスイッチであることを特徴とする請求項1または2記載の無線受信回路。   The said surge prevention circuit is an inductor inserted between the said power supply and the said amplifier, The said invalidation circuit is a switch which short-circuits the both ends of the said inductor, The Claim 1 or 2 characterized by the above-mentioned. Wireless receiver circuit. 前記検波器は、増幅後の信号が印加されるショットキーダイオードであり、前記フィードバック回路は、当該ショットキーダイオードへの信号の印加点の電圧で前記電源を制御することを特徴とする請求項1ないし4のいずれかに記載の無線受信回路。   2. The detector is a Schottky diode to which an amplified signal is applied, and the feedback circuit controls the power supply with a voltage at a signal application point to the Schottky diode. 5. A radio receiving circuit according to any one of 4 to 4. 前記電源と前記増幅器との間に挿入されたスイッチと、当該スイッチがオンさせるとともに、そのときを起点として、前記電源の電圧が安定する長さの時間と前記サージ防止回路の時定数により定まる長さの時間の両方が経過した時点で、前記無効化回路を動作させる制御回路を備えたことを特徴とする請求項1ないし5のいずれかに記載の無線受信回路。   A switch inserted between the power supply and the amplifier, and the switch is turned on, and starting from that time, the length of time for which the voltage of the power supply is stabilized and the time constant of the surge prevention circuit 6. The radio reception circuit according to claim 1, further comprising a control circuit that operates the invalidation circuit when both of the predetermined times have elapsed. 出力電圧の制御が可能な電源と、受信された無線信号から得られた電気信号を前記電源の出力電圧に応じた増幅度で増幅する増幅器と、増幅後の信号に含まれるデータ信号を検出する検波器と、前記増幅器の出力電圧を一定にするように前記電源を制御するフィードバック回路と、前記電源のサージが前記増幅器に印加することを防止するサージ防止回路とを備えた無線受信回路において、サージの印加を防止した後の前記サージ防止回路を無効化することを特徴とする無線受信回路の制御方法。   A power source capable of controlling the output voltage, an amplifier for amplifying an electric signal obtained from the received radio signal with an amplification degree corresponding to the output voltage of the power source, and a data signal included in the amplified signal are detected In a radio reception circuit comprising a detector, a feedback circuit that controls the power supply so as to make the output voltage of the amplifier constant, and a surge prevention circuit that prevents a surge of the power supply from being applied to the amplifier. A method of controlling a radio reception circuit, wherein the surge prevention circuit after the application of surge is disabled. 前記電源と前記増幅器との間に挿入されたスイッチをオンさせるとともに、そのときを起点として、前記電源の電圧が安定する長さの時間と前記サージ防止回路の時定数により定まる長さの時間の両方が経過した時点で、前記サージ防止回路を無効化することを特徴とする請求項7記載の無線受信回路の制御方法。   A switch inserted between the power supply and the amplifier is turned on, and from that time, the time of the length of time that the voltage of the power supply stabilizes and the time determined by the time constant of the surge prevention circuit 8. The method of controlling a radio reception circuit according to claim 7, wherein the surge prevention circuit is invalidated when both of them have elapsed.
JP2005365179A 2005-12-19 2005-12-19 Radio receiving circuit and control method thereof Pending JP2007173961A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005365179A JP2007173961A (en) 2005-12-19 2005-12-19 Radio receiving circuit and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005365179A JP2007173961A (en) 2005-12-19 2005-12-19 Radio receiving circuit and control method thereof

Publications (1)

Publication Number Publication Date
JP2007173961A true JP2007173961A (en) 2007-07-05

Family

ID=38299987

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005365179A Pending JP2007173961A (en) 2005-12-19 2005-12-19 Radio receiving circuit and control method thereof

Country Status (1)

Country Link
JP (1) JP2007173961A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015165678A (en) * 2011-03-03 2015-09-17 クゥアルコム・インコーポレイテッドQualcomm Incorporated Temperature compensation circuit and coarse tune bank switches in low phase noise vco

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015165678A (en) * 2011-03-03 2015-09-17 クゥアルコム・インコーポレイテッドQualcomm Incorporated Temperature compensation circuit and coarse tune bank switches in low phase noise vco

Similar Documents

Publication Publication Date Title
KR102312044B1 (en) Bias-boosting bias circuit for radio frequency power amplifier
US9337787B2 (en) Power amplifier with improved low bias mode linearity
US8385854B2 (en) Adaptive parametric power amplifier protection circuit
US7904121B2 (en) Generating device of trigger signal
US6972628B2 (en) Integratable, voltage-controlled RF power amplifier
US8265574B2 (en) Voltage regulator with control loop for avoiding hard saturation
US7330072B2 (en) Circuit for power amplification
JP2003204230A (en) Method and apparatus for amplifying signal
US20150318852A1 (en) Rf switch circuit
US8660485B2 (en) Near field communication device
US8547157B1 (en) Radio frequency switching device with fast transient response time
JP5806076B2 (en) RF pulse signal generation switching circuit, RF pulse signal generation circuit, and target detection apparatus
JP2006217362A (en) Limiter circuit
US9887637B1 (en) High speed programmable threshold gallium nitride power limiter
CN108306623A (en) Low-noise amplifier
US9537458B2 (en) Feedback amplifier
WO2013188506A2 (en) Ultra-low-power radio for short-range communication
JP2007173961A (en) Radio receiving circuit and control method thereof
WO2017059880A1 (en) Amplification device incorporating limiting
US8538368B1 (en) Dynamic power limiter circuit
EP1387485B1 (en) Circuit for power amplification
JP7325956B2 (en) RF power amplifier
EP3197047A1 (en) Power amplifying device
US8878738B2 (en) Tunable antenna integrated system and module thereof
US20150102796A1 (en) Peak detector for amplifier