JP2007133207A - Method for driving plasma display panel and plasma display device - Google Patents

Method for driving plasma display panel and plasma display device Download PDF

Info

Publication number
JP2007133207A
JP2007133207A JP2005327222A JP2005327222A JP2007133207A JP 2007133207 A JP2007133207 A JP 2007133207A JP 2005327222 A JP2005327222 A JP 2005327222A JP 2005327222 A JP2005327222 A JP 2005327222A JP 2007133207 A JP2007133207 A JP 2007133207A
Authority
JP
Japan
Prior art keywords
electrode
discharge
sustain
voltage
electrodes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005327222A
Other languages
Japanese (ja)
Inventor
Tomohiro Murakoso
智宏 村社
Kenji Ogawa
兼司 小川
Hiroyuki Tachibana
弘之 橘
Naotaka Kosugi
直貴 小杉
Ryuichi Murai
隆一 村井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2005327222A priority Critical patent/JP2007133207A/en
Publication of JP2007133207A publication Critical patent/JP2007133207A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a method for driving a PDP capable of reliably forming a wall charge necessary for generating a stable write discharge of one time of an initializing operation and a plasma display device. <P>SOLUTION: In the first half of an initialization period, data electrodes D<SB>1</SB>to D<SB>m</SB>and sustaining electrodes SU<SB>1</SB>to SU<SB>n</SB>are respectively held at 0(V) and a ramp waveform voltage rising gently from a voltage V<SB>1</SB>toward a voltage Vl<SB>2</SB>is applied to scanning electrodes SC<SB>1</SB>to SC<SB>n</SB>. In the second half of the initialization period, the sustaining electrodes SU<SB>1</SB>to SU<SB>n</SB>are maintained at a positive voltage V<SB>e</SB>and a ramp waveform voltage falling gently from a voltage Vi<SB>3</SB>below a discharge start voltage with respect to the sustaining electrodes SU<SB>1</SB>to SU<SB>n</SB>toward a voltage Vi<SB>4</SB>exceeding the discharge start voltage is applied the scanning electrodes SC<SB>1</SB>to SC<SB>n</SB>and a positive square waveform voltage turning to a voltage V<SB>data</SB>continued only in the period when the ramp waveform voltage is applied to the scanning electrodes SC<SB>1</SB>to SC<SB>n</SB>is applied to the data electrodes D<SB>1</SB>to D<SB>m</SB>. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置に関する。   The present invention relates to a driving method of a plasma display panel and a plasma display device used for a wall-mounted television or a large monitor.

プラズマディスプレイパネルは、大画面、薄型、軽量であることを特徴とする視認性に優れた表示デバイスである。   A plasma display panel is a display device with excellent visibility characterized by a large screen, a thin shape, and a light weight.

プラズマディスプレイパネルとして代表的な交流面放電型プラズマディスプレイパネル(以下、「PDP」と略記する)は、対向配置された前面板と背面板との間に多数の放電セルが形成されている。前面板は、走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成され、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極と、それらを覆うように誘電体層と、さらにその上にデータ電極と平行に複数の隔壁とがそれぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。そして、表示電極対とデータ電極とが立体交差してマトリックスを組むように前面板と背面板とが対向配置され、その外周部をガラスフリット等の封着材によって封着することにより密封されている。   An alternating current surface discharge type plasma display panel (hereinafter abbreviated as “PDP”), which is a typical plasma display panel, has a large number of discharge cells between a front plate and a back plate arranged to face each other. In the front plate, a plurality of display electrode pairs each formed of a scan electrode and a sustain electrode are formed on the front glass substrate in parallel with each other, and a dielectric layer and a protective layer are formed so as to cover the display electrode pairs. The back plate has a plurality of parallel data electrodes on the back glass substrate, a dielectric layer so as to cover them, and a plurality of barrier ribs in parallel with the data electrodes formed on the back glass substrate. A phosphor layer is formed on the side walls of the barrier ribs. And the front plate and the back plate are arranged to face each other so that the display electrode pair and the data electrode are three-dimensionally crossed to form a matrix, and the outer periphery is sealed by sealing with a sealing material such as glass frit. .

また、前面板と背面板との両基板間に形成された放電空間には放電によって紫外線を放射するネオン(Ne)とキセノン(Xe)との混合ガスが封入されている。放電空間には、隔壁によって区画された放電セルが設けられ、この隔壁間のセル空間に蛍光体層が形成された構成である。このようにして構成された放電セルによって表示セルが形成される。このような構成のPDPにおいて、各電極に駆動パルス電圧を印加して各放電セル内でガス放電を発生させ、そのガス放電により紫外線を発生させる。そして、その紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起して発光させることによりカラー表示を行っている。   Further, a mixed gas of neon (Ne) and xenon (Xe) that emits ultraviolet rays by discharge is sealed in a discharge space formed between both the front plate and the back plate. In the discharge space, discharge cells partitioned by barrier ribs are provided, and a phosphor layer is formed in the cell space between the barrier ribs. A display cell is formed by the discharge cells thus configured. In the PDP having such a configuration, a driving pulse voltage is applied to each electrode to generate a gas discharge in each discharge cell, and ultraviolet rays are generated by the gas discharge. And color display is performed by exciting phosphors of each color of red (R), green (G) and blue (B) with the ultraviolet rays to emit light.

PDPを駆動する方法としてはサブフィールド法、すなわち、1フィールド期間を複数のサブフィールドに分割した上で、発光させるサブフィールドの組み合わせによって階調表示を行う方法が一般的である。各サブフィールドは初期化期間、書込み期間および維持期間を有し、放電セルを発光させるために、初期化期間、書込み期間および維持期間でそれぞれ異なる信号波形を各電極に印加している。   As a method of driving the PDP, a subfield method, that is, a method of performing gradation display by combining subfields to emit light after dividing one field period into a plurality of subfields. Each subfield has an initialization period, an address period, and a sustain period, and different signal waveforms are applied to each electrode in the initialization period, the address period, and the sustain period in order to cause the discharge cells to emit light.

初期化期間では、全ての放電セルで一斉に初期化放電を行い、それ以前の個々の放電セルに対する壁電荷の履歴を消すとともに、続く書込み動作のために必要な壁電荷を形成する。加えて、放電遅れを小さくし書込み放電を安定して発生させるためのプライミング(放電のための起爆剤=励起粒子)を発生させるという働きを持つ。書込み期間では、走査電極に順次走査パルス電圧を印加するとともに、データ電極には表示すべき画像信号に対応した書込みパルス電圧を印加し、走査電極とデータ電極との間で選択的に書込み放電を発生させ、選択的な壁電荷形成を行う。続く維持期間では、走査電極と維持電極との間に所定の回数の維持パルス電圧を印加し、書込み放電による壁電荷形成を行った放電セルを選択的に放電させ発光させる。   In the initializing period, initializing discharge is simultaneously performed in all the discharge cells, the history of wall charges for the individual individual discharge cells is erased, and wall charges necessary for the subsequent address operation are formed. In addition, it has a function of generating priming (priming for discharge = excited particles) for reducing discharge delay and stably generating address discharge. In the address period, a scan pulse voltage is sequentially applied to the scan electrodes, and an address pulse voltage corresponding to an image signal to be displayed is applied to the data electrodes, and an address discharge is selectively performed between the scan electrodes and the data electrodes. And selective wall charge formation. In the subsequent sustain period, a predetermined number of sustain pulse voltages are applied between the scan electrodes and the sustain electrodes, and the discharge cells in which the wall charges are formed by the address discharge are selectively discharged to emit light.

このようなPDPにおいて、コントラストの高い見やすい画像を表示することが重要であるが、そのような要望に応えるために黒の視認性を向上させてコントラストを高めることができるPDPの駆動方法が提案されている(例えば、特許文献1参照)。
特開2000−242224号公報
In such a PDP, it is important to display a high-contrast, easy-to-see image. In order to meet such demands, a PDP driving method that can improve the black visibility and increase the contrast has been proposed. (For example, refer to Patent Document 1).
JP 2000-242224 A

上述した従来技術におけるPDPの駆動方法では、1フィールド期間を構成する複数のサブフィールドのうちの最初のサブフィールドの初期化期間では画像表示にかかわる全ての放電セルで初期化放電を発生させる全セル初期化動作を行い、2番目以降のサブフィールドはその直前のサブフィールドの維持期間で維持放電を行った放電セルに対して選択的に初期化放電を発生させる選択初期化動作を行っている。   In the conventional PDP driving method described above, all the cells that generate the initializing discharge in all the discharge cells related to the image display in the initializing period of the first subfield among the plurality of subfields constituting one field period. An initializing operation is performed, and the second and subsequent subfields perform a selective initializing operation in which an initializing discharge is selectively generated in the discharge cells in which the sustain discharge has been performed in the sustain period of the immediately preceding subfield.

以下、この駆動方法における駆動電圧波形について図面を用いて説明する。図5は、従来技術におけるPDPの各電極に印加する駆動電圧波形を示す図である。   Hereinafter, driving voltage waveforms in this driving method will be described with reference to the drawings. FIG. 5 is a diagram showing driving voltage waveforms applied to the respective electrodes of the PDP in the prior art.

まず、全セル初期化期間のうちの初期化期間前半部では、m本のデータ電極D〜D、n本の維持電極SU〜SUをそれぞれ0(V)に保持し、n本の走査電極SC〜SCには、データ電極D〜Dに対して放電開始電圧以下の電圧Viから、放電開始電圧を超える電圧Viに向かって緩やかに上昇する傾斜波形電圧を印加する。これにより、走査電極SC〜SCと維持電極SU〜SU、データ電極D〜Dとの間でそれぞれ1回目の微弱な初期化放電が起こる。そして、走査電極SC〜SC上部に負の壁電圧が蓄積され、データ電極D〜D上部および維持電極SU〜SU上部には正の壁電圧が蓄積される。ここで、電極上部の壁電圧とは電極を覆う誘電体層上に蓄積された壁電荷により生じる電圧を表す。 First, in the first half of the initialization period in the all-cell initialization period, the m data electrodes D 1 to D m and the n sustain electrodes SU 1 to SU n are held at 0 (V), respectively, and n The scan electrodes SC 1 to SC n receive a ramp waveform voltage that gradually increases from the voltage Vi 1 that is equal to or lower than the discharge start voltage to the voltage Vi 2 that exceeds the discharge start voltage with respect to the data electrodes D 1 to D m . Apply. As a result, the first weak initializing discharge is generated between scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n and data electrodes D 1 to D m , respectively. Then, negative wall voltage is accumulated on the scan electrodes SC 1 to SC n top, to the data electrodes D 1 to D m and sustain electrodes SU 1 to SU n positive wall voltage is accumulated. Here, the wall voltage on the electrode represents a voltage generated by wall charges accumulated on the dielectric layer covering the electrode.

続く全セル初期化期間のうちの初期化期間後半部では、維持電極SU〜SUを正電圧Veに保ち、走査電極SC〜SCには、維持電極SU〜SUに対して放電開始電圧以下となる電圧Viから放電開始電圧を超える電圧Viに向かって緩やかに下降する傾斜波形電圧を印加する。この間に、走査電極SC〜SCと維持電極SU〜SU、データ電極D〜Dとの間でそれぞれ2回目の微弱な初期化放電が起こる。そして、走査電極SC〜SC上部の負の壁電圧および維持電極SU〜SU上部の正の壁電圧が弱められ、データ電極D〜D上部の正の壁電圧は書込み動作に適した値に調整される。以上により画像表示にかかわる全ての放電セルで初期化放電を発生させる全セル初期化動作が終了する。 Continued In the second half of the initializing period of the all-cell initializing period, maintaining the sustain electrodes SU 1 to SU n to a positive voltage Ve, the scan electrodes SC 1 to SC n, with respect to sustain electrodes SU 1 to SU n A ramp waveform voltage that gently falls from the voltage Vi 3 that is equal to or lower than the discharge start voltage to the voltage Vi 4 that exceeds the discharge start voltage is applied. During this time, the second weak initializing discharge occurs between the scan electrodes SC 1 to SC n and the sustain electrodes SU 1 to SU n and the data electrodes D 1 to D m , respectively. Then, negative wall voltage and sustain electrodes SU 1 to SU n positive wall voltage on scan electrodes SC 1 to SC n upper are weakened, positive wall voltage on data electrodes D 1 to D m upper address operation It is adjusted to a suitable value. As described above, the all-cell initializing operation for generating the initializing discharge in all the discharge cells involved in the image display is completed.

次に、書込み期間では、走査電極SC〜SCを一旦電圧Vsに保持する。そして、走査電極SC(pは1〜nの整数)に走査パルス電圧Vaを印加するとともに、p行目に表示すべき映像信号に対応するデータ電極D(DはD〜Dのうち映像信号にもとづき選択されるデータ電極)に正の書込みパルス電圧Vdを印加する。これによりデータ電極Dと走査電極SCとの交差部に対応する放電セルCp,qで書込み放電が発生する。この書込み放電により放電セルCp,qの走査電極SC上部に正の壁電圧が蓄積され、維持電極SU上部に負の壁電圧が蓄積されて、書込み動作が終了する。以下、同様の書込み動作をn行目の放電セルCn,qに至るまで行い、書込み動作が終了する。 Next, in the address period, scan electrodes SC 1 to SC n are temporarily held at voltage Vs. The scan electrodes SC p (p is an integer of 1 to n) with scan pulse voltage Va is applied to the data electrode D q (D q corresponding to the video signal to be displayed on the p-th row D 1 to D m The positive write pulse voltage Vd is applied to the data electrode selected based on the video signal. Thus the discharge cell C p, corresponding to the intersection of the data electrode D q and the scan electrode SC p, writing discharge q occur. Discharge cells C p The address discharge, positive wall voltage is accumulated on scan electrode SC p top of q, is accumulated negative wall voltage to the sustain electrodes SU p top, the write operation is completed. Thereafter, the same address operation is performed until the discharge cell C n, q in the n- th row , and the address operation is completed.

続く維持期間では、走査電極SC〜SCを0(V)に一旦戻した後、走査電極SC〜SCに正の維持パルス電圧Vuを印加する。その後、維持電極SU〜SUを0(V)に戻す。このとき、書込み放電を起こした放電セルCp,qにおける走査電極SC上部と維持電極SU上部との間の電圧は、正の維持パルス電圧Vuに加えて、書込み期間に蓄積された壁電圧が加算されて放電開始電圧より大きくなり、1回目の維持放電が発生する。そして、維持放電を起こした放電セルCp,qでは、維持放電発生時における電位差を打ち消すように走査電極SC上部に負の壁電圧が蓄積され、維持電極SU上部に正の壁電圧が蓄積される。こうして、1回目の維持放電が終了する。1回目の維持放電の後、維持電極SU〜SUに正の維持パルス電圧Vuを印加し、その後、走査電極SC〜SCを0(V)に戻す。このとき、1回目の維持放電を起こした放電セルCp,qでは、正の維持パルス電圧Vuに加えて、1回目の維持放電によって蓄積された壁電圧が加算されて放電開始電圧より大きくなり、2回目の維持放電が発生する。以降同様に、走査電極SC〜SCと維持電極SU〜SUとに維持パルスを交互に印加することにより、書込み放電を起こした放電セルCp,qに対して維持パルスの回数だけ維持放電が継続して行われる。 In the subsequent sustain period, scan electrodes SC 1 to SC n are once returned to 0 (V), and then positive sustain pulse voltage Vu is applied to scan electrodes SC 1 to SC n . Thereafter, returning the sustain electrodes SU 1 to SU n to 0 (V). At this time, the voltage between the discharge cell C p having generated the address discharge, the scan electrode SC p upper part of q and sustain electrode SU p top, in addition to the positive sustain pulse voltage Vu, which is accumulated in the write period wall The voltage is added and becomes larger than the discharge start voltage, and the first sustain discharge is generated. In discharge cells C p and q that have undergone sustain discharge, negative wall voltage is accumulated on scan electrode SC p so as to cancel the potential difference at the time of occurrence of sustain discharge, and positive wall voltage is present on sustain electrode SU p. Accumulated. Thus, the first sustain discharge is completed. After the first sustain discharge by applying a positive sustain pulse voltage Vu to the sustain electrodes SU 1 to SU n, then returned to the scan electrodes SC 1 to SC n to 0 (V). At this time, in the discharge cell C p, q that has caused the first sustain discharge, the wall voltage accumulated by the first sustain discharge is added to the positive sustain pulse voltage Vu, and becomes higher than the discharge start voltage. A second sustain discharge occurs. Thereafter, in the same manner, by applying sustain pulses alternately to scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n , the number of sustain pulses is equal to the number of sustain pulses for discharge cells C p and q in which address discharge has occurred. The sustain discharge is continuously performed.

続くサブフィールドの初期化期間(図示せず)では、維持動作の終了後、維持電極SU〜SUを正電圧Veに保ち、走査電極SC〜SCには電圧Viに向かって緩やかに下降する傾斜波形電圧を印加する。すると、維持放電を行った放電セルCp,qの走査電極SC〜SCと維持電極SU〜SU、データ電極D〜Dとの間でそれぞれ微弱な初期化放電が起こる。そして、走査電極SC〜SC上部および維持電極SU〜SU上部の壁電圧が弱められ、データ電極D〜D上部の正の壁電圧は書込み動作に適した値に調整される。 In subsequent initializing period of the subfield (not shown), after the maintenance operation is completed, maintaining the sustain electrodes SU 1 to SU n to a positive voltage Ve, gently toward voltage Vi 4 is applied to scan electrodes SC 1 to SC n A ramp waveform voltage that falls is applied. Then, weak initializing discharge occurs between scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n and data electrodes D 1 to D m of discharge cells C p and q that have undergone sustain discharge. Then, scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n top of the wall voltage is weakened, positive wall voltage on data electrodes D 1 to D m is adjusted to a value appropriate for the address operation .

この後に続く書込み期間、維持期間、初期化期間における駆動波形およびパネルの動作は上述と同様である。   The drive waveforms and panel operations in the subsequent writing period, sustain period, and initialization period are the same as described above.

画像信号にもとづきPDPに画像を正しく表示させるためには、書込み期間における選択的な書込み放電を確実に行うことが重要である。そして、書込み放電を確実に発生させるためには、初期化期間において安定した初期化放電を発生させ、書込み放電に必要な壁電荷を過不足なく形成することが重要となる。   In order to correctly display an image on the PDP based on the image signal, it is important to reliably perform selective address discharge in the address period. In order to reliably generate the address discharge, it is important to generate a stable initializing discharge in the initializing period and to form wall charges necessary for the addressing discharge without excess or deficiency.

しかし、初期化放電で強い放電を発生させると、画像の表示には不要な発光を生じさせてしまう。そのような不要な発光が生じないように、初期化放電は微弱な放電にしている。一方で、データ電極上に形成された蛍光体層が放電を起こり難くしている等、走査電極とデータ電極との間での放電は不安定になりやすい。そして、初期化放電が不安定に発生すると、書込み放電に必要な壁電荷が形成されない恐れがある。   However, if a strong discharge is generated by the initialization discharge, unnecessary light emission is generated for displaying an image. The initializing discharge is weak so that such unnecessary light emission does not occur. On the other hand, the discharge between the scan electrode and the data electrode tends to become unstable, for example, the phosphor layer formed on the data electrode makes it difficult for the discharge to occur. If the initialization discharge is unstable, wall charges necessary for the address discharge may not be formed.

また、全セル初期化動作を1フィールド期間に1回しか行わない上述したような駆動方法では、サブフィールド毎に選択初期化動作が発生する放電セルがある一方で、1フィールド期間に1回だけしか初期化放電が発生しない放電セルも存在する。したがって、1回の全セル初期化動作において、書込み放電に必要な壁電荷を過不足なく確実に形成することが、より重要となる。   Further, in the driving method as described above in which the all-cell initializing operation is performed only once in one field period, there is a discharge cell in which a selective initializing operation occurs for each subfield, but only once in one field period. However, there are discharge cells in which initializing discharge does not occur. Therefore, it is more important to surely form the wall charges necessary for the address discharge without excess or deficiency in a single all-cell initialization operation.

本発明は、このような課題に鑑みてなされたものであり、安定した書込み放電を発生させるために必要な壁電荷を1回の初期化動作で過不足なく確実に形成し、書込み放電を安定に発生させることができるPDPの駆動方法およびプラズマディスプレイ装置を提供することを目的とする。   The present invention has been made in view of such problems, and the wall charges necessary to generate a stable address discharge are reliably formed without excess or deficiency in a single initialization operation, thereby stabilizing the address discharge. An object of the present invention is to provide a method of driving a PDP and a plasma display device that can be generated in the same manner.

このような目的を達成するために、本発明のPDPの駆動方法は、表示電極対を構成する平行に配置された複数の走査電極および維持電極と表示電極対と交差する方向に配置された複数のデータ電極との交差部に放電セルを形成してなるPDPの駆動方法であって、1フィールド期間を放電セルに選択的に書込み放電を発生させる書込み期間と書込み放電を発生させた放電セルに維持放電を発生させる維持期間とを有する複数のサブフィールドから構成するとともに、1フィールド期間に少なくとも1回の初期化放電を放電セルに発生させる初期化期間を有し、初期化期間は、走査電極に上り傾斜波形電圧を印加して、走査電極を陽極とし維持電極およびデータ電極を陰極とする第1の初期化放電を行う第1の初期化期間と、走査電極に下り傾斜波形電圧を印加して、走査電極を陰極とし維持電極およびデータ電極を陽極とする第2の初期化放電を行う第2の初期化期間とを有し、第2の初期化期間においてデータ電極に正の矩形波形電圧を印加することを特徴とする。   In order to achieve such an object, the PDP driving method of the present invention includes a plurality of scan electrodes arranged in parallel and a plurality of scan electrodes arranged in a direction intersecting the sustain electrode and the display electrode pair. A method of driving a PDP in which a discharge cell is formed at an intersection with a data electrode in which an address period in which one field period is selectively generated in the discharge cell and a discharge cell in which the address discharge is generated A plurality of subfields having a sustain period for generating a sustain discharge, and an initializing period for causing the discharge cell to generate at least one initializing discharge in one field period, the initializing period being a scan electrode A first initializing period in which a first initializing discharge is applied to the scan electrode, the scan electrode serving as an anode and the sustain electrode and the data electrode serving as a cathode. And applying a diagonal waveform voltage to perform a second initialization discharge in which a scan electrode serves as a cathode and a sustain electrode and a data electrode serve as an anode, and the data electrode in the second initialization period A positive rectangular waveform voltage is applied to.

この方法によれば、安定した書込み放電を発生させるために必要な壁電荷を1回の初期化動作において確実に形成し、書込み放電を安定に発生させることが可能となる。   According to this method, wall charges necessary for generating a stable address discharge can be reliably formed in one initialization operation, and the address discharge can be generated stably.

また、本発明のプラズマディスプレイ装置は、表示電極対を構成する平行に配置された複数の走査電極および維持電極と表示電極対と交差する方向に配置された複数のデータ電極との交差部に放電セルを形成してなるPDPと、走査電極を駆動する走査電極駆動回路と、維持電極を駆動する維持電極駆動回路と、データ電極を駆動するデータ電極駆動回路とを備え、第1の初期化期間と第2の初期化期間とを有する初期化期間において、走査電極駆動回路は、第1の初期化期間では、走査電極を陽極とし維持電極およびデータ電極を陰極とする第1の初期化放電を発生させるための上り傾斜波形電圧を走査電極に印加するとともに、第2の初期化期間では、走査電極を陰極とし維持電極およびデータ電極を陽極とする第2の初期化放電を発生させるための下り傾斜波形電圧を走査電極に印加し、データ電極駆動回路は、第2の初期化期間においてデータ電極に正の矩形波形電圧を印加するように構成したことを特徴とする。   In addition, the plasma display apparatus of the present invention discharges at the intersections of the plurality of scan electrodes and the sustain electrodes arranged in parallel constituting the display electrode pair and the plurality of data electrodes arranged in the direction intersecting the display electrode pair. A first initialization period, comprising: a PDP formed with a cell; a scan electrode drive circuit for driving a scan electrode; a sustain electrode drive circuit for driving a sustain electrode; and a data electrode drive circuit for driving a data electrode. In the initialization period having the second initialization period, the scan electrode driving circuit performs the first initialization discharge in which the scan electrode serves as an anode and the sustain electrode and the data electrode serve as a cathode in the first initialization period. An upward ramp waveform voltage to be generated is applied to the scan electrode, and in the second initialization period, a second initialization discharge is generated with the scan electrode as a cathode and the sustain electrode and the data electrode as an anode. The down-ramp waveform voltage is applied to the scanning electrode for the data electrode driving circuit is characterized by being configured to apply a positive rectangular waveform voltage to the data electrodes in the second initialization period.

この構成によれば、安定した書込み放電を発生させるために必要な壁電荷を1回の初期化動作において確実に形成し、書込み放電を安定に発生させることが可能となる。   According to this configuration, it is possible to reliably generate wall charges necessary for generating a stable address discharge in one initialization operation, and to stably generate an address discharge.

本発明によれば、安定した書込み放電を発生させるために必要な壁電荷を1回の初期化動作において確実に形成し、書込み放電を安定に発生させることができるPDPの駆動方法およびプラズマディスプレイ装置を提供することができる。   According to the present invention, a PDP driving method and a plasma display apparatus capable of reliably generating wall charges necessary for generating a stable address discharge in one initialization operation and generating the address discharge stably. Can be provided.

以下、本発明の実施の形態によるプラズマディスプレイ装置について、図面を参照しながら説明する。   Hereinafter, a plasma display device according to an embodiment of the present invention will be described with reference to the drawings.

(実施の形態1)
図1は、本発明の実施の形態1におけるPDP10の構造を示す斜視図である。図1に示すように、第1の基板であるガラス製の前面板20上には、ストライプ状の走査電極22とストライプ状の維持電極23とで対をなす表示電極が複数形成されている。実施の形態1においては、例えば走査電極22−維持電極23の順で構成された表示電極対に隣接する表示電極対も同様に走査電極22−維持電極23の順で構成されている。したがって、前面板20上には、走査電極22−維持電極23−走査電極22−維持電極23−走査電極22−維持電極23−・・・となるように配列されている。また、走査電極22は、透明電極22aの上に金属電極である金属母線22bを積層して形成され、維持電極23は、透明電極23aの上に金属母線23bを積層して形成されている。そして走査電極22と維持電極23とを覆うように誘電体層24が形成され、その誘電体層24上に保護層25が形成されている。
(Embodiment 1)
FIG. 1 is a perspective view showing the structure of PDP 10 in Embodiment 1 of the present invention. As shown in FIG. 1, a plurality of display electrodes paired with a stripe-shaped scanning electrode 22 and a stripe-shaped sustaining electrode 23 are formed on a glass front plate 20 as a first substrate. In the first embodiment, for example, the display electrode pair adjacent to the display electrode pair configured in the order of scan electrode 22 -sustain electrode 23 is similarly configured in the order of scan electrode 22 -sustain electrode 23. Therefore, the electrodes are arranged on the front plate 20 such that scan electrode 22 -sustain electrode 23 -scan electrode 22 -sustain electrode 23 -scan electrode 22 -sustain electrode 23-. The scan electrode 22 is formed by laminating a metal bus 22b, which is a metal electrode, on the transparent electrode 22a, and the sustain electrode 23 is formed by laminating the metal bus 23b on the transparent electrode 23a. A dielectric layer 24 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 25 is formed on the dielectric layer 24.

第2の基板である背面板30上には、走査電極22および維持電極23と立体交差するように、誘電体層33で覆われた複数のストライプ状のデータ電極32が形成されている。誘電体層33上にはデータ電極32と平行に複数の隔壁34が配置され、この隔壁34間の誘電体層33上に蛍光体層35が設けられている。また、データ電極32は隣り合う隔壁34の間の位置に配置されている。   A plurality of stripe-shaped data electrodes 32 covered with a dielectric layer 33 are formed on the back plate 30 as the second substrate so as to three-dimensionally intersect the scan electrodes 22 and the sustain electrodes 23. A plurality of barrier ribs 34 are disposed on the dielectric layer 33 in parallel with the data electrodes 32, and a phosphor layer 35 is provided on the dielectric layer 33 between the barrier ribs 34. Further, the data electrode 32 is disposed at a position between the adjacent partition walls 34.

これらの前面板20と背面板30とは、走査電極22および維持電極23とデータ電極32とが直交するように、微小な放電空間を挟んで対向配置されるとともに、その外周部がガラスフリット等の封着材によって封着されている。そして放電空間には、例えばネオン(Ne)とキセノン(Xe)の混合ガスが放電ガスとして封入されている。放電空間は、隔壁34によって複数の区画に仕切られており、各区画には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が順次配置されている。そして、走査電極22および維持電極23とデータ電極32とが交差する部分に放電セル40が形成され、各色に発光する蛍光体層35が形成された隣接する3つの放電セルにより1つの画素が構成される。この画素を構成する放電セルが形成された領域が画像表示領域となり、画像表示領域の周囲は、ガラスフリットが形成された領域等のように画像表示が行われない非表示領域となる。また、隔壁34は、データ電極32と平行な方向に延びて形成されている。その結果、隔壁34は走査電極22と維持電極23とからなる一対の表示電極対に沿って放電セル40を複数連結した放電セル行を形成している。   The front plate 20 and the back plate 30 are arranged to face each other with a minute discharge space so that the scanning electrode 22, the sustain electrode 23, and the data electrode 32 are orthogonal to each other, and the outer peripheral portion thereof is a glass frit or the like. It is sealed with a sealing material. In the discharge space, for example, a mixed gas of neon (Ne) and xenon (Xe) is sealed as a discharge gas. The discharge space is partitioned into a plurality of sections by partition walls 34, and phosphor layers 35 that emit red (R), green (G), and blue (B) light are sequentially disposed in each section. A discharge cell 40 is formed at a portion where the scan electrode 22 and the sustain electrode 23 intersect with the data electrode 32, and one adjacent pixel is formed by three adjacent discharge cells on which phosphor layers 35 emitting light of each color are formed. Is done. An area where the discharge cells constituting this pixel are formed becomes an image display area, and the periphery of the image display area becomes a non-display area where image display is not performed, such as an area where glass frit is formed. The partition wall 34 is formed to extend in a direction parallel to the data electrode 32. As a result, the barrier rib 34 forms a discharge cell row in which a plurality of discharge cells 40 are connected along a pair of display electrodes including the scan electrode 22 and the sustain electrode 23.

そして、走査電極22、維持電極23、データ電極32はそれぞれの電極端子がガラス基板の端部に引き出されストライプ状に配列されている。   The scanning electrode 22, the sustaining electrode 23, and the data electrode 32 are arranged in stripes with their electrode terminals drawn out to the end of the glass substrate.

また、保護層25は、放電セルにおける放電開始電圧を下げるために、AC型PDPの材料として使用実績があり、ネオン(Ne)およびキセノン(Xe)ガスを封入した場合に2次電子放出係数が大きく耐久性に優れた酸化マグネシウム(MgO)を主成分とする材料から形成されている。   In addition, the protective layer 25 has been used as a material for an AC type PDP in order to lower the discharge start voltage in the discharge cell. When neon (Ne) and xenon (Xe) gas is sealed, the secondary electron emission coefficient is It is made of a material mainly composed of magnesium oxide (MgO) which is large and excellent in durability.

なお、走査電極22および維持電極23は、放電セル40での発光を妨げないように例えば酸化インジウムや酸化スズ等からなるITO(Indium Tin Oxide)等の光透過性の高い導電体を材料とした透明電極に、導電性の高い例えば銀(Ag)等の金属を材料とした金属母線が積層されて形成されている。   Scan electrode 22 and sustain electrode 23 are made of a light-transmitting conductor such as ITO (Indium Tin Oxide) made of indium oxide, tin oxide, or the like so as not to prevent light emission in discharge cell 40. A metal bus bar made of a metal such as silver (Ag) having high conductivity is laminated on the transparent electrode.

図2は、本発明の実施の形態1におけるPDP10の電極配列図である。行方向にn行の走査電極SC〜SC(図1の走査電極22)とn行の維持電極SU〜SU(図1の維持電極23)とが交互に配列され、列方向にはm列のデータ電極D〜D(図1のデータ電極32)が配列されている。そして、一対の走査電極SC、維持電極SU(i=1〜n)と1つのデータ電極D(j=1〜m)とを含む放電セルCi,jが放電空間内に形成され、放電セルCの総数は(m×n)個になる。 FIG. 2 is an electrode array diagram of PDP 10 in the first exemplary embodiment of the present invention. In the row direction, n rows of scan electrodes SC 1 to SC n (scan electrode 22 in FIG. 1) and n rows of sustain electrodes SU 1 to SU n (sustain electrode 23 in FIG. 1) are alternately arranged in the column direction. Are arranged in m rows of data electrodes D 1 to D m (data electrodes 32 in FIG. 1). A discharge cell C i, j including a pair of scan electrodes SC i , sustain electrodes SU i (i = 1 to n) and one data electrode D j (j = 1 to m) is formed in the discharge space. The total number of discharge cells C is (m × n).

このような構成のPDP10においては、ガス放電により紫外線を発生させ、その紫外線で赤色(R)、緑色(G)、青色(B)の各色の蛍光体を励起して発光させることによりカラー表示を行っている。また、PDP10は、1フィールド期間を複数のサブフィールドに分割し、発光させるサブフィールドの組み合わせによって駆動されることにより階調表示を行う。各サブフィールドは初期化期間、書込み期間および維持期間からなり、画像データを表示するために、初期化期間、書込み期間および維持期間でそれぞれ異なる信号波形を各電極に印加している。   In the PDP 10 having such a configuration, ultraviolet light is generated by gas discharge, and the color display is performed by exciting phosphors of red (R), green (G), and blue (B) colors with the ultraviolet light to emit light. Is going. Further, the PDP 10 divides one field period into a plurality of subfields, and performs gradation display by being driven by a combination of subfields that emit light. Each subfield includes an initialization period, an address period, and a sustain period. In order to display image data, different signal waveforms are applied to the respective electrodes in the initialization period, the address period, and the sustain period.

図3は、本発明の実施の形態1におけるプラズマディスプレイ装置の電気的構成を示すブロック図である。図3に示すプラズマディスプレイ装置は、A/Dコンバータ1、映像信号処理回路2、サブフィールド処理回路3、データ電極駆動回路4、走査電極駆動回路5、維持電極駆動回路6、PDP10を備えている。   FIG. 3 is a block diagram showing an electrical configuration of the plasma display device in accordance with the first exemplary embodiment of the present invention. The plasma display device shown in FIG. 3 includes an A / D converter 1, a video signal processing circuit 2, a subfield processing circuit 3, a data electrode driving circuit 4, a scanning electrode driving circuit 5, a sustain electrode driving circuit 6, and a PDP 10. .

PDP10は、上述したとおり、行方向にn行の走査電極SC〜SC(図1の走査電極22)とn行の維持電極SU〜SU(図1の維持電極23)とが交互に配列され、列方向にm列のデータ電極D〜D(図1のデータ電極32)が配列されている。そして、一対の走査電極SC、維持電極SU(i=1〜n)と1つのデータ電極D(j=1〜m)とを含む放電セルCi,jが放電空間内に(m×n)個形成され、赤色(R)、緑色(G)および青色(B)の各色に発光する3つの放電セルにより1つの画素が構成される。 As described above, the PDP 10 includes n rows of scan electrodes SC 1 to SC n (scan electrodes 22 in FIG. 1) and n rows of sustain electrodes SU 1 to SU n (sustain electrodes 23 in FIG. 1) alternately. And m columns of data electrodes D 1 to D m (data electrodes 32 in FIG. 1) are arranged in the column direction. A discharge cell C i, j including a pair of scan electrodes SC i , sustain electrodes SU i (i = 1 to n) and one data electrode D j (j = 1 to m) is formed in the discharge space (m Xn) one pixel is formed by three discharge cells that emit light of each color of red (R), green (G), and blue (B).

A/Dコンバータ1は、入力されたアナログの映像信号をデジタルの映像信号に変換する。映像信号処理回路2は、入力されたデジタルの映像信号を発光期間の重みの異なる複数のサブフィールドの組み合わせによってPDP10に発光表示するため、1フィールドの映像信号から各サブフィールドの制御を行うサブフィールドデータに変換する。   The A / D converter 1 converts an input analog video signal into a digital video signal. The video signal processing circuit 2 emits and displays the input digital video signal on the PDP 10 by a combination of a plurality of subfields having different light emission period weights, and controls each subfield from the video signal of one field. Convert to data.

サブフィールド処理回路3は、映像信号処理回路2で作成されたサブフィールドデータからデータ電極駆動回路用制御信号、走査電極駆動回路用制御信号および維持電極駆動回路用制御信号を生成し、データ電極駆動回路4、走査電極駆動回路5、維持電極駆動回路6へそれぞれ出力する。また、サブフィールド処理回路3は、走査電極駆動回路5および維持電極駆動回路6に設けられた維持パルス発生回路51、61を制御する制御信号を生成する。   The subfield processing circuit 3 generates a data electrode drive circuit control signal, a scan electrode drive circuit control signal, and a sustain electrode drive circuit control signal from the subfield data created by the video signal processing circuit 2, and drives the data electrode Output to the circuit 4, the scan electrode drive circuit 5, and the sustain electrode drive circuit 6, respectively. Subfield processing circuit 3 generates control signals for controlling sustain pulse generating circuits 51 and 61 provided in scan electrode driving circuit 5 and sustain electrode driving circuit 6.

データ電極駆動回路4は、データ電極駆動回路用制御信号にもとづいて各データ電極Dを独立して駆動する。 Data electrode driving circuit 4 are independently drives each data electrode D j on the basis of the control signal for the data electrode driving circuit.

走査電極駆動回路5は、維持期間に走査電極SC〜SCに印加する維持パルスを発生するための維持パルス発生回路51を内部に備え、各走査電極SC〜SCをそれぞれ独立して駆動することができる。そして、走査電極駆動回路用制御信号にもとづいて各走査電極SC〜SCを独立して駆動する。 Scan electrode drive circuit 5 includes sustain pulse generation circuit 51 for generating sustain pulses to be applied to scan electrodes SC 1 to SC n in the sustain period, and each scan electrode SC 1 to SC n is independently provided. Can be driven. Then, each of the scan electrodes SC 1 to SC n is independently driven based on the scan electrode drive circuit control signal.

維持電極駆動回路6は、維持期間に維持電極SU〜SUに印加する維持パルスを発生するための維持パルス発生回路61を内部に備え、PDP10の全ての維持電極SU〜SUをまとめて駆動することができる。そして、維持電極駆動回路用制御信号にもとづいて維持電極SU〜SUを駆動する。 Sustain electrode driving circuit 6 includes a sustain pulse generating circuit 61 for generating sustain pulses applied to the sustain electrodes SU 1 to SU n in the sustain period within, summarizes all the sustain electrodes SU 1 to SU n of PDP10 Can be driven. Then, driving the sustain electrodes SU 1 to SU n based on the control signal the sustain electrode driving circuit.

次に、本発明の実施の形態1におけるPDP10を駆動するための駆動波形とそのタイミングについて、PDP10の動作とともに説明する。図4は、本発明の実施の形態1におけるPDP10の各電極に印加する駆動電圧波形を示す図である。なお、1フィールド期間は複数のサブフィールドから構成され、それぞれのサブフィールドは、図4に示すように、初期化期間、書込み期間、維持期間を有する。   Next, driving waveforms and timings for driving the PDP 10 according to the first embodiment of the present invention will be described together with operations of the PDP 10. FIG. 4 is a diagram showing a drive voltage waveform applied to each electrode of the PDP 10 in the first embodiment of the present invention. One field period includes a plurality of subfields, and each subfield has an initialization period, an address period, and a sustain period as shown in FIG.

また、本発明の実施の形態1においては、初期化動作を行う初期化期間を第1の初期化期間である初期化期間前半部と第2の初期化期間である初期化期間後半部とに分けて初期化動作を行う。また、それぞれのサブフィールドは、発光期間の重みを変えるため維持期間における維持パルスの数を異ならせている以外はほぼ同様の動作を行う。また、各サブフィールドにおける動作原理もほぼ同様である。したがって、ここでは1つのサブフィールドについて動作を説明し、以降のサブフィールドにおける書込み動作および維持動作については同様の動作を行うものとする。   In the first embodiment of the present invention, the initialization period for performing the initialization operation is divided into the first half of the initialization period that is the first initialization period and the second half of the initialization period that is the second initialization period. Perform initialization operations separately. Each subfield performs substantially the same operation except that the number of sustain pulses in the sustain period is changed in order to change the weight of the light emission period. The operation principle in each subfield is almost the same. Therefore, here, the operation is described for one subfield, and the same operation is performed for the write operation and the sustain operation in the subsequent subfields.

まず、初期化期間では、正のパルス電圧を全ての走査電極SC〜SCに印加し、走査電極SC〜SCおよび維持電極SU〜SUを覆う誘電体層24上の保護層25および蛍光体層35上に必要な壁電荷を蓄積する。加えて、放電遅れを小さくして書込み放電を安定して発生させるためのプライミング(放電のための起爆剤=励起粒子)を発生させるという働きを持つ。 First, in the initialization period, a positive pulse voltage is applied to all scan electrodes SC 1 to SC n, the scan electrodes SC 1 to SC n and sustain electrodes SU 1 to cover the to SU n dielectric layer protective layer on 24 25 and necessary wall charges are accumulated on the phosphor layer 35. In addition, it has a function of generating priming (priming for discharge = excited particles) for reducing the discharge delay and generating the address discharge stably.

具体的には、初期化期間前半部では、データ電極D〜D、維持電極SU〜SUをそれぞれ0(V)に保持し、走査電極SC〜SCには、データ電極D〜Dに対して放電開始電圧以下の電圧Viから、放電開始電圧を超える電圧Viに向かって緩やかに上昇する傾斜波形電圧を印加する。この傾斜波形電圧が上昇する間に、走査電極SC〜SCと維持電極SU〜SU、データ電極D〜Dとの間でそれぞれ1回目の微弱な初期化放電、すなわち第1の初期化放電が起こる。そして、走査電極SC〜SC上部に負の壁電圧が蓄積されるとともに、データ電極D〜D上部および維持電極SU〜SU上部には正の壁電圧が蓄積される。ここで、電極上部の壁電圧とは電極を覆う誘電体層上に蓄積された壁電荷により生じる電圧を表す。 Specifically, in the half of the initializing period, holds the data electrodes D 1 to D m, sustain electrodes SU 1 to SU n in each 0 (V), the scan electrodes SC 1 to SC n, data electrodes D the voltage Vi 1 of the discharge start voltage or less with respect to 1 to D m, applying a ramp waveform voltage gradually rises toward the voltage Vi 2 that exceeds the discharge start voltage. While this ramp waveform voltage increases, the scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n, respectively first weak setup discharges between the data electrode D 1 to D m, that is, a first Initializing discharge occurs. Negative wall voltage is accumulated on scan electrodes SC 1 to SC n top, to the data electrodes D 1 to D m and sustain electrodes SU 1 to SU n positive wall voltage is accumulated. Here, the wall voltage on the electrode represents a voltage generated by wall charges accumulated on the dielectric layer covering the electrode.

初期化期間後半部では、維持電極SU〜SUを正電圧Veに保ち、走査電極SC〜SCには、維持電極SU〜SUに対して放電開始電圧以下となる電圧Viから放電開始電圧を超える電圧Viに向かって緩やかに下降する傾斜波形電圧を印加する。 In the second half of the initializing period, maintaining the sustain electrodes SU 1 to SU n to a positive voltage Ve, the scan electrodes SC 1 to SC n, the voltage Vi 3 to be equal to or less than the discharge starting voltage with respect to sustain electrodes SU 1 to SU n Is applied with a ramp waveform voltage that gently falls toward voltage Vi 4 exceeding the discharge start voltage.

同時に、データ電極D〜Dには、走査電極SC〜SCに傾斜波形電圧が印加されている期間だけ継続される電圧Vdataとなる正の矩形波形電圧を印加する。 At the same time, a positive rectangular waveform voltage that is a voltage V data that continues only during a period in which the ramp waveform voltage is applied to the scan electrodes SC 1 to SC n is applied to the data electrodes D 1 to D m .

この間に、走査電極SC〜SCと維持電極SU〜SU、データ電極D〜Dとの間でそれぞれ2回目の微弱な初期化放電、すなわち第2の初期化放電が起こる。そして、走査電極SC〜SC上部の負の壁電圧および維持電極SU〜SU上部の正の壁電圧が弱められ、データ電極D〜D上部の正の壁電圧は書込み動作に適した値に調整される。以上により初期化動作が終了する。 During this time, the scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n, weak setup discharges second respective between the data electrodes D 1 to D m, that is, the second initialization discharge occurs. Then, negative wall voltage and sustain electrodes SU 1 to SU n positive wall voltage on scan electrodes SC 1 to SC n upper are weakened, positive wall voltage on data electrodes D 1 to D m upper address operation It is adjusted to a suitable value. This completes the initialization operation.

次に、書込み期間では、全ての走査電極SC〜SCに順次負の走査パルスを印加することによって走査を行う。そして、走査電極SC〜SCを走査している間に、表示データにもとづきデータ電極D〜Dに正の書込みパルス電圧Vd+Vdataを印加する。こうして走査電極SC〜SCとデータ電極D〜Dとの間に書込み放電が発生し、走査電極SC〜SC上の保護層25の表面に壁電荷が形成される。 Next, in the address period, scanning is performed by sequentially applying a negative scan pulse to all the scan electrodes SC 1 to SC n . Then, while scanning the scan electrodes SC 1 to SC n , a positive address pulse voltage Vd + V data is applied to the data electrodes D 1 to D m based on the display data. Thus, address discharge is generated between scan electrodes SC 1 to SC n and data electrodes D 1 to D m, and wall charges are formed on the surface of protective layer 25 on scan electrodes SC 1 to SC n .

具体的には、書込み期間では、走査電極SC〜SCを一旦電圧Vsに保持する。次に、放電セルCp,1〜Cp,m(pは1〜nの整数)の書込み動作では、走査電極SCに走査パルス電圧Vaを印加する。また、データ電極D〜Dのうちp行目に表示すべき映像信号に対応するデータ電極D(DはD〜Dのうち映像信号にもとづき選択されるデータ電極)には、初期化期間後半部にデータ電極D〜Dに印加した正の矩形波形電圧Vdataに電圧Vdを加えた正の書込みパルス電圧Vd+Vdataを印加する。こうして、書込みパルス電圧Vd+Vdataが印加されたデータ電極Dと走査パルス電圧Vaが印加された走査電極SCとの交差部に対応する放電セルCp,qで書込み放電が発生する。この書込み放電により放電セルCp,qの走査電極SC上部に正電圧が蓄積され、維持電極SU上部に負電圧が蓄積されて、書込み動作が終了する。以下、同様の書込み動作をn行目の放電セルCn,qに至るまで行い、書込み動作が終了する。 Specifically, in the address period, scan electrodes SC 1 to SC n are temporarily held at voltage Vs. Next, in the address operation of the discharge cells C p, 1 to C p, m (p is an integer of 1 to n), the scan pulse voltage Va is applied to the scan electrode SC p . The data electrode D q corresponding to the video signal to be displayed in the p-th row of the data electrodes D 1 to D m (D q is a data electrode selected based on the video signal among D 1 to D m ). In the latter half of the initialization period, a positive write pulse voltage Vd + V data obtained by adding the voltage Vd to the positive rectangular waveform voltage V data applied to the data electrodes D 1 to D m is applied. Thus, the discharge cells corresponding to the intersections of the scan electrodes SC p which data electrodes writing pulse voltage Vd + V data is applied D q and the scan pulse voltage Va is applied C p, writing discharge q occur. The address discharge by the discharge cell C p, a positive voltage to the scan electrodes SC p top of q is accumulated, and a negative voltage is accumulated on sustain electrode SU p top, the write operation is completed. Thereafter, the same address operation is performed until the discharge cell C n, q in the n- th row , and the address operation is completed.

続く維持期間では、一定の期間、走査電極SC〜SCと維持電極SU〜SUとの間に放電を維持するのに十分な電圧を印加する。これにより、走査電極SC〜SCと維持電極SU〜SUとの間に放電プラズマが生成され、一定の期間、蛍光体層35を励起発光させる。このとき、書込み期間において書込みパルス電圧が印加されなかった放電空間では、放電は発生せず蛍光体層35の励起発光は起こらない。 In the subsequent sustain period, applying a voltage sufficient to maintain the discharge between the fixed period, the scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n. Thus, the scan electrodes SC 1 discharge plasma between to SC n and sustain electrodes SU 1 to SU n are generated, a period of time, to excite the phosphor to emit light layer 35. At this time, in the discharge space where the address pulse voltage is not applied in the address period, no discharge occurs and excitation light emission of the phosphor layer 35 does not occur.

具体的には、維持期間では、走査電極SC〜SCを0(V)に一旦戻した後、走査電極SC〜SCに正の維持パルス電圧Vuを印加する。その後、維持電極SU〜SUを0(V)に戻す。このとき、書込み放電を起こした放電セルCp,qにおける走査電極SC上部と維持電極SU上部との間の電圧は、正の維持パルス電圧Vuに加えて、書込み期間において走査電極SC上部および維持電極SU上部に蓄積された壁電圧が加算されて、放電開始電圧より大きくなり、1回目の維持放電が発生する。そして、維持放電を起こした放電セルCp,qでは、維持放電発生時における走査電極SCと維持電極SUとの電位差を打ち消すように走査電極SC上部に負電圧が蓄積され、維持電極SU上部に正電圧が蓄積される。こうして、1回目の維持放電が終了する。1回目の維持放電の後、維持電極SU〜SUに維持パルス電圧Vuを印加し、その後、走査電極SC〜SCを0(V)に戻す。このとき、1回目の維持放電を起こした放電セルCp,qにおける走査電極SC上部と維持電極SU上部との間の電圧は、正の維持パルス電圧Vuに加えて、1回目の維持放電において走査電極SC上部および維持電極SU上部に蓄積された壁電圧が加算されて放電開始電圧より大きくなり、2回目の維持放電が発生する。以降同様に、走査電極SC〜SCと維持電極SU〜SUとに維持パルスを交互に印加することにより、書込み放電を起こした放電セルCp,qに対して維持パルスの回数だけ維持放電が継続して行われる。以上で1つのサブフィールドが終了する。 Specifically, in the sustain period, scan electrodes SC 1 to SC n are once returned to 0 (V), and then positive sustain pulse voltage Vu is applied to scan electrodes SC 1 to SC n . Thereafter, returning the sustain electrodes SU 1 to SU n to 0 (V). At this time, the voltage between the discharge cell C p having generated the address discharge, the scan electrode SC p upper part of q and sustain electrode SU p top, in addition to the positive sustain pulse voltage Vu, the scanning in the address periods electrode SC p It is subject to and sustain electrode SU p accumulated wall voltage in the upper, larger than the discharge start voltage, first sustain discharge is generated. In discharge cells C p and q that have undergone a sustain discharge, a negative voltage is accumulated on scan electrode SC p so as to cancel the potential difference between scan electrode SC p and sustain electrode SU p when the sustain discharge occurs. A positive voltage is accumulated on the top of SU p . Thus, the first sustain discharge is completed. After the first sustain discharge, the sustain pulse voltage Vu to the sustain electrodes SU 1 to SU n is applied, then returned to the scan electrodes SC 1 to SC n to 0 (V). In this case, first discharge cell C p having undergone the sustain discharge, the voltage between the scan electrodes SC p upper and the sustain electrode SU p upper part of q, in addition to the positive sustain pulse voltage Vu, the maintenance of the first In discharge, the wall voltages accumulated on scan electrode SC p and sustain electrode SU p are added to become higher than the discharge start voltage, and a second sustain discharge is generated. Thereafter, in the same manner, by applying sustain pulses alternately to scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n , the number of sustain pulses is equal to the number of sustain pulses for discharge cells C p and q in which address discharge has occurred. The sustain discharge is continuously performed. This completes one subfield.

安定した書込み放電を発生させるために必要な壁電荷を放電セル内の壁面に過不足なく確実に蓄積するためには、局所的な放電ではなく、放電セル内の広い範囲に安定した放電を発生させることが重要である。   In order to accumulate the wall charge necessary to generate a stable address discharge on the wall surface in the discharge cell without excess or deficiency, a stable discharge is generated in a wide range in the discharge cell, not a local discharge. It is important to let

しかし、初期化放電では、強い放電を発生させると、表示される画像に関係のない不要な発光が放電セルに生じてしまう。このような発光は画像の品位を損ねてしまうため、発生させない方がよい。したがって、初期化放電ではそのような不要な発光が生じないように微弱な放電を発生させている。この微弱な放電は、局所的に発生した弱い放電が徐々に周囲に広がっていき、放電セル内全体での放電となる。こうして、不必要な発光を生じさせることなく、放電セル内の壁面に壁電荷を蓄積させている。   However, in the initializing discharge, if a strong discharge is generated, unnecessary light emission not related to the displayed image is generated in the discharge cell. Since such light emission impairs the quality of the image, it is better not to generate it. Therefore, a weak discharge is generated in the initializing discharge so that such unnecessary light emission does not occur. In this weak discharge, a locally generated weak discharge gradually spreads around and becomes a discharge in the entire discharge cell. Thus, wall charges are accumulated on the wall surface in the discharge cell without causing unnecessary light emission.

一方で、データ電極上に形成された蛍光体層が放電を起こり難くしている等、走査電極とデータ電極との間に発生させる放電に関しては放電が不安定になりやすい要因がある。   On the other hand, there is a factor that the discharge is likely to be unstable with respect to the discharge generated between the scan electrode and the data electrode, such as that the phosphor layer formed on the data electrode is difficult to cause the discharge.

そして、そのような放電が不安定に発生すると、放電セル内の隅々にまで放電が広がらず、安定した書込み放電を発生させるために必要な壁電荷を過不足なく形成することができなくなる。   If such a discharge occurs in an unstable manner, the discharge does not spread to every corner in the discharge cell, and the wall charges necessary for generating a stable address discharge cannot be formed without excess or deficiency.

例えば、第2の初期化放電が不安定に発生してしまい、第1の初期化放電で形成された壁電圧が第2の初期化放電で十分に弱められず、壁電圧が高いまま残留してしまうことがある。そして、そのような壁電圧は、書込み放電を、発光を伴う強い異常な放電として発生させてしまう。そして、その発光はPDP10の表示面に輝点として観測され、表示される画像の品位を損ねてしまう。   For example, the second initializing discharge is unstablely generated, and the wall voltage formed by the first initializing discharge is not sufficiently weakened by the second initializing discharge, and the wall voltage remains high. May end up. Such a wall voltage causes the address discharge to be generated as a strong abnormal discharge accompanied by light emission. The emitted light is observed as a bright spot on the display surface of the PDP 10, and the quality of the displayed image is impaired.

しかし、本発明の実施の形態1における駆動方法では、初期化期間後半部において、データ電極D〜Dに、走査電極SC〜SCに傾斜波形電圧が印加されている期間だけ継続される電圧Vdataとなる正の矩形波形電圧を印加している。これにより、走査電極SC〜SCと維持電極SU〜SUとの間に発生させる放電を不要に強めることなく、走査電極SC〜SCとデータ電極D〜Dとの間に十分な電位差を設けることができる。したがって、不要な発光を生じさせることなく、放電セル内の広い範囲に安定した初期化放電を発生させることができるようになる。 However, in the driving method according to the first embodiment of the present invention, in the second half of the initializing period, data electrodes D 1 to D m, is continued for a period of time ramp waveform voltage to the scan electrodes SC 1 to SC n is applied A positive rectangular waveform voltage that is a voltage V data is applied. Thus, unnecessarily without enhancing the discharge to be generated between the scan electrodes SC 1 to SC n and sustain electrodes SU 1 to SU n, between the scan electrodes SC 1 to SC n and data electrodes D 1 to D m A sufficient potential difference can be provided. Therefore, it is possible to generate a stable initializing discharge over a wide range in the discharge cell without causing unnecessary light emission.

以上述べたように、本発明の実施の形態1においては、初期化期間後半部において、データ電極D〜Dに、走査電極SC〜SCに傾斜波形電圧が印加されている期間だけ継続される電圧Vdataとなる正の矩形波形電圧を印加することにより、不要な発光を生じさせることなく、1回の初期化動作で書込み放電に必要な壁電荷を過不足なく確実に形成することができる。したがって、例えば1フィールド期間に1回しか全セル初期化動作を行わないような駆動方法であっても、安定した書込み放電を発生させることが可能になる。 As described above, in the first embodiment of the present invention, in the latter half of the initialization period, only the period in which the ramp waveform voltage is applied to the scan electrodes SC 1 to SC n and the data electrodes D 1 to D m. By applying a positive rectangular waveform voltage that is the voltage V data to be continued, wall charges necessary for address discharge can be reliably formed without excess or deficiency in one initialization operation without causing unnecessary light emission. be able to. Therefore, for example, even in a driving method in which the all-cell initialization operation is performed only once in one field period, it is possible to generate a stable address discharge.

なお、本発明の実施の形態1においては、データ電極に印加する正の矩形波形電圧Vdataの電圧値を特に規定していないが、この電圧値はPDPの特性や仕様等にもとづき最適化することが望ましい。 In the first embodiment of the present invention, the voltage value of the positive rectangular waveform voltage V data applied to the data electrode is not particularly defined, but this voltage value is optimized based on the characteristics and specifications of the PDP. It is desirable.

本発明に係るPDPの駆動方法およびプラズマディスプレイ装置は、安定した書込み放電を発生させるために必要な壁電荷を1回の初期化動作において確実に形成し、書込み放電を安定に発生させることができるので、PDPの駆動方法およびプラズマディスプレイ装置として有用である。   The PDP driving method and the plasma display apparatus according to the present invention can reliably generate a wall charge necessary for generating a stable address discharge in one initialization operation, and stably generate an address discharge. Therefore, it is useful as a PDP driving method and a plasma display device.

本発明の実施の形態1におけるPDPの構造を示す斜視図The perspective view which shows the structure of PDP in Embodiment 1 of this invention 同PDPの電極配列図Electrode arrangement of the PDP 本発明の実施の形態1におけるプラズマディスプレイ装置の電気的構成を示すブロック図1 is a block diagram showing an electrical configuration of a plasma display device in Embodiment 1 of the present invention. 本発明の実施の形態1におけるPDPの各電極に印加する駆動電圧波形を示す図The figure which shows the drive voltage waveform applied to each electrode of PDP in Embodiment 1 of this invention 従来技術におけるPDPの各電極に印加する駆動電圧波形を示す図The figure which shows the drive voltage waveform applied to each electrode of PDP in a prior art

符号の説明Explanation of symbols

1 A/Dコンバータ
2 映像信号処理回路
3 サブフィールド処理回路
4 データ電極駆動回路
5 走査電極駆動回路
6 維持電極駆動回路
10 プラズマディスプレイパネル(PDP)
20 (ガラス製の)前面板
22 走査電極
22a,23a 透明電極
22b,23b 金属母線
23 維持電極
24,33 誘電体層
25 保護層
30 背面板
32 データ電極
34 隔壁
35 蛍光体層
40 放電セル
51,61 維持パルス発生回路
DESCRIPTION OF SYMBOLS 1 A / D converter 2 Video signal processing circuit 3 Subfield processing circuit 4 Data electrode drive circuit 5 Scan electrode drive circuit 6 Sustain electrode drive circuit 10 Plasma display panel (PDP)
20 (Glass) Front plate 22 Scan electrode 22a, 23a Transparent electrode 22b, 23b Metal bus 23 Sustain electrode 24, 33 Dielectric layer 25 Protective layer 30 Back plate 32 Data electrode 34 Partition 35 Phosphor layer 40 Discharge cell 51, 61 Sustain pulse generator

Claims (2)

表示電極対を構成する平行に配置された複数の走査電極および維持電極と前記表示電極対と交差する方向に配置された複数のデータ電極との交差部に放電セルを形成してなるプラズマディスプレイパネルの駆動方法であって、
1フィールド期間を前記放電セルに選択的に書込み放電を発生させる書込み期間と前記書込み放電を発生させた前記放電セルに維持放電を発生させる維持期間とを有する複数のサブフィールドから構成するとともに、1フィールド期間に少なくとも1回の初期化放電を前記放電セルに発生させる初期化期間を有し、
前記初期化期間は、
前記走査電極に上り傾斜波形電圧を印加して、前記走査電極を陽極とし前記維持電極および前記データ電極を陰極とする第1の初期化放電を行う第1の初期化期間と、
前記走査電極に下り傾斜波形電圧を印加して、前記走査電極を陰極とし前記維持電極および前記データ電極を陽極とする第2の初期化放電を行う第2の初期化期間とを有し、
前記第2の初期化期間において前記データ電極に正の矩形波形電圧を印加すること
を特徴とするプラズマディスプレイパネルの駆動方法。
A plasma display panel in which discharge cells are formed at intersections between a plurality of scan electrodes and sustain electrodes arranged in parallel constituting a display electrode pair and a plurality of data electrodes arranged in a direction intersecting the display electrode pair Driving method,
One field period is composed of a plurality of subfields having an address period in which an address discharge is selectively generated in the discharge cells and a sustain period in which a sustain discharge is generated in the discharge cells in which the address discharge is generated. An initializing period for causing the discharge cell to generate at least one initializing discharge in a field period;
The initialization period is
A first initialization period in which a first ramp discharge voltage is applied to the scan electrode and a first initialization discharge is performed using the scan electrode as an anode and the sustain electrode and the data electrode as a cathode;
A second initializing period in which a downward ramp waveform voltage is applied to the scan electrode and a second initializing discharge is performed using the scan electrode as a cathode and the sustain electrode and the data electrode as an anode;
A driving method of a plasma display panel, wherein a positive rectangular waveform voltage is applied to the data electrode in the second initialization period.
表示電極対を構成する平行に配置された複数の走査電極および維持電極と前記表示電極対と交差する方向に配置された複数のデータ電極との交差部に放電セルを形成してなるプラズマディスプレイパネルと、
前記走査電極を駆動する走査電極駆動回路と、
前記維持電極を駆動する維持電極駆動回路と、
前記データ電極を駆動するデータ電極駆動回路とを備え、
第1の初期化期間と第2の初期化期間とを有する初期化期間において、
前記走査電極駆動回路は、前記第1の初期化期間では、前記走査電極を陽極とし前記維持電極および前記データ電極を陰極とする第1の初期化放電を発生させるための上り傾斜波形電圧を前記走査電極に印加するとともに、前記第2の初期化期間では、前記走査電極を陰極とし前記維持電極および前記データ電極を陽極とする第2の初期化放電を発生させるための下り傾斜波形電圧を前記走査電極に印加し、
前記データ電極駆動回路は、前記第2の初期化期間において前記データ電極に正の矩形波形電圧を印加するように構成したこと
を特徴とするプラズマディスプレイ装置。
A plasma display panel in which discharge cells are formed at intersections between a plurality of scan electrodes and sustain electrodes arranged in parallel constituting a display electrode pair and a plurality of data electrodes arranged in a direction intersecting the display electrode pair When,
A scan electrode driving circuit for driving the scan electrode;
A sustain electrode driving circuit for driving the sustain electrode;
A data electrode driving circuit for driving the data electrode,
In an initialization period having a first initialization period and a second initialization period,
In the first initialization period, the scan electrode driving circuit generates an upward ramp waveform voltage for generating a first initialization discharge using the scan electrode as an anode and the sustain electrode and the data electrode as a cathode. In addition to applying to the scan electrode, in the second initialization period, a downward ramp waveform voltage for generating a second initialization discharge having the scan electrode as a cathode and the sustain electrode and the data electrode as an anode is Applied to the scan electrode,
The plasma display apparatus, wherein the data electrode driving circuit is configured to apply a positive rectangular waveform voltage to the data electrode in the second initialization period.
JP2005327222A 2005-11-11 2005-11-11 Method for driving plasma display panel and plasma display device Pending JP2007133207A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005327222A JP2007133207A (en) 2005-11-11 2005-11-11 Method for driving plasma display panel and plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005327222A JP2007133207A (en) 2005-11-11 2005-11-11 Method for driving plasma display panel and plasma display device

Publications (1)

Publication Number Publication Date
JP2007133207A true JP2007133207A (en) 2007-05-31

Family

ID=38154917

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005327222A Pending JP2007133207A (en) 2005-11-11 2005-11-11 Method for driving plasma display panel and plasma display device

Country Status (1)

Country Link
JP (1) JP2007133207A (en)

Similar Documents

Publication Publication Date Title
JP4076367B2 (en) Plasma display panel, plasma display device, and driving method of plasma display panel
JP2005141257A (en) Method for driving plasma display panel
JP4443998B2 (en) Driving method of plasma display panel
JP2006267655A (en) Driving method for plasma display panel and plasma display device
US20050116888A1 (en) Panel driving method, panel driving apparatus, and display panel
US20050200570A1 (en) Drive method for plasma display panel
JP2007249207A (en) Method of driving plasma display apparatus
JPWO2008087805A1 (en) Plasma display panel driving method and plasma display device
JP4441368B2 (en) Plasma display panel driving method and plasma display apparatus
JP2008083137A (en) Plasma display panel drive method
JP4569136B2 (en) Driving method of plasma display panel
KR100884801B1 (en) Apparatus for driving plasma display panel and method thereof
JP2007133207A (en) Method for driving plasma display panel and plasma display device
JP5229233B2 (en) Plasma display panel driving method and plasma display device
JP4239779B2 (en) Plasma display panel
JP2006251624A (en) Plasma display device
KR20060086775A (en) Driving method for plasma display panel
KR100472370B1 (en) Plasma Display Panel And Driving Method Thereof
EP1835480A1 (en) Method of driving plasma display panel
JP4547949B2 (en) Driving method of plasma display panel
JP5150632B2 (en) Plasma display panel driving method and plasma display device
US20060262042A1 (en) Method of driving plasma display panel (PDP)
US20060113920A1 (en) Plasma display panel and drive method thereof
JP2010175772A (en) Method for driving plasma display panel
US8098216B2 (en) Plasma display apparatus and driving method thereof