JP2007123700A - 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法 - Google Patents

酸化物半導体のパターニング方法と薄膜トランジスタの製造方法 Download PDF

Info

Publication number
JP2007123700A
JP2007123700A JP2005316403A JP2005316403A JP2007123700A JP 2007123700 A JP2007123700 A JP 2007123700A JP 2005316403 A JP2005316403 A JP 2005316403A JP 2005316403 A JP2005316403 A JP 2005316403A JP 2007123700 A JP2007123700 A JP 2007123700A
Authority
JP
Japan
Prior art keywords
thin film
etching
forming
patterning
ito
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005316403A
Other languages
English (en)
Inventor
Masato Kon
真人 今
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toppan Inc
Original Assignee
Toppan Printing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppan Printing Co Ltd filed Critical Toppan Printing Co Ltd
Priority to JP2005316403A priority Critical patent/JP2007123700A/ja
Publication of JP2007123700A publication Critical patent/JP2007123700A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Drying Of Semiconductors (AREA)
  • Weting (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】
InGaZnO4薄膜を活性層に用い、ITO薄膜をソース・ドレイン電極に用いるような薄膜トランジスタにおいて、リフトオフ工程を使わずにそれぞれの層をパターニングすること、またそのような工程を用いて製造した薄膜トランジスタを提供することである。
【解決手段】
基材上に設けたITO薄膜をエッチングによりパターン化する工程と、前記パターニングされたITO薄膜上に設けたInGaZnO4薄膜をエッチングによりパターニングするに際し、前記2種の薄膜を、同種、同濃度のエッチング液またはエッチングガスを用い、それぞれ異なるエッチング時間でエッチングするか、濃度を変え、他の条件は変えずにエッチングすることにより解決した。
【選択図】図2

Description

本発明は、電子回路を構成する素子として用いることができるInGaZnO4薄膜とSnドープ酸化インジウム(ITO)薄膜が直接積層する積層薄膜のパターニング方法と、それを用いた薄膜トランジスタの製造方法に関する。
電界効果型トランジスタは、半導体メモリ集積回路の単位電子素子、高周波信号増幅素子、液晶駆動用素子等各種のスイッチング素子として用いられ、特に薄膜化したものは薄膜トランジスタ(以下TFT)としてよく知られている。
これらTFTの活性層には、シリコンまたはシリコン化合物が広く用いられている。高速動作が必要な高周波増幅素子、集積回路用素子等には、シリコン単結晶が用いられ、また、低速動作で充分な表示素子用には、大面積化の要求からアモルファスシリコンが使われている。
一方、フレキシブルディスプレイには、フレキシブル基板を用いたTFTが必要とされる。このようなTFTを作製するための基板は一般に耐熱温度が低いため、薄膜を形成するためのプロセス温度のさらなる低下が要求される。
前述のアモルファスシリコン薄膜の作製にはCVDが広く用いられており、特にプラズマCVDではプラズマが原料ガスであるシランを分解するため、熱CVDと比較して低い温度で成膜できる。
しかし、このプラズマCVD薄膜形成には、200〜300℃の反応温度が必要である。このため、耐熱性の低い基板への薄膜形成は困難であった。
近年、室温成膜が可能で電界効果移動度がアモルファスシリコンと同等以上の酸化物半導体InGaZnO4が提案され、薄膜トランジスタの活性層としての可能性が示された(非特許文献1参照)。
K.Nomura,H.Ohta,A.Takagi,T.Kamiyama,M.Hirano,H.Hosono: Nature 432(2004)488.
前記非特許文献1に記載のInGaZnO4は透明導電膜として知られていた材料であるが、成膜時に酸素分圧を制御することで、キャリア源となっている酸素空孔を低減し、off電流を低減させることに成功している。また、容易にアモルファス状態が得られるため、フレキシブルディスプレイへの応用に適している。また、透明であるため、ゲート絶縁膜、ゲート電極、ソース・ドレイン電極に透明な材料を用いると透明な薄膜トランジスタが形成できる。
このInGaZnO4のパターニングには、透明導電膜であるITO膜と同様のエッチング方法が使用できる。すなわち、一般的な酸に可溶で、アルカリに不溶である。従って、ITOで培われたエッチング技術が、基本的にはInGaZnO4のパターニングにも適用可能である。
しかしながら、InGaZnO4薄膜を活性層に用い、ITOをソース・ドレイン電極に用いるような薄膜トランジスタの場合には一方部位が他方の部位へ、直接積層した積層構造となる。前記両部位それぞれ異なるパターンでパターニングする際に、一方の部位を形成した後、他方の部位を同様にエッチングにより形成しようとすると、先に形成した薄膜部位が、後の薄膜部位をエッチングするためのエッチャントによってエッチングされてしまうため、目的とするパターンを有する積層基板を得ることはできなかった。そこで一方の部位を形成後、他方の部位のパターニングにはリフトオフプロセスを用いるなど、複数の異なるプロセスを用意してその組み合わせによりパターニングが行われており、非効率的であった。
また、エッチング以外の形成手段であるリフトオフプロセスは、リフトオフに処理時間がかかるうえ、細かいパターンが切れないなどの問題があり、微細加工を進めていく上での障害となっていた。
本発明はかかる問題を鑑みてなされたもので、電極層であるITO薄膜と半導体活性層であるInGaZnO4薄膜の双方をエッチングによりパターニングすることで、リフトオフなど量産には不向きな工程を用いることなく酸化物薄膜半導体トランジスタを製造することを目的とする。
上記の課題を達成するために、まず第1の発明は、基材上に設けたITO薄膜をエッチングによりパターン化する工程と、前記パターニングされたITO薄膜上に設けたInGaZnO4薄膜をエッチングによりパターニングするに際し、前記2種の薄膜を、同種のエッチング液またはエッチングガスを用い、それぞれ異なる濃度のエッチング液またはエッチングガスを用いることを特徴とする酸化物半導体薄膜パターン形成方法である。
非晶質ITO薄膜と非晶質InGaZnO4薄膜のエッチングについて検討した結果、エッチング液の濃度を適切に選択することで両者をエッチングし分けることが可能であることを見出した。この結果、濃度が高いとエッチング時間の誤差に対して、下地の膜厚の誤差の影響が大きくなる。
一方、濃度が低いとエッチング時間が長くなるため、スループットが低下してしまう。よってITO薄膜をエッチングする際には、濃度の高いエッチング液を用い、次に、InGaZnO4をエッチングする際には、同種で濃度の低いエッチング液を用いてエッチングすることにより両者をともにエッチングによってパターニングすることが可能となった。
ここで、InGaZnO4の膜厚をdとすると、ITO薄膜の膜厚を必要最小量より0.25dだけ余分に厚くすることで、エッチング終了時にITO膜厚の必要最小量を下回ることなくパターニングされた積層基板を得ることができる。
本発明の第2の発明は、基材上に設けたITO薄膜をエッチングによりパターン化する工程と、前記パターニングされたITO薄膜上に設けたInGaZnO4薄膜をエッチングによりパターニングするに際し、前記2種の薄膜を、同種、同濃度のエッチング液またはエッチングガスを用い、それぞれ異なるエッチング時間でエッチングすることを特徴とする酸化物半導体薄膜パターン形成方法である。
同種エッチング濃度のエッチング液またはエッチングガスが使用できるのでエッチング液またはエッチングガスの管理が容易になる。
本発明の第3の発明は、前記ITO膜が、結晶質であることを特徴とする請求項1または2に記載の酸化物半導体薄膜パターン形成方法である。
結晶質のITOはアモルファスITOと比較してエッチング速度は約1〜2桁遅くなる。これによりInGaZnO4との選択比も1〜2桁高まり、エッチングのプロセスウィンドウが広くとれる。
本発明の第4の発明は、前記エッチングにおいて、ウェットエッチングの手法を用いることを特徴とする請求項1乃至3のいずれかに記載のパターン形成方法である。ウェットエッチングを用いることで、ドライエッチングに必要であった高価なエッチング装置が不要になり、製造コストを下げることができる。
本発明の第5の発明は、前記エッチングにおいて、エッチング液として塩酸を主成分として含む酸を用いることを特徴とする請求項4に記載のパターン形成方法である。
エッチング液に塩酸を用いた場合に本発明の効果が最大となる。また塩酸は入手が容易で、水酸化ナトリウムによって容易に中和して水と食塩になるため環境負荷も低い。
本発明の第6の発明は、活性層に非単結晶InGaZnO4薄膜を用い、ソース電極または/及びドレイン電極にITO薄膜を用いたトップゲート型薄膜トランジスタの製造方法であって、基板上にソース・ドレイン電極層を形成する工程と、該ソース・ドレイン電極層をパターニングする工程と、活性層を形成する工程と、該活性層をパターニングする工程と、ゲート絶縁膜を形成する工程と、ゲート電極層を形成する工程と、該ゲート電極層をパターニングする工程と、を含むトップゲート型薄膜トランジスタの製造方法において、少なくとも前記活性層及び前記ソース・ドレイン電極層をともにエッチングによりパターニングすることを特徴とする薄膜トランジスタの製造方法である。
このような構成にすることで、リフトオフ工程を用いずに、透明酸化物半導体を用いたトップゲート型透明薄膜トランジスタが形成可能になる。
本発明の第7の発明は、活性層に非単結晶InGaZnO4薄膜を用い、ソース電極または/及びドレイン電極にITO薄膜を用いたボトムゲート型ボトムコンタクト薄膜トランジスタの製造方法であって、基板上にゲート電極層を形成する工程と、該ゲート電極層をパターニングする工程と、ゲート絶縁膜を形成する工程と、ソース・ドレイン電極層を形成する工程と、該ソース・ドレイン電極層をパターニングする工程と、活性層を形成する工程と、該活性層をパターニングする工程と、を含むボトムゲート型ボトムコンタクト薄膜トランジスタの製造方法において、少なくとも前記活性層及び前記ソース・ドレイン電極をともにエッチングによりパターニングすることを特徴とする薄膜トランジスタの製造方法である。
このような構成にすることで、リフトオフ工程を用いずに、透明酸化物半導体を用いたボトムゲート型ボトムコンタクト透明薄膜トランジスタが形成可能になる。
以上の構成から、本発明には、以下の効果がある。
ITO薄膜およびこれに直接積層するInGaZnO4薄膜の双方をエッチングによってパターニングすることにより、リフトオフなど量産には不向きな工程を用いることなく透明酸化物半導体薄膜トランジスタを製造することが可能になる。
本発明の実施の形態について、図1及び図2を用いて以下詳細に説明する。
本発明の薄膜トランジスタの一例を、図1に示す。図及び本例ではボトムゲート型ボトムコンタクト薄膜トランジスタについて述べているが、トップゲート型でもよい。
まず、基板1を用意する(図2(a))。基板1の材料としては、軽量、フレキシブルなプラスチック基板が好ましい。例えば、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルスルフォン(PES)、ポリイミド(PI)、ポリエーテルイミド(PEI)、ポリスチレン(PS)、ポリ塩化ビニル(PVC)、ポリエチレン(PE)、ポリプロピレン(PP)、ナイロン等が使用可能である。ただし、密着性向上のためにUVやプラズマ等による表面処理を行うとよい。
次に、基板1上にゲート電極2を形成する(図2(b))。ゲート電極の材料は問わないが、透明薄膜トランジスタを作製する上で、透過率の高い材料が望ましい。透過率、導電率の観点からITOが好適である。透明性を問わない場合はこの限りではない。作製法は問わない。またゲート電極は活性層と直接接触するわけではないので、パターニング方法も問わない。金属、合金や透明導電膜の反応性マスク蒸着(スパッタを含む)などが一例として挙げられる。
次にゲート絶縁膜3を作製する(図2(c))。ゲート絶縁膜3の材料や作製法、パターニング法は問わない。例えば、SiO2、SiN、SiON等が使用できるが、HfO2やY2O3、Ta2O5などの高誘電率(high−k)材料を用いるのが好ましい。
次にソース・ドレイン電極4を形成する(図2(d))。ソース・ドレイン電極の材料にはITOを用いる。ITOの膜厚は、後に積層するInGaZnO4の膜厚をdとした場合、必要最小量より0.25dだけ余分に厚くするとエッチング終了時にITO膜厚の必要最小量を下回ることがない。成膜法は問わない。パターニングには、耐酸性のレジストを用いるのが望ましい。エッチングにはドライ、ウェットエッチングのいずれも適用可能である。エッチング液、エッチングガスは問わないが、環境面から、また効果を最大限に得るために、塩酸を用いたウェットエッチングが望ましい。ITO膜が結晶化している場合には50℃に加熱した6Mの塩酸と6Mの塩化第二鉄水溶液の混合溶液を用いるとエッチングが容易になる。ITO膜が結晶化してない場合は1Mの塩酸のみを用いて室温で処理するだけで充分である。エッチング終了後レジストを剥離する。
次に、活性層5を形成する(図2(e))。材料にはInGaZnO4を用いる。形成方法は大面積均一成膜ができるスパッタ法が好ましく、InGaZnO4ターゲットを用いると容易に形成できる。合金ターゲットを用いて反応性スパッタ法により成膜しても良い。スパッタ法に限らずパルスレーザーデポジション(PLD)など他の方法も可能である。パターニングには、耐酸性のレジストを用いるのが望ましい。エッチングにはドライ、ウェットエッチングのいずれも適用可能である。エッチング液、エッチングガスは問わないが、環境面から、また効果を最大限に得るために、塩酸を用いたウェットエッチングが望ましい。この時塩酸の濃度が高いとエッチング終了までの時間が短くなり処理時間の誤差が下地のITO膜の膜厚に無視できない影響を与えるため場合によってはITO膜も完全にエッチングされて無くなってしまう。従ってその濃度を充分に薄くとることが必要であり、好ましくは、50nmの膜厚を有するInGaZnO4活性層に対して約0.1Mの濃度である。エッチング終了後レジストを剥離する。
以上のようにして薄膜トランジスタが完成する(図1)。
基板1としてPENを用い(図2(a)参照)、前記基板1にITO層をdcマグネトロンスパッタ法により100nmの膜厚で成膜した後、パターニングしてゲート電極2を形成した(図2(b)参照)。前記ゲート電極2のパターニングは、一般的なフォトリソグラフィ法を用い、ウェットエッチングによってITO層を加工することにより形成した。
次に、プラズマCVDを用いて50℃以下の基板温度で、厚さ300nmSiO2膜を形成し、ゲート絶縁膜3とした(図2(c)参照)。
次に、前記ゲート絶縁膜3上に、ITO層をdcマグネトロンスパッタ法により100nmの膜厚で成膜し、フォトレジストを用い、通常のフォトリソグラフィによってレジストを電極の形状に加工した後、1Mの塩酸を用いてITO薄膜を2分間エッチングしてソース・ドレイン電極4を形成し、レジストを剥離した(図2(d)参照)。
最後に、InGaZnO4ターゲットを用いてrfマグネトロンスパッタ法によりInGaZnO4薄膜を50nmの厚さに成膜し、フォトレジストを用いて通常のフォトリソグラフィによって、レジストを半導体のパターンに加工し、0.1Mの塩酸を用いて前記InGaZnO4薄膜を3分間エッチングしたのちレジストを剥離し、パターニングされた活性層4を形成した(図2(e)参照)。
以上のようにしてチャネル長が50μm、チャネル幅が800μmのボトムゲート型ボトムコンタクト薄膜トランジスタが完成した(図1参照)。
本発明の薄膜トランジスタの上面と側面を表わす説明図。 本発明の薄膜トランジスタの製造工程の一例を示す説明図。
符号の説明
1・・・基板
2・・・ゲート電極
3・・・ゲート絶縁膜
4・・・ソース・ドレイン電極
5・・・活性層

Claims (7)

  1. 基材上に設けたITO薄膜をエッチングによりパターン化する工程と、前記パターニングされたITO薄膜上に設けたInGaZnO4薄膜をエッチングによりパターニングするに際し、前記2種の薄膜を、同種のエッチング液またはエッチングガスを用い、それぞれ異なる濃度のエッチング液またはエッチングガスを用いることを特徴とする酸化物半導体薄膜パターン形成方法。
  2. 基材上に設けたITO薄膜をエッチングによりパターン化する工程と、前記パターニングされたITO薄膜上に設けたInGaZnO4薄膜をエッチングによりパターニングするに際し、前記2種の薄膜を、同種、同濃度のエッチング液またはエッチングガスを用い、それぞれ異なるエッチング時間でエッチングすることを特徴とする酸化物半導体薄膜パターン形成方法。
  3. 前記ITO膜が、結晶質であることを特徴とする請求項1または2に記載の酸化物半導体薄膜パターン形成方法。
  4. 前記パターン形成方法が、ウェットエッチングの手法を用いることを特徴とする請求項1乃至3のいずれかに記載の酸化物半導体薄膜パターン形成方法。
  5. 前記ウェットエッチングが、塩酸を主成分として含む酸を用いたエッチング液を用いることを特徴とする請求項4に記載の酸化物半導体薄膜パターン形成方法。
  6. 活性層が、非単結晶InGaZnO4薄膜、ソース電極または/及びドレイン電極が、ITO薄膜から構成されるトップゲート型薄膜トランジスタの製造方法であって、基板上にソース・ドレイン電極層を形成する工程と、該ソース・ドレイン電極層をパターニングする工程と、活性層を形成する工程と、該活性層をパターニングする工程と、ゲート絶縁膜を形成する工程と、ゲート電極層を形成する工程と、該ゲート電極層をパターニングする工程と、を含むトップゲート型薄膜トランジスタの製造方法において、少なくとも前記活性層及び前記ソース・ドレイン電極層を、異なるエッチング条件でエッチングによりパターニングすることを特徴とする薄膜トランジスタの製造方法。
  7. 活性層が、非単結晶InGaZnO4薄膜、ソース電極または/及びドレイン電極が、ITO薄膜を用いたボトムゲート型ボトムコンタクト薄膜トランジスタの製造方法であって、基板上にゲート電極層を形成する工程と、該ゲート電極層をパターニングする工程と、ゲート絶縁膜を形成する工程と、ソース・ドレイン電極層を形成する工程と、該ソース・ドレイン電極層をパターニングする工程と、活性層を形成する工程と、該活性層をパターニングする工程と、を含むボトムゲート型ボトムコンタクト薄膜トランジスタの製造方法において、少なくとも前記活性層及び前記ソース・ドレイン電極を、異なるエッチング条件でエッチングによりパターニングすることを特徴とする薄膜トランジスタの製造方法。
JP2005316403A 2005-10-31 2005-10-31 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法 Pending JP2007123700A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005316403A JP2007123700A (ja) 2005-10-31 2005-10-31 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005316403A JP2007123700A (ja) 2005-10-31 2005-10-31 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法

Publications (1)

Publication Number Publication Date
JP2007123700A true JP2007123700A (ja) 2007-05-17

Family

ID=38147187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005316403A Pending JP2007123700A (ja) 2005-10-31 2005-10-31 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法

Country Status (1)

Country Link
JP (1) JP2007123700A (ja)

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008041695A (ja) * 2006-08-01 2008-02-21 Canon Inc 酸化物のエッチング方法
EP2086014A2 (en) 2008-02-01 2009-08-05 Ricoh Company, Limited Conductive oxide-deposited substrate and method for producing the same, and MIS laminated structure and method for producing the same
KR20100097053A (ko) 2009-02-25 2010-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR20100109395A (ko) 2009-03-30 2010-10-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그 제조방법
KR20110015377A (ko) 2009-08-07 2011-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
US8343799B2 (en) 2008-10-24 2013-01-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8384085B2 (en) 2009-08-07 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8383470B2 (en) 2008-12-25 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor (TFT) having a protective layer and manufacturing method thereof
US8461582B2 (en) 2009-03-05 2013-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8476625B2 (en) 2008-12-05 2013-07-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising gate electrode of one conductive layer and gate wiring of two conductive layers
KR101343677B1 (ko) 2009-02-25 2013-12-20 후지필름 가부시키가이샤 탑 게이트형의 전계 효과형 트랜지스터 및 그 제조 방법 그리고 그것을 구비한 표시 장치
US8729546B2 (en) 2008-10-24 2014-05-20 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8963146B2 (en) 2009-11-05 2015-02-24 Sumitomo Metal Mining Co., Ltd. Method of manufacturing transparent conductive film, the transparent conductive substrate using the film, as well as device using the substrate
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
JP2016164999A (ja) * 2008-12-26 2016-09-08 株式会社半導体エネルギー研究所 半導体装置
US9701849B2 (en) 2010-02-17 2017-07-11 Sumitomo Metal Mining Co., Ltd. Method of manufacturing transparent conductive film, the transparent conductive film, element and transparent conductive substrate using the film, as well as device using the substrate
US11233132B2 (en) 2009-03-05 2022-01-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Cited By (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008041695A (ja) * 2006-08-01 2008-02-21 Canon Inc 酸化物のエッチング方法
US8039405B2 (en) 2008-02-01 2011-10-18 Ricoh Company, Ltd. Conductive oxide-deposited substrate and method for producing the same, and MIS laminated structure and method for producing the same
EP2086014A2 (en) 2008-02-01 2009-08-05 Ricoh Company, Limited Conductive oxide-deposited substrate and method for producing the same, and MIS laminated structure and method for producing the same
US9397255B2 (en) 2008-05-16 2016-07-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US10580797B2 (en) 2008-05-16 2020-03-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US11133332B2 (en) 2008-05-16 2021-09-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US11646322B2 (en) 2008-05-16 2023-05-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having conductive oxide electrode layers in direct contact with oxide semiconductor layer
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US8729546B2 (en) 2008-10-24 2014-05-20 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8343799B2 (en) 2008-10-24 2013-01-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9123751B2 (en) 2008-10-24 2015-09-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8878178B2 (en) 2008-10-24 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9201280B2 (en) 2008-12-05 2015-12-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20190123712A (ko) 2008-12-05 2019-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20190008975A (ko) 2008-12-05 2019-01-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20180080710A (ko) 2008-12-05 2018-07-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8476625B2 (en) 2008-12-05 2013-07-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising gate electrode of one conductive layer and gate wiring of two conductive layers
KR20180001543A (ko) 2008-12-05 2018-01-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2017050544A (ja) * 2008-12-05 2017-03-09 株式会社半導体エネルギー研究所 半導体装置
US8999750B2 (en) 2008-12-05 2015-04-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20200123071A (ko) 2008-12-05 2020-10-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20210133931A (ko) 2008-12-05 2021-11-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8383470B2 (en) 2008-12-25 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor (TFT) having a protective layer and manufacturing method thereof
US8772784B2 (en) 2008-12-25 2014-07-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including pair of electrodes and oxide semiconductor film with films of low conductivity therebetween
US9711651B2 (en) 2008-12-26 2017-07-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11817506B2 (en) 2008-12-26 2023-11-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2016164999A (ja) * 2008-12-26 2016-09-08 株式会社半導体エネルギー研究所 半導体装置
KR101343677B1 (ko) 2009-02-25 2013-12-20 후지필름 가부시키가이샤 탑 게이트형의 전계 효과형 트랜지스터 및 그 제조 방법 그리고 그것을 구비한 표시 장치
KR20100097053A (ko) 2009-02-25 2010-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8841661B2 (en) 2009-02-25 2014-09-23 Semiconductor Energy Laboratory Co., Ltd. Staggered oxide semiconductor TFT semiconductor device and manufacturing method thereof
KR20160127702A (ko) 2009-02-25 2016-11-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8461582B2 (en) 2009-03-05 2013-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US11955537B2 (en) 2009-03-05 2024-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10686061B2 (en) 2009-03-05 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10326008B2 (en) 2009-03-05 2019-06-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9941393B2 (en) 2009-03-05 2018-04-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US11233132B2 (en) 2009-03-05 2022-01-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11961894B2 (en) 2009-03-05 2024-04-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8759206B2 (en) 2009-03-05 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8927981B2 (en) 2009-03-30 2015-01-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR20100109395A (ko) 2009-03-30 2010-10-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그 제조방법
KR20110015377A (ko) 2009-08-07 2011-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20220140689A (ko) 2009-08-07 2022-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 디스플레이 장치
US9954005B2 (en) 2009-08-07 2018-04-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor layer
KR20200044770A (ko) 2009-08-07 2020-04-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 디스플레이 장치
US8759132B2 (en) 2009-08-07 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR20160150087A (ko) 2009-08-07 2016-12-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20210071910A (ko) 2009-08-07 2021-06-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 디스플레이 장치
US8324626B2 (en) 2009-08-07 2012-12-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8384085B2 (en) 2009-08-07 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9171867B2 (en) 2009-08-07 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20190014565A (ko) 2009-08-07 2019-02-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20150091290A (ko) 2009-08-07 2015-08-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
TWI489618B (zh) * 2009-08-07 2015-06-21 Semiconductor Energy Lab 半導體裝置以及其製造方法
US8963146B2 (en) 2009-11-05 2015-02-24 Sumitomo Metal Mining Co., Ltd. Method of manufacturing transparent conductive film, the transparent conductive substrate using the film, as well as device using the substrate
US9701849B2 (en) 2010-02-17 2017-07-11 Sumitomo Metal Mining Co., Ltd. Method of manufacturing transparent conductive film, the transparent conductive film, element and transparent conductive substrate using the film, as well as device using the substrate

Similar Documents

Publication Publication Date Title
JP2007123700A (ja) 酸化物半導体のパターニング方法と薄膜トランジスタの製造方法
US9608127B2 (en) Amorphous oxide thin film transistor, method for manufacturing the same, and display panel
JP5328083B2 (ja) 酸化物のエッチング方法
JP4785721B2 (ja) エッチング方法、パターン形成方法、薄膜トランジスタの製造方法及びエッチング液
JP6078063B2 (ja) 薄膜トランジスタデバイスの製造方法
JP2008072011A (ja) 薄膜トランジスタの製造方法
JP5098152B2 (ja) 薄膜トランジスタの製造方法
JP2008171989A (ja) 電界効果型トランジスタ及びその製造方法
JP2007073558A (ja) 薄膜トランジスタの製法
JP2010166038A (ja) 半導体装置の作製方法
JP2011091279A (ja) 薄膜トランジスタの製造方法
CN104600083B (zh) 薄膜晶体管阵列基板及其制备方法、显示面板和显示装置
CN105280716B (zh) 薄膜晶体管的制造方法
JP2007123698A (ja) 薄膜トランジスタおよびその製造方法
WO2018113214A1 (zh) 薄膜晶体管及其制作方法、显示基板、显示装置
JP2007123702A (ja) 薄膜トランジスタとその製造方法
CN110867458A (zh) 金属氧化物半导体薄膜晶体管阵列基板及制作方法
US9754970B2 (en) Thin film transistor, fabricating method thereof, array substrate and display device
WO2017070868A1 (zh) N型tft的制作方法
JP6142300B2 (ja) 薄膜トランジスタの製造方法
US20180190681A1 (en) Array substrate, method for manufacturing the same, and display panel and display device comprising the same
JP2007123661A (ja) 薄膜トランジスタとその製造方法
JP2006093678A5 (ja)
JP2004088103A (ja) 液晶ディスプレイの製造方法
JP2008171990A (ja) 電界効果型トランジスタとその製造方法