JP2007004955A - 不揮発性半導体記憶装置 - Google Patents

不揮発性半導体記憶装置 Download PDF

Info

Publication number
JP2007004955A
JP2007004955A JP2005270370A JP2005270370A JP2007004955A JP 2007004955 A JP2007004955 A JP 2007004955A JP 2005270370 A JP2005270370 A JP 2005270370A JP 2005270370 A JP2005270370 A JP 2005270370A JP 2007004955 A JP2007004955 A JP 2007004955A
Authority
JP
Japan
Prior art keywords
block
defective
address
error
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005270370A
Other languages
English (en)
Inventor
Yoshinao Morikawa
佳直 森川
Kenichi Murakoshi
健一 村越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2005270370A priority Critical patent/JP2007004955A/ja
Priority to US11/440,733 priority patent/US7272058B2/en
Publication of JP2007004955A publication Critical patent/JP2007004955A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/38Response verification devices
    • G11C29/42Response verification devices using error correcting codes [ECC] or parity check
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/26Accessing multiple arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/44Indication or identification of errors, e.g. for repair
    • G11C29/4401Indication or identification of errors, e.g. for repair for self repair
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0407Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals on power on
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C2029/0409Online test

Landscapes

  • Read Only Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

【課題】 デバイス出荷後に進行性不良が発生した場合に、不良ブロックと冗長ブロックとを対応付けることで不良ブロックを救済し、スクリーニングにかかる時間を増大させることなく、デバイスの寿命を延ばすことが可能な不揮発性半導体記憶装置を提供する。
【解決手段】 不良ブロックと冗長ブロック15bとを対応付ける対応付け手段11と、メモリブロック15aが冗長ブロック15bと対応付けられている場合に、対応する冗長ブロック15bを選択するブロック切替回路14とを備え、メモリブロック15aへのアクセス動作におけるエラーを検出するエラー検出回路13aと、エラーが検出されたときに、エラーが検出されたメモリブロック15aを不良ブロックと特定し、不良ブロックと対応付けられていない冗長ブロック15bがある場合に、前記不良ブロックを冗長ブロック15bと対応付ける不良ブロック特定回路13bとを備える。
【選択図】 図1

Description

本発明は、半導体記憶装置における正常動作しない不良メモリセルを含む不良ブロックの救済技術に関し、特に、不揮発性半導体記憶装置における冗長救済技術に関する。
半導体記憶装置では、近年、微細化や大容量化による製造工程の増大や複雑化により、メモリセルの歩留まりが低下する傾向にあることから、半導体記憶装置自体の歩留まり向上のため、正常動作しない不良メモリセルを含むメモリセルアレイに対する様々な救済技術が提案されている。このような救済技術には、例えば、予め半導体記憶装置に不良メモリセルを含む不良ブロックと置き換えるための冗長ブロックを用意しておき、出荷前における不良選別のための全数検査(スクリーニング)で不良ブロックが検出された場合に、不良ブロックを冗長ブロックと置き換える冗長救済技術がある。
ここで、上述した冗長救済技術について説明する。図3は、NOR型フラッシュメモリセルアレイの構成を示しており、ワード線102とビット線106との交点に形成されたメモリセル112が、マトリクス状に配置されている。このメモリセルアレイは、所定本数のワード線102と所定本数のビット線106との交点に形成された複数のメモリセル112からなるメモリブロック113を複数備えて構成されており、冗長ブロックへの置き換えは、メモリブロック単位で行う。具体的には、例えば、スクリーニングにおいて不良メモリセルを検出すると、不良メモリセルを含む不良ブロックを特定するとともに、該不良ブロックを特定する不良アドレスを不良メモリセルアドレス記憶部に記憶する。そして、通常動作時は、半導体記憶装置(デバイス)外部から入力される入力アドレスと不良アドレスとを比較し、一致した場合に、置き換え可能な冗長ブロックを選択すると同時に、不良ブロックの選択を禁止する。このようにして所謂冗長救済機能を実現している。
次に、フラッシュメモリに対するデータの書き込み及び消去について、図4を基に説明する。尚、フラッシュメモリは、書き込み動作によりメモリセルのしきい値電圧を所定の値より高くすることでデータの書き込みを行い、消去動作によりメモリセルのしきい値電圧を所定の値より低くすることでデータの消去を行う。これによって、データの記憶を実現している。
フラッシュメモリに対するデータの書き込み動作は、詳細には、ソース100に0V、ドレイン101に、例えば5Vの正電圧V1、ワード線102に例えば9Vの正電圧V2を印加して行う。これによりソース100−ドレイン101間に電流を流すことで発生するホットエレクトロンが、フローティングゲート103に注入される。この結果、メモリセルのしきい値電圧が高くなる。
続いて、フラッシュメモリの消去動作の詳細について、図5を用いて説明する。図5は、消去動作の一例を示すフローチャートである。先ず、消去前処理として、選択ブロック内の全メモリセルに対してメモリセルの過剰消去を防ぐ処理を行う(ステップS1)。具体的には、例えば、ワード線102に対し、正電圧V2よりも低い、例えば6Vの正電圧V3を印加し、予め弱く書き込みを行う。
引き続き、選択ブロック内の全てのメモリセルに対してデータの消去を行い、メモリセルのしきい値電圧を下げる(ステップS2)。詳細には、フラッシュメモリに対するデータの消去は、ワード線102に例えば−8Vの負電圧V4を、P型領域104に例えば8Vの正電圧V5を印加して行う。これによりフローティングゲート103内の電子がP型領域104側へ移動し、メモリセルのしきい値電圧が低くなる。一般的に、P型領域104は、上述したブロック単位で共有しているため、データの消去は、メモリブロック内に存在する全てのメモリセルに対して一括して行われることとなる。
引き続き、センスアンプ等の比較回路により、メモリセルのしきい値電圧を電流に変換し、基準電流との大小比較を行う(ステップS3)。ここでは、メモリセルのしきい値電圧が所定の基準電圧より低くなるとPassと判定し、これ以外の場合にはFailと判定する。そして、ステップS3の消去ベリファイにおいてPassと判定されるまで、ステップS2の消去を繰り返し実行する。尚、ステップS3においてFailと判定された場合は、該Fail判定の回数(ステップS2における消去回数)を算出し、消去回数が規定回数内であるかを判定する(ステップS4)。そして、何らかの理由で消去回数が規定回数を超えた場合には、消去異常、即ち、消去不可能と判定する。更に、消去動作が正常に完了しなかったことを示す異常終了信号をデバイス外部に出力し、消去動作を終了する。ステップS3においてPassと判定された場合は、消去後処理として、ワード線102に正電圧V2よりも低い、例えば3Vの正電圧V6を印加することで、過剰消去されたメモリセルに対して弱く書き込みを行い(ステップS5)、消去動作を終了する。
ここで、例えば、一般的に知られているフラッシュメモリ、特にNOR型で構成されるフラッシュメモリ等では、従来のスクリーニング、例えば、消去動作や書き込み動作等のメモリセルアレイへのアクセス動作の繰り返しを含む出荷テストにおいて完全に検出することができない進行性不良がある。
進行性不良の詳細について、図4を用いて説明する。図4に示すフラッシュメモリには、P型領域104とN型ドレイン101間でPN接合ダイオードが形成されているため、消去動作時は、順方向電圧が印加された状態となる。更に、コンタクト105領域に、P型領域104に印加される高電圧V5より例えば約0.8V低い正電圧を印加することにより、ワード線102−コンタクト105間に高電界による強い電界ストレスが生じる。従って、消去動作を繰り返す事で、微細化によって薄くなったワード線102−コンタクト105間の絶縁膜の劣化が進む可能性がある。絶縁膜の劣化状態によっては、ワード線102−コンタクト105間にショートまたは電流リークが発生して、消去動作時に、ワード線102及びP型領域104に対し所望電圧を印加することができなくなる。この結果、メモリセルの消去動作時間が延びる、或いは、消去不可能になるといった問題が生じる可能性がある。更に、消去動作はブロック単位で行われるので、メモリブロック中の何れかのメモリセルに不良が発生した場合には、その不良メモリセルを含むブロック全体が不良ブロックとなる。
尚、従来、進行性不良をより良好に検出するために、スクリーニング時に、加速試験を行い、且つ、E/W(消去/書き込み)を重ねて実施するという対策が採用されている。
進行性不良に対する加速試験について、図6を用いて説明する。図6に示すように、NOR型フラッシュメモリは、1本のビット線106に複数のメモリセルを並列に接続して構成されている。進行性不良に対する加速試験は、各メモリセルのワード線に対し、負電圧V4よりも更に低い負電圧V7を印加し、P型領域104に対し、正電圧V5よりも更に高い正電圧V8を印加することで、ワード線102−コンタクト105間に通常の消去動作時よりも大きな電界ストレスを加えて行う。これにより、進行性不良の発生を物理的に促進させる。
しかし、負電圧V7が低すぎる、或いは、正電圧V8が高すぎると、場合によってはメモリセルが過剰消去状態になる虞がある。また、消去動作は、ブロック単位で行われるので、同一ビット線106上の複数のメモリセル(メモリセルA107、メモリセルB108及びメモリセルC109等)が過剰消去状態となる虞がある。例えば、ビット線106上のメモリセルA107に対して消去後処理による弱い書き込みを行う場合、メモリセルA107以外のメモリセルを非選択状態にするため、ワード線110及びワード線111等には0Vが印加される。このとき、過剰消去状態のメモリセルは、しきい値電圧が、例えば0.5Vのように低くなっている。このため、ビット線106上に過剰消去状態のメモリセルが多数存在する状態では、総リーク電流が大きくなり、ビット線106の電圧が降下する。そして、ソース100−ドレイン101間の電位差が小さくなることによって、ソース100−ドレイン101間に流れる電流が少なくなり、メモリセルA107の書き込みに必要なホットエレクトロンの発生が減少する、若しくは、発生しなくなる。従って、負電圧V7が低すぎる、或いは、正電圧V8が高すぎる場合には、メモリセルに対する書き込みが不可能な状態に陥る虞があるため、印加する電界ストレスには制限がある。以上より、進行性不良に対する加速試験は、短時間で行うことが困難であるという問題がある。
また、スクリーニング時に、E/Wを重ねて実施する場合、フラッシュメモリにおいてはE/W時間が長いため、スクリーニングにかかる時間が長くなるという問題があった。
更に、上述したデバイス出荷前のスクリーニングを実施しても、進行性不良を完全に除去することは困難であることから、デバイス出荷後、通常動作におけるE/Wが繰り返し実行されることにより、不良が発生する可能性がある。
これに対し、進行性不良の対策に係る技術として、メモリセルアレイの全メモリセルをテストして、不良メモリセルを含む不良メモリセル領域を検出する自己テスト回路を備え、使用可能な冗長メモリ領域がある場合に、自己テスト回路によって検出された不良メモリ領域が選択されると、前記冗長メモリ領域を選択する半導体記憶装置が開示されている(例えば、特許文献1参照)。この半導体記憶装置は、デバイス出荷後でも、電源投入時や制御信号入力時に不良メモリ領域を冗長メモリ領域と置き換えることができる。
特開平3−116497号公報
しかし、特許文献1に記載の半導体記憶装置は、メモリセルアレイの全てのメモリセルをテストする構成であることから、特に、E/W時間が長いフラッシュメモリに適用した場合、自己テストにかかる時間が長くなるという問題がある。尚、フラッシュメモリは、近年、大容量化する傾向にあり、大容量化に伴って自己テストに係る時間の増大がより顕著になると言える。具体的には、電源投入時や制御信号入力時に全メモリセルの正常/不良診断を行い、その都度不良メモリセルと冗長メモリセルの置き換えを実行すると、デバイス使用可能状態、例えば、1回目のデータ読み出し動作ができる状態になるまでに要する時間が長くなる。また、電源投入時や制御信号入力時に自己テストにより不良メモリセルを検出するので、消去動作中に進行性不良が発生した場合は、進行性不良が発生した不良メモリセルに係る冗長救済を行えないという問題もある。
本発明は上記の問題点に鑑みてなされたものであり、その目的は、デバイス出荷後に進行性不良が発生した場合に、不良ブロックと冗長ブロックとを対応付けることで不良ブロックを救済し、スクリーニングにかかる時間を増大させることなく、デバイスの寿命を延ばすことが可能な不揮発性半導体記憶装置を提供する点にある。
上記目的を達成するための本発明に係る不揮発性半導体記憶装置は、メモリセルをアレイ状に複数配列して一括データ消去可能に形成されたメモリブロックの複数と、前記メモリブロックの1つにおけるメモリセル数以上のメモリセルを有する冗長ブロックとで構成されるメモリセルアレイと、不良メモリセルを含む不良ブロックと前記冗長ブロックとを対応付ける対応付け手段と、入力アドレスで特定される前記メモリブロックが、前記対応付け手段によって前記冗長ブロックと対応付けられている場合に、対応する前記冗長ブロックを選択するブロック切替回路と、を備えてなる不揮発性半導体記憶装置であって、前記メモリブロックへのアクセス動作におけるエラーを検出するエラー検出回路と、前記エラー検出回路によってエラーが検出されたときに、エラーが検出された前記メモリブロックを不良ブロックと特定する不良ブロック特定回路と、を備え、前記不良ブロック特定回路は、前記エラー検出回路によってエラーが検出されたときに、前記不良ブロックと対応付けられていない前記冗長ブロックがある場合に、エラーが検出された前記不良ブロックを前記冗長ブロックと対応付けることを特徴とする。
上記特徴の本発明に係る不揮発性半導体記憶装置は、前記エラー検出回路が、前記メモリセルアレイの所定の前記メモリブロックに対する消去動作において、前記メモリブロックのデータ消去が、所定回数の消去動作によって完了しない場合に、エラー発生を検出することを特徴とする。
上記何れかの特徴の本発明に係る不揮発性半導体記憶装置は、前記不良ブロック特定回路が、出荷後、前記エラー検出回路によってエラーが検出され、且つ、前記不良ブロックと対応付けられていない前記冗長ブロックがあると判定した場合に、エラーが検出された前記不良ブロックを前記冗長ブロックと対応付けし、正常動作完了信号を出力することを特徴とする。
上記何れかの特徴の本発明に係る不揮発性半導体記憶装置は、更に、前記不良ブロックを特定する不良アドレスを記憶する記憶手段を備え、前記不良ブロック特定回路が、前記エラー検出回路によってエラーが検出されたときに、エラーが検出された前記メモリブロックを特定する前記不良アドレスを前記記憶手段に記憶することを特徴とする。
上記特徴の本発明に係る不揮発性半導体記憶装置は、前記不良ブロック特定回路が、前記記憶手段に前記不良アドレスが記憶された際に、前記不良アドレスが正常に記憶されたか否かを判定することを特徴とする。
上記特徴の本発明に係る不揮発性半導体記憶装置は、更に、前記不良ブロック特定回路が、前記判定において、前記不良アドレス夫々と対応付けられた書き込み判定フラグに、前記不良アドレスが正常に記憶されたか否かを設定することを特徴とする。
更に、上記特徴の本発明に係る不揮発性半導体記憶装置は、前記対応付け手段は、前記書き込み判定フラグが、前記不良アドレスが正常に記憶されていることを示す場合に、前記不良ブロックと前記冗長ブロックとの対応付けを行うことを特徴とする。
更に、上記何れかの特徴の本発明に係る不揮発性半導体記憶装置は、前記記憶手段が、フラッシュメモリセルで構成されることを特徴とする。
また、上記何れかの特徴の本発明に係る不揮発性半導体記憶装置は、前記メモリセルアレイが、フラッシュメモリで構成されることを特徴とする。
上記何れかの特徴の本発明に係る不揮発性半導体記憶装置によれば、エラー検出回路によってエラーが検出されたときに、不良ブロック特定回路が、不良ブロックと対応付けられていない冗長ブロックがある場合に、エラーが検出された不良ブロックを冗長ブロックと対応付けるように構成してあるので、不良ブロックと対応付けられていない冗長ブロックがあれば、進行性不良等が発生した不良ブロックを冗長ブロックと置き換えることができる。これによって、デバイス出荷後の進行性不良に対応できるので、スクリーニングにおける進行性不良を検出するための加速試験やE/W回数を削減することができ、スクリーニング時間を短くことができる。また、通常動作におけるE/Wにおいて進行性不良が発生した場合に、未使用の冗長ブロックがあれば、進行性不良が発生した不良メモリセルを含む不良ブロックに対する冗長救済を行うことが可能になる。
更に、本発明装置において、エラー検出回路を、消去動作におけるエラー発生を検出するように構成すれば、不揮発性半導体記憶装置では書込動作前に消去動作を実行することから、良好に不良メモリセルを検出することができる。また、本発明装置によれば、デバイス出荷後の消去動作中に不良メモリセルが発生したときに、当該不良メモリセルを含む不良ブロックと予め準備されている冗長ブロックとを対応付けることで、以後、エラー検出回路によって検出された不良ブロックの不良アドレスが入力された場合に、自動的に不良ブロックを冗長ブロックで置き換えることができる。このため、本発明装置は、装置内部で進行性不良に対する冗長救済を行うことができる。
また、本発明装置のメモリセルアレイをフラッシュメモリセルを用いて構成した場合、一般的なフラッシュメモリは、所定のアルゴリズムを用いて消去、書込み等のアクセス動作におけるエラーを検出するように構成されていることから、フラッシュメモリセルに通常備えられているエラー検出回路を利用することができる。これによって、本発明装置の構成を簡素化し、本発明装置の作製を容易にすることが可能になる。
本発明は、メモリブロックへのアクセス動作におけるエラーを検出するエラー検出回路を備え、メモリセルアレイに消去不良の不良ブロックが発生した場合にのみ、当該不良ブロックに対して救済処理を実行するものであるため、メモリセルアレイの全てのメモリブロックに対して不良ブロックか否かの判定を行う必要がなく、大容量で且つE/W時間が長いフラッシュメモリにも適用できる。従って、本発明に係る不揮発性半導体記憶装置においては、デバイス出荷後の消去動作中に進行性不良が発生しても救済可能となり、デバイスの寿命を延ばすことができる。また、スクリーニングにおける進行性不良を検出するための加速試験、E/W回数を削減できるので、スクリーニング時間を短くすることができる。
更に、不良ブロックの不良アドレスが正常に記憶手段に記憶できたか否かを判定する構成にすることにより、例えば、不良アドレスを記憶する為の書き込み処理中に、電源ドロップ、電源遮断、リセット信号等による強制終了が発生して誤った不良アドレスが記憶された場合に適切に対応できる。この場合には、誤った状態で記憶された不良アドレスが正常なブロックアドレスと一致する虞があり、正常なメモリブロックのブロックアドレスと冗長ブロックのアドレスとが対応付けされることで正常なメモリブロックのデータが失われる等の不具合が生じる虞があるが、本発明の如く構成することにより、前記不具合を効果的に防ぐことが可能になる。
以下、本発明に係る不揮発性半導体記憶装置(以下、適宜「本発明装置」と略称する)の実施形態を図面に基づいて説明する。
<第1実施形態>
先ず、本発明装置の構成について図1を基に説明する。尚、本実施形態では、消去動作におけるエラーを検出することで進行性不良等の発生を検出し、不良メモリセルを含む不良ブロックに対して冗長救済を行う場合について説明する。これは、不揮発性半導体記憶装置において、消去動作は、書き込みを行う際に必ずメモリブロック15a内の全てのメモリセルに対して行われることから、消去動作におけるエラーを検出することで、良好に不良メモリセルを検出できるためである。
ここで、図1は、本発明装置1の機能ブロック図であり、図1に示すように、本発明装置1は、メモリセルアレイ15、不良ブロックアドレス記憶部11、アドレス切替回路14、高電圧発生回路16、判定回路12、及び、制御回路13を備えている。尚、図1中の太線は、高電圧系を示している。
メモリセルアレイ15は、メモリセルをアレイ状に複数配列して一括データ消去可能に形成されたメモリブロック15aの複数と、メモリブロック15aの1つにおけるメモリセル数以上のメモリセルを有する冗長ブロック15bとで構成され、カラムデコーダ18及びロウデコーダ17を備えている。尚、本実施形態のメモリセルアレイ15は、複数の冗長ブロック15bを備えており、各メモリブロック15a及び各冗長ブロック15bのサイズは同じである。また、冗長ブロック15bのメモリセルは、デバイス出荷前に予め消去しておく。本実施形態のメモリセルアレイ15の各メモリブロック15a、冗長ブロック15bは、例えば、図4に示すフローティングゲート構造のフラッシュメモリセルをアレイ状に配列して構成される。
不良ブロックアドレス記憶部11は、不良ブロックを特定する不良アドレス(不良ブロックアドレス)を記憶する。本実施形態の不良ブロックアドレス記憶部11は、メモリセルアレイ15と同様に、フラッシュメモリセルを用いて構成される。より具体的には、例えば、出荷前に、スクリーニング等により検出された不良ブロックの各不良アドレスが、ブロック冗長救済する冗長ブロック15bに対応付けて記憶されている。本実施形態では、不良ブロックアドレス記憶部11が、不良メモリセルを含む不良ブロックと冗長ブロックとを対応付ける対応付け手段として機能する。
アドレス切替回路14は、入力アドレスで特定されるメモリブロック15aが不良ブロックである場合に、冗長ブロック15bと置き換える。具体的には、本実施形態のアドレス切替回路14は、ブロック切替回路として機能する。アドレス切替回路14は、入力アドレスで特定されるメモリブロック15aが、不良ブロックアドレス記憶部11によって冗長ブロック15bと対応付けられている場合に、対応する冗長ブロック15bを選択する。
より具体的には、本実施形態のアドレス切替回路14は、外部から入力された入力アドレスを記憶する内部レジスタを備えており、外部からアドレスが入力されると、内部レジスタに記憶された入力アドレスと、不良ブロックアドレス記憶部11に記憶された不良アドレスとを夫々比較する。そして、入力アドレスが冗長アドレスと対応付けられている不良アドレスと一致した場合には、不良アドレスである入力アドレスと冗長アドレスとを切り替え、冗長アドレスによって特定される冗長ブロック15bにアクセスする。
判定回路12は、不良ブロックと対応付けられていない冗長ブロック15bがあるか否かを判定する。具体的には、入力アドレスによって特定されるメモリブロック15aに対する消去回数が規定回数を超えたことを示す規定消去回数オーバー信号が制御回路13から出力された場合に、不良ブロックと冗長ブロック15bを入れ替える事が可能か否かの情報を記憶しておくための不揮発性の切替情報記憶部10のデータの読み出しを行う。これによって、不良ブロックと対応付けられていない冗長ブロック15bがあるか否かを判定し、不良ブロックの救済が可能か否かを判定する。不良ブロックと対応付けられていない冗長ブロック15bがある場合には、不良ブロックの救済が可能と判定して、不良ブロック救済可能信号を制御回路13に対して出力する。
制御回路13は、メモリブロック15a及び冗長ブロック15bに対するアクセス動作、ここでは、消去動作、書込動作及び読出動作等を、所定のアルゴリズムに基づいて制御するものであり、例えば、ステートマシン等を用いて構成される。更に、本実施形態の制御回路13は、メモリブロック15aへのアクセス動作におけるエラーを検出するとともに、エラーが検出された不良ブロックに対する冗長救済を行う。具体的には、制御回路13は、エラー検出回路13a及び不良ブロック特定回路13bを備えている。
エラー検出回路13aは、本実施形態では、メモリセルアレイ15の所定のメモリブロック15aに対する消去動作において、メモリブロック15aのデータ消去が、所定回数の消去動作によって完了しない場合に、エラー発生を検出する。更に、エラー検出回路13aは、エラー発生を検出すると、判定回路12に対し規定消去回数オーバー信号を出力する。
不良ブロック特定回路13bは、エラー検出回路13aによってエラーが検出されたときに、エラーが検出されたメモリブロック15aを不良ブロックと特定する。本実施形態の不良ブロック特定回路13bは、出荷後、エラー検出回路13aによってエラーが検出され、且つ、不良ブロックと対応付けられていない冗長ブロック15bがあると判定した場合に、エラーが検出された不良ブロックを冗長ブロック15bと対応付けし、正常動作完了信号を出力する。更に、不良ブロック特定回路13bは、エラーが検出されたメモリブロック15aを特定する不良アドレスを不良ブロックアドレス記憶部11に記憶する。
具体的には、不良ブロック特定回路13bは、エラー検出回路13aから規定消去回数オーバー信号が出力されると、アドレス切替回路14の内部レジスタに記憶されている入力アドレスを不良アドレスとして不良ブロックアドレス記憶部11に記憶する。更に、判定回路12から不良ブロック救済可能信号が出力された場合は、不良ブロック特定回路13bは、不良ブロックの不良アドレスと冗長ブロック15bの冗長アドレスとを対応付ける。そして、切替情報記憶部10に、不良ブロックと対応付けした冗長ブロック15bについて、使用フラグを記憶する。尚、不良ブロックアドレス記憶部11への不良アドレスの書き込み、及び、切替情報記憶部10への冗長ブロック15b使用フラグの書き込みは、高電圧発生回路16に対して作動トリガ信号を出力して行う。
次に、本発明装置1の動作を図2のフローチャートに基づいて説明する。尚、ステップS1からステップS4については、従来技術の消去動作と同様の動作であるため、ここでは概略を説明する。
消去動作開始時、制御回路13は、先ず、過剰消去を防止するために、選択されたメモリブロック15a、即ち、入力アドレスで特定されるメモリブロック15aに対し弱く書き込みを行う消去前処理を行う(ステップS1)。続いて、制御回路13は、選択されたメモリブロック15aに対する消去動作を行う(ステップS2)。引き続き、ベリファイ・リード回路19が、メモリブロック15aに対する消去が正しく行われたかチェックする消去ベリファイ処理を行う(ステップS3)。制御回路13は、消去ベリファイ処理の実行回数が規定回数内であるか否かを判定する(ステップS4)。ステップS4において、正常に消去動作が行われたと判定した場合、制御回路13は、過剰消去されたメモリセルに対して弱く書き込みを行う消去後処理を行い(ステップS5)、正常動作完了信号を出力する。
ステップS4において、消去ベリファイ処理の実行回数が規定回数を超えたと判定した場合、制御回路13は、メモリブロック15aへのアクセス動作においてエラーが発生したと判定し、規定消去回数オーバー信号を判定回路12に対して出力する。判定回路12は、規定消去回数オーバー信号が入力されると、切替情報記憶部10にアクセスし、不良ブロックと対応付けられていないメモリブロック15a、即ち、未使用の冗長ブロック15bがあるか否かを判定する(ステップS6)。詳細には、切替情報記憶部10には、各冗長ブロック15b毎に使用/未使用フラグを設定する記憶領域が設けられており、判定回路12は、未使用フラグが設定されている冗長ブロック15bがある場合に、未使用の冗長ブロック15bがあると判定する。不良ブロック特定回路13bは、制御回路13に対し、判定結果として、未使用の冗長ブロック15bがあると判定したときは、不良ブロック救済可能信号を出力し、未使用の冗長ブロック15bがないと判定したときは、不良ブロック救済不可能信号を出力する。
ステップS6において、未使用の冗長ブロック15bがあると判定され、判定回路12から不良ブロック救済可能信号が出力されると、制御回路13は、アドレス切替回路14にアクセスして入力アドレスを読み出し、不良アドレスとして不良ブロックアドレス記憶部11に記憶する(ステップS7)。詳細には、制御回路13は、アドレス切替回路14の内部レジスタに記憶されている入力アドレスを読み出し、不良アドレスとして制御回路13の内部レジスタに一時的に記憶する。その後、高電圧発生回路16に対し作動トリガ信号を出力する。高電圧発生回路16は、制御回路13内部のレジスタに記憶されている不良アドレスに基づいて、所定のメモリセルのドレインに印加する正電圧V1及びワード線に印加する正電圧V2を生成することで、不良アドレスを不良ブロックアドレス記憶部11に書き込む。不良アドレスの書き込みが完了すると、制御回路13は、不良アドレス書き込み完了信号をアドレス切替回路14に対して出力する。更に、制御回路13は、入力アドレスによって特定されるメモリブロック15aと、未使用の冗長ブロック15bとを対応付ける。更に、制御回路13は、切替情報記憶部10にアクセスし、不良ブロックと対応付けた冗長ブロック15bについて使用フラグを設定する。
引き続き、アドレス切替回路14は、内部レジスタに記憶してある入力アドレスを冗長アドレスに切り替える(ステップS8)。具体的には、アドレス切替回路14は、制御回路13から不良アドレス書き込み完了信号が出力されると、不良ブロックアドレス記憶部11にアクセスし、入力アドレスに対応付けられた冗長ブロック15bの冗長アドレスを読み出す。そして、読み出した冗長アドレスを内部レジスタに上書きすることで、それまで記憶されていた入力アドレスと切り替える。更に、ロウデコーダ17に対して冗長ロウアドレスを出力し、カラムデコーダ18に対して冗長カラムアドレスを出力することで、冗長ブロック15bを選択する。この後、アドレス切替回路14は、制御回路13に対し、作動トリガ信号を出力する。
引き続き、制御回路13は、アドレス切替回路14からの作動トリガ信号に基づいて、消去ベリファイ信号をベリファイ・リード回路19に出力する。そして、ベリファイ・リード回路19は、消去ベリファイ信号を受けて消去ベリファイ処理を行う(ステップS3)。尚、冗長ブロック15bは予め消去されているので、ここでは、消去動作が正常に行われたと判定され、ベリファイ結果はPassとなる。ベリファイ結果がPassと判定されると(ステップS3においてPass分岐)、制御回路13は、消去後処理を行う(ステップS5)。更に、制御回路13は、内部レジスタに消去動作正常終了のフラグを設定し、消去動作を終了する。尚、制御回路13は、例えば、デバイス外部のCPU等からデバイスの動作状態確認信号がデバイスに入力された場合には、デバイス外部のCPU等に対して消去動作正常終了信号を出力する。
ステップS6において、未使用の冗長ブロック15bがないと判定され、判定回路12から不良ブロック救済不可能信号が出力された場合、制御回路13は、内部レジスタに消去動作異常終了のフラグを設定し、消去動作を終了する。この場合には、制御回路13は、例えば、デバイス外部のCPU等からデバイスの動作状態確認信号がデバイスに入力された場合には、消去動作が正常に完了していないことを示す消去動作異常終了信号を出力する。
本発明装置1のメモリセルアレイ15に対する通常のアクセス動作について説明する。
メモリセルアレイ15の特定のメモリブロック15aに対し、外部からアクセス要求があると、アドレス切替回路14は、外部から入力された入力アドレスを不良ブロックアドレス記憶部11に記憶されている不良アドレスと比較する。アドレス切替回路14は、入力アドレスと不良アドレスとが一致した場合、不良アドレスによって特定される不良ブロックが冗長ブロック15bと対応付けられているときは、対応付けられた冗長ブロック15bにアクセスする。本発明装置1は、不良ブロックアドレス記憶部11を、出荷前のスクリーニングにより検出された不良ブロック、及び、制御回路13によって特定された不良ブロックの不良アドレスを記憶するように構成したことで、不良ブロックに対するアクセスを適切に制限することができる。
上述したように、本実施形態の本発明装置1は、ステップS4においてメモリセルの消去回数が所定の規定回数を超えた場合であっても、未使用の冗長ブロック15bがある場合には、ステップS6〜ステップS8の処理を実行することで不良ブロックを冗長ブロック15bで置き換えて救済することができる。そして、置き換えた冗長ブロック15bに対しステップS3の消去ベリファイ処理及びステップS5の消去後処理を実行し、冗長ブロック15bが正常に消去されていると判定されれば、本発明装置1の外部から見た場合、正常に消去動作が完了したことになる。
<第2実施形態>
次に、本発明装置の第2実施形態について図7及び図8を基に説明する。本実施形態の本発明装置は、図7に示すように、上記実施形態の各構成に加え、不良アドレス書き込み判定記憶部20を備えて構成される。
本実施形態の不良アドレス書き込み判定記憶部20は、冗長ブロック毎に用意されている。置き換え可能な冗長ブロックが複数ある場合は、ステップS7以降の処理が複数回実施されることになり、異なる処理毎に別個に書き込み正常フラグを設定する処理が行われる。
本実施形態の不良ブロック特定回路13bは、不良ブロックアドレス記憶部11に不良アドレスが記憶された際に、不良アドレスが正常に記憶されたか否かを判定する。そして、不良アドレスが正常に記憶されたと判定した場合に、不良アドレス書き込み判定記憶部20に、不良アドレスが正常に記憶されたことを示す書き込み正常フラグを記憶する。このフラグは、不良アドレス毎に1ビット存在する。
次に、図8のフローチャートを用いて不良アドレス書き込み判定記憶部に対する書き込みシーケンスを説明する。図8において、ステップS1〜S7とステップS8の処理は上記実施形態と同じであり、ここではその説明を割愛する。
図8のステップS7において、不良ブロック特定回路13bが、不良ブロックアドレス記憶部11への不良アドレスの書き込み処理を実施した後、その書き込み処理が正常に行われたか否かを判定するベリファイ処理を実施する(ステップS71)。ベリファイ処理において正常に書き込みができていないと判定された場合は(ステップS71でNo分岐)、消去異常終了とする。尚、ベリファイ処理において正常書き込みができていないと判定された場合に、再度不良ブロックアドレス記憶部11に不良アドレスを記憶する書き込み処理を行うようにし、且つ、書き込み処理回数が予め規定された所定回数を超えても、ベリファイ処理において正常書き込みができていないと判定された場合に、消去異常終了とするように構成しても構わない。
ステップS71において、不良アドレスが正常に記憶されたと判定された場合は(ステップS71でYes判定)、図7に示す不良アドレス書き込み判定記憶部20は、書き込み正常フラグを設定する処理を行う(ステップS72)。ここでは更に、書き込み正常フラグが正しく書き込まれているか否かを判定するベリファイ処理を実施する(ステップS73)。正しく書き込まれていると判定された場合は(ステップS73でYes分岐)、ステップS8へ進み、正常に書き込まれていないと判定された場合は(ステップS73でNo分岐)、消去異常終了となる。尚、ベリファイ処理において正常書き込みができていないと判定された場合に、再度書き込み正常フラグを設定する処理を行い、且つ、書き込み処理回数が予め規定された所定回数を超えても、ベリファイ処理において正常書き込みができていないと判定された場合に、消去異常終了とするように構成しても構わない。
続いて、本実施形態における本発明装置1のメモリセルアレイに対する通常のアクセス動作について説明する。
不良アドレス書き込み判定記憶部20は、書き込み正常フラグが設定された不良アドレスがある場合に、書き込み正常動作信号を出力する。そして、メモリセルアレイ15の特定のメモリブロック15aに対して外部からアクセス要求があると、アドレス切替回路14は、上記書き込み正常動作信号が1つでも出力されている場合にのみ、書き込み正常フラグが設定されている不良アドレスと外部から入力された入力アドレスとを順次、若しくは並列に比較処理する。書き込み正常動作信号が出力されていない場合は、置換されたメモリブロックがない場合か、不良アドレスが正常に書き込まれていない場合であり、アドレス変換の必要がないため、余分な比較動作は行わない。そして、アドレス切替回路14は、不良ブロックアドレス記憶部11に記憶された不良アドレスと、外部から入力された入力アドレスとが一致した場合に、入力アドレスによって特定されるメモリブロックのブロックアドレスを対応する冗長アドレスに置き換える。
本実施形態のように構成する事により、不良アドレスを記憶する為の書き込み動作中に、電源ドロップ、電源遮断、リセット信号等が発生して強制終了し、不良アドレスが正しく記憶されなかった場合であっても、正常なメモリブロックのブロックアドレスと冗長ブロックのアドレスとが対応付けされるのを防止し、その結果、正常なメモリブロックのデータが失われる等の不具合を防ぐことができる。
〈別実施形態〉
次に、本発明装置1の別実施形態について説明する。
〈1〉上記実施形態では、各メモリブロック15a及び各冗長ブロック15bの構成(メモリセル数)が同じである場合について説明したが、これに限られるものではない。本発明は、複数種類の構成のメモリブロック15aを備える不揮発性半導体記憶装置に適用できる。また、冗長ブロック15bのメモリセル数は、メモリブロック15aのメモリセル数と同じまたはそれ以上であれば良く、各冗長ブロック15bのメモリセル数は同じでなくても良い。
〈2〉上記各実施形態では、消去動作におけるエラーを検出することで進行性不良等の発生を検出する場合について説明したが、これに限られるものではない。エラー検出回路13aを、書込動作において正常終了しなかった場合についてもエラーを検出するように構成し、不良ブロックに対する救済を行うように構成しても良い。
〈3〉上記各実施形態において、不良ブロックアドレス記憶部11は、メモリセルアレイ15の全ての冗長ブロック15bについて、冗長ブロック15bを特定する冗長アドレス及び対応する不良アドレスが記憶可能であれば良いが、冗長ブロック15bと対応付けられていない不良ブロックの不良アドレスについても記憶可能に構成しても良い。
また、本実施形態では、メモリセルアレイ15に対する所定のアクセス動作において、冗長ブロック15bと対応付けられていない不良ブロックの不良アドレスと入力アドレスとが一致した場合に、当該アクセス動作に応じた異常信号を出力するように構成しても良い。このように構成すれば、入力アドレスが不良アドレスである場合、アクセス動作を実施してエラーを検出するまでもなく、不良ブロックであることを検出することができる。具体的には、アクセス動作を繰り返し実行し、規定回数内で当該アクセス動作が正常に完了しない場合にエラーを検出する場合、エラー検出まで相当の時間がかかるが、本実施形態では、入力アドレスと不良ブロックアドレス記憶部11に記憶されている不良アドレスとの比較において入力アドレスが不良アドレスであるか否かを判定できるので、規定回数のアクセス動作を実施する必要がなく、エラー検出までの時間を短縮することができる。従って、フラッシュメモリ等のアクセス動作におけるエラー検出までの時間が比較的長い半導体記憶装置において有用である。
〈4〉上記各実施形態では、不良ブロックアドレス記憶部11を設けて、不良ブロックと冗長ブロックとを対応付ける構成としたが、不良ブロックアドレス記憶部11は、必ずしも設ける必要は無い。例えば、各メモリブロック15a毎に、不良ブロックであること、及び、対応付ける冗長ブロックを特定するフラグを記憶するレジスタ等を設ける構成にしても構わない。尚、第2実施形態の場合には、不良ブロック特定回路13bを、冗長ブロックを特定するフラグが正常に書き込まれたか否かを判定するように構成し、冗長ブロックを特定するフラグ毎に、書き込み正常フラグを設定するように構成する。
〈5〉また、上記各実施形態において、冗長ブロックが不良ブロックとなったときに、該冗長ブロックに対応付けされたメモリブロックを他の冗長ブロックと対応付けするように構成するのも好適である。
本発明は、不揮発性半導体記憶装置に関するものであり、特に、不良メモリセルの救済機能を備えた不揮発性半導体記憶装置に有用である。
本発明に係る不揮発性半導体記憶装置の概略構成を示すブロック図 本発明に係る不揮発性半導体記憶装置の消去動作における処理手順を示すフローチャート 従来技術に係るフラッシュメモリの概略構成を示すブロック図 従来技術に係るフラッシュメモリセルの断面図 従来技術に係るフラッシュメモリの消去動作における処理手順を示すフローチャート 従来技術に係るNOR型フラッシュメモリを示す概略構成図 本発明に係る不揮発性半導体記憶装置の別実施形態における概略構成を示すブロック図 本発明に係る不揮発性半導体記憶装置の別実施形態の消去動作における処理手順を示すフローチャート
符号の説明
1: 本発明に係る不揮発性半導体記憶装置
10: 切替情報記憶部
11: 不良ブロックアドレス記憶部
12: 判定回路
13: 制御回路
13a: エラー検出回路
13b: 不良ブロック特定回路
14: アドレス切替回路
15: メモリセルアレイ
15a: メモリブロック
15b: 冗長ブロック
16: 高電圧発生回路
17: ロウデコーダ
18: カラムデコーダ
19: ベリファイ・リード回路
20: 不良アドレス判定記憶部
100: ソース(N型)
101: ドレイン(N型)
102: ワード線
103: フローティングゲート
104: P型領域
105: コンタクト
106: ビット線
112: メモリセル
113: メモリブロック

Claims (9)

  1. メモリセルをアレイ状に複数配列して一括データ消去可能に形成されたメモリブロックの複数と、前記メモリブロックの1つにおけるメモリセル数以上のメモリセルを有する冗長ブロックとで構成されるメモリセルアレイと、
    不良メモリセルを含む不良ブロックと前記冗長ブロックとを対応付ける対応付け手段と、
    入力アドレスで特定される前記メモリブロックが、前記対応付け手段によって前記冗長ブロックと対応付けられている場合に、対応する前記冗長ブロックを選択するブロック切替回路と、を備えてなる不揮発性半導体記憶装置であって、
    前記メモリブロックへのアクセス動作におけるエラーを検出するエラー検出回路と、
    前記エラー検出回路によってエラーが検出されたときに、エラーが検出された前記メモリブロックを不良ブロックと特定する不良ブロック特定回路と、を備え、
    前記不良ブロック特定回路は、前記エラー検出回路によってエラーが検出されたときに、前記不良ブロックと対応付けられていない前記冗長ブロックがある場合に、エラーが検出された前記不良ブロックを前記冗長ブロックと対応付けることを特徴とする不揮発性半導体記憶装置。
  2. 前記エラー検出回路は、前記メモリセルアレイの所定の前記メモリブロックに対する消去動作において、前記メモリブロックのデータ消去が、所定回数の消去動作によって完了しない場合に、エラー発生を検出することを特徴とする請求項1に記載の不揮発性半導体記憶装置。
  3. 前記不良ブロック特定回路は、出荷後、前記エラー検出回路によってエラーが検出され、且つ、前記不良ブロックと対応付けられていない前記冗長ブロックがあると判定した場合に、エラーが検出された前記不良ブロックを前記冗長ブロックと対応付けし、正常動作完了信号を出力することを特徴とする請求項1または2に記載の不揮発性半導体記憶装置。
  4. 前記不良ブロックを特定する不良アドレスを記憶する記憶手段を備え、
    前記不良ブロック特定回路は、前記エラー検出回路によってエラーが検出されたときに、エラーが検出された前記メモリブロックを特定する前記不良アドレスを前記記憶手段に記憶することを特徴とする請求項1〜3の何れか1項に記載の不揮発性半導体記憶装置。
  5. 前記不良ブロック特定回路は、前記記憶手段に前記不良アドレスが記憶された際に、前記不良アドレスが正常に記憶されたか否かを判定することを特徴とする請求項4に記載の不揮発性半導体記憶装置。
  6. 前記不良ブロック特定回路は、前記判定において、前記不良アドレス夫々と対応付けられた書き込み判定フラグに、前記不良アドレスが正常に記憶されたか否かを設定することを特徴とする請求項5に記載の不揮発性半導体記憶装置。
  7. 前記対応付け手段は、前記書き込み判定フラグが、前記不良アドレスが正常に記憶されていることを示す場合に、前記不良ブロックと前記冗長ブロックとの対応付けを行うことを特徴とする請求項6に記載の不揮発性半導体記憶装置。
  8. 前記記憶手段は、フラッシュメモリセルで構成されることを特徴とする請求項1〜7の何れか1項に記載の不揮発性半導体記憶装置。
  9. 前記メモリセルアレイは、フラッシュメモリで構成されることを特徴とする請求項1〜8の何れか1項に記載の不揮発性半導体記憶装置。
JP2005270370A 2005-05-27 2005-09-16 不揮発性半導体記憶装置 Pending JP2007004955A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005270370A JP2007004955A (ja) 2005-05-27 2005-09-16 不揮発性半導体記憶装置
US11/440,733 US7272058B2 (en) 2005-05-27 2006-05-24 Nonvolatile semiconductor memory device having redundant relief technique

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005156350 2005-05-27
JP2005270370A JP2007004955A (ja) 2005-05-27 2005-09-16 不揮発性半導体記憶装置

Publications (1)

Publication Number Publication Date
JP2007004955A true JP2007004955A (ja) 2007-01-11

Family

ID=37463153

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005270370A Pending JP2007004955A (ja) 2005-05-27 2005-09-16 不揮発性半導体記憶装置

Country Status (2)

Country Link
US (1) US7272058B2 (ja)
JP (1) JP2007004955A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007164843A (ja) * 2005-12-09 2007-06-28 Toppan Printing Co Ltd 半導体メモリ
JP2011198409A (ja) * 2010-03-19 2011-10-06 Toshiba Information Systems (Japan) Corp 不揮発性メモリ
JP2013145545A (ja) * 2011-12-16 2013-07-25 Toshiba Corp 半導体記憶装置、不揮発性半導体メモリの検査方法、及びプログラム

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009080884A (ja) * 2007-09-26 2009-04-16 Panasonic Corp 不揮発性半導体記憶装置
US7768847B2 (en) 2008-04-09 2010-08-03 Rambus Inc. Programmable memory repair scheme
KR100960448B1 (ko) * 2008-05-13 2010-05-28 주식회사 하이닉스반도체 불휘발성 메모리 장치의 프로그램 검증 방법
JP4769853B2 (ja) * 2008-09-19 2011-09-07 株式会社日立製作所 記憶制御装置及び記憶装置のデータ消去方法
US9218883B2 (en) * 2013-03-15 2015-12-22 West Virginia University Continuous-time floating gate memory cell programming
US9490031B2 (en) * 2014-02-26 2016-11-08 Freescale Semiconductor, Inc. High-speed address fault detection using split address ROM
CN105448333B (zh) * 2014-08-29 2019-06-28 北京兆易创新科技股份有限公司 一种快闪存储器及其处理方法
CN114116324A (zh) * 2020-08-27 2022-03-01 长鑫存储技术(上海)有限公司 数据传输电路和存储器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03116497A (ja) 1989-09-28 1991-05-17 Matsushita Electron Corp 半導体メモリ装置
US6298007B1 (en) * 2000-03-15 2001-10-02 Advanced Micro Device, Inc. Method and apparatus for eliminating false data in a page mode memory device
US7219271B2 (en) * 2001-12-14 2007-05-15 Sandisk 3D Llc Memory device and method for redundancy/self-repair

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007164843A (ja) * 2005-12-09 2007-06-28 Toppan Printing Co Ltd 半導体メモリ
JP2011198409A (ja) * 2010-03-19 2011-10-06 Toshiba Information Systems (Japan) Corp 不揮発性メモリ
JP2013145545A (ja) * 2011-12-16 2013-07-25 Toshiba Corp 半導体記憶装置、不揮発性半導体メモリの検査方法、及びプログラム

Also Published As

Publication number Publication date
US7272058B2 (en) 2007-09-18
US20060268635A1 (en) 2006-11-30

Similar Documents

Publication Publication Date Title
JP2007004955A (ja) 不揮発性半導体記憶装置
US7280415B2 (en) Flash memory device and method of repairing defects and trimming voltages
US7490274B2 (en) Method and apparatus for masking known fails during memory tests readouts
US20040123181A1 (en) Self-repair of memory arrays using preallocated redundancy (PAR) architecture
US20040085814A1 (en) Nonvolatile semiconductor memory device
US7739560B2 (en) Nonvolatile semiconductor memory device and method of self-testing the same
US8208325B2 (en) Semiconductor device, semiconductor package and memory repair method
US5590075A (en) Method for testing an electrically erasable and programmable memory device
KR20090073094A (ko) 비휘발성 메모리 시스템에서 결함 블록 분리
US20060253723A1 (en) Semiconductor memory and method of correcting errors for the same
US8995202B2 (en) Test flow to detect a latent leaky bit of a non-volatile memory
US20120230136A1 (en) Selectable repair pass masking
US11430537B2 (en) Error-correcting code-assisted memory repair
JP2008186554A (ja) チャージロス修復方法及び半導体記憶装置
US8867288B2 (en) Memory device and test method thereof
TW201503145A (zh) 在nand陣列中儲存及讀取可靠資訊的方法及裝置
US9847142B2 (en) Semiconductor apparatus and repair method thereof
US6634003B1 (en) Decoding circuit for memories with redundancy
KR100843242B1 (ko) 플래시 메모리 장치 및 그 구동방법
JP2005310313A (ja) 半導体記憶装置
JP4439539B2 (ja) 不揮発性半導体メモリ及びそのテスト方法
JP2005332436A (ja) 半導体装置及びそのテスト方法
KR100825068B1 (ko) 램 테스트 및 고장처리 시스템
CN109215724B (zh) 存储器自动检测和修复的方法及装置
CN109390029B (zh) 自动修复nor型存储阵列字线故障的方法及装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080219

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080624