JP2006195019A - Liquid crystal display apparatus, and driving circuit and driving method therefor - Google Patents
Liquid crystal display apparatus, and driving circuit and driving method therefor Download PDFInfo
- Publication number
- JP2006195019A JP2006195019A JP2005004654A JP2005004654A JP2006195019A JP 2006195019 A JP2006195019 A JP 2006195019A JP 2005004654 A JP2005004654 A JP 2005004654A JP 2005004654 A JP2005004654 A JP 2005004654A JP 2006195019 A JP2006195019 A JP 2006195019A
- Authority
- JP
- Japan
- Prior art keywords
- potential
- common electrode
- video signal
- circuit
- signal lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
本発明は、アクティブマトリクス型の液晶表示装置に関し、更に詳しくは、画像を表示するための表示パネルを構成する基板上に液晶表示装置を駆動するための駆動回路が形成されたモノリシック型の液晶表示装置の駆動回路および駆動方法に関する。 The present invention relates to an active matrix liquid crystal display device, and more specifically, a monolithic liquid crystal display in which a driving circuit for driving a liquid crystal display device is formed on a substrate constituting a display panel for displaying an image. The present invention relates to a driving circuit and a driving method of an apparatus.
従来より、スイッチング素子としてTFT(Thin Film Transistor:薄膜トランジスタ)を備えるアクティブマトリクス型液晶表示装置が知られている。この液晶表示装置は、互いに対向する2枚の絶縁性の基板から構成される液晶パネルを備えている。液晶パネルの一方の基板には、走査信号線(ゲートバスライン)と映像信号線(ソースバスライン)とが格子状に設けられ、走査信号線と映像信号線との交差部近傍にTFTが設けられている。TFTは、走査信号線に接続されたゲート電極、映像信号線に接続されたソース電極、およびドレイン電極とから構成される。ドレイン電極は、画像を形成するために基板上にマトリクス状に配置された画素電極と接続されている。また、液晶パネルの他方の基板には、液晶層を介して画素電極との間に電圧を印加するための電極(以下「共通電極」という)が設けられており、画素電極と共通電極と液晶層とによって個々の画素形成部が実現されている。そして、各TFTのゲート電極が走査信号線からアクティブな走査信号を受けたときに当該TFTのソース電極が映像信号線から受ける映像信号の示す電位(以下、「ソース電位」という。)と共通電極の電位(以下、「コモン電位」という。)との電位差に基づいて、画素形成部の液晶層に電圧が印加される。これにより液晶が駆動され、画面上に所望の画像が表示される。 2. Description of the Related Art Conventionally, an active matrix type liquid crystal display device including a TFT (Thin Film Transistor) as a switching element is known. This liquid crystal display device includes a liquid crystal panel composed of two insulating substrates facing each other. On one substrate of the liquid crystal panel, scanning signal lines (gate bus lines) and video signal lines (source bus lines) are provided in a lattice pattern, and TFTs are provided in the vicinity of intersections between the scanning signal lines and the video signal lines. It has been. The TFT is composed of a gate electrode connected to the scanning signal line, a source electrode connected to the video signal line, and a drain electrode. The drain electrode is connected to pixel electrodes arranged in a matrix on the substrate in order to form an image. The other substrate of the liquid crystal panel is provided with an electrode (hereinafter referred to as “common electrode”) for applying a voltage to the pixel electrode through the liquid crystal layer. The pixel electrode, the common electrode, and the liquid crystal Individual pixel forming portions are realized by the layers. Then, when the gate electrode of each TFT receives an active scanning signal from the scanning signal line, the common electrode and a potential (hereinafter referred to as “source potential”) indicated by the video signal received by the source electrode of the TFT from the video signal line. A voltage is applied to the liquid crystal layer of the pixel formation portion based on the potential difference with the potential (hereinafter referred to as “common potential”). As a result, the liquid crystal is driven and a desired image is displayed on the screen.
図16は、従来のアクティブマトリクス型液晶表示装置におけるコモン電位Vcomとソース電位Vsとの関係を示す図である。共通電極の駆動については、従来より、交流駆動する構成とコモン電位Vcomを一定とする構成とがある。図16(a)は、共通電極を交流駆動する構成におけるコモン電位Vcomとソース電位Vsとの関係を示している。この構成においては、ソース電位Vsの振幅は小さいが、コモン電位Vcomの振幅は大きくなっている。一方、図16(b)は、コモン電位Vcomを一定とする構成におけるコモン電位Vcomとソース電位Vsとの関係を示している。この構成においては、コモン電位Vcomは一定であるが、ソース電位Vsの振幅は大きくなっている。 FIG. 16 is a diagram showing the relationship between the common potential Vcom and the source potential Vs in the conventional active matrix liquid crystal display device. As for driving of the common electrode, there are conventionally a configuration in which AC driving is performed and a configuration in which the common potential Vcom is constant. FIG. 16A shows the relationship between the common potential Vcom and the source potential Vs in a configuration in which the common electrode is AC driven. In this configuration, the amplitude of the source potential Vs is small, but the amplitude of the common potential Vcom is large. On the other hand, FIG. 16B shows the relationship between the common potential Vcom and the source potential Vs in a configuration in which the common potential Vcom is constant. In this configuration, the common potential Vcom is constant, but the amplitude of the source potential Vs is large.
図17は、従来のアクティブマトリクス型液晶表示装置において、コモン電位Vcomを生成するための構成を示すブロック図である。図17(a)は、電源100とDC/DCコンバータ700とコモンドライバ500とを表示パネル600の外部に備える構成を示している。この構成によると、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位よりも高い電位を生成し、その電位を分圧回路等で降圧することによってコモンドライバ500がコモン電位Vcomを生成する。あるいは、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位と等しい電位を生成し、その電位の電圧信号をコモンドライバ500が出力する。図17(b)は、電源100とDC/DCコンバータ700とを表示パネル600の外部に備え、コモンドライバ500を表示パネル600の内部に備える構成を示している。この構成によっても、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位よりも高い電位を生成し、その電位を分圧回路等で降圧することによってコモンドライバ500がコモン電位Vcomを生成する。あるいは、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位と等しい電位を生成し、その電位の電圧信号をコモンドライバ500が出力する。図17(c)は、電源100を表示パネル600の外部に備え、DC/DCコンバータ700とコモンドライバ500を表示パネル600の内部に備える構成を示している。この構成によっても、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位よりも高い電位を生成し、その電位を分圧回路等で降圧することによってコモンドライバ500がコモン電位Vcomを生成する。あるいは、DC/DCコンバータ700が電源電圧を昇圧することによってコモン電位と等しい電位を生成し、その電位の電圧信号をコモンドライバ500が出力する。
FIG. 17 is a block diagram showing a configuration for generating a common potential Vcom in a conventional active matrix liquid crystal display device. FIG. 17A shows a configuration in which the
このようなアクティブマトリクス型の表示装置に関し、コストダウンを図るための以下のような技術が開示されている。特開2003−99008号公報には、コモン電位を決定するための極性反転指示信号としてゲートドライバが生成したゲート制御信号を用いることによって、コントローラの出力端子数を従来よりも減少させる技術が開示されている。また、特開2002−174823号公報には、共通電極を駆動する対向電極電圧発生回路を表示部と同一基板上に形成する技術が開示されている。
従来のアクティブマトリクス型液晶表示装置によると、コモン電位を生成するためにDC/DCコンバータ等の電源回路が必要であり、また、DC/DCコンバータ等で昇圧された電位を抵抗分圧等によりコモンドライバで降圧することも必要である。このため、回路設計等のための負担が大きいという問題や表示装置の消費電力が大きいという問題がある。また、電源電圧を一旦昇圧し、その昇圧後の電圧を降圧することによりコモン電位を生成しているため、安定したコモン電位が得られていないという問題もある。さらに、図16(a)に示したように共通電極を交流駆動する構成とした場合、コモン電位の振幅を大きくする必要があるので消費電力が大きくなっている。一方、図16(b)に示したようにコモン電位を一定とする構成とした場合には、ソース電位の振幅を大きくする必要があるので消費電力を小さくすることができない。 According to a conventional active matrix liquid crystal display device, a power supply circuit such as a DC / DC converter is required to generate a common potential, and the potential boosted by the DC / DC converter or the like is shared by resistance voltage division or the like. It is also necessary to step down with a driver. For this reason, there is a problem that a load for circuit design or the like is large and a power consumption of the display device is large. Another problem is that a stable common potential cannot be obtained because the common potential is generated by once boosting the power supply voltage and then reducing the boosted voltage. Furthermore, when the common electrode is configured to be AC driven as shown in FIG. 16A, power consumption is increased because the amplitude of the common potential needs to be increased. On the other hand, when the common potential is made constant as shown in FIG. 16B, it is necessary to increase the amplitude of the source potential, so that the power consumption cannot be reduced.
そこで、本発明は、簡易な回路構成でコモン電位を生成することができ、しかも消費電力を増大させることなく安定したコモン電位を得ることができる表示装置ならびにその駆動回路および駆動方法を提供することを目的とする。 Accordingly, the present invention provides a display device capable of generating a common potential with a simple circuit configuration and obtaining a stable common potential without increasing power consumption, and a driving circuit and a driving method thereof. With the goal.
第1の発明は、表示すべき画像を表わす複数の映像信号をそれぞれ伝達するための複数の映像信号線と、前記複数の映像信号線と交差する複数の走査信号線と、前記複数の映像信号線と前記複数の走査信号線との交差点にそれぞれ対応してマトリクス状に配置された複数のスイッチ素子と、前記複数のスイッチ素子にそれぞれ接続された複数の画素電極と、前記複数の画素電極に共通して設けられ前記複数の画素電極と所定の容量を形成する共通電極とを含み前記画像を表示する表示部を備える表示装置の駆動回路であって、
前記複数の映像信号をそれぞれ前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極を駆動する共通電極駆動回路とを備え、
前記共通電極駆動回路は、前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定することを特徴とする。
According to a first aspect of the present invention, a plurality of video signal lines for respectively transmitting a plurality of video signals representing images to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, and the plurality of video signals A plurality of switch elements arranged in a matrix corresponding to intersections of the lines and the plurality of scanning signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and the plurality of pixel electrodes. A drive circuit for a display device including a display unit that includes the plurality of pixel electrodes provided in common and a common electrode that forms a predetermined capacitance and displays the image;
A video signal line driving circuit for supplying the plurality of video signals to the plurality of video signal lines, a scanning signal line driving circuit for selectively driving the plurality of scanning signal lines, and a common electrode for driving the common electrode Drive circuit,
The common electrode drive circuit alternately sets the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit at a predetermined cycle. To do.
第2の発明は、第1の発明において、
前記映像信号線駆動回路は、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも低い電位に設定し、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定し、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする。
According to a second invention, in the first invention,
The video signal line driving circuit includes:
When the potential of the common electrode is set to the high potential voltage level, the potential indicated by the plurality of video signals is set to a potential lower than the potential of the common electrode,
When the potential of the common electrode is set to the low potential voltage level, the potential indicated by the plurality of video signals is set to a potential higher than the potential of the common electrode,
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. It is characterized by being lower than.
第3の発明は、第1の発明または第2の発明において、
前記映像信号線駆動回路は、
異なる階調を示す複数の電圧からなる第1の階調電圧群と該第1の階調電圧群に含まれる複数の電圧のそれぞれに対応する複数の電圧からなる第2の階調電圧群とを出力する階調電圧発生回路を備え、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記第2の階調電圧群から選択された電圧を前記映像信号として前記映像信号線に供給し、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記第1の階調電圧群から選択された電圧を前記映像信号として前記映像信号線に供給することを特徴とする。
According to a third invention, in the first invention or the second invention,
The video signal line driving circuit includes:
A first gradation voltage group composed of a plurality of voltages showing different gradations, and a second gradation voltage group composed of a plurality of voltages corresponding to each of the plurality of voltages included in the first gradation voltage group; A gradation voltage generating circuit that outputs
When the potential of the common electrode is set to the high potential voltage level, a voltage selected from the second gradation voltage group is supplied to the video signal line as the video signal,
When the potential of the common electrode is set to the low potential voltage level, a voltage selected from the first gradation voltage group is supplied to the video signal line as the video signal.
第4の発明は、第3の発明において、
前記階調電圧発生回路は、互いに直列に接続された複数の抵抗器からなる分圧回路によって構成され、
前記分圧回路は、前記第1の階調電圧群と前記第2の階調電圧群とを生成することを特徴とする。
According to a fourth invention, in the third invention,
The gradation voltage generation circuit is constituted by a voltage dividing circuit including a plurality of resistors connected in series with each other,
The voltage dividing circuit generates the first gradation voltage group and the second gradation voltage group.
第5の発明は、第3の発明において、
前記階調電圧発生回路は、直列に接続された複数の抵抗器からなり前記第1の階調電圧群を生成する第1の分圧回路と、直列に接続された複数の抵抗器からなり前記第2の階調電圧群を生成する第2の分圧回路とによって構成されることを特徴とする。
According to a fifth invention, in the third invention,
The gradation voltage generation circuit includes a plurality of resistors connected in series, a first voltage dividing circuit that generates the first gradation voltage group, and a plurality of resistors connected in series. And a second voltage dividing circuit for generating a second gradation voltage group.
第6の発明は、第1の発明または第2の発明において、
前記映像信号線駆動回路は、外部から送られる画像信号に基づいて前記複数の映像信号を生成する駆動用映像信号生成回路を備え、
前記駆動用映像信号生成回路は、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定するための第1の基準電圧に基づいて前記複数の映像信号を生成し、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも低い電位に設定するための第2の基準電圧に基づいて前記複数の映像信号を生成することを特徴とする。
The sixth invention is the first invention or the second invention,
The video signal line drive circuit includes a drive video signal generation circuit that generates the plurality of video signals based on an image signal sent from the outside,
The drive video signal generation circuit includes:
When the potential of the common electrode is set to the voltage level of the low potential, based on a first reference voltage for setting the potential indicated by the plurality of video signals to a potential higher than the potential of the common electrode. Generating the plurality of video signals;
When the potential of the common electrode is set to the high potential voltage level, based on a second reference voltage for setting the potential indicated by the plurality of video signals to a potential lower than the potential of the common electrode. The plurality of video signals are generated.
第7の発明は、第1から第6の発明において、
前記表示部と前記映像信号線駆動回路と前記走査信号線駆動回路と前記共通電極駆動回路とが同一の基板上に設けられていることを特徴とする。
According to a seventh invention, in the first to sixth inventions,
The display unit, the video signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit are provided on the same substrate.
第8の発明は、アクティブマトリクス型液晶表示装置であって、
第1から第7までの発明のいずれかの駆動回路と、
前記駆動回路を制御するための表示制御回路とを備え、
前記共通電極駆動回路は、前記表示制御回路の電源を前記外部の制御回路のための電源として当該電源の電圧レベルに前記共通電極の電位を設定することを特徴とする。
The eighth invention is an active matrix type liquid crystal display device,
Any one of the drive circuits of the first to seventh inventions;
A display control circuit for controlling the drive circuit,
The common electrode drive circuit sets the potential of the common electrode to a voltage level of the power supply using the power supply of the display control circuit as a power supply for the external control circuit.
第9の発明は、表示すべき画像を表わす複数の映像信号をそれぞれ伝達するための複数の映像信号線と、前記複数の映像信号線と交差する複数の走査信号線と、前記複数の映像信号線と前記複数の走査信号線との交差点にそれぞれ対応してマトリクス状に配置された複数のスイッチ素子と、前記複数のスイッチ素子にそれぞれ接続された複数の画素電極と、前記複数の画素電極に共通して設けられ前記複数の画素電極と所定の容量を形成する共通電極とを備え、前記画像を表示するための表示装置の表示パネルであって、
前記複数の映像信号をそれぞれ前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極を駆動する共通電極駆動回路とを備え、
前記共通電極駆動回路は、前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定することを特徴とする。
According to a ninth aspect of the present invention, a plurality of video signal lines for respectively transmitting a plurality of video signals representing images to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, and the plurality of video signals A plurality of switch elements arranged in a matrix corresponding to intersections of the lines and the plurality of scanning signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and the plurality of pixel electrodes. A display panel of a display device for displaying the image, comprising a plurality of pixel electrodes provided in common and a common electrode forming a predetermined capacitance,
A video signal line driving circuit for supplying the plurality of video signals to the plurality of video signal lines, a scanning signal line driving circuit for selectively driving the plurality of scanning signal lines, and a common electrode for driving the common electrode Drive circuit,
The common electrode drive circuit alternately sets the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit at a predetermined cycle. To do.
第10の発明は、表示すべき画像を表わす複数の映像信号をそれぞれ伝達するための複数の映像信号線と、前記複数の映像信号線と交差する複数の走査信号線と、前記複数の映像信号線と前記複数の走査信号線との交差点にそれぞれ対応してマトリクス状に配置された複数のスイッチ素子と、前記複数のスイッチ素子にそれぞれ接続された複数の画素電極と、前記複数の画素電極に共通して設けられ前記複数の画素電極と所定の容量を形成する共通電極とを備え、前記画像を表示するための表示装置の表示パネルであって、
前記共通電極の電位は、外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定され、
前記複数の映像信号の示す電位は、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記共通電極の電位よりも低い電位に設定され、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記共通電極の電位よりも高い電位に設定され、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする。
According to a tenth aspect of the present invention, a plurality of video signal lines for respectively transmitting a plurality of video signals representing images to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, and the plurality of video signals A plurality of switch elements arranged in a matrix corresponding to intersections of the lines and the plurality of scanning signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and the plurality of pixel electrodes. A display panel of a display device for displaying the image, comprising the plurality of pixel electrodes provided in common and a common electrode forming a predetermined capacitance,
The potential of the common electrode is alternately set at a predetermined cycle between a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit,
The potentials indicated by the plurality of video signals are:
When the potential of the common electrode is set to the high potential voltage level, it is set to a potential lower than the potential of the common electrode,
When the potential of the common electrode is set to the voltage level of the low potential, it is set to a potential higher than the potential of the common electrode,
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. It is characterized by being lower than.
第11の発明は、第10の発明において、
前記複数の映像信号の示す電位を設定し前記複数の映像信号を前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極の電位を設定し前記共通電極を駆動する共通電極駆動回路とを更に備え、
前記表示パネルと前記映像信号線駆動回路と前記走査信号線駆動回路と前記共通電極駆動回路とが同一基板上に設けられていることを特徴とする。
In an eleventh aspect based on the tenth aspect,
A video signal line driving circuit that sets potentials indicated by the plurality of video signals and supplies the plurality of video signals to the plurality of video signal lines, and a scanning signal line driving circuit that selectively drives the plurality of scanning signal lines. And a common electrode driving circuit for setting the potential of the common electrode and driving the common electrode,
The display panel, the video signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit are provided on the same substrate.
第12の発明は、表示すべき画像を表わす複数の映像信号をそれぞれ伝達するための複数の映像信号線と、前記複数の映像信号線と交差する複数の走査信号線と、前記複数の映像信号線と前記複数の走査信号線との交差点にそれぞれ対応してマトリクス状に配置された複数のスイッチ素子と、前記複数のスイッチ素子にそれぞれ接続された複数の画素電極と、前記複数の画素電極に共通して設けられ前記複数の画素電極と所定の容量を形成する共通電極と、前記複数の映像信号線と前記複数の走査信号線と前記複数のスイッチ素子と前記複数の画素電極と前記共通電極とを含み前記画像を表示する表示部と、前記複数の映像信号をそれぞれ前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極を駆動する共通電極駆動回路とを備える表示装置の駆動方法であって、
前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルに設定するステップと、
前記共通電極の電位を外部の制御回路のための電源から供給される低電位の電圧レベルに設定するステップとを含むことを特徴とする。
In a twelfth aspect, a plurality of video signal lines for respectively transmitting a plurality of video signals representing images to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, and the plurality of video signals A plurality of switch elements arranged in a matrix corresponding to intersections of the lines and the plurality of scanning signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and the plurality of pixel electrodes. A common electrode provided in common with the plurality of pixel electrodes to form a predetermined capacitance; the plurality of video signal lines; the plurality of scanning signal lines; the plurality of switch elements; the plurality of pixel electrodes; and the common electrode. A display unit that displays the image, a video signal line driving circuit that supplies the plurality of video signals to the plurality of video signal lines, and a drive that selectively drives the plurality of scanning signal lines. A signal line driver circuit, a driving method of a display device and a common electrode driving circuit for driving the common electrode,
Setting the potential of the common electrode to a high potential voltage level supplied from a power source for an external control circuit;
Setting the potential of the common electrode to a low potential voltage level supplied from a power supply for an external control circuit.
第13の発明は、第12の発明において、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時に、前記複数の映像信号の示す電位を前記共通電極の電位よりも低い電位に設定するステップと、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時に、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定するステップとを更に含み、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする。
In a thirteenth aspect based on the twelfth aspect,
Setting the potential indicated by the plurality of video signals to a potential lower than the potential of the common electrode when the potential of the common electrode is set to the high potential voltage level;
Setting the potential indicated by the plurality of video signals to a potential higher than the potential of the common electrode when the potential of the common electrode is set to the low potential voltage level;
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. It is characterized by being lower than.
上記第1の発明によれば、共通電極の電位は外部の制御回路のための電源電圧の電圧レベルに設定される。このため、電源電圧の電圧レベルを昇圧するための回路や、その昇圧後の電圧のレベルを共通電極の電位に降圧するための回路が不要となる。これにより、DC/DCコンバータ等の電源回路が不要となり、回路構成が簡素化される。その結果、コストダウンや表示装置の小型化が可能となり、回路設計等の負担も軽減される。また、共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに交互に設定するだけでよいので、安定した電位を得ることができ、従来に比して消費電力も低減される。 According to the first aspect, the potential of the common electrode is set to the voltage level of the power supply voltage for the external control circuit. This eliminates the need for a circuit for boosting the voltage level of the power supply voltage and a circuit for stepping down the voltage level after the boosting to the potential of the common electrode. As a result, a power supply circuit such as a DC / DC converter becomes unnecessary, and the circuit configuration is simplified. As a result, the cost can be reduced and the display device can be downsized, and the burden of circuit design and the like can be reduced. In addition, since it is only necessary to alternately set the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit, a stable potential can be obtained, Power consumption is also reduced as compared with the prior art.
上記第2の発明によれば、共通電極の電位とは逆位相となるように映像信号の示す電位が設定される。ここで、共通電極の電位は外部の制御回路のための電源電圧の電圧レベルに設定されるので、従来の共通電極を交流駆動する構成と比して、共通電極の電位の振幅は小さくなり、共通電極を駆動するための消費電力が小さくなる。また、従来の共通電極の電位を一定とする構成と比して、映像信号の示す電位の振幅が小さくなるので、映像信号を生成するための消費電力が小さくなる。これにより、消費電力を増大させることなく、共通電極の安定した電位を簡易な回路構成で得ることができる。 According to the second aspect of the invention, the potential indicated by the video signal is set so as to have an opposite phase to the potential of the common electrode. Here, since the potential of the common electrode is set to the voltage level of the power supply voltage for the external control circuit, the amplitude of the potential of the common electrode is smaller than the configuration in which the conventional common electrode is AC driven, The power consumption for driving the common electrode is reduced. In addition, since the amplitude of the potential indicated by the video signal is reduced as compared with the conventional configuration in which the potential of the common electrode is constant, power consumption for generating the video signal is reduced. Thus, a stable potential of the common electrode can be obtained with a simple circuit configuration without increasing power consumption.
上記第3の発明によれば、異なる階調を示す複数の電圧からなる2種類の階調電圧群から映像信号としての電圧が選択され、その電圧が映像信号線に印加される。これにより、共通電極の電位に設定されている電圧レベルに応じて、映像信号を映像信号線に印加することができる。 According to the third aspect of the invention, a voltage as a video signal is selected from two types of gradation voltage groups composed of a plurality of voltages showing different gradations, and the voltage is applied to the video signal line. Thereby, the video signal can be applied to the video signal line according to the voltage level set to the potential of the common electrode.
上記第4の発明によれば、分圧回路によって2種類の階調電圧群が生成される。このため、従来から知られている簡易な構成で、上記第3の発明の効果を奏する駆動回路が実現される。 According to the fourth aspect of the invention, two types of gradation voltage groups are generated by the voltage dividing circuit. For this reason, the drive circuit which has an effect of the above-mentioned 3rd invention is realized by the simple composition conventionally known.
上記第5の発明によれば、第1の分圧回路と第2の分圧回路との2つの分圧回路によって2種類の階調電圧群が生成される。各分圧回路の長さは上記第4の発明の分圧回路の長さに比して短くてよいので、分圧回路全体としてのレイアウト面積を小さくすることができる。 According to the fifth aspect of the invention, two types of gradation voltage groups are generated by the two voltage dividing circuits of the first voltage dividing circuit and the second voltage dividing circuit. Since the length of each voltage dividing circuit may be shorter than the length of the voltage dividing circuit of the fourth invention, the layout area of the voltage dividing circuit as a whole can be reduced.
上記第6の発明によれば、駆動用映像信号生成回路によって2種類の異なる基準電圧に基づいて映像信号が生成される。これにより、共通電極の電位に設定されている電圧レベルに応じて、映像信号を映像信号線に印加することができる。 According to the sixth aspect, the video signal is generated by the driving video signal generation circuit based on two different reference voltages. Thereby, the video signal can be applied to the video signal line according to the voltage level set to the potential of the common electrode.
上記第7の発明によれば、表示部と映像信号線駆動回路と走査信号線駆動回路と共通電極駆動回路とが同一の基板上に設けられている。これにより、上記第1から第6の発明と同様の効果を奏し、小型化も可能な駆動回路が実現される。 According to the seventh aspect, the display unit, the video signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit are provided on the same substrate. Thus, a drive circuit that achieves the same effects as the first to sixth inventions and can be miniaturized is realized.
上記第8の発明によれば、上記第1から第7の発明の効果を奏するアクティブマトリクス型液晶表示装置が実現される。 According to the eighth aspect of the invention, an active matrix liquid crystal display device that achieves the effects of the first to seventh aspects of the invention is realized.
上記第9の発明によれば、表示装置の表示パネルにおいて、共通電極の電位は外部の制御回路のための電源電圧の電圧レベルに設定される。このため、電源電圧の電圧レベルを昇圧するための回路や、その昇圧後の電圧のレベルを共通電極の電位に降圧するための回路が不要となる。これにより、DC/DCコンバータ等の電源回路が不要となり、回路構成が簡素化される。その結果、コストダウンや表示装置の小型化が可能となり、回路設計等の負担も軽減される。また、共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに交互に設定するだけでよいので、安定した電位を得ることができ、従来に比して消費電力も低減される。 According to the ninth aspect, in the display panel of the display device, the potential of the common electrode is set to the voltage level of the power supply voltage for the external control circuit. This eliminates the need for a circuit for boosting the voltage level of the power supply voltage and a circuit for stepping down the voltage level after the boosting to the potential of the common electrode. As a result, a power supply circuit such as a DC / DC converter becomes unnecessary, and the circuit configuration is simplified. As a result, the cost can be reduced and the display device can be downsized, and the burden of circuit design and the like can be reduced. In addition, since it is only necessary to alternately set the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit, a stable potential can be obtained, Power consumption is also reduced as compared with the prior art.
上記第10の発明によれば、共通電極を交流駆動する構成の表示装置の表示パネルにおいて、共通電極の電位は外部の制御回路のための電源電圧の電圧レベルに設定される。このため、電源電圧の電圧レベルを昇圧するための回路や、その昇圧後の電圧の電圧レベルを共通電極の電位に降圧するための回路が不要となる。これにより、DC/DCコンバータ等の電源回路が不要となり、回路構成が簡素化される。その結果、コストダウンや表示装置の小型化が可能となり、回路設計等の負担も軽減される。また、共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに交互に設定するだけでよいので、安定した電位を得ることができ、従来に比して消費電力も低減される。 According to the tenth aspect of the invention, in the display panel of the display device configured to AC drive the common electrode, the potential of the common electrode is set to the voltage level of the power supply voltage for the external control circuit. This eliminates the need for a circuit for boosting the voltage level of the power supply voltage and a circuit for stepping down the voltage level of the boosted voltage to the common electrode potential. As a result, a power supply circuit such as a DC / DC converter becomes unnecessary, and the circuit configuration is simplified. As a result, the cost can be reduced and the display device can be downsized, and the burden of circuit design and the like can be reduced. In addition, since it is only necessary to alternately set the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit, a stable potential can be obtained, Power consumption is also reduced as compared with the prior art.
上記第11の発明によれば、表示パネルと映像信号線駆動回路と走査信号線駆動回路と共通電極駆動回路とが同一の基板上に設けられている。これにより、上記第10の発明と同様の効果を奏し、小型化も可能な表示装置の表示パネルが実現される。 According to the eleventh aspect, the display panel, the video signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit are provided on the same substrate. Thus, the display panel of the display device that achieves the same effect as that of the tenth aspect and can be miniaturized is realized.
以下、本発明の実施形態について添付図面を参照しつつ説明する。
<1.第1の実施形態>
<1.1 液晶表示装置の全体構成および動作>
図1は、本発明の第1の実施形態に係るアクティブマトリクス型液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、電源100と表示制御回路200と表示パネル600とを備えている。表示パネル600にはソースドライバ(映像信号線駆動回路)300とゲートドライバ(走査信号線駆動回路)400とコモンドライバ(共通電極駆動回路)500と複数の映像信号線30と複数の走査信号線40とが含まれており、表示パネル600を構成する基板上に駆動回路が形成されたモノリシック型と呼ばれる構成となっている。その複数の映像信号線30と複数の走査信号線40との交差点にそれぞれ対応してTFT61が設けられており、TFT61は画素電極62に接続されている。また、画素電極62と対向して共通電極700が設けられている。
Hereinafter, embodiments of the present invention will be described with reference to the accompanying drawings.
<1. First Embodiment>
<1.1 Overall Configuration and Operation of Liquid Crystal Display>
FIG. 1 is a block diagram showing the overall configuration of an active matrix liquid crystal display device according to a first embodiment of the present invention. The liquid crystal display device includes a
電源100は所定の電圧を出力する。本実施形態においては、2.7Vの電圧(以下、「高電位側電源電圧」という。)VDDと0V(グランド電位)の電圧(以下、「低電位側電源電圧」という。)VSSとが電源100から出力される。表示制御回路200は、外部から送られる画像データDvを受け取り、デジタル画像信号Daと、表示パネル600に画像を表示するタイミングを制御するためのソーススタートパルス信号SSP、ソースクロック信号SCK、ラッチストローブ信号LS、ゲートスタートパルス信号GSP、第1のゲートクロック信号GCK1、および第2のゲートクロック信号GCK2と、コモン電位Vcomを設定するための第1の極性反転信号FRP1および第2の極性反転信号FRP2とを出力する。ソースドライバ300は、表示制御回路200から出力されたデジタル画像信号Da、ソーススタートパルス信号SSP、ソースクロック信号SCK、ラッチストローブ信号LS、第1のゲートクロック信号GCK1、および第2のゲートクロック信号GCK2を受け取り、表示パネル600を駆動するために、駆動用映像信号を各映像信号線30に印加する。ゲートドライバ400は、各走査信号線40を1水平走査期間ずつ順次に選択するために、表示制御回路200から出力されたゲートスタートパルス信号GSP、第1のゲートクロック信号GCK1、および第2のゲートクロック信号GCK2に基づいて、アクティブな走査信号の各走査信号線40への印加を1垂直走査期間を周期として繰り返す。コモンドライバ500は、表示制御回路200から出力された第1の極性反転信号FRP1と第2の極性反転信号FRP2とに基づいて、高電位側電源電圧VDDと低電位側電源電圧VSSとを所定の周期で順次に出力し、コモン電位Vcomを設定する。
The
<1.2 コモンドライバの構成および動作>
図2は、本実施形態におけるコモンドライバ500の構成図である。このコモンドライバ500は、4個の入力端子51〜54と1個の出力端子55と第1のスイッチ回路56と第2のスイッチ回路57とを備えている。入力端子51〜54には、それぞれ、第1の極性反転信号FRP1、高電位側電源電圧VDD、低電位側電源電圧VSS、第2の極性反転信号FRP2が入力される。一方、出力端子55からはコモン電位Vcomを示す電圧信号が出力される。第1のスイッチ回路56には、高電位側電源電圧VDDと第1の極性反転信号FRP1と第2の極性反転信号FRP2とが入力される。そして、第1の極性反転信号FRP1がハイレベルかつ第2の極性反転信号FRP2がローレベルの時に、高電位側電源電圧VDDが第1のスイッチ回路56から出力される。第2のスイッチ回路57には、低電位側電源電圧VSSと第1の極性反転信号FRP1と第2の極性反転信号FRP2とが入力される。そして、第1の極性反転信号FRP1がローレベルかつ第2の極性反転信号FRP2がハイレベルの時に、低電位側電源電圧VSSが第2のスイッチ回路57から出力される。
<1.2 Configuration and operation of common driver>
FIG. 2 is a configuration diagram of the
図3は、コモンドライバ500における信号波形図である。上述のとおり本実施形態では、コモンドライバ500には、高電位側電源電圧VDDとして2.7Vの電圧が入力され、低電位側電源電圧VSSとして0Vの電圧が入力される。さらに、高電位(ハイレベル)側の電圧レベルを8.2V、低電位(ローレベル)側の電圧レベルを−4.7Vとする第1の極性反転信号FRP1と第2の極性反転信号FRP2とがコモンドライバ500に入力される。図3に示すように、第1の極性反転信号FRP1と第2の極性反転信号FRP2とは、互いに逆極性となるように1水平走査期間毎(1H)に反転している。このため、図2に示す第1のスイッチ回路56から高電位側電源電圧VDDが出力されている時に、第2のスイッチ回路57から低電位側電源電圧VSSが出力されることはない。また、第2のスイッチ回路57から低電位側電源電圧VSSが出力されている時に、第1のスイッチ回路56から高電位側電源電圧VDDが出力されることもない。以上より、第1の極性反転信号FRP1がハイレベルかつ第2の極性反転信号FRP2がローレベルの時には、コモン電位Vcomは高電位側電源電圧VDDの電圧レベルである2.7Vに設定される。一方、第1の極性反転信号FRP1がローレベルかつ第2の極性反転信号FRP2がハイレベルの時には、コモン電位Vcomは低電位側電源電圧VSSの電圧レベルである0Vに設定される。
FIG. 3 is a signal waveform diagram in the
<1.3 ソースドライバの構成および動作>
図4は、本実施形態におけるソースドライバ300の構成を示すブロック図である。このソースドライバ300は、シフトレジスタ31と、サンプリング・ラッチ回路32と、第1の選択回路33と、第2の選択回路34と、バッファ回路35と、階調電圧発生回路36とを備えている。シフトレジスタ31にはソーススタートパルス信号SSPとソースクロック信号SCKとが入力され、シフトレジスタ31は、これらの信号SSP、SCKに基づき、スタートパルス信号SSPに含まれる各パルスを入力端から出力端へと順次に転送する。この転送に応じて、サンプリング・ラッチ回路32には、サンプリングパルスが順次に入力される。サンプリング・ラッチ回路32は、表示制御回路200から送られるデジタル画像信号Daを、これらのサンプリングパルスのタイミングでサンプリングし、ラッチストローブ信号LSのタイミングで内部画像信号としてまとめて出力する。
<1.3 Configuration and operation of source driver>
FIG. 4 is a block diagram showing the configuration of the
階調電圧発生回路36は、所定の電源回路(不図示)から与えられる2種類の基準電圧VHおよびVLに基づき、コモン電位Vcomに対して極性が正である時の駆動用映像信号の電圧となる階調電圧群(以下、「正極性用階調電圧群」という。)GVHとコモン電位Vcomに対して極性が負である時の駆動用映像信号の電圧となる階調電圧群(以下、「負極性用階調電圧群」という。)GVLとを出力する。正極性用階調電圧群(第1の階調電圧群)GVHおよび負極性用階調電圧群(第2の階調電圧群)GVLは、例えば64の階調レベルにそれぞれ対応する64個の電圧により構成される。階調電圧発生回路36から出力された正極性用階調電圧群GVHは第1の選択回路33に入力され、負極性用階調電圧群GVLは第2の選択回路34に入力される。図5は、本実施形態における階調電圧発生回路36の構成図である。階調電圧発生回路36は、「R−STRING」と呼ばれる直列に接続された一連の抵抗器からなる分圧回路によって構成されている。この階調電圧発生回路36では、分圧回路の両端に入力される基準電圧VHとVLとの差VH−VLを分圧することによって、正極性用階調電圧群GVHおよび負極性用階調電圧群GVLが生成される。本実施形態では、1.5〜4Vの範囲で正極性用階調電圧群GVHが生成され、−1.3〜1.2Vの範囲で負極性用階調電圧群GVLが生成される。
The gradation
第1の選択回路33では、サンプリング・ラッチ回路32から出力された内部画像信号に基づいて、上述のようにして生成された正極性用階調電圧群GVHのうちいずれかの電圧が選択されて出力される。第2の選択回路34では、サンプリング・ラッチ回路32から出力された内部画像信号に基づいて、上述のようにして生成された負極性用階調電圧群GVLのうちいずれかの電圧が選択されて出力される。バッファ回路35は、表示制御回路200から出力された第1のゲートクロック信号GCK1と第2のゲートクロック信号GCK2とに基づき、第1の選択回路33から出力された電圧もしくは第2の選択回路34から出力された電圧のいずれかを選択し、駆動用映像信号として各映像信号線30に印加する。なお、バッファ回路35の構成については、例えば図2に示したコモンドライバ500と同様の構成とすることができる。すなわち、第1のゲートクロック信号GCK1がハイレベルかつ第2のゲートクロック信号GCK2がローレベルの時には第2の選択回路34から出力された電圧がバッファ回路35から出力され、第1のゲートクロック信号GCK1がローレベルかつ第2のゲートクロック信号GCK2がハイレベルの時には第1の選択回路33から出力された電圧がバッファ回路35から出力される構成とすることができる。
In the
<1.4 作用>
次に、本実施形態における作用について説明する。上述のような構成および動作によって、コモン電位Vcomとソース電位(駆動用映像信号の示す電位)Vsとの関係は図6に示すようなものとなる。コモン電位Vcomについては、1水平走査期間毎に、高電位側電源電圧VDDの電位(2.7V)と低電位側電源電圧VSSの電位(0V)とに設定される。ここで、コモン電位Vcomが0Vに設定されている時には、正極性用階調電圧群GVHより選択された階調電圧が駆動用映像信号としてバッファ回路35から出力されるので、ソース電位Vsは1.5〜4Vの範囲となる。一方、コモン電位Vcomが2.7Vに設定されている時には、負極性用階調電圧群GVLより選択された階調電圧が駆動用映像信号としてバッファ回路35から出力されるので、ソース電位Vsは−1.3〜1.2Vの範囲となる。図16に示した従来例においては、白表示をする時のコモン電位Vcomとソース電位Vsとの電位差は1.5Vであり、黒表示をする時のコモン電位Vcomとソース電位Vsとの電位差は4Vであった。本実施形態においても、図6に示すように、コモン電位Vcomとソース電位Vsとの間に1.5〜4Vの電位差を生成することができ、白表示、黒表示、あるいはそれらの中間階調の表示を行うことができる。
<1.4 Action>
Next, the operation in this embodiment will be described. With the configuration and operation as described above, the relationship between the common potential Vcom and the source potential (potential indicated by the drive video signal) Vs is as shown in FIG. The common potential Vcom is set to the potential (2.7 V) of the high potential side power supply voltage VDD and the potential (0 V) of the low potential side power supply voltage VSS every horizontal scanning period. Here, when the common potential Vcom is set to 0 V, the grayscale voltage selected from the positive polarity grayscale voltage group GVH is output from the
<1.5 効果>
以上のように、本実施形態によると、駆動回路の外部にある制御回路のための電源から出力される電圧(高電位側電源電圧VDDおよび低電位側電源電圧VSS)の電圧レベルがコモン電位Vcomに設定される。このため、従来とは異なり、電源電圧を昇圧するためのDC/DCコンバータ等の電源回路が不要となり、コモン電位Vcomを生成するための回路構成が簡易なものとなる。これにより、コストダウンや表示装置の小型化が可能となり、回路設計等に要する負担が軽減される。また、コモン電位Vcomの生成について、従来は、DC/DCコンバータ等によって電源電圧を昇圧した後、さらに、その昇圧後の電圧をコモンドライバ500で降圧する必要があった。一方、本実施形態によると、コモン電位Vcomを高電位側電源電圧VDDと低電位側電源電圧VSSとに交互に設定するだけでよいので、従来に比して、安定したコモン電位Vcomを得ることができる。
<1.5 Effect>
As described above, according to the present embodiment, the voltage levels of the voltages (the high-potential-side power supply voltage VDD and the low-potential-side power supply voltage VSS) output from the power supply for the control circuit outside the drive circuit are the common potential Vcom. Set to Therefore, unlike the prior art, a power supply circuit such as a DC / DC converter for boosting the power supply voltage is not required, and the circuit configuration for generating the common potential Vcom is simplified. As a result, the cost can be reduced and the size of the display device can be reduced, and the burden required for circuit design and the like is reduced. In addition, with respect to generation of the common potential Vcom, conventionally, after boosting the power supply voltage by a DC / DC converter or the like, it is necessary to further step down the boosted voltage by the
ソース電位Vsについては、コモン電位Vcomとは逆位相となるように設定される。ここで、従来の共通電極700を交流駆動する構成と比して、コモン電位Vcomの振幅は小さくなるので、共通電極700を駆動するための消費電力が小さくなる。また、映像信号線も交流駆動する必要があるが、共通電極700を交流駆動しているため、コモン電位Vcomを一定とする構成と比してソース電位Vsの振幅を大きくする必要はない。このため、従来に比して消費電力を増大させることなく、本実施形態に係る構成を実現することができる。
The source potential Vs is set to have an opposite phase to the common potential Vcom. Here, since the amplitude of the common potential Vcom is small as compared with the configuration in which the
<1.6 変形例>
次に、上記実施形態の変形例について説明する。図7は、上記実施形態の変形例における階調電圧発生回路36の構成図である。この階調電圧発生回路36は、図7(a)および(b)に示すように、R−STRINGと呼ばれる直列に接続された一連の抵抗器を2個備えている。図7(a)に示すように、一方の抵抗器(第1の分圧回路)の両端には、基準電圧VH1、VL1が入力される。そして、それら基準電圧VH1、VL1を分圧することによって、1.5〜4Vの範囲の複数の階調電圧で構成される正極性用階調電圧群GVHが生成される。また、図7(b)に示すように、他方の抵抗器(第2の分圧回路)の両端には、基準電圧VH2、VL2が入力される。そして、それら基準電圧VH2、VL2を分圧することによって、−1.3〜1.2Vの範囲の複数の階調電圧で構成される負極性用階調電圧群GVLが生成される。正極性用階調電圧群GVHは図4に示す第1の選択回路33に入力され、負極性用階調電圧群GVLは図4に示す第2の選択回路34に入力される。
<1.6 Modification>
Next, a modification of the above embodiment will be described. FIG. 7 is a configuration diagram of the gradation
この変形例によると、4種類の基準電圧VH1、VL1、VH2、VL2を階調電圧発生回路36に入力しなければならないが、一方の分圧回路は正極性用階調電圧群GVHを生成することができればよく、他方の分圧回路は負極性用階調電圧群GVLを生成することができればよい。したがって、上記実施形態と比して短い抵抗器を2個備える構成とすればよく、回路のレイアウト面積を小さくすることができる。また、抵抗器でロスする消費電力も少なくすることができる。
According to this modification, four types of reference voltages VH1, VL1, VH2, and VL2 must be input to the gradation
<2.第2の実施形態>
<2.1 液晶表示装置の構成および動作>
次に、本発明の第2の実施形態について説明する。図8は、本実施形態に係るアクティブマトリクス型液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、電源100と表示制御回路200と表示パネル600とを備えている。表示パネル600にはソースドライバ(映像信号線駆動回路)300とゲートドライバ(走査信号線駆動回路)400とコモンドライバ(共通電極駆動回路)500と複数の映像信号線30と複数の走査信号線40とが含まれており、第1の実施形態と同様、モノリシック型と呼ばれる構成となっている。上述の複数の映像信号線30と複数の走査信号線40との交差点にそれぞれ対応してTFT61が設けられており、TFT61は画素電極62に接続されている。また、画素電極62と対向して共通電極700が設けられている。
<2. Second Embodiment>
<2.1 Configuration and operation of liquid crystal display device>
Next, a second embodiment of the present invention will be described. FIG. 8 is a block diagram showing the overall configuration of the active matrix liquid crystal display device according to the present embodiment. The liquid crystal display device includes a
電源100は、2.7Vの高電位側電源電圧VDDと0V(グランド電位)の低電位側電源電圧VSSとを出力する。表示制御回路200は、外部から送られる画像データDvを受け取り、アナログ画像信号AVと、表示パネル600に画像を表示するタイミングを制御するためのソーススタートパルス信号SSP、ソースクロック信号SCK、ゲートスタートパルス信号GSP、第1のゲートクロック信号GCK1、および第2のゲートクロック信号GCK2と、後述する駆動用映像信号生成回路38内のスイッチを制御するための第1のスイッチ制御信号Ssw1、第2のスイッチ制御信号Ssw2、および低電位側電源電圧VSSと、コモン電位Vcomを設定するための第1の極性反転信号FRP1および第2の極性反転信号FRP2とを出力する。ソースドライバ300は、表示制御回路200から出力されたアナログ画像信号AV、ソーススタートパルス信号SSP、ソースクロック信号SCK、第1のスイッチ制御信号Ssw1、第2のスイッチ制御信号Ssw2、および低電位側電源電圧VSSを受け取り、表示パネル600を駆動するために、駆動用映像信号を各映像信号線30に印加する。ゲートドライバ400は、各走査信号線40を1水平走査期間ずつ順次に選択するために、表示制御回路200から出力されたゲートスタートパルス信号GSP、第1のゲートクロック信号GCK1、および第2のゲートクロック信号GCK2に基づいて、アクティブな走査信号の各走査信号線40への印加を1垂直走査期間を周期として繰り返す。コモンドライバ500は、表示制御回路200から出力された第1の極性反転信号FRP1と第2の極性反転信号FRP2とに基づいて、高電位側電源電圧VDDと低電位側電源電圧VSSとを所定の周期で順次に出力し、コモン電位Vcomを設定する。
The
<2.2 ソースドライバの構成および動作>
図9は、本実施形態におけるソースドライバ300の構成を示すブロック図である。本実施形態におけるソースドライバ300は、第1の実施形態とは異なり、画像信号として外部からアナログ信号を受け取るアナログドライバと呼ばれる駆動回路である。このソースドライバ300は、シフトレジスタ31と、出力回路37と、駆動用映像信号生成回路38とを備えている。シフトレジスタ31にはソーススタートパルス信号SSPとソースクロック信号SCKとが入力され、シフトレジスタ31は、これらの信号SSP、SCKに基づき、スタートパルス信号SSPに含まれる各パルスを入力端から出力端へと順次に転送する。この転送に応じて、出力回路37には、サンプリングパルスが順次に入力される。駆動用映像信号生成回路38は、表示制御回路200から出力されるアナログ画像信号AV、第1のスイッチ制御信号Ssw1、第2のスイッチ制御信号Ssw2、低電位側電源電圧VSS、および所定の電源回路(不図示)から与えられる2種類の基準電圧Vref1、Vref2を受け取り、駆動用映像信号を生成する。出力回路37には各映像信号線と対応するアナログスイッチ(不図示)が含まれており、上述のサンプリングパルスに応じてアナログスイッチが順次にオンされる。このアナログスイッチが順次にオンされることにより、駆動用映像信号生成回路38から出力された駆動用映像信号が各映像信号線に順次に出力される。
<2.2 Source driver configuration and operation>
FIG. 9 is a block diagram showing a configuration of the
<2.3 駆動用映像信号生成回路の構成および動作>
次に、駆動用映像信号生成回路38の詳細な構成および動作について説明する。図10は、本実施形態における駆動用映像信号生成回路38の構成図である。この駆動用映像信号生成回路38は、5個の入力端子81〜85と、1個の出力端子86と、7個のスイッチSW1〜SW7と、演算増幅器87と、キャパシタCとを備えている。演算増幅器87の反転端子は、キャパシタCおよびスイッチSW1を介して入力端子81接続され、キャパシタCおよびスイッチSW2を介して入力端子82と接続されている。キャパシタCの一端91はスイッチSW7を介して出力端子86と接続され、他端92はスイッチSW6を介して出力端子86と接続ている。演算増幅器87の非反転端子は、スイッチSW3を介して入力端子83と、スイッチSW4を介して入力端子84と、スイッチSW5を介して入力端子85と接続されている。
<2.3 Configuration and Operation of Driving Video Signal Generation Circuit>
Next, a detailed configuration and operation of the drive video
入力端子81〜85には、それぞれ、第1の基準電圧Vref1、低電位側電源電圧VSS、アナログ画像信号Vin(AV)、第2の基準電圧Vref2、低電位側電源電圧VSSが入力される。一方、出力端子86からは映像信号線30に印加される駆動用映像信号Voutが出力される。なお、第1の基準電圧Vref1は、コモン電位Vcomに対して極性を正とすべき駆動用映像信号(以下、「正極性時駆動用映像信号」という。)を生成するときの基準となる電圧である。また、第2の基準電圧Vref2は、コモン電位Vcomに対して極性を負とすべき駆動用映像信号(以下、「負極性時駆動用映像信号」という。)を生成するときの基準となる電圧である。これら第1の基準電圧Vref1および第2の基準電圧Vref2は、所定の電源回路(不図示)から供給される。
The first reference voltage Vref1, the low potential power supply voltage VSS, the analog image signal Vin (AV), the second reference voltage Vref2, and the low potential power supply voltage VSS are input to the
ここで、図10に示すような演算増幅器87においては、一般に、実際に出力される電圧と理想的な出力電圧との間に誤差が生じる。理想的な演算増幅器においては、例えば入力電圧が0Vであれば、出力電圧も0Vとなる。ところが、実際の出力電圧は0Vとはならない。このような実際の出力電圧と理想的な出力電圧との間の電圧の誤差は「オフセット電圧」と呼ばれている。また、このオフセット電圧の影響を出力電圧から取り除くことは「オフセットキャンセル」と呼ばれている。本実施形態では、駆動用映像信号生成回路38がこのオフセットキャンセルをするための機能を有しており、後述のように動作することによって、図6に示したような正極性時駆動用映像信号と負極性時駆動用映像信号とが駆動用映像信号生成回路38から出力される。
Here, in the
図11は、駆動用映像信号生成回路38における各スイッチSW1〜SW7のオン/オフの動作タイミングを示す信号波形図である。各スイッチSW1〜SW7は、第1のスイッチ制御信号Ssw1と第2のスイッチ制御信号Ssw2とに基づいて次のように動作する。スイッチSW1、SW5は、第1のスイッチ制御信号Ssw1がハイレベルの時にはオン状態となり、第1のスイッチ制御信号Ssw1がローレベルの時にはオフ状態となる。スイッチSW2、SW4は、第2のスイッチ制御信号Ssw2がハイレベルの時にはオン状態となり、第2のスイッチ制御信号Ssw2がローレベルの時にはオフ状態となる。スイッチSW6は、第1のスイッチ制御信号Ssw1もしくは第2のスイッチ制御信号Ssw2がハイレベルの時にはオン状態となり、それ以外の時にはオフ状態となる。スイッチSW3、SW7は、第1のスイッチ制御信号Ssw1と第2のスイッチ制御信号Ssw2とがいずれもローレベルの時にはオン状態となり、それ以外の時にはオフ状態となる。
FIG. 11 is a signal waveform diagram showing on / off operation timings of the switches SW1 to SW7 in the drive video
符号T1で示す期間には、第1のスイッチ制御信号Ssw1はハイレベルとなり、第2のスイッチ制御信号Ssw2はローレベルとなる。これにより、スイッチSW1〜SW7のうちスイッチSW1、SW5、SW6がオン状態となる。符号T2で示す期間には、第1のスイッチ制御信号Ssw1と第2のスイッチ制御信号Ssw2とはいずれもローレベルとなる。これにより、スイッチSW1〜SW7のうちスイッチSW3、SW7がオン状態となる。符号T3で示す期間には、第1のスイッチ制御信号Ssw1はローレベルとなり、第2のスイッチ制御信号Ssw2はハイレベルとなる。これにより、スイッチSW1〜SW7のうちスイッチSW2、SW4、SW6がオン状態となる。符号T4で示す期間には、第1のスイッチ制御信号Ssw1と第2のスイッチ制御信号Ssw2とはいずれもローレベルとなる。これにより、スイッチSW1〜SW7のうちスイッチSW3、SW7がオン状態となる。 During the period indicated by the symbol T1, the first switch control signal Ssw1 is at a high level and the second switch control signal Ssw2 is at a low level. Accordingly, the switches SW1, SW5, and SW6 among the switches SW1 to SW7 are turned on. During the period indicated by the symbol T2, both the first switch control signal Ssw1 and the second switch control signal Ssw2 are at a low level. Thereby, the switches SW3 and SW7 among the switches SW1 to SW7 are turned on. During the period indicated by the symbol T3, the first switch control signal Ssw1 is at a low level, and the second switch control signal Ssw2 is at a high level. As a result, among the switches SW1 to SW7, the switches SW2, SW4, and SW6 are turned on. During the period indicated by the symbol T4, both the first switch control signal Ssw1 and the second switch control signal Ssw2 are at a low level. Thereby, the switches SW3 and SW7 among the switches SW1 to SW7 are turned on.
図12および図13は、駆動用映像信号生成回路38が正極性時駆動用映像信号を出力するときの動作を説明するための図である。図11で符号T1で示す期間には、コモン電位Vcomが高電位側電源電圧VDDの電圧レベルから低電位側電源電圧VSSの電圧レベルに変わり、各スイッチSW1〜SW7のオン/オフ状態は図12に示すとおりとなる。このとき、スイッチSW1はオン状態となり、スイッチSW2、SW7はオフ状態となっているので、接続点91の電位は第1の基準電圧Vref1の電圧レベルとなる。また、スイッチSW3、SW4、SW5のうちスイッチSW5のみがオン状態となっているので、演算増幅器87の非反転端子には0V(低電位側電源電圧VSS)が入力される。さらに、スイッチSW6がオン状態となっているので、接続点92の電位は、0V(低電位側電源電圧VSS)とオフセット電圧Voffとが加算されたものとなる。したがって、演算増幅器87の反転端子にはオフセット電圧Voffが入力される。また、キャパシタCには、第1の基準電圧Vref1とオフセット電圧Voffとの電位差に基づいて電荷が蓄えられる。
FIGS. 12 and 13 are diagrams for explaining the operation when the drive video
図11で符号T2で示す期間になると、各スイッチSW1〜SW7のオン/オフ状態は図13に示すとおりとなる。このとき、スイッチSW3、SW4、SW5のうちスイッチSW3のみがオン状態となっているので、演算増幅器87の非反転端子には表示制御回路200から出力されたアナログ画像信号Vinが入力される。また、演算増幅器87の反転端子にはアナログ画像信号Vinの示す電圧とオフセット電圧Voffとが加算された電圧Vin+Voffが入力されるが、上述のとおりキャパシタCには第1の基準電圧Vref1とオフセット電圧Voffとの差に基づいて電荷が蓄えられている。その結果、演算増幅器87から出力される電圧は、Vin+Voff+Vref1−Voffとなる。従って、出力端子86から出力される駆動用映像信号Voutの電位はVin+Vref1となる。
In the period indicated by symbol T2 in FIG. 11, the on / off states of the switches SW1 to SW7 are as shown in FIG. At this time, since only the switch SW3 among the switches SW3, SW4, and SW5 is in the on state, the analog image signal Vin output from the
図14および図15は、駆動用映像信号生成回路38が負極性時駆動用映像信号を出力するときの動作を説明するための図である。図11で符号T3で示す期間には、コモン電位Vcomが低電位側電源電圧VSSの電圧レベルから高電位側電源電圧VDDの電圧レベルに変わり、各スイッチSW1〜SW7のオン/オフ状態は図14に示すとおりとなる。このとき、スイッチSW2はオン状態となり、スイッチSW1、SW7はオフ状態となっているので、接続点91の電位は0V(低電位側電源電圧VSS)となる。また、スイッチSW3、SW4、SW5のうちスイッチSW4のみがオン状態となっているので、演算増幅器87の非反転端子には第2の基準電圧Vref2が入力される。さらに、スイッチSW6がオン状態なっているので、接続点92の電位は、第2の基準電圧Vref2とオフセット電圧Voffとが加算されたものとなる。したがって、演算増幅器87の反転端子には、第2の基準電圧Vref2とオフセット電圧Voffとが加算された電圧Vref2+Voffが入力される。上述のとおり接続点91の電位は0Vであるので、キャパシタCには、電圧Vref2+Voffに基づいて電荷が蓄えられる。
FIG. 14 and FIG. 15 are diagrams for explaining the operation when the drive video
図11で符号T4で示す期間になると、各スイッチSW1〜SW7のオン/オフ状態は図15に示すとおりとなる。このとき、スイッチSW3、SW4、SW5のうちスイッチSW3のみがオン状態となっているので、演算増幅器87の非反転端子には表示制御回路200から出力されたアナログ画像信号Vinが入力される。また、演算増幅器87の反転端子にはアナログ画像信号Vinの示す電圧とオフセット電圧Voffとが加算された電圧Vin+Voffが入力されるが、上述のとおりキャパシタCには電圧Vref2+Voffに基づいて電荷が蓄えられている。その結果、演算増幅器87から出力される電圧は、Vin+Voff−(Vref2+Voff)となる。従って、出力端子86から出力される駆動用映像信号Voutの電位はVin−Vref2となる。
In the period indicated by reference numeral T4 in FIG. 11, the on / off states of the switches SW1 to SW7 are as shown in FIG. At this time, since only the switch SW3 among the switches SW3, SW4, and SW5 is in the on state, the analog image signal Vin output from the
以上のように各スイッチSW1〜SW7のオン/オフ状態が切り替えられることにより、コモン電位Vcomとは逆位相となるように駆動用映像信号(正極性時駆動用映像信号および負極性時駆動用映像信号)が駆動用映像信号生成回路38から出力される。
By switching the on / off states of the switches SW1 to SW7 as described above, the driving video signals (positive polarity driving video signal and negative polarity driving video are set to have a phase opposite to the common potential Vcom. Signal) is output from the drive video
<2.4 作用および効果>
次に、本実施形態における作用および効果について説明する。上述のような構成および動作によって、コモン電位Vcomとソース電位Vsとの関係は、第1の実施形態と同様、図6に示すようなものとなる。ここで、コモン電位Vcomが0Vに設定されている時には、表示制御回路200から出力されたアナログ画像信号AV(Vin)と第1の基準電圧Vref1とに基づいて生成された正極性時駆動用映像信号が駆動用映像信号生成回路38から出力される。一方、コモン電位Vcomが2.7Vに設定されている時には、表示制御回路200から出力されたアナログ画像信号AV(Vin)と第2の基準電圧Vref2とに基づいて生成された負極性時駆動用映像信号が駆動用映像信号生成回路38から出力される。これにより、1つの画像信号で正極性時駆動用映像信号と負極性時駆動用映像信号とを生成することができるため、図5に示すようにして駆動用映像信号を生成する場合、第1の選択回路のための駆動用映像信号と第2の選択回路のための駆動用映像信号の双方とも生成するという必要がなくなり、抵抗器のレイアウトに関し面積を小さくすることができたり、抵抗器でロスする消費電力を少なくすることができる。また、本実施形態においても、コモン電位Vcomとソース電位Vsとの間に所定の電位差を生成することができ、白表示、黒表示、あるいはそれらの中間階調の表示を行うことができる。
<2.4 Action and effect>
Next, functions and effects in the present embodiment will be described. With the configuration and operation as described above, the relationship between the common potential Vcom and the source potential Vs is as shown in FIG. 6 as in the first embodiment. Here, when the common potential Vcom is set to 0V, the positive driving video generated based on the analog image signal AV (Vin) output from the
本実施形態によれば、コモン電位Vcomを生成するための構成については第1の実施形態と同様であるので、DC/DCコンバータ等の電源回路が不要となる。このため、コモン電位Vcomを生成するための回路構成が簡易なものとなり、コストダウンや表示装置の小型化が可能となる。また、第1の実施形態と同様、安定したコモン電位Vcomの取得が可能となる。駆動用映像信号については、ソースドライバ300内の駆動用映像信号生成回路38において、正極性時駆動用映像信号と負極性時駆動用映像信号との2種類の駆動用映像信号が所定の周期で交互に生成される。これにより、図6に示すような振幅の駆動用映像信号を生成することが可能となり、液晶層に充分に高い電圧を印加することができる。このようにして駆動回路の外部と出力回路37との間に駆動用映像信号生成回路38を備える構成とすることにより、外部からデジタル信号を受け取るデジタルドライバにおいても本発明を適用することができる。
According to the present embodiment, since the configuration for generating the common potential Vcom is the same as that of the first embodiment, a power supply circuit such as a DC / DC converter is not necessary. Therefore, the circuit configuration for generating the common potential Vcom becomes simple, and the cost can be reduced and the display device can be downsized. In addition, as in the first embodiment, it is possible to obtain a stable common potential Vcom. For the drive video signal, the drive video
31…シフトレジスタ
32…サンプリング・ラッチ回路
33…第1の選択回路
34…第2の選択回路
35…バッファ回路
36…階調電圧発生回路
37…出力回路
38…駆動用映像信号生成回路
100…電源
200…表示制御回路
300…ソースドライバ
400…ゲートドライバ
500…コモンドライバ
600…表示パネル
700…共通電極
Vcom…コモン電位
VDD…高電位側電源電圧
VSS…低電位側電源電圧
DESCRIPTION OF
Claims (13)
前記複数の映像信号をそれぞれ前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極を駆動する共通電極駆動回路とを備え、
前記共通電極駆動回路は、前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定することを特徴とする、駆動回路。 A plurality of video signal lines for respectively transmitting a plurality of video signals representing an image to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, the plurality of video signal lines and the plurality of scannings A plurality of switch elements arranged in a matrix corresponding to the intersections with the signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and provided in common to the plurality of pixel electrodes, A drive circuit of a display device comprising a display unit that includes a plurality of pixel electrodes and a common electrode that forms a predetermined capacitance and displays the image,
A video signal line driving circuit for supplying the plurality of video signals to the plurality of video signal lines, a scanning signal line driving circuit for selectively driving the plurality of scanning signal lines, and a common electrode for driving the common electrode Drive circuit,
The common electrode drive circuit alternately sets the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power source for an external control circuit at a predetermined cycle. Drive circuit.
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも低い電位に設定し、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定し、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする、請求項1に記載の駆動回路。 The video signal line driving circuit includes:
When the potential of the common electrode is set to the high potential voltage level, the potential indicated by the plurality of video signals is set to a potential lower than the potential of the common electrode,
When the potential of the common electrode is set to the low potential voltage level, the potential indicated by the plurality of video signals is set to a potential higher than the potential of the common electrode,
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. The driving circuit according to claim 1, wherein the driving circuit is lower than the driving circuit.
異なる階調を示す複数の電圧からなる第1の階調電圧群と該第1の階調電圧群に含まれる複数の電圧のそれぞれに対応する複数の電圧からなる第2の階調電圧群とを出力する階調電圧発生回路を備え、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記第2の階調電圧群から選択された電圧を前記映像信号として前記映像信号線に供給し、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記第1の階調電圧群から選択された電圧を前記映像信号として前記映像信号線に供給することを特徴とする、請求項1または2に記載の駆動回路。 The video signal line driving circuit includes:
A first gradation voltage group composed of a plurality of voltages showing different gradations, and a second gradation voltage group composed of a plurality of voltages corresponding to each of the plurality of voltages included in the first gradation voltage group; A gradation voltage generating circuit that outputs
When the potential of the common electrode is set to the high potential voltage level, a voltage selected from the second gradation voltage group is supplied to the video signal line as the video signal,
When the potential of the common electrode is set to the voltage level of the low potential, a voltage selected from the first gradation voltage group is supplied to the video signal line as the video signal. The drive circuit according to claim 1.
前記分圧回路は、前記第1の階調電圧群と前記第2の階調電圧群とを生成することを特徴とする、請求項3に記載の駆動回路。 The gradation voltage generation circuit is constituted by a voltage dividing circuit including a plurality of resistors connected in series with each other,
4. The drive circuit according to claim 3, wherein the voltage dividing circuit generates the first gradation voltage group and the second gradation voltage group.
前記駆動用映像信号生成回路は、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定するための第1の基準電圧に基づいて前記複数の映像信号を生成し、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記複数の映像信号の示す電位を前記共通電極の電位よりも低い電位に設定するための第2の基準電圧に基づいて前記複数の映像信号を生成することを特徴とする、請求項1または2に記載の駆動回路。 The video signal line drive circuit includes a drive video signal generation circuit that generates the plurality of video signals based on an image signal sent from the outside,
The drive video signal generation circuit includes:
When the potential of the common electrode is set to the voltage level of the low potential, based on a first reference voltage for setting the potential indicated by the plurality of video signals to a potential higher than the potential of the common electrode. Generating the plurality of video signals;
When the potential of the common electrode is set to the high potential voltage level, based on a second reference voltage for setting the potential indicated by the plurality of video signals to a potential lower than the potential of the common electrode. The drive circuit according to claim 1, wherein the plurality of video signals are generated.
請求項1から7のいずれか1項に記載の駆動回路と、
前記駆動回路を制御するための表示制御回路とを備え、
前記共通電極駆動回路は、前記表示制御回路の電源を前記外部の制御回路のための電源として当該電源の電圧レベルに前記共通電極の電位を設定することを特徴とする、アクティブマトリクス型液晶表示装置。 An active matrix liquid crystal display device,
The drive circuit according to any one of claims 1 to 7,
A display control circuit for controlling the drive circuit,
The common electrode driving circuit sets the potential of the common electrode to the voltage level of the power supply using the power supply of the display control circuit as the power supply for the external control circuit. .
前記複数の映像信号をそれぞれ前記複数の映像信号線に供給する映像信号線駆動回路と、前記複数の走査信号線を選択的に駆動する走査信号線駆動回路と、前記共通電極を駆動する共通電極駆動回路とを備え、
前記共通電極駆動回路は、前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定することを特徴とする、表示パネル。 A plurality of video signal lines for respectively transmitting a plurality of video signals representing an image to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, the plurality of video signal lines and the plurality of scannings A plurality of switch elements arranged in a matrix corresponding to intersections with the signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and provided in common to the plurality of pixel electrodes, A display panel of a display device for displaying the image, comprising a plurality of pixel electrodes and a common electrode forming a predetermined capacity,
A video signal line driving circuit for supplying the plurality of video signals to the plurality of video signal lines, a scanning signal line driving circuit for selectively driving the plurality of scanning signal lines, and a common electrode for driving the common electrode Drive circuit,
The common electrode drive circuit alternately sets the potential of the common electrode to a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit at a predetermined cycle. Display panel.
前記共通電極の電位は、外部の制御回路のための電源から供給される高電位の電圧レベルと低電位の電圧レベルとに所定の周期で交互に設定され、
前記複数の映像信号の示す電位は、
前記共通電極の電位が前記高電位の電圧レベルに設定されている時には、前記共通電極の電位よりも低い電位に設定され、
前記共通電極の電位が前記低電位の電圧レベルに設定されている時には、前記共通電極の電位よりも高い電位に設定され、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする、表示パネル。 A plurality of video signal lines for respectively transmitting a plurality of video signals representing an image to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, the plurality of video signal lines and the plurality of scannings A plurality of switch elements arranged in a matrix corresponding to intersections with the signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and provided in common to the plurality of pixel electrodes, A display panel of a display device for displaying the image, comprising a plurality of pixel electrodes and a common electrode forming a predetermined capacity,
The potential of the common electrode is alternately set at a predetermined cycle between a high potential voltage level and a low potential voltage level supplied from a power supply for an external control circuit,
The potentials indicated by the plurality of video signals are:
When the potential of the common electrode is set to the high potential voltage level, it is set to a potential lower than the potential of the common electrode,
When the potential of the common electrode is set to the voltage level of the low potential, it is set to a potential higher than the potential of the common electrode,
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Display panel, characterized by being lower than.
前記表示パネルと前記映像信号線駆動回路と前記走査信号線駆動回路と前記共通電極駆動回路とが同一基板上に設けられていることを特徴とする、請求項10に記載の表示パネル。 A video signal line driving circuit that sets potentials indicated by the plurality of video signals and supplies the plurality of video signals to the plurality of video signal lines, and a scanning signal line driving circuit that selectively drives the plurality of scanning signal lines. And a common electrode driving circuit for setting the potential of the common electrode and driving the common electrode,
The display panel according to claim 10, wherein the display panel, the video signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit are provided on the same substrate.
前記共通電極の電位を外部の制御回路のための電源から供給される高電位の電圧レベルに設定するステップと、
前記共通電極の電位を外部の制御回路のための電源から供給される低電位の電圧レベルに設定するステップとを含むことを特徴とする、駆動方法。 A plurality of video signal lines for respectively transmitting a plurality of video signals representing an image to be displayed, a plurality of scanning signal lines intersecting with the plurality of video signal lines, the plurality of video signal lines and the plurality of scannings A plurality of switch elements arranged in a matrix corresponding to intersections with the signal lines, a plurality of pixel electrodes respectively connected to the plurality of switch elements, and provided in common to the plurality of pixel electrodes, A plurality of pixel electrodes and a common electrode forming a predetermined capacitance; the plurality of video signal lines; the plurality of scanning signal lines; the plurality of switch elements; the plurality of pixel electrodes; and the common electrode. A display unit for displaying; a video signal line driving circuit for supplying the plurality of video signals to the plurality of video signal lines; and a scanning signal line driving circuit for selectively driving the plurality of scanning signal lines. , A method of driving a display device and a common electrode driving circuit for driving the common electrode,
Setting the potential of the common electrode to a high potential voltage level supplied from a power source for an external control circuit;
And setting the potential of the common electrode to a low potential voltage level supplied from a power supply for an external control circuit.
前記共通電極の電位が前記低電位の電圧レベルに設定されている時に、前記複数の映像信号の示す電位を前記共通電極の電位よりも高い電位に設定するステップとを更に含み、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の上限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の上限値よりも高く、
前記共通電極の電位よりも高い電位に設定された前記複数の映像信号の示す電位の下限値は、前記共通電極の電位よりも低い電位に設定された前記複数の映像信号の示す電位の下限値よりも低いことを特徴とする、請求項12に記載の駆動方法。
Setting the potential indicated by the plurality of video signals to a potential lower than the potential of the common electrode when the potential of the common electrode is set to the high potential voltage level;
Setting the potential indicated by the plurality of video signals to a potential higher than the potential of the common electrode when the potential of the common electrode is set to the low potential voltage level;
The upper limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the upper limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. Higher than
The lower limit value of the potential indicated by the plurality of video signals set to a potential higher than the potential of the common electrode is the lower limit value of the potential indicated by the plurality of video signals set to a potential lower than the potential of the common electrode. The driving method according to claim 12, wherein the driving method is lower.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005004654A JP2006195019A (en) | 2005-01-12 | 2005-01-12 | Liquid crystal display apparatus, and driving circuit and driving method therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005004654A JP2006195019A (en) | 2005-01-12 | 2005-01-12 | Liquid crystal display apparatus, and driving circuit and driving method therefor |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006195019A true JP2006195019A (en) | 2006-07-27 |
Family
ID=36801166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005004654A Pending JP2006195019A (en) | 2005-01-12 | 2005-01-12 | Liquid crystal display apparatus, and driving circuit and driving method therefor |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2006195019A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011150341A (en) * | 2010-01-19 | 2011-08-04 | Silicon Works Co Ltd | Gamma voltage output circuit of source driver |
CN109147694A (en) * | 2018-09-03 | 2019-01-04 | 明基智能科技(上海)有限公司 | Prevent the method and display system of picture ghost |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0456888A (en) * | 1990-06-25 | 1992-02-24 | Nippon Telegr & Teleph Corp <Ntt> | Dot matrix driving circuit |
JPH07303227A (en) * | 1994-12-05 | 1995-11-14 | Canon Inc | Driving device |
JPH08292745A (en) * | 1995-02-20 | 1996-11-05 | Sharp Corp | Active matrix system liquid crystal drive circuit |
JPH08305323A (en) * | 1995-05-11 | 1996-11-22 | Hitachi Ltd | Liquid crystal display device driving method |
JPH09244590A (en) * | 1996-03-11 | 1997-09-19 | Toshiba Corp | Output circuit and driving circuit of liquid crystal display device including the circuit |
JP2000137467A (en) * | 1998-11-04 | 2000-05-16 | Texas Instr Japan Ltd | Signal line driving circuit for liquid crystal display |
JP2002041003A (en) * | 2000-07-28 | 2002-02-08 | Casio Comput Co Ltd | Liquid-crystal display device and method for driving liquid-crystal |
JP2002108312A (en) * | 2000-07-24 | 2002-04-10 | Sharp Corp | Driving circuit for liquid crystal display device, liquid crystal display device using the same, and electronic equipment using the same liquid crystal display device |
JP2002174823A (en) * | 2000-12-06 | 2002-06-21 | Sony Corp | Active matrix type liquid crystal display device and portable terminal using the device |
JP2003316333A (en) * | 2002-04-25 | 2003-11-07 | Sharp Corp | Display driving device and display device using the same |
JP2003345283A (en) * | 2002-05-23 | 2003-12-03 | Nec Yamagata Ltd | Display control circuit |
JP2004021163A (en) * | 2002-06-20 | 2004-01-22 | Seiko Epson Corp | Driving circuit, electro-optical device and driving method |
-
2005
- 2005-01-12 JP JP2005004654A patent/JP2006195019A/en active Pending
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0456888A (en) * | 1990-06-25 | 1992-02-24 | Nippon Telegr & Teleph Corp <Ntt> | Dot matrix driving circuit |
JPH07303227A (en) * | 1994-12-05 | 1995-11-14 | Canon Inc | Driving device |
JPH08292745A (en) * | 1995-02-20 | 1996-11-05 | Sharp Corp | Active matrix system liquid crystal drive circuit |
JPH08305323A (en) * | 1995-05-11 | 1996-11-22 | Hitachi Ltd | Liquid crystal display device driving method |
JPH09244590A (en) * | 1996-03-11 | 1997-09-19 | Toshiba Corp | Output circuit and driving circuit of liquid crystal display device including the circuit |
JP2000137467A (en) * | 1998-11-04 | 2000-05-16 | Texas Instr Japan Ltd | Signal line driving circuit for liquid crystal display |
JP2002108312A (en) * | 2000-07-24 | 2002-04-10 | Sharp Corp | Driving circuit for liquid crystal display device, liquid crystal display device using the same, and electronic equipment using the same liquid crystal display device |
JP2002041003A (en) * | 2000-07-28 | 2002-02-08 | Casio Comput Co Ltd | Liquid-crystal display device and method for driving liquid-crystal |
JP2002174823A (en) * | 2000-12-06 | 2002-06-21 | Sony Corp | Active matrix type liquid crystal display device and portable terminal using the device |
JP2003316333A (en) * | 2002-04-25 | 2003-11-07 | Sharp Corp | Display driving device and display device using the same |
JP2003345283A (en) * | 2002-05-23 | 2003-12-03 | Nec Yamagata Ltd | Display control circuit |
JP2004021163A (en) * | 2002-06-20 | 2004-01-22 | Seiko Epson Corp | Driving circuit, electro-optical device and driving method |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011150341A (en) * | 2010-01-19 | 2011-08-04 | Silicon Works Co Ltd | Gamma voltage output circuit of source driver |
CN102157127A (en) * | 2010-01-19 | 2011-08-17 | 硅工厂股份有限公司 | Gamma voltage output circuit of source driver |
CN109147694A (en) * | 2018-09-03 | 2019-01-04 | 明基智能科技(上海)有限公司 | Prevent the method and display system of picture ghost |
CN109147694B (en) * | 2018-09-03 | 2021-09-10 | 明基智能科技(上海)有限公司 | Method for preventing picture ghost and display system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4994454B2 (en) | Display device and driving method thereof | |
JP4887657B2 (en) | Active matrix display device and driving method thereof | |
US6670935B2 (en) | Gray voltage generation circuit for driving a liquid crystal display rapidly | |
US8184079B2 (en) | Display device having reduced flicker | |
JP2009103794A (en) | Driving circuit for display apparatus | |
EP1884917A2 (en) | Gate-on voltage generation circuit, gate-off voltage generation circuit, and liquid crystal display device having the same | |
EP0767449A2 (en) | Method and circuit for driving active matrix liquid crystal panel with control of the average driving voltage | |
US20120120044A1 (en) | Liquid crystal display device and method for driving the same | |
JP2008116556A (en) | Driving method of liquid crystal display apparatus and data side driving circuit therefor | |
JP4378125B2 (en) | Liquid crystal display | |
JP4822131B2 (en) | Digital-analog converter and display device driving method | |
US8872809B2 (en) | Liquid crystal display apparatus, drive circuit therefor, and drive method therefor | |
US8284146B2 (en) | Display device, its driving circuit, and driving method | |
JP2011170300A (en) | Control circuit for display device | |
JP2007065134A (en) | Liquid crystal display | |
JP4525343B2 (en) | Display drive device, display device, and drive control method for display drive device | |
CN100570457C (en) | Gate drivers, electrooptical device, electronic equipment and driving method | |
JP2006195019A (en) | Liquid crystal display apparatus, and driving circuit and driving method therefor | |
JP2007010871A (en) | Display signal processing apparatus and liquid crystal display device | |
US11056068B2 (en) | Display device performing precharge of video signal lines and drive method thereof | |
KR20070077348A (en) | Liquid crystal display for improving crosstalk | |
US8040314B2 (en) | Driving apparatus for liquid crystal display | |
JP4830424B2 (en) | Drive device | |
JP4039414B2 (en) | Voltage supply circuit, power supply circuit, display driver, electro-optical device, and electronic apparatus | |
KR100861270B1 (en) | Liquid crystal display apparatus and mehtod of driving the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20070302 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
A977 | Report on retrieval |
Effective date: 20100615 Free format text: JAPANESE INTERMEDIATE CODE: A971007 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100622 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20101019 |