JP2006049987A - Code inserting apparatus and code inserting method - Google Patents

Code inserting apparatus and code inserting method Download PDF

Info

Publication number
JP2006049987A
JP2006049987A JP2004224207A JP2004224207A JP2006049987A JP 2006049987 A JP2006049987 A JP 2006049987A JP 2004224207 A JP2004224207 A JP 2004224207A JP 2004224207 A JP2004224207 A JP 2004224207A JP 2006049987 A JP2006049987 A JP 2006049987A
Authority
JP
Japan
Prior art keywords
code
image display
display data
format
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004224207A
Other languages
Japanese (ja)
Inventor
Yuki Tanaka
祐樹 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2004224207A priority Critical patent/JP2006049987A/en
Publication of JP2006049987A publication Critical patent/JP2006049987A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Television Systems (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a code inserting apparatus and a code inserting method for inserting codes to image display data in a timing with high reliability. <P>SOLUTION: The code inserting apparatus is provided with: a memory 1 for storing effective image data 7 outputted from a signal source synchronously with a horizontal synchronizing signal for outputting the image display data; a memory 2 for storing in advance an SAV/EAV code table 8 whose contents are possibly inserted to the effective image data 7; a line memory 3 for storing effective image data 15 for one line sectioned by the horizontal synchronizing signals and an SAV code 14 or an EAV code 16 to be inserted; and a memory control circuit 4 that selectively reads the SAV code 14 or the EAV code 16 from the memory 2 in accordance with the effective image data 7 for one line read from the memory 1 and subjected to real time processing, inserts the SAV code 14 or the EAV code 16 to the effective image data 15 in a prescribed timing, and writes the data for one line after the insertion to the line memory 3. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、テレビジョン受像機に対する画像表示出力形式にて出力するためのコードを画像表示データに挿入するコード挿入装置及びコード挿入方法に関する。   The present invention relates to a code insertion device and a code insertion method for inserting a code for output in an image display output format for a television receiver into image display data.

一般に画像データを例えばCRT(Cathode Ray Tub)のような表示デバイスに表示させるためには、水平・垂直同期信号を作成するための画像表示出力用のコードを付加して、特定の画像表示出力形式で出力する必要がある。   In general, in order to display image data on a display device such as CRT (Cathode Ray Tub), an image display output code for creating horizontal / vertical synchronization signals is added to a specific image display output format. Need to be output.

図5は、上記画像表示出力用の画像データ出力形式の1例として、国際電気通信連合(ITU)の無線通信標準化部門による勧告の、テレビ放送向けコンポーネント信号のインターフェースに関する規格であるITU-R BT.656の、1ライン分の画像データ出力形式である。   FIG. 5 shows, as an example of the image data output format for image display output, ITU-R BT, which is a standard regarding the interface of component signals for television broadcasting, recommended by the International Telecommunications Union (ITU) wireless communication standardization department. .656 is an image data output format for one line.

図5に示すように、720画素分の有効画像データ51の始まりには、タイミングリファレンス信号(Timing reference signals)54として、SAV(Start of Active Video)コード53が、終わりにはEAV(End of Active Video)コード52が挿入され、SAVコード53及びEAVコード52の間には特定の長さのブランキングデータ55が配置される。ここで、SAVコード53及びEAVコード52、ブランキングデータ55、有効画像データ51は上述した規格により特定の長さに決められている。   As shown in FIG. 5, a SAV (Start of Active Video) code 53 is used as a timing reference signal 54 at the beginning of the effective image data 51 for 720 pixels, and an EAV (End of Active) is used at the end. Video) code 52 is inserted, and blanking data 55 having a specific length is arranged between the SAV code 53 and the EAV code 52. Here, the SAV code 53, the EAV code 52, the blanking data 55, and the effective image data 51 are determined to have specific lengths according to the above-described standard.

図6は、従来の可変長符号化回路を示す図である。この可変長符号化回路は、送信装置において、データDが符号変換されてデータVと符号長データLを出力する回路である。
図6において、従来の可変長符号化回路は、データDを入力として符号長データLを出力する符号変換回路61、ブロックの区切りを決定するための符号量計算回路62、タイミング調整用の遅延回路63、制御信号CNT1と識別信号FLAGとを出力する制御信号発生回路64、ブロック毎にデータVにマークコードである付加コードを挿入する付加コード挿入回路65とを備えて構成される(特許文献1、図3参照)。
一般に有効データにコードを挿入する場合、図6の65に記すような付加コード挿入回路を必要としていた。
FIG. 6 is a diagram showing a conventional variable length coding circuit. This variable-length encoding circuit is a circuit in which data D is code-converted and data V and code-length data L are output in a transmission apparatus.
In FIG. 6, a conventional variable length coding circuit includes a code conversion circuit 61 that receives data D as input and outputs code length data L, a code amount calculation circuit 62 for determining a block delimiter, and a delay circuit for timing adjustment. 63, a control signal generation circuit 64 that outputs a control signal CNT1 and an identification signal FLAG, and an additional code insertion circuit 65 that inserts an additional code that is a mark code into data V for each block (Patent Document 1) FIG. 3).
In general, when a code is inserted into valid data, an additional code insertion circuit as indicated by 65 in FIG. 6 is required.

図7は、従来の付加コード挿入回路の適用例を示す図である。
図7において、従来の付加コード挿入回路は、有効画像データ71と、ブランキングデータ72と、外部同期信号75に基づいてSAV/EAVジェネレータ73から出力されるSAV/EAVコード74とを選択的に切り替えて出力データ78を出力するセレクタ77と、外部同期信号75に基づいてセレクタ77における切替制御信号を生成して出力するコード挿入制御回路(カウンタ)76とを備えて構成される。
このように、SAV/EAVコード74の挿入に際しては、従来、有効画像データ71とSAV/EAVコード74をセレクタ77により選択し、外部出力端子またはメモリ、レジスタ等に出力していた。
FIG. 7 is a diagram showing an application example of a conventional additional code insertion circuit.
In FIG. 7, the conventional additional code insertion circuit selectively selects valid image data 71, blanking data 72, and SAV / EAV code 74 output from SAV / EAV generator 73 based on external synchronization signal 75. A selector 77 that switches and outputs output data 78 and a code insertion control circuit (counter) 76 that generates and outputs a switching control signal in the selector 77 based on the external synchronization signal 75 are configured.
As described above, when inserting the SAV / EAV code 74, conventionally, the valid image data 71 and the SAV / EAV code 74 are selected by the selector 77 and output to an external output terminal, a memory, a register, or the like.

図8は、従来のコード挿入回路のタイミングチャートであり、図8Aは外部同期信号、図8Bは出力信号、図8Cはカウンタ値である。
図8は、従来の上記ITU-R BT.656形式のビデオ出力を行う際のコード挿入回路の動作を示すタイミングチャートである。
T0時点〜TS時点まで、図8Aに示す外部同期信号の立ち上がりを基準にして、図8Bに示す出力信号としてブランキングデータ72が出力され、このとき図8Cに示すカウンタ値は0,1,2、・・・S−1とカウントされる。
8 is a timing chart of a conventional code insertion circuit, FIG. 8A shows an external synchronization signal, FIG. 8B shows an output signal, and FIG. 8C shows a counter value.
FIG. 8 is a timing chart showing the operation of the code insertion circuit when performing video output in the conventional ITU-R BT.656 format.
From time T0 to time TS, blanking data 72 is output as an output signal shown in FIG. 8B with reference to the rising edge of the external synchronization signal shown in FIG. 8A. At this time, the counter values shown in FIG. ... Counted as S-1.

TS時点〜TD時点まで、図8Aに示す外部同期信号の立ち上がりを基準にした図8Bに示すブランキングデータ72に続いて、図8Bに示す出力信号としてSAVコード81が出力され、このとき図8Cに示すカウンタ値はS・・・D−1とカウントされる。ここで、Sは、83に示すように、SAVコード挿入タイミングカウント値である。   From the time TS to the time TD, the SAV code 81 is output as the output signal shown in FIG. 8B following the blanking data 72 shown in FIG. 8B based on the rising edge of the external synchronization signal shown in FIG. 8A. Is counted as S... D-1. Here, S is a SAV code insertion timing count value as indicated by 83.

TD時点〜TE時点まで、図8Aに示す外部同期信号の立ち上がりを基準にした図8Bに示すブランキングデータ72及びSAVコード81に続いて、図8Bに示す出力信号として有効画像データ71が出力され、このとき図8Cに示すカウンタ値はD・・・E−1とカウントされる。ここで、Dは、84に示すように、有効画像データ挿入タイミングカウント値である。   From the time TD to the time TE, the effective image data 71 is output as the output signal shown in FIG. 8B following the blanking data 72 and the SAV code 81 shown in FIG. 8B based on the rising edge of the external synchronization signal shown in FIG. 8A. At this time, the counter value shown in FIG. 8C is counted as D... E-1. Here, D is a valid image data insertion timing count value as indicated by 84.

TE時点〜T10時点まで、図8Aに示す外部同期信号の立ち上がりを基準にした図8Bに示すブランキングデータ72、SAVコード81及び有効画像データ71に続いて、図8Bに示す出力信号としてEAVコード82が次の外部同期信号の立ち上がりまで出力され、このとき図8Cに示すカウンタ値はE・・・とカウントされる。ここで、Eは、85に示すように、EAVコード挿入タイミングカウント値である。   From the time TE to the time T10, following the blanking data 72, the SAV code 81 and the effective image data 71 shown in FIG. 8B based on the rising edge of the external synchronization signal shown in FIG. 8A, the EAV code is output as the output signal shown in FIG. 8B. 82 is output until the next rising edge of the external synchronizing signal. At this time, the counter value shown in FIG. Here, E is an EAV code insertion timing count value as indicated by 85.

このように、有効画像データ71(ブランキングデータ72を含む)とSAVコード81,EAVコード82は、図7に示した外部同期信号75を基準とするコード挿入制御回路76のカウンタによって選択され、SAVコード81、EAVコード82が有効画像データ71(ブランキングデータ72を含む)に対して挿入され、挿入された1ライン分のデータが出力されていた。
特開平4-219033号公報
Thus, the effective image data 71 (including blanking data 72), the SAV code 81, and the EAV code 82 are selected by the counter of the code insertion control circuit 76 based on the external synchronization signal 75 shown in FIG. The SAV code 81 and the EAV code 82 are inserted into the effective image data 71 (including blanking data 72), and data for one inserted line is output.
JP-A-4-19033

しかしながら、上述した図7に記された付加コード挿入回路を例とする従来のコード挿入方式においては、カウンタを例とするコード挿入制御信号に対する依存が大きくなり、制御信号に対する多大な信頼度が要求されるという不都合があった。   However, in the conventional code insertion method taking the additional code insertion circuit shown in FIG. 7 as an example, the dependency on the code insertion control signal taking the counter as an example becomes large, and a great degree of reliability is required for the control signal. There was the inconvenience of being.

さらに、ハードウエアで設計された挿入のタイミングとSAVコード81、EAVコード82の内容は容易に変更することができないものであった。そして、カウンタなどの制御装置を常に動作させるため、消費電力が増大してしまう不都合があった。   Furthermore, the insertion timing designed by hardware and the contents of the SAV code 81 and EAV code 82 cannot be easily changed. And since control devices, such as a counter, are always operated, there was a problem that power consumption increased.

そこで、本発明は、カウンタに依存することなく信頼性の高いタイミングで画像表示データにコード挿入を行うことができるコード挿入装置及びコード挿入方法を提供することを目的とするものである。   Therefore, an object of the present invention is to provide a code insertion device and a code insertion method that can insert a code into image display data at a highly reliable timing without depending on a counter.

上記課題を解決し、本発明の目的を達成するため、本発明のコード挿入装置は、画像表示データ出力のための水平同期信号に同期して、信号源から出力される画像表示データを格納する第1の記憶手段と、上記画像表示データに挿入する可能性のある特定のコードまたはヘッダの全パターンのデータを予め保持する第2の記憶手段と、水平同期信号で区切られる1ライン分の画像表示データとその画像表示データに挿入される上記コードまたはヘッダを保持する第3の記憶手段と、上記第1の記憶手段から読み出される実時間処理される1ライン分の画像表示データに対応して特定のコードまたはヘッダを上記第2の記憶手段から選択的に読み出し、所定のタイミングにより画像表示データに特定のコードまたはヘッダを挿入し、挿入後の1ライン分の画像表示データと上記コードまたはヘッダを上記第3の記憶手段に書き込むコード挿入手段とを備えたものである。   In order to solve the above problems and achieve the object of the present invention, a code insertion device of the present invention stores image display data output from a signal source in synchronization with a horizontal synchronizing signal for outputting image display data. First storage means, second storage means for preliminarily storing data of all patterns of a specific code or header that may be inserted into the image display data, and an image for one line delimited by a horizontal synchronization signal Corresponding to the third storage means for holding the display data and the code or header inserted into the image display data, and the image display data for one line processed in real time read from the first storage means A specific code or header is selectively read from the second storage means, and the specific code or header is inserted into the image display data at a predetermined timing. The image display data and the code or header of the in-fraction is obtained by a code insertion means for writing in the third storage means.

これにより、1ライン分の画像表示データと、そのラインで挿入されるコードまたはヘッダを第1の記憶手段及び第2の記憶手段に格納しておいて、コード挿入手段により1ライン分の画像表示データ及び対応する特定のコードまたはヘッダを第1の記憶手段及び第2の記憶手段から読み出して、所定のタイミングで画像表示データに特定のコードまたはヘッダを挿入し、挿入後の1ライン分の画像表示データとコードまたはヘッダを第3の記憶手段に書き込むことができる。   Thereby, the image display data for one line and the code or header inserted in the line are stored in the first storage means and the second storage means, and the image display data for one line is displayed by the code insertion means. The data and the corresponding specific code or header are read from the first storage means and the second storage means, the specific code or header is inserted into the image display data at a predetermined timing, and the image for one line after the insertion The display data and code or header can be written to the third storage means.

また、本発明のコード挿入方法は、画像表示データ出力のための水平同期信号に同期して、信号源から出力される画像表示データを第1の記憶手段に格納する第1の記憶ステップと、上記画像表示データに挿入する可能性のある特定のコードまたはヘッダの全パターンのデータを予め第2の記憶手段に保持する第2の記憶ステップと、コード挿入手段より上記第1の記憶手段から読み出される実時間処理される1ライン分の画像表示データに対応して特定のコードまたはヘッダを上記第2の記憶手段から選択的に読み出し、所定のタイミングにより画像表示データに特定のコードまたはヘッダを挿入し、挿入後の1ライン分の画像表示データと上記コードまたはヘッダを生成するコード挿入ステップと、水平同期信号で区切られる1ライン分の画像表示データとその画像表示データに挿入される上記コードまたはヘッダを第3の記憶手段に書き込んで保持する第3の記憶ステップとを備えたものである。   The code insertion method of the present invention includes a first storage step of storing image display data output from a signal source in a first storage means in synchronization with a horizontal synchronization signal for outputting image display data; A second storage step for preliminarily storing in the second storage means data of a specific code or all patterns of a header that may be inserted into the image display data, and reading from the first storage means by the code insertion means A specific code or header is selectively read from the second storage means corresponding to one line of image display data to be processed in real time, and the specific code or header is inserted into the image display data at a predetermined timing. Then, the image display data for one line after insertion, the code insertion step for generating the above code or header, and one line divided by the horizontal synchronization signal It is obtained by a third storage step for holding the code or header is inserted the image display data and its image display data written in the third memory means.

これにより、第1の記憶ステップ及び第2の記憶ステップにより1ライン分の画像表示データと、そのラインで挿入されるコードまたはヘッダを第1の記憶手段及び第2の記憶手段に格納しておいて、コード挿入ステップにおけるコード挿入手段により1ライン分の画像表示データ及び対応する特定のコードまたはヘッダを第1の記憶手段及び第2の記憶手段から読み出して、所定のタイミングで画像表示データに特定のコードまたはヘッダを挿入し、第3の記憶ステップにより挿入後の1ライン分の画像表示データとコードまたはヘッダを第3の記憶手段に書き込むことができる。   Thus, the image display data for one line and the code or header inserted in the line are stored in the first storage unit and the second storage unit by the first storage step and the second storage step. The code insertion means in the code insertion step reads the image display data for one line and the corresponding specific code or header from the first storage means and the second storage means, and specifies the image display data at a predetermined timing. The image display data and the code or header for one line after the insertion can be written in the third storage means by the third storage step.

本発明に係るコード挿入装置及びコード挿入方法によれば、従来のような出力用の同期信号と、その同期信号を基準としたカウンタに依存することなく、所定のタイミングでコード挿入手段により画像表示データに特定のコードまたはヘッダを挿入し、コード挿入手段の任意に設定した、第3の記憶手段の書き込みアドレスの位置に、挿入後の1ライン分の画像表示データとコードまたはヘッダを書き込むことができるため、信頼性の高い出力タイミングでコード挿入後の1ライン分の画像表示データを出力することができる。   According to the code insertion device and the code insertion method of the present invention, an image is displayed by the code insertion means at a predetermined timing without depending on a conventional synchronization signal for output and a counter based on the synchronization signal. A specific code or header is inserted into the data, and the image display data and code or header for one line after insertion is written at the position of the write address of the third storage means arbitrarily set by the code insertion means. Therefore, the image display data for one line after the code insertion can be output at a highly reliable output timing.

また、画像表示データと交互に出力されるブランキングデータも画像表示データに挿入して第3の記憶手段に書き込むことができるため、出力時にブランキングデータの出力タイミングを計ることなく、順次第3の記憶手段に書き込まれたデータを読み出して出力することによって、簡易な構成でコード挿入後のデータ出力を行うことができる。   Further, since blanking data output alternately with the image display data can also be inserted into the image display data and written to the third storage means, the third blanking data is sequentially output without measuring the blanking data output timing at the time of output. By reading out and outputting the data written in the storage means, it is possible to output data after inserting the code with a simple configuration.

また、第2の記憶手段に格納されるコードのテーブルのコード内容と、コード挿入手段の第3の記憶手段へ書き込むアドレスを任意に変更できるため、設定変更・更新時の主要部流用やそのためのデバック動作を容易に行うことができる。   Further, the code contents of the code table stored in the second storage means and the address to be written to the third storage means of the code insertion means can be arbitrarily changed, so that the main part can be diverted at the time of setting change / update and for that purpose. The debugging operation can be easily performed.

以下に、本発明の実施の形態について、適宜、図面を参照しながら説明する。
図1は、本発明の実施の形態に係るコード挿入装置の構成例を示す回路図である。
図1に示すように、本発明の実施の形態に係るコード挿入装置11は、1ライン以上の有効画像データ7を格納できるメモリ1と、画像データ出力の際に挿入されるSAV/EAVコードの全パターンのテーブル8を格納できるメモリ2と、コード挿入部12とを有して構成される。
Embodiments of the present invention will be described below with reference to the drawings as appropriate.
FIG. 1 is a circuit diagram showing a configuration example of a code insertion device according to an embodiment of the present invention.
As shown in FIG. 1, a code insertion device 11 according to an embodiment of the present invention includes a memory 1 that can store effective image data 7 of one line or more, and a SAV / EAV code inserted at the time of image data output. It has a memory 2 that can store a table 8 of all patterns and a code insertion unit 12.

コード挿入部12は、1ライン分のブランキングデータ13、SAVコード14、有効画像データ15、EAVコード16を格納できる書き込みと読み出しを同時に行うことが可能な2ポートのラインメモリ3と、上記メモリ1とメモリ2から必要なデータを出力クロックCLK5を用いてラインメモリ3に転送できるメモリ制御回路4とを備える。   The code insertion unit 12 includes a two-port line memory 3 that can store blanking data 13 for one line, SAV code 14, valid image data 15, and EAV code 16, and that can simultaneously perform writing and reading, and the memory 1 and a memory control circuit 4 capable of transferring necessary data from the memory 2 to the line memory 3 using the output clock CLK5.

出力データ6は、有効画像データ15に対して、SAVコード14またはEAVコード16、さらにブランキングデータ13が挿入された最終的な出力データである。   The output data 6 is final output data in which the SAV code 14 or the EAV code 16 and the blanking data 13 are inserted into the effective image data 15.

ここで、メモリ1とメモリ2は同一のメモリを記憶領域を区別して使用してもよい。また、ラインメモリ3は、出力同期用の出力クロックCLK5に同期して読み出すことができ、出力クロックCLK5もしくはより周波数の高いクロックで早いタイミングで書き込むことができるものとする。   Here, the memory 1 and the memory 2 may use the same memory with different storage areas. The line memory 3 can be read in synchronization with the output clock CLK5 for output synchronization, and can be written at an early timing with the output clock CLK5 or a clock having a higher frequency.

さらに、メモリ制御回路4はメモリ1、メモリ2に対し、任意のアドレスから読み出すことが可能で、ラインメモリ3に対し任意のアドレスに書き込むことができるものとする。   Further, it is assumed that the memory control circuit 4 can read from the memory 1 and the memory 2 from an arbitrary address and can write to the line memory 3 at an arbitrary address.

このように構成されたコード挿入装置11は、以下のような動作をする。
まず、1ライン分の有効画像データ15をメモリ1に保持し、そのラインで挿入されるSAVコード14またはEAVコード16をテーブルデータとしてメモリ2に格納しておく。次に、メモリ制御回路4は、1ライン分の有効画像データ7及び対応するSAVコード14またはEAVコード16をメモリ1及びメモリ2から読み出して、所定のタイミングで有効画像データ7にSAVコード14またはEAVコード16を挿入する。なお、SAVコード14は有効画像データ7に先行して読み出され、EAVコード16は有効画像データ7の後に読み出される。
The code insertion device 11 configured as described above operates as follows.
First, the effective image data 15 for one line is held in the memory 1, and the SAV code 14 or EAV code 16 inserted in the line is stored in the memory 2 as table data. Next, the memory control circuit 4 reads the effective image data 7 for one line and the corresponding SAV code 14 or EAV code 16 from the memory 1 and the memory 2, and adds the SAV code 14 or the effective image data 7 to the effective image data 7 at a predetermined timing. EAV code 16 is inserted. The SAV code 14 is read before the effective image data 7, and the EAV code 16 is read after the effective image data 7.

そして、メモリ制御回路4は、挿入後の1ライン分の有効画像データ15とSAVコード14またはEAVコード16を、ブランキングデータ13と共にラインメモリ3にアドレスを指定して書き込む。ラインメモリ3からはブランキングデータ13、SAVコード14、有効画像データ15及びEAVコード16が順に読み出されて、出力データ6として出力される。   Then, the memory control circuit 4 writes the effective image data 15 and the SAV code 14 or EAV code 16 for one line after the insertion into the line memory 3 together with the blanking data 13 by designating an address. Blanking data 13, SAV code 14, effective image data 15, and EAV code 16 are sequentially read from the line memory 3 and output as output data 6.

図2は、メモリ制御回路の構成を示すブロック図である。
図2において、メモリ制御回路4は、1ライン分の有効画像データ7をメモリ1から読み出す1ラインデータ読み出し回路21と、有効画像データ7に対応してSAVコード14またはEAVコード16をメモリ2から選択的に読み出す選択回路22と、出力データ6から生成されるタイミング信号に基づいて有効画像データにSAVコード14またはEAVコード16を挿入し、1ライン分の有効画像データと挿入されたSAVコード14またはEAVコード16をラインメモリ3に書き込む書き込み回路23とを備えて構成される。
FIG. 2 is a block diagram showing the configuration of the memory control circuit.
In FIG. 2, the memory control circuit 4 reads out the effective image data 7 for one line from the memory 1 and reads out the SAV code 14 or EAV code 16 from the memory 2 corresponding to the effective image data 7. The SAV code 14 or the EAV code 16 is inserted into the effective image data based on the selection circuit 22 that selectively reads out and the timing signal generated from the output data 6, and the effective image data for one line and the inserted SAV code 14 are inserted. Alternatively, a writing circuit 23 for writing the EAV code 16 to the line memory 3 is provided.

ここで、メモリ制御回路4は、さらに、ラインメモリ3から出力データ6を読み出す出力用読み出し回路24と、出力データ6の読み出しに基づいてデータ書き込み及び読み出しのタイミングを発生するデータ書き込みタイミング発生回路25とを備えている。データ書き込みタイミング発生回路25から発生されるタイミング信号は、1ラインデータ読み出し回路21及び書き込み回路23に供給される。なお、出力用読み出し回路24は、ラインメモリ3に付属する構成としてもよい。   Here, the memory control circuit 4 further includes an output read circuit 24 that reads the output data 6 from the line memory 3, and a data write timing generation circuit 25 that generates a data write and read timing based on the read of the output data 6. And. A timing signal generated from the data write timing generation circuit 25 is supplied to the one-line data read circuit 21 and the write circuit 23. Note that the output read circuit 24 may be attached to the line memory 3.

このように構成されたメモリ制御回路4は、以下のような動作をする。
1ラインデータ読み出し回路21は、1ライン分の有効画像データ7をメモリ1から読み出す。1ラインデータ読み出し回路21から1ライン分の有効画像データ7が書き込み回路23に供給され、1ライン分の有効画像データ7の読み出し開始信号または読み出し終了信号が選択回路22に供給される。
The memory control circuit 4 configured as described above operates as follows.
The 1-line data reading circuit 21 reads the effective image data 7 for one line from the memory 1. The effective image data 7 for one line is supplied from the one-line data reading circuit 21 to the writing circuit 23, and the reading start signal or the reading end signal of the effective image data 7 for one line is supplied to the selection circuit 22.

ここで、選択回路22は、有効画像データ7の読み出し開始信号または読み出し終了信号に対応してSAVコード14またはEAVコード16をメモリ2から選択的に読み出す。なお、SAVコード14は有効画像データ7に先行して読み出され、EAVコード16は有効画像データ7の後に読み出される。書き込み回路23は、出力データ6から生成されるタイミング信号に基づいて有効画像データ15にSAVコード14またはEAVコード16を挿入し、1ライン分の有効画像データ15と挿入されたSAVコード14またはEAVコード16をブランキングデータ13と共にラインメモリ3にアドレスを指定して書き込む。   Here, the selection circuit 22 selectively reads the SAV code 14 or the EAV code 16 from the memory 2 in response to the read start signal or the read end signal of the effective image data 7. The SAV code 14 is read before the effective image data 7, and the EAV code 16 is read after the effective image data 7. The writing circuit 23 inserts the SAV code 14 or EAV code 16 into the effective image data 15 based on the timing signal generated from the output data 6, and the SAV code 14 or EAV inserted with the effective image data 15 for one line. The code 16 is written to the line memory 3 together with the blanking data 13 by designating an address.

そして、出力用読み出し回路24は、ラインメモリ3から出力データ6を読み出す。出力用読み出し回路24は、1ラインの出力データ6の読み出しが終了したとき、データ書き込みタイミング発生回路25に出力データ6の読み出し終了信号が供給される。   Then, the output read circuit 24 reads the output data 6 from the line memory 3. The output read circuit 24 supplies a read end signal for the output data 6 to the data write timing generation circuit 25 when the read of the output data 6 for one line is completed.

データ書き込みタイミング発生回路25は、出力データ6の読み出し終了信号に基づいてデータ書き込み及び読み出しのタイミングを発生する。データ書き込みタイミング発生回路25から発生されるタイミング信号は、1ラインデータ読み出し回路21及び書き込み回路23に供給される。1ラインデータ読み出し回路21は、出力データ6の読み出し終了信号に基づいて次のラインの1ラインデータ読み出しを開始する。書き込み回路23は、出力データ6の読み出し終了信号に基づいてラインメモリ3に次のラインの1ラインデータの書き込みを開始する。   The data write timing generation circuit 25 generates data write and read timings based on the read end signal of the output data 6. A timing signal generated from the data write timing generation circuit 25 is supplied to the one-line data read circuit 21 and the write circuit 23. The 1-line data read circuit 21 starts reading 1-line data of the next line based on the read end signal of the output data 6. The write circuit 23 starts writing one line data of the next line to the line memory 3 based on the read end signal of the output data 6.

図3は、上述した図1及び図2に示したラインメモリ3の詳細を示す図である。図3に示すように、先頭位置からデータ読み出し方向に、ラインメモリ3は、ブランキングデータ領域31、SAVコードデータ領域32、有効画像データ領域33、EAVコードデータ領域34、に分けて使用するものとする。
上記各領域は任意に変更できるものとする。また、各領域は各データサイズに適合したものとする。
FIG. 3 is a diagram showing details of the line memory 3 shown in FIGS. 1 and 2 described above. As shown in FIG. 3, the line memory 3 is divided into a blanking data area 31, a SAV code data area 32, an effective image data area 33, and an EAV code data area 34 in the data reading direction from the head position. And
Each of the above areas can be arbitrarily changed. Each area is adapted to each data size.

さらに、上記ブランキングデータ領域31には予め任意のブランキングデータとして、例えば、01からなる黒データが格納されている。そして、メモリ制御回路4から、SAVコードデータ領域32に、先頭位置からデータ書き込み方向にSAVコード14が書き込まれ、有効画像データ領域33に、先頭位置からデータ書き込み方向に有効画像データ15が書き込まれ、EAVコードデータ領域34に、先頭位置からデータ書き込み方向にEAVコード16が書き込まれる。   Further, in the blanking data area 31, for example, black data consisting of 01 is stored as arbitrary blanking data. Then, the SAV code 14 is written from the head position in the data writing direction to the SAV code data area 32 from the memory control circuit 4, and the valid image data 15 is written in the data writing direction from the head position to the effective image data area 33. The EAV code 16 is written in the EAV code data area 34 in the data writing direction from the head position.

以下、上記のような構成を有する本発明の実施の形態に係るコード挿入装置のラインメモリ3への書き込み及びラインメモリ3からの読み出し動作を説明する。
図1に示されたコード挿入装置11では、ラインメモリ3の先頭の、図3に示すブランキングデータ領域31の先頭位置からEAVコードデータ領域34の最後位置まで、順次出力クロックCLK5に同期してラインデータを読み出し、読み出したラインデータを出力データ6とする。EAVコードデータ領域34の最後位置まで読み出しが完了した時点で、同様にラインメモリ3の先頭位置から、順次、次のラインデータの読み出しを開始する。
Hereinafter, the writing operation to the line memory 3 and the reading operation from the line memory 3 of the code insertion device according to the embodiment of the present invention having the above-described configuration will be described.
In the code insertion device 11 shown in FIG. 1, the head of the line memory 3 is sequentially synchronized with the output clock CLK5 from the start position of the blanking data area 31 shown in FIG. 3 to the end position of the EAV code data area 34. The line data is read, and the read line data is set as output data 6. Similarly, when reading to the last position of the EAV code data area 34 is completed, reading of the next line data is started sequentially from the head position of the line memory 3 in the same manner.

そして、ラインメモリ3からのラインデータの読み出しと同時に、メモリ制御回路4はメモリ2より次のラインの出力画像データ6に対応したSAVコード14を読み出し、図3に示したラインメモリ3のSAVコードデータ領域32に書き込んでいく。このとき、ラインメモリ3のSAVコードデータ領域32はまだ読み出されていないものとする。また、書き込むアドレスの管理はメモリ制御回路4が行うものとする。   Simultaneously with the reading of the line data from the line memory 3, the memory control circuit 4 reads the SAV code 14 corresponding to the output image data 6 of the next line from the memory 2, and the SAV code of the line memory 3 shown in FIG. The data area 32 is written. At this time, it is assumed that the SAV code data area 32 of the line memory 3 has not been read yet. Further, it is assumed that the memory control circuit 4 manages the address to be written.

有効画像データ15に先行するSAVコード14のラインメモリ3への書き込みが完了しだい、同様にメモリ制御回路4はメモリ1より有効画像データ15を読み出し、ラインメモリ3の有効画像データ領域33に書き込んでいく。EAVコード16についてもSAVコード14と同様に、有効画像データ15の後にメモリ制御回路4はメモリ2より次のラインの出力画像データ6に対応したEAVコード16を読み出し、図3に示したラインメモリ3のEAVコードデータ領域34に書き込んでいく。   As soon as the writing of the SAV code 14 preceding the effective image data 15 to the line memory 3 is completed, the memory control circuit 4 reads the effective image data 15 from the memory 1 and writes it to the effective image data area 33 of the line memory 3. Go. Similarly to the SAV code 14 for the EAV code 16, the memory control circuit 4 reads the EAV code 16 corresponding to the output image data 6 of the next line from the memory 2 after the valid image data 15, and the line memory shown in FIG. 3 is written in the EAV code data area 34.

上述したラインメモリ3の説明に記載したように、メモリ制御回路4のラインメモリ3に対する書き込みは読み出しと同様のクロックCLK5、もしくはより早いクロックで行うため、出力に必要なデータがラインメモリ3に書き込まれる前に、読み出しによって出力されることはない。ラインメモリ3のSAVコード14またはEAVコード16、有効画像データ15の各領域32,33,34は書き込み後、各データがそれぞれ読み出された時点で、各領域32,33,34の先頭位置から書き込むことが可能となる。   As described in the description of the line memory 3 described above, the writing to the line memory 3 by the memory control circuit 4 is performed at the same clock CLK5 as the reading or at a faster clock, so that data necessary for output is written into the line memory 3. Before being read, it is not output by reading. The areas 32, 33, and 34 of the SAV code 14 or EAV code 16 and the effective image data 15 in the line memory 3 are written from the head position of the areas 32, 33, and 34 when the respective data are read after writing. It becomes possible to write.

以上より、本発明の実施の形態にかかるコード挿入装置によれば、有効画像データとコードデータのみならず、ブランキングデータも挿入し、出力しているため、出力用の同期信号と、その同期信号を基準としたコード挿入のためのカウンタが必要なくなり、データのタイミング生成の信頼性を向上させることができると共に、カウンタによる消費電力を減少させることができる。また、上述したメモリ2に格納されるコードのテーブルと、ラインメモリ3に用意するデータの領域を任意に変更することにより、回路の流用やデバックが容易に行える。   As described above, according to the code insertion device according to the embodiment of the present invention, since not only valid image data and code data but also blanking data is inserted and output, the output synchronization signal and its synchronization A counter for inserting a code based on a signal is no longer necessary, so that the reliability of data timing generation can be improved and the power consumption by the counter can be reduced. Further, by arbitrarily changing the code table stored in the memory 2 and the data area prepared in the line memory 3, the circuit can be easily used and debugged.

図4は、コード挿入装置の適用例を示す図である。
図4において、デジタル画像カメラ41では、カメラ部42により撮像されたカメラ撮像形式の画像データが信号処理部43により例えば色補正などの信号処理が施される。そして、この画像データは信号処理が施された後にMPEG(Moving Picture Experts Group)エンコーダ44により圧縮処理された後に記録部45により記録媒体に記録されると共に、圧縮された画像データが外部インターフェースから出力される。
FIG. 4 is a diagram illustrating an application example of the code insertion device.
In FIG. 4, in the digital image camera 41, image processing data captured by the camera unit 42 is subjected to signal processing such as color correction by the signal processing unit 43. The image data is subjected to signal processing and then compressed by an MPEG (Moving Picture Experts Group) encoder 44 and then recorded on a recording medium by a recording unit 45. The compressed image data is output from an external interface. Is done.

また、DVD(Digital Versatile Disc)プレーヤ48では、DVD49に記録された圧縮されたディスク記録媒体記録形式の画像データをDVD再生部50により再生して、再生された圧縮された画像データが外部インターフェースから出力される。   Further, in a DVD (Digital Versatile Disc) player 48, image data in a compressed disc recording medium recording format recorded on the DVD 49 is reproduced by the DVD reproducing unit 50, and the reproduced compressed image data is received from the external interface. Is output.

ここで、デジタル画像カメラ41またはDVDプレーヤ48から出力される圧縮されたカメラ撮像形式またはディスク記録媒体記録形式の画像データは、一旦MPEGデコーダ46により伸張処理され、伸張処理された後の画像データは本実施の形態の図1に示したコード挿入装置11のメモリ1に供給される。そして、上述したコード挿入装置11により上述した画像データに対するコード挿入処理を伴うラインメモリ3への転送動作または上述した画像データに対するテレビジョン受像機表示形式への変換動作を経た後に、ラインメモリ3からテレビジョン受像機表示形式の1ラインデータが順次モニタ47に出力され、モニタ47に画像データによる画像が表示される。   Here, the compressed camera imaging format or disc recording medium recording format image data output from the digital image camera 41 or the DVD player 48 is once decompressed by the MPEG decoder 46, and the image data after the decompression processing is performed. It is supplied to the memory 1 of the code insertion device 11 shown in FIG. 1 of the present embodiment. Then, after performing the transfer operation to the line memory 3 accompanied by the code insertion processing for the image data described above by the code insertion device 11 described above or the conversion operation to the television receiver display format for the image data described above, One line data in the television receiver display format is sequentially output to the monitor 47, and an image based on the image data is displayed on the monitor 47.

上述した本実施の形態に示したものに限らず、例えば、画像データは他の無線や放送などにより送信元の信号源から供給されるものに上述したコード挿入装置11を適用してもよい。   For example, the above-described code insertion device 11 may be applied to the image data supplied from the signal source of the transmission source by other radio or broadcasting.

本発明の実施の形態によるコード挿入装置の構成例を示す回路図である。It is a circuit diagram which shows the structural example of the code insertion apparatus by embodiment of this invention. メモリ制御回路の構成を示すブロック図である。It is a block diagram which shows the structure of a memory control circuit. ラインメモリの詳細を示す図である。It is a figure which shows the detail of a line memory. コード挿入装置の適用例を示す図である。It is a figure which shows the example of application of a code insertion apparatus. 1ライン分の画像データ出力形式を示す図である。It is a figure which shows the image data output format for 1 line. 従来の可変長符号化回路を示す図である。It is a figure which shows the conventional variable length coding circuit. 従来の付加コード挿入回路の適用例を示す図である。It is a figure which shows the example of application of the conventional additional code insertion circuit. 従来のコード挿入回路のタイミングチャートであり、図8Aは外部同期信号、図8Bは出力信号、図8Cはカウンタ値である。FIG. 8A is a timing chart of a conventional code insertion circuit, FIG. 8A is an external synchronization signal, FIG. 8B is an output signal, and FIG. 8C is a counter value.

符号の説明Explanation of symbols

1…メモリ、2…メモリ、3…ラインメモリ、4…メモリ制御回路、5…出力クロック、6…出力データ、7…有効画像データ、8…SAV/EAVコードテーブル、11…コード挿入装置、12…コード挿入部、13…ブランキングデータ、14…SAVコード、15…有効画像データ、16…EAVコード、21…1ラインデータリード回路、22…選択回路、23…書き込み回路、24…出力用リード回路、25…データ書き込みタイミング発生回路、31…ブランキングデータ領域、32…SAVコードデータ領域、33…有効画像データ領域、34…EAVコードデータ領域、41…デジタル画像カメラ、42…カメラ部、43…信号処理部、44…MPEGエンコーダ、45…記録部、46…MPEGデコーダ、47…モニタ、48…DVDプレーヤ、49…DVD、50…DVD再生部、 DESCRIPTION OF SYMBOLS 1 ... Memory, 2 ... Memory, 3 ... Line memory, 4 ... Memory control circuit, 5 ... Output clock, 6 ... Output data, 7 ... Effective image data, 8 ... SAV / EAV code table, 11 ... Code insertion apparatus, 12 Code insertion section, 13 Blanking data, 14 SAV code, 15 Valid image data, 16 EAV code, 21 One-line data read circuit, 22 Select circuit, 23 Write circuit, 24 Output read Circuit 25... Data write timing generation circuit 31 blanking data area 32 SAV code data area 33 valid image data area 34 EAV code data area 41 digital image camera 42 camera section 43 Signal processing unit 44 MPEG encoder 45 Recording unit 46 MPEG decoder 47 Monitor 48 DVD player 49 ... DVD, 50 ... DVD playback unit,

Claims (10)

画像表示データ出力のための水平同期信号に同期して、信号源から出力される画像表示データを格納する第1の記憶手段と、
上記画像表示データに挿入する可能性のある特定のコードまたはヘッダの全パターンのデータを予め保持する第2の記憶手段と、
水平同期信号で区切られる1ライン分の画像表示データとその画像表示データに挿入される上記コードまたはヘッダを保持する第3の記憶手段と、
上記第1の記憶手段から読み出される実時間処理される1ライン分の画像表示データに対応して特定のコードまたはヘッダを上記第2の記憶手段から選択的に読み出し、所定のタイミングにより画像表示データに特定のコードまたはヘッダを挿入し、挿入後の1ライン分の画像表示データと上記コードまたはヘッダを上記第3の記憶手段に書き込むコード挿入手段と
を備えたコード挿入装置。
First storage means for storing image display data output from a signal source in synchronization with a horizontal synchronization signal for outputting image display data;
A second storage means for preliminarily storing data of all patterns of a specific code or header that may be inserted into the image display data;
Third storage means for holding one line of image display data delimited by a horizontal synchronization signal and the code or header inserted into the image display data;
A specific code or header is selectively read out from the second storage unit corresponding to the image display data for one line processed in real time read out from the first storage unit, and the image display data is read at a predetermined timing. A code insertion device comprising: a specific code or header inserted into the first storage unit; and image display data for one line after insertion, and code insertion means for writing the code or header into the third storage means.
請求項1記載のコード挿入装置において、
上記コード挿入手段は、
1ライン分の画像表示データを上記第1の記憶手段から読み出す読み出し回路と、
画像表示データに対応して特定のコードまたはヘッダを上記第2の記憶手段から選択的に読み出す選択回路と、
上記画像表示データ出力から生成されるタイミング信号に基づいて画像表示データに特定のコードまたはヘッダを挿入し、1ライン分の画像表示データと挿入された上記コードまたはヘッダを上記第3の記憶手段に書き込む書き込み回路と
を備えたことを特徴とするコード挿入装置。
The cord insertion device according to claim 1, wherein
The code insertion means is
A readout circuit for reading out image display data for one line from the first storage means;
A selection circuit that selectively reads out a specific code or header from the second storage means corresponding to the image display data;
A specific code or header is inserted into the image display data based on a timing signal generated from the image display data output, and the image display data for one line and the inserted code or header are stored in the third storage means. A code insertion device comprising: a writing circuit for writing.
請求項1記載のコード挿入装置において、
上記コード挿入手段は、
信号源から出力される第1の形式の画像表示データを上記第1の記憶手段より読み出して第2の形式の画像表示データを生成し、上記第3の記憶手段へ1ライン分の上記第2の形式の画像表示データを転送する第1の転送手段と、
上記第2の記憶手段より上記第2の形式の画像表示データに対応するコードまたはヘッダを読み出して1ライン分の上記第2の形式の画像表示データに対応するコードまたはヘッダを生成し、第3の記憶手段へ1ライン分の上記第2の形式の画像表示データに対応するコードまたはヘッダを転送する第2の転送手段とを備え、
第3の記憶手段より上記第2の形式の画像表示データとコードまたはヘッダを対応する画像表示出力形式にて出力することを特徴とするコード挿入装置。
The cord insertion device according to claim 1, wherein
The code insertion means is
Image display data in the first format output from the signal source is read from the first storage means to generate image display data in the second format, and the second storage for one line is sent to the third storage means. First transfer means for transferring image display data of the format:
A code or header corresponding to the image display data in the second format is read from the second storage means to generate a code or header corresponding to the image display data in the second format for one line. A second transfer means for transferring a code or header corresponding to the image display data of the second format for one line to the storage means,
A code insertion apparatus, wherein the third storage means outputs the image display data of the second format and the code or header in a corresponding image display output format.
請求項1記載のコード挿入装置において、
上記コード挿入手段は、
カメラ撮像手段から出力されるカメラ撮像形式の画像表示データを上記第1の記憶手段より読み出してテレビジョン受像機表示形式の画像表示データに変換し、上記第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データを転送する第1の変換手段と、
上記第2の記憶手段より上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを読み出して1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダに変換し、第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを転送する第2の変換手段とを備え、
第3の記憶手段より上記テレビジョン受像機表示形式の画像表示データとコードまたはヘッダを対応するテレビジョン受像機に対する画像表示出力形式にて出力することを特徴とするコード挿入装置。
The cord insertion device according to claim 1, wherein
The code insertion means is
The image display data in the camera imaging format output from the camera imaging means is read from the first storage means, converted into image display data in the television receiver display format, and one line worth of the above is displayed in the third storage means. First conversion means for transferring image display data in a television receiver display format;
A code or header corresponding to the image display data in the television receiver display format is read from the second storage means and converted into a code or header corresponding to the image display data in the television receiver display format for one line. And a second conversion means for transferring a code or header corresponding to the image display data of the television receiver display format for one line to the third storage means,
A code insertion device for outputting image display data and a code or a header of the television receiver display format from a third storage means in an image display output format for a corresponding television receiver.
請求項1記載のコード挿入装置において、
上記コード挿入手段は、
ディスク記録媒体再生手段から出力されるディスク記録媒体記録形式の画像表示データを上記第1の記憶手段より読み出してテレビジョン受像機表示形式の画像表示データに変換し、上記第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データを転送する第1の変換手段と、
上記第2の記憶手段より上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを読み出して1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダに変換し、第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを転送する第2の変換手段とを備え、
第3の記憶手段より上記テレビジョン受像機表示形式の画像表示データとコードまたはヘッダを対応するテレビジョン受像機に対する画像表示出力形式にて出力することを特徴とするコード挿入装置。
The cord insertion device according to claim 1, wherein
The code insertion means is
The image display data in the disc recording medium recording format output from the disc recording medium reproducing means is read from the first storage means, converted into image display data in the television receiver display format, and 1 is sent to the third storage means. First conversion means for transferring image display data in the television receiver display format for a line;
A code or header corresponding to the image display data in the television receiver display format is read from the second storage means and converted into a code or header corresponding to the image display data in the television receiver display format for one line. And a second conversion means for transferring a code or header corresponding to the image display data of the television receiver display format for one line to the third storage means,
A code insertion apparatus for outputting image display data and a code or header in the television receiver display format from a third storage means in an image display output format for a corresponding television receiver.
画像表示データ出力のための水平同期信号に同期して、信号源から出力される画像表示データを第1の記憶手段に格納する第1の記憶ステップと、
上記画像表示データに挿入する可能性のある特定のコードまたはヘッダの全パターンのデータを予め第2の記憶手段に保持する第2の記憶ステップと、
コード挿入手段より上記第1の記憶手段から読み出される実時間処理される1ライン分の画像表示データに対応して特定のコードまたはヘッダを上記第2の記憶手段から選択的に読み出し、所定のタイミングにより画像表示データに特定のコードまたはヘッダを挿入し、挿入後の1ライン分の画像表示データと上記コードまたはヘッダを生成するコード挿入ステップと、
水平同期信号で区切られる1ライン分の画像表示データとその画像表示データに挿入される上記コードまたはヘッダを第3の記憶手段に書き込んで保持する第3の記憶ステップと、
を備えたコード挿入方法。
A first storage step of storing image display data output from the signal source in a first storage means in synchronization with a horizontal synchronizing signal for outputting image display data;
A second storage step of preliminarily storing in the second storage means data of a specific code or all patterns of a header that may be inserted into the image display data;
A specific code or header is selectively read from the second storage means corresponding to the image display data for one line to be processed in real time from the first storage means by the code insertion means, and a predetermined timing is obtained. A code insertion step of inserting a specific code or header into the image display data, generating the image display data for one line after insertion, and the code or header;
A third storage step for writing and holding the image display data for one line delimited by the horizontal synchronization signal and the code or header inserted into the image display data in the third storage means;
A code insertion method comprising:
請求項6記載のコード挿入方法において、
上記コード挿入ステップは、
1ライン分の画像表示データを上記第1の記憶手段から読み出し回路により読み出すステップと、
画像表示データに対応して特定のコードまたはヘッダを選択回路により上記第2の記憶手段から選択的に読み出すステップと、
上記画像表示データ出力から生成されるタイミング信号に基づいて画像表示データに特定のコードまたはヘッダを挿入し、1ライン分の画像表示データと挿入された上記コードまたはヘッダを書き込み回路により上記第3の記憶手段に書き込むステップと
を備えたことを特徴とするコード挿入方法。
The code insertion method according to claim 6, wherein
The above code insertion step
Reading image display data for one line from the first storage means by a read circuit;
Selectively reading out a specific code or header from the second storage means by the selection circuit corresponding to the image display data;
A specific code or header is inserted into the image display data based on the timing signal generated from the output of the image display data, and the third image display data and the inserted code or header are inserted into the third line by the writing circuit. A code insertion method comprising: writing to the storage means.
請求項6記載のコード挿入方法において、
上記コード挿入ステップは、
信号源から出力される第1の形式の画像表示データを上記第1の記憶手段より読み出して第2の形式の画像表示データを生成し、上記第3の記憶手段へ1ライン分の上記第2の形式の画像表示データを第1の転送手段により転送するステップと、
上記第2の記憶手段より上記第2の形式の画像表示データに対応するコードまたはヘッダを読み出して1ライン分の上記第2の形式の画像表示データに対応するコードまたはヘッダを生成し、第3の記憶手段へ1ライン分の上記第2の形式の画像表示データに対応するコードまたはヘッダを第2の転送手段により転送するステップとを備え、
第3の記憶手段より上記第2の形式の画像表示データとコードまたはヘッダを対応する画像表示出力形式にて出力することを特徴とするコード挿入方法。
The code insertion method according to claim 6, wherein
The above code insertion step
Image display data in the first format output from the signal source is read from the first storage means to generate image display data in the second format, and the second storage for one line is sent to the third storage means. Transferring image display data of the format by a first transfer means;
A code or header corresponding to the image display data in the second format is read from the second storage means to generate a code or header corresponding to the image display data in the second format for one line. Transferring a code or header corresponding to the image display data of the second format for one line to the storage means by the second transfer means,
A code insertion method comprising: outputting image display data in the second format and a code or header from a third storage means in a corresponding image display output format.
請求項6記載のコード挿入方法において、
上記コード挿入ステップは、
カメラ撮像手段から出力されるカメラ撮像形式の画像表示データを上記第1の記憶手段より読み出して第1の変換手段によりテレビジョン受像機表示形式の画像表示データに変換し、上記第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データを転送するステップと、
上記第2の記憶手段より上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを読み出して第2の変換手段により1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダに変換し、第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを転送するステップとを備え、
第3の記憶手段より上記テレビジョン受像機表示形式の画像表示データとコードまたはヘッダを対応するテレビジョン受像機に対する画像表示出力形式にて出力することを特徴とするコード挿入方法。
The code insertion method according to claim 6, wherein
The above code insertion step
The image display data in the camera imaging format output from the camera imaging means is read from the first storage means, converted into image display data in the television receiver display format by the first conversion means, and the third storage means. Transferring the image display data of the television receiver display format for one line to
The code or header corresponding to the image display data in the television receiver display format is read from the second storage means, and the image conversion data in the television receiver display format for one line is handled by the second conversion means. And converting the code or header corresponding to the image display data of the television receiver display format for one line to the third storage means,
A code insertion method comprising: outputting image display data in the television receiver display format and a code or header from a third storage means in an image display output format for a corresponding television receiver.
請求項6記載のコード挿入方法において、
上記コード挿入ステップは、
ディスク記録媒体再生手段から出力されるディスク記録媒体記録形式の画像表示データを上記第1の記憶手段より読み出して第1の変換手段によりテレビジョン受像機表示形式の画像表示データに変換し、上記第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データを転送するステップと、
上記第2の記憶手段より上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを読み出して第2の変換手段により1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダに変換し、第3の記憶手段へ1ライン分の上記テレビジョン受像機表示形式の画像表示データに対応するコードまたはヘッダを転送するステップとを備え、
第3の記憶手段より上記テレビジョン受像機表示形式の画像表示データとコードまたはヘッダを対応するテレビジョン受像機に対する画像表示出力形式にて出力することを特徴とするコード挿入方法。
The code insertion method according to claim 6, wherein
The above code insertion step
The image display data in the disk recording medium recording format output from the disk recording medium reproducing means is read from the first storage means, converted into image display data in the television receiver display format by the first conversion means, and the first Transferring the image display data of the television receiver display format for one line to the storage means of 3;
The code or header corresponding to the image display data in the television receiver display format is read from the second storage means, and the image conversion data in the television receiver display format for one line is handled by the second conversion means. And converting the code or header corresponding to the image display data of the television receiver display format for one line to the third storage means,
A code insertion method comprising: outputting image display data in the television receiver display format and a code or header from a third storage means in an image display output format for a corresponding television receiver.
JP2004224207A 2004-07-30 2004-07-30 Code inserting apparatus and code inserting method Pending JP2006049987A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004224207A JP2006049987A (en) 2004-07-30 2004-07-30 Code inserting apparatus and code inserting method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004224207A JP2006049987A (en) 2004-07-30 2004-07-30 Code inserting apparatus and code inserting method

Publications (1)

Publication Number Publication Date
JP2006049987A true JP2006049987A (en) 2006-02-16

Family

ID=36028077

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004224207A Pending JP2006049987A (en) 2004-07-30 2004-07-30 Code inserting apparatus and code inserting method

Country Status (1)

Country Link
JP (1) JP2006049987A (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09214909A (en) * 1996-01-30 1997-08-15 Sony Corp Digital transmitter and digital camera system
JP2000232630A (en) * 1998-12-07 2000-08-22 Matsushita Electric Ind Co Ltd Transmission method, reception method, transmitter and receiver
JP2001057638A (en) * 1999-08-17 2001-02-27 Matsushita Graphic Communication Systems Inc Coding method and decoding method
JP2001275131A (en) * 2000-03-27 2001-10-05 Matsushita Electric Ind Co Ltd Video signal transmission method and transmitter and receiver to perform it

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09214909A (en) * 1996-01-30 1997-08-15 Sony Corp Digital transmitter and digital camera system
JP2000232630A (en) * 1998-12-07 2000-08-22 Matsushita Electric Ind Co Ltd Transmission method, reception method, transmitter and receiver
JP2001057638A (en) * 1999-08-17 2001-02-27 Matsushita Graphic Communication Systems Inc Coding method and decoding method
JP2001275131A (en) * 2000-03-27 2001-10-05 Matsushita Electric Ind Co Ltd Video signal transmission method and transmitter and receiver to perform it

Similar Documents

Publication Publication Date Title
US6859612B2 (en) Decoder and reproducing unit
EP0578201B1 (en) Method and apparatus for transmitting a video signal, and apparatus for receiving a video signal
US7092023B2 (en) Moving image reproducing device equipped with multi-image playback function
EP0734181A2 (en) Subtitle data encoding/decoding and recording medium for same
US6535252B1 (en) Device for receiving displaying and simultaneously recording television images via buffer
CN101094322A (en) Picture processing apparatus, imaging apparatus and method of the same
KR101000580B1 (en) Image processing device and image processing method, and recording medium
JPH10304317A (en) Video signal scanning system converter and method for controlling the same
KR100835035B1 (en) Apparatus for signal processing and it&#39;s method
JP4821511B2 (en) VIDEO PROCESSING METHOD, VIDEO PROCESSING PROGRAM, VIDEO PROCESSING DEVICE, AND REPRODUCTION METHOD, REPRODUCTION PROGRAM, AND REPRODUCTION DEVICE
KR980012962A (en) Screen synthesizer
JP4327796B2 (en) Processing circuit for video signals including information such as subtitles
US20040234236A1 (en) Data recording and reproduction apparatus displaying channels
US20080136966A1 (en) Frame Synchronizer, Synchronization Method of Frame Synchronizer, Image Processing Apparatus, and Frame Synchronization Program
JP2006049987A (en) Code inserting apparatus and code inserting method
KR20060052424A (en) Audio signal delay apparatus and method
JP2006324739A (en) Coded data reproducing apparatus
JP3312456B2 (en) Video signal processing device
JP4706364B2 (en) Image conversion apparatus and image conversion method
JPH09238309A (en) Image transmitter
KR100698185B1 (en) Apparatus and Method for recording / regeneration
JPH0283578A (en) Device and method for image data display
JPH0283579A (en) Device and method for image data display
JP2008035552A (en) Imaging unit and method
JPH05347755A (en) Animation image coding device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070403

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100810

A02 Decision of refusal

Effective date: 20101207

Free format text: JAPANESE INTERMEDIATE CODE: A02