JP2006011077A - Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display - Google Patents

Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display Download PDF

Info

Publication number
JP2006011077A
JP2006011077A JP2004188561A JP2004188561A JP2006011077A JP 2006011077 A JP2006011077 A JP 2006011077A JP 2004188561 A JP2004188561 A JP 2004188561A JP 2004188561 A JP2004188561 A JP 2004188561A JP 2006011077 A JP2006011077 A JP 2006011077A
Authority
JP
Japan
Prior art keywords
value
time
liquid crystal
voltage
backlight
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004188561A
Other languages
Japanese (ja)
Inventor
Ikujin Chin
毓仁 沈
Jeng-Rung Chen
政▲栄▼ 陳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
VastView Technology Inc
Original Assignee
VastView Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by VastView Technology Inc filed Critical VastView Technology Inc
Priority to JP2004188561A priority Critical patent/JP2006011077A/en
Publication of JP2006011077A publication Critical patent/JP2006011077A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a method and device for removing image overlap/defocusing phenomena caused by a residual image by an LCD simulating CRT pulse type display with which residual image phenomena are completely removed and superior CRT display simulation effect can be obtained with a liquid crystal display unit. <P>SOLUTION: In the removing device for image overlap/defocusing phenomena equipped with 1st and 2nd input control lines, 1st and 2nd input data lines, a 1st capacitor, a 2nd capacitor, 1st and 2nd transistors, a back light unit whose lightness can be controlled and adjusted, and a back light voltage input control line, the 1st and 2nd input control lines are connected to a gate drive and the 1st and 2nd input data lines are connected to a data drive, respectively; when the lightness of the back light unit is adjusted to a minimum value with a control voltage in a scanning period of black lines, the liquid crystal total optical response in the period is adjusted to a minimum value to obtain the effect that image overlap/defocusing phenomena due to after-images between display pictures are securely removed. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、CRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象を除去するのに用いられる方法及び装置に関わり、特に、液晶表示器でCRTパルス型画像表示を模擬する際画面間の残留画像によるオーバーラップ・ぼやけ現象を除去するのに用いられる方法及び装置に関する。   The present invention relates to a method and apparatus used for removing image overlap and blurring phenomenon by an LCD simulating CRT pulse type image display, and in particular, between screens when simulating CRT pulse type image display on a liquid crystal display. The present invention relates to a method and an apparatus used for removing an overlap / blurring phenomenon caused by a residual image.

従来より、液晶表示(LCD)装置は、個人向け電子製品やコンピュータ及び携帯電話のような無線通信設備等分野に広く応用されており、製品の種類がとても多い。よって、液晶表示器に関する技術は迅速に発展しつつある。液晶表示器は、電子製品に関しての軽量化や薄形化、小型化、低消耗電力及び低放熱量化という発展傾向に合う。液晶表示器の技術は、例えば、陰極線管(CRT)又は発光ダイオード(LED)等従来又は既存の表示技術における制限や欠点を克服することができ、将来、コンピュータや通信設備及びその他の個人向け電子製品の応用及び発展において、重要な役割を果たすことを期待され、莫大な可能性を秘めている。
液晶表示器は、その平面表示効果がCRTの画面表示効果より良いし、その消費電力及び放熱量が同レベルのCRTのそれより低いため、次世代の携帯電話機用表示器やテレビ、展示又は広告表示用パネルとして用いられる。
2. Description of the Related Art Conventionally, liquid crystal display (LCD) devices have been widely applied to fields such as electronic products for personal use and wireless communication facilities such as computers and mobile phones, and there are many types of products. Therefore, the technology related to the liquid crystal display is rapidly developing. Liquid crystal displays meet the development trend of electronic products that are lighter, thinner, smaller, lower power consumption and lower heat dissipation. Liquid crystal display technology can overcome limitations and disadvantages of conventional or existing display technologies, such as cathode ray tubes (CRT) or light emitting diodes (LEDs), for example in the future, computers, communication equipment and other personal electronics. It is expected to play an important role in the application and development of products and has enormous potential.
The liquid crystal display has a flat display effect that is better than the screen display effect of a CRT, and its power consumption and heat dissipation are lower than that of a CRT of the same level. Used as a display panel.

一方、現在広く利用されているLEDは、その自体の特性により、実際な応用において限界がある。例えば、LEDは、文字や数字又は静止画像の表示に適するが、生き生きとした効果を要求される動的画像の表示において液晶表示技術より遥かに劣化する。   On the other hand, currently widely used LEDs have limitations in practical applications due to their own characteristics. For example, LEDs are suitable for displaying letters, numbers, or still images, but are much worse than liquid crystal display technologies in displaying dynamic images that require lively effects.

現在、従来のCRTを用いるテレビ及び表示器の代わりに、液晶表示技術を用いるテレビ及び表示器が大量に生産されている。しかし、既存の液晶表示技術及びこれを用いるテレビや表示器は、依然として、欠点があり、改良する必要がある。
CRTによる表示は、パルス型(impulse type)表示方式を用い、単一の電子光ビームを蛍光材料付画素に照射させることにより光線を発する。該画素では、各画面期間のごく短い時間即ち瞬間に光線を発するため、視覚上、画面同士間において画像のオーバーラップ現象が生じない。
At present, televisions and displays using liquid crystal display technology are mass-produced instead of conventional televisions and displays using a CRT. However, existing liquid crystal display technologies and televisions and displays using the same still have drawbacks and need to be improved.
Display by CRT uses an impulse type display method, and emits light by irradiating a pixel with a fluorescent material with a single electron light beam. Since the pixels emit light rays in a very short time of each screen period, that is, instantaneously, there is no visual overlap between the screens.

一方、LCDによる表示は、LCD材料自体の特性により保留型(hold type)表示方式を用い、LCDに駆動電圧を印加することにより光学レスポンス(輝度レベルレスポンス)を生成させ画像表示を行う。液晶材料自体の特性により、LCDによる画像表示の時間は画面時間(フレーム時間)の大半を占める。また、画像を変える毎に、明度が順に変わる。このため、観察者から見ると、前回画面の画像と現在画面の画像がオーバーラップし、画像の輪郭がぼやけたようになって、残留画像(after image)現象が生じる。
前記のように、光学レスポンスが遅いため、LCD表示器にて残留画像が生じて、画像の輪郭がぼやけ現象が現れる。これを解消するために、従来、殆どのLCDテレビ製造メーカーでは、オーバードライブ(over drive)という技術を以って、「ロード型」(load type)画像表示のLCD表示器を、CRT表示器に類似する模擬パルス型(pseudo impulse type)のLCD表示器に変える。このようなLCD表示器は、その画像表示の時間は画面時間の一部しか占めてない。即ち、各画面期間に画像表示のない時間帯がある。
On the other hand, the display by the LCD uses a hold type display method according to the characteristics of the LCD material itself, and an optical response (luminance level response) is generated by applying a driving voltage to the LCD to display an image. Due to the characteristics of the liquid crystal material itself, the image display time on the LCD occupies most of the screen time (frame time). In addition, the brightness changes in order each time the image is changed. For this reason, when viewed from the observer, the image on the previous screen and the image on the current screen overlap and the outline of the image becomes blurred, resulting in a residual image phenomenon.
As described above, since the optical response is slow, a residual image is generated on the LCD display, and the contour of the image appears blurred. In order to solve this problem, most LCD TV manufacturers have traditionally used an overdrive technology to replace the “load type” image display LCD display with a CRT display. Change to a similar pseudo-pulse type LCD display. In such an LCD display, the image display time occupies only a part of the screen time. That is, there is a time zone in which no image is displayed in each screen period.

前記オーバードライブ方法は、加速駆動方法であり、即ち、液晶に対し元々設定の目標電圧(例えばcode120)より高い電圧(例えばcode200)を印加することにより、所定の光学レスポンス値が得られるように液晶分子のレスポンス速度を加速する方法である。このような方法により、液晶材料からなるLCD表示器における液晶輝度レベルレスポンス時間は一つの画面の時間にまで減縮される。   The overdrive method is an acceleration drive method, that is, a liquid crystal is obtained so that a predetermined optical response value can be obtained by applying a voltage (for example, code200) higher than the originally set target voltage (for example, code120) to the liquid crystal. This is a method of accelerating the response speed of molecules. By such a method, the liquid crystal luminance level response time in the LCD display made of the liquid crystal material is reduced to the time of one screen.

しかしながら、オーバードライブ技術によるLCD表示器は、その輝度レベルレスポンス時間が一つの画面の時間にまで減縮されるにも係らず、光学レスポンスの生成だけでなくその消滅も緩やかに行われるという液晶材料の特性により、画面における画像のオーバーラップ及び残留画像、即ち画像輪郭がぼやけたという現象を完全に除去することができない。
従来、残留画像を完全に除去するための方法としては、下記の(1)―(3)が挙げられる。
(1)画面において画像が表示された後の残留時間に黒色データ又は黒色画面を読み込む。
(2)バックライトを消す。例えば、日立より提案された点滅バックライト(blink light)法がある。
(3)前記(1)と(2)を組み合わせてなる方法である。即ち、黒色画面を読み込むとバックライトを消す方法である。
しかし、前記(1)―(3)の方法には、何れ、下記の(A)−(B)のような欠点や限界がある。
(A)倍クロック装置や点滅バックライトを増設するため、コストが増加する。
(B)装置の増設により電磁波の干渉が生じる。
(C)材質により液晶材料の変化様子が異なる。即ち、明から暗への変化が遅いが暗から明への変化が速い液晶材料があれば、明から暗への変化が速いが暗から明への変化が遅い液晶材料もある。
However, the LCD display based on the overdrive technology is a liquid crystal material in which the brightness level response time is reduced to the time of one screen, but not only the optical response is generated but also disappears slowly. Due to the characteristics, it is not possible to completely eliminate the overlap of images on the screen and the residual image, that is, the phenomenon that the image outline is blurred.
Conventionally, methods for completely removing a residual image include the following (1) to (3).
(1) Black data or a black screen is read during the remaining time after an image is displayed on the screen.
(2) Turn off the backlight. For example, there is a blinking light method proposed by Hitachi.
(3) The method is a combination of (1) and (2). That is, when the black screen is read, the backlight is turned off.
However, the methods (1) to (3) have drawbacks and limitations as shown in (A) to (B) below.
(A) The cost increases because a double clock device and a flashing backlight are added.
(B) Electromagnetic interference occurs due to the additional equipment.
(C) The change of the liquid crystal material differs depending on the material. That is, if there is a liquid crystal material that has a slow change from light to dark but a fast change from dark to light, there is also a liquid crystal material that has a fast change from light to dark but a slow change from dark to light.

このため、前記(1)−(3)の方法は、良い効果が得られず、依然として、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が存在する。
そこで、液晶表示画面同士間での残留画像による画面オーバーラップ・ぼやけ現象を確実に除去するために、本出願の発明者は、特許文献1において、前記従来技術の欠点や限界を避けられる「CRTパルス型表示模擬に用いる方法及び装置」を提案した。特許文献1に提示される方法及び装置は、従来技術と違って、走査黒ライン(black line)を用いることを特徴とする。これにより、画像表示のための電圧制御用パルスの周期を8.3ms(120Hzに相当)にまで短縮することができる。また、該当周期自体及び該当周期における走査黒ラインの走査時間は調整可能である。このため、材質の相違により液晶の光学レスポンスが異なるということに対処することができて、CRTパルス型表示を確実に模擬することが可能になる。また、従来の倍クロック装置使用によるコスト増加及び電磁波の干渉が避けられる。また、該特許文献1では、前記のような効果を奏する実施例としては、六つの例が挙げられている。従って、特許文献1の方法及び装置は、該当技術分野における重要な進展・突破を象徴する。
For this reason, the methods (1) to (3) do not provide a good effect, and still have screen overlap / blurring phenomenon due to residual images between the screens.
Therefore, in order to surely remove the screen overlap / blurring phenomenon caused by the residual image between the liquid crystal display screens, the inventor of the present application described in Patent Document 1 can avoid the drawbacks and limitations of the above-mentioned prior art. A method and apparatus used for simulating a pulse type display ”was proposed. Unlike the prior art, the method and apparatus presented in Patent Document 1 are characterized by using a scanning black line. Thereby, the period of the voltage control pulse for image display can be shortened to 8.3 ms (corresponding to 120 Hz). In addition, the scanning time of the scanning black line in the corresponding cycle itself and the corresponding cycle can be adjusted. For this reason, it is possible to cope with the fact that the optical response of the liquid crystal is different due to the difference in material, and it is possible to reliably simulate the CRT pulse type display. Further, an increase in cost and interference of electromagnetic waves due to the use of the conventional double clock device can be avoided. Further, in Patent Document 1, six examples are given as examples having the above-described effects. Therefore, the method and apparatus of Patent Document 1 symbolize important progress and breakthrough in the corresponding technical field.

しかしながら、明から暗への光学レスポンスが遅くて黒ラインの走査期間内に光学レスポンス値が所定の低値に降下できない液晶材料もあるため、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象を完全には避けられない。   However, there are some liquid crystal materials that have a slow optical response from light to dark and the optical response value cannot fall to a predetermined low value during the scanning period of the black line, so screen overlap and blurring due to residual images between screens Is completely inevitable.

台湾特許出願98103825Taiwan Patent Application 98103825

前記問題点に鑑み、本発明が解決しようとする課題は、残留画像現象を完全に除去し液晶表示器にて優れたCRT表示模擬効果が得られるCRTパルス型表示を模擬したLCDによる残留画像の除去方法及び装置を提供することにある。
具体的に、本発明の課題は、前記従来の制限や欠点を回避することができ、画面において黒ライン走査を行うと共にバックライトの明度を適宜に低レベルに降下し、該当期間における液晶総計光学レスポンスを最小値に制御し、CRTパルス型表示模擬を実現し、残留画像によるオーバーラップ・ぼやけ現象を有効に除去し、LCD表示器の表示品質を大幅に改善し、装置の増設によるコスト割高を避けることができるCRTパルス型表示を模擬したLCDによる残留画像の除去方法及び装置を提供することにある。
In view of the above problems, the problem to be solved by the present invention is that the residual image phenomenon by the LCD simulating the CRT pulse type display that completely eliminates the residual image phenomenon and obtains an excellent CRT display simulation effect on the liquid crystal display. It is to provide a removal method and apparatus.
Specifically, the problem of the present invention is that the conventional limitations and disadvantages can be avoided, the black line scan is performed on the screen, the brightness of the backlight is appropriately lowered to a low level, and the liquid crystal total optics in the corresponding period The response is controlled to the minimum value, CRT pulse type display simulation is realized, overlap / blurring phenomenon due to residual images is effectively removed, the display quality of the LCD display is greatly improved, and the cost is increased by adding equipment. An object of the present invention is to provide a method and apparatus for removing a residual image by an LCD simulating a CRT pulse type display that can be avoided.

本発明は特許文献1に記載の発明の後続発明である。黒ライン走査を利用してLCDにてCRTパルス型画像表示を模擬することは、特許文献1を参照できるので、ここで、その詳細を省略する。
以下に、まず、図1に基づいて、上記の課題を達成するための本発明のCRTパルス型表示を模擬したLCDによる残留画像の除去装置の構成及び原理を説明する。
図1は本発明の液晶表示器パネル及びバックライトモジュールの構成を示す概要図である。
また、図2の(a)―(b)に基づいて、本発明の液晶分子の駆動パルス電圧VLC、バックライト制御電圧BV、バックライト明度レスポンスBL及び液晶総計光学レスポンスLqの波形曲線同士の関係を説明することにより、本発明装置の構成及び原理を説明する。
The present invention is a subsequent invention of the invention described in Patent Document 1. Patent Document 1 can be referred to for simulating CRT pulse type image display on an LCD using black line scanning, and the details thereof are omitted here.
In the following, based on FIG. 1, the configuration and principle of an apparatus for removing a residual image by an LCD simulating a CRT pulse type display of the present invention for achieving the above-described problem will be described.
FIG. 1 is a schematic diagram showing the configuration of a liquid crystal display panel and a backlight module according to the present invention.
Further, based on (a)-(b) of FIG. 2, the waveform curves of the drive pulse voltage V LC , the backlight control voltage BV, the backlight brightness response BL, and the liquid crystal total optical response Lq of the liquid crystal molecules of the present invention are calculated. By explaining the relationship, the configuration and principle of the device of the present invention will be explained.

先ず、図2の(a)において、実線は本発明装置による液晶駆動パルス電圧VLCの波形(電圧単位はcodeとする)を、破線は液晶分子の光学レスポンスの波形(単位はnitsとする)を示す。また、破線(c)は従来の装置においてバックライトユニットの明度を充分に低いレベルまでに調節したときの液晶分子の光学レスポンスの波形を、破線(d)は本発明装置においてバックライトユニットの明度を充分に低いレベルまでに調節したときの液晶分子の光学レスポンスの波形を示す。これらの図から分かるように、表示器画面に黒ライン走査を行うと共に図2の(c)に示すようにバックライトユニットの明度を適宜に降下することにより、液晶分子の総計光学レスポンスを目標の低レベルまでに降下することができる。例えば、図2の(a)の時刻A3に、従来の液晶光学レスポンス曲線(c)のa点から本発明の液晶光学レスポンス曲線(d)のb点に降下した。このため、第Nの画面と第N+1画面の間における残留画像による画面オーバーラップ・ぼやけ現象が除去され、LCDでCRTパルス型表示を模擬する目的が達成される。これは本発明の特徴及び要点である。 First, in FIG. 2A, the solid line represents the waveform of the liquid crystal driving pulse voltage V LC (the voltage unit is code) according to the device of the present invention, and the broken line is the waveform of the optical response of the liquid crystal molecules (unit is nits). Indicates. The broken line (c) shows the waveform of the optical response of the liquid crystal molecules when the brightness of the backlight unit is adjusted to a sufficiently low level in the conventional apparatus, and the broken line (d) shows the brightness of the backlight unit in the apparatus of the present invention. 2 shows a waveform of an optical response of liquid crystal molecules when is adjusted to a sufficiently low level. As can be seen from these figures, the total optical response of the liquid crystal molecules is set to the target by scanning the black line on the display screen and appropriately decreasing the brightness of the backlight unit as shown in FIG. You can descend to low levels. For example, at time A3 in FIG. 2 (a), it dropped from point a of the conventional liquid crystal optical response curve (c) to point b of the liquid crystal optical response curve (d) of the present invention. For this reason, the screen overlap / blurring phenomenon due to the residual image between the Nth screen and the (N + 1) th screen is eliminated, and the object of simulating CRT pulse type display on the LCD is achieved. This is a feature and essential point of the present invention.

次に、図2の(b)において、バックライト制御電圧BVの波形曲線(単位はボルト(V)とする)が示されている。ここで、BV1は表示器が正常状態にあるときバックライトユニットに印加する制御電圧、BV0はバックライトユニットの明度レスポンスを降下するのに印加する電圧を示す。該当バックライトユニットは線(line)光源又は点(point)光源であって良い。更に、該バックライトユニットの材料は、目標の光学レスポンスと画像品質及び残留画像除去効果に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から選出して良い。   Next, in FIG. 2B, a waveform curve of the backlight control voltage BV (unit: volts (V)) is shown. Here, BV1 indicates a control voltage applied to the backlight unit when the display is in a normal state, and BV0 indicates a voltage applied to decrease the brightness response of the backlight unit. The backlight unit may be a line light source or a point light source. Furthermore, the material of the backlight unit is a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), a polymer light emitting diode according to the target optical response, image quality and residual image removal effect. You may select from any 1 type among (PLED) and an electroluminescent body (EL).

図2の(c)はバックライトユニットの明度(BL)レスポンス波形曲線(単位はLluminanceとする)である。ここで、BL1は表示が正常状態にあるときのバックライトの明度レスポンス、即ち、バックライトユニットに図2の(b)の制御電圧BV1を印加するときのバックライトの明度レスポンス値を示す。BL0は画面同士間残留画像の除去のために黒ライン走査でバックライトの明度を降下した後のバックライトの明度値を示す。なお、図2の(c)は、冷陰極蛍光灯(CCFL)を用いる例に関するものであるため、明度レスポンス値は、V形で変化し、最低点のe値になるまでに若干時間かかる。このため、明度レスポンスには時間遅延現象がある。一方、LEDやOLED、PLED又はELを用いる場合は、バックライトユニットの明度レスポンス曲線は目標既座達成パターン(既座に目標値に達するパターン)のレスポンス曲線となり、その波形は図2の(d)に示すような深い井戸形状であるので、印加のバックライト制御電圧曲線も図2の(b)に示すような深い井戸形状である。   (C) of FIG. 2 is a lightness (BL) response waveform curve of the backlight unit (the unit is Lluminance). Here, BL1 represents a backlight brightness response when the display is in a normal state, that is, a backlight brightness response value when the control voltage BV1 of FIG. 2B is applied to the backlight unit. BL0 indicates the brightness value of the backlight after the brightness of the backlight is lowered by black line scanning to remove the residual image between the screens. Since FIG. 2C relates to an example using a cold cathode fluorescent lamp (CCFL), the brightness response value changes in a V shape and takes a little time to reach the lowest e value. For this reason, the lightness response has a time delay phenomenon. On the other hand, when LED, OLED, PLED, or EL is used, the brightness response curve of the backlight unit is a response curve of the target seat achievement pattern (pattern reaching the target value in the seat), and the waveform thereof is shown in (d) of FIG. 2), the applied backlight control voltage curve also has a deep well shape as shown in FIG.

総じて、図2の(a)の破線(c)は特許文献1に用いる黒ライン走査方式による液晶光学レスポンス曲線(c)、本発明のバックライトユニットの明度レスポンスを最小値に調節したときの液晶光学レスポンス曲線は曲線(d)である。また、図2の(a)の点aにおける液晶光学レスポンスに図2の(c)の点eにおけるバックライト明度レスポンスを加えると、図2の(a)の点bにおける液晶総計光学レスポンスが得られる。これは本発明の方法及び装置の実施による最低液晶光学レスポンスである。これを液晶表示品質及び効果要求に応じて充分な低レベルにすることにより、画面同士間の残留画像による画面オーバーラップ・ぼやけ現象を除去するという目的が達成される。   In general, a broken line (c) in FIG. 2A is a liquid crystal optical response curve (c) by the black line scanning method used in Patent Document 1, and a liquid crystal when the brightness response of the backlight unit of the present invention is adjusted to a minimum value. The optical response curve is curve (d). Further, when the backlight brightness response at point e in FIG. 2C is added to the liquid crystal optical response at point a in FIG. 2A, the total liquid crystal optical response at point b in FIG. 2A is obtained. It is done. This is the lowest liquid crystal optical response due to the implementation of the method and apparatus of the present invention. By setting this to a sufficiently low level according to the liquid crystal display quality and effect requirements, the object of eliminating screen overlap / blurring phenomenon due to residual images between the screens is achieved.

また、本発明は、バックライトユニットに電圧を印加する時間の長さを調整・制御することにより、
(1)バックライトユニットの明度レスポンス最小値の開始時刻と、
(2)バックライトユニットの明度レスポンス最小値の時間幅即ち長さと、
(3)バックライトユニットの明度レスポンス最小値、即ち、明度レスポンスの減少・降下の大きさ、そして、これによる
(4)液晶総計光学レスポンス最小値の開始時刻と
(5)液晶総計光学レスポンス最小値の時間幅、及び
(6)液晶総計光学レスポンス最小値の降下幅
を調整することを特徴とする。
In addition, the present invention adjusts and controls the length of time for applying a voltage to the backlight unit,
(1) the start time of the lightness response minimum value of the backlight unit;
(2) The time width or length of the lightness response minimum value of the backlight unit;
(3) Lightness response minimum value of the backlight unit, that is, magnitude of decrease / decrease of lightness response, and (4) Start time of liquid crystal total optical response minimum value and (5) Liquid crystal total optical response minimum value And (6) adjusting the drop width of the liquid crystal total optical response minimum value.

なお、前記バックライト明度の調整・制御による液晶分子の総計光学レスポンス最小値はレスポンス曲線の点に対応(即ち所定時刻に発生)することに限らない。バックライト電圧の印加時間幅の制御でバックライトの明度値レスポンス最小値の持続時間幅を調整することにより、所定期間(調整可能な期間)において液晶分子光学レスポンス最小値を持続的に維持することができる(図2の(a)に示す時刻A3乃至A4、及び時刻A6乃至A7間の水平の直線部分を参照)。これにより、画面同士間の残留画像による画面オーバーラップ・ぼやけ現象を確実に除去するという目的及び効果が得られる。但し、説明の簡単化や理解のし易さを配慮した結果、図2の(c)において点でバックライト明度レスポンス最小値を示すことにした。   Note that the total optical response minimum value of the liquid crystal molecules by adjusting and controlling the backlight brightness does not necessarily correspond to a point on the response curve (that is, occurs at a predetermined time). By adjusting the duration of the lightness value response minimum value of the backlight by controlling the application time width of the backlight voltage, the liquid crystal molecule optical response minimum value is continuously maintained for a predetermined period (adjustable period). (Refer to the horizontal straight lines between times A3 to A4 and times A6 to A7 shown in FIG. 2A). Thereby, the purpose and effect of reliably removing the screen overlap / blurring phenomenon due to the residual images between the screens can be obtained. However, as a result of considering simplification of explanation and ease of understanding, the backlight brightness response minimum value is indicated by a point in FIG.

また、LED又はELを用いるバックライトユニットが冷陰極蛍光灯(CCFL)を用いるバックライトユニットより優れるところは、そのバックライトの明度レスポンスのパターンが目標値即座達成パターン(即座に目標値に達するパターン)なので、バックライトユニットに電圧を印加すると即座に目標の明度レスポンス値が達成する(図2の(d)参照)ことにある。また、LED又はEL材質を用いるバックライトモジュールは、各種の設計ニーズに応じるために、順に増大する複数の目標値を設定して良い。
一方、CCFLを用いるバックライトユニットの明度レスポンスは、目標値次第達成パターン(段々と目標値に達するパターン)であり、即ち、図2の(c)に示すように、バックライトユニットに電圧を印加した後、目標値になるまでに、若干時間かかる。このため、該当バックライトユニットは、液晶総計光学レスポンス最小値の時間幅の減少にあまり寄与しない。しかも、普段、一種の材料からなるCCFLの明度レスポンスについては、一つの目標値しか設定できない。
In addition, a backlight unit using LED or EL is superior to a backlight unit using a cold cathode fluorescent lamp (CCFL) in that the lightness response pattern of the backlight is a target value immediate achievement pattern (a pattern that immediately reaches the target value). Therefore, when a voltage is applied to the backlight unit, the target brightness response value is achieved immediately (see (d) of FIG. 2). Moreover, the backlight module using LED or EL material may set a plurality of target values that increase in order to meet various design needs.
On the other hand, the brightness response of the backlight unit using CCFL is an achievement pattern (a pattern that gradually reaches the target value) depending on the target value, that is, as shown in FIG. 2C, a voltage is applied to the backlight unit. After that, it takes some time to reach the target value. For this reason, the corresponding backlight unit does not contribute much to the reduction in the time width of the liquid crystal total optical response minimum value. Moreover, normally, only one target value can be set for the brightness response of a CCFL made of a kind of material.

前記の通り、本発明のCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法及び装置は、従来の液晶表示器の欠点及び制限を確実に克服することができる。黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するという効果が得られる。また、装置の製造コストが低減し、機能が大幅に向上する。   As described above, the method and apparatus for removing the image overlap / blurring phenomenon by the LCD simulating the CRT pulse type image display of the present invention can surely overcome the drawbacks and limitations of the conventional liquid crystal display. When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens The effect of removing is obtained. Moreover, the manufacturing cost of the apparatus is reduced, and the function is greatly improved.

なお、本発明のCRTパルス型表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置の実施例及び変形例は、以下に詳細に説明する。
また、本発明はCRTパルス型表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法にも係る。
なお、本発明の他の特徴及び利点は、後述の実施例並びに図面の説明から一層明瞭にする。
Note that an embodiment and a modification of the image overlap / blurring phenomenon removal apparatus by the LCD simulating the CRT pulse type display of the present invention will be described in detail below.
The present invention also relates to a method of removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type display.
Note that other features and advantages of the present invention will become more apparent from the following examples and the description of the drawings.

以下、本発明の実施例を図面に基づいて説明する。下記の実施例では、波形表示を例にして、液晶分子及びバックライトユニットに印加の電圧と液晶分子光学レスポンス及びバックライトユニット明度レスポンスの特性及び動作を説明することにより、本発明の利点及び特徴を説明する。
下記の六つの実施例に係る図面のうち図4、6、8、10、12及び13は、横軸を時間軸(単位はms、A1−A7は順に経過する時刻である)、縦軸を液晶駆動電圧(単位はcode)軸とする。また、説明の便宜のために、これらの図において、時間は画面時間(フレーム時間)単位で第(N−1)、N、(N+1)、(N+2)・・・画面時間と区画する。また、図4の(a)、6の(a)、8の(a)、10の(a)、12の(a)及び13の(a)の破線は液晶分子が異なる駆動電圧を印加されたとき起きる光学レスポンス(即ち輝度レベルレスポンス)の経過特性曲線を示す。該光学レスポンスは、普段、液晶による輝度(単位はnits即ちcd/m)で表す。
Embodiments of the present invention will be described below with reference to the drawings. In the following embodiments, the advantages and features of the present invention will be described by explaining the characteristics and operation of the voltage applied to the liquid crystal molecules and the backlight unit, the liquid crystal molecule optical response, and the backlight unit brightness response, taking the waveform display as an example. Will be explained.
Of the drawings according to the following six embodiments, FIGS. 4, 6, 8, 10, 12 and 13 are shown with the horizontal axis representing the time axis (unit is ms, A1-A7 is the time that passes in order), and the vertical axis is A liquid crystal drive voltage (unit: code) axis. For convenience of explanation, in these figures, time is divided into (N−1) th, N, (N + 1), (N + 2)... Screen time in units of screen time (frame time). 4 (a), 6 (a), 8 (a), 10 (a), 12 (a) and 13 (a) broken lines are applied with different driving voltages for liquid crystal molecules. 2 shows a characteristic curve of an optical response (that is, a luminance level response) that occurs when The optical response is usually represented by the luminance (unit: nits or cd / m 2 ) of the liquid crystal.

以下に、六つの実施例に係る回路図、液晶表示制御器画像ユニットの液晶駆動パルス電圧VLC、バックライト制御電圧BV、バックライト明度レスポンスBL、及び液晶総計光学レスポンスLqの波形曲線同士の関係から、本発明装置及び方法を説明する。
前記のように、本発明の目的は、CRTパルス型表示を模擬したLCDによる画面オーバーラップ・ぼやけ現象の除去方法及び装置を提供することにあるため、各実施例における波形分析は、液晶駆動パルス電圧VLC、バックライト制御電圧BV、バックライト明度レスポンスBL、及び液晶総計光学レスポンスLq等の波形曲線同士の関係をメインにして行う。なお、CRT模擬装置による制御パルス電圧G1、G1・・・の波形と駆動パルス電圧D1,D1・・・の波形との関係は、特許文献1を参照することができるので、その説明を省略する。
Below, the relationship between the waveform diagrams of the circuit diagrams according to the six embodiments, the liquid crystal drive pulse voltage V LC of the liquid crystal display controller image unit, the backlight control voltage BV, the backlight brightness response BL, and the liquid crystal total optical response Lq The apparatus and method of the present invention will now be described.
As described above, an object of the present invention is to provide a method and apparatus for removing screen overlap / blurring phenomenon by an LCD simulating a CRT pulse type display. The relationship among waveform curves such as voltage V LC , backlight control voltage BV, backlight brightness response BL, and liquid crystal total optical response Lq is mainly performed. The relationship between the waveforms of the control pulse voltages G1, G1,... And the waveforms of the drive pulse voltages D1, D1,. .

なお、各実施例では、バックライト装置は、光学レスポンスがV形で目標次第達成パターン(段々と目標値に達するパターン)を有し時間遅延がある冷陰極蛍光灯(CCFL)とするが、これに限らず、LEDやOLED、PLED又はEL材質のものをバックライト装置として用いても、CRTパルス型表示を模擬したLCDによる画面オーバーラップ・ぼやけ現象の除去方法及び装置を提供することができる。但し、これらの材質を用いるバックライト装置は、その明度レスポンスがU形(深い井戸形状)で目標即座達成パターン(即座に目標値に達するパターン)を有する(図2(d)参照)。このようなバックライト装置による液晶総計光学レスポンス曲線の形状は、各実施例のCCFLによるものと若干相違するが、とても類似する。   In each of the embodiments, the backlight device is a cold cathode fluorescent lamp (CCFL) having an optical response of V shape and an achievement pattern depending on the target (a pattern that gradually reaches the target value) and having a time delay. However, the present invention can provide a method and apparatus for removing screen overlap / blurring phenomenon by an LCD simulating a CRT pulse type display even when an LED, OLED, PLED or EL material is used as a backlight device. However, the backlight device using these materials has a lightness response of U shape (deep well shape) and a target immediate achievement pattern (a pattern that immediately reaches the target value) (see FIG. 2D). The shape of the liquid crystal total optical response curve by such a backlight device is slightly different from that by the CCFL of each embodiment, but is very similar.

前記のように、実施例では、CCFLをバックライト装置として波形分析を行うが、LEDやOLED、PLED又はELのバックライト装置による液晶総計光学レスポンス曲線に関しての波形分析の詳細は、前記説明及び後述の各実施例における波形分析から容易に推知することができるので、その説明を省略する。
なお、説明の便宜のために、以下に、CRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法及び装置は、単に、ぼやけた画像除去方法及び装置と称する。
As described above, in the embodiment, the waveform analysis is performed using the CCFL as the backlight device. Details of the waveform analysis regarding the liquid crystal total optical response curve by the LED, OLED, PLED, or EL backlight device are described above and later. Since it can be easily inferred from the waveform analysis in each of the examples, the description thereof is omitted.
For convenience of explanation, a method and apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display will be simply referred to as a blurred image removing method and apparatus.

以下に、図1、図3の(a)、(b)乃至図4の(a)―(d)に基づいて本発明の第1の実施例を説明する。
図1は本発明の実施例1に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図3の(a)は本発明の実施例1に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図3の(b)は本発明の実施例1に係る液晶表示器の模擬駆動装置を示す図である。
図4の(a)―(d)は図3の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
A first embodiment of the present invention will be described below based on FIGS. 1 and 3 (a) and (b) to FIGS. 4 (a) to (d).
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 1 of the present invention.
FIG. 3A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines, and a simulated driving circuit including a plurality of data drives and a plurality of gate drives according to the first embodiment of the present invention. is there.
FIG. 3B is a diagram showing a simulated driving apparatus for a liquid crystal display according to Embodiment 1 of the present invention.
4A to 4D show the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response by the simulated driving device shown in FIGS. 3A and 3B. It is a figure which shows the relationship between the waveform curves of BL.

[ぼやけた画像除去装置]
図3の(a)及び(b)に示すように、模擬装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(G1’)と、第1の入力データライン(D)と、第2の入力データライン(D1’)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、出力駆動電圧ラインと、第1のトランジスター(Q)(第1の入力制御ライン(G)と接続する第1のゲート極と、第1の入力データライン(D)と接続する第1のソース極と、出力駆動電圧ライン、第1のコンデンサ(C)及び第2のトランジスター(Q’)のドレイン極と接続する第1のドレイン極とを有する)と、第2のトランジスター(Q’)(第2の入力制御ライン(G1’)と接続する第2のゲート極と、第2の入力データライン(D1’)と接続する第2のソース極と、第1のトランジスターのドレイン極、第2のコンデンサ(CLC)及び出力駆動電圧ラインと接続する第2のドレイン極とを有する)とからなる。第1のコンデンサ、第2のコンデンサはそれぞれ、接地する保持コンデンサ、液晶同等コンデンサである。また、出力駆動電圧ラインは画像表示のため模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、模擬装置は、明度の制御・調整が可能なバックライトユニット及びバックライト電圧入力制御ラインを有する。更に、模擬装置は、第1及び第2の入力制御ラインがゲートドライブと接続、第1及び第2の入力データラインがデータドライブと接続することを特徴とする。該模擬装置は、黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果が達成される。
[Blurred image removal device]
As shown in FIGS. 3A and 3B, the simulation apparatus includes a first input control line (G 1 ), a second input control line (G 1 ′ ), and a first input data line. (D 1 ), a second input data line (D 1 ′ ), a first capacitor (C S ), a second capacitor (C LC ), an output drive voltage line, and a first transistor ( Q) (first gate electrode connected to the first input control line (G 1 ), first source electrode connected to the first input data line (D 1 ), output drive voltage line, first Capacitor (C S ) and a first drain electrode connected to the drain electrode of the second transistor (Q ′)), and a second transistor (Q ′) (second input control line (G 1 )). 'a second gate electrode connected to the), the second input data lines (D 1') and against A second source electrode which, consisting first drain electrode of the transistor, and a second drain electrode connected to the second capacitor (C LC) and the output drive voltage line) and. The first capacitor and the second capacitor are a holding capacitor to be grounded and a liquid crystal equivalent capacitor, respectively. The output drive voltage line is used to output a simulation drive voltage to the pixels of the LCD panel for image display. Further, the simulation apparatus has a backlight unit and a backlight voltage input control line that can control and adjust the brightness. Further, the simulation apparatus is characterized in that the first and second input control lines are connected to the gate drive, and the first and second input data lines are connected to the data drive. When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and the simulation device displays an image by a residual image between the display screens. The effect of reliably removing the overlap / blurring phenomenon is achieved.

[ぼやけた画像除去方法]
本実施例1に係る模擬装置の駆動方法は、周期パルス波形を有する第1の制御信号(G)を回路の第1のトランジスター(Q)の第1のゲート極に提供するステップと、周期パルス波形を有する第2の制御信号(G1’)(第2の制御信号(G1’)は、位相が遅延することを除けば、第1の制御信号(G)と同様である)を該回路の第2のトランジスター(Q’)の第2のゲート極に提供するステップと、第1のデータ信号(D)を該回路の第1のトランジスター(Q)のソース極に提供し、第1の制御信号(G)をトリガとして、該回路が該第1のデータ信号(D)を出力駆動電圧ラインに提供するステップと、第2のデータ信号(D1’)を回路の第2のトランジスター(Q’)のソース極に提供し、該第2の制御信号(G1’)をトリガとして、該回路が該第2のデータ信号(D1’)を出力駆動電圧ラインに提供するステップと、前記ステップによる出力駆動電圧を前記画素へ出力し画像表示を行うステップと、黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するステップからなる。
[Blurred image removal method]
The driving method of the simulation apparatus according to the first embodiment includes a step of providing a first control signal (G 1 ) having a periodic pulse waveform to the first gate electrode of the first transistor (Q) of the circuit, Second control signal (G 1 ′ ) having a pulse waveform (second control signal (G 1 ′ ) is the same as first control signal (G 1 ) except that the phase is delayed) To the second gate pole of the second transistor (Q ′) of the circuit, and to provide the first data signal (D 1 ) to the source pole of the first transistor (Q) of the circuit. , Using the first control signal (G 1 ) as a trigger, the circuit provides the first data signal (D 1 ) to the output drive voltage line; and the second data signal (D 1 ′ ) To the source electrode of the second transistor (Q ′) of the second control signal 'As a trigger), the circuit is the second data signal (D 1' G 1 performing the steps of providing a) to output the driving voltage line, an output image displaying an output driving voltage from the step to the pixel When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and the image overlap due to the residual image between the display screens It consists of a step of reliably removing the blurring phenomenon.

[波形分析]
以下に、図4の(a)―(d)に基づいて、実施例1の図3の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
以下の説明において、駆動電圧V、V、Vはコードで示す電圧値とする。
なお、これらの駆動電圧は印加すると瞬間に目標値に達するが、液晶分子は、電圧を印加されるとき、目標の光学レスポンス位置に到達するまでに、若干時間がかかる。これは液晶材料自体の特性によるものである。
普段、液晶の駆動電圧としては交流電圧(AC)を用いるため、制御及び駆動において、位相はプラスとマイナスとの交替変化がある(即ち、駆動パルス電圧VLCの波形は、基準電圧VCOMに関して、プラスとマイナスとの交替変化がある)。
[Waveform analysis]
In the following, based on (a)-(d) of FIG. 4, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq by the simulated driving device shown in FIGS. A relationship between waveform curves such as the backlight control voltage BV and the backlight brightness response BL will be described.
In the following description, drive voltages V 1 , V 2 , and V 3 are voltage values indicated by codes.
Although these driving voltages instantaneously reach the target value when applied, it takes some time for the liquid crystal molecules to reach the target optical response position when the voltage is applied. This is due to the characteristics of the liquid crystal material itself.
Usually, an alternating voltage (AC) is used as the driving voltage of the liquid crystal, and therefore the phase changes alternately between plus and minus in control and driving (that is, the waveform of the driving pulse voltage V LC is related to the reference voltage V COM . , There is an alternating change between plus and minus).

前記波形は、順に時刻A1、A2・・・A7を区切点として繰り返す。
時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1である。
時刻A1から第Nの画面がスタートする。このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持される。この時、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇する。また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は徐々にLq1からLq2までに上昇する。
時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスである。一方、時刻A2から、依然として、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されている。しかし、時刻A2から時刻3及び時刻4にかけて、波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下する。
時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっている。このとき、バックライト制御電圧BVの値はBV0に降下する。また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は徐々にBL1からBL0に降下する。また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらない。
時刻A4から第N+1の画面がスタートする。このとき、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じる。同時に、バックライト制御電圧BVの値はBV1に上昇する。また、時刻A4から、バックライト明度レスポンスBLの値は徐々にBL1までに上昇する。また、時刻A4からA5にかけて、波形液晶総計光学レスポンスの値は徐々にLq3までに上昇する。
時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスである。一方、時刻A5から、依然として、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されている。しかし、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらない。
時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっている。バックライト制御電圧BVの値は時刻6にBV1からBV0に降下するが、この後、時刻7までに変わらない。また、時刻A6からA7にかけて、バックライト明度レスポンスBLの値は徐々にBL1からBL0に降下する。また、時刻A6から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらない。
時刻A7から第N+2の画面がスタートする。該当画面期間に、駆動パルス電圧VLC、バックライト制御電圧BV、バックライト明度レスポンスBL及び液晶総計光学レスポンスLqの波形変化は第N+1の画面期間の時刻A4−A7における各波形変化と同様であるので、その説明を省略する。なお、第N+2の画面後の各画面期間における各波形の変化は前記説明から容易に推知される。
The waveform repeats in order at times A1, A2,... A7.
In the (N−1) th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, the value of the backlight brightness response BL is BL0, and the waveform liquid crystal The value of the total optical response is Lq1.
The Nth screen starts from time A1. At this time, the value of the drive pulse voltage V LC rises to a positive V 2 (code 32) and is maintained by time A2. At this time, the value of the backlight control voltage BV increases to BV1, and the value of the backlight brightness response BL gradually increases to BL1. Also, from time A1 to A2, the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2.
At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive. On the other hand, from time A2, the value of the backlight control voltage BV is still maintained at BV1, and the value of the backlight brightness response BL is maintained at BL1. However, from time A2 to time 3 and time 4, the value of the waveform liquid crystal total optical response gradually decreases from Lq2 to Lq1.
At time A3, the value of the drive pulse voltage VLC is still positive V 1 (code 0). At this time, the value of the backlight control voltage BV drops to BV0. Further, from time A3 to A4, the value of the backlight brightness response BL gradually decreases from BL1 to BL0. Also, from time A3, the value of the waveform liquid crystal total optical response drops and soon becomes Lq1, but then remains unchanged until time 4.
The (N + 1) th screen starts from time A4. At this time, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120) and turns negative. At the same time, the value of the backlight control voltage BV increases to BV1. Further, from time A4, the value of the backlight brightness response BL gradually increases to BL1. Further, from time A4 to A5, the value of the waveform liquid crystal total optical response gradually increases to Lq3.
At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative. On the other hand, from time A5, the value of the backlight control voltage BV is still maintained at BV1, and the value of the backlight brightness response BL is maintained at BL1. However, the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7.
At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0). The value of the backlight control voltage BV drops from BV1 to BV0 at time 6, but does not change by time 7 thereafter. Further, from time A6 to A7, the value of the backlight brightness response BL gradually decreases from BL1 to BL0. Also, from time A6, the value of the waveform liquid crystal total optical response drops and soon becomes Lq1, but then remains unchanged until time 7.
The N + 2th screen starts from time A7. During the corresponding screen period, the waveform changes of the drive pulse voltage V LC , the backlight control voltage BV, the backlight brightness response BL, and the liquid crystal total optical response Lq are the same as the waveform changes at time A4 to A7 in the (N + 1) th screen period. Therefore, the description is omitted. Note that the change of each waveform in each screen period after the (N + 2) th screen is easily inferred from the above description.

図4の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間での黒画面挿入と同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。 A broken line in FIG. 4A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between times is (code 0), black line scanning is performed on the display panel during the corresponding period, and the same effect as the conventional black screen insertion between screens is obtained. can get. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. Thereby, the screen overlap / blurring phenomenon due to the residual image between the screens is surely removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.

以下に、図1、図5の(a)、(b)乃至図6の(a)―(d)に基づいて本発明の第2の実施例を説明する。
図1は本発明の実施例2に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図5の(a)は本発明の実施例1に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図6の(b)は本発明の実施例2に係る液晶表示器の模擬駆動装置を示す図である。
図6の(a)―(d)は図5の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
Hereinafter, a second embodiment of the present invention will be described based on FIGS. 1 and 5 (a) and (b) to FIGS.
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 2 of the present invention.
FIG. 5A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines and a simulated drive circuit including a plurality of data drives and a plurality of gate drives according to the first embodiment of the present invention. is there.
FIG. 6B is a diagram showing a simulated driving apparatus for a liquid crystal display according to Embodiment 2 of the present invention.
FIGS. 6A to 6D show the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response by the simulated drive device shown in FIGS. 5A and 5B. It is a figure which shows the relationship between the waveform curves of BL.

[ぼやけた画像除去装置]
図5の(a)及び(b)に示すように、液晶表示器の加速駆動装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(G1’)と、第1の入力データライン(D)と、第2の入力データライン(D1’)と、第3の入力データライン(D’)と、第4の入力データライン(D)と、第5の入力データライン(D)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、第3のトランジスター(Q3)と、第4のトランジスター(Q4)と、出力駆動電圧ラインと、第1のトランジスター(Q)(第1の入力制御ライン(G)と接続する第1のゲート極と、第1の入力データライン(D)と接続する第1のソース極と、出力駆動電圧ライン、第1のコンデンサ(C)及び第2のトランジスター(Q’)のドレイン極と接続する第1のドレイン極とを有する)と、第2のトランジスター(Q’)(第2の入力制御ライン(G1’)と接続する第2のゲート極と、第2の入力データライン(D1’)と接続する第2のソース極と、第1のトランジスターのドレイン、第2のコンデンサ(CLC)及び出力駆動電圧ラインと接続する第2のドレイン極とを有する)からなる。ここで、第1のコンデンサ、第2のコンデンサはそれぞれ、接地する保持コンデンサ、液晶同等コンデンサである。また、出力駆動電圧ラインは模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、模擬装置は、明度の制御・調整が可能なバックライトユニット及びバックライト電圧入力制御ラインを有する。
[Blurred image removal device]
As shown in FIGS. 5A and 5B, the acceleration driving device of the liquid crystal display includes a first input control line (G 1 ), a second input control line (G 1 ′ ), and 1 of the input data lines (D 1), 'and the third input data lines (D second input data lines (D 1)' and), and the fourth input data lines (D), fifth Input data line (D S ), first capacitor (C S ), second capacitor (C LC ), third transistor (Q 3), fourth transistor (Q 4), and output drive voltage A first gate electrode connected to the first transistor (Q) (first input control line (G 1 )) and a first source electrode connected to the first input data line (D 1 ); , Output drive voltage line, first capacitor (C S ) and second transistor (Q ′) ), A second gate electrode connected to the second transistor (Q ′) (second input control line (G 1 ′ )), and a second gate electrode connected to the second input control line (G 1 ′ ); A second source electrode connected to the input data line (D 1 ′ ), and a second drain electrode connected to the drain of the first transistor, the second capacitor (C LC ), and the output drive voltage line. ). Here, the first capacitor and the second capacitor are a holding capacitor to be grounded and a liquid crystal equivalent capacitor, respectively. The output drive voltage line is used to output a simulated drive voltage to the pixels of the LCD panel. Further, the simulation apparatus has a backlight unit and a backlight voltage input control line that can control and adjust the brightness.

該駆動装置は、(1)第1と第2の入力制御ライン(G1、G1’)がゲートドライブと接続、第1と第2の入力データライン(D1、D1’)がそれぞれ両並列/切り替えのトランジスター即ち第3と第4のトランジスター(Q3、Q4)のドレイン極と接続、該両並列/切り替えのトランジスターのソース極がデータドライブと接続、そのゲート極がそれぞれと第3と第4の入力データライン(D’、D)と接続することと、(2)第1の制御信号(G)の周期パルス波形と第2の制御信号(G1’)の周期パルス波形との時間差がn個パルスによるn本の走査ラインの時間差と等し、調整可能であることと、(3)黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されることを特徴とする。 The driving device has (1) first and second input control lines (G 1 , G 1 ′ ) connected to a gate drive, and first and second input data lines (D 1 , D 1 ′ ), respectively. The parallel / switching transistors, ie, the drain electrodes of the third and fourth transistors (Q3, Q4) are connected to each other, the source electrodes of the both parallel / switching transistors are connected to the data drive, and the gate electrodes are connected to the third and fourth transistors, respectively. Connecting to the fourth input data line (D ′, D), (2) the periodic pulse waveform of the first control signal (G 1 ) and the periodic pulse waveform of the second control signal (G 1 ) Is equal to the time difference of n scanning lines due to n pulses and can be adjusted, and (3) when the brightness of the backlight is adjusted to the minimum value with the control voltage during the scanning period of the black line, The liquid crystal total optical response during the period is the best. It is adjusted to a small value, and image overlap / blurring phenomenon due to residual images between display screens is surely removed.

[ぼやけた画像除去方法]
本実施例2に係る液晶表示器の模擬駆動装置の駆動方法は、周期パルス波形を有する第1の制御信号(G)を第1のトランジスターのゲート極に提供するステップと、周期パルス波形を有する第2の制御信号(G1’)(第2の制御信号(G1’)は、位相が遅延することを除けば、第1の制御信号(G)と同様である)を第2のトランジスターのゲート極に提供するステップと、第5のデータ信号(D)を並列の第3及び第4のトランジスター(Q3,Q4)のソース極に提供するステップと、第3のデータ信号(D’)を第3のトランジスター(Q3)のゲート極に提供し、第3のトランジスター(Q3)のドレイン極によるパルス電圧を第1のデータ信号(D)として第1のトランジスター(Q1)のソース極に提供し、第1の制御信号(G)をトリガとして第1のトランジスター(Q1)が作動するとき該回路が該第1のデータ信号(D)を出力駆動電圧ラインに提供するステップと、第4のデータ信号(D)を第4トランジスター(Q4)のゲート極に提供し、第4のトランジスター(Q4)のドレイン極によるパルス電圧を第2のデータ信号(D1’)として第2のトランジスター(Q’)のソース極に提供し、第2の制御信号(G1’)をトリガとして第2のトランジスター(Q’)が作動するとき該回路が該第2のデータ信号(D1’)を出力駆動電圧ラインに提供するステップと、前記各ステップによる出力駆動電圧を前記画素へ出力し画像表示を行うステップと、黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されるステップとからなる。
[Blurred image removal method]
The method for driving the liquid crystal display simulation driving apparatus according to the second embodiment provides a step of providing a first control signal (G 1 ) having a periodic pulse waveform to the gate electrode of the first transistor, and a periodic pulse waveform. The second control signal (G 1 ′ ) (the second control signal (G 1 ′ ) is the same as the first control signal (G 1 ) except that the phase is delayed). Providing a fifth data signal (D S ) to the source electrodes of the third and fourth transistors (Q3, Q4) in parallel, and providing a third data signal ( D ′) is provided to the gate electrode of the third transistor (Q3), and the pulse voltage generated by the drain electrode of the third transistor (Q3) is used as the first data signal (D 1 ) of the first transistor (Q1). To the source pole, A step of the circuit provides the first data signal (D 1) to the output drive voltage line when the first transistor (Q1) is activated first control signal (G 1) as a trigger, a fourth data The signal (D) is provided to the gate electrode of the fourth transistor (Q4), and the pulse voltage generated by the drain electrode of the fourth transistor (Q4) is used as the second data signal (D 1 ′ ) as the second transistor (Q ′). ) And the second data signal (D 1 ′ ) is output when the second transistor (Q ′) is activated by using the second control signal (G 1 ′ ) as a trigger. A step of providing to the voltage line, a step of outputting the output drive voltage of each step to the pixel to display an image, and a time when the backlight brightness is adjusted to the minimum value by the control voltage during the scanning period of the black line LCD total optical responses are adjusted to the minimum value in the period, and a step of image overlap blurring phenomenon by the residual images between the display screen together can be reliably removed.

[波形分析]
以下に、図6の(a)―(d)に基づいて、実施例2の図5の(a)、(b)に示す模擬装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
本実施例2では、波形の変化過程は、実施例1のそれと同様で、実施例1の[波形分析]を参照すると分かるため、その説明を省略する。
図6の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間に黒画面を挿入するということと同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。
本実施例2では、説明の便宜のため、模擬装置から出力される液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形は、実施例1のそれと同様なものとするが、実際は、ニーズに応じて、異なる波形を用いても良い。
[Waveform analysis]
Below, based on (a)-(d) of FIG. 6, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the back by the simulation apparatus shown in FIGS. A relationship between waveform curves such as the write control voltage BV and the backlight brightness response BL will be described.
In the second embodiment, the waveform changing process is the same as that in the first embodiment, and can be understood by referring to [Waveform analysis] in the first embodiment.
The broken line in FIG. 6A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between the times is (code 0), the black line scan is performed on the display panel in the corresponding period, and the black screen is inserted between the conventional screens. Effects can be obtained. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. Thereby, the screen overlap / blurring phenomenon due to the residual image between the screens is surely removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.
In the second embodiment, for convenience of explanation, waveforms such as the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL output from the simulation apparatus are as in the first embodiment. However, in practice, different waveforms may be used according to needs.

以下に、図1、図7の(a)、(b)及び図8の(a)―(d)に基づいて本発明の第3の実施例を説明する。
図1は本発明の実施例3に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図7の(a)は本発明の実施例3に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図7の(b)は本発明の実施例3に係る液晶表示器の模擬駆動装置を示す図である。
図8の(a)―(d)は図7の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
Hereinafter, a third embodiment of the present invention will be described based on FIGS. 1 and 7A and 7B and FIGS. 8A to 8D.
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 3 of the present invention.
FIG. 7A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines, and a simulated driving circuit including a plurality of data drives and a plurality of gate drives according to the third embodiment of the present invention. is there.
FIG. 7B is a diagram showing a simulated driving apparatus for a liquid crystal display according to Embodiment 3 of the present invention.
8A to 8D show the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response by the simulated drive device shown in FIGS. 7A and 7B. It is a figure showing the relation between the waveform curves of BL.

[ぼやけた画像除去装置]
図7の(a)及び(b)に示すように、液晶表示器の加速駆動装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(G1’)と、第1の入力データライン(D)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、出力駆動電圧ラインと、第1のトランジスター(Q)(第1の入力制御ライン(G)と接続する第1のゲート極と、第1の入力データライン(D)と接続する第1のソース極と、出力駆動電圧ライン、第1のコンデンサ(C)及び第2のトランジスター(Q’)の第2のドレイン極と接続する第1のドレイン極とを有する)と、第2のトランジスター(Q’)(第2の入力制御ライン(G1’)と接続する第2のゲート極と、接地する第2のソース極と、第1のトランジスターのドレイン極、第2のコンデンサ(CLC)及び出力駆動電圧ラインと接続する第2のドレイン極とを有する)からなる。ここで、第1のコンデンサ、第2のコンデンサはそれぞれ、接地する保持コンデンサ、液晶同等コンデンサである。また、出力駆動電圧ラインは画像表示のために模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、模擬装置は、明度の制御・調整が可能なバックライトユニット及びバックライト入力電圧制御ラインを有する。
[Blurred image removal device]
As shown in FIGS. 7A and 7B, the acceleration driving device of the liquid crystal display includes a first input control line (G 1 ), a second input control line (G 1 ′ ), 1 input data line (D), first capacitor (C S ), second capacitor (C LC ), output drive voltage line, first transistor (Q) (first input control line) A first gate electrode connected to (G 1 ), a first source electrode connected to the first input data line (D 1 ), an output drive voltage line, a first capacitor (C S ), and a second capacitor 'and having a first drain electrode connected to the second drain electrode of the) second transistor (Q transistor (Q)' of the connecting and) (second input control lines (G 1 ') Two gate electrodes, a second source electrode grounded, and a drain of the first transistor. Down electrode, and a second capacitor and a (C LC) and the second drain electrode to be connected to the output drive voltage line). Here, the first capacitor and the second capacitor are a holding capacitor to be grounded and a liquid crystal equivalent capacitor, respectively. The output drive voltage line is used to output a simulation drive voltage to the pixels of the LCD panel for image display. Moreover, the simulation apparatus has a backlight unit and a backlight input voltage control line that can control and adjust the brightness.

該駆動装置は、(1)第1と第2の入力制御ラインがゲート極ドライブと、第1の入力データラインがデータドライブと接続することと、(2)第1の制御信号の周期パルス波形と第2の制御信号の周期パルス波形との時間差がn個パルスによるn本の走査ラインの時間差と等しく、調整可能であることと、黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されることを特徴とする。   The driving device includes: (1) the first and second input control lines are connected to the gate electrode drive and the first input data line is connected to the data drive; and (2) a periodic pulse waveform of the first control signal. And the time difference between the periodic pulse waveform of the second control signal is equal to the time difference of n scanning lines by n pulses and can be adjusted, and the brightness of the backlight is minimized by the control voltage during the black line scanning period. When adjusted to a value, the total liquid crystal optical response in the period is adjusted to a minimum value, and image overlap / blurring phenomenon due to residual images between display screens is reliably removed.

[ぼやけた画像除去方法]
本実施例3に係る模擬駆動装置の駆動方法は、周期パルス波形を有する第1の制御信号(G)を第1のトランジスター(Q)の第1のゲート極に提供するステップと、周期パルス波形を有する第2の制御信号(G1’)(第2の制御信号(G1’)は、位相が遅延することを除けば、第1の制御信号(G)と同様である)を第2のトランジスター(Q’)の第2のゲート極に提供するステップと、第1のデータ信号(D)を該回路の第1のトランジスター(Q)のソース極に提供し、該第1の制御信号(G)をトリガとして、該回路が該第1のデータ信号(D)を出力駆動電圧ラインに提供するステップと、該第2の制御信号(G1’)をトリガとして、該回路が接地電位(code 0)を出力駆動電圧ラインに提供するステップと、前記ステップによる出力駆動電圧を前記画素へ出力し画像表示を行うステップと、黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するステップとからなる。
[Blurred image removal method]
The driving method of the simulated driving apparatus according to the third embodiment includes a step of providing a first control signal (G 1 ) having a periodic pulse waveform to the first gate electrode of the first transistor (Q), and a periodic pulse. A second control signal (G 1 ′ ) having a waveform (the second control signal (G 1 ′ ) is the same as the first control signal (G 1 ) except that the phase is delayed). Providing a second gate pole of the second transistor (Q ′), providing a first data signal (D 1 ) to a source pole of the first transistor (Q) of the circuit; The control signal (G 1 ) as a trigger, the circuit providing the first data signal (D 1 ) to the output drive voltage line, and the second control signal (G 1 ′ ) as a trigger, The circuit provides a ground potential (code 0) to the output drive voltage line. And outputting the output drive voltage in the step to the pixel to display an image, and adjusting the backlight brightness to the minimum value with the control voltage during the black line scanning period, The response is adjusted to the minimum value, and the image overlap / blurring phenomenon due to the residual image between the display screens is surely removed.

[波形分析]
以下に、図8の(a)―(d)に基づいて、実施例3の図7の(a)、(b)に示す模擬装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
本実施例3では、波形の変化過程は、実施例1のそれと同様で、実施例1の[波形分析]を参照すると分かるため、その説明を省略する。
図8の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間での黒画面挿入と同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやける現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。
本実施例3では、説明の便宜のため、模擬装置から出力される液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形は、実施例1のそれと同様なものとするが、実際は、ニーズに応じて、異なる波形を用いても良い。
[Waveform analysis]
Below, based on (a)-(d) of FIG. 8, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the back by the simulation apparatus shown in FIGS. A relationship between waveform curves such as the write control voltage BV and the backlight brightness response BL will be described.
In the third embodiment, the waveform changing process is the same as that in the first embodiment, and can be understood by referring to [Waveform analysis] in the first embodiment.
A broken line in FIG. 8A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between times is (code 0), black line scanning is performed on the display panel during the corresponding period, and the same effect as the conventional black screen insertion between screens is obtained. can get. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. As a result, the phenomenon of screen overlap and blurring due to residual images between the screens can be reliably removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.
In the third embodiment, for convenience of explanation, waveforms such as the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL output from the simulation apparatus are shown in the first embodiment. However, in practice, different waveforms may be used according to needs.

以下に、図1、図9の(a)、(b)及び図10の(a)―(d)に基づいて本発明の第4の実施例を説明する。
図1は本発明の実施例4に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図9の(a)は本発明の実施例4に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図9の(b)は本発明の実施例4に係る液晶表示器の模擬駆動装置を示す図である。
図10の(a)―(d)は図9の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
Hereinafter, a fourth embodiment of the present invention will be described with reference to FIGS. 1 and 9A and 9B and FIGS. 10A to 10D.
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 4 of the present invention.
FIG. 9A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines and a simulated drive circuit including a plurality of data drives and a plurality of gate drives according to the fourth embodiment of the present invention. is there.
FIG. 9B shows a simulated driving apparatus for a liquid crystal display according to Embodiment 4 of the present invention.
FIGS. 10A to 10D show the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response by the simulated drive device shown in FIGS. 9A and 9B. It is a figure which shows the relationship between the waveform curves of BL.

[ぼやけた画像除去装置]
図9の(a)及び(b)に示すように、液晶表示器の加速駆動装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(G)と、第1の入力データライン(D)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、出力駆動電圧ラインと、第1のトランジスター(Q1)(第1の入力制御ライン(G)又は第2の入力制御ライン(G)と接続するゲート極と、第1の入力データライン(D)と接続するソース極と、出力駆動電圧ライン及び並列の二つのコンデンサ(C、CLC)と接続するドレイン極とを有する)とからなる。ここで、第1のコンデンサ、第2のコンデンサはそれぞれ接地する。また、出力駆動電圧ラインは、画像表示のために模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、模擬装置は、明度の制御・調整が可能なバックライトユニット及びバックライト入力電圧制御ラインを有する。
該駆動装置は、(1)入力データラインがデータドライブと接続し、入力制御ラインがゲートドライブと接続し、前記ゲートドライブが出力有効化(OE: output enable)入力ライン及び初期水平パルス(STH: start pulse horizontal)入力ラインを有し、これらの入力ラインを介して関連する信号を受信して入力制御ラインの同期制御パルス電圧、(G、G)を生成すると共に第1及び第2の入力制御ラインを介してトランジスターのゲート極に提供し、該当制御による駆動パルス電圧VLCにより同時に表示画面においてその間にm本の走査ラインを隔てる2本の同期走査ラインが生成し画像表示が行われることと、(2)黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されることを特徴とする。
[Blurred image removal device]
As shown in FIGS. 9A and 9B, the acceleration driving device of the liquid crystal display includes a first input control line (G 1 ), a second input control line (G m ), and a first input control line (G m ). Input data line (D 1 ), first capacitor (C S ), second capacitor (C LC ), output drive voltage line, and first transistor (Q 1) (first input control line) (G 1 ) or a gate electrode connected to the second input control line (G m ), a source electrode connected to the first input data line (D 1 ), an output drive voltage line and two capacitors in parallel ( C S , C LC ) and a drain electrode connected to each other. Here, each of the first capacitor and the second capacitor is grounded. The output drive voltage line is used to output a simulation drive voltage to the pixels of the LCD panel for image display. Moreover, the simulation apparatus has a backlight unit and a backlight input voltage control line that can control and adjust the brightness.
The driving device includes: (1) an input data line is connected to a data drive, an input control line is connected to a gate drive, and the gate drive is an output enable (OE) input line and an initial horizontal pulse (STH: start pulse horizontal) and receiving relevant signals via these input lines to generate synchronous control pulse voltages (G 1 , G m ) for the input control lines and the first and second Provided to the gate electrode of the transistor through the input control line, and at the same time, two synchronous scanning lines separating the m scanning lines are generated on the display screen by the drive pulse voltage V LC by the corresponding control, and the image display is performed. (2) When the backlight brightness is adjusted to the minimum value with the control voltage during the black line scanning period, the total liquid crystal optical response during the period is It is adjusted to the minimum value, and image overlap / blurring phenomenon due to residual images between display screens is reliably removed.

[ぼやけた画像除去方法]
本実施例4に係る液晶表示器の加速駆動装置の駆動方法は、周期パルス波形を有するデータ信号(D)を第1のトランジスター(Q1)のソース極に提供するステップと、OE及びSTH制御信号をゲートドライブに提供することで該ゲートドライブにより同期制御信号(G、G)を生成すると共に第1及び第2の入力制御ラインを介してトランジスター(Q1)のゲート極に提供するステップと、同期制御信号(G、G)をトリガとして、該回路がデータ信号を出力駆動電圧ラインに提供するステップと、前記ステップによる出力駆動電圧を画素へ出力し画像表示を行うステップと、黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去することを特徴とする。
[Blurred image removal method]
The driving method of the acceleration driving device of the liquid crystal display according to the fourth embodiment includes a step of providing a data signal (D 1 ) having a periodic pulse waveform to the source electrode of the first transistor (Q1), and OE and STH control. Providing a signal to the gate drive to generate a synchronization control signal (G 1 , G m ) by the gate drive and providing it to the gate electrode of the transistor (Q1) via the first and second input control lines; And, using the synchronization control signals (G 1 , G m ) as a trigger, the circuit provides a data signal to the output drive voltage line, and outputs the output drive voltage from the step to the pixel to display an image; When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response during that period is the minimum value. The image overlap / blurring phenomenon due to the residual image between the display screens is surely removed.

[波形分析]
以下に、図10の(a)―(d)に基づいて、実施例4の図9の(a)、(b)に示す模擬装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
本実施例4では、波形の変化過程は、実施例1のそれと同様で、実施例1の[波形分析]を参照すると分かるため、その説明を省略する。
図10の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間での黒画面挿入と同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。
[Waveform analysis]
Hereinafter, based on (a) to (d) of FIG. 10, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the back by the simulation apparatus shown in FIGS. A relationship between waveform curves such as the write control voltage BV and the backlight brightness response BL will be described.
In the fourth embodiment, the waveform changing process is the same as that in the first embodiment, and can be understood by referring to [Waveform analysis] in the first embodiment, so that the description thereof is omitted.
The broken line in FIG. 10A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between times is (code 0), black line scanning is performed on the display panel during the corresponding period, and the same effect as the conventional black screen insertion between screens is obtained. can get. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. Thereby, the screen overlap / blurring phenomenon due to the residual image between the screens is surely removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.

本実施例4では、説明の便宜のため、模擬装置から出力される液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形は、実施例1のそれと同様なものとするが、実際は、ニーズに応じて、異なる波形を用いても良い。 In the fourth embodiment, for convenience of explanation, waveforms such as the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL output from the simulation apparatus are shown in the first embodiment. However, in practice, different waveforms may be used according to needs.

以下に、図1、図11の(a)、(b)乃至図12の(a)―(d)に基づいて本発明の第5の実施例を説明する。
なお、本実施例5及び実施例6の装置についての説明は何れも、図11の(a)、(b)を用いて行う。これにより、同様な装置にて異なる制御方法を用いると表示画面において異なる表示効果が得られるということを説明するためである。
図1は本発明の実施例5に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図11の(a)は本発明の実施例5に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図11の(b)は本発明の実施例5に係る液晶表示器の模擬駆動装置を示す図である。
図12(a)―(d)は図11の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
Hereinafter, a fifth embodiment of the present invention will be described with reference to FIGS. 1 and 11 (a) and (b) to FIGS. 12 (a) to (d).
In addition, description about the apparatus of the present Example 5 and Example 6 is performed using (a) and (b) of FIG. This is to explain that different display effects can be obtained on the display screen when different control methods are used in the same apparatus.
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 5 of the present invention.
FIG. 11A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines and a simulated drive circuit including a plurality of data drives and a plurality of gate drives according to the fifth embodiment of the present invention. is there.
FIG. 11B is a diagram showing a simulated driving apparatus for a liquid crystal display according to Embodiment 5 of the present invention.
FIGS. 12A to 12D show the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL by the simulated drive device shown in FIGS. 11A and 11B. It is a figure which shows the relationship between these waveform curves.

[ぼやけた画像除去装置]
図11の(a)及び(b)に示すように、液晶表示器の加速駆動装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(Gm+1)と、第3の入力制御ライン(G2m+1)と、第1の入力データライン(D)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、出力駆動電圧ラインと、第1のトランジスター(Q1)(第1の入力制御ライン、第2の入力制御ライン又は第3の入力制御ラインと接続するゲート極と、第1の入力データライン(D)と接続するソース極と、出力駆動電圧ライン及び並列の二つのコンデンサ(C、CLC)と接続するドレイン極とを有する)とからなる。第1のコンデンサ、第2のコンデンサはそれぞれ、接地する保持コンデンサ、液晶同等コンデンサである。また、出力駆動電圧ラインは画像表示のため模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、駆動装置は、明度の制御・調整が可能なバックライトユニット及びバックライト入力電圧制御ラインを有する。
[Blurred image removal device]
As shown in FIGS. 11A and 11B, the acceleration driving device of the liquid crystal display includes a first input control line (G 1 ), a second input control line (G m + 1 ), and a third input control line (G m + 1 ). Input control line (G 2m + 1 ), first input data line (D 1 ), first capacitor (C S ), second capacitor (C LC ), output drive voltage line, Transistor (Q1) (a gate electrode connected to the first input control line, the second input control line or the third input control line), a source electrode connected to the first input data line (D 1 ), An output drive voltage line and two capacitors in parallel (having a drain electrode connected to C S and C LC ). The first capacitor and the second capacitor are a holding capacitor to be grounded and a liquid crystal equivalent capacitor, respectively. The output drive voltage line is used to output a simulation drive voltage to the pixels of the LCD panel for image display. Further, the driving device has a backlight unit and a backlight input voltage control line capable of controlling and adjusting the brightness.

更に、該駆動装置は、(1)入力データラインがデータドライブと接続、入力制御ラインがゲートドライブと接続し、ゲートドライブが第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインを有し、これらの入力ラインを介して関連な信号を受信し、即ち、ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力として同期の2セットの制御パルス電圧を生成し(即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットのうち2セットを選出する)、該当第1、第2又は第3の入力制御ラインを介して生成の二つのセット((I)と(III)、(I)と(II)又は(II)と(III))を順にかつ繰り返して該当トランジスターのゲート極に提供し、該当制御による駆動パルス電圧VLCで画像を駆動し、表示画面においてその間にm本の走査ラインを隔てる2本の同期走査ラインを繰り返して生成し画像表示を行うことと、(2)黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されることを特徴とする。 The driving apparatus further includes: (1) an input data line connected to the data drive; an input control line connected to the gate drive; the gate drive connected to the first, second and third output enable (OE) input lines; Has initial horizontal pulse (STH) input lines and receives relevant signals via these input lines, ie synchronized as output of gate drive by control of output enable (OE) signal input to gate drive (I) (G 1 , G m ), (II) (G m + 1 , G 2m ) and (III) (G 2m + 1 , G 3m ) Two sets of pulse voltage sets are selected), and two sets ((I) and (III), (I) and (II) or generated through the corresponding first, second or third input control line) or (II) and (III)) in order and repeatedly Provided to the gate electrode of this transistor, drives an image with a drive pulse voltage V LC by corresponding control, and repeatedly generates two synchronous scan lines separating m scan lines between them on the display screen to display an image (2) When the brightness of the backlight unit is adjusted to the minimum value by the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and the residual image between the display screens depends on the residual image. The image overlap / blurring phenomenon is reliably removed.

[ぼやけた画像除去方法]
本実施例5に係る模擬装置の駆動方法は、(1)周期パルス波形を有するデータ信号(D)をトランジスター(Q1)のソース極に提供するステップと、OE及びSTH制御信号を該ゲートドライブの第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインに出力し、これらの入力ラインを介して関連な信号を受信し、即ち、ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力端にて同期の2セットの制御パルス電圧を生成し(即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットのうち2セットを選出する)、該当第1、第2又は第3の制御ラインを介して生成の2セット((I)と(III)、(I)と(II)又は(II)と(III))を順にかつ繰り返して該当トランジスターのゲート極(Q1)に提供し、2セット((I)と(III)、(I)と(II)又は(II)と(III))の同期制御信号をトリガとして、該回路がデータ信号を出力駆動電圧ラインに提供し、前記ステップによる出力駆動電圧を画素へ出力することにより同時に表示画面においてその間に2m本の走査ラインを隔てる2本の同期走査ラインを繰り返して生成し画像表示を行うステップと、(2)黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去することを特徴とする。
[Blurred image removal method]
In the driving method of the simulation apparatus according to the fifth embodiment, (1) a step of providing a data signal (D 1 ) having a periodic pulse waveform to the source electrode of the transistor (Q1), and OE and STH control signals are supplied to the gate drive. Output to the first, second and third output enable (OE) input lines and initial horizontal pulse (STH) input lines, and receive related signals via these input lines, ie to the gate drive. Two sets of synchronous control pulse voltages are generated at the output terminal of the gate drive under the control of the input output enable (OE) signal (ie, (I) (G 1 , G m ) and (II) (G m + 1 , G 2m ) and (III) (G 2m + 1 , G 3m ) are selected via the first, second or third control line. 2 sets ((I) and (III) (I) and (II) or (II) and (III)) are sequentially and repeatedly provided to the gate electrode (Q1) of the corresponding transistor, and two sets ((I) and (III), (I) and (II) are provided. ) Or (II) and (III)) as a trigger, the circuit provides a data signal to the output drive voltage line, and outputs the output drive voltage according to the above steps to the pixels at the same time on the display screen. (2) when the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line; The liquid crystal total optical response in the period is adjusted to the minimum value, and the image overlap / blurring phenomenon due to the residual images between the display screens is removed.

[波形分析]
以下に、図12の(a)―(d)に基づいて、実施例5の図11の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
普段、液晶の駆動電圧としては交流電圧(AC)を用いるため、制御及び駆動において位相ではプラスとマイナスとの交替変化がある(即ち、駆動パルス電圧VLCの波形は、基準電圧VCOMラインに関して、プラスとマイナスとの交替変化がある)。
[Waveform analysis]
Below, based on (a)-(d) of FIG. 12, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq by the simulated driving device shown in FIGS. 11 (a) and 11 (b) of Example 5, A relationship between waveform curves such as the backlight control voltage BV and the backlight brightness response BL will be described.
Usually, an alternating voltage (AC) is used as the driving voltage of the liquid crystal, so that there is an alternating change in the phase in control and driving (that is, the waveform of the driving pulse voltage V LC is related to the reference voltage V COM line). , There is an alternating change between plus and minus).

前記波形は、順に時刻A1、A2・・・A7を区切点として繰り返す。
時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1である。
時刻A1から第Nの画面がスタートする。このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持される。この時、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇する。また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は徐々にLq1からLq2までに上昇する。
時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスである。一方、時刻A2から、依然として、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されている。しかし、時刻A2から時刻3及び時刻4にかけて、波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下する。
時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっている。このとき、バックライト制御電圧BVの値はBV0に降下する。また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は徐々にBL1からBL0に降下する。また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらない。
時刻A4に、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じる。同時に、バックライト制御電圧BVの値はBV1に上昇する。また、時刻A4から、バックライト明度レスポンスBLの値は徐々にBL1までに上昇する。また、時刻A4からA5にかけて、波形液晶総計光学レスポンスの値は徐々にLq3までに上昇する。
時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスである。一方、時刻A5から、依然として、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されている。しかし、波形液晶総計光学レスポンスの値は、時刻A5から時刻A6にかけて徐々に降下し、時刻A6から間もなくLq1になるが、それから時刻A7までそのまま変わらない。
時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっている。バックライト制御電圧BVの値は時刻A6にBV1からBV0に降下するが、この後、時刻A7までに変わらない。また、時刻A6からA7にかけて、バックライト明度レスポンスBLの値は徐々にBL1からBL0に降下する。また、時刻A6から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻A7までそのまま変わらない。
時刻A7から第N+2の画面がスタートする。該当画面期間に、駆動パルス電圧VLC、バックライト制御電圧BV、バックライト明度レスポンスBL及び液晶総計光学レスポンスLqの波形変化は第N+1の画面期間の時刻A4−A7における各波形変化と同様であるので、その説明を省略する。なお、第N+2の画面後の各画面期間における各波形の変化は前記説明から容易に推知される。
The waveform repeats in order at times A1, A2,... A7.
In the (N−1) th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, the value of the backlight brightness response BL is BL0, and the waveform liquid crystal The value of the total optical response is Lq1.
The Nth screen starts from time A1. At this time, the value of the drive pulse voltage V LC rises to a positive V 2 (code 32) and is maintained by time A2. At this time, the value of the backlight control voltage BV increases to BV1, and the value of the backlight brightness response BL gradually increases to BL1. Also, from time A1 to A2, the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2.
At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive. On the other hand, from time A2, the value of the backlight control voltage BV is still maintained at BV1, and the value of the backlight brightness response BL is maintained at BL1. However, from time A2 to time 3 and time 4, the value of the waveform liquid crystal total optical response gradually decreases from Lq2 to Lq1.
At time A3, the value of the drive pulse voltage VLC is still positive V 1 (code 0). At this time, the value of the backlight control voltage BV drops to BV0. Further, from time A3 to A4, the value of the backlight brightness response BL gradually decreases from BL1 to BL0. Also, from time A3, the value of the waveform liquid crystal total optical response drops and soon becomes Lq1, but then remains unchanged until time 4.
At time A4, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120) and turns negative. At the same time, the value of the backlight control voltage BV increases to BV1. Further, from time A4, the value of the backlight brightness response BL gradually increases to BL1. Further, from time A4 to A5, the value of the waveform liquid crystal total optical response gradually increases to Lq3.
At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative. On the other hand, from time A5, the value of the backlight control voltage BV is still maintained at BV1, and the value of the backlight brightness response BL is maintained at BL1. However, the waveform liquid crystal total optical response value gradually decreases from time A5 to time A6 and soon becomes Lq1 from time A6, but does not change until time A7.
At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0). The value of the backlight control voltage BV drops from BV1 to BV0 at time A6, but does not change by time A7 thereafter. Further, from time A6 to A7, the value of the backlight brightness response BL gradually decreases from BL1 to BL0. Also, from time A6, the value of the waveform liquid crystal total optical response drops and soon becomes Lq1, but then remains unchanged until time A7.
The N + 2th screen starts from time A7. During the corresponding screen period, the waveform changes of the drive pulse voltage V LC , the backlight control voltage BV, the backlight brightness response BL, and the liquid crystal total optical response Lq are the same as the waveform changes at time A4 to A7 in the (N + 1) th screen period. Therefore, the description is omitted. Note that the change of each waveform in each screen period after the (N + 2) th screen is easily inferred from the above description.

図12の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間での黒画面挿入と同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。
本実施例5では、説明の便宜のため、模擬装置から出力される液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形は、実施例1のそれと同様なものとするが、実際は、ニーズに応じて、異なる波形を用いても良い。
A broken line in FIG. 12A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between times is (code 0), black line scanning is performed on the display panel during the corresponding period, and the same effect as the conventional black screen insertion between screens is obtained. can get. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. Thereby, the screen overlap / blurring phenomenon due to the residual image between the screens is surely removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.
In the fifth embodiment, for convenience of explanation, waveforms such as the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL output from the simulation apparatus are the same as those in the first embodiment. However, in practice, different waveforms may be used according to needs.

以下に、図1、図11の(a)、(b)乃至図13の(a)―(d)に基づいて本発明の第6の実施例を説明する。
なお、本実施例6及び実施例5の装置についての説明は何れも、図11の(a)、(b)を用いて行う。これは、同様な装置にて異なる制御方法を用いると表示画面において異なる表示効果が得られることを説明するためである。
図1は本発明の実施例6に係る液晶表示器パネル及びバックライトユニットの配置構造を示す。
図11の(a)は本発明の実施例5に係る複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる模擬駆動回路を示す図である。
図11の(b)は本発明の実施例6に係る液晶表示器の模擬駆動装置を示す図である。
図13(a)―(d)は図11の(a)、(b)に示す模擬駆動装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図である。
Hereinafter, a sixth embodiment of the present invention will be described based on FIGS. 1 and 11 (a) and 11 (b) to FIGS. 13 (a) to 13 (d).
Note that the description of the apparatuses of the sixth embodiment and the fifth embodiment will be made with reference to FIGS. This is to explain that different display effects can be obtained on the display screen when different control methods are used in the same apparatus.
FIG. 1 shows an arrangement structure of a liquid crystal display panel and a backlight unit according to Embodiment 6 of the present invention.
FIG. 11A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines and a simulated drive circuit including a plurality of data drives and a plurality of gate drives according to the fifth embodiment of the present invention. is there.
FIG. 11B is a diagram showing a simulated driving apparatus for a liquid crystal display according to Embodiment 6 of the present invention.
FIGS. 13A to 13D show the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL by the simulated drive device shown in FIGS. 11A and 11B. It is a figure which shows the relationship between these waveform curves.

[ぼやけた画像除去装置]
図11の(a)及び(b)に示すように、液晶表示器の加速駆動装置は、第1の入力制御ライン(G)と、第2の入力制御ライン(Gm+1)と、第3の入力制御ライン(G2m+1)と、第1の入力データライン(D)と、第1のコンデンサ(C)と、第2のコンデンサ(CLC)と、出力駆動電圧ラインと、第1のトランジスター(Q1)(第1の入力制御ライン、第2の入力制御ライン又は第3の入力制御ラインと接続するゲート極と、第1の入力データライン(D)と接続するソース極と、出力駆動電圧ライン及び並列の二つのコンデンサ(C、CLC)と接続するドレイン極とを有する)とからなる。第1のコンデンサ、第2のコンデンサはそれぞれ、接地する保持コンデンサ、液晶同等コンデンサである。また、出力駆動電圧ラインは画像表示のため模擬用駆動電圧をLCDパネルの画素へ出力するのに用いられる。また、駆動装置は、明度の制御・調整が可能なバックライトユニット及びバックライト入力電圧制御ラインを有する。
[Blurred image removal device]
As shown in FIGS. 11A and 11B, the acceleration driving device of the liquid crystal display includes a first input control line (G 1 ), a second input control line (G m + 1 ), and a third input control line (G m + 1 ). Input control line (G 2m + 1 ), first input data line (D 1 ), first capacitor (C S ), second capacitor (C LC ), output drive voltage line, Transistor (Q1) (a gate electrode connected to the first input control line, the second input control line or the third input control line), a source electrode connected to the first input data line (D 1 ), An output drive voltage line and two capacitors in parallel (having a drain electrode connected to C S and C LC ). The first capacitor and the second capacitor are a holding capacitor to be grounded and a liquid crystal equivalent capacitor, respectively. The output drive voltage line is used to output a simulation drive voltage to the pixels of the LCD panel for image display. Further, the driving device has a backlight unit and a backlight input voltage control line capable of controlling and adjusting the brightness.

更に、該駆動装置は、(1)入力データラインがデータドライブと接続し、入力制御ラインがゲートドライブと接続し、ゲートドライブが第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインを有し、これらの入力ラインを介して関連な信号を受信し、即ち、ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力端にて同期の3セットの制御パルス電圧を生成し(即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットから構成する)、該当第1、第2又は第3の入力制御ラインを介して3セットの制御電圧パルス((I)と(II)及び(III))をトランジスター(Q1)のゲート極に提供することと、(2)3セット((I)と(II)及び(III))の同期制御信号をトリガとして、該回路がデータ信号を出力駆動電圧ラインに提供し、該当制御による駆動パルス電圧VLCで画素を駆動し表示画面において互いにm本の走査ラインを隔てる3本の同期走査ラインを同時に生成し画像表示を行うことと、黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去することを特徴とする。 The driving apparatus further includes (1) an input data line connected to the data drive, an input control line connected to the gate drive, and the gate drive connected to the first, second and third output enable (OE) input lines. And an initial horizontal pulse (STH) input line for receiving an associated signal via these input lines, ie, an output end of the gate drive by controlling an output enable (OE) signal input to the gate drive. Are used to generate three sets of synchronous control pulse voltages (ie, (I) (G 1 , G m ), (II) (G m + 1 , G 2m ), and (III) (G 2m + 1 , G 3m ) Three control pulse voltage sets), three sets of control voltage pulses ((I), (II) and (III)) are connected to the transistor (Q1) via the corresponding first, second or third input control line. ) Providing to the gate pole , (2) a synchronization control signal of three sets ((I) and (II) and (III)) as a trigger, the circuit will provide the data signal to output driving voltage lines, the driving pulse voltage V LC of applicable control Three synchronous scanning lines that drive the pixels and separate m scanning lines from each other on the display screen are simultaneously generated to display an image, and the brightness of the backlight unit is set to the minimum value with the control voltage during the black line scanning period. When the adjustment is performed, the total liquid crystal optical response in the period is adjusted to the minimum value, and the image overlap / blurring phenomenon due to the residual images between the display screens is removed.

[ぼやけた画像除去方法]
本実施例6に係る液晶表示器の模擬装置の駆動方法は、周期パルス波形を有するデータ信号(D)をトランジスター(Q1)のソース極に提供するステップと、OE及びSTH制御信号をゲートドライブの第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインに出力し、これらの入力ラインを介して関連な信号を受信し、即ち、ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力端にて同期の3セットの制御パルス電圧を生成し(即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットから構成する)、該当第1、第2又は第3の出力制御ラインを介して3セットの制御電圧パルス((I)と(II)及び(III))をトランジスター(Q1)のゲート極に提供するステップと、3セットの同期制御信号((I)と(II)及び(III))をトリガとして、該回路がデータ信号を出力駆動電圧ラインに提供するステップと、前記ステップによる出力駆動電圧を画素へ出力することにより同時に表示画面において互いにm本の走査ラインを隔てる3本の同期走査ラインを生成し画像表示を行うステップと、黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するステップとを有することを特徴とする。
[Blurred image removal method]
The driving method of the liquid crystal display simulation device according to the sixth embodiment includes a step of providing a data signal (D 1 ) having a periodic pulse waveform to the source electrode of the transistor (Q1), and gate driving the OE and STH control signals. Output to the first, second and third output enable (OE) input lines and initial horizontal pulse (STH) input lines, and receive related signals via these input lines, ie to the gate drive. Control of the input output enable (OE) signal generates three sets of synchronous control pulse voltages at the output terminal of the gate drive (ie, (I) (G 1 , G m ) and (II) (G m + 1 , G 2m ) and (III) (consisting of three control pulse voltage sets of G 2m + 1 , G 3m ), and three sets of control voltages via the corresponding first, second or third output control line Pulse ((I) and II) and (III)) to the gate electrode of the transistor (Q1) and three sets of synchronous control signals ((I), (II) and (III)) as a trigger, the circuit sends the data signal Providing to the output drive voltage line; and simultaneously outputting the output drive voltage of the step to the pixel to simultaneously generate three synchronous scan lines that separate the m scan lines from each other on the display screen and display an image. When the backlight brightness is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens And removing.

[波形分析]
以下に、図13の(a)―(d)に基づいて、実施例6の図11の(a)、(b)に示す模擬装置による液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形曲線同士の関係を説明する。
本実施例6では、波形の変化過程は、実施例5のそれと同様で、実施例5の[波形分析]を参照すると分かるため、その説明を省略する。
図13の(a)の破線はCRT表示模擬のため駆動を行うときの液晶光学レスポンス特性曲線を示す。該図では各時刻同士間における出力駆動電圧VLCが(code 0)である場合、該当期間に表示パネルにて黒ライン走査を行い、従来の画面同士間での黒画面挿入と同様な効果が得られる。また、本発明では、バックライトユニットの明度は適当に調整可能なものとするため、液晶総計光学レスポンスLqの最小化が可能になる。これにより、画面同士間での残留画像による画面オーバーラップ・ぼやけ現象が確実に除去される。よって、LCD表示器でCRT表示器のパルス型画像表示を模擬するという効果が得られる。これは本発明の従来の技術より最も優れるところである。
[Waveform analysis]
In the following, based on (a)-(d) of FIG. 13, the liquid crystal driving pulse voltage V LC , the liquid crystal total optical response Lq, the back by the simulation apparatus shown in FIGS. A relationship between waveform curves such as the write control voltage BV and the backlight brightness response BL will be described.
In the sixth embodiment, the waveform changing process is the same as that of the fifth embodiment, and can be understood by referring to [Waveform analysis] of the fifth embodiment.
The broken line in FIG. 13A shows a liquid crystal optical response characteristic curve when driving for CRT display simulation. In the figure, when the output drive voltage V LC between times is (code 0), black line scanning is performed on the display panel during the corresponding period, and the same effect as the conventional black screen insertion between screens is obtained. can get. In the present invention, since the brightness of the backlight unit can be adjusted appropriately, the liquid crystal total optical response Lq can be minimized. Thereby, the screen overlap / blurring phenomenon due to the residual image between the screens is surely removed. Therefore, the effect of simulating the pulse type image display of the CRT display with the LCD display can be obtained. This is the most superior to the prior art of the present invention.

本実施例6では、説明の便宜のため、模擬装置から出力される液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBL等の波形は、実施例5のそれと同様なものとするが、実際は、ニーズに応じて、異なる波形を用いても良い。
前記の通り、本発明のCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法及び装置は、従来の液晶表示器の欠点及び制限を確実に克服することができる。黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するという効果が得られる。また、装置の製造コストが低減し、機能が大幅に向上する。従って、本発明の方法及び装置は従来の技術より優れる。よって、本発明は産業上の利用可能性、新規性及び進歩性を有する。
本発明は前記実施例の如く提示されているが、これは本発明を限定するものではなく、当業者は本発明の要旨と範囲内において変形と修正をすることができる。
In the sixth embodiment, for convenience of explanation, waveforms such as the liquid crystal drive pulse voltage V LC , the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL output from the simulation apparatus are as in the fifth embodiment. However, in practice, different waveforms may be used according to needs.
As described above, the method and apparatus for removing the image overlap / blurring phenomenon by the LCD simulating the CRT pulse type image display of the present invention can surely overcome the drawbacks and limitations of the conventional liquid crystal display. When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens The effect of removing is obtained. In addition, the manufacturing cost of the device is reduced, and the function is greatly improved. Thus, the method and apparatus of the present invention is superior to the prior art. Thus, the present invention has industrial applicability, novelty and inventive step.
Although the present invention has been presented as in the above embodiments, this is not intended to limit the present invention, and those skilled in the art can make variations and modifications within the spirit and scope of the present invention.

本発明の実施の形態に係る液晶表示器パネル及びバックライトユニットの構成概要を示す図である。It is a figure which shows the structure outline | summary of the liquid crystal display panel and backlight unit which concern on embodiment of this invention. 本発明の実施の形態に係る装置の各波形曲線同士の関係を示す図であり、(a)、(b)、(c)及び(d)は夫々液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between each waveform curve of the apparatus which concerns on embodiment of this invention, (a), (b), (c) and (d) are liquid crystal drive pulse voltage VLC , and a liquid crystal total optical response, respectively. It is a figure which shows the waveform curve of Lq, the backlight control voltage BV, and the backlight brightness response BL. 本発明の実施例1を示す図であり、(a)は複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる駆動回路を示す図、(b)は液晶表示器の加速駆動装置を示す図である。BRIEF DESCRIPTION OF THE DRAWINGS It is a figure which shows Example 1 of this invention, (a) is a figure which shows the drive circuit which consists of a pixel array which consists of the intersection of several gate lines and a data line, and several data drives and several gate drives, (B) is a figure which shows the acceleration drive apparatus of a liquid crystal display. 本発明の実施例1に係る装置の液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図であり、(a)は液晶駆動パルス電圧VLCの波形曲線、(b)は液晶総計光学レスポンスLqの波形曲線、(c)はバックライト制御電圧BVの波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between the waveform curves of the liquid crystal drive pulse voltage VLC of the apparatus which concerns on Example 1 of this invention, liquid crystal total optical response Lq, backlight control voltage BV, and backlight brightness response BL, (a). The waveform curve of the liquid crystal drive pulse voltage VLC , (b) shows the waveform curve of the liquid crystal total optical response Lq, (c) shows the waveform curve of the backlight control voltage BV, and (d) shows the waveform curve of the backlight brightness response BL. FIG. 本発明の実施例2を示す図であり、(a)は複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる駆動回路を示す図、(b)は液晶表示器の加速駆動装置を示す図である。It is a diagram showing a second embodiment of the present invention, (a) is a diagram showing a pixel array composed of intersections of a plurality of gate lines and data lines, and a drive circuit composed of a plurality of data drives and a plurality of gate drives. (B) is a figure which shows the acceleration drive apparatus of a liquid crystal display. 本発明の実施例2に係る装置の液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図であり、(a)は液晶駆動パルス電圧VLC波形曲線、(b)は液晶総計光学レスポンスLq波形曲線、(c)はバックライト制御電圧BV波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between the waveform curves of the liquid crystal drive pulse voltage VLC of the apparatus which concerns on Example 2 of this invention, the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL, (a). FIG. 4B is a graph showing a liquid crystal driving pulse voltage VLC waveform curve, FIG. 5B is a liquid crystal total optical response Lq waveform curve, FIG. 5C is a backlight control voltage BV waveform curve, and FIG. . 本発明の実施例3を示す図であり、(a)は複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる駆動回路を示す図、(b)は液晶表示器の加速駆動装置を示す図である。It is a figure showing Example 3 of the present invention, (a) is a diagram showing a pixel array consisting of intersections of a plurality of gate lines and data lines, and a drive circuit consisting of a plurality of data drives and a plurality of gate drives, (B) is a figure which shows the acceleration drive apparatus of a liquid crystal display. 本発明の実施例3に係る装置の液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図であり、(a)は液晶駆動パルス電圧VLCの波形曲線、(b)は液晶総計光学レスポンスLqの波形曲線、(c)はバックライト制御電圧BVの波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between the waveform curves of the liquid crystal drive pulse voltage VLC of the apparatus which concerns on Example 3 of this invention, the liquid crystal total optical response Lq, the backlight control voltage BV, and the backlight brightness response BL, (a). The waveform curve of the liquid crystal drive pulse voltage VLC , (b) shows the waveform curve of the liquid crystal total optical response Lq, (c) shows the waveform curve of the backlight control voltage BV, and (d) shows the waveform curve of the backlight brightness response BL. FIG. 本発明の実施例4を示す図であり、(a)は複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる駆動回路を示す図、(b)は液晶表示器の加速駆動装置を示す図である。FIG. 9 is a diagram illustrating a fourth embodiment of the present invention, in which (a) is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines, and a driving circuit including a plurality of data drives and a plurality of gate drives; (B) is a figure which shows the acceleration drive apparatus of a liquid crystal display. 本発明の実施例4に係る装置の液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図であり、(a)は液晶駆動パルス電圧VLCの波形曲線、(b)は液晶総計光学レスポンスLqの波形曲線、(c)はバックライト制御電圧BVの波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between the waveform curve of the liquid crystal drive pulse voltage VLC of the apparatus which concerns on Example 4 of this invention, liquid crystal total optical response Lq, backlight control voltage BV, and backlight brightness response BL, (a). The waveform curve of the liquid crystal drive pulse voltage VLC , (b) shows the waveform curve of the liquid crystal total optical response Lq, (c) shows the waveform curve of the backlight control voltage BV, and (d) shows the waveform curve of the backlight brightness response BL. FIG. 本発明の実施例5を示す図であり、(a)は複数のゲートラインとデータラインとの交差点からなる画素アレイ、及び複数のデータドライブと複数のゲートドライブとからなる駆動回路を示す図、(b)は液晶表示器の加速駆動装置を示す図である。FIG. 7A is a diagram illustrating a fifth embodiment of the present invention, and FIG. 5A is a diagram illustrating a pixel array including intersections of a plurality of gate lines and data lines, and a driving circuit including a plurality of data drives and a plurality of gate drives. (B) is a figure which shows the acceleration drive apparatus of a liquid crystal display. 本発明の実施例5に係る装置の液晶駆動パルス電圧VLC、液晶総計光学レスポンスLq、バックライト制御電圧BV及びバックライト明度レスポンスBLの波形曲線同士の関係を示す図であり、(a)は液晶駆動パルス電圧VLCの波形曲線、(b)は液晶総計光学レスポンスLqの波形曲線、(c)はバックライト制御電圧BVの波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。It is a figure which shows the relationship between the waveform curves of the liquid crystal drive pulse voltage VLC of the apparatus which concerns on Example 5 of this invention, liquid crystal total optical response Lq, backlight control voltage BV, and backlight brightness response BL, (a). The waveform curve of the liquid crystal drive pulse voltage VLC , (b) shows the waveform curve of the liquid crystal total optical response Lq, (c) shows the waveform curve of the backlight control voltage BV, and (d) shows the waveform curve of the backlight brightness response BL. FIG. 本発明の実施例6を示す図であり、(a)は液晶駆動パルス電圧VLCの波形曲線、(b)は液晶総計光学レスポンスLqの波形曲線、(c)はバックライト制御電圧BVの波形曲線、(d)はバックライト明度レスポンスBLの波形曲線を示す図である。FIG. 10 is a diagram illustrating Example 6 of the present invention, where (a) is a waveform curve of a liquid crystal drive pulse voltage VLC , (b) is a waveform curve of a liquid crystal total optical response Lq, and (c) is a waveform of a backlight control voltage BV. Curve (d) is a diagram showing a waveform curve of the backlight brightness response BL.

符号の説明Explanation of symbols

10 液晶表示パネル
20 バックライトユニット
a、b 液晶光学レスポンス曲線の点
BL0 バックライト明度レスポンス0
BL1 バックライト明度レスポンス1
BV1 バックライト制御電圧0
BV2 バックライト制御電圧1
(c)、(d) 特性曲線
―A6 時刻
保持コンデンサ
LC 液晶同等コンデンサ
DS,D,D,D’,D1’ 入力データライン
,G,G1’,G,G,Gm+1,G2m,G2m+1,G3m 入力制御ライン
Lq1 液晶レスポンス1
Lq2 液晶レスポンス2
Lq3 液晶レスポンス3
LC 出力駆動電圧
Q,Q’,Q1’,Q,Q,Q トランジスター
COM 参考電圧
10 Liquid crystal display panel 20 Backlight unit a, b Point of liquid crystal optical response curve BL0 Backlight brightness response 0
BL1 Backlight brightness response 1
BV1 Backlight control voltage 0
BV2 Backlight control voltage 1
(C), (d) characteristic curve A 1 -A 6 times C S holding capacitor C LC a liquid crystal equivalent capacitor DS, D 1, D 2, D ', D 1' input data lines G 1, G 2, G 1 ' , G 2 , G m , G m + 1 , G 2m , G 2m + 1 , G 3m input control line Lq1 liquid crystal response 1
Lq2 LCD response 2
Lq3 Liquid crystal response 3
V LC output drive voltage Q, Q ′, Q 1 ′ , Q 2 , Q 3 , Q 4 transistor V COM reference voltage

Claims (30)

第1の入力制御ラインと、
第2の入力制御ラインと、
第1の入力データラインと、
第2の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
画像表示のため加速駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ラインと接続する第1のゲート極と、前記第1の入力データラインと接続する第1のソース極と、前記出力駆動電圧ライン、前記第1のコンデンサ及び第2のトランジスターのドレイン極と接続する第1のドレイン極とを有する第1のトランジスターと、
前記第2の入力制御ラインと接続する第2のゲート極と、前記第2の入力データラインと接続する第2のソース極と、前記第1のトランジスターのドレイン極、第2のコンデンサ及び出力駆動電圧ラインと接続する第2のドレイン極とを有する第2のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト電圧入力制御ラインとを備え、
前記第1及び第2の入力制御ラインがゲートドライブと接続、前記第1及び第2の入力データラインがそれぞれデータドライブと接続し、
前記第1と第2の制御信号の周期パルス波形同士間の時間差は、調整可能なものであって、n個パルスによるn本の走査ラインの時間差と等しく、
黒ラインの走査期間に、前記バックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果を得ることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A first input data line;
A second input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
An output drive voltage line for outputting an acceleration drive voltage to the pixels of the LCD panel for image display;
A first gate electrode connected to the first input control line; a first source electrode connected to the first input data line; the output drive voltage line; the first capacitor; and a second transistor. A first transistor having a first drain pole connected to the first drain pole;
A second gate electrode connected to the second input control line; a second source electrode connected to the second input data line; a drain electrode of the first transistor; a second capacitor; and an output driver. A second transistor having a second drain electrode connected to the voltage line;
A backlight unit capable of controlling and adjusting brightness and a backlight voltage input control line
The first and second input control lines are connected to a gate drive; the first and second input data lines are connected to a data drive;
The time difference between the periodic pulse waveforms of the first and second control signals is adjustable and is equal to the time difference of n scanning lines by n pulses,
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in the period is adjusted to the minimum value, and the image overlap due to the residual image between the display screens An apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, which has the effect of reliably removing the blurring phenomenon.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項1に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
2. The image overlap / blurring according to claim 1, wherein the lightness response pattern of the backlight is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項1に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. The apparatus for removing an image overlap / blurring phenomenon according to claim 1, which is possible.
第1の入力制御ラインと第2の入力制御ラインと第1の入力データラインと第2の入力データラインと第1のトランジスターと第2のトランジスターと第1のコンデンサと第2のコンデンサと出力駆動電圧ラインとからなる回路を提供するステップと、
周期パルス波形を有する第1の制御信号を第1のトランジスターのゲート極に提供するステップと、
位相が遅延することを除けば第1の制御信号と同様なものであって周期パルス波形を有する第2の制御信号を、前記第2のトランジスターのゲート極に提供するステップと、
第1のデータ信号を前記第1のトランジスターのソース極に提供し、前記第1の制御信号をトリガとして、該回路が該第1のデータ信号を前記出力駆動電圧ラインに提供するステップと、
第2のデータ信号を前記第2のトランジスターのソース極に提供し、前記第2の制御信号をトリガとして、該回路が該第2のデータ信号を前記出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を前記画素へ出力し画像表示を行うステップと、
黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果を得るステップを備えることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法。
First input control line, second input control line, first input data line, second input data line, first transistor, second transistor, first capacitor, second capacitor and output drive Providing a circuit comprising a voltage line;
Providing a first control signal having a periodic pulse waveform to the gate electrode of the first transistor;
Providing a second control signal similar to the first control signal except for the phase delay and having a periodic pulse waveform to the gate electrode of the second transistor;
Providing a first data signal to the source electrode of the first transistor and triggering the first control signal to provide the first data signal to the output drive voltage line by the circuit;
Providing a second data signal to the source electrode of the second transistor, the circuit providing the second data signal to the output drive voltage line, triggered by the second control signal;
Outputting the output drive voltage according to the step to the pixel and displaying an image;
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens A method of removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, comprising a step of obtaining an effect of reliably removing the image.
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4から第N+1の画面がスタート、このとき、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項4に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) The (N + 1) th screen starts from time A4. At this time, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the backlight control voltage The value of BV rises to BV1, the value of the backlight brightness response BL gradually rises to BL1, and the value of the waveform liquid crystal total optical response gradually rises to Lq3 from time A4 to A5.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
(H) The apparatus for removing an image overlap / blurring phenomenon according to claim 4, wherein the (N + 2) th screen starts at time A7 and the same steps as in (e) are performed.
第1の入力制御ラインと、
第2の入力制御ラインと、
第1の入力データラインと、
第2の入力データラインと、
第3の入力データラインと、
第4の入力データラインと、
第5の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
第3のトランジスターと、
第4のトランジスターと、
模擬用駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ラインと接続する第1のゲート極と、前記第1の入力データラインと接続する第1のソース極と、前記出力駆動電圧ライン、前記第1のコンデンサ及び第2のトランジスターのドレイン極と接続する第1のドレイン極とを有する第1のトランジスターと、
前記第2の入力制御ラインと接続する第2のゲート極と、前記第2の入力データラインと接続する第2のソース極と、前記第1のトランジスターのドレイン極、前記第2のコンデンサ及び前記出力駆動電圧ラインと接続する第2のドレイン極とを有する第2のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト入力電圧制御ラインとを備え、
前記第1と第2の入力制御ラインがゲートドライブと接続、前記第1と第2の入力データラインがそれぞれ両並列/切り替えのトランジスター即ち第3と第4のトランジスターのドレイン極と接続、該両並列/切り替えのトランジスターのソース極がデータドライブと接続、そのゲート極がそれぞれ第3と第4の入力データラインと接続し、
前記第1と第2の制御信号の周期パルス波形同士間の時間差は、調整可能なものであって、n個パルスによるn本の走査ラインの時間差と等しく、
黒ラインの走査期間に前記バックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果を得ることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A first input data line;
A second input data line;
A third input data line;
A fourth input data line;
A fifth input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
A third transistor,
A fourth transistor;
An output drive voltage line for outputting a simulation drive voltage to the pixels of the LCD panel;
A first gate electrode connected to the first input control line; a first source electrode connected to the first input data line; the output drive voltage line; the first capacitor; and a second transistor. A first transistor having a first drain pole connected to the first drain pole;
A second gate electrode connected to the second input control line; a second source electrode connected to the second input data line; a drain electrode of the first transistor; the second capacitor; A second transistor having a second drain electrode connected to the output drive voltage line;
A backlight unit capable of controlling and adjusting brightness and a backlight input voltage control line
The first and second input control lines are connected to the gate drive, and the first and second input data lines are connected to the parallel / switching transistors, that is, the drain electrodes of the third and fourth transistors, respectively. The source electrode of the parallel / switching transistor is connected to the data drive, and its gate electrode is connected to the third and fourth input data lines, respectively.
The time difference between the periodic pulse waveforms of the first and second control signals is adjustable and is equal to the time difference of n scanning lines by n pulses,
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and image overlap / blurring due to residual images between the display screens An apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, which has the effect of reliably removing the phenomenon.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項6に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
7. The image overlap / blurring according to claim 6, wherein the lightness response pattern of the backlight is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項6に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. The apparatus for removing an image overlap / blurring phenomenon according to claim 6, which is possible.
第1の入力制御ライン、第2の入力制御ライン、第1の入力データライン、第2の入力データライン、第3の入力データライン、第4の入力データライン、第5の入力データライン、第1のトランジスター、第2のトランジスター、第3のトランジスター、第4のトランジスター、第1のコンデンサ、第2のコンデンサ、及び出力駆動電圧ラインからなる回路を提供するステップと、
周期パルス波形を有する第1の制御信号を第1のトランジスターのゲート極に提供するステップと、
位相が遅延することを除けば前記第1の制御信号と同様なものであって周期パルス波形を有する第2の制御信号を、前記第2のトランジスターのゲート極に提供するステップと、
前記第5のデータ信号を並列の第3及び第4のトランジスターのソース極に提供するステップと、
前記第3のデータ信号を前記第3のトランジスターのゲート極に提供し、該第3のトランジスターのドレイン極によるパルス電圧を第1のデータ信号として前記第1のトランジスターのソース極に提供し、前記第1の制御信号をトリガとして前記第1のトランジスターが作動するとき該回路が前記第1のデータ信号を前記出力駆動電圧ラインに提供するステップと、
前記第4のデータ信号を前記第4のトランジスターのゲート極に提供し、前記第4のトランジスターのドレイン極によるパルス電圧を第2のデータ信号として前記第2のトランジスターのソース極に提供し、前記第2の制御信号をトリガとして前記第2のトランジスターが作動するとき該回路が該第2のデータ信号を前記出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を画素へ出力し画像表示を行うステップと、
黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されるという効果が得られるステップとからなることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法。
First input control line, second input control line, first input data line, second input data line, third input data line, fourth input data line, fifth input data line, first Providing a circuit comprising one transistor, a second transistor, a third transistor, a fourth transistor, a first capacitor, a second capacitor, and an output drive voltage line;
Providing a first control signal having a periodic pulse waveform to the gate electrode of the first transistor;
Providing a second control signal having a periodic pulse waveform to the gate electrode of the second transistor except that the phase is delayed;
Providing the fifth data signal to the source poles of the third and fourth transistors in parallel;
Providing the third data signal to a gate electrode of the third transistor, providing a pulse voltage generated by the drain electrode of the third transistor to the source electrode of the first transistor as a first data signal; The circuit providing the first data signal to the output drive voltage line when the first transistor is actuated triggered by a first control signal;
Providing the fourth data signal to the gate electrode of the fourth transistor, providing a pulse voltage generated by the drain electrode of the fourth transistor to the source electrode of the second transistor as a second data signal; Providing the second data signal to the output drive voltage line when the second transistor is actuated by a second control signal as a trigger;
Outputting an output drive voltage according to the step to a pixel and displaying an image;
When the backlight brightness is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens A method of removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, comprising the step of obtaining an effect of being surely removed.
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4から第N+1の画面がスタート、このとき、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項9に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) The (N + 1) th screen starts from time A4. At this time, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the backlight control voltage The value of BV rises to BV1, the value of the backlight brightness response BL gradually rises to BL1, and the value of the waveform liquid crystal total optical response gradually rises to Lq3 from time A4 to A5.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
(H) The apparatus for removing an image overlap / blurring phenomenon according to claim 9, wherein the (N + 2) th screen starts at time A7, and the same steps as in (e) are performed.
第1の入力制御ラインと、
第2の入力制御ラインと、
第1の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
画像表示のため加速駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ラインと接続する第1のゲート極と、前記第1の入力データラインと接続する第1のソース極と、前記出力駆動電圧ライン、前記第1のコンデンサ及び第2のトランジスターの第2のドレイン極と接続する第1のドレイン極とを有する第1のトランジスターと、
前記第2の入力制御ラインと接続する第2のゲート極と、接地する第2のソース極と、前記第1のトランジスターのドレイン極、前記第2のコンデンサ及び前記出力駆動電圧ラインと接続する第2のドレイン極とを有する第2のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト入力制御ラインとを備え、
前記第1と第2の入力制御ラインがゲート極ドライブと、前記第1の入力データラインがデータドライブと接続し、
前記第1の制御信号の周期パルス波形と第2の制御信号の周期パルス波形との時間差がn個パルスによるn本の走査ラインの時間差と等し、調整可能であり、
黒ラインの走査期間に前記バックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果を得ることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A first input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
An output drive voltage line for outputting an acceleration drive voltage to the pixels of the LCD panel for image display;
A first gate electrode connected to the first input control line; a first source electrode connected to the first input data line; the output drive voltage line; the first capacitor; and a second transistor. A first transistor having a first drain electrode connected to the second drain electrode;
A second gate electrode connected to the second input control line; a second source electrode grounded; a drain electrode of the first transistor; the second capacitor; and a second capacitor electrode connected to the output drive voltage line. A second transistor having two drain electrodes;
With a backlight unit and backlight input control line that can control and adjust the brightness,
The first and second input control lines are connected to a gate electrode drive, and the first input data line is connected to a data drive;
The time difference between the periodic pulse waveform of the first control signal and the periodic pulse waveform of the second control signal is equal to the time difference of n scanning lines by n pulses, and can be adjusted.
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in the period is adjusted to the minimum value, and image overlap / blurring due to residual images between the display screens An apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, which has the effect of reliably removing the phenomenon.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項11に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
12. The image overlap / blurring according to claim 11, wherein the lightness response pattern of the backlight is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項11に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. 12. The apparatus for removing an image overlap / blurring phenomenon according to claim 11, wherein the image overlap / blurring phenomenon is possible.
第1の入力制御ライン、第2の入力制御ライン、第1の入力データライン、第1のトランジスター、第2のトランジスター、第1のコンデンサ、第2のコンデンサ、及び出力駆動電圧ラインからなる回路を提供するステップと、
周期パルス波形を有する第1の制御信号を前記第1のトランジスターの第1のゲート極に提供するステップと、
位相が遅延することを除けば前記第1の制御信号と同様なものであって周期パルス波形を有する第2の制御信号を、前記第2のトランジスターのゲート極に提供するステップと、
第1のデータ信号を前記第1のトランジスターのソース極に提供し、該第1の制御信号をトリガとして、該回路が該第1のデータ信号を前記出力駆動電圧ラインに提供するステップと、
前記第2の制御信号をトリガとして、前記回路が接地電位を前記出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を画素へ出力し画像表示を行うステップと、
黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果が得られるステップとからなることを特徴とする画像オーバーラップ・ぼやけ現象の除去方法。
A circuit comprising a first input control line, a second input control line, a first input data line, a first transistor, a second transistor, a first capacitor, a second capacitor, and an output drive voltage line Providing steps;
Providing a first control signal having a periodic pulse waveform to a first gate electrode of the first transistor;
Providing a second control signal having a periodic pulse waveform to the gate electrode of the second transistor except that the phase is delayed;
Providing a first data signal to the source electrode of the first transistor and triggering the first control signal to provide the first data signal to the output drive voltage line by the circuit;
The circuit providing a ground potential to the output drive voltage line, triggered by the second control signal;
Outputting an output drive voltage according to the step to a pixel and displaying an image;
When the backlight brightness is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response during that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens A method for removing an image overlap / blurring phenomenon, comprising the step of obtaining an effect of reliably removing the image.
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4から第N+1の画面がスタート、このとき、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項14に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) The (N + 1) th screen starts from time A4. At this time, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the backlight control voltage The value of BV rises to BV1, the value of the backlight brightness response BL gradually rises to BL1, and the value of the waveform liquid crystal total optical response gradually rises to Lq3 from time A4 to A5.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
(H) The apparatus for removing an image overlap / blurring phenomenon according to claim 14, wherein the (N + 2) th screen starts at time A7, and the same steps as in (e) are performed.
第1の入力制御ラインと、
第2の入力制御ラインと、
第1の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
画像表示のため加速駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ライン又は第2の入力制御ラインと接続するゲート極と、前記第1の入力データラインと接続するソース極と、前記出力駆動電圧ライン、両並列の前記第1と第2のコンデンサと接続するドレイン極とを有する第1のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト入力制御ラインとを備え、
前記入力データラインがデータドライブと接続し、前記入力制御ラインがゲートドライブと接続し、前記ゲートドライブが出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインを有し、これらの入力ラインを介して関連な信号を受信して前記入力制御ラインの同期制御パルス電圧を生成すると共に前記第1及び第2の入力制御ラインを介して前記トランジスターのゲート極に提供し、該当制御による駆動パルス電圧VLCにより同時に表示画面においてその間にm本の走査ラインを隔てる2本の同期走査ラインが生成し画像表示が行われ、
黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されるという効果が得られることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A first input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
An output drive voltage line for outputting an acceleration drive voltage to the pixels of the LCD panel for image display;
A gate electrode connected to the first input control line or the second input control line; a source electrode connected to the first input data line; the output drive voltage line; A first transistor having a drain electrode connected to the capacitor;
With a backlight unit and backlight input control line that can control and adjust the brightness,
The input data line is connected to a data drive, the input control line is connected to a gate drive, and the gate drive has an output enable (OE) input line and an initial horizontal pulse (STH) input line, and these inputs A related signal is received through a line to generate a synchronous control pulse voltage of the input control line, and is provided to the gate electrode of the transistor through the first and second input control lines, and is driven by the corresponding control. Simultaneously with the pulse voltage V LC, two synchronous scanning lines separating m scanning lines therebetween are generated on the display screen, and image display is performed.
When the brightness of the backlight is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens An apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, wherein an effect of being reliably removed is obtained.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項16に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
The image overlap / blurring according to claim 16, wherein the lightness response pattern of the backlight is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項16に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. The apparatus for removing an image overlap / blurring phenomenon according to claim 16, which is possible.
第1の入力制御ライン、第2の入力制御ライン、第1の入力データライン、第1のトランジスター、第1のコンデンサ、第2のコンデンサ、及び出力駆動電圧ラインからなる回路を提供するステップと、
周期パルス波形を有するデータ信号を前記第1のトランジスターのソース極に提供するステップと、
OE及びSTH制御信号をゲートドライブに提供し、該ゲートドライブによる同期制御信号(G、G)を前記トランジスターのゲート極に提供するステップと、
前記同期制御信号(G、G)をトリガとして、該回路がデータ信号を前記出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を画素へ出力し画像表示を行うステップと、
黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を確実に除去するという効果が得られることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
Providing a circuit comprising a first input control line, a second input control line, a first input data line, a first transistor, a first capacitor, a second capacitor, and an output drive voltage line;
Providing a data signal having a periodic pulse waveform to the source electrode of the first transistor;
Providing OE and STH control signals to the gate drive, and providing synchronization control signals (G 1 , G m ) from the gate drive to the gate electrode of the transistor;
The circuit providing a data signal to the output drive voltage line triggered by the synchronization control signals (G 1 , G m );
Outputting an output drive voltage according to the step to a pixel and displaying an image;
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens An image overlap / blurring phenomenon removal apparatus using an LCD simulating a CRT pulse type image display, wherein the effect of reliably removing the image is obtained.
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4から第N+1の画面がスタート、このとき、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項19に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) The (N + 1) th screen starts from time A4. At this time, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the backlight control voltage The value of BV rises to BV1, the value of the backlight brightness response BL gradually rises to BL1, and the value of the waveform liquid crystal total optical response gradually rises to Lq3 from time A4 to A5.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
(H) The apparatus for removing an image overlap / blurring phenomenon according to claim 19, wherein the (N + 2) th screen starts at time A7, and the same steps as in (e) are performed.
第1の入力制御ラインと、
第2の入力制御ラインと、
第3の入力制御ラインと、
第1の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
画像表示のため加速駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ライン、第2の入力制御ライン又は第3の入力制御ラインと接続するゲート極と、前記第1の入力データラインと接続するソース極と、前記出力駆動電圧ライン、両並列の前記第1と第2のコンデンサと接続するドレイン極とを有する第1のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト入力制御ラインとを備え、
前記入力データラインがデータドライブと接続、前記入力制御ラインがゲートドライブと接続し、前記ゲートドライブが第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインを有し、これらの入力ラインを介して関連な信号を受信し、即ち、該当ゲートドライブに入力される出力有効化(OE)信号の制御で前記ゲートドライブの出力として同期の2セットの制御パルス電圧を生成し、即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットのうち2セットを選出し、該当第1、第2又は第3の入力制御ラインを介して生成の2セット制御パルス電圧((I)と(III)、(I)と(II)又は(II)と(III))を順にかつ繰り返して該当トランジスターのゲート極に提供し、該当制御による駆動パルス電圧で表示画面においてその間にm本の走査ラインを隔てる2本の同期走査ラインを繰り返して生成し画像表示を行い、
黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され、表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象が確実に除去されるという効果が得られることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A third input control line;
A first input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
An output drive voltage line for outputting an acceleration drive voltage to the pixels of the LCD panel for image display;
A gate electrode connected to the first input control line, the second input control line or the third input control line; a source electrode connected to the first input data line; and the output drive voltage line; A first transistor having a drain electrode connected to the first and second capacitors;
With a backlight unit and backlight input control line that can control and adjust the brightness,
The input data line is connected to a data drive, the input control line is connected to a gate drive, and the gate drive has first, second and third output enable (OE) input lines and an initial horizontal pulse (STH) input. Two sets of synchronous control as the output of the gate drive with the control of the output enable (OE) signal input to the corresponding gate drive. A pulse voltage is generated, that is, among three control pulse voltage sets of (I) (G 1 , G m ) and (II) (G m + 1 , G 2m ) and (III) (G 2m + 1 , G 3m ) Select two sets and generate two sets of control pulse voltages ((I) and (III), (I) and (II) or (II) through the corresponding first, second or third input control lines. (III)) in order and repeatedly Provided to the gate electrode of this transistor, the image is displayed by repeatedly generating two synchronous scan lines separating m scan lines between them on the display screen with the drive pulse voltage by the corresponding control,
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens An apparatus for removing image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, characterized in that the effect of reliably removing the image is obtained.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項21に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
The image overlap / blurring according to claim 21, wherein the backlight brightness response pattern is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項21に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. The apparatus for removing an image overlap / blurring phenomenon according to claim 21, which is possible.
第1の入力制御ライン、第2の入力制御ライン、第3の入力制御ライン、第1の入力データライン、第1のトランジスター、第1のコンデンサ、第2のコンデンサ、及び出力駆動電圧ラインからなる回路を提供するステップと、
周期パルス波形を有するデータ信号を前記トランジスターのソース極に提供するステップと、
OE及びSTH制御信号をゲートドライブの第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインに出力し、これらの入力ラインを介して関連な信号を受信し、即ち、前記ゲートドライブに入力される出力有効化(OE)信号の制御で該ゲートドライブの出力端にて同期の2セットの制御パルス電圧を生成し、即ち、(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットのうち2セットを選出し、該当第1、第2又は第3の制御ラインを介して生成の2セット((I)と(III)、(I)と(II)又は(II)と(III))を順にかつ繰り返して該当トランジスターのゲート極に提供するステップと、
前記2セット((I)と(III)、(I)と(II)又は(II)と(III))の同期制御信号をトリガとして、該回路が前記データ信号を前記出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を画素へ出力することにより同時に表示画面においてその間に2m本の走査ラインを隔てる2本の同期走査ラインを繰り返して生成し画像表示を行うステップと、
黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するという効果が得られるステップからなることを特徴とするCRTパルス型画像表示を模擬するLCDによる画像オーバーラップ・ぼやけ現象の除去方法。
A first input control line, a second input control line, a third input control line, a first input data line, a first transistor, a first capacitor, a second capacitor, and an output drive voltage line Providing a circuit;
Providing a data signal having a periodic pulse waveform to the source electrode of the transistor;
OE and STH control signals are output to the gate drive's first, second and third output enable (OE) input lines and initial horizontal pulse (STH) input lines, via which the relevant signals are sent. Receiving, that is, controlling the output enable (OE) signal input to the gate drive to generate two sets of synchronous control pulse voltages at the output of the gate drive, ie, (I) (G 1 , G m ), (II) (G m + 1 , G 2m ) and (III) (G 2m + 1 , G 3m ), select two sets, and select the first, second or second Steps of providing two sets ((I) and (III), (I) and (II) or (II) and (III)) of generation through the three control lines in order and repeatedly to the gate electrode of the corresponding transistor When,
Using the two sets ((I) and (III), (I) and (II) or (II) and (III)) as a trigger, the circuit provides the data signal to the output drive voltage line. And steps to
Outputting the output driving voltage according to the above steps to the pixels and simultaneously generating two synchronous scanning lines separating the 2m scanning lines between them on the display screen to display an image;
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the black line scanning period, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens A method for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, characterized by comprising steps for obtaining an effect of removal.
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4に、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、また、時刻A4から、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて、波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項24に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
The process is repeated in the order of time points A1-A7 as follows:
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) At time A4, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the value of the backlight control voltage BV rises to BV1, In addition, from time A4, the value of the backlight brightness response BL gradually increases to BL1, and from time A4 to A5, the value of the waveform liquid crystal total optical response gradually increases to Lq3.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage V LC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
25. The apparatus for removing an image overlap / blurring phenomenon according to claim 24, wherein the (N + 2) th screen starts at time A7, and the same steps as in (e) are performed.
第1の入力制御ラインと、
第2の入力制御ラインと、
第3の入力制御ラインと、
第1の入力データラインと、
保持コンデンサとなる接地の第1のコンデンサと、
液晶同等コンデンサとなる接地の第2のコンデンサと、
画像表示のため加速駆動電圧をLCDパネルの画素へ出力するための出力駆動電圧ラインと、
前記第1の入力制御ライン、第2の入力制御ライン又は第3の入力制御ラインと接続するゲート極と、前記第1の入力データラインと接続するソース極と、前記出力駆動電圧ライン、両並列の前記第1と第2のコンデンサと接続するドレイン極とを有する第1のトランジスターと、
明度の制御・調整が可能なバックライトユニット及びバックライト入力制御ラインとを備え、
入力データラインがデータドライブと接続し、入力制御ラインがゲートドライブと接続し、該ゲートドライブが第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインを有し、これらの入力ラインを介して関連な信号を受信し、即ち、該ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力端にて(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットからなる同期の3セットの制御パルス電圧を生成し、該当第1、第2又は第3の入力制御ラインを介して該3セットの制御電圧パルス((I)と(II)及び(III))を前記トランジスターのゲート極に提供し、
該3セット((I)と(II)及び(III))の同期制御信号をトリガとして、該回路がデータ信号を前記出力駆動電圧ラインに提供し、
該当制御による駆動パルス電圧で表示画面において互いにm本の走査ラインを隔てる3本の同期走査ラインを同時に生成し画像表示を行い、
黒ラインの走査期間にバックライトユニットの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するという効果が得られることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去装置。
A first input control line;
A second input control line;
A third input control line;
A first input data line;
A grounded first capacitor to be a holding capacitor;
A grounded second capacitor to be a liquid crystal equivalent capacitor;
An output drive voltage line for outputting an acceleration drive voltage to the pixels of the LCD panel for image display;
A gate electrode connected to the first input control line, the second input control line or the third input control line; a source electrode connected to the first input data line; and the output drive voltage line; A first transistor having a drain electrode connected to the first and second capacitors;
With a backlight unit and backlight input control line that can control and adjust the brightness,
The input data line is connected to the data drive, the input control line is connected to the gate drive, and the gate drive has first, second and third output enable (OE) input lines and initial horizontal pulse (STH) input lines. And receive relevant signals via these input lines, ie, at the output of the gate drive under the control of an output enable (OE) signal input to the gate drive (I) (G 1 , G m ), (II) (G m + 1 , G 2m ), and (III) (G 2m + 1 , G 3m ), three synchronous control pulse voltages are generated. Providing the three sets of control voltage pulses ((I) and (II) and (III)) to the gate electrode of the transistor via a first, second or third input control line;
Triggered by the three sets ((I) and (II) and (III)) of synchronous control signals, the circuit provides a data signal to the output drive voltage line,
Three synchronous scanning lines that separate m scanning lines from each other on the display screen with the driving pulse voltage by the corresponding control are simultaneously generated and image display is performed.
When the brightness of the backlight unit is adjusted to the minimum value with the control voltage during the scanning period of the black line, the liquid crystal total optical response in that period is adjusted to the minimum value, and image overlap and blurring phenomenon due to residual images between display screens An apparatus for removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, characterized in that an effect of removal is obtained.
前記バックライトユニットは、目標の液晶総計光学レスポンスと液晶表示器の画像品質及び効果要求に応じて、冷陰極蛍光灯(CCFL)、発光ダイオード(LED)、有機発光ダイオード(OLED)、ポリマ発光ダイオード(PLED)及び電界発光体(EL)のうち何れか一種から構成し、
前記バックライトの明度レスポンスのパターンは目標値即座達成パターン(LED、OLED、PLED及びEL)または目標値次第達成パターン(CCFL)であることを特徴とする請求項26に記載の画像オーバーラップ・ぼやけ現象の除去装置。
The backlight unit includes a cold cathode fluorescent lamp (CCFL), a light emitting diode (LED), an organic light emitting diode (OLED), and a polymer light emitting diode according to the target liquid crystal total optical response and the image quality and effect requirements of the liquid crystal display. (PLED) and an electroluminescent body (EL).
27. The image overlap / blurring according to claim 26, wherein the lightness response pattern of the backlight is a target value immediate achievement pattern (LED, OLED, PLED and EL) or a target value achievement pattern (CCFL). Phenomenon removal device.
前記バックライトユニットの(1)明度レスポンス最小値の開始時刻と(2)明度レスポンス最小値の時間幅及び(3)明度レスポンス最小値の大きさは調節可能であり、
そして、(4)液晶総計光学レスポンス最小値の開始時刻と(2)液晶総計光学レスポンス最小値の時間幅及び(3)液晶総計光学レスポンス最小値の大きさも液晶表示器表示品質要求に応じて調節可能であることを特徴とする請求項26に記載の画像オーバーラップ・ぼやけ現象の除去装置。
(1) the start time of the lightness response minimum value, (2) the time width of the lightness response minimum value, and (3) the size of the lightness response minimum value of the backlight unit can be adjusted.
Then, (4) the start time of the liquid crystal total optical response minimum value, (2) the time width of the liquid crystal total optical response minimum value, and (3) the size of the liquid crystal total optical response minimum value are adjusted according to the liquid crystal display display quality requirements. 27. The apparatus for removing an image overlap / blurring phenomenon according to claim 26, which is possible.
第1の入力制御ライン、第2の入力制御ライン、第3の入力制御ライン、第1の入力データライン、第1のトランジスター、第1のコンデンサ、第2のコンデンサ、及び出力駆動電圧ラインからなる回路を提供するステップと、
周期パルス波形を有するデータ信号を前記トランジスターのソース極に提供するステップと、
OE及びSTH制御信号をゲートドライブの第1、第2及び第3の出力有効化(OE)入力ライン及び初期水平パルス(STH)入力ラインに出力し、これらの入力ラインを介して関連な信号を受信し、即ち、ゲートドライブに入力される出力有効化(OE)信号の制御でゲートドライブの出力端にて(I)(G、G)と(II)(Gm+1、G2m)と(III)(G2m+1、G3m)との三つの制御パルス電圧セットからなる同期の3セットの制御パルス電圧を生成し、該当第1、第2又は第3の出力制御ラインを介して3セットの制御電圧パルス((I)と(II)及び(III))をトランジスター(Q1)のゲート極に提供するステップと、
3セットの同期制御信号((I)と(II)及び(III))をトリガとして、該回路がデータ信号を出力駆動電圧ラインに提供するステップと、
前記ステップによる出力駆動電圧を画素へ出力することにより同時に表示画面において互いにm本の走査ラインを隔てる3本の同期走査ラインを生成し画像表示を行うステップと、
黒ラインの走査期間にバックライトの明度を制御電圧で最小値に調整したとき、該期間における液晶総計光学レスポンスが最小値に調整され表示画面同士間の残留画像による画像オーバーラップ・ぼやけ現象を除去するという効果が得られるステップからなることを特徴とするCRTパルス型画像表示を模擬したLCDによる画像オーバーラップ・ぼやけ現象の除去方法。
A first input control line, a second input control line, a third input control line, a first input data line, a first transistor, a first capacitor, a second capacitor, and an output drive voltage line Providing a circuit;
Providing a data signal having a periodic pulse waveform to the source electrode of the transistor;
OE and STH control signals are output to the gate drive's first, second and third output enable (OE) input lines and initial horizontal pulse (STH) input lines, via which the relevant signals are sent. (I) (G 1 , G m ) and (II) (G m + 1 , G 2m ) at the output terminal of the gate drive under control of the output enable (OE) signal input to the gate drive. (III) Three synchronous control pulse voltages composed of three control pulse voltage sets (G 2m + 1 , G 3m ) are generated, and three sets are set via the corresponding first, second, or third output control line. Providing a control voltage pulse of (I) and (II) and (III) to the gate electrode of transistor (Q1);
Triggering three sets of synchronous control signals ((I) and (II) and (III)), the circuit provides a data signal to the output drive voltage line;
Generating three synchronous scanning lines that separate m scanning lines from each other on the display screen by outputting the output driving voltage to the pixels at the same time, and performing image display;
When the backlight brightness is adjusted to the minimum value with the control voltage during the black line scanning period, the total optical response of the liquid crystal during that period is adjusted to the minimum value, eliminating image overlap and blurring caused by residual images between display screens. A method of removing an image overlap / blurring phenomenon by an LCD simulating a CRT pulse type image display, characterized in that it comprises steps capable of obtaining the effect of
制御・駆動電圧としては、交流電圧(AC)を用い、その制御・駆動において位相にプラスとマイナスとの交替変化があり、該当変化の過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
過程は、下記のように、順に時刻A1―A7を区切点として繰り返し、即ち、
(a)時刻A1前の第N−1の画面において駆動パルス電圧VLCの値V’(code 0)はマイナス、バックライト制御電圧BVの値はBV0、バックライト明度レスポンスBLの値はBL0、波形液晶総計光学レスポンスの値はLq1であり、
(b)時刻A1から第Nの画面がスタート、このとき、駆動パルス電圧VLCの値はプラスのV2(code 32)に上昇し、且つ、時刻A2までに維持され、バックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値は段々とBL1に上昇し、また、時刻A1からA2にかけて、波形液晶総計光学レスポンスの値は段々とLq1からLq2までに上昇し、
(c)時刻A2に、駆動パルス電圧VLCの値はV2(code 32)からV1(cord)に降下するが、依然としてプラスであり、一方、時刻A2からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、時刻A2から時刻3及び時刻4にかけて波形液晶総計光学レスポンスの値はLq2から徐々にLq1に降下し、
(d)時刻A3に、駆動パルス電圧VLCの値は依然としてプラスのV(code 0)となっており、バックライト制御電圧BVの値はBV0に降下し、また、時刻A3からA4にかけて、バックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A3から、波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻4までそのまま変わらず、
(e)時刻A4に、駆動パルス電圧VLCの値はV(code 0)からV3’(code 120)に降下し、マイナスに転じ、バックライト制御電圧BVの値はBV1に上昇し、また、時刻A4から、バックライト明度レスポンスBLの値は段々とBL1までに上昇し、また、時刻A4からA5にかけて、波形液晶総計光学レスポンスの値は段々とLq3までに上昇し、
(f)時刻A5に、駆動パルス電圧VLCの値はV1’(code 0)に上昇するが、依然としてマイナスであり、時刻A5からバックライト制御電圧BVの値はBV1、バックライト明度レスポンスBLの値はBL1に維持されており、波形液晶総計光学レスポンスの値は、時刻A5から時刻6にかけて徐々に降下し、時刻6から間もなくLq1になるが、それから時刻7までそのまま変わらず、
(g)時刻A6に、駆動パルス電圧VLCの値は依然としてマイナスのV1’(code 0)となっており、バックライト制御電圧BVの値はBV1からBV0に降下するが、時刻7までに変わらず、また、時刻A6からA7にかけてバックライト明度レスポンスBLの値は段々とBL1からBL0に降下し、また、時刻A6から波形液晶総計光学レスポンスの値は降下し、間もなくLq1になるが、それから時刻7までそのまま変わらず、
(h)時刻A7から第N+2の画面がスタートし、前記(e)と同様なステップが行われることを特徴とする請求項29に記載の画像オーバーラップ・ぼやけ現象の除去装置。
As the control / drive voltage, an alternating voltage (AC) is used, and in the control / drive, there is an alternating change in the phase between plus and minus, and the process of the change is divided into times A1 to A7 in order as follows. Repeat as a point, ie
The process is repeated in the order of time points A1-A7 as follows:
(A) In the (N−1) -th screen before time A1, the value V 1 ′ (code 0) of the drive pulse voltage V LC is negative, the value of the backlight control voltage BV is BV0, and the value of the backlight brightness response BL is BL0 The waveform liquid crystal total optical response value is Lq1,
(B) The Nth screen starts from time A1, and at this time, the value of the drive pulse voltage VLC increases to positive V 2 (code 32) and is maintained by time A2, and the backlight control voltage BV The value of BV1, the value of the backlight brightness response BL gradually increases to BL1, and the value of the waveform liquid crystal total optical response gradually increases from Lq1 to Lq2 from time A1 to A2.
(C) At time A2, the value of the drive pulse voltage V LC drops from V 2 (code 32) to V1 (cord), but is still positive, while from time A2, the value of the backlight control voltage BV is BV1 The value of the backlight brightness response BL is maintained at BL1, and the value of the waveform liquid crystal total optical response gradually falls from Lq2 to Lq1 from time A2 to time 3 and time 4.
(D) At time A3, the value of the drive pulse voltage V LC is still positive V 1 (code 0), the value of the backlight control voltage BV drops to BV0, and from time A3 to A4, The value of the backlight brightness response BL gradually decreases from BL1 to BL0, and from time A3, the value of the waveform liquid crystal total optical response decreases and soon becomes Lq1, but then remains unchanged until time 4,
(E) At time A4, the value of the drive pulse voltage V LC drops from V 1 (code 0) to V 3 ′ (code 120), turns negative, and the value of the backlight control voltage BV rises to BV1, In addition, from time A4, the value of the backlight brightness response BL gradually increases to BL1, and from time A4 to A5, the value of the waveform liquid crystal total optical response gradually increases to Lq3.
(F) At time A5, the value of the drive pulse voltage V LC rises to V 1 ′ (code 0), but is still negative, and from time A5, the value of the backlight control voltage BV is BV1, and the backlight brightness response BL Is maintained at BL1, and the waveform liquid crystal total optical response value gradually decreases from time A5 to time 6 and soon becomes Lq1 from time 6, but then remains unchanged until time 7,
(G) At time A6, the value of the drive pulse voltage VLC is still negative V 1 ′ (code 0), and the value of the backlight control voltage BV drops from BV1 to BV0. The value of the backlight brightness response BL gradually decreases from BL1 to BL0 from time A6 to A7, and the value of the waveform liquid crystal total optical response decreases from time A6 and soon becomes Lq1. It remains unchanged until time 7,
(H) The apparatus for removing an image overlap / blurring phenomenon according to claim 29, wherein the (N + 2) th screen starts at time A7 and the same steps as in (e) are performed.
JP2004188561A 2004-06-25 2004-06-25 Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display Pending JP2006011077A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004188561A JP2006011077A (en) 2004-06-25 2004-06-25 Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004188561A JP2006011077A (en) 2004-06-25 2004-06-25 Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display

Publications (1)

Publication Number Publication Date
JP2006011077A true JP2006011077A (en) 2006-01-12

Family

ID=35778412

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004188561A Pending JP2006011077A (en) 2004-06-25 2004-06-25 Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display

Country Status (1)

Country Link
JP (1) JP2006011077A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010175676A (en) * 2009-01-28 2010-08-12 Sanyo Electric Co Ltd Image display apparatus and projection-type image display apparatus
KR101461022B1 (en) 2008-05-30 2014-11-14 엘지디스플레이 주식회사 Display device, and method of driving the same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003255912A (en) * 2002-03-05 2003-09-10 Seiko Epson Corp Electro-optical device, electronic equipment using the same, and method for driving the same
JP2004163829A (en) * 2002-11-15 2004-06-10 Sharp Corp Liquid crystal display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003255912A (en) * 2002-03-05 2003-09-10 Seiko Epson Corp Electro-optical device, electronic equipment using the same, and method for driving the same
JP2004163829A (en) * 2002-11-15 2004-06-10 Sharp Corp Liquid crystal display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101461022B1 (en) 2008-05-30 2014-11-14 엘지디스플레이 주식회사 Display device, and method of driving the same
JP2010175676A (en) * 2009-01-28 2010-08-12 Sanyo Electric Co Ltd Image display apparatus and projection-type image display apparatus

Similar Documents

Publication Publication Date Title
KR100542535B1 (en) Display device having improved drive circuit and method of driving same
KR100959775B1 (en) Scan driver, flat panel display device having the same, and method for driving thereof
US20080198181A1 (en) Video display method and apparatus
JP4350035B2 (en) Liquid crystal display
JP2006227617A (en) Black point insertion method
JP2007041548A (en) Method of providing data, liquid crystal display device, and driving method therefor
JP2008517318A (en) Display device
JP2006309226A (en) Display panel, display device having the same and method of driving the same
JP2006030516A (en) Display device and driving method thereof
JP5662960B2 (en) Liquid crystal display device and driving method thereof
US7224342B2 (en) Method and device used for eliminating image overlap blurring phenomenon between frames in process of simulating CRT impulse type image display
CN110930952A (en) Liquid crystal display device
JP4938831B2 (en) Light emitting device and driving method thereof
JP2004163828A (en) Liquid crystal display device
JP2005134724A (en) Liquid crystal display device
US7277092B2 (en) Method and device for driving liquid crystal display
KR101256698B1 (en) Display device
JP2005326809A (en) Liquid crystal display with improved motion image quality and its driving method
US7324933B2 (en) Method and device for simulating an impulse-type CRT display
JP2006011077A (en) Method for removing image overlap/defocusing phenomenon by lcd simulating crt pulse type image display
CN100489948C (en) Method and device for removing image fuzzy blur between frames
TW201340076A (en) Driving circuit, backlight driver and backlight driving method
JP2007286638A (en) Liquid crystal display device
JP4162626B2 (en) LCD overdrive method
JP2005043887A (en) Asymmetric driving method for lcd monitor

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070416

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100709

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100713

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101012

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110712

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111114

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20120706