JP2005286746A - Liquid crystal display apparatus - Google Patents

Liquid crystal display apparatus Download PDF

Info

Publication number
JP2005286746A
JP2005286746A JP2004098900A JP2004098900A JP2005286746A JP 2005286746 A JP2005286746 A JP 2005286746A JP 2004098900 A JP2004098900 A JP 2004098900A JP 2004098900 A JP2004098900 A JP 2004098900A JP 2005286746 A JP2005286746 A JP 2005286746A
Authority
JP
Japan
Prior art keywords
image data
signal
line
liquid crystal
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004098900A
Other languages
Japanese (ja)
Inventor
Takashi Kunimori
隆志 國森
Atsushi Kanehira
敦志 金平
Satoru Hiraga
悟 平賀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Original Assignee
Tokyo Sanyo Electric Co Ltd
Tottori Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Sanyo Electric Co Ltd, Tottori Sanyo Electric Co Ltd, Sanyo Electric Co Ltd filed Critical Tokyo Sanyo Electric Co Ltd
Priority to JP2004098900A priority Critical patent/JP2005286746A/en
Publication of JP2005286746A publication Critical patent/JP2005286746A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a liquid crystal display apparatus whereby the display of a video signal adopting the interlace system on a TFT liquid crystal display apparatus can be realized at a low cost. <P>SOLUTION: In the case of displaying the video signal adopting the interlace system for configuring one image by odd number frames and even number frames on the TFT liquid crystal display apparatus 2, in the case of odd number frames, a timing controller 1 allows the TFT liquid crystal display apparatus 2 to display an image based on image data by respectively supplying the image data of odd number horizontal scanning lines to odd number horizontal display lines while keeping image display of even order number of horizontal display lines as they are. On the other hand, in the case of even number frames, the timing controller 1 allows the TFT liquid crystal display apparatus 2 to display an image based on image data by respectively supplying the image data of even number horizontal scanning lines to even number horizontal display lines while keeping image display of odd number of horizontal display lines as they are in the case of even number frames. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、入力される映像信号に基づいて液晶表示装置を制御するための駆動信号を作成して出力する表示制御装置に関するものであり、さらに詳しくはインターレース方式の映像信号を、順次走査方式で表示を行う液晶表示装置に表示させるための駆動信号を作成して出力する液晶表示装置に関するものである。   The present invention relates to a display control device that generates and outputs a drive signal for controlling a liquid crystal display device based on an input video signal. More specifically, the present invention relates to an interlace video signal by a sequential scanning method. The present invention relates to a liquid crystal display device that generates and outputs a drive signal for display on a liquid crystal display device that performs display.

テレビジョン放送の走査方式は、画面を構成する複数本の水平走査線を一定の間隔で飛び越して走査するインターレース方式で行われている。したがって、テレビジョン受像機で広く用いられている陰極線管方式の表示装置においても、インターレース方式で映像を表示している。   The scanning method of television broadcasting is performed by an interlace method in which a plurality of horizontal scanning lines constituting the screen are scanned at a predetermined interval. Therefore, a cathode ray tube type display device widely used in television receivers displays images in an interlaced manner.

たとえば現行のNTSC(National Television System Committee:米国テレビ放送方式標準化委員会)方式を例にとると、NTSC方式では525本の水平走査線で構成される1つの画像を2フィールドで構成しているので、1フィールドの水平走査線は262.5本となる。そしてNTSC方式では、まず、最初のフィールドで画面の上から1本おきに水平走査線を走査して下まで行ったら、上に戻って次のフィールドの走査、つまり最初のフィールドで飛び越した残りの水平走査線を1本おきに下まで走査している。   For example, taking the current NTSC (National Television System Committee) as an example, the NTSC system consists of two fields for one image composed of 525 horizontal scanning lines. There are 262.5 horizontal scanning lines in one field. In the NTSC system, first, every other horizontal scanning line is scanned from the top of the screen to the bottom in the first field, and then back to the next field, that is, the remaining fields jumped in the first field. Every other horizontal scanning line is scanned down.

インターレース方式で映像を表示するのは、陰極線管方式の表示装置の表示原理に起因する映像のちらつきを軽減するためである。陰極線管方式の表示装置は、電子銃から電子ビームを発射し、この電子ビームを偏光ヨークと呼ばれる電磁石で曲げて、画面を構成する装置前面の蛍光体に照射して発光させている。電子ビームはまず画面の左上に照射され、右に平行に移動し、右端に達すると一段下がってまた左から右へ照射される。この動作を最下段まで繰り返して1画面の走査が完了する。1画面の走査が完了すると、再び画面の左上から同様の走査を繰り返す。左上から右下まで達するのに要する時間は1/60〜1/30秒であるため、蛍光体の残光と視覚の残像によって、画面全体で像を結ぶことができる。   The reason why the video is displayed by the interlace method is to reduce the flicker of the video due to the display principle of the cathode ray tube type display device. In a cathode ray tube type display device, an electron beam is emitted from an electron gun, and the electron beam is bent by an electromagnet called a polarization yoke, and irradiated on a phosphor on the front surface of the device constituting a screen to emit light. The electron beam is first irradiated on the upper left of the screen, moves parallel to the right, and when reaching the right end, it goes down one step and is irradiated from left to right again. This operation is repeated to the lowest level to complete one screen scan. When the scanning of one screen is completed, the same scanning is repeated again from the upper left of the screen. Since the time required to reach from the upper left to the lower right is 1/60 to 1/30 seconds, an image can be formed on the entire screen by the afterglow of the phosphor and the visual afterimage.

しかし、蛍光体は、電子ビームの照射が止まった直後は明るく、次第に発光量が減る性質を持っているため、ゆっくり描画(走査)していると、画面の下部を描画する頃には画面の上部が暗くなってしまい、映像にちらつきが生じてしまう。そこで、インターレース方式で画面を走査することで、最初に描いた部分が暗くなる前に、次の映像信号の走査が始まるようにし、これによって見かけの画面の更新回数を増やし、画面全体のちらつきを軽減しているのである。   However, phosphors are bright immediately after the irradiation of the electron beam stops, and the amount of emitted light gradually decreases. Therefore, when drawing slowly (scanning), when the lower part of the screen is drawn, The upper part becomes dark and the image flickers. Therefore, by scanning the screen with the interlace method, the scanning of the next video signal starts before the first drawn part becomes dark, thereby increasing the number of times the apparent screen is updated and flickering the entire screen. It is mitigating.

ところで、近年、液晶表示装置の普及に伴って、テレビジョン受像機においても、表示装置として液晶表示装置が用いられるようになってきている。液晶表示装置では、陰極線管方式の表示装置のような蛍光体に起因する映像のちらつきは生じないので、画面を構成する複数本の水平走査線(水平表示ライン)を1本ずつ順番に走査するプログレッシブ方式(順次走査方式)で映像信号を表示している。そのため、インターレース方式の映像信号を液晶表示装置に表示させる際には、インターレース方式の映像信号をプログレッシブ方式の映像信号に変換する必要がある。   By the way, in recent years, with the spread of liquid crystal display devices, liquid crystal display devices have come to be used as display devices in television receivers. In the liquid crystal display device, since the image flicker caused by the phosphor unlike the cathode ray tube type display device does not occur, a plurality of horizontal scanning lines (horizontal display lines) constituting the screen are sequentially scanned one by one. The video signal is displayed by the progressive method (sequential scanning method). Therefore, when displaying an interlaced video signal on a liquid crystal display device, it is necessary to convert the interlaced video signal into a progressive video signal.

インターレース方式の映像信号をプログレッシブ方式の映像信号に変換する変換方式としては、フレームメモリを用いた変換方式が最も簡単な構成で実現することができる。フレームメモリを用いた変換方式は、たとえば特許文献1に記載されている。   As a conversion method for converting an interlace video signal into a progressive video signal, a conversion method using a frame memory can be realized with the simplest configuration. A conversion method using a frame memory is described in Patent Document 1, for example.

図13は、フレームメモリを用いて映像信号をインターレース方式からプログレッシブ方式に変換する際の従来の構成例を説明するためのブロック図である。なお、インターレース方式の映像信号については、一般的に、奇数番目の水平走査線の映像信号が送出される期間を奇数フィールド、偶数番目の水平走査線の映像信号が送出される期間を偶数フィールドと称しているが、フィールドは、垂直同期信号から次の垂直同期信号までの期間であるので、「フレーム」に統一して説明することとする。   FIG. 13 is a block diagram for explaining an example of a conventional configuration when a video signal is converted from an interlace format to a progressive format using a frame memory. For interlaced video signals, generally, the period in which the video signal of the odd-numbered horizontal scanning line is transmitted is an odd field, and the period in which the video signal of the even-numbered horizontal scanning line is transmitted is an even field. However, since the field is a period from the vertical synchronization signal to the next vertical synchronization signal, the field will be described in a unified manner as “frame”.

インターレース方式によるビデオ信号は、奇数フレームと偶数フレームとで1画面が構成されており、奇数フレーム、偶数フレームの順番で映像信号処理装置31に入力される。映像信号処理装置31は、アナログ/デジタル変換器(以下、「A/Dコンバータ」という。)32とIP変換回路33とフレームメモリ34とを備えて構成されている。インターレース方式の映像信号は、A/Dコンバータ32に入力されてデジタル画像データに変換される。画像データは、IP変換回路33に入力される。   The interlaced video signal is composed of one frame of odd frames and even frames, and is input to the video signal processor 31 in the order of odd frames and even frames. The video signal processing device 31 includes an analog / digital converter (hereinafter referred to as “A / D converter”) 32, an IP conversion circuit 33, and a frame memory 34. The interlace video signal is input to the A / D converter 32 and converted into digital image data. The image data is input to the IP conversion circuit 33.

まず、奇数フレームの画像データが入力されると、IP変換回路33は、SDRAMからなるフレームメモリ34に奇数フレームの画像データを順次書き込んでゆく。続いて、偶数フレームの画像データが入力されると、同様にIP変換回路33は、フレームメモリ34に偶数フレームの画像データを順次書き込んでゆく。これによって、フレームメモリ34には、1画像分の画像データが書き込まれたことになる。フレームメモリ34に1画像分の画像データが書き込まれると、IP変換回路33は、フレームメモリ34から画像データを1水平走査線ごとに順番に読み出して、タイミングコントローラ35に出力する。   First, when odd-numbered frame image data is input, the IP conversion circuit 33 sequentially writes the odd-numbered frame image data into the frame memory 34 made of SDRAM. Subsequently, when even-frame image data is input, the IP conversion circuit 33 sequentially writes the even-frame image data in the frame memory 34 in the same manner. As a result, image data for one image is written in the frame memory 34. When image data for one image is written in the frame memory 34, the IP conversion circuit 33 sequentially reads out the image data from the frame memory 34 for each horizontal scanning line and outputs it to the timing controller 35.

タイミングコントローラ35は、TFT型液晶表示装置36を駆動する装置である。TFT型液晶表示装置36は、TFT(Thin Film Transistor:薄膜トランジスタ)を用いたアクティブマトリクス型の液晶表示パネルと、タイミングコントローラ35からの駆動信号に基づいて液晶表示パネルを駆動する駆動回路とを備えて構成されている。   The timing controller 35 is a device that drives the TFT type liquid crystal display device 36. The TFT type liquid crystal display device 36 includes an active matrix type liquid crystal display panel using TFTs (Thin Film Transistors) and a drive circuit for driving the liquid crystal display panel based on a drive signal from the timing controller 35. It is configured.

液晶表示パネルは、行列状に配列された複数の画素電極に対応させてそれぞれスイッチング素子としてのTFTが設けられているアクティブマトリクス基板と、ガラスなどの透明基板のほぼ全面に1枚の共通電極が形成されている対向基板との間に液晶層を介在させて構成されている。アクティブマトリクス基板は、ガラスなどの透明基板上に、互いに平行な複数のゲート信号線と、ゲート信号線に直交するとともに互いに平行な複数のソース信号線とを形成し、ゲート信号線とソース信号線とで区画された矩形領域内に画素電極とTFTとを形成して構成されている。TFTのドレインには画素電極が接続され、ゲートにはゲート信号線が接続され、ソースにはソース信号線が接続されている。   A liquid crystal display panel has an active matrix substrate provided with TFTs as switching elements corresponding to a plurality of pixel electrodes arranged in a matrix, and a common electrode on almost the entire surface of a transparent substrate such as glass. A liquid crystal layer is interposed between the counter substrate and the formed counter substrate. The active matrix substrate forms a plurality of gate signal lines parallel to each other and a plurality of source signal lines orthogonal to and parallel to the gate signal lines on a transparent substrate such as glass. A pixel electrode and a TFT are formed in a rectangular area partitioned by. A pixel electrode is connected to the drain of the TFT, a gate signal line is connected to the gate, and a source signal line is connected to the source.

駆動回路は、液晶表示パネルの複数のゲート信号線にTFTのオン/オフを制御するゲートオン信号/ゲートオフ信号を供給するゲート駆動回路と、複数のソース信号線に画像データに対応した表示電圧を供給するソース駆動回路とで構成されている。   The drive circuit supplies a gate drive circuit for supplying a gate on signal / gate off signal for controlling on / off of the TFT to a plurality of gate signal lines of the liquid crystal display panel, and a display voltage corresponding to the image data to the plurality of source signal lines. And a source driving circuit.

このような構成のTFT型液晶表示装置36では、まず1番目のゲート信号線にTFTをオン状態とするゲートオン信号を入力するとともに、すべてのソース信号に表示電圧を入力する。これによって、1番目のゲート信号線に接続されたTFTがすべてオン状態となり、オン状態のTFTに接続された画素電極にソース信号線からの表示電圧が書き込まれ、画素電極と共通電極との間の液晶(画素)に表示電圧が印加されて1水平走査線(1水平表示ライン)の画像が表示される。このような動作を順番に2番目以降のゲート信号線に対しても行うことによって、各水平走査線の画像が表示され、1画面の画像が表示される。   In the TFT type liquid crystal display device 36 having such a configuration, a gate-on signal for turning on the TFT is first input to the first gate signal line, and a display voltage is input to all source signals. As a result, all the TFTs connected to the first gate signal line are turned on, and the display voltage from the source signal line is written to the pixel electrode connected to the TFT in the on state. A display voltage is applied to the liquid crystal (pixel), and an image of one horizontal scanning line (one horizontal display line) is displayed. By performing such an operation on the second and subsequent gate signal lines in order, an image of each horizontal scanning line is displayed, and an image of one screen is displayed.

したがって、タイミングコントローラ35は、TFT型液晶表示装置36の駆動回路に対して、上述した動作を行うために必要な駆動信号(制御信号と画像データ)を供給する。複数のゲート信号線には順番にゲートオン信号を入力するとともに、複数のソース信号線にはフレームメモリ34から画像データを1水平走査線単位で順番に読み出して入力する。これによって、TFT型液晶表示装置36には1画像が表示される。
特開平11−164231号公報
Therefore, the timing controller 35 supplies a drive signal (control signal and image data) necessary for performing the above-described operation to the drive circuit of the TFT liquid crystal display device 36. Gate-on signals are sequentially input to the plurality of gate signal lines, and image data is sequentially read and input from the frame memory 34 in units of one horizontal scanning line to the plurality of source signal lines. As a result, one image is displayed on the TFT type liquid crystal display device 36.
JP-A-11-164231

上述したように、フレームメモリ34を用いて、インターレース/プログレッシブ変換(IP変換)を行う場合、フレームメモリ34は1画像(2フレーム)分のデジタル画像データを記憶する必要があるので、記憶容量の大きなメモリをフレームメモリ34として用いる必要がある。メモリの価格は記憶容量の増加に比例して上昇するので、記憶容量の大きなフレームメモリ34を用いることは、映像信号処理装置31のコストを上昇させる要因となっている。   As described above, when interlace / progressive conversion (IP conversion) is performed using the frame memory 34, the frame memory 34 needs to store digital image data for one image (two frames). It is necessary to use a large memory as the frame memory 34. Since the price of the memory increases in proportion to the increase in storage capacity, the use of the frame memory 34 having a large storage capacity is a factor that increases the cost of the video signal processing device 31.

本発明は、このような従来技術における問題点に着目してなされたものであって、TFT型液晶表示装置に対するインターレース方式の映像信号の表示を低コストで実現することができる表示制御装置を提供することを目的とする。   The present invention has been made paying attention to such problems in the prior art, and provides a display control device capable of realizing display of an interlaced video signal on a TFT liquid crystal display device at a low cost. The purpose is to do.

本発明に係る表示制御装置は、水平表示ライン指定信号に基づいて画像を表示する水平表示ラインが順番に指定され、画像データ書込み指示信号が入力されている期間に入力された画像データに基づいて指定された水平表示ラインに画像を表示するTFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、インターレース方式の映像信号における1水平走査線分の画像データを記憶できる記憶容量を有するとともに、データの書込みと読出しとが同時に実行可能なラインメモリと、該ラインメモリに対するデータの書込みと読出しとを制御し、読み出したデータを前記TFT型液晶表示装置に供給するメモリ制御手段と、前記水平表示ライン指定信号と、前記画像データ書込み指示信号とを含む駆動信号を作成して前記TFT型液晶表示装置に供給する駆動信号作成手段とを備え、前記メモリ制御手段は、1水平走査線の画像データが入力されると、所定の周波数の書込み用クロック信号に同期して画像データをラインメモリに順次書き込むとともに、1水平走査線の全画像データの半分の画像データが書き込まれた時点から、書込み用クロック信号の2倍の周波数の読出し用クロック信号で画像データをラインメモリから読出して前記TFT型液晶表示装置に出力し、前記駆動信号作成手段は、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号を順次出力し、奇数フレームでは、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、奇数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力し、偶数フレームでは、第2水平走査線の画像データの前記ラインメモリへの書込み開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、偶数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力することを特徴としている。   The display control apparatus according to the present invention is based on image data input during a period in which horizontal display lines for displaying an image are sequentially specified based on a horizontal display line specification signal and an image data write instruction signal is input. A display control device for controlling a TFT type liquid crystal display device that displays an image on a specified horizontal display line and displaying an interlaced video signal that forms one image with odd frames and even frames. A line memory having a storage capacity capable of storing image data for one horizontal scanning line in the video signal, and capable of simultaneously writing and reading data, and controlling writing and reading of data to the line memory; Memory control means for supplying the read data to the TFT type liquid crystal display device, and the horizontal display line designation And a drive signal generating means for generating a drive signal including the image data write instruction signal and supplying the drive signal to the TFT-type liquid crystal display device. The memory control means receives image data of one horizontal scanning line. Then, the image data is sequentially written in the line memory in synchronization with the write clock signal having a predetermined frequency, and the write clock signal is started from the time when half of the image data of one horizontal scanning line is written. The image data is read out from the line memory with a readout clock signal having a frequency twice as high as that of the TFT type liquid crystal display device, and the drive signal generating means is ½ of one horizontal scanning period in the interlace video signal. The horizontal display line designation signal is sequentially output in a cycle of the following, and in odd frames, the image data of the first horizontal scanning line is read from the line memory Output of the horizontal display line designation signal is started from the output start timing, and the image data write instruction signal is output in synchronization with the output timing of the horizontal display line designation signal for designating the odd-numbered horizontal display line. The output of the horizontal display line designation signal is started from the timing of starting the writing of the image data of the second horizontal scanning line to the line memory, and at the output timing of the horizontal display line designation signal for designating the even-numbered horizontal display line. The image data writing instruction signal is output in synchronization.

また本発明に係る表示制御装置は、TFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、奇数フレームでは、前記TFT型液晶表示装置の偶数番目の水平表示ラインの画像表示はそのまま保持した状態で、奇数番目の水平走査線の画像データを、奇数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせ、偶数フレームでは、奇数番目の水平表示ラインの画像表示はそのまま保持した状態で、偶数番目の水平走査線の画像データを、偶数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせることを特徴としている。   The display control device according to the present invention is a display control device for controlling a TFT liquid crystal display device to display an interlaced video signal that constitutes one image by an odd frame and an even frame. Based on the image data, the image data of the odd-numbered horizontal scanning lines is supplied to the odd-numbered horizontal display lines while maintaining the image display of the even-numbered horizontal display lines of the TFT type liquid crystal display device as they are. In the even-numbered frame, the image data of the even-numbered horizontal display lines is maintained and the image data of the even-numbered horizontal scanning lines is supplied to the even-numbered horizontal display lines. An image display based on the above is performed.

また本発明に係る表示制御装置は、TFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、奇数フレームでは、奇数番目の水平走査線の画像データを、前記TFT型液晶表示装置の奇数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせるとともに、偶数番目の水平表示ラインには、前記TFT型液晶表示装置における最も低い階調表示を行うための黒画像データを供給して黒画像の表示を行わせ、偶数フレームでは、偶数番目の水平走査線の画像データを、偶数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせるとともに、奇数番目の水平表示ラインには、前記黒画像データを供給して黒画像の表示を行わせることを特徴としている。   The display control device according to the present invention is a display control device for controlling a TFT liquid crystal display device to display an interlaced video signal that constitutes one image by an odd frame and an even frame. The image data of the odd-numbered horizontal scanning lines is supplied to the odd-numbered horizontal display lines of the TFT-type liquid crystal display device, respectively, and image display based on the image data is performed. In the TFT type liquid crystal display device, black image data for displaying the lowest gradation is supplied to display a black image. In an even frame, the image data of the even-numbered horizontal scanning line is converted to the even-numbered horizontal scanning line. Each of the display lines is supplied to display an image based on the image data, and the black image data is supplied to the odd-numbered horizontal display lines. It is characterized by causing the display of the black image Te.

また本発明に係る表示制御装置は、水平表示ライン指定信号に基づいて画像を表示する水平表示ラインが順番に指定され、画像データ書込み指示信号が入力されている期間に入力された画像データに基づいて指定された水平表示ラインに画像を表示するTFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1フレームを構成するインターレース方式の映像信号を表示する表示制御装置であって、インターレース方式の映像信号における1水平走査線分の画像データを記憶できる記憶容量を有すし、データの書込みと読出しとを同時に実行可能なラインメモリと、前記TFT型液晶表示装置における最も暗い階調表示を行わせるための黒画像データを出力する黒画像データ発生手段と、前記ラインメモリに対するデータの書込みと読出しとを制御するとともに、前記ラインメモリからの出力と前記黒画像データ発生手段からの出力とを切り換えて前記TFT型液晶表示装置に供給するメモリ制御手段と、前記水平表示ライン指定信号と、前記画像データ書込み指示信号とを含む駆動信号を作成して前記TFT型液晶表示装置に供給する駆動信号作成手段とを備え、前記メモリ制御手段は、1水平走査線の画像データが入力されると、所定の周波数の書込み用クロック信号に同期して画像データを前記ラインメモリに順次書き込むとともに、前記書込み用クロック信号の2倍の周波数の読出し用クロック信号に同期させて黒画像データを前記TFT型液晶表示装置に出力し、1水平走査線の全画像データの半分の画像データが前記ラインメモリに書き込まれた時点から、前記読出し用クロック信号で画像データを前記ラインメモリから読出して前記TFT型液晶表示装置に出力し、前記駆動信号作成手段は、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号を順次出力し、奇数フレームでは、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、前記水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力し、偶数フレームでは、第2水平走査線の画像データの前記ラインメモリからの読出し開始に先立って出力される黒画像データの出力開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、前記水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力することを特徴としている。   The display control apparatus according to the present invention is based on image data input during a period in which horizontal display lines for displaying an image are sequentially specified based on a horizontal display line specification signal and an image data write instruction signal is input. A display control device for controlling an TFT type liquid crystal display device that displays an image on a specified horizontal display line and displaying an interlaced video signal comprising one frame with odd frames and even frames. A line memory having a storage capacity capable of storing image data for one horizontal scanning line in a video signal of the system, and capable of simultaneously executing data writing and reading, and the darkest gradation display in the TFT type liquid crystal display device Black image data generating means for outputting black image data for execution, and writing of data to the line memory And controlling the reading, memory control means for switching the output from the line memory and the output from the black image data generation means to supply to the TFT type liquid crystal display device, the horizontal display line designation signal, Drive signal generation means for generating a drive signal including an image data write instruction signal and supplying the drive signal to the TFT-type liquid crystal display device, and the memory control means receives image data of one horizontal scanning line, Image data is sequentially written to the line memory in synchronization with a write clock signal having a predetermined frequency, and black image data is synchronized with a read clock signal having a frequency twice that of the write clock signal. From the time when the image data that is half of the total image data of one horizontal scanning line is written to the line memory is output to the display device. The image data is read from the line memory by the read clock signal and output to the TFT type liquid crystal display device, and the drive signal generating means is horizontal at a period of ½ of one horizontal scanning period in the interlace video signal. The display line designation signal is sequentially output, and in the odd-numbered frame, the horizontal display line designation signal starts to be output from the timing to start reading the image data of the first horizontal scanning line from the line memory. The image data write instruction signal is output in synchronization with the output timing of the black image data from the output start timing of the black image data output prior to the start of reading the image data of the second horizontal scanning line from the line memory in the even frame. Starts the output of the horizontal display line designation signal and outputs the horizontal display line designation signal. The image data writing instruction signal is output in synchronization with the force timing.

本発明の表示制御装置によれば、TFT型液晶表示装置には、奇数フレームでは奇数番目の水平表示ラインに奇数番目の水平走査線の画像データが供給されて画像表示が行われ、偶数フレームでは偶数番目の水平表示ラインに偶数番目の水平走査線の画像データが供給されて画像表示が行われる。   According to the display control device of the present invention, in the TFT type liquid crystal display device, image data is displayed by supplying image data of odd-numbered horizontal scanning lines to odd-numbered horizontal display lines in odd-numbered frames, and in even-numbered frames. The even-numbered horizontal display line is supplied with the image data of the even-numbered horizontal scanning line, and the image display is performed.

ところで、TFT型液晶表示装置においては、画素電極に画像データに対応した表示電圧を印加して電荷を供給すると、一定期間はその電荷が保持されることが知られている。これは、液晶層を介在して対向する画素電極と共通電極との間に容量(画素容量)が生じるからである。そして、電荷の保持時間は、TFTのオフ電流、液晶抵抗を通じてのリーク電流、画素容量などに依存することが知られている。したがって、TFTのオフ電流および液晶抵抗を通じてのリーク電流をそれぞれ少なくし、画素容量を大きくすることによって、インターレース方式の映像信号の2フレーム期間の間、画素容量は電荷を保持することができる。たとえばNTSC方式の映像信号の場合は、1/30秒(33.3m秒)の間、画素容量は電荷を保持することができる。   By the way, in a TFT type liquid crystal display device, it is known that when a display voltage corresponding to image data is applied to a pixel electrode to supply a charge, the charge is held for a certain period. This is because a capacitance (pixel capacitance) is generated between the pixel electrode and the common electrode facing each other through the liquid crystal layer. It is known that the charge retention time depends on the off current of the TFT, the leakage current through the liquid crystal resistance, the pixel capacitance, and the like. Therefore, by reducing the TFT off current and the leakage current through the liquid crystal resistor, respectively, and increasing the pixel capacitance, the pixel capacitance can hold electric charge for two frame periods of the interlaced video signal. For example, in the case of an NTSC video signal, the pixel capacitor can hold a charge for 1/30 seconds (33.3 milliseconds).

このようにインターレース方式の映像信号の2フレーム期間の間、TFT型液晶表示装置の画素(容量)は電荷を保持するので、上述したように奇数フレームで奇数番目の水平表示ラインに画像を表示させた後に、偶数フレームで偶数番目の水平表示ラインに画像を表示させた時点でも、奇数番目の水平表示ラインの画像が消えずに残っていることになる。したがって、TFT型液晶表示装置を見る者は、1つの画像として視認することができる。   As described above, since the pixel (capacitance) of the TFT type liquid crystal display device retains electric charge during the two frame periods of the interlaced video signal, an image is displayed on the odd horizontal display line in the odd frame as described above. After that, even when the image is displayed on the even-numbered horizontal display line in the even-numbered frame, the image of the odd-numbered horizontal display line remains without being erased. Therefore, a person viewing the TFT type liquid crystal display device can visually recognize it as one image.

このように本発明では、画素容量が一定期間電荷を保持するという特性を利用することによって、従来技術のようにフレームメモリを用いることなく、インターレース方式の映像信号をプログレッシブ方式のTFT型液晶表示装置に表示することができる。これによって、表示制御装置のコストの低減を図ることができる。   As described above, in the present invention, by utilizing the characteristic that the pixel capacitance holds the charge for a certain period, an interlaced video signal can be transferred to the progressive TFT liquid crystal display device without using a frame memory as in the prior art. Can be displayed. Thereby, the cost of the display control device can be reduced.

また本発明の表示制御装置によれば、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号がTFT型液晶表示装置に出力され、水平表示ラインが順番に指定される。TFT型液晶表示装置では、水平表示ラインが指定されている期間に、画像データと画像データ書込み指示信号とが入力されると、指定された水平表示ラインに入力された画像データが書き込まれ、その水平表示ラインの画像表示が行われる。   Further, according to the display control device of the present invention, the horizontal display line designation signal is output to the TFT type liquid crystal display device at a period of 1/2 of one horizontal scanning period in the interlace video signal, and the horizontal display lines are designated in order. Is done. In the TFT type liquid crystal display device, when image data and an image data write instruction signal are input during a period in which the horizontal display line is specified, the image data input to the specified horizontal display line is written. An image of the horizontal display line is displayed.

1水平走査線の画像データが入力されると、ラインメモリに対する画像データの書込みが開始され、画像データは所定の周波数の書込み用クロック信号に同期してラインメモリに順次書き込まれていく。1水平走査線の全画像データの半分の画像データが書き込まれた時点で、画像データの読出しが開始される。画像データの読出しは、書込み用クロック信号の2倍の周波数の読出し用クロック信号に同期して行われる。したがって、1水平走査線の最後の画像データがラインメモリに書き込まれて書込み動作が終了すると、その直後に最後の画像データがラインメモリから読み出されて読出し動作が終了する。このように、1水平走査線分の画像データは、映像信号の1水平走査期間の1/2の期間でラインメモリから読み出され、さらに複数の水平走査線の各画像データは、映像信号の1水平走査期間の1/2の時間間隔をあけて順番にTFT型液晶表示装置に与えられる。   When image data of one horizontal scanning line is input, writing of the image data to the line memory is started, and the image data is sequentially written to the line memory in synchronization with a writing clock signal having a predetermined frequency. When half of the image data of one horizontal scanning line is written, reading of the image data is started. Image data is read in synchronization with a read clock signal having a frequency twice that of the write clock signal. Therefore, when the last image data of one horizontal scanning line is written in the line memory and the writing operation is finished, the last image data is read from the line memory immediately after that and the reading operation is finished. As described above, the image data for one horizontal scanning line is read from the line memory in a half of one horizontal scanning period of the video signal, and each image data of the plurality of horizontal scanning lines is read from the video signal. The TFT liquid crystal display devices are sequentially supplied with a time interval of 1/2 of one horizontal scanning period.

奇数フレームでは、水平表示ライン指定信号は、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから出力が開始される。したがって、第1水平表示ラインを指定する指定信号は、ラインメモリから第1水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間にTFT型液晶表示装置に与えられる。第2水平表示ラインを指定する指定信号は、ラインメモリに第3水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間に、TFT型液晶表示装置に与えられる。第3水平表示ラインを指定する指定信号は、ラインメモリから第3水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間にTFT型液晶表示装置に与えられる。このように奇数フレームでは、奇数番目の水平走査線の画像データがTFT型液晶表示装置に与えられているときに、奇数番目の水平表示ラインを指定する指定信号が与えられることになる。   In the odd-numbered frame, the horizontal display line designation signal starts to be output from the start timing of reading the image data of the first horizontal scanning line from the line memory. Therefore, the designation signal for designating the first horizontal display line is given to the TFT type liquid crystal display device during the period when the image data of the first horizontal scanning line is read from the line memory and given to the TFT type liquid crystal display device. . The designation signal for designating the second horizontal display line is given to the TFT-type liquid crystal display device during the period from the start of the writing of the image data of the third horizontal scanning line to the line memory until the reading is started. The designation signal designating the third horizontal display line is given to the TFT type liquid crystal display device during a period in which the image data of the third horizontal scanning line is read from the line memory and given to the TFT type liquid crystal display device. As described above, in the odd-numbered frame, when the image data of the odd-numbered horizontal scanning line is given to the TFT type liquid crystal display device, the designation signal for designating the odd-numbered horizontal display line is given.

さらに、画像データ書込み指示信号は、奇数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期してTFT型液晶表示装置に与えられる。   Further, the image data write instruction signal is given to the TFT type liquid crystal display device in synchronization with the output timing of the horizontal display line designation signal for designating odd-numbered horizontal display lines.

したがって、奇数番目の水平走査線の映像信号が与えられる奇数フレームでは、TFT型液晶表示装置の奇数番目の水平表示ラインが指定されるときに、その水平表示ラインに対応する水平走査線の画像データが与えられるとともに、画像データの書込みが指示されるので、奇数番目の水平走査線の画像データをそれぞれ対応する水平表示ラインに表示させることができる。   Therefore, in the odd frame to which the video signal of the odd-numbered horizontal scanning line is given, when the odd-numbered horizontal display line of the TFT type liquid crystal display device is designated, the image data of the horizontal scanning line corresponding to the horizontal display line And writing of image data is instructed, so that the image data of odd-numbered horizontal scanning lines can be displayed on the corresponding horizontal display lines.

一方、偶数フレームでは、水平表示ライン指定信号は、第2水平走査線の画像データの前記ラインメモリへの書込み開始タイミングから出力が開始される。したがって、第1水平表示ラインを指定する指定信号は、ラインメモリに第2水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間にTFT型液晶表示装置に与えられる。第2水平表示ラインを指定する指定信号は、ラインメモリから第2水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間に、TFT型液晶表示装置に与えられる。第3水平表示ラインを指定する指定信号は、ラインメモリに第4水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間にTFT型液晶表示装置に与えられる。このように偶数フレームでは、偶数番目の水平走査線の画像データがTFT型液晶表示装置に与えられているときに、偶数番目の水平表示ラインを指定する指定信号が与えられることになる。   On the other hand, in the even-numbered frame, the output of the horizontal display line designation signal is started from the writing start timing of the image data of the second horizontal scanning line to the line memory. Therefore, the designation signal for designating the first horizontal display line is given to the TFT type liquid crystal display device in the period from the start of the writing of the image data of the second horizontal scanning line to the line memory until the reading is started. The designation signal for designating the second horizontal display line is given to the TFT type liquid crystal display device during a period when the image data of the second horizontal scanning line is read from the line memory and given to the TFT type liquid crystal display device. The designation signal for designating the third horizontal display line is given to the TFT liquid crystal display device during the period from the start of the writing of the image data of the fourth horizontal scanning line to the line memory until the reading is started. As described above, in the even-numbered frame, when the image data of the even-numbered horizontal scanning line is given to the TFT liquid crystal display device, the designation signal for designating the even-numbered horizontal display line is given.

さらに、画像データ書込み指示信号は、偶数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期してTFT型液晶表示装置に与えられる。   Further, the image data write instruction signal is given to the TFT type liquid crystal display device in synchronization with the output timing of the horizontal display line designation signal for designating even-numbered horizontal display lines.

したがって、偶数番目の水平走査線の映像信号が与えられる奇数フレームでは、TFT型液晶表示装置の偶数番目の水平表示ラインが指定されるときに、その水平表示ラインに対応する水平走査線の画像データが与えられるとともに、画像データの書込みが指示されるので、偶数番目の水平走査線の画像データをそれぞれ対応する水平表示ラインに表示させることができる。   Therefore, in the odd frame to which the video signal of the even-numbered horizontal scanning line is given, when the even-numbered horizontal display line of the TFT type liquid crystal display device is designated, the image data of the horizontal scanning line corresponding to the horizontal display line And writing of image data is instructed, so that the image data of even-numbered horizontal scanning lines can be displayed on the corresponding horizontal display lines.

上述したようにTFT型液晶表示装置においては、インターレース方式の映像信号の2フレーム期間の間、画素(容量)が電荷を保持するので、上述したように奇数フレームで奇数番目の水平表示ラインに画像を表示させた後に、偶数フレームで偶数番目の水平表示ラインに画像を表示させた時点でも、奇数番目の水平表示ラインの画像が消えずに残っていることになる。したがって、TFT型液晶表示装置を見る者は、1つの画像として視認することができる。   As described above, in the TFT type liquid crystal display device, the pixel (capacitance) holds the charge for two frame periods of the interlaced video signal, so that the image is displayed on the odd horizontal display line in the odd frame as described above. Even when the image is displayed on the even-numbered horizontal display line in the even-numbered frame after the image is displayed, the image of the odd-numbered horizontal display line remains without being erased. Therefore, a person viewing the TFT type liquid crystal display device can visually recognize it as one image.

このように本発明では、画素容量が一定期間電荷を保持するという特性を利用することによって、従来技術のようにフレームメモリを用いることなく、インターレース方式の映像信号をプログレッシブ方式のTFT型液晶表示装置に表示することができる。これによって、表示制御装置のコストの低減を図ることができる。   As described above, in the present invention, by utilizing the characteristic that the pixel capacitance holds the charge for a certain period, an interlaced video signal can be transferred to the progressive TFT liquid crystal display device without using a frame memory as in the prior art. Can be displayed. Thereby, the cost of the display control device can be reduced.

また本発明の表示制御装置によれば、TFT型液晶表示装置には、奇数フレームでは奇数番目の水平表示ラインに奇数番目の水平走査線の画像データが供給されて画像表示が行われるとともに、偶数番目の水平表示ラインには黒画像が表示され、偶数フレームでは偶数番目の水平表示ラインに偶数番目の水平走査線の画像データが供給されて画像表示が行われるとともに、奇数番目の水平表示ラインには黒画像が表示される。   According to the display control device of the present invention, the TFT liquid crystal display device displays image data by supplying the image data of the odd-numbered horizontal scanning lines to the odd-numbered horizontal display lines in the odd-numbered frame, and even-numbered. The black image is displayed on the first horizontal display line, and in the even frame, the image data is displayed by supplying the image data of the even horizontal scan line to the even horizontal display line, and at the odd horizontal display line. Displays a black image.

このように、奇数フレームおよび偶数フレームの各フレームでは、TFT型液晶表示装置の複数の水平表示ラインには当該フレームの画像データに基づく画像と黒画像とが交互に表示されるので、直前のフレームで画像が表示された水平表示ラインに黒画像が表示されることになる。これによって、一定期間画素が発光状態を維持するホールド型表示装置であるTFT型液晶表示装置において、黒画像を挿入したことによって、陰極線管方式の表示装置のような瞬間的に画素を発光させるインパルス型表示装置と同様に、残像が認識されにくくなる。これによって、TFT型液晶表示装置では、動画がくっきりと見えるようになる。   As described above, in each of the odd-numbered frame and the even-numbered frame, the image based on the image data of the frame and the black image are alternately displayed on the plurality of horizontal display lines of the TFT type liquid crystal display device. A black image is displayed on the horizontal display line on which the image is displayed. Thereby, in the TFT type liquid crystal display device, which is a hold type display device in which the pixel maintains the light emission state for a certain period, an impulse that causes the pixel to emit light instantaneously as in a cathode ray tube type display device by inserting a black image. As in the case of the type display device, the afterimage becomes difficult to be recognized. Thus, the moving image can be clearly seen on the TFT type liquid crystal display device.

また本発明の表示制御装置によれば、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号がTFT型液晶表示装置に出力され、水平表示ラインが順番に指定される。TFT型液晶表示装置では、水平表示ラインが指定されている期間に、画像データと画像データ書込み指示信号とが入力されると、指定された水平表示ラインに入力された画像データが書き込まれ、その水平表示ラインの画像表示が行われる。   Further, according to the display control device of the present invention, the horizontal display line designation signal is output to the TFT type liquid crystal display device at a period of 1/2 of one horizontal scanning period in the interlace video signal, and the horizontal display lines are designated in order. Is done. In the TFT type liquid crystal display device, when image data and an image data write instruction signal are input during a period in which the horizontal display line is specified, the image data input to the specified horizontal display line is written. An image of the horizontal display line is displayed.

1水平走査線の画像データが入力されると、ラインメモリに対する画像データの書込みが開始され、画像データは所定の周波数の書込み用クロック信号に同期してラインメモリに順次書き込まれていく。第1水平走査線の全画像データの半分の画像データが書き込まれた時点で、画像データの読出しが開始される。画像データの読出しは、書込み用クロック信号の2倍の周波数の読出し用クロック信号に同期して行われる。したがって、1水平走査線の最後の画像データがラインメモリに書き込まれて書込み動作が終了すると、その直後に最後の画像データがラインメモリから読み出されて読出し動作が終了する。このように、1水平走査線分の画像データは、映像信号の1水平走査期間の1/2の期間でラインメモリから読み出され、さらに複数の水平走査線の各画像データは、映像信号の1水平走査期間の1/2の時間間隔をあけて順番にTFT型液晶表示装置に与えられる。また、1水平走査線の画像データのラインメモリへの書込みのみが行われている期間では、黒画像データがTFT型液晶表示装置に与えられる。したがって、TFT型液晶表示装置には、水平走査線の画像データと、黒画像データ発生回路からの黒画像データとが交互に与えられることになる。   When image data of one horizontal scanning line is input, writing of the image data to the line memory is started, and the image data is sequentially written to the line memory in synchronization with a writing clock signal having a predetermined frequency. When half of the image data of the first horizontal scanning line is written, reading of the image data is started. Image data is read in synchronization with a read clock signal having a frequency twice that of the write clock signal. Therefore, when the last image data of one horizontal scanning line is written in the line memory and the writing operation is finished, the last image data is read from the line memory immediately after that and the reading operation is finished. As described above, the image data for one horizontal scanning line is read from the line memory in a half of one horizontal scanning period of the video signal, and each image data of the plurality of horizontal scanning lines is read from the video signal. The TFT liquid crystal display devices are sequentially supplied with a time interval of 1/2 of one horizontal scanning period. Further, black image data is given to the TFT type liquid crystal display device during a period in which only image data of one horizontal scanning line is written to the line memory. Therefore, the image data of the horizontal scanning line and the black image data from the black image data generating circuit are alternately given to the TFT type liquid crystal display device.

奇数フレームでは、水平表示ライン指定信号は、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから出力が開始される。したがって、第1水平表示ラインを指定する指定信号は、ラインメモリから第1水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間に、TFT型液晶表示装置に与えられる。第2水平表示ラインを指定する指定信号は、ラインメモリに第3水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間、すなわち黒画像データがTFT型液晶表示装置に与えられている期間に、TFT型液晶表示装置に与えられる。第3水平表示ラインを指定する指定信号は、ラインメモリから第3水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間に、TFT型液晶表示装置に与えられる。このように奇数フレームでは、奇数番目の水平走査線の画像データがTFT型液晶表示装置に与えられているときに、奇数番目の水平表示ラインを指定する指定信号が与えられ、黒画像データがTFT型液晶表示装置に与えられているときに、偶数番目の水平表示ラインを指定する指定信号が与えられることになる。   In the odd-numbered frame, the horizontal display line designation signal starts to be output from the start timing of reading the image data of the first horizontal scanning line from the line memory. Therefore, the designation signal for designating the first horizontal display line is given to the TFT liquid crystal display device during the period when the image data of the first horizontal scanning line is read from the line memory and given to the TFT liquid crystal display device. It is done. The designation signal for designating the second horizontal display line is a period from the start of the writing of the image data of the third horizontal scanning line to the line memory until the reading is started, that is, the black image data is sent to the TFT type liquid crystal display device. It is given to the TFT type liquid crystal display device during the given period. The designation signal for designating the third horizontal display line is given to the TFT type liquid crystal display device during a period in which the image data of the third horizontal scanning line is read from the line memory and given to the TFT type liquid crystal display device. As described above, in the odd frame, when the image data of the odd-numbered horizontal scanning lines is given to the TFT type liquid crystal display device, the designation signal for designating the odd-numbered horizontal display lines is given, and the black image data is converted into the TFT. When given to the liquid crystal display device, a designation signal for designating even-numbered horizontal display lines is given.

さらに、画像データ書込み指示信号は、水平表示ライン指定信号の出力タイミングに同期してTFT型液晶表示装置に与えられる。   Further, the image data writing instruction signal is given to the TFT type liquid crystal display device in synchronization with the output timing of the horizontal display line designation signal.

したがって、奇数番目の水平走査線の映像信号が与えられる奇数フレームでは、TFT型液晶表示装置の奇数番目の水平表示ラインが指定されるときは、その水平表示ラインに対応する水平走査線の画像データが与えられるとともに、画像データの書込みが指示されるので、奇数番目の水平走査線の画像データがそれぞれ対応する奇数番目の水平表示ラインに表示される。一方、TFT型液晶表示装置の偶数番目の水平表示ラインが指定されるときは、黒画像データが与えられるとともに、画像データの書込みが指示されるので、黒画像データがそれぞれ偶数番目の水平表示ラインに表示される。   Therefore, in the odd frame to which the video signal of the odd-numbered horizontal scanning line is given, when the odd-numbered horizontal display line of the TFT liquid crystal display device is designated, the image data of the horizontal scanning line corresponding to the horizontal display line And the writing of the image data is instructed, so that the image data of the odd-numbered horizontal scanning lines is displayed on the corresponding odd-numbered horizontal display lines. On the other hand, when the even-numbered horizontal display line of the TFT type liquid crystal display device is designated, black image data is given and the writing of the image data is instructed. Is displayed.

一方、偶数フレームでは、水平表示ライン指定信号は、第2水平走査線の画像データの前記ラインメモリからの読出し開始に先立って出力される黒画像データの出力開始タイミングから出力が開始される。したがって、第1水平表示ラインを指定する指定信号は、黒画像データがTFT型液晶表示装置に与えられている期間、すなわちラインメモリに第2水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間に、TFT型液晶表示装置に与えられる。第2水平表示ラインを指定する指定信号は、ラインメモリから第2水平走査線の画像データが読み出されてTFT型液晶表示装置に与えられている期間に、TFT型液晶表示装置に与えられる。第3水平表示ラインを指定する指定信号は、黒画像データがTFT型液晶表示装置に与えられている期間、すなわちラインメモリに第4水平走査線の画像データの書込みが開始されてから読出しが開始されるまでの期間に、TFT型液晶表示装置に与えられる。このように偶数フレームでは、偶数番目の水平走査線の画像データがTFT型液晶表示装置に与えられているときに、偶数番目の水平表示ラインを指定する指定信号が与えられ、黒画像データがTFT型液晶表示装置に与えられているときに、奇数番目の水平表示ラインを指定する指定信号が与えられることになる。   On the other hand, in the even frame, the output of the horizontal display line designation signal is started from the output start timing of the black image data that is output prior to the start of reading the image data of the second horizontal scanning line from the line memory. Therefore, the designation signal for designating the first horizontal display line is read out during the period when the black image data is applied to the TFT liquid crystal display device, that is, after the writing of the image data of the second horizontal scanning line to the line memory is started. Is given to the TFT-type liquid crystal display device during a period until the start of. The designation signal for designating the second horizontal display line is given to the TFT type liquid crystal display device during a period when the image data of the second horizontal scanning line is read from the line memory and given to the TFT type liquid crystal display device. The designation signal for designating the third horizontal display line is read during the period when the black image data is applied to the TFT liquid crystal display device, that is, after the writing of the image data of the fourth horizontal scanning line to the line memory is started. It is given to the TFT type liquid crystal display device in the period until it is done. As described above, in the even-numbered frame, when the image data of the even-numbered horizontal scanning line is given to the TFT type liquid crystal display device, the designation signal for designating the even-numbered horizontal display line is given, and the black image data becomes the TFT. When given to the liquid crystal display device, a designation signal designating an odd-numbered horizontal display line is given.

さらに、画像データ書込み指示信号は、水平表示ライン指定信号の出力タイミングに同期してTFT型液晶表示装置に与えられる。   Further, the image data writing instruction signal is given to the TFT type liquid crystal display device in synchronization with the output timing of the horizontal display line designation signal.

したがって、偶数番目の水平走査線の映像信号が与えられる奇数フレームでは、TFT型液晶表示装置の偶数番目の水平表示ラインが指定されるときは、その水平表示ラインに対応する水平走査線の画像データが与えられるとともに、画像データの書込みが指示されるので、偶数番目の水平走査線の画像データをそれぞれ対応する偶数番目の水平表示ラインに表示される。一方、TFT型液晶表示装置の奇数番目の水平表示ラインが指定されるときは、黒画像データ与えられるとともに、画像データの書込みが指示されるので、黒画像データが奇数番目の水平表示ラインに表示される。   Therefore, in the odd-numbered frame to which the video signal of the even-numbered horizontal scanning line is given, when the even-numbered horizontal display line of the TFT type liquid crystal display device is designated, the image data of the horizontal scanning line corresponding to the horizontal display line And the writing of the image data is instructed, so that the image data of the even-numbered horizontal scanning lines are displayed on the corresponding even-numbered horizontal display lines. On the other hand, when the odd-numbered horizontal display line of the TFT type liquid crystal display device is designated, the black image data is given and the writing of the image data is instructed, so that the black image data is displayed on the odd-numbered horizontal display line. Is done.

このように、奇数フレームおよび偶数フレームの各フレームでは、TFT型液晶表示装置の複数の水平表示ラインには当該フレームの画像データに基づく画像と黒画像とが交互に表示されるので、直前のフレームで画像が表示された水平表示ラインに黒画像が表示されることになる。これによって、一定期間画素が発光状態を維持するホールド型表示装置であるTFT型液晶表示装置において、黒画像を挿入したことによって、陰極線管方式の表示装置のような瞬間的に画素を発光させるインパルス型表示装置と同様に、残像が認識されにくくなる。これによって、TFT型液晶表示装置では、動画がくっきりと見えるようになる。   As described above, in each of the odd-numbered frame and the even-numbered frame, the image based on the image data of the frame and the black image are alternately displayed on the plurality of horizontal display lines of the TFT type liquid crystal display device. A black image is displayed on the horizontal display line on which the image is displayed. Thereby, in the TFT type liquid crystal display device, which is a hold type display device in which the pixel maintains the light emission state for a certain period, an impulse that causes the pixel to emit light instantaneously as in a cathode ray tube type display device by inserting a black image. As in the case of the type display device, the afterimage becomes difficult to be recognized. Thus, the moving image can be clearly seen on the TFT type liquid crystal display device.

図1は、本発明の第1実施形態であるタイミングコントローラ(TCON)1を用いてインターレース方式の映像信号をTFT型液晶表示装置2に表示する際の概略的構成を示すブロック図である。インターレース方式の映像信号については、一般的に、奇数番目の水平走査線の映像信号が送出される期間を奇数フィールド、偶数番目の水平走査線の映像信号が送出される期間を偶数フィールドと称しているが、フィールドは、垂直同期信号から次の垂直同期信号までの期間であるので、以下の説明では「フレーム」に統一して説明する。   FIG. 1 is a block diagram showing a schematic configuration when an interlaced video signal is displayed on a TFT liquid crystal display device 2 using a timing controller (TCON) 1 according to the first embodiment of the present invention. For interlaced video signals, generally, the period in which the video signal of the odd-numbered horizontal scanning line is transmitted is referred to as an odd field, and the period in which the video signal of the even-numbered horizontal scanning line is transmitted is referred to as an even field. However, since the field is a period from the vertical synchronization signal to the next vertical synchronization signal, in the following description, the field will be described as “frame”.

インターレース方式の映像信号(「インターレース信号」ということもある。)は、奇数番目の水平走査線の映像信号が送出される奇数フレームと、偶数番目の水平走査線の映像信号が送出される偶数フレームとで1つの画像を構成する映像信号であり、スケーラIC(Integrated Circuit:集積回路)3に与えられる。   Interlace video signals (sometimes referred to as “interlace signals”) are divided into odd frames in which video signals of odd-numbered horizontal scanning lines are transmitted and even frames in which video signals of even-numbered horizontal scanning lines are transmitted. And a video signal constituting one image, and is supplied to a scaler IC (Integrated Circuit) 3.

スケーラIC3では、入力されたインターレース方式の映像信号から、後述する図2に示すアナログ/デジタル変換器(A/Dコンバータ)4を用いて、デジタル画像データを作成するとともに、各種の制御信号を作成する。デジタル画像データおよび各種制御信号は、タイミングコントローラ1に与えられる。タイミングコントローラ1は、入力されるデジタル画像データおよび各種制御信号に基づいて、TFT型液晶表示装置2の駆動に必要な駆動信号を作成する。作成された駆動信号は、TFT型液晶表示装置2に与えられる。   The scaler IC 3 creates digital image data and various control signals from the input interlace video signal using an analog / digital converter (A / D converter) 4 shown in FIG. 2 described later. To do. The digital image data and various control signals are given to the timing controller 1. The timing controller 1 creates a drive signal necessary for driving the TFT liquid crystal display device 2 based on the input digital image data and various control signals. The generated drive signal is given to the TFT type liquid crystal display device 2.

TFT型液晶表示装置2は、TFTを用いたアクティブマトリクス型の液晶表示パネルと、タイミングコントローラ1からの駆動信号に基づいて液晶表示パネルを駆動する駆動回路とを備えて構成されている。   The TFT type liquid crystal display device 2 includes an active matrix type liquid crystal display panel using TFTs and a drive circuit that drives the liquid crystal display panel based on a drive signal from the timing controller 1.

液晶表示パネルは、行列状に配列された複数の画素電極に対応させてそれぞれスイッチング素子としてのTFTが設けられているアクティブマトリクス基板と、ガラスなどの透明基板のほぼ全面に1枚の共通電極が形成されている対向基板との間に液晶層を介在させて構成されている。アクティブマトリクス基板は、ガラスなどの透明基板上に、互いに平行な複数のゲート信号線と、ゲート信号線に直交するとともに互いに平行な複数のソース信号線とを形成し、ゲート信号線とソース信号線とで区画された矩形領域内に画素電極とTFTとを形成して構成されている。TFTのドレインには画素電極が接続され、ゲートにはゲート信号線が接続され、ソースにはソース信号線が接続されている。   A liquid crystal display panel has an active matrix substrate provided with TFTs as switching elements corresponding to a plurality of pixel electrodes arranged in a matrix, and a common electrode on almost the entire surface of a transparent substrate such as glass. A liquid crystal layer is interposed between the counter substrate and the formed counter substrate. The active matrix substrate forms a plurality of gate signal lines parallel to each other and a plurality of source signal lines orthogonal to and parallel to the gate signal lines on a transparent substrate such as glass. A pixel electrode and a TFT are formed in a rectangular area partitioned by. A pixel electrode is connected to the drain of the TFT, a gate signal line is connected to the gate, and a source signal line is connected to the source.

駆動回路は、液晶表示パネルの複数のゲート信号線にTFTのオン/オフを制御するゲートオン信号/ゲートオフ信号を供給するゲートドライバと、複数のソース信号線に画像データに対応した表示電圧を供給するソースドライバとで構成されている。   The drive circuit supplies a gate driver for supplying a gate on signal / gate off signal for controlling on / off of the TFT to a plurality of gate signal lines of the liquid crystal display panel, and a display voltage corresponding to the image data to the plurality of source signal lines. It consists of a source driver.

このような構成の液晶表示装置1では、まず1番目のゲート信号線にTFTをオン状態とするゲートオン信号を入力するとともに、すべてのソース信号に表示電圧を入力する。これによって、1番目のゲート信号線に接続されたTFTがすべてオン状態となり、オン状態のTFTに接続された画素電極にソース信号線からの表示電圧が書き込まれ、画素電極と共通電極との間の液晶(画素)に表示電圧が印加されて1水平走査線(1水平表示ライン)の画像が表示される。このような動作を順番に2番目以降のゲート信号線に対しても行うことによって、各水平走査線の画像が表示され、1画面の画像が表示される。   In the liquid crystal display device 1 having such a configuration, first, a gate-on signal for turning on the TFT is input to the first gate signal line, and a display voltage is input to all source signals. As a result, all the TFTs connected to the first gate signal line are turned on, and the display voltage from the source signal line is written to the pixel electrode connected to the TFT in the on state. A display voltage is applied to the liquid crystal (pixel), and an image of one horizontal scanning line (one horizontal display line) is displayed. By performing such an operation on the second and subsequent gate signal lines in order, an image of each horizontal scanning line is displayed, and an image of one screen is displayed.

したがって、タイミングコントローラ1は、TFT型液晶表示装置2の駆動回路に対して、上述した動作を行うために必要な駆動信号(制御信号と画像データ)とを供給する。複数のゲート信号線には順番にゲートオン信号を入力するとともに、複数のソース信号線には画像データを1水平走査線単位で順番に入力する。これによって、TFT型液晶表示装置2には1画面の画像が表示される。   Therefore, the timing controller 1 supplies drive signals (control signals and image data) necessary for performing the above-described operation to the drive circuit of the TFT type liquid crystal display device 2. Gate-on signals are sequentially input to the plurality of gate signal lines, and image data is sequentially input to the plurality of source signal lines in units of one horizontal scanning line. As a result, an image of one screen is displayed on the TFT type liquid crystal display device 2.

本実施形態では、タイミングコントローラ1は、図1に示すように、奇数番目の水平走査線の画像データが与えられる奇数フレームでは、TFT型液晶表示装置2の奇数番目の水平表示ラインに、奇数番目の水平走査線の画像データを与えて画像を表示させ、偶数番目の水平表示ラインには画像データを与えない。またタイミングコントローラ1は、偶数番目の水平走査線の画像データが与えられる偶数フレームでは、TFT型液晶表示装置2の偶数番目の水平表示ラインに、偶数番目の水平走査線の画像データを与えて画像を表示させ、奇数番目の水平表示ラインには画像データを与えない。   In the present embodiment, as shown in FIG. 1, the timing controller 1 applies odd-numbered horizontal display lines of the TFT liquid crystal display device 2 to odd-numbered horizontal display lines in odd-numbered frames to which image data of odd-numbered horizontal scanning lines is given. The image data is displayed by giving the image data of the horizontal scanning lines, and the image data is not given to the even-numbered horizontal display lines. Further, the timing controller 1 gives the image data of the even-numbered horizontal scanning lines to the even-numbered horizontal display lines of the TFT liquid crystal display device 2 in the even-numbered frame to which the image data of the even-numbered horizontal scanning lines is given. And image data is not given to the odd horizontal display lines.

ところで、TFT型液晶表示装置2においては、画素電極に画像データに対応した表示電圧を印加して電荷を供給すると、一定期間はその電荷が保持されることが知られている。これは、液晶層を介在して対向する画素電極と共通電極との間に容量(画素容量)が生じるからである。そして、電荷の保持時間は、TFTのオフ電流、液晶抵抗を通じてのリーク電流、画素容量などに依存することが知られている。したがって、TFTのオフ電流および液晶抵抗を通じてのリーク電流をそれぞれ少なくし、画素容量を大きくすることによって、インターレース方式の映像信号の2フレーム期間の間、画素容量は電荷を保持することができる。たとえばNTSC方式の映像信号の場合は、1/30秒(33.3m秒)の間、画素容量は電荷を保持することができる。   By the way, in the TFT type liquid crystal display device 2, it is known that when a display voltage corresponding to image data is applied to the pixel electrode to supply a charge, the charge is held for a certain period. This is because a capacitance (pixel capacitance) is generated between the pixel electrode and the common electrode facing each other through the liquid crystal layer. It is known that the charge retention time depends on the off current of the TFT, the leakage current through the liquid crystal resistance, the pixel capacitance, and the like. Therefore, by reducing the TFT off current and the leakage current through the liquid crystal resistor, respectively, and increasing the pixel capacitance, the pixel capacitance can hold electric charge for two frame periods of the interlaced video signal. For example, in the case of an NTSC video signal, the pixel capacitor can hold a charge for 1/30 seconds (33.3 milliseconds).

このようにインターレース方式の映像信号の2フレーム期間の間、TFT型液晶表示装置2の画素(容量)は電荷を保持するので、上述したように奇数フレームで奇数番目の水平表示ラインに画像を表示させた後に、偶数フレームで偶数番目の水平表示ラインに画像を表示させた時点でも、奇数番目の水平表示ラインの画像が消えずに残っていることになる。したがって、TFT型液晶表示装置2を見る者は、奇数フレームの画像と偶数フレームの画像とが同時に表示されているような1つの画像として視認することができる。   As described above, since the pixel (capacitance) of the TFT type liquid crystal display device 2 holds electric charge during the two frame periods of the interlaced video signal, an image is displayed on the odd-numbered horizontal display line in the odd-numbered frame as described above. Then, even when an image is displayed on the even-numbered horizontal display line in the even-numbered frame, the image of the odd-numbered horizontal display line remains without being erased. Therefore, a person viewing the TFT type liquid crystal display device 2 can visually recognize it as one image in which an image of an odd frame and an image of an even frame are displayed at the same time.

図2は、タイミングコントローラ1の概略的構成を示すブロック図である。インターレース方式の映像信号、たとえばNTSC方式またはPAL(Phase Alternation by Line)方式の映像信号信号は、A/Dコンバータ4に入力される。A/Dコンバータ4は、入力されるインターレース方式のアナログ映像信号に基づいて、デジタル画像データおよび各種制御信号を作成してタイミングコントローラ1に出力する。   FIG. 2 is a block diagram showing a schematic configuration of the timing controller 1. An interlaced video signal, for example, an NTSC or PAL (Phase Alternation by Line) video signal signal is input to the A / D converter 4. The A / D converter 4 creates digital image data and various control signals based on the input interlaced analog video signal and outputs them to the timing controller 1.

デジタル画像データは、たとえば赤色データR、緑色データG、青色データBの3種類の色データで1画素分のデータを構成しており、各色データは、たとえば6ビットのデータである。制御信号には、垂直同期信号VSYNC、水平同期信号HSYNC、垂直有効ラインタイミング信号VVALID、水平有効画素タイミング信号HVALID、フレーム識別信号ODD/EVEN、クロック信号CLK1が含まれている。   The digital image data comprises, for example, red data R, green data G, and blue data B for one pixel, and each color data is, for example, 6-bit data. The control signal includes a vertical synchronization signal VSYNC, a horizontal synchronization signal HSYNC, a vertical effective line timing signal VVALID, a horizontal effective pixel timing signal HVALID, a frame identification signal ODD / EVEN, and a clock signal CLK1.

図3は、制御信号を示すタイミングチャートである。垂直同期信号VSYNCは、インターレース方式の映像信号における1垂直走査期間(1フレーム期間)ごとに出力される信号である。水平同期信号HSYNCは、インターレース方式の映像信号における1水平走査期間ごとに出力される信号である。垂直有効ラインタイミング信号VVALIDは、1垂直走査期間内で有効な画像データが出力されている期間を示す信号であり、有効な画像データが出力されている期間はハイレベルとされる。水平有効画素タイミング信号HVALIDは、1水平走査期間内で有効な画像データが出力されている期間を示す信号であり、有効な画像データが出力されている期間はハイレベルとされる。   FIG. 3 is a timing chart showing control signals. The vertical synchronization signal VSYNC is a signal output every one vertical scanning period (one frame period) in an interlace video signal. The horizontal synchronization signal HSYNC is a signal output every horizontal scanning period in an interlaced video signal. The vertical valid line timing signal VVALID is a signal indicating a period during which valid image data is output within one vertical scanning period, and is set to a high level during a period during which valid image data is output. The horizontal effective pixel timing signal HVALID is a signal indicating a period in which valid image data is output within one horizontal scanning period, and is set to a high level during a period in which valid image data is output.

フレーム識別信号ODD/EVENは、現在出力している画像データが奇数フレームのデータか偶数フレームのデータかを示す信号であり、奇数フレームのデータである場合にハイレベルとされる。クロック信号CLKは、タイミングコントローラ1の動作の基準となる信号である。なお、クロック信号CLKは、画像データの2倍の周波数の信号であり、すなわちクロック信号CLK1の2クロックが、画像データの1ビットに対応している。   The frame identification signal ODD / EVEN is a signal indicating whether the currently output image data is odd-numbered frame data or even-numbered frame data. The clock signal CLK is a signal that serves as a reference for the operation of the timing controller 1. Note that the clock signal CLK is a signal having a frequency twice that of the image data, that is, two clocks of the clock signal CLK1 correspond to one bit of the image data.

タイミングコントローラ1は、A/Dコンバータ4から入力される3種類の色データR,G,Bを入力時の2倍の速度でソースドライバSDに供給する。またタイミングコントローラ1は、A/Dコンバータ4から入力される各種制御信号VSYNC,HSYNC,VVALID,HVALID,ODD/EVEN,CLK1に基づいて、ソースドライバSDおよびゲートドライバGDを駆動するための各種駆動信号SP,STRB,POL,CPV,OE,FLMを作成してソースドライバSDおよびゲートドライバGDに供給する。   The timing controller 1 supplies the three types of color data R, G, and B input from the A / D converter 4 to the source driver SD at twice the speed at the time of input. The timing controller 1 also drives various drive signals for driving the source driver SD and the gate driver GD based on various control signals VSYNC, HSYNC, VVALID, HVALID, ODD / EVEN, and CLK1 input from the A / D converter 4. SP, STRB, POL, CPV, OE, FLM are created and supplied to the source driver SD and the gate driver GD.

駆動信号SPは、図4に示すように、1水平走査期間内の画像データの先頭データ(1画素のデータ)の出力タイミングを示すパルス信号であり、ソースドライバSDに供給される。駆動信号STRBは、1水平走査期間内の画像データの最終データの出力後に出力されるパルス信号であり、ソースドライバSDに供給される。駆動信号POLは、液晶表示パネルの画素である液晶に印加する電圧の極性を決定する信号であり、ソースドライバSDに供給される。   As shown in FIG. 4, the drive signal SP is a pulse signal indicating the output timing of the head data (data of one pixel) of the image data within one horizontal scanning period, and is supplied to the source driver SD. The drive signal STRB is a pulse signal output after outputting the final data of the image data within one horizontal scanning period, and is supplied to the source driver SD. The drive signal POL is a signal that determines the polarity of the voltage applied to the liquid crystal that is a pixel of the liquid crystal display panel, and is supplied to the source driver SD.

ソースドライバSDは、駆動信号SPが入力されると、画像データR,G,Bをシフトレジスタ等を用いて順次記憶していき、駆動信号STRBが入力されると、記憶した1水平走査期間分の画像データを同時に読み出して、各画像データに従った表示電圧信号を各ソース信号線に一斉に出力する。表示電圧信号の電位は、駆動信号POLに基づいて決定される。   When the drive signal SP is input, the source driver SD sequentially stores the image data R, G, and B using a shift register or the like, and when the drive signal STRB is input, the source driver SD stores one horizontal scanning period. Are simultaneously read, and display voltage signals according to the image data are simultaneously output to the source signal lines. The potential of the display voltage signal is determined based on the drive signal POL.

駆動信号FLMは、図4に示すように、1垂直走査期間内の画像データの先頭データ(1水平表示ラインのデータ)の出力タイミングを示すパルス信号であり、ゲートドライバGDに供給される。駆動信号CPVは、液晶表示パネルのゲート信号線に出力するゲートオン信号の出力タイミングを決定するクロック信号であり、ゲートドライバGDに供給される。駆動信号OEは、前記ゲートオン信号の出力期間を決定する信号であって、ローレベルの期間がゲートオン信号の出力期間を示しており、ゲートドライバGDに供給される。   As shown in FIG. 4, the drive signal FLM is a pulse signal indicating the output timing of the head data (data of one horizontal display line) of image data within one vertical scanning period, and is supplied to the gate driver GD. The drive signal CPV is a clock signal that determines the output timing of the gate-on signal output to the gate signal line of the liquid crystal display panel, and is supplied to the gate driver GD. The drive signal OE is a signal for determining the output period of the gate-on signal, and the low-level period indicates the output period of the gate-on signal, and is supplied to the gate driver GD.

ゲートドライバGDは、駆動信号FLMの立上がりタイミングで、1垂直走査期間の開始、すなわち1水平表示ラインごとの画像データの出力が開始されたことを認識し、駆動信号CPVの立上がりタイミングで、ゲートオン信号を出力するソース信号線つまり画像を表示させる水平表示ラインを認識し、駆動信号OEがローレベルである期間、その認識したソース信号線にゲートオン信号を出力する。すなわち、ゲートドライバGDは、駆動信号FLMの立上がり後の最初の駆動信号CPVの立上がりタイミングによって第1水平表示ラインを認識し、第1水平表示ラインに対応するソース信号線にゲートオン信号を出力する。その後、ゲートドライバGDは、駆動信号CPVが立ち上がるたびに第2水平表示ライン、第3水平表示ラインというように認識する水平表示ラインの位置を1ラインずつずらしていき、それに合わせてゲートオン信号を出力するゲート信号線も1本ずつずらしていく。   The gate driver GD recognizes that the start of one vertical scanning period, that is, the output of image data for each horizontal display line, has started at the rise timing of the drive signal FLM, and the gate on signal at the rise timing of the drive signal CPV. Is recognized, that is, a horizontal display line for displaying an image, and a gate-on signal is output to the recognized source signal line while the drive signal OE is at a low level. That is, the gate driver GD recognizes the first horizontal display line based on the rise timing of the first drive signal CPV after the drive signal FLM rises, and outputs a gate-on signal to the source signal line corresponding to the first horizontal display line. Thereafter, each time the drive signal CPV rises, the gate driver GD shifts the position of the horizontal display line to be recognized, such as the second horizontal display line and the third horizontal display line, and outputs a gate-on signal accordingly. The gate signal lines to be shifted are also shifted one by one.

このように、ゲートドライバGDは、まず液晶表示パネルの第1水平表示ラインに対応するゲート信号線にゲートオン信号を出力して該ゲート信号線に接続されているTFTをオン状態とし、このときソースドライバSDは、第1水平表示ラインの画像データに基づいた表示電圧をそれぞれソース信号線に出力してオン状態のTFTに接続されている画素電極に表示電圧を書き込む。これによって、画素電極と対向電極との間の液晶層(画素)に所定の電圧が印加されて第1水平表示ラインの画像が表示される。以下、第2水平表示ラインから最後の水平表示ラインまで順番に同様の動作が実行されて、各水平表示ラインの画像が表示され、1画面の画像が表示される。この表示動作は、TFT型液晶表示装置2において、プログレッシブ方式の映像信号を表示する場合の動作である。   As described above, the gate driver GD first outputs a gate-on signal to the gate signal line corresponding to the first horizontal display line of the liquid crystal display panel to turn on the TFT connected to the gate signal line. The driver SD outputs a display voltage based on the image data of the first horizontal display line to the source signal line, and writes the display voltage to the pixel electrode connected to the on-state TFT. As a result, a predetermined voltage is applied to the liquid crystal layer (pixel) between the pixel electrode and the counter electrode, and an image of the first horizontal display line is displayed. Thereafter, the same operation is executed in order from the second horizontal display line to the last horizontal display line, an image of each horizontal display line is displayed, and an image of one screen is displayed. This display operation is an operation in the case of displaying a progressive video signal in the TFT type liquid crystal display device 2.

本実施形態のタイミングコントローラ1は、プログレッシブ方式の映像信号を表示させる場合と比較して、ゲートドライバGDに供給する駆動信号OE,FLMと、ソースドライバSDに供給する駆動信号POLを変更するとともに、ラインメモリ5を付加することによって、インターレース方式の映像信号をTFT型液晶表示装置2に表示させるようにしている。   The timing controller 1 of the present embodiment changes the drive signals OE and FLM supplied to the gate driver GD and the drive signal POL supplied to the source driver SD as compared with the case of displaying a progressive video signal. By adding the line memory 5, an interlace video signal is displayed on the TFT liquid crystal display device 2.

タイミングコントローラ1は、入力される画像データR,G,Bを2倍の速度で出力するための構成として、ラインメモリ5と、第1ラッチ回路6と、第2ラッチ回路7と、メモリコントローラ8とを備える。またタイミングコントローラ1は、各種制御信号SP,STRB,POL,CPV,OE,FLMを作成するための構成として、AND(論理輪)回路9と、H/Vモード・DEモード選択回路10と、タイミング生成回路11と、FLM作成回路12とを備える。   The timing controller 1 has a line memory 5, a first latch circuit 6, a second latch circuit 7, and a memory controller 8 as a configuration for outputting input image data R, G, B at a double speed. With. The timing controller 1 includes an AND (logical wheel) circuit 9, an H / V mode / DE mode selection circuit 10, a timing, as a configuration for generating various control signals SP, STRB, POL, CPV, OE, FLM. A generation circuit 11 and an FLM creation circuit 12 are provided.

タイミングコントローラ1は、クロック信号CLK1に基づいて動作する。クロック信号CLK1は、H/Vモード・DEモード選択回路10、FLM作成回路12、ラインメモリ5、第2ラッチ回路7に供給される。またクロック信号CLK1は、2分周回路13に供給される。2分周回路13は、周期がクロック信号CLK1の2倍の2分周クロック信号CLK2を作成する。2分周クロック信号CLK2は、第1ラッチ回路6およびラインメモリ5に供給される。   The timing controller 1 operates based on the clock signal CLK1. The clock signal CLK 1 is supplied to the H / V mode / DE mode selection circuit 10, the FLM creation circuit 12, the line memory 5, and the second latch circuit 7. The clock signal CLK1 is supplied to the divide-by-2 circuit 13. The divide-by-2 circuit 13 generates a divide-by-two clock signal CLK2 whose cycle is twice that of the clock signal CLK1. The frequency-divided clock signal CLK2 is supplied to the first latch circuit 6 and the line memory 5.

まず、画像データR,G,Bを2倍の速度で出力するための構成および動作について説明する。A/Dコンバータ4からの画像データR,G,Bは、第1ラッチ回路6で一旦ラッチされてから、ラインメモリ5に供給される。なお、A/Dコンバータ4からの画像データR,G,Bは、上述したようにクロック信号CLK1の2クロックが1ビットに対応しているので、第1ラッチ回路6およびラインメモリ5には2分周クロック信号CLK2が供給されている。   First, the configuration and operation for outputting the image data R, G, B at twice the speed will be described. The image data R, G, B from the A / D converter 4 is once latched by the first latch circuit 6 and then supplied to the line memory 5. Note that the image data R, G, B from the A / D converter 4 has 2 bits in the first latch circuit 6 and the line memory 5 because the two clocks of the clock signal CLK1 correspond to 1 bit as described above. A frequency-divided clock signal CLK2 is supplied.

メモリコントローラ8は、2分周クロック信号CLK2に同期して、第1ラッチ回路6からの画像データを順次ラインメモリ5に書き込んでいく。そして、1水平走査期間の全画像データの半分がラインメモリ5に書き込まれた時点から、メモリコントローラ8は、クロック信号CLK1に同期して、ラインメモリ5から画像データを読み出していく。読み出された画像信号は、第2ラッチ回路7で一旦ラッチされてからTFT型液晶表示装置2のソースドライバSDに供給される。   The memory controller 8 sequentially writes the image data from the first latch circuit 6 in the line memory 5 in synchronization with the divided clock signal CLK2. The memory controller 8 reads image data from the line memory 5 in synchronization with the clock signal CLK1 from the time when half of all image data in one horizontal scanning period is written to the line memory 5. The read image signal is once latched by the second latch circuit 7 and then supplied to the source driver SD of the TFT type liquid crystal display device 2.

すなわち、1水平走査線の画像データが入力されると、ラインメモリ5に対する画像データの書込みが開始され、画像データは2分周クロック信号CLK2に同期してラインメモリ5に順次書き込まれていく。1水平走査線の全画像データの半分の画像データが書き込まれた時点で、画像データの読出しが開始される。画像データの読出しは、2分周クロック信号CLK2の2倍の周波数のクロック信号CLK1に同期して行われる。したがって、1水平走査線の最後の画像データがラインメモリ5に書き込まれて書込み動作が終了すると、その直後に最後の画像データがラインメモリ5から読み出されて読出し動作が終了する。このように、1水平走査線分の画像データは、インターレース方式の映像信号の1水平走査期間の1/2の期間でラインメモリ5から読み出され、さらに複数の水平走査線の各画像データは、インターレース方式の映像信号の1水平走査期間の1/2の時間間隔をあけて順番にTFT型液晶表示装置2のソースドライバSDに与えられる。   That is, when image data of one horizontal scanning line is input, writing of the image data to the line memory 5 is started, and the image data is sequentially written to the line memory 5 in synchronization with the divided-by-2 clock signal CLK2. When half of the image data of one horizontal scanning line is written, reading of the image data is started. Reading of the image data is performed in synchronization with a clock signal CLK1 having a frequency twice that of the divided-by-2 clock signal CLK2. Therefore, when the last image data of one horizontal scanning line is written in the line memory 5 and the writing operation is finished, the last image data is read from the line memory 5 immediately after that and the reading operation is finished. As described above, the image data for one horizontal scanning line is read from the line memory 5 in a half of one horizontal scanning period of the interlace video signal, and each image data of the plurality of horizontal scanning lines is The interlace video signals are sequentially supplied to the source driver SD of the TFT type liquid crystal display device 2 with a time interval of ½ of one horizontal scanning period.

次に、各種制御信号SP,STRB,POL,CPV,OE,FLMを作成するための構成を説明する。H/Vモード・DEモード選択回路10は、図示しない外部スイッチによって、H/VモードまたはDEモードを選択する。   Next, a configuration for creating various control signals SP, STRB, POL, CPV, OE, FLM will be described. The H / V mode / DE mode selection circuit 10 selects the H / V mode or the DE mode by an external switch (not shown).

H/Vモードとは、入力される制御信号が『垂直同期信号VSYNCおよび水平同期信号HSYNCは存在するが、信号VVALID,HVALIDまたは信号DEがない』ときに使用するモードである。H/Vモードが選択されているときは、垂直同期信号VSYNCおよび水平同期信号HSYNC基づいて信号DEを作成して使用する。信号DEは、画像データの有効期間を示すデータイネーブル信号である。   The H / V mode is a mode used when an input control signal is “there is a vertical synchronization signal VSYNC and a horizontal synchronization signal HSYNC, but no signal VVALID, HVALID or signal DE”. When the H / V mode is selected, the signal DE is generated and used based on the vertical synchronization signal VSYNC and the horizontal synchronization signal HSYNC. The signal DE is a data enable signal indicating the valid period of the image data.

DEモードは、入力される信号が『信号VVALID,HVALIDまたは信号DEがある』ときに使用するモードである。DEモードが選択されているときは、信号VVALID,HVALIDに基づいて信号DEを作成して使用するか、または入力される信号DEをそのまま使用する。信号DEは、AND回路9を用いて信号VVALID,HVALIDの論理和をとることによって作成することができる(図3参照)。   The DE mode is a mode used when an input signal is “there is a signal VVALID, HVALID or signal DE”. When the DE mode is selected, the signal DE is created and used based on the signals VVALID and HVALID, or the input signal DE is used as it is. The signal DE can be created by taking the logical sum of the signals VVALID and HVALID using the AND circuit 9 (see FIG. 3).

H/Vモード・DEモード選択回路10は、垂直同期信号VSYNC、水平同期信号HSYNC、信号VVALID,HVALIDまたは信号DE、クロック信号CLKに基づいて、水平表示ラインにおける画素数を計数するドットカウンタと、垂直方向における水平表示ラインのライン数を計数するラインカウンタとを駆動させ、各カウンタの計数値を、タイミング生成回路11およびFLM生成回路12に供給する。   The H / V mode / DE mode selection circuit 10 includes a dot counter that counts the number of pixels in the horizontal display line based on the vertical synchronization signal VSYNC, the horizontal synchronization signal HSYNC, the signals VVALID, HVALID or the signal DE, and the clock signal CLK, A line counter that counts the number of horizontal display lines in the vertical direction is driven, and the count value of each counter is supplied to the timing generation circuit 11 and the FLM generation circuit 12.

タイミング生成回路11は、ドットカウンタおよびラインカウンタの各計数値に基づいて、各種駆動信号SP,STRB,POL,CPV,OEを作成する。またFLM生成回路12は、ドットカウンタおよびラインカウンタの各計数値ならびに信号ODD/EVENに基づいて、駆動信号FLMを作成する。   The timing generation circuit 11 creates various drive signals SP, STRB, POL, CPV, and OE based on the count values of the dot counter and line counter. The FLM generation circuit 12 generates the drive signal FLM based on the count values of the dot counter and the line counter and the signal ODD / EVEN.

図5は、タイミングコントローラ1の動作を説明するためのタイミングチャートである。まず、奇数フレーム(ODDフレーム)の動作を説明する。奇数フレームでは、A/Dコンバータ4からはデータイネーブル信号DEに同期して、画像データがタイミングコントローラ1に入力される。画像データは、インターレース方式の映像信号における奇数番目の水平走査線の画像データが順番に入力される。1水平走査線分の画像データの入力期間は、インターレース方式の映像信号における水平走査期間Xとほぼ同じである。   FIG. 5 is a timing chart for explaining the operation of the timing controller 1. First, the operation of an odd frame (ODD frame) will be described. In an odd frame, image data is input from the A / D converter 4 to the timing controller 1 in synchronization with the data enable signal DE. As the image data, image data of odd-numbered horizontal scanning lines in the interlace video signal is sequentially input. The input period of image data for one horizontal scanning line is substantially the same as the horizontal scanning period X in the interlace video signal.

タイミングコントローラ1は、上述したようにラインメモリ5を使用して、画像データを入力時の速度の2倍の速度で出力する。すなわち、奇数番目の水平走査線の画像データは、水平走査期間Xの半分の期間XHで出力される。このとき、その残りの期間には、擬似画像データが出力される。なお、擬似画像データは、制御タイミングをプログレッシブ方式に適合させるために出力するものであって、後述するようにTFT型液晶表示装置2の画素には最終的には与えられないので、どのようなデータでもよい。   As described above, the timing controller 1 uses the line memory 5 to output image data at a speed twice as fast as the input speed. That is, the image data of the odd-numbered horizontal scanning line is output in the period XH that is half the horizontal scanning period X. At this time, pseudo image data is output during the remaining period. The pseudo image data is output to adapt the control timing to the progressive method, and is not finally given to the pixel of the TFT type liquid crystal display device 2 as will be described later. Data may be used.

また、タイミングコントローラ1は、1水平走査線分の画像データまたは擬似画像データの出力開始タイミングに同期させて駆動信号SPを出力し、1水平走査線分のデータの出力が終了したタイミングに同期させて駆動信号STRBを出力する。また、タイミングコントローラ1は、画素である液晶層に印加される電圧の極性を決定する駆動信号POLを出力する。擬似画像データはTFT型液晶表示装置2の画素に与えられないので、駆動信号POLは、擬似画像データとそれに続く画像データの出力期間ごとに信号レベルが反転される信号である。たとえば駆動信号POLは、擬似画像データとそれに続く第1水平走査線の画像データが出力されている期間はハイレベルであり、次の擬似画像データとそれに続く第3水平走査線の画像データが出力されている期間ではローレベルであり、以降擬似画像データとそれに続く画像データの出力期間ごとにレベルが反転される。   The timing controller 1 outputs the drive signal SP in synchronization with the output start timing of image data or pseudo image data for one horizontal scanning line, and synchronizes with the timing when the output of data for one horizontal scanning line is completed. Drive signal STRB. The timing controller 1 also outputs a drive signal POL that determines the polarity of the voltage applied to the liquid crystal layer that is a pixel. Since the pseudo image data is not given to the pixel of the TFT type liquid crystal display device 2, the drive signal POL is a signal whose signal level is inverted every output period of the pseudo image data and the subsequent image data. For example, the drive signal POL is at a high level during the period when the pseudo image data and the subsequent image data of the first horizontal scanning line are output, and the next pseudo image data and the subsequent image data of the third horizontal scanning line are output. The level is low during the period being displayed, and thereafter the level is inverted for each output period of the pseudo image data and the subsequent image data.

上述した画像データおよび擬似画像データ、駆動信号SP,STRB,POLは、ソースドライバSDに与えられる。ソースドライバSDは、駆動信号SPが入力されると、画像データまたは擬似画像データをシフトレジスタ等を用いて順次記憶していき、駆動信号STRBが入力されると、記憶した1水平走査期間分の画像データまたは擬似画像データを同時に読み出して、画像データまたは擬似画像データに従った表示電圧信号を各ソース信号線に一斉に出力する。表示電圧信号の電位は、駆動信号POLに基づいて決定される。   The above-described image data, pseudo image data, and drive signals SP, STRB, and POL are given to the source driver SD. When the drive signal SP is input, the source driver SD sequentially stores image data or pseudo image data using a shift register or the like, and when the drive signal STRB is input, the source driver SD stores one horizontal scanning period. Image data or pseudo image data is simultaneously read, and display voltage signals according to the image data or pseudo image data are output to the source signal lines all at once. The potential of the display voltage signal is determined based on the drive signal POL.

また、タイミングコントローラ1は、駆動信号FLM,CPV,OEを作成して出力する。ゲートドライバGDは、2つの駆動信号FLM,CPVを用いて、液晶表示パネルの水平表示ラインの選択、すなわちゲートオン信号を出力するゲート信号線を選択し、駆動信号OEのローレベル期間にゲートオン信号をゲート信号線に出力するので、上述した画像データの出力タイミングに同期させて駆動信号FLM,CPV,OEを作成すればよい。   Further, the timing controller 1 creates and outputs drive signals FLM, CPV, and OE. The gate driver GD uses the two drive signals FLM and CPV to select a horizontal display line of the liquid crystal display panel, that is, to select a gate signal line that outputs a gate-on signal, and to output a gate-on signal during the low level period of the drive signal OE. Since the signal is output to the gate signal line, the drive signals FLM, CPV, and OE may be generated in synchronization with the above-described image data output timing.

まず、タイミングコントローラ1から出力された第1水平走査線の画像データがソースドライバSDを介して液晶表示パネルの複数のソース信号線に一斉に出力される期間に、ゲートドライバSDが液晶表示パネルの第1水平表示ラインに対応するゲート信号線、すなわち1本目のゲート信号線にゲートオン信号を出力させるように駆動信号FLM,CPV,OEの出力タイミングを調整する必要がある。   First, during a period in which the image data of the first horizontal scanning line output from the timing controller 1 is simultaneously output to a plurality of source signal lines of the liquid crystal display panel via the source driver SD, the gate driver SD is connected to the liquid crystal display panel. It is necessary to adjust the output timing of the drive signals FLM, CPV, and OE so that the gate-on signal is output to the gate signal line corresponding to the first horizontal display line, that is, the first gate signal line.

そのためには、タイミングコントローラ1から第1水平走査線の画像データの出力を開始するタイミングとほぼ同じタイミングで駆動信号FLMを出力させ、その後、第1水平走査線の画像データの出力期間内にパルスが立上がるように駆動信号CPVを出力させ、その後、所定期間駆動信号OEをローレベルにすればよい。駆動信号FLMは、パルスの立上がりタイミングが重要であり、パルス幅は期間XHの範囲内が適切である。駆動信号CPVは、パルスの立上がりタイミングごとにゲートドライバSDが水平表示ラインの選択位置を増加させていくクロック信号であり、その周期は、タイミングコントローラ1からの画像データの出力開始タイミングから次の画像データ(ここでは擬似画像データである。)の出力開始タイミングまでの期間とほぼ同じ期間に設定される。駆動信号OEのローレベル期間は、タイミングコントローラ1から1水平走査線分の画像データを出力する期間XHとほぼ同じ期間に設定される。   For that purpose, the drive signal FLM is output at substantially the same timing as the timing controller 1 starts to output the image data of the first horizontal scanning line, and then pulsed within the output period of the image data of the first horizontal scanning line. The drive signal CPV may be output so as to rise, and then the drive signal OE may be set to a low level for a predetermined period. The drive signal FLM has an important pulse rising timing, and the pulse width is appropriate within the range of the period XH. The drive signal CPV is a clock signal by which the gate driver SD increases the selection position of the horizontal display line at each pulse rising timing, and the cycle is the next image from the output start timing of the image data from the timing controller 1. It is set to approximately the same period as the period until the output start timing of data (here, pseudo image data). The low level period of the drive signal OE is set to substantially the same period as the period XH in which the image data for one horizontal scanning line is output from the timing controller 1.

これによってゲートドライバGDは、駆動信号FLMのハイレベル期間に駆動信号CPVが立上がることによって垂直走査期間の開始を認識し、駆動信号OEのローレベル期間に応答して1本目のゲート信号線にゲートオン信号を出力することができる。なお、駆動信号FLM,CPVが水平表示ライン指定信号に相当し、駆動信号OEが画像データ書込み指示信号に相当する。   As a result, the gate driver GD recognizes the start of the vertical scanning period when the drive signal CPV rises during the high level period of the drive signal FLM and responds to the first gate signal line in response to the low level period of the drive signal OE. A gate-on signal can be output. The drive signals FLM and CPV correspond to the horizontal display line designation signal, and the drive signal OE corresponds to the image data write instruction signal.

ただし、本実施形態では、実際の画像データに対応した表示電圧だけを液晶表示パネルの画素電極に供給し、擬似画像データに対応した表示電圧は画素電極に供給しないようにする必要があるので、駆動信号OEは、ゲートドライバGDが奇数番目の水平表示ラインを選択する期間でのみローレベルとなり、偶数番目の水平表示ラインを選択する期間ではハイレベルとなるように生成される。このような駆動信号OEをゲートドライバに入力させれば、ゲートドライバGDは、奇数番目の水平走査線の画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれ、擬似画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給せずにTFTをオフにし、これによって画素電極には表示電圧は書き込まれない。   However, in the present embodiment, it is necessary to supply only the display voltage corresponding to the actual image data to the pixel electrode of the liquid crystal display panel and not to supply the display voltage corresponding to the pseudo image data to the pixel electrode. The drive signal OE is generated so as to be at a low level only during a period when the gate driver GD selects an odd-numbered horizontal display line and to be at a high level during a period when an even-numbered horizontal display line is selected. When such a driving signal OE is input to the gate driver, the gate driver GD supplies a gate-on signal during a period in which the display voltage corresponding to the image data of the odd-numbered horizontal scanning line is applied to the source signal line. In this period, the display voltage is written to the pixel electrode and the display voltage corresponding to the pseudo image data is applied to the source signal line, so that the TFT is turned off without supplying the gate-on signal. As a result, the display voltage is not written to the pixel electrode.

このようにして奇数フレームでは、TFT型液晶表示装置2の奇数番目の水平表示ラインだけに、奇数番目の水平走査線の画像データに基づく表示が行われる。   In this way, in the odd-numbered frame, display based on the image data of the odd-numbered horizontal scanning lines is performed only on the odd-numbered horizontal display lines of the TFT type liquid crystal display device 2.

続いて、偶数フレーム(EVENフレーム)の動作を説明する。偶数フレームと奇数フレームとの相違点は、画像データとして偶数番目の水平走査線の画像データが入力されることと、駆動信号FLMの出力タイミングが相違することである。偶数フレームでも、奇数フレームと同様に、A/Dコンバータ4からはデータイネーブル信号DEに同期して、画像データがタイミングコントローラ1に入力される。画像データは、インターレース方式の映像信号における偶数番目の水平走査線の画像データが順番に入力される。   Next, the operation of the even frame (EVEN frame) will be described. The difference between even frames and odd frames is that image data of even-numbered horizontal scanning lines is input as image data and the output timing of the drive signal FLM is different. Even in the even frame, the image data is input from the A / D converter 4 to the timing controller 1 in synchronization with the data enable signal DE as in the odd frame. As image data, image data of even-numbered horizontal scanning lines in an interlaced video signal is sequentially input.

タイミングコントローラ1は、上述したようにラインメモリ5を使用して、画像データを入力時の速度の2倍の速度で出力する。すなわち、偶数番目の水平走査線の画像データは、水平走査期間Xの半分の期間XHで出力される。このとき、その残りの期間には、擬似画像データが出力される。   As described above, the timing controller 1 uses the line memory 5 to output image data at a speed twice as fast as the input speed. That is, the image data of the even-numbered horizontal scanning line is output in a period XH that is half the horizontal scanning period X. At this time, pseudo image data is output during the remaining period.

また、タイミングコントローラ1は、1水平走査線分の画像データまたは擬似画像データの出力開始タイミングに同期させて駆動信号SPを出力し、1水平走査線分のデータの出力が終了したタイミングに同期させて駆動信号STRBを出力する。また、タイミングコントローラ1は、画素である液晶層に印加される電圧の極性を決定する駆動信号POLを出力する。擬似画像データはTFT型液晶表示装置2の画素に与えられないので、駆動信号POLは、擬似画像データとそれに続く画像データの出力期間ごとに信号レベルが反転される信号である。たとえば、駆動信号POLは、擬似画像データとそれに続く第2水平走査線の画像データが出力されている期間はハイレベルであり、次の擬似画像データとそれに続く第4水平走査線の画像データが出力されている期間ではローレベルであり、以降擬似画像データとそれに続く画像データの出力期間ごとに信号レベルが反転される。   The timing controller 1 outputs the drive signal SP in synchronization with the output start timing of image data or pseudo image data for one horizontal scanning line, and synchronizes with the timing when the output of data for one horizontal scanning line is completed. Drive signal STRB. The timing controller 1 also outputs a drive signal POL that determines the polarity of the voltage applied to the liquid crystal layer that is a pixel. Since the pseudo image data is not given to the pixel of the TFT type liquid crystal display device 2, the drive signal POL is a signal whose signal level is inverted every output period of the pseudo image data and the subsequent image data. For example, the drive signal POL is at a high level during the period when the pseudo image data and the image data of the second horizontal scanning line that follows are output, and the next pseudo image data and the image data of the fourth horizontal scanning line that follows are output. The signal level is low during the output period, and the signal level is inverted every time the pseudo image data and subsequent image data are output.

上述した画像データおよび擬似画像データ、駆動信号SP,STRB,POLは、ソースドライバSDに与えられる。ソースドライバSDは、駆動信号SPが入力されると、画像データまたは擬似画像データをシフトレジスタ等を用いて順次記憶していき、駆動信号STRBが入力されると、記憶した1水平走査期間分の画像データまたは擬似画像データを同時に読み出して、画像データまたは擬似画像データに従った表示電圧信号を各ソース信号線に一斉に出力する。表示電圧信号の電位は、駆動信号POLに基づいて決定される。   The above-described image data, pseudo image data, and drive signals SP, STRB, and POL are given to the source driver SD. When the drive signal SP is input, the source driver SD sequentially stores image data or pseudo image data using a shift register or the like, and when the drive signal STRB is input, the source driver SD stores one horizontal scanning period. Image data or pseudo image data is simultaneously read, and display voltage signals according to the image data or pseudo image data are output to the source signal lines all at once. The potential of the display voltage signal is determined based on the drive signal POL.

また、タイミングコントローラ1は、駆動信号FLM,CPV,OEを作成して出力する。ゲートドライバGDは、2つの駆動信号FLM,CPVを用いて、液晶表示パネルの水平表示ラインの選択、すなわちゲートオン信号を出力するゲート信号線を選択し、駆動信号OEのローレベル期間にゲートオン信号をゲート信号線に出力するので、上述した画像データの出力タイミングに同期させて駆動信号FLM,CPV,OEを作成すればよい。   Further, the timing controller 1 creates and outputs drive signals FLM, CPV, and OE. The gate driver GD uses the two drive signals FLM and CPV to select a horizontal display line of the liquid crystal display panel, that is, to select a gate signal line that outputs a gate-on signal, and to output a gate-on signal during the low level period of the drive signal OE. Since the signal is output to the gate signal line, the drive signals FLM, CPV, and OE may be generated in synchronization with the above-described image data output timing.

まず、タイミングコントローラ1から出力された第2水平走査線の画像データがソースドライバSDを介して液晶表示パネルの複数のソース信号線に一斉に出力される期間に、ゲートドライバGDが液晶表示パネルの第2水平表示ラインに対応するゲート信号線、すなわち2本目のゲート信号線にゲートオン信号を出力させるように駆動信号FLM,CPV,OEの出力タイミングを調整する必要がある。   First, during a period in which the image data of the second horizontal scanning line output from the timing controller 1 is simultaneously output to the plurality of source signal lines of the liquid crystal display panel via the source driver SD, the gate driver GD is connected to the liquid crystal display panel. It is necessary to adjust the output timing of the drive signals FLM, CPV, and OE so that the gate-on signal is output to the gate signal line corresponding to the second horizontal display line, that is, the second gate signal line.

したがって、タイミングコントローラ1から、第2水平走査線の画像データに先立って擬似画像データの出力を開始するタイミングとほぼ同じタイミングで駆動信号FLMを出力させ、その後、擬似画像データの出力期間内にパルスが立上がるように駆動信号CPVを出力させ、その後、所定期間駆動信号OEをローレベルにすればよい。   Therefore, the drive signal FLM is output from the timing controller 1 at substantially the same timing as the start of the output of the pseudo image data prior to the image data of the second horizontal scanning line, and then the pulse is output within the output period of the pseudo image data. The drive signal CPV may be output so as to rise, and then the drive signal OE may be set to a low level for a predetermined period.

これによってゲートドライバGDは、駆動信号FLMのハイレベル期間に駆動信号CPVが立上がることによって垂直走査期間の開始を認識し、その直後の駆動信号CPVの立上がりタイミングで第1水平表示ラインを選択することができる。   Thus, the gate driver GD recognizes the start of the vertical scanning period when the drive signal CPV rises during the high level period of the drive signal FLM, and selects the first horizontal display line at the rise timing of the drive signal CPV immediately thereafter. be able to.

ただし、本実施形態では、実際の画像データに対応した表示電圧だけを液晶表示パネルの画素電極に供給し、擬似画像データに対応した表示電圧は画素電極に供給しないようにする必要があるので、駆動信号OEは、ゲートドライバGDが偶数番目の水平表示ラインを選択する期間でのみローレベルとなり、奇数番目の水平表示ラインを選択する期間ではハイレベルとなるように生成される。このような駆動信号OEをゲートドライバGDに入力させれば、ゲートドライバGDは、偶数番目の水平走査線の画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれ、擬似画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給せずにTFTをオフにし、これによって画素電極には表示電圧は書き込まれない。   However, in the present embodiment, it is necessary to supply only the display voltage corresponding to the actual image data to the pixel electrode of the liquid crystal display panel and not to supply the display voltage corresponding to the pseudo image data to the pixel electrode. The drive signal OE is generated so as to be at a low level only during a period when the gate driver GD selects an even-numbered horizontal display line and to be at a high level during a period when an odd-numbered horizontal display line is selected. When such a driving signal OE is input to the gate driver GD, the gate driver GD outputs a gate-on signal during a period in which the display voltage corresponding to the image data of the even-numbered horizontal scanning line is applied to the source signal line. The TFT is turned on by supplying the display voltage to the pixel electrode, and the TFT is turned off without supplying the gate-on signal during the period when the display voltage corresponding to the pseudo image data is applied to the source signal line. Thus, the display voltage is not written to the pixel electrode.

このようにして偶数フレームでは、TFT型液晶表示装置2の偶数番目の水平表示ラインだけに、偶数番目の水平走査線の画像データに基づく表示が行われる。   In this way, in the even frame, display based on the image data of the even-numbered horizontal scanning lines is performed only on the even-numbered horizontal display lines of the TFT liquid crystal display device 2.

ところで、液晶表示装置では、ドット反転駆動とライン反転駆動とが主に用いられているが、特に、画素である液晶層に印加する電圧の極性を、1水平表示ラインごとに反転させるとともに、1フレームごとに反転させるいわゆるライン反転駆動が採用されている。これは、液晶層に長時間直流成分が印加されると、液晶層が劣化してしまうからである。ライン反転駆動とは、隣接する2フレームを1組として、あるフレームで奇数番目の水平表示ラインに+方向の電圧を印加し、偶数番目の水平表示ラインに−方向の電圧を印加したときは、次のフレームでは奇数番目の水平表示ラインに−方向の電圧を印加し、偶数番目の水平表示ラインに+方向の電圧を印加し、以降この動作を繰り返す駆動方法である。   By the way, in a liquid crystal display device, dot inversion driving and line inversion driving are mainly used. In particular, the polarity of a voltage applied to a liquid crystal layer as a pixel is inverted for each horizontal display line, and 1 So-called line inversion driving is employed in which inversion is performed for each frame. This is because the liquid crystal layer deteriorates when a direct current component is applied to the liquid crystal layer for a long time. Line inversion driving means that when two adjacent frames are set as one set, a positive direction voltage is applied to odd numbered horizontal display lines and a negative direction voltage is applied to even numbered horizontal display lines in a certain frame. In the next frame, a negative voltage is applied to odd-numbered horizontal display lines, a positive voltage is applied to even-numbered horizontal display lines, and this operation is repeated thereafter.

本実施形態においても、上述したようにソースドライバSDに与えられる駆動信号POLに基づいて、画素である液晶層に印加させる電圧の極性を反転させるようにしているが、液晶表示パネルにおける各水平表示ラインは1フレームおきに選択されて表示電圧が画素電極に書き込まれるので、上述したライン反転駆動と同じタイミングで信号レベルが変化する駆動信号POLを使用すると、各水平表示ラインには常に同じ方向の電圧が印加されることになってしまう。   Also in the present embodiment, as described above, the polarity of the voltage applied to the liquid crystal layer, which is a pixel, is reversed based on the drive signal POL supplied to the source driver SD. Since the line is selected every other frame and the display voltage is written to the pixel electrode, when the drive signal POL whose signal level changes at the same timing as the above-described line inversion drive is used, each horizontal display line always has the same direction. A voltage will be applied.

そこで、本実施形態では、隣接する4フレームを1組として極性反転駆動を行うように、駆動信号POLを生成している。図6は、第1実施形態における極性反転駆動方法を説明するための模式図であり、図7および図8は、各フレームにおける駆動信号POLを示すタイミングチャートである。   Therefore, in the present embodiment, the drive signal POL is generated so as to perform polarity inversion driving with a set of four adjacent frames. FIG. 6 is a schematic diagram for explaining the polarity inversion driving method in the first embodiment, and FIGS. 7 and 8 are timing charts showing the driving signal POL in each frame.

まず、4n(n=0,1,2,…)番目のフレームは、図6に示すように、奇数番目の水平表示ラインに表示電圧を印加する期間であり、このフレームでは奇数番目の水平表示ラインに対して+方向と−方向の表示電圧を交互に印加する。すなわち、4m+1(m=0,1,2,…)番目の水平表示ラインには+方向の表示電圧を印加し、4m+3番目の水平表示ラインには−方向の表示電圧を印加する。この印加態様を実現するために、図7(a)に示すように、奇数番目の水平走査線の画像データをソースドライバSDに供給する期間ごとに信号レベルが反転される駆動信号POLを生成すればよい。すなわち、4m+1番目の水平走査線の画像データが出力される期間ではハイレベルとなり、4m+3番目の水平走査線の画像データが出力される期間ではローレベルとされる駆動信号POLを生成すればよい。なお、このフレームでは、偶数番目の水平表示ラインには、直前の4n+3フレームで印加された表示電圧がそのまま保持されている。   First, as shown in FIG. 6, the 4n (n = 0, 1, 2,...) Frame is a period in which the display voltage is applied to the odd horizontal display lines. In this frame, the odd horizontal display is performed. A display voltage in the + direction and − direction is alternately applied to the line. That is, a + direction display voltage is applied to the 4m + 1 (m = 0, 1, 2,...) Horizontal display line, and a − direction display voltage is applied to the 4m + 3rd horizontal display line. In order to realize this application mode, as shown in FIG. 7A, a drive signal POL whose signal level is inverted is generated every period when image data of odd-numbered horizontal scanning lines is supplied to the source driver SD. That's fine. That is, it is only necessary to generate the drive signal POL that is at a high level during the period when the image data of the 4m + 1th horizontal scanning line is output and is at the low level during a period when the image data of the 4m + 3rd horizontal scanning line is output. In this frame, the even-numbered horizontal display line holds the display voltage applied in the immediately preceding 4n + 3 frame as it is.

次の4n+1番目のフレームは、図6に示すように、偶数番目の水平表示ラインに表示電圧を印加する期間であり、このフレームでは偶数番目の水平表示ラインに対して+方向と−方向の表示電圧を交互に印加する。すなわち、4m+2(m=0,1,2,…)番目の水平表示ラインには+方向の表示電圧を印加し、4m番目の水平表示ラインには−方向の表示電圧を印加する。この印加態様を実現するために、図7(b)に示すように、偶数番目の水平走査線の画像データをソースドライバSDに供給する期間ごとに信号レベルが反転される駆動信号POLを生成すればよい。すなわち、4m+2番目の水平走査線の画像データが出力される期間ではハイレベルとなり、4m番目の水平走査線の画像データが出力される期間ではローレベルとされる駆動信号POLを生成すればよい。なお、このフレームでは、奇数番目の水平表示ラインには、直前の4nフレームで印加された表示電圧がそのまま保持されている。   The next 4n + 1 frame is a period in which a display voltage is applied to even-numbered horizontal display lines as shown in FIG. 6, and in this frame, display in the + direction and − direction is performed with respect to the even-numbered horizontal display lines. Apply voltage alternately. That is, a + direction display voltage is applied to the 4m + 2 (m = 0, 1, 2,...) Horizontal display line, and a − direction display voltage is applied to the 4mth horizontal display line. In order to realize this application mode, as shown in FIG. 7B, a drive signal POL whose signal level is inverted is generated every period when image data of even-numbered horizontal scanning lines is supplied to the source driver SD. That's fine. That is, it is only necessary to generate the drive signal POL that is high during the period in which the image data of the 4m + 2 horizontal scanning line is output, and is low during the period during which the image data of the 4m horizontal scanning line is output. In this frame, the odd-numbered horizontal display line holds the display voltage applied in the previous 4n frame as it is.

次の4n+2番目のフレームは、図6に示すように、奇数番目の水平表示ラインに表示電圧を印加する期間であり、このフレームでは奇数番目の水平表示ラインに対して−方向と+方向の表示電圧を交互に印加する。すなわち、4m+1(m=0,1,2,…)番目の水平表示ラインには−方向の表示電圧を印加し、4m+3番目の水平表示ラインには+方向の表示電圧を印加する。この印加態様を実現するために、図8(a)に示すように、奇数番目の水平走査線の画像データをソースドライバSDに供給する期間ごとに信号レベルが反転される駆動信号POLを生成すればよい。すなわち、4m+1番目の水平走査線の画像データが出力される期間ではローレベルとなり、4m+3番目の水平走査線の画像データが出力される期間ではハイレベルとされる駆動信号POLを生成すればよい。なお、このフレームでは、偶数番目の水平表示ラインには、直前の4n+1フレームで印加された表示電圧がそのまま保持されている。   The next 4n + 2 frame is a period in which a display voltage is applied to the odd-numbered horizontal display lines as shown in FIG. 6. In this frame, display in the − direction and the + direction is performed with respect to the odd-numbered horizontal display lines. Apply voltage alternately. That is, a negative display voltage is applied to the 4m + 1 (m = 0, 1, 2,...) Horizontal display line, and a positive display voltage is applied to the 4m + 3rd horizontal display line. In order to realize this application mode, as shown in FIG. 8A, a drive signal POL whose signal level is inverted every period during which image data of odd-numbered horizontal scanning lines is supplied to the source driver SD is generated. That's fine. That is, it is only necessary to generate the drive signal POL that is low level during the period when the image data of the 4m + 1th horizontal scanning line is output and is high level during the period when the image data of the 4m + 3rd horizontal scanning line is output. In this frame, the even-numbered horizontal display line holds the display voltage applied in the immediately preceding 4n + 1 frame as it is.

次の4n+3番目のフレームは、図6に示すように、偶数番目の水平表示ラインに表示電圧を印加する期間であり、このフレームでは偶数番目の水平表示ラインに対して−方向と+方向の表示電圧を交互に印加する。すなわち、4m+2(m=0,1,2,…)番目の水平表示ラインには−方向の表示電圧を印加し、4m番目の水平表示ラインには+方向の表示電圧を印加する。この印加態様を実現するために、図8(b)に示すように、偶数番目の水平走査線の画像データをソースドライバSDに供給する期間ごとに信号レベルが反転される駆動信号POLを生成すればよい。すなわち、4m+2番目の水平走査線の画像データが出力される期間ではローレベルとなり、4m番目の水平走査線の画像データが出力される期間ではハイレベルとされる駆動信号POLを生成すればよい。なお、このフレームでは、奇数番目の水平表示ラインには、直前の4n+2フレームで印加された表示電圧がそのまま保持されている。   The next 4n + 3th frame is a period in which the display voltage is applied to the even-numbered horizontal display lines as shown in FIG. 6, and in this frame, the display in the − direction and the + direction is performed with respect to the even-numbered horizontal display lines. Apply voltage alternately. That is, a negative display voltage is applied to the 4m + 2 (m = 0, 1, 2,...) Horizontal display line, and a positive display voltage is applied to the 4mth horizontal display line. In order to realize this application mode, as shown in FIG. 8B, a drive signal POL whose signal level is inverted is generated every period when image data of even-numbered horizontal scanning lines is supplied to the source driver SD. That's fine. That is, it is only necessary to generate the drive signal POL that is low level during the period when the image data of the 4m + 2nd horizontal scanning line is output and is high level during the period when the image data of the 4mth horizontal scanning line is output. In this frame, the odd-numbered horizontal display line holds the display voltage applied in the previous 4n + 2 frame as it is.

このように隣接する4フレームを1組として極性反転駆動を行うことによって、好適な極性反転駆動を実行することができる。   Thus, by performing polarity inversion driving with a set of four adjacent frames as a set, suitable polarity inversion driving can be performed.

以上のように第1実施形態によれば、画素容量が一定期間電荷を保持するという特性を利用することによって、従来技術のようにフレームメモリを用いることなく、インターレース方式の映像信号をプログレッシブ方式のTFT型液晶表示装置2に表示することができる。これによって、低コストでスケーラIC3およびタイミングコントローラ1を実現することができる。   As described above, according to the first embodiment, by utilizing the characteristic that the pixel capacitance holds the charge for a certain period of time, the interlaced video signal can be converted into the progressive video signal without using the frame memory as in the prior art. It can be displayed on the TFT type liquid crystal display device 2. Thus, the scaler IC 3 and the timing controller 1 can be realized at a low cost.

図9は、本発明の第2実施形態であるタイミングコントローラ1aを用いてインターレース方式の映像信号をTFT型液晶表示装置2に表示する際の概略的構成を示すブロック図である。タイミングコントローラ1aは、第1実施形態であるタイミングコントローラ1と類似しており、同一の構成には同一の参照符号を付して詳細な説明は省略する。   FIG. 9 is a block diagram showing a schematic configuration when an interlaced video signal is displayed on the TFT liquid crystal display device 2 by using the timing controller 1a according to the second embodiment of the present invention. The timing controller 1a is similar to the timing controller 1 according to the first embodiment, and the same components are denoted by the same reference numerals and detailed description thereof is omitted.

インターレース方式の映像信号は、奇数フレームと偶数フレームとで1画像を構成する映像信号であり、スケーラIC3に与えられる。スケーラIC3では、入力されたインターレース方式の映像信号から、A/Dコンバータ4を用いて、デジタル画像データを作成するとともに、各種の制御信号を作成する。デジタル画像データおよび各種制御信号は、タイミングコントローラ1aに与えられる。   The interlace video signal is a video signal that forms one image with odd frames and even frames, and is supplied to the scaler IC3. The scaler IC 3 creates digital image data and various control signals from the input interlaced video signal using the A / D converter 4. The digital image data and various control signals are given to the timing controller 1a.

タイミングコントローラ1aは、入力されるデジタル画像データおよび各種制御信号に基づいて、TFT型液晶表示装置2の駆動に必要な駆動信号を作成する。作成された駆動信号は、TFT型液晶表示装置2に与えられる。TFT型液晶表示装置2の構成および表示動作は、上述した第1実施形態と同様であるので、説明を省略する。   The timing controller 1a creates a drive signal necessary for driving the TFT liquid crystal display device 2 based on the input digital image data and various control signals. The generated drive signal is given to the TFT type liquid crystal display device 2. Since the configuration and display operation of the TFT type liquid crystal display device 2 are the same as those in the first embodiment described above, description thereof will be omitted.

本実施形態では、第1実施形態における擬似画像データに代えて、TFT型液晶表示装置2における最も階調の低い表示を行わせるための黒画像データを出力させるので、タイミングコントローラ1aには、図10に示すように、黒画像データ発生回路21を設けるとともに、第2ラッチ回路7の前段にラインメモリ5からの出力と黒画像データ発生回路21からの出力とを切り換える切換スイッチ22を設けている。切換スイッチ22は、メモリコントローラ8によって制御される。なお、タイミングコントローラ1aの他の構成は、タイミングコントローラ1と同じであるので省略する。   In the present embodiment, instead of the pseudo image data in the first embodiment, black image data for performing the display with the lowest gradation in the TFT type liquid crystal display device 2 is output. As shown in FIG. 10, a black image data generation circuit 21 is provided, and a changeover switch 22 for switching between an output from the line memory 5 and an output from the black image data generation circuit 21 is provided in a stage preceding the second latch circuit 7. . The changeover switch 22 is controlled by the memory controller 8. Since the other configuration of the timing controller 1a is the same as that of the timing controller 1, it is omitted.

タイミングコントローラ1aは、TFT型液晶表示装置2の駆動回路に対して、必要な駆動信号(制御信号と画像データ)を供給する。複数のゲート信号線には順番にゲートオン信号を入力するとともに、複数のソース信号線には画像データを1水平走査線単位で順番に入力する。これによって、TFT型液晶表示装置2には1画面の画像が表示される。   The timing controller 1 a supplies necessary drive signals (control signals and image data) to the drive circuit of the TFT type liquid crystal display device 2. Gate-on signals are sequentially input to the plurality of gate signal lines, and image data is sequentially input to the plurality of source signal lines in units of one horizontal scanning line. As a result, an image of one screen is displayed on the TFT type liquid crystal display device 2.

本実施形態では、タイミングコントローラ1aは、奇数番目の水平走査線の画像データが与えられる奇数フレームでは、TFT型液晶表示装置2の奇数番目の水平表示ラインに、奇数番目の水平走査線の画像データを与えて画像を表示させ、偶数番目の水平表示ラインには、上記の黒画像データを与えて、黒画像を表示させる。またタイミングコントローラ1aは、偶数番目の水平走査線の画像データが与えられる偶数フィールドでは、TFT型液晶表示装置2の偶数番目の水平表示ラインに、偶数番目の水平走査線の画像データを与えて画像を表示させ、奇数番目の水平表示ラインには、黒画像データを与えて黒画像を表示させる。   In the present embodiment, the timing controller 1a includes the odd-numbered horizontal scanning line image data in the odd-numbered horizontal display line of the TFT liquid crystal display device 2 in the odd-numbered frame to which the odd-numbered horizontal scanning line image data is applied. Is displayed, and the black image data is displayed on the even-numbered horizontal display line to display the black image. Further, the timing controller 1a gives the image data of the even-numbered horizontal scanning lines to the even-numbered horizontal display lines of the TFT type liquid crystal display device 2 in the even-numbered field to which the image data of the even-numbered horizontal scanning lines is given. And the black image data is displayed on the odd horizontal display lines by giving black image data.

ところで、アクティブマトリクス型の液晶表示装置における画像表示動作は、ホールド型発光動作と称されている。ホールド型発光動作とは、図11(a)に示すように、1画面(1フレーム)ごとに入力される画像データに基づいて、複数の各画素から発する光を所定の期間、たとえば1フレームに相当する期間、所望の光量に保持する表示動作である。   By the way, the image display operation in the active matrix liquid crystal display device is referred to as a hold-type light emission operation. In the hold type light emitting operation, as shown in FIG. 11A, light emitted from a plurality of pixels is emitted for a predetermined period, for example, one frame, based on image data input every screen (one frame). This is a display operation for maintaining a desired light amount for a corresponding period.

これに対し、陰極線管方式の表示装置における表示動作は、インパルス発光動作と称されている。インパルス発光動作とは、図11(b)に示すように、1画面(1フレーム)ごとに入力される画像データに基づいて、複数の各画素を瞬間的に発光させる表示動作である。   On the other hand, the display operation in the cathode ray tube type display device is called an impulse light emission operation. As shown in FIG. 11B, the impulse light emission operation is a display operation that causes a plurality of pixels to emit light instantaneously based on image data input for each screen (one frame).

液晶表示装置は、動画像を表示した場合、尾を引くように見えてしまうという問題を有しているが、これは液晶の応答性に起因するだけではなく、人間の視覚的な残像効果にも起因することが判明している。つまり、一般的な液晶表示装置は、画像データに基づいて画素電極に書き込まれる電圧情報に従って画像を表示し、次の書込みまでの1垂直表示期間の間、画素電極と該画素電極に対向する対向電極との間の画素容量で保持する表示装置であるので、人間の目に残像が生じやすくなっている。すなわち、新しい電圧情報が画素に書き込まれても、1垂直表示期間前に書き込まれた電圧情報に基づく画像が人間の目には残像として認識されてしまう。   The liquid crystal display device has a problem that it looks like a tail when displaying a moving image. This is not only due to the response of the liquid crystal, but also to the visual afterimage effect of human beings. Has also been found to be due. That is, a general liquid crystal display device displays an image according to voltage information written to a pixel electrode based on image data, and opposes the pixel electrode and the pixel electrode during one vertical display period until the next writing. Since the display device holds the pixel capacitance between the electrodes, an afterimage is likely to occur in human eyes. That is, even if new voltage information is written to the pixel, an image based on the voltage information written before one vertical display period is recognized as an afterimage by human eyes.

これに対し、陰極線管方式の表示装置は、画像データに基づいて電子ビームを走査して画面を構成する蛍光体を発光させて画像を表示し、次の電子ビームの走査までの1垂直表示期間の間は何も表示しない黒表示となる表示装置であるので、人間の目には残像として認識されにくくなっている。   On the other hand, a cathode ray tube type display device scans an electron beam based on image data, emits a phosphor constituting a screen, displays an image, and displays one vertical display period until the next electron beam scan. Since this is a display device that displays black without displaying anything, it is difficult for human eyes to recognize it as an afterimage.

したがって、液晶表示装置においても、陰極線管方式の表示装置と同様に、たとえば図11(c)に示すように、1フレーム期間で画像を表示し、次の1フレーム期間では何も表示しない黒表示を行えば、インパルス発光動作と同様に残像が人の目に認識されにくくなり、残像を生じさせずに動画をくっきりと表示させることができる。   Accordingly, in the liquid crystal display device, as in the cathode ray tube type display device, for example, as shown in FIG. 11C, an image is displayed in one frame period and nothing is displayed in the next one frame period. If this is done, the afterimage becomes difficult to be recognized by the human eye as in the case of the impulse light emission operation, and the moving image can be clearly displayed without causing the afterimage.

そこで、本実施形態では、TFT型液晶表示装置2の1つの水平表示ラインについて、1フレームごとに画像データと黒画像データとが交互に与えられるようにしている。これによって、各画素が画像を保持する期間が短くなり、TFT型液晶表示装置2において擬似的にインパルス発光動作を行うことができる。したがって、残像が人の目に認識されにくくなり、残像を生じさせずに動画をくっきりと表示させることができる。   Therefore, in this embodiment, the image data and the black image data are alternately provided for each frame for one horizontal display line of the TFT liquid crystal display device 2. As a result, the period during which each pixel holds an image is shortened, and the TFT liquid crystal display device 2 can perform an impulse light emission operation in a pseudo manner. Therefore, the afterimage is not easily recognized by human eyes, and the moving image can be clearly displayed without causing the afterimage.

図12は、タイミングコントローラ1aの動作を説明するためのタイミングチャートである。まず、奇数フレームの動作を説明する。奇数フレームでは、A/Dコンバータ4からはデータイネーブル信号DEに同期して、画像データがタイミングコントローラ1aに入力される。画像データは、インターレース方式の映像信号における奇数番目の水平走査線の画像データが順番に入力される。1水平走査線分の画像データの入力期間は、インターレース方式の映像信号における水平走査期間Xと同じである。   FIG. 12 is a timing chart for explaining the operation of the timing controller 1a. First, the operation of odd frames will be described. In an odd frame, image data is input from the A / D converter 4 to the timing controller 1a in synchronization with the data enable signal DE. As the image data, image data of odd-numbered horizontal scanning lines in the interlace video signal is sequentially input. The input period of image data for one horizontal scanning line is the same as the horizontal scanning period X in the interlace video signal.

タイミングコントローラ1aは、上述したようにラインメモリ5を使用して、画像データを入力時の速度の2倍の速度で出力する。すなわち、奇数番目の水平走査線の画像データは、水平走査期間Xの半分の期間XHで出力される。このとき、各画像データ間には、期間XHと水平同期信号HSYNCの出力期間との和に相当する期間が存在するので、その期間は黒画像データが出力される。なお、黒画像データは、制御タイミングをプログレッシブ方式に適合させるために出力するものでもある。   As described above, the timing controller 1a uses the line memory 5 to output the image data at a speed twice as fast as the input speed. That is, the image data of the odd-numbered horizontal scanning line is output in the period XH that is half the horizontal scanning period X. At this time, a period corresponding to the sum of the period XH and the output period of the horizontal synchronization signal HSYNC exists between the image data, and black image data is output during that period. The black image data is also output for adapting the control timing to the progressive method.

また、タイミングコントローラ1aは、1水平走査線分の画像データまたは黒画像データの出力開始タイミングに同期させて駆動信号SPを出力し、1水平走査線分のデータの出力が終了したタイミングに同期させて駆動信号STRBを出力する。また、タイミングコントローラ1aは、画素である液晶層に印加される電圧の極性を決定する駆動信号POLを出力する。駆動信号POLは、黒画像データとそれに続く画像データの出力期間ごとに信号レベルが反転される信号である。たとえば駆動信号POLは、黒画像データとそれに続く第1水平走査線の画像データが出力されている期間はハイレベルであり、次の黒画像データとそれに続く第3水平走査線の画像データが出力されている期間ではローレベルであり、以降黒画像データとそれに続く画像データが出力される期間ごとにレベルが反転される。   The timing controller 1a outputs the drive signal SP in synchronization with the output start timing of the image data or black image data for one horizontal scanning line, and synchronizes with the timing when the output of the data for one horizontal scanning line is completed. Drive signal STRB. The timing controller 1a outputs a drive signal POL that determines the polarity of the voltage applied to the liquid crystal layer that is a pixel. The drive signal POL is a signal whose signal level is inverted every output period of black image data and subsequent image data. For example, the drive signal POL is at a high level during the period in which black image data and subsequent image data of the first horizontal scanning line are output, and the next black image data and subsequent image data of the third horizontal scanning line are output. The level is low during the period during which the black image data and subsequent image data are output.

上述した画像データおよび黒画像データ、駆動信号SP,STRB,POLは、ソースドライバSDに与えられる。ソースドライバSDは、駆動信号SPが入力されると、画像データまたは黒画像データをシフトレジスタ等を用いて順次記憶していき、駆動信号STRBが入力されると、記憶した1水平走査期間分の画像データまたは黒画像データを同時に読み出して、画像データまたは黒画像データに従った表示電圧信号を各ソース信号線に一斉に出力する。表示電圧信号の電位は、駆動信号POLに基づいて決定される。   The above-described image data, black image data, and drive signals SP, STRB, and POL are given to the source driver SD. When the drive signal SP is input, the source driver SD sequentially stores image data or black image data using a shift register or the like. When the drive signal STRB is input, the source driver SD stores one horizontal scanning period. Image data or black image data is read simultaneously, and display voltage signals according to the image data or black image data are output to the source signal lines all at once. The potential of the display voltage signal is determined based on the drive signal POL.

また、タイミングコントローラ1aは、駆動信号FLM,CPV,OEを作成して出力する。ゲートドライバGDは、2つの駆動信号FLM,CPVを用いて、液晶表示パネルの水平表示ラインの選択、すなわちゲートオン信号を出力するゲート信号線を選択し、駆動信号OEのローレベル期間にゲートオン信号をゲート信号線に出力するので、上述した画像データおよび黒画像データの出力タイミングに同期させて駆動信号FLM,CPV,OEを作成すればよい。   The timing controller 1a creates and outputs drive signals FLM, CPV, and OE. The gate driver GD uses the two drive signals FLM and CPV to select a horizontal display line of the liquid crystal display panel, that is, to select a gate signal line that outputs a gate-on signal, and to output a gate-on signal during the low level period of the drive signal OE Since the signal is output to the gate signal line, the drive signals FLM, CPV, and OE may be generated in synchronization with the output timing of the image data and the black image data described above.

まず、タイミングコントローラ1aから出力された第1水平走査線の画像データがソースドライバSDを介して液晶表示パネルの複数のソース信号線に一斉に出力される期間に、ゲートドライバGDが液晶表示パネルの第1水平表示ラインに対応するゲート信号線、すなわち1本目のゲート信号線にゲートオン信号を出力させるように駆動信号FLM,CPV,OEの出力タイミングを調整する必要がある。   First, during the period in which the image data of the first horizontal scanning line output from the timing controller 1a is simultaneously output to the plurality of source signal lines of the liquid crystal display panel via the source driver SD, the gate driver GD is connected to the liquid crystal display panel. It is necessary to adjust the output timing of the drive signals FLM, CPV, and OE so that the gate-on signal is output to the gate signal line corresponding to the first horizontal display line, that is, the first gate signal line.

そのためには、タイミングコントローラ1aから第1水平走査線の画像データの出力を開始するタイミングとほぼ同じタイミングで駆動信号FLMを出力させ、その後、第1水平走査線の画像データの出力期間内にパルスが立上がるように駆動信号CPVを出力させ、その後、所定期間駆動信号OEをローレベルにすればよい。駆動信号FLMは、パルスの立上がりタイミングが重要であり、パルス幅は期間XHの範囲内が適切である。駆動信号CPVは、パルスの立上がりタイミングごとにゲートドライバGDが水平表示ラインの選択位置を増加させていくクロック信号であり、その周期は、タイミングコントローラ1aからの画像データの出力開始タイミングから次の画像データ(ここでは黒画像データである。)の出力開始タイミングまでの期間とほぼ同じ期間に設定される。駆動信号OEのローレベル期間は、タイミングコントローラ1aから1水平走査線分の画像データを出力する期間XHとほぼ同じ期間に設定される。   For this purpose, the drive signal FLM is output at substantially the same timing as the output of the image data of the first horizontal scanning line from the timing controller 1a, and then pulsed within the output period of the image data of the first horizontal scanning line. The drive signal CPV may be output so as to rise, and then the drive signal OE may be set to a low level for a predetermined period. The drive signal FLM has an important pulse rising timing, and the pulse width is appropriate within the range of the period XH. The drive signal CPV is a clock signal by which the gate driver GD increases the selection position of the horizontal display line at every pulse rising timing, and the cycle thereof is the next image from the output start timing of the image data from the timing controller 1a. It is set to approximately the same period as the period until the output start timing of data (here, black image data). The low level period of the drive signal OE is set to substantially the same period as the period XH in which image data for one horizontal scanning line is output from the timing controller 1a.

これによってゲートドライバGDは、駆動信号FLMのハイレベル期間に駆動信号CPVが立上がることによって垂直走査期間の開始を認識し、その直後の駆動信号CPVの立上がりタイミングで第1水平表示ラインを選択し、その後、駆動信号OEのローレベル期間に応答して1本目のゲート信号線にゲートオン信号を出力することができる。なお、駆動信号FLM,CPVが水平表示ライン指定信号に相当し、駆動信号OEが画像データ書込み指示信号に相当する。   As a result, the gate driver GD recognizes the start of the vertical scanning period when the drive signal CPV rises during the high level period of the drive signal FLM, and selects the first horizontal display line at the rise timing of the drive signal CPV immediately thereafter. Thereafter, a gate-on signal can be output to the first gate signal line in response to the low level period of the drive signal OE. The drive signals FLM and CPV correspond to the horizontal display line designation signal, and the drive signal OE corresponds to the image data write instruction signal.

本実施形態では、実際の画像データに対応した表示電圧と黒画像データに対応した表示電圧とを、交互に水平表示ラインに印加する必要があるので、駆動信号OEは、ゲートドライバGDが奇数番目および偶数番目の各水平表示ラインを選択する期間でそれぞれローレベルとなるように生成される。つまり、駆動信号OEは、プログレッシブ方式の映像信号を表示する際に使用する駆動信号OEと同じ信号を使用すればよい(図4参照)。このような駆動信号OEをゲートドライバGDに入力させれば、ゲートドライバGDは、奇数番目の水平走査線の画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれ、黒画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれる。   In the present embodiment, since it is necessary to alternately apply a display voltage corresponding to actual image data and a display voltage corresponding to black image data to the horizontal display line, the gate signal GD is an odd number for the drive signal OE. In addition, the horizontal display lines are generated so as to be at a low level in the period for selecting each even-numbered horizontal display line. That is, the drive signal OE may be the same signal as the drive signal OE used when displaying a progressive video signal (see FIG. 4). When such a drive signal OE is input to the gate driver GD, the gate driver GD outputs a gate-on signal during a period in which the display voltage corresponding to the image data of the odd-numbered horizontal scanning lines is applied to the source signal line. The TFT is turned on by supplying a display voltage to the pixel electrode, and in the period when the display voltage corresponding to the black image data is applied to the source signal line, a gate-on signal is supplied to turn on the TFT. Thereby, a display voltage is written into the pixel electrode.

このようにして奇数フレームでは、TFT型液晶表示装置2の奇数番目の水平表示ラインには、奇数番目の水平走査線の画像データに基づく表示が行われ、偶数番目の水平表示ラインには、黒画像データに基づく黒画像が表示される。   In this manner, in the odd-numbered frame, display based on the image data of the odd-numbered horizontal scanning lines is performed on the odd-numbered horizontal display lines of the TFT liquid crystal display device 2, and black is displayed on the even-numbered horizontal display lines. A black image based on the image data is displayed.

続いて、偶数フレームの動作を説明する。偶数フレームと奇数フレームとの相違点は、画像データとして偶数番目の水平走査線の画像データが入力されることと、駆動信号FLMの出力タイミングが相違することである。偶数フレームでも、奇数フレームと同様に、A/Dコンバータ4からはデータイネーブル信号DEに同期して、画像データがタイミングコントローラ1aに入力される。画像データは、インターレース方式の映像信号における偶数番目の水平走査線の画像データが順番に入力される。   Next, the operation of even frames will be described. The difference between even frames and odd frames is that image data of even-numbered horizontal scanning lines is input as image data and the output timing of the drive signal FLM is different. Even in the even frame, the image data is input from the A / D converter 4 to the timing controller 1a in synchronization with the data enable signal DE as in the odd frame. As image data, image data of even-numbered horizontal scanning lines in an interlaced video signal is sequentially input.

タイミングコントローラ1aは、上述したようにラインメモリ5を使用して、画像データを入力時の速度の2倍の速度で出力する。すなわち、偶数番目の水平走査線の画像データは、水平走査期間Xの半分の期間XHで出力される。このとき、その残りの期間には、黒画像データが出力される。   As described above, the timing controller 1a uses the line memory 5 to output the image data at a speed twice as fast as the input speed. That is, the image data of the even-numbered horizontal scanning line is output in a period XH that is half the horizontal scanning period X. At this time, black image data is output during the remaining period.

また、タイミングコントローラ1aは、1水平走査線分の画像データまたは黒画像データの出力開始タイミングに同期させて駆動信号SPを出力し、1水平走査線分のデータの出力が終了したタイミングに同期させて駆動信号STRBを出力する。また、タイミングコントローラ1aは、画素である液晶層に印加される電圧の極性を決定する駆動信号POLを出力する。駆動信号POLは、黒画像データとそれに続く画像データの出力期間ごとに信号レベルが反転される信号である。たとえば駆動信号POLは、黒画像データとそれに続く第2水平走査線の画像データが出力されている期間はハイレベルであり、次の黒画像データとそれに続く第4水平走査線の画像データが出力されている期間ではローレベルであり、以降黒画像データとそれに続く画像データが出力される期間ごとにレベルが反転される。   The timing controller 1a outputs the drive signal SP in synchronization with the output start timing of the image data or black image data for one horizontal scanning line, and synchronizes with the timing when the output of the data for one horizontal scanning line is completed. Drive signal STRB. The timing controller 1a outputs a drive signal POL that determines the polarity of the voltage applied to the liquid crystal layer that is a pixel. The drive signal POL is a signal whose signal level is inverted every output period of black image data and subsequent image data. For example, the drive signal POL is at a high level during a period in which black image data and subsequent image data of the second horizontal scanning line are output, and the next black image data and subsequent image data of the fourth horizontal scanning line are output. The level is low during the period during which the black image data and subsequent image data are output.

上述した画像データおよび黒画像データ、駆動信号SP,STRB,POLは、ソースドライバSDに与えられる。ソースドライバSDは、駆動信号SPが入力されると、画像データまたは擬似画像データをシフトレジスタ等を用いて順次記憶していき、駆動信号STRBが入力されると、記憶した1水平走査期間分の画像データまたは黒画像データを同時に読み出して、画像データまたは黒画像データに従った表示電圧信号を各ソース信号線に一斉に出力する。表示電圧信号の電位は、駆動信号POLに基づいて決定される。   The above-described image data, black image data, and drive signals SP, STRB, and POL are given to the source driver SD. When the drive signal SP is input, the source driver SD sequentially stores image data or pseudo image data using a shift register or the like, and when the drive signal STRB is input, the source driver SD stores one horizontal scanning period. Image data or black image data is read simultaneously, and display voltage signals according to the image data or black image data are output to the source signal lines all at once. The potential of the display voltage signal is determined based on the drive signal POL.

また、タイミングコントローラ1aは、駆動信号FLM,CPV,OEを作成して出力する。ゲートドライバGDは、2つの駆動信号FLM,CPVを用いて、液晶表示パネルの水平表示ラインの選択、すなわちゲートオン信号を出力するゲート信号線を選択し、駆動信号OEのローレベル期間にゲートオン信号をゲート信号線に出力するので、上述した画像データの出力タイミングに同期させて駆動信号FLM,CPV,OEを作成すればよい。   The timing controller 1a creates and outputs drive signals FLM, CPV, and OE. The gate driver GD uses the two drive signals FLM and CPV to select a horizontal display line of the liquid crystal display panel, that is, to select a gate signal line that outputs a gate-on signal, and to output a gate-on signal during the low level period of the drive signal OE. Since the signal is output to the gate signal line, the drive signals FLM, CPV, and OE may be generated in synchronization with the above-described image data output timing.

まず、タイミングコントローラ1aから出力された黒画像データがソースドライバSDを介して液晶表示パネルの複数のソース信号線に一斉に出力される期間に、ゲートドライバGDが液晶表示パネルの第1水平表示ラインに対応するゲート信号線、すなわち1本目のゲート信号線にゲートオン信号を出力させるように駆動信号FLM,CPV,OEの出力タイミングを調整する必要がある。   First, during the period in which the black image data output from the timing controller 1a is simultaneously output to the plurality of source signal lines of the liquid crystal display panel via the source driver SD, the gate driver GD performs the first horizontal display line of the liquid crystal display panel. It is necessary to adjust the output timing of the drive signals FLM, CPV, and OE so that the gate-on signal is output to the gate signal line corresponding to, that is, the first gate signal line.

したがって、タイミングコントローラ1aから黒画像データの出力を開始するタイミングとほぼ同じタイミングで駆動信号FLMを出力させ、その後、黒画像データの出力期間内にパルスが立上がるように駆動信号CPVを出力させ、その後、所定期間駆動信号OEをローレベルにすればよい。   Therefore, the drive signal FLM is output at substantially the same timing as the timing at which the output of the black image data is started from the timing controller 1a, and then the drive signal CPV is output so that the pulse rises within the output period of the black image data. Thereafter, the drive signal OE may be set to a low level for a predetermined period.

これによってゲートドライバGDは、駆動信号FLMのハイレベル期間に駆動信号CPVが立上がることによって垂直走査期間の開始を認識し、その直後の駆動信号CPVの立上がりタイミングで第1水平表示ラインを選択することができる。   Thus, the gate driver GD recognizes the start of the vertical scanning period when the drive signal CPV rises during the high level period of the drive signal FLM, and selects the first horizontal display line at the rise timing of the drive signal CPV immediately thereafter. be able to.

本実施形態では、実際の画像データに対応した表示電圧と黒画像データに対応した表示電圧とを交互に水平表示ラインに供給する必要があるので、駆動信号OEは、ゲートドライバGDが奇数番目および偶数番目の各水平表示ラインを選択する期間でそれぞれローレベルとなるように生成される。このような駆動信号OEをゲートドライバGDに入力させれば、ゲートドライバGDは、偶数番目の水平走査線の画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれ、黒画像データに対応する表示電圧がソース信号線に与えられている期間では、ゲートオン信号を供給してTFTをオンにし、これによって画素電極には表示電圧が書き込まれる。   In this embodiment, since it is necessary to alternately supply the display voltage corresponding to the actual image data and the display voltage corresponding to the black image data to the horizontal display line, the drive signal OE includes the odd number and the gate driver GD. Each of the even horizontal display lines is generated so as to be at a low level during the period of selection. When such a driving signal OE is input to the gate driver GD, the gate driver GD outputs a gate-on signal during a period in which the display voltage corresponding to the image data of the even-numbered horizontal scanning line is applied to the source signal line. The TFT is turned on by supplying a display voltage to the pixel electrode, and in the period when the display voltage corresponding to the black image data is applied to the source signal line, a gate-on signal is supplied to turn on the TFT. Thereby, a display voltage is written into the pixel electrode.

このようにして偶数フレームでは、TFT型液晶表示装置2の偶数番目の水平表示ラインには、偶数番目の水平走査線の画像データに基づく表示が行われ、奇数番目の水平表示ラインには、黒画像データに基づく黒画像が表示される。   In this way, in the even frame, the even-numbered horizontal display line of the TFT-type liquid crystal display device 2 is displayed based on the image data of the even-numbered horizontal scanning line, and the odd-numbered horizontal display line is black. A black image based on the image data is displayed.

以上のように本実施形態によれば、フィールドメモリを用いることなく、インターレース方式の映像信号をプログレッシブ方式のTFT型液晶表示装置2に表示することができる。これによって、低コストでスケーラIC3およびタイミングコントローラ1aを実現することができる。   As described above, according to the present embodiment, an interlace video signal can be displayed on the progressive TFT liquid crystal display device 2 without using a field memory. As a result, the scaler IC 3 and the timing controller 1a can be realized at low cost.

また、各フレームにおいて、画像データに基づく画像が表示されていない水平表示ラインには黒画像が表示されるようにしているので、画像の輝度は多少低下するけれども、動画を表示した場合に動画をくっきりと表示することができる。   Also, in each frame, a black image is displayed on the horizontal display line where no image based on the image data is displayed. Therefore, although the brightness of the image is somewhat reduced, the moving image is displayed when the moving image is displayed. It is possible to display clearly.

本発明の第1実施形態であるタイミングコントローラ1を用いてインターレース方式の映像信号をTFT型液晶表示装置2に表示する際の概略的構成を示すブロック図である。1 is a block diagram showing a schematic configuration when an interlaced video signal is displayed on a TFT liquid crystal display device 2 using a timing controller 1 according to a first embodiment of the present invention. FIG. タイミングコントローラ1の概略的構成を示すブロック図である。2 is a block diagram illustrating a schematic configuration of a timing controller 1. FIG. 制御信号を示すタイミングチャートである。It is a timing chart which shows a control signal. プログレッシブ方式でTFT型液晶表示装置2を駆動する際の駆動信号を示すタイミングチャートである。It is a timing chart which shows the drive signal at the time of driving the TFT type liquid crystal display device 2 by a progressive system. タイミングコントローラ1の動作を説明するためのタイミングチャートである。3 is a timing chart for explaining the operation of the timing controller 1. 第1実施形態における極性反転駆動方法を説明するための模式図である。It is a schematic diagram for demonstrating the polarity inversion drive method in 1st Embodiment. 極性反転駆動方法に用いられる駆動信号POLを示すタイミングチャートである。It is a timing chart which shows the drive signal POL used for a polarity inversion drive method. 極性反転駆動方法に用いられる駆動信号POLを示すタイミングチャートである。It is a timing chart which shows the drive signal POL used for a polarity inversion drive method. 本発明の第2実施形態であるタイミングコントローラ1aを用いてインターレース方式の映像信号をTFT型液晶表示装置2に表示する際の概略的構成を示すブロック図である。It is a block diagram which shows schematic structure at the time of displaying the video signal of an interlace system on the TFT type liquid crystal display device 2 using the timing controller 1a which is 2nd Embodiment of this invention.


タイミングコントローラ1aの要部を示すブロック図である。It is a block diagram which shows the principal part of the timing controller 1a. 表示装置の発光動作を説明するための波形図である。It is a wave form diagram for demonstrating the light emission operation | movement of a display apparatus. タイミングコントローラ1aの動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement of the timing controller 1a. フレームメモリを用いて映像信号をインターレース方式からプログレッシブ方式に変換する際の従来の構成例を説明するためのブロック図である。It is a block diagram for demonstrating the example of the conventional structure at the time of converting a video signal from an interlace system to a progressive system using a frame memory.

符号の説明Explanation of symbols

1 タイミングコントローラ(TCON)
1a タイミングコントローラ
2 TFT型液晶表示装置
3 スケーラIC
4 アナログ/デジタル変換器(A/Dコンバータ)
5 ラインメモリ
6 第1ラッチ回路
7 第2ラッチ回路
8 メモリコントローラ
9 AND(論理和)回路
10 H/Vモード・DEモード選択回路
11 タイミング生成回路
12 FLM生成回路
13 2分周回路
21 黒画像データ発生回路
22 切換スイッチ
SD ソースドライバ
GD ゲートドライバ
R 赤色データ
G 緑色データ
B 青色データ
VSYNC 垂直同期信号
HSYNC 水平同期信号
VVALID 垂直有効タイミング信号
HVALID 水平有効画素タイミング信号
ODD/EVEN フレーム識別信号
CLK1 クロック信号
CLK2 2分周クロック信号
1 Timing controller (TCON)
1a Timing controller 2 TFT type liquid crystal display device 3 Scaler IC
4 Analog / digital converter (A / D converter)
5 line memory 6 first latch circuit 7 second latch circuit 8 memory controller 9 AND (logical sum) circuit 10 H / V mode / DE mode selection circuit 11 timing generation circuit 12 FLM generation circuit 13 divide by 2 circuit 21 black image data Generation circuit 22 Changeover switch SD Source driver GD Gate driver R Red data G Green data B Blue data VSYNC Vertical synchronization signal HSYNC Horizontal synchronization signal VVALID Vertical valid timing signal HVALID Horizontal valid pixel timing signal ODD / EVEN Frame identification signal CLK1 Clock signal CLK2 2 Divided clock signal

Claims (4)

水平表示ライン指定信号に基づいて画像を表示する水平表示ラインが順番に指定され、画像データ書込み指示信号が入力されている期間に入力された画像データに基づいて指定された水平表示ラインに画像を表示するTFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、インターレース方式の映像信号における1水平走査線分の画像データを記憶できる記憶容量を有するとともに、データの書込みと読出しとが同時に実行可能なラインメモリと、該ラインメモリに対するデータの書込みと読出しとを制御し、読み出したデータを前記TFT型液晶表示装置に供給するメモリ制御手段と、前記水平表示ライン指定信号と、前記画像データ書込み指示信号とを含む駆動信号を作成して前記TFT型液晶表示装置に供給する駆動信号作成手段とを備え、前記メモリ制御手段は、1水平走査線の画像データが入力されると、所定の周波数の書込み用クロック信号に同期して画像データをラインメモリに順次書き込むとともに、1水平走査線の全画像データの半分の画像データが書き込まれた時点から、書込み用クロック信号の2倍の周波数の読出し用クロック信号で画像データをラインメモリから読出して前記TFT型液晶表示装置に出力し、前記駆動信号作成手段は、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号を順次出力し、奇数フレームでは、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、奇数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力し、偶数フレームでは、第2水平走査線の画像データの前記ラインメモリへの書込み開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、偶数番目の水平表示ラインを指定する水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力することを特徴とする液晶表示装置。     The horizontal display lines for displaying an image are sequentially specified based on the horizontal display line designation signal, and the image is displayed on the designated horizontal display line based on the image data input during the period when the image data write instruction signal is input. A display control device for controlling a TFT type liquid crystal display device to display and displaying an interlaced video signal forming one image with an odd frame and an even frame, wherein one horizontal scanning line segment in the interlaced video signal is displayed. A line memory having a storage capacity capable of storing the image data, and capable of simultaneously writing and reading the data, controlling the writing and reading of the data to the line memory, and reading the read data to the TFT type liquid crystal display Memory control means for supplying to the apparatus, the horizontal display line designation signal, and the image data writing Drive signal generation means for generating a drive signal including a display signal and supplying the drive signal to the TFT type liquid crystal display device, and the memory control means receives a predetermined frequency when image data of one horizontal scanning line is input. The image data is sequentially written in the line memory in synchronization with the write clock signal of the image data, and at a frequency twice as high as the write clock signal is read from when the image data that is half of the entire image data of one horizontal scanning line is written. The image data is read from the line memory by the clock signal for output and output to the TFT type liquid crystal display device, and the drive signal generating means designates the horizontal display line at a period of 1/2 of one horizontal scanning period in the interlace video signal. The signals are sequentially output, and in the odd-numbered frames, the timing of reading out the image data of the first horizontal scanning line from the line memory is Output of the display line designation signal is started, and an image data write instruction signal is outputted in synchronization with the output timing of the horizontal display line designation signal for designating the odd-numbered horizontal display line. In the even-numbered frame, the second horizontal scanning line is output. Output of the horizontal display line designation signal from the timing of starting writing the image data to the line memory, and writing the image data in synchronization with the output timing of the horizontal display line designation signal for designating the even-numbered horizontal display line A liquid crystal display device that outputs an instruction signal. TFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、奇数フレームでは、前記TFT型液晶表示装置の偶数番目の水平表示ラインの画像表示はそのまま保持した状態で、奇数番目の水平走査線の画像データを、奇数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせ、偶数フレームでは、奇数番目の水平表示ラインの画像表示はそのまま保持した状態で、偶数番目の水平走査線の画像データを、偶数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせることを特徴とする液晶表示装置。   A display control device for controlling an TFT type liquid crystal display device to display an interlaced video signal that constitutes one image with an odd number frame and an even number frame. In the odd number frame, the even number of the TFT type liquid crystal display device is displayed. In the state where the image display of the horizontal display line is kept as it is, the image data of the odd-numbered horizontal scanning lines is supplied to the odd-numbered horizontal display lines to perform image display based on the image data. The image display based on the image data is performed by supplying the image data of the even-numbered horizontal scanning lines to the even-numbered horizontal display lines while maintaining the image display of the odd-numbered horizontal display lines as they are. A liquid crystal display device. TFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、奇数フレームでは、奇数番目の水平走査線の画像データを、前記TFT型液晶表示装置の奇数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせるとともに、偶数番目の水平表示ラインには、前記TFT型液晶表示装置における最も低い階調表示を行うための黒画像データを供給して黒画像の表示を行わせ、偶数フレームでは、偶数番目の水平走査線の画像データを、偶数番目の水平表示ラインにそれぞれ供給して画像データに基づく画像表示を行わせるとともに、奇数番目の水平表示ラインには、前記黒画像データを供給して黒画像の表示を行わせることを特徴とする液晶表示装置。   A display control device for controlling an TFT type liquid crystal display device to display an interlaced video signal that constitutes one image by an odd frame and an even frame, and in the odd frame, image data of an odd-numbered horizontal scanning line Are supplied to the odd-numbered horizontal display lines of the TFT-type liquid crystal display device to perform image display based on the image data, and the even-numbered horizontal display lines have the lowest floor in the TFT-type liquid crystal display device. Supply black image data for tone display and display a black image.In an even frame, supply even-numbered horizontal scanning line image data to even-numbered horizontal display lines, respectively. And displaying the black image by supplying the black image data to the odd horizontal display lines. A liquid crystal display device according to symptoms. 水平表示ライン指定信号に基づいて画像を表示する水平表示ラインが順番に指定され、画像データ書込み指示信号が入力されている期間に入力された画像データに基づいて指定された水平表示ラインに画像を表示するTFT型液晶表示装置を制御して、奇数フレームと偶数フレームとで1画像を構成するインターレース方式の映像信号を表示する表示制御装置であって、インターレース方式の映像信号における1水平走査線分の画像データを記憶できる記憶容量を有すし、データの書込みと読出しとを同時に実行可能なラインメモリと、前記TFT型液晶表示装置における最も暗い階調表示を行わせるための黒画像データを出力する黒画像データ発生手段と、前記ラインメモリに対するデータの書込みと読出しとを制御するとともに、前記ラインメモリからの出力と前記黒画像データ発生手段からの出力とを切り換えて前記TFT型液晶表示装置に供給するメモリ制御手段と、前記水平表示ライン指定信号と、前記画像データ書込み指示信号とを含む駆動信号を作成して前記TFT型液晶表示装置に供給する駆動信号作成手段とを備え、前記メモリ制御手段は、1水平走査線の画像データが入力されると、所定の周波数の書込み用クロック信号に同期して画像データを前記ラインメモリに順次書き込むとともに、前記書込み用クロック信号の2倍の周波数の読出し用クロック信号に同期させて黒画像データを前記TFT型液晶表示装置に出力し、1水平走査線の全画像データの半分の画像データが前記ラインメモリに書き込まれた時点から、前記読出し用クロック信号で画像データを前記ラインメモリから読出して前記TFT型液晶表示装置に出力し、前記駆動信号作成手段は、インターレース方式の映像信号における1水平走査期間の1/2の周期で水平表示ライン指定信号を順次出力し、奇数フレームでは、第1水平走査線の画像データの前記ラインメモリからの読出し開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、前記水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力し、偶数フレームでは、第2水平走査線の画像データの前記ラインメモリからの読出し開始に先立って出力される黒画像データの出力開始タイミングから、水平表示ライン指定信号の出力を開始するとともに、前記水平表示ライン指定信号の出力タイミングに同期して画像データ書込み指示信号を出力することを特徴とする液晶表示装置。   The horizontal display lines for displaying an image are sequentially specified based on the horizontal display line designation signal, and the image is displayed on the designated horizontal display line based on the image data input during the period when the image data write instruction signal is input. A display control device for controlling a TFT type liquid crystal display device to display and displaying an interlaced video signal forming one image with an odd frame and an even frame, wherein one horizontal scanning line segment in the interlaced video signal is displayed. A line memory capable of simultaneously storing and reading data, and outputting black image data for performing the darkest gradation display in the TFT type liquid crystal display device Controls black image data generation means, and writing and reading of data to and from the line memory. A memory control means for switching between an output from the memory and an output from the black image data generating means to supply to the TFT type liquid crystal display device, a drive including the horizontal display line designation signal and the image data write instruction signal Drive signal generation means for generating a signal and supplying it to the TFT type liquid crystal display device, and the memory control means outputs a write clock signal having a predetermined frequency when image data of one horizontal scanning line is input. The image data is sequentially written in the line memory in synchronization, and the black image data is output to the TFT type liquid crystal display device in synchronization with the read clock signal having a frequency twice that of the write clock signal. From the time when half the total image data of the line is written to the line memory, the image data is read by the read clock signal. Reading from the line memory and outputting to the TFT type liquid crystal display device, the drive signal creating means sequentially outputs a horizontal display line designation signal in a period of 1/2 of one horizontal scanning period in an interlace video signal, In the odd-numbered frame, the output of the horizontal display line designation signal is started from the read start timing of the image data of the first horizontal scanning line from the line memory, and the image data is synchronized with the output timing of the horizontal display line designation signal. A write instruction signal is output. In an even frame, the horizontal display line designation signal is output from the output start timing of the black image data output prior to the start of reading the image data of the second horizontal scanning line from the line memory. Start and write image data in synchronization with the output timing of the horizontal display line designation signal A liquid crystal display device that outputs only an instruction signal.
JP2004098900A 2004-03-30 2004-03-30 Liquid crystal display apparatus Withdrawn JP2005286746A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004098900A JP2005286746A (en) 2004-03-30 2004-03-30 Liquid crystal display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004098900A JP2005286746A (en) 2004-03-30 2004-03-30 Liquid crystal display apparatus

Publications (1)

Publication Number Publication Date
JP2005286746A true JP2005286746A (en) 2005-10-13

Family

ID=35184660

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004098900A Withdrawn JP2005286746A (en) 2004-03-30 2004-03-30 Liquid crystal display apparatus

Country Status (1)

Country Link
JP (1) JP2005286746A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8068081B2 (en) 2007-01-15 2011-11-29 Au Optronics Corporation Driver for driving display panel and method for reading/writing in memory thereof and thin film transistor liquid crystal display using the same
JP2017173809A (en) * 2016-03-17 2017-09-28 株式会社半導体エネルギー研究所 Display device, display module, and electronic apparatus

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8068081B2 (en) 2007-01-15 2011-11-29 Au Optronics Corporation Driver for driving display panel and method for reading/writing in memory thereof and thin film transistor liquid crystal display using the same
JP2017173809A (en) * 2016-03-17 2017-09-28 株式会社半導体エネルギー研究所 Display device, display module, and electronic apparatus
US11049468B2 (en) 2016-03-17 2021-06-29 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
JP7066324B2 (en) 2016-03-17 2022-05-13 株式会社半導体エネルギー研究所 Display devices, display modules, and electronic devices

Similar Documents

Publication Publication Date Title
JP4628650B2 (en) Display device and driving method thereof
JP4739343B2 (en) Display device, display method, display monitor, and television receiver
US8502810B2 (en) Display device and display method
JP4397890B2 (en) Liquid crystal display
KR101324361B1 (en) Liquid Crystal Display
JP2004012872A (en) Display device and its driving method
JP2007041548A (en) Method of providing data, liquid crystal display device, and driving method therefor
JP2002207463A (en) Liquid crystal display device
JP2003280600A (en) Display device, and its driving method
JP2005099806A (en) Scan driver, display device having the same and its drive method
KR20080054190A (en) Display apparatus and method of driving the same
JP2004093717A (en) Liquid crystal display device
JP2007178989A (en) Display apparatus and driving method thereof
US7907155B2 (en) Display device and displaying method
TW200421249A (en) Display apparatus
JP4068947B2 (en) Liquid crystal display
JP2013250553A (en) Method and system for display channel driving and scanning
JP2004253827A (en) Liquid crystal display device
JP2004163829A (en) Liquid crystal display device
JP2009109736A (en) Liquid crystal display device and driving method thereof
JP2004117758A (en) Display device and its driving method
JP2008033107A (en) Liquid crystal display device
JP2001296838A (en) Liquid crystal display device
JP4812710B2 (en) Liquid crystal display
JP2002149132A (en) Liquid crystal display device

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20051227

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20070228

A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20070605