JP2005128361A - Driving device and driving method for spontaneous light emitting display panel - Google Patents

Driving device and driving method for spontaneous light emitting display panel Download PDF

Info

Publication number
JP2005128361A
JP2005128361A JP2003365441A JP2003365441A JP2005128361A JP 2005128361 A JP2005128361 A JP 2005128361A JP 2003365441 A JP2003365441 A JP 2003365441A JP 2003365441 A JP2003365441 A JP 2003365441A JP 2005128361 A JP2005128361 A JP 2005128361A
Authority
JP
Japan
Prior art keywords
period
frame
subframe
display panel
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003365441A
Other languages
Japanese (ja)
Inventor
Naoto Suzuki
直人 鈴木
Shuichi Seki
修一 関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tohoku Pioneer Corp
Original Assignee
Tohoku Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tohoku Pioneer Corp filed Critical Tohoku Pioneer Corp
Priority to JP2003365441A priority Critical patent/JP2005128361A/en
Publication of JP2005128361A publication Critical patent/JP2005128361A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a driving device and driving method for a spontaneous light emitting display panel reducing electric power consumption by realizing multi-gradation expression without entailing a rise of a clock frequency in an active matrix type display panel made of spontaneous light emitting elements in a matrix. <P>SOLUTION: The driving method and driving device for the spontaneous light emitting display panel which performs the gradation expression of frame image data by displaying a piece of the frame image data by a plurality of frame periods, by time sharing the plurality of the frame periods respectively to the plurality of the subframe periods, and by subjecting the respective subframe periods to lighting control, is equipped with a reverse bias voltage applying means 27 which applies a reverse bias voltage to EL elements 14. The device performs the gradation expression by providing any subframe period among the plurality of the frame periods with at least the lights out period for the EL elements 14. The reverse bias voltage applying means 27 applies the reverse bias voltage to the EL elements 14 in the lights out period when all of the pixels are in the non-lighting state in the subframe period just before the subframe period including the lights out period. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明は、1つのフレーム期間を夫々複数のサブフレーム期間に時分割し、各サブフレーム期間を点灯制御することにより階調表現を行う自発光表示パネルの駆動装置および駆動方法に関する。   The present invention relates to a driving device and a driving method for a self-luminous display panel that performs gradation expression by time-dividing one frame period into a plurality of subframe periods and controlling lighting of each subframe period.

発光素子をマトリクス状に配列して構成される表示パネルを用いたディスプレイの開発が広く進められている。このような表示パネルに用いられる発光素子として、例えば有機材料を発光層に用いた有機EL(エレクトロルミネッセンス)素子が注目されている。   The development of a display using a display panel configured by arranging light emitting elements in a matrix is being widely promoted. As a light-emitting element used in such a display panel, for example, an organic EL (electroluminescence) element using an organic material for a light-emitting layer has attracted attention.

かかる有機EL素子を用いた表示パネルとして、マトリクス状に配列したEL素子の各々に、例えばTFT(Thin Film Transistor)からなる能動素子を加えたアクティブマトリクス型ディスプレイパネルがある。このアクティブマトリクス型ディスプレイパネルは、低消費電力を実現でき、また画素間のクロストークが少ない等の特質を備えており、特に大画面を構成する高精細度のディスプレイに適している。   As a display panel using such an organic EL element, there is an active matrix display panel in which an active element made of, for example, a TFT (Thin Film Transistor) is added to each of the EL elements arranged in a matrix. This active matrix display panel has characteristics such as low power consumption and low crosstalk between pixels, and is particularly suitable for a high-definition display constituting a large screen.

図1は、従来のアクティブマトリクス型表示パネルにおける1つの画素10に対応する回路構成の一例を示している。図1において、制御用トランジスタであるTFT11のゲートGは走査線(走査ラインA1)に接続され、ソースSはデータ線(データラインB1)に接続されている。また、この制御用TFT11のドレインDは、駆動用トランジスタであるTFT12のゲートGに接続されると共に、電荷保持用キャパシタ13の一方の端子に接続されている。   FIG. 1 shows an example of a circuit configuration corresponding to one pixel 10 in a conventional active matrix display panel. In FIG. 1, a gate G of a TFT 11 serving as a control transistor is connected to a scanning line (scanning line A1), and a source S is connected to a data line (data line B1). The drain D of the control TFT 11 is connected to the gate G of the TFT 12 that is a driving transistor and to one terminal of the charge holding capacitor 13.

また、駆動用TFT12のドレインDは前記キャパシタ13の他方の端子に接続されると共に、パネル内に形成された共通陽極16に接続されている。また、駆動用TFT12のソースSは、有機EL素子14の陽極に接続され、この有機EL素子14の陰極は、パネル内に形成された例えば基準電位点(アース)を構成する共通陰極17に接続されている。   The drain D of the driving TFT 12 is connected to the other terminal of the capacitor 13 and to the common anode 16 formed in the panel. The source S of the driving TFT 12 is connected to the anode of the organic EL element 14, and the cathode of the organic EL element 14 is connected to a common cathode 17 that forms, for example, a reference potential point (ground) formed in the panel. Has been.

図2は、図1に示した各画素10を担う回路構成を、表示パネル20に配列した状態を模式的に示したものであり、各走査ラインA1〜Anと、各データラインB1〜Bmとの交差位置の各々において、図1に示した回路構成の各画素10が夫々形成されている。そして、前記した構成においては、駆動用TFT12の各ドレインDが図2に示された共通陽極16に夫々接続され、各EL素子14の陰極が同じく図2に示された共通陰極17に夫々接続された構成とされている。そして、この回路において、発光制御を実行する場合においては、電圧源E1の正電源端子がスイッチ18を介して、表示パネル20に形成された共通陽極16に接続され、また電圧源E1の負電源端子が共通陰極17に接続される。   FIG. 2 schematically shows a state in which the circuit configuration responsible for each pixel 10 shown in FIG. 1 is arranged on the display panel 20, and each scanning line A1 to An, each data line B1 to Bm, and Each pixel 10 having the circuit configuration shown in FIG. 1 is formed at each of the intersection positions. In the configuration described above, each drain D of the driving TFT 12 is connected to the common anode 16 shown in FIG. 2, and the cathode of each EL element 14 is connected to the common cathode 17 shown in FIG. It is set as the structure. In this circuit, when light emission control is performed, the positive power supply terminal of the voltage source E1 is connected to the common anode 16 formed on the display panel 20 via the switch 18, and the negative power supply of the voltage source E1. A terminal is connected to the common cathode 17.

この状態において、図1における制御用TFT11のゲートGに走査ラインを介してオン電圧が供給されると、TFT11はソースSに供給されるデータラインからの電圧に対応した電流をソースSからドレインDに流す。従って、TFT11のゲートGがオン電圧の期間に、前記キャパシタ13が充電され、その電圧が駆動用TFT12のゲートGに供給されて、TFT12にはそのゲート電圧とドレイン電圧に基づいた電流を、ソースSからEL素子14を通じて共通陰極17に流し、EL素子14を発光させる。   In this state, when the ON voltage is supplied to the gate G of the control TFT 11 in FIG. 1 via the scanning line, the TFT 11 supplies a current corresponding to the voltage from the data line supplied to the source S to the drain D. Shed. Therefore, the capacitor 13 is charged while the gate G of the TFT 11 is on-voltage, the voltage is supplied to the gate G of the driving TFT 12, and the TFT 12 is supplied with a current based on the gate voltage and the drain voltage. The EL element 14 is caused to emit light from S through the EL element 14 to the common cathode 17.

また、TFT11のゲートGがオフ電圧になると、TFT11はいわゆるカットオフとなり、TFT11のドレインDが開放状態となるものの、駆動用TFT12はキャパシタ13に蓄積された電荷によりゲートGの電圧が保持され、次の走査まで駆動電流を維持し、EL素子14の発光も維持される。なお、前記した駆動用TFT12には、ゲート入力容量が存在するので、前記したキャパシタ13を格別に設けなくても、前記と同様な動作を行なわせることが可能である。   When the gate G of the TFT 11 is turned off, the TFT 11 becomes a so-called cut-off, and the drain D of the TFT 11 is opened, but the driving TFT 12 holds the voltage of the gate G by the charge accumulated in the capacitor 13. The driving current is maintained until the next scanning, and the light emission of the EL element 14 is also maintained. Since the driving TFT 12 has a gate input capacitance, it is possible to perform the same operation as described above without providing the capacitor 13 as described above.

ところで有機EL素子は、電気的にはダイオード特性を有する発光エレメントと、これに並列に接続された静電容量(寄生容量)を有しており、このダイオード特性の順方向電流にほぼ比例した強度で発光することが知られている。また、前記したEL素子においては、発光に関与しない逆方向の電圧(逆バイアス電圧)を逐次印加することで、EL素子の寿命を延ばすことができることが経験的に知られている。   By the way, the organic EL element has a light emitting element having a diode characteristic electrically and a capacitance (parasitic capacitance) connected in parallel to the light emitting element, and the intensity substantially proportional to the forward current of the diode characteristic. It is known to emit light. Further, it has been empirically known that in the above-described EL element, the lifetime of the EL element can be extended by sequentially applying a reverse voltage (reverse bias voltage) that is not involved in light emission.

そこで、例えば特許文献1には、前記した共通陽極16と共通陰極17との間に逆バイアス電圧を印加することが示されている。すなわち、図2に示す電圧源E2は、前記した逆バイアス電圧を印加するときに利用されるものであり、逆バイアス電圧の印加時には、スイッチ18は電圧源E2側に切り替えられる。これにより、共通陰極17に対して電圧源E2の正電源端子が、また共通陽極16に電圧源E2の負電源端子が接続される。したがって、図1に示すEL素子14には、駆動用TFT12のドレインDとソースSを介して逆バイアス電圧が印加されることになる。
特開2001―117534号公報(第3頁右欄第10行乃至第5頁右欄第39行、第8図、第11図)
Thus, for example, Patent Document 1 discloses that a reverse bias voltage is applied between the common anode 16 and the common cathode 17 described above. That is, the voltage source E2 shown in FIG. 2 is used when the reverse bias voltage is applied, and the switch 18 is switched to the voltage source E2 side when the reverse bias voltage is applied. As a result, the positive power supply terminal of the voltage source E2 is connected to the common cathode 17, and the negative power supply terminal of the voltage source E2 is connected to the common anode 16. Therefore, a reverse bias voltage is applied to the EL element 14 shown in FIG. 1 via the drain D and source S of the driving TFT 12.
JP-A-2001-117534 (page 3, right column, line 10 to page 5, right column, line 39, FIGS. 8 and 11)

前記特許文献1に開示された駆動装置においては、時分割階調表現法を利用すると共に、EL素子に逆バイアス電圧を印加する例が示されている。この特許文献1に開示された時分割階調表現法は、例えば1フレーム期間を複数のサブフレーム期間(特許文献1においてはサブフィールド期間とされる)に分割し、1フレーム期間あたりに有機EL素子が発光したサブフレーム期間の累計によって中間調表示を行うようにしている。一方、特許文献1に開示された駆動装置によると、共通陽極16と共通陰極17との間に、駆動用TFT12を介してEL素子14が接続された構成とされているので、前記した逆バイアス電圧をEL素子に印加するには、表示パネルに配列された全てのEL素子14を同時に非点灯となる期間を設定しなければならない。そこで、この例においては、全ての走査ラインに走査信号を送出し終えたアドレス期間の終了時点に、EL素子の前記非点灯時間を設定し、このときに、すべてのEL素子に対して同時に逆電圧を印加するように制御されている。   In the driving device disclosed in Patent Document 1, an example is shown in which a time-division gradation expression method is used and a reverse bias voltage is applied to an EL element. In the time-division gradation expression method disclosed in Patent Document 1, for example, one frame period is divided into a plurality of subframe periods (subfield periods in Patent Document 1), and organic EL is generated per one frame period. Halftone display is performed by the cumulative number of subframe periods in which the element emits light. On the other hand, according to the driving device disclosed in Patent Document 1, since the EL element 14 is connected between the common anode 16 and the common cathode 17 via the driving TFT 12, the reverse bias described above. In order to apply a voltage to the EL elements, it is necessary to set a period in which all the EL elements 14 arranged on the display panel are not lit simultaneously. Therefore, in this example, the non-lighting time of the EL elements is set at the end of the address period in which the scanning signals have been sent to all the scanning lines, and at this time, all the EL elements are simultaneously reversed. It is controlled to apply a voltage.

ところで、前記した時分割階調表現法には従来から、サブフレーム単位でEL素子を発光させ、発光するサブフレーム期間の累計により階調表現する方法(以下、便宜的に単純サブフレーム法と呼ぶ)と、1つまたは複数のサブフレーム期間を組として、組に対して重み付けを行い、その組み合わせにより階調表現する方法(以下、便宜的に重み付けサブフレーム法と呼ぶ)とがある。   By the way, in the time-division gradation expression method described above, conventionally, a method in which EL elements emit light in units of subframes and gradation expression is performed by the accumulation of light emission subframe periods (hereinafter referred to as a simple subframe method for convenience). ) And a method in which one or a plurality of subframe periods are set as a set, and the set is weighted, and gradation is expressed by the combination (hereinafter referred to as a weighted subframe method for convenience).

前記階調表現法のうち、単純サブフレーム法にあっては、1フレーム期間を、階調数と略同じサブフレーム期間数に分割する必要がある(例えば256階調の場合、255個のサブフレームに分割)。すなわち、より多階調表現するためには、1フレーム期間をより多くのサブフレーム期間に分割する必要がある。一方、前記重み付けサブフレーム法にあっては、前記単純サブフレーム法よりも大幅に少ないサブフレーム期間数で多階調を表現可能であるが、単純サブフレーム法と同様に、分割されるサブフレーム数が多いほど、多階調表現することができる。   Among the gradation representation methods, in the simple subframe method, it is necessary to divide one frame period into the number of subframe periods substantially the same as the number of gradations (for example, in the case of 256 gradations, 255 subframes). Split into frames). That is, in order to express more gradations, it is necessary to divide one frame period into more subframe periods. On the other hand, in the weighted subframe method, multi-gradation can be expressed with a significantly smaller number of subframe periods than in the simple subframe method. The larger the number, the more gradation can be expressed.

しかしながら、前記のように時分割階調表現法を用いて多階調表現する場合、1フレーム期間が多くのサブフレーム期間に分割されていると、各スイッチング素子の高速動作が必要となり、その周辺回路の負荷が大きくなる。すなわち、駆動系周辺回路のクロック周波数を高く設定する必要があり、その結果、消費電力が増大するという問題があった。   However, when multi-tone expression is performed using the time-division gradation expression method as described above, if one frame period is divided into many sub-frame periods, high-speed operation of each switching element is required. The load on the circuit increases. That is, it is necessary to set the clock frequency of the drive system peripheral circuit high, and as a result, there is a problem that power consumption increases.

また、前記した特許文献1に開示された駆動装置においては、階調表現を行うためのEL素子の点灯時間および非点灯時間の設定とは別に、EL素子に対する逆バイアス電圧の印加のための非点灯時間を設定するために、EL素子の発光デューティ(Duty)比、すなわち点灯時間率を低下させることは避けられない。その結果、EL素子の実質的な発光輝度が低下するので、これをカバーするためにはEL素子の発光時の駆動電流を上昇させる必要が発生し、電源回路の負荷が増大するという問題があった。   In addition, in the driving device disclosed in Patent Document 1 described above, in addition to setting the lighting time and non-lighting time of an EL element for gradation expression, non-lighting for applying a reverse bias voltage to the EL element is performed. In order to set the lighting time, it is inevitable to reduce the light emission duty (Duty) ratio of the EL element, that is, the lighting time rate. As a result, since the substantial light emission luminance of the EL element is lowered, in order to cover this, it is necessary to increase the drive current during light emission of the EL element, and there is a problem that the load on the power supply circuit increases. It was.

この発明は、前記した技術的な問題点に着目してなされたものであり、自発光素子をマトリクス状に配列したアクティブマトリクス型ディスプレイパネルにおいて、クロック周波数の上昇を招くことなく、多階調表現を実現させることで消費電力を低減することのできる自発光表示パネルの駆動装置および駆動方法を提供することを課題とするものである。   The present invention has been made paying attention to the above-mentioned technical problems. In an active matrix display panel in which self-luminous elements are arranged in a matrix, multi-tone expression can be achieved without increasing the clock frequency. It is an object of the present invention to provide a driving device and a driving method for a self-luminous display panel that can reduce power consumption by realizing the above.

前記課題を解決するためになされた本発明にかかる自発光表示パネルの駆動装置は、請求項1に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、少なくとも夫々に点灯駆動用トランジスタを介して発光制御される複数の発光素子を備えたアクティブマトリクス型表示パネルの駆動装置であって、複数のフレーム期間により一つのフレーム画像データを表示すると共に、前記複数のフレーム期間を夫々複数のサブフレーム期間に時分割し、各サブフレーム期間を点灯制御することにより、前記フレーム画像データの階調表現を行う階調表示手段と、前記発光素子に対して逆バイアス電圧を印加する逆バイアス電圧印加手段とを備え、前記階調表示手段は、前記複数のフレーム期間内のうちのいずれかのサブフレーム期間に、少なくとも前記発光素子の消灯期間を設けて階調表現し、前記逆バイアス電圧印加手段は、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間において、すべての画素が非点灯状態である場合に、前記消灯期間に前記発光素子に対して逆バイアス電圧を印加することに特徴を有する。   The self-luminous display panel driving device according to the present invention, which has been made to solve the above-mentioned problems, is arranged at intersections of a plurality of data lines and a plurality of scanning lines as claimed in claim 1, and is lit at least each. A drive device for an active matrix display panel comprising a plurality of light emitting elements controlled to emit light via a driving transistor, wherein one frame image data is displayed in a plurality of frame periods, and the plurality of frame periods are displayed. Each of the subframe periods is time-divided into a plurality of subframe periods, and lighting control is performed on each subframe period, thereby applying a reverse bias voltage to the light emitting element and gradation display means for expressing gradation of the frame image data. Reverse gradation voltage applying means, wherein the gradation display means is one of the subframe periods within the plurality of frame periods. In a case where gradation is expressed by providing at least a light-off period of the light-emitting element, and the reverse bias voltage applying unit is configured such that all pixels are in a non-lighted state in a subframe period immediately before the subframe period including the light-off period. In addition, a reverse bias voltage is applied to the light emitting element during the extinguishing period.

また、前記課題を解決するためになされた本発明にかかる自発光表示パネルの駆動方法は、請求項7に記載のとおり、複数のデータ線および複数の走査線の交差位置に配され、少なくとも夫々に点灯駆動用トランジスタを介して発光制御される複数の発光素子を備えたアクティブマトリクス型表示パネルの駆動方法であって、複数のフレーム期間により一つのフレーム画像データを表示すると共に、前記複数のフレーム期間を夫々複数のサブフレーム期間に時分割し、前記複数のフレーム期間内のうちのいずれかのサブフレーム期間に、少なくとも前記発光素子の消灯期間を設け、各サブフレーム期間を点灯制御することにより階調表現を行い、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間において、すべての画素が非点灯状態である場合に、前記消灯期間に前記発光素子に対して逆バイアス電圧を印加することに特徴を有する。   According to another aspect of the present invention, there is provided a driving method for a self-luminous display panel according to the present invention, which is arranged at intersections of a plurality of data lines and a plurality of scanning lines. A method of driving an active matrix display panel having a plurality of light emitting elements controlled to emit light via a lighting driving transistor, wherein one frame image data is displayed in a plurality of frame periods, and the plurality of frames Each of the periods is time-divided into a plurality of subframe periods, and at least one light-emitting element is turned off in any one of the plurality of frame periods, and lighting control is performed for each subframe period. All the pixels are astigmatized in the subframe period immediately before the subframe period including the turn-off period. If the state, characterized in applying a reverse bias voltage to the light emitting element to the light-off period.

以下、この発明にかかる自発光表示パネルの駆動装置および駆動方法について、図に示す実施の形態に基づいて説明する。尚、以下の説明においてはすでに説明した図1および図2に示された各部に相当する部分を同一符号で示しており、したがって個々の機能および動作については適宜説明を省略する。   A self-luminous display panel driving apparatus and driving method according to the present invention will be described below based on the embodiments shown in the drawings. In the following description, parts corresponding to those shown in FIG. 1 and FIG. 2 already described are denoted by the same reference numerals, and therefore descriptions of individual functions and operations will be omitted as appropriate.

また、図1および図2に示した従来例においては、画素を構成する駆動用TFT12とEL素子14との直列回路が、すべて共通陽極16と共通陰極17との間に接続されたいわゆる単色発光の表示パネルの例を示している。しかしながら、以下に説明するこの発明にかかる自発光表示パネルの駆動方法および駆動装置においては、単色発光の表示パネルは勿論のこと、むしろR(赤)、G(緑)、B(青)の各発光画素(サブピクセル)を備えたカラー表示パネルに好適に採用されるものである。   Further, in the conventional example shown in FIGS. 1 and 2, so-called monochromatic light emission in which the series circuit of the driving TFT 12 and the EL element 14 constituting the pixel are all connected between the common anode 16 and the common cathode 17. An example of the display panel is shown. However, in the driving method and driving device for a self-luminous display panel according to the present invention described below, each of R (red), G (green), and B (blue), as well as a monochromatic light emitting display panel, is used. The present invention is suitably employed for a color display panel provided with light emitting pixels (subpixels).

図3はこの発明にかかる駆動装置および駆動方法における一実施形態をブロック図によって示したものである。図3において、駆動制御回路21がデータドライバ24(第1のドライバ)と、書き込み用ゲートドライバ25(第2のドライバ)と、消去用ゲートドライバ26と、マトリクス状に夫々配列された画素30とからなる駆動手段の動作を制御するようになされている。   FIG. 3 is a block diagram showing an embodiment of the driving apparatus and driving method according to the present invention. In FIG. 3, the drive control circuit 21 includes a data driver 24 (first driver), a write gate driver 25 (second driver), an erase gate driver 26, and pixels 30 arranged in a matrix. The operation of the driving means comprising the above is controlled.

先ず、入力されたアナログ映像信号は、駆動制御回路21およびアナログ/デジタル(A/D)変換器22に供給される。前記駆動制御回路21はアナログ映像信号中における水平同期信号および垂直同期信号に基づいて、前記A/D変換器22に対するクロック信号CL、およびフレームメモリ23に対する書き込み信号W、および読み出し信号Rを生成する。   First, the input analog video signal is supplied to a drive control circuit 21 and an analog / digital (A / D) converter 22. The drive control circuit 21 generates a clock signal CL for the A / D converter 22, a write signal W for the frame memory 23, and a read signal R based on a horizontal synchronization signal and a vertical synchronization signal in the analog video signal. .

前記A/D変換器22は、駆動制御回路21から供給されるクロック信号CKに基づいて、入力されたアナログ映像信号をサンプリングし、これを1画素毎に対応した画素データに変換して、フレームメモリ23に供給するように作用する。前記フレームメモリ23は、駆動制御回路21からの書き込み信号Wによって、A/D変換器22から供給される各画素データをフレームメモリ23に順次書き込むように動作する。   The A / D converter 22 samples the input analog video signal based on the clock signal CK supplied from the drive control circuit 21, converts it to pixel data corresponding to each pixel, and converts the frame into a frame data. It acts to supply to the memory 23. The frame memory 23 operates to sequentially write each pixel data supplied from the A / D converter 22 to the frame memory 23 in accordance with a write signal W from the drive control circuit 21.

かかる書き込み動作により自発光表示パネル40における一画面(n行、m列)分のデータの書き込みが終了すると、メモリ23は駆動制御回路21から供給される読み出し信号Rによって、第1行から第n行へと1行分毎に読み出した駆動画素データを、順次データドライバ24に供給するようになされる。   When the writing of data for one screen (n rows and m columns) in the self-luminous display panel 40 is completed by such a writing operation, the memory 23 receives the read signal R supplied from the drive control circuit 21 to start from the first row to the nth row. The drive pixel data read for each row to the row is sequentially supplied to the data driver 24.

一方、これと同時に駆動制御回路21より書き込み用ゲートドライバ25に対してタイミング信号が送出され、これに基づいてゲートドライバ25は、後述するように各走査ラインに対して順次ゲートオン電圧を送出する。したがって、前記のようにしてメモリ23から読み出された1行分毎の駆動画素データは、ゲートドライバ25の走査によって、1行毎にアドレッシングされる。また、この実施の形態においては、前記駆動制御回路21より消去用ゲートドライバ26に対して制御信号が送出されるように構成されている。   At the same time, a timing signal is sent from the drive control circuit 21 to the write gate driver 25. Based on this, the gate driver 25 sequentially sends gate-on voltages to each scanning line as will be described later. Therefore, the drive pixel data for each row read from the memory 23 as described above is addressed for each row by the scanning of the gate driver 25. In this embodiment, a control signal is sent from the drive control circuit 21 to the erasing gate driver 26.

前記消去用ゲートドライバ26は、駆動制御回路21から制御信号を受けて、後述するように走査ライン毎に電気的に分離して配列された電極ライン(この実施の形態においては制御ラインC1 〜Cn と称する)に対して、選択的に所定の電圧レベルを印加し、後述の消去用TFT15のオン・オフ動作を制御する。   The erasing gate driver 26 receives a control signal from the drive control circuit 21 and is electrically separated and arranged for each scanning line as will be described later (in this embodiment, control lines C1 to Cn). A predetermined voltage level is selectively applied to control an on / off operation of an erasing TFT 15 described later.

さらに、前記駆動制御回路21は、逆バイアス電圧印加手段27に制御信号を送出する。この逆バイアス電圧印加手段27は、前記制御信号を受けて、陰極32に対して、選択的に所定の電圧レベルを印加し、有機EL素子に対して順方向または逆バイアス電圧を供給するように動作する。   Further, the drive control circuit 21 sends a control signal to the reverse bias voltage applying means 27. The reverse bias voltage application means 27 receives the control signal, selectively applies a predetermined voltage level to the cathode 32, and supplies a forward or reverse bias voltage to the organic EL element. Operate.

図4は、自発光表示パネル40にマトリクス状に夫々配列された画素30のうち、1つの画素の回路構成例を示した図である。この図4に示す1つの画素30に対応する回路構成は、アクティブマトリクス型ディスプレイパネルに適用されるものである。そして、この回路は図1に示した画素10の回路構成に、キャパシタ13に蓄積された電荷を消去する消去用トランジスタであるTFT15を加え、さらに前記点灯駆動用TFT12のソースSとドレインDとの間に、これをバイパスするようにして接続されたダイオード19を加えたものとして構成される。   FIG. 4 is a diagram illustrating a circuit configuration example of one pixel among the pixels 30 arranged in a matrix on the self-luminous display panel 40. The circuit configuration corresponding to one pixel 30 shown in FIG. 4 is applied to an active matrix display panel. In this circuit, a TFT 15 which is an erasing transistor for erasing charges accumulated in the capacitor 13 is added to the circuit configuration of the pixel 10 shown in FIG. 1, and the source S and drain D of the lighting driving TFT 12 are further connected. A diode 19 connected so as to bypass this is added in between.

先ず、前記消去用TFT15はキャパシタ13に並列に接続されており、有機EL素子14が点灯動作中に、前記駆動制御回路21からの制御信号に従ってオン動作することにより、キャパシタ13の電荷を瞬時に放電させることができる。これにより、次のアドレッシング時まで、画素を消灯させることができる。   First, the erasing TFT 15 is connected in parallel to the capacitor 13, and the organic EL element 14 is turned on in accordance with a control signal from the drive control circuit 21 during the lighting operation, so that the charge of the capacitor 13 is instantaneously changed. It can be discharged. Thereby, the pixel can be turned off until the next addressing.

一方、前記ダイオード19は、その陽極(アノード)が前記下EL素子14の陽極に接続されており、ダイオード19の陰極(カソード)は、陽極31に接続されている。したがって、前記ダイオード19は、ダイオード特性を有するEL素子14の順方向に対して、逆方向となるように駆動用TFT12のソースSとドレインDとの間に並列接続されている。   On the other hand, the diode 19 has an anode (anode) connected to the anode of the lower EL element 14, and a cathode (cathode) of the diode 19 connected to the anode 31. Therefore, the diode 19 is connected in parallel between the source S and the drain D of the driving TFT 12 so as to be opposite to the forward direction of the EL element 14 having diode characteristics.

また、図4に示した回路構成においては、EL素子14の陰極(カソード)は、走査ラインA1〜Anに対して共通に形成された陰極32に接続されており、図3に示す逆バイアス電圧印加手段27によって、当該陰極に対し、選択的に所定の電圧レベルが印加されるようになされている。すなわち、ここでは共通陽極31に加わる電圧レベルを“Va”とした場合、陰極32には、例えば“Vh”または“Vl”の電圧レベルが選択的に印加されるようになされる。前記“Va”に対する“Vl”のレベル差、すなわちVa−Vlは、EL素子14において順方向(例えば10V程度)となるように設定されており、したがって、陰極32に選択的に“Vl”が設定された場合には、各画素30を構成するEL素子14は、発光可能な状態となる。   In the circuit configuration shown in FIG. 4, the cathode (cathode) of the EL element 14 is connected to the cathode 32 formed in common with respect to the scanning lines A1 to An, and the reverse bias voltage shown in FIG. The application means 27 selectively applies a predetermined voltage level to the cathode. That is, here, when the voltage level applied to the common anode 31 is “Va”, for example, a voltage level of “Vh” or “Vl” is selectively applied to the cathode 32. The level difference of “Vl” with respect to “Va”, that is, Va−Vl is set to be in the forward direction (for example, about 10 V) in the EL element 14, and therefore “Vl” is selectively applied to the cathode 32. When set, the EL elements 14 constituting each pixel 30 are in a state capable of emitting light.

また、前記“Va”に対する“Vh”のレベル差、すなわちVa−Vhは、EL素子14において逆バイアス電圧(例えば−8V程度)となるように設定されており、したがって、陰極32に選択的に“Vh”が印加された場合には、各画素30を構成するEL素子14は非発光状態になされ、このとき、図4に示したダイオード19は、前記逆バイアス電圧によって導通状態になされる。   Further, the level difference of “Vh” with respect to “Va”, that is, Va−Vh is set to be a reverse bias voltage (for example, about −8V) in the EL element 14. When “Vh” is applied, the EL elements 14 constituting each pixel 30 are brought into a non-light emitting state, and at this time, the diode 19 shown in FIG. 4 is brought into a conducting state by the reverse bias voltage.

前記した回路構成は、発光素子であるEL素子に加える駆動電流の供給時間(点灯時間)を変更することができるので、有機EL素子14の実質的な発光輝度を制御することができる。例えば、図5(a)に示すように、フレーム同期信号Fsによって定められる1フレーム期間を期間の等しい7つのサブフレーム期間(SF1〜SF7)に時分割した構成とすれば、これらサブフレーム期間における素子の発光期間Lpを適宜または組み合わせて選択することにより、8階調の表現(単純サブフレーム法)を行うことができる。このような階調表現は、前記駆動制御回路21と、前記データドライバ24と、前記書込み用ゲートドライバ25と、各画素30とにより構成される階調表示手段により実現される。   Since the circuit configuration described above can change the supply time (lighting time) of the drive current applied to the EL element which is a light emitting element, the substantial light emission luminance of the organic EL element 14 can be controlled. For example, as shown in FIG. 5A, if one frame period determined by the frame synchronization signal Fs is time-divided into seven subframe periods (SF1 to SF7) having the same period, By selecting the light emission period Lp of the element as appropriate or in combination, it is possible to express eight gradations (simple subframe method). Such gradation expression is realized by gradation display means constituted by the drive control circuit 21, the data driver 24, the write gate driver 25, and each pixel 30.

そして、この単純サブフレーム法による階調表現方法において1フレーム期間内のサブフレーム数を少なくし、図5(a)の場合と同様に8階調表現を行う場合、本実施の形態においては、例えば図5(b)に示すようにフレーム期間を構成する。すなわち、夫々の画素について、1つのフレーム画像データを表示するのに2フレーム期間(第1フレーム期間、第2フレーム期間)を用いて表示する。このとき、単位フレーム期間となる各フレーム期間を夫々4つのサブフレーム期間(SF1〜SF4)に分割する。そして、第2フレーム期間におけるサブフレーム期間SF4を常に非点灯期間(消灯期間)とし、2フレーム期間における7つのサブフレーム期間を点灯制御することにより、8階調の表現が行なわれる。   Then, in this embodiment, when the gradation representation method using the simple subframe method reduces the number of subframes in one frame period and performs the eight gradation representation as in the case of FIG. For example, the frame period is configured as shown in FIG. That is, for each pixel, one frame image data is displayed using two frame periods (first frame period and second frame period). At this time, each frame period serving as a unit frame period is divided into four subframe periods (SF1 to SF4). Then, the sub-frame period SF4 in the second frame period is always set to the non-lighting period (light-out period), and lighting is controlled in the seven sub-frame periods in the two frame periods, thereby expressing eight gradations.

なお、前記したように、第2フレーム期間のSF4の期間において有機EL素子14は、常時消灯状態であるため、この期間を利用し、全ての画素につき有機EL素子14に逆バイアス電圧が印加される。   As described above, since the organic EL element 14 is always in the OFF state during the SF4 period of the second frame period, a reverse bias voltage is applied to the organic EL element 14 for all the pixels using this period. The

ここで、前記逆バイアス電圧を印加する動作について図6に基づき説明する。図6(a)は、図5(b)の第2フレーム期間のデータを表示するために、ゲートドライバ25によって走査する形態を走査タイミングT1〜T4に対応し模式的に示した図である。また、図6(b)は、表示画面上の走査イメージを、走査タイミングT1〜T4に夫々対応して模式的に示した図である。   Here, the operation of applying the reverse bias voltage will be described with reference to FIG. FIG. 6A is a diagram schematically showing a form in which scanning is performed by the gate driver 25 in order to display data in the second frame period of FIG. 5B, corresponding to the scanning timings T1 to T4. FIG. 6B is a diagram schematically showing the scanning image on the display screen corresponding to the scanning timings T1 to T4.

図6(a)、(b)に示すように、連続するサブフレームのデータ、例えば第3サブフレーム(SF3)のデータと第4サブフレーム(SF4)のデータとを順次走査し、表示する場合には、タイミングT1からタイミングT4までの間に、画面上にSF3とSF4のデータが同時に表示される期間(T2、T3)が生じる。前記したように、陰極32は、全ての画素について共通に形成されているため、T2やT3の状態において、SF4の期間に逆バイアス電圧を印加すると、SF3のデータを表示する発光素子までも強制的に消灯される。このため、SF4において逆バイアス電圧を印加することにより階調表現に不具合が生じないよう制御することが必要となる。   As shown in FIGS. 6 (a) and 6 (b), sequential subframe data, for example, data of the third subframe (SF3) and data of the fourth subframe (SF4) are sequentially scanned and displayed. In the period from the timing T1 to the timing T4, a period (T2, T3) in which the data of SF3 and SF4 are simultaneously displayed on the screen is generated. As described above, since the cathode 32 is formed in common for all the pixels, if a reverse bias voltage is applied in the period of SF4 in the state of T2 or T3, even the light emitting element that displays the data of SF3 is forcibly used. Automatically turned off. For this reason, it is necessary to control so as not to cause a problem in gradation expression by applying a reverse bias voltage in SF4.

そこで、本回路構成においては、例えば図5(b)に示す階調表現の場合、第2フレームのSF4(常時消灯期間)の直前のサブフレーム期間であるSF3において、階調表示上すべての画素が非点灯状態である場合に、前記SF4の期間に発光素子に対して逆バイアス電圧が印加される。あるいは、一フレーム期間中に前記SF4を除く全サブフレーム期間が点灯することにより最高輝度となる画素がない場合において、第2フレームのSF3の期間がすべての画素につき非点灯状態となるように制御し、前記SF4の期間に逆バイアス電圧を印加するようにしてもよい。   Therefore, in the present circuit configuration, for example, in the case of the gradation expression shown in FIG. 5B, all the pixels on the gradation display are displayed in SF3 which is a subframe period immediately before SF4 (always off period) of the second frame. In the non-lighting state, a reverse bias voltage is applied to the light emitting element during the SF4 period. Alternatively, control is performed so that the SF3 period of the second frame is in a non-lighting state for all the pixels when there is no pixel having the highest luminance due to lighting of all the subframe periods except SF4 during one frame period. A reverse bias voltage may be applied during the period SF4.

このように、複数フレーム期間(2フレーム期間)を用いて1つのフレーム画像データを表示する構成とすれば、各フレーム期間においては、より少ないサブフレーム数でよい。このため、駆動系の周辺回路のクロック周波数を低く抑えることができ、省電力の効果を得ることができる。また、階調表現のためのEL素子14の点灯制御上、前記複数フレーム期間内のうちのいずれかのサブフレーム期間にEL素子14が消灯状態となる期間を設けることができるため、この期間を利用し、EL素子14に逆バイアス電圧を印加することによって、新たに逆バイアス電圧印加期間を設けなくてもよい。したがって、EL素子14の点灯時間率を低下させることがないため、EL素子の実質的な発光輝度が低下することがなく、発光効率を向上することができる。これにより、EL素子の発光時の駆動電流を上昇させる必要もないため、消費電力を抑えることができる。   As described above, if one frame image data is displayed using a plurality of frame periods (two frame periods), the number of subframes may be smaller in each frame period. For this reason, the clock frequency of the peripheral circuit of the drive system can be kept low, and the power saving effect can be obtained. In addition, for the lighting control of the EL element 14 for gradation expression, a period during which the EL element 14 is turned off can be provided in any one of the plurality of frame periods. By utilizing and applying a reverse bias voltage to the EL element 14, it is not necessary to newly provide a reverse bias voltage application period. Therefore, since the lighting time rate of the EL element 14 is not lowered, the substantial light emission luminance of the EL element is not lowered, and the light emission efficiency can be improved. Thus, it is not necessary to increase the drive current when the EL element emits light, so that power consumption can be suppressed.

また、本発明に係る自発光表示パネルの駆動装置および駆動方法にあっては、階調表現方法として前記した重み付けサブフレーム法にも適用することができる。図7(a)は、従来からの重み付けサブフレーム法として、1フレーム期間を1つまたは複数のサブフレーム期間からなる組に分け、夫々の組に重み付けすることにより64階調表現を行った場合の例を示したものである。すなわち、図7(a)においては組(組1〜組6で示す)を単位として点灯制御され、階調表現がなされる。各組は、素子点灯時間の時間比として4:2:1:1/2:1/4:1/8の長さに重み付けされ、6bit(組1〜組6)表現により64階調の表現がなされる。   The self-luminous display panel driving apparatus and driving method according to the present invention can also be applied to the above-described weighted subframe method as a gradation expression method. FIG. 7 (a) shows a conventional weighted subframe method in which one frame period is divided into groups each composed of one or a plurality of subframe periods, and 64 groups are expressed by weighting each group. This is an example. That is, in FIG. 7A, lighting control is performed in units of groups (indicated by groups 1 to 6), and gradation expression is performed. Each group is weighted to a length ratio of element lighting time of 4: 2: 1: 1/2: 1/4: 1/8, and 64 gradations are expressed by 6 bits (sets 1 to 6). Is made.

なお、前記の時間比が分数で表される組においては、サブフレーム期間中にEL素子の消灯期間Erが設けられることにより、サブフレーム期間内の点灯時間が制御される。すなわち、この有機EL素子14の点灯時間制御は、各サブフレーム期間においてEL素子14が発光中に、前記駆動制御回路21からの制御信号に従って前記消去用TFT14がオン動作し、消灯期間Erにおいてキャパシタ13の電荷を放電させることにより実現される。   In the group in which the time ratio is expressed as a fraction, the lighting time within the subframe period is controlled by providing the EL element extinguishing period Er during the subframe period. That is, the lighting time control of the organic EL element 14 is performed in such a manner that the erasing TFT 14 is turned on according to the control signal from the drive control circuit 21 while the EL element 14 emits light in each subframe period, and the This is realized by discharging 13 charges.

図7(a)に示すように、1フレーム期間を1つまたは複数のサブフレーム期間の組に分け、夫々の組に重み付けすることで、単純サブフレーム法よりも少ないサブフレーム数で階調表現することができる。しかしながら、本発明に係る駆動装置および駆動方法によれば、1フレーム期間におけるサブフレーム数をさらに少ない構成として、同じく64階調を表現することができる。すなわち図7(b)に示すように、夫々の画素について、1つのフレーム画像データを表示するのに2フレーム期間(第1フレーム、第2フレーム)を用いて表示する。   As shown in FIG. 7 (a), one frame period is divided into a set of one or a plurality of subframe periods, and each set is weighted to express gradation with a smaller number of subframes than in the simple subframe method. can do. However, according to the driving apparatus and the driving method of the present invention, 64 gradations can be similarly expressed with a configuration in which the number of subframes in one frame period is further reduced. That is, as shown in FIG. 7B, each frame is displayed using two frame periods (first frame and second frame) to display one frame image data.

このとき、各フレーム期間は夫々9つのサブフレーム期間に分割される。そして、2つのフレーム期間におけるサブフレームを組分けし、各組に、素子点灯時間の時間比として4:2:1:1/2:1/4:1/8の長さに重み付けし、6bit(組1〜組6)表現により64階調の表現がなされる。なお、下位bitに相当する組4〜組6においては、そのサブフレームは2フレームに1回表示されるため、そのリフレッシュレートは1フレームのリフレッシュレート(例えば60Hz)の半分(30Hz)となる。   At this time, each frame period is divided into nine subframe periods. Then, subframes in two frame periods are grouped, and each group is weighted to a length of 4: 2: 1: 1/2: 1/4: 1/8 as a time ratio of element lighting time, and 6 bits. With the (set 1 to set 6) expression, 64 gradations are expressed. In the groups 4 to 6 corresponding to the lower bits, the subframe is displayed once every two frames, so the refresh rate is half (30 Hz) of the refresh rate (for example, 60 Hz) of one frame.

また、第2フレームにおけるサブフレーム期間SF9(組7)は、階調表現に用いないため、常に消灯期間とされ、この期間を利用して、逆バイアス電圧印加手段27によりEL素子14に対して逆バイアス電圧が印加される。但し、この逆バイアス電圧印加動作は、第2フレームのSF9(常時消灯期間)の直前のサブフレーム期間であるSF8において、階調表示上すべての画素が非点灯状態である場合に、前記SF9の期間に発光素子に対して逆バイアス電圧が印加される。あるいは、第2フレームのSF8は、重み付けにより1サブフレームの1/4期間が点灯期間であるため、この点灯期間の表示が終了した時点で、前記SF9の期間に逆バイアス電圧を印加するようにしてもよい。   Further, the sub-frame period SF9 (set 7) in the second frame is not used for gradation expression and is therefore always set to the extinguishing period. A reverse bias voltage is applied. However, this reverse bias voltage application operation is performed when the SF9 of SF9 is in the non-lighting state on the gradation display in SF8 which is the subframe period immediately before the SF9 (always extinguishing period) of the second frame. A reverse bias voltage is applied to the light emitting element during the period. Alternatively, in SF8 of the second frame, a quarter period of one subframe is a lighting period by weighting. Therefore, when the display of the lighting period is finished, a reverse bias voltage is applied during the period of SF9. May be.

また、図8に示すように、2つのフレーム期間(第1フレーム、第2フレーム)を用い、各フレームを図7(b)の例よりもさらに少ない5つのサブフレームに分割して64階調表現してもよい。この場合、図7(b)の場合と同様に2つのフレーム期間におけるサブフレームを組分けし、各組に、素子点灯時間の時間比として4:2:1:1/2:1/4:1/8の長さに重み付けを行う。但し、各組におけるEL素子点灯時間は、図7(b)の場合に比べ夫々半分の点灯期間となる。このため、リフレッシュレートは全ての組につき、1フレーム表示レート(60Hz)の半分の30Hzとなる。   Also, as shown in FIG. 8, two frame periods (first frame and second frame) are used, and each frame is divided into five subframes smaller than the example of FIG. It may be expressed. In this case, as in the case of FIG. 7B, the subframes in the two frame periods are grouped, and the time ratio of the element lighting time is 4: 2: 1: 1/2: 1/4: Weigh the length of 1/8. However, the EL element lighting time in each group is half the lighting period as compared with the case of FIG. For this reason, the refresh rate is 30 Hz, which is half of the frame display rate (60 Hz) for all groups.

また、この場合、第2フレーム期間のサブフレーム期間SF5は、1/8の点灯期間に重み付けされており、その点灯期間以降は常に消灯期間とされ、この期間を利用して、逆バイアス電圧印加手段27によりEL素子14に対して逆バイアス電圧が印加される。但し、この逆バイアス電圧印加動作は、第2フレームのSF5およびSF5の直前のサブフレーム期間であるSF4において、階調表示上すべての画素が非点灯状態である場合に、前記SF5の期間に発光素子に対して逆バイアス電圧が印加される。あるいは、第2フレームのSF5が階調表現上、非点灯である場合、その直前のサブフレームであるSF4の点灯期間(1サブフレーム期間の1/4の点灯期間)の表示が終了した時点で、前記SF5の期間に逆バイアス電圧を印加するようにしてもよい。   Further, in this case, the subframe period SF5 of the second frame period is weighted to 1/8 lighting period, and the lighting period is always set to the extinguishing period, and the reverse bias voltage is applied using this period. A reverse bias voltage is applied to the EL element 14 by the means 27. However, this reverse bias voltage application operation is performed during the SF5 period when all pixels are in the non-lighting state on the gradation display in SF4, which is the subframe period immediately before SF5 in the second frame, and SF4. A reverse bias voltage is applied to the element. Alternatively, when SF5 of the second frame is non-lighting in terms of gradation expression, when the display of the lighting period of SF4 which is the immediately preceding subframe (lighting period of 1/4 of one subframe period) is finished. A reverse bias voltage may be applied during the period SF5.

このように、重み付けサブフレーム法を用いた階調表現においても、各フレーム期間を構成するサブフレーム数を少なくすることができる。このため、駆動系の周辺回路のクロック周波数を低く抑えることができ、省電力の効果を得ることができる。また、単純サブフレーム法の場合と同様に、常にEL素子14の消灯期間を設けることができるため、この期間を利用し、EL素子14に逆バイアス電圧を印加することができる。このため、新たに逆バイアス電圧印加期間を設けなくてもよく、有機EL素子の発光効率を向上することができる。   As described above, even in the gradation expression using the weighted subframe method, the number of subframes constituting each frame period can be reduced. For this reason, the clock frequency of the peripheral circuit of the drive system can be kept low, and the power saving effect can be obtained. Further, as in the case of the simple subframe method, since the EL element 14 can be always turned off, this period can be used to apply a reverse bias voltage to the EL element 14. For this reason, it is not necessary to newly provide a reverse bias voltage application period, and the luminous efficiency of the organic EL element can be improved.

また、図5乃至図7においては、2つのフレーム期間を用いて、フレーム画像データを表示する例を示したが、これに限らず、例えば図9に示すように4つのフレーム期間を用いてフレーム画像データを表示してもよい。先ず単純サブフレーム法によって、32階調表現する場合、図9(a)に示すようにフレーム期間を31のサブフレームに分割する必要がある。一方、本実施の形態においては、図9(b)に示すように、4つのフレーム期間(第1フレーム期間〜第4フレーム期間)を用いて、フレーム画像データの表示を行う。このとき、各フレーム期間を夫々8つのサブフレーム期間に分割することで32階調表現することができる。   5 to 7 show an example in which frame image data is displayed using two frame periods. However, the present invention is not limited to this. For example, as shown in FIG. 9, a frame using four frame periods is used. Image data may be displayed. First, when expressing 32 gradations by the simple subframe method, it is necessary to divide the frame period into 31 subframes as shown in FIG. On the other hand, in this embodiment, as shown in FIG. 9B, frame image data is displayed using four frame periods (first frame period to fourth frame period). At this time, each frame period is divided into eight subframe periods, so that 32 gradations can be expressed.

第2フレーム期間におけるサブフレーム期間SF8の1/2期間、および第4フレーム期間におけるサブフレーム期間SF8の1/2期間は常に消灯期間とし、4フレーム期間で32のサブフレーム期間を点灯制御することにより、32階調の表現が行なわれる。このとき第2及び第4フレーム期間のSF8を一組として、点灯制御される。   The ½ period of the subframe period SF8 in the second frame period and the ½ period of the subframe period SF8 in the fourth frame period are always extinguished periods, and lighting control is performed for 32 subframe periods in the four frame periods. Thus, 32 gradations are expressed. At this time, lighting control is performed with SF8 in the second and fourth frame periods as a set.

なお、第4フレーム期間のSF8の後半部分は、常に消灯期間であるため、この期間を利用して、逆バイアス電圧印加手段27によりEL素子14に対して逆バイアス電圧が印加される。但し、この逆バイアス電圧印加動作は、第4フレームのSF8およびSF8の直前のサブフレーム期間であるSF7において、階調表示上すべての画素が非点灯状態である場合に、前記SF8の期間に発光素子に対して逆バイアス電圧が印加される。   Since the latter half portion of SF8 in the fourth frame period is always the extinguishing period, the reverse bias voltage is applied to the EL element 14 by the reverse bias voltage applying means 27 using this period. However, this reverse bias voltage application operation is performed during the SF8 period when all pixels are in a non-lighting state in the gradation display in SF8 which is the subframe period immediately before SF8 and SF8 of the fourth frame. A reverse bias voltage is applied to the element.

また、図10に示すように、第4フレームのSF8の期間をすべて消灯期間とし、第1〜第4フレームにおける、その他31のサブフレームを用いて32階調表現してもよい。なお、この場合、第4フレーム期間のSF8は、常に消灯状態であるため、この期間を利用して、逆バイアス電圧印加手段27によりEL素子14に対して逆バイアス電圧が印加される。但し、この逆バイアス電圧印加動作は、第4フレームのSF8(常時消灯期間)の直前のサブフレーム期間であるSF7において、階調表示上すべての画素が非点灯状態である場合に、前記SF8の期間に発光素子に対して逆バイアス電圧が印加される。あるいは、一フレーム期間中に前記SF8を除く全サブフレーム期間が点灯することにより最高輝度となる画素がない場合において、第4フレームのSF7の期間がすべての画素につき非点灯状態となるように制御し、前記SF8の期間に逆バイアス電圧を印加するようにしてもよい。   Also, as shown in FIG. 10, the SF8 period of the fourth frame may be all turned off, and 32 gradations may be expressed using the other 31 subframes in the first to fourth frames. In this case, since SF8 in the fourth frame period is always in the extinguished state, the reverse bias voltage is applied to the EL element 14 by the reverse bias voltage applying means 27 using this period. However, this reverse bias voltage application operation is performed when SF8 in the subframe period immediately before SF8 (always extinguishing period) of the fourth frame is in the non-lighting state on the gradation display when SF7 is in a non-lighting state. A reverse bias voltage is applied to the light emitting element during the period. Alternatively, control is performed so that the SF7 period of the fourth frame is in a non-lighting state for all pixels when there is no pixel that has the highest luminance due to lighting of all the subframe periods except SF8 during one frame period. A reverse bias voltage may be applied during the period SF8.

このように、4つのフレーム期間を用いて1つのフレーム画像データを表示する構成とすれば、各フレーム期間においては、さらに少ないサブフレーム数で構成すればよい。このため、駆動系の周辺回路のクロック周波数をさらに低く抑えることができ、省電力の効果を得ることができる。また、2つのフレーム期間を用いてフレーム画像データを表示する場合と同様に、前記4つのフレーム期間内のうちのいずれかのサブフレーム期間にはEL素子14の消灯期間を設けることができるため、この期間を利用し、EL素子14に逆バイアス電圧を印加することによって、新たに逆バイアス電圧印加期間を設けなくてもよく、有機EL素子の発光効率を向上することができる。   As described above, if one frame image data is displayed using four frame periods, each frame period may be configured with a smaller number of subframes. For this reason, the clock frequency of the peripheral circuits of the drive system can be further reduced, and the power saving effect can be obtained. Similarly to the case where frame image data is displayed using two frame periods, the EL element 14 can be turned off in any one of the four frame periods. By applying a reverse bias voltage to the EL element 14 using this period, it is not necessary to newly provide a reverse bias voltage application period, and the light emission efficiency of the organic EL element can be improved.

さらに、4つのフレーム期間を用いれば、256階調のように多階調の場合においても、各フレーム期間を少ないサブフレーム数で構成することにより、階調表現することができる。図11に、4フレームを用い、重み付けサブフレーム法により256階調表現する場合のフレーム構成例を示す。図11に示すように4つのフレーム期間に含まれる34のサブフレームを組分けし、各組に、素子点灯時間の時間比として4:2:1:1/2:1/4:1/8:1/16:1/32の長さに重み付けを行う。そして、これら重み付けされた組を点灯制御することにより8bit表現により256階調表現がなされる。なお、第4フレーム期間におけるサブフレーム期間SF8、SF9は常に消灯期間であるため、この期間を利用して逆バイアス電圧印加手段27によりEL素子14に対して逆バイアス電圧が印加される。   Furthermore, if four frame periods are used, even in the case of multiple gradations such as 256 gradations, gradation can be expressed by configuring each frame period with a small number of subframes. FIG. 11 shows an example of a frame configuration in the case where 256 frames are expressed by the weighted subframe method using 4 frames. As shown in FIG. 11, 34 subframes included in four frame periods are grouped, and the time ratio of the element lighting time is 4: 2: 1: 1/2: 1/4: 1/8 for each group. : Weight is applied to the length of 1/16: 1/32. Then, by controlling the lighting of these weighted sets, 256 gradations are expressed by 8-bit expression. Note that the sub-frame periods SF8 and SF9 in the fourth frame period are always extinguishing periods, and thus the reverse bias voltage is applied to the EL element 14 by the reverse bias voltage applying unit 27 using this period.

なお、図11に示した例においては、下位bitに相当する組5〜組8は4フレームに1回表示されるため、リフレッシュレートは15Hzとなる。このため、動画表示の場合にはフリッカ現象、階調の崩れ等が発生する虞がある。そこで、リフレッシュレートが低速となる場合には、本発明の駆動装置および駆動方法は、例えば携帯電話のディスプレイやデジタルカメラのファインダ画面のように静止画エリアと動画エリアに分かれた表示画面に好適に利用することができる。   In the example shown in FIG. 11, the groups 5 to 8 corresponding to the lower bits are displayed once every four frames, so the refresh rate is 15 Hz. For this reason, in the case of moving image display, there is a possibility that a flicker phenomenon, gradation breakage, etc. may occur. Therefore, when the refresh rate is low, the driving device and driving method of the present invention are suitable for a display screen divided into a still image area and a moving image area, such as a mobile phone display and a finder screen of a digital camera. Can be used.

すなわち、静止画エリアと動画エリアで階調表現方式を切り換えることにより、フリッカ現象や階調の崩れを防ぐことができる。図12に示す一例においては、表示画面D上の静止画エリアにおいては、図11に示した4つのフレーム構成により256階調、1677万色を表現し、動画エリアにおいては、1フレーム(例えば60Hzのリフレッシュレート)で8階調、256色を表現するよう階調方式を切り換えられる。   That is, by switching the gradation expression method between the still image area and the moving image area, it is possible to prevent the flicker phenomenon and gradation collapse. In the example shown in FIG. 12, in the still image area on the display screen D, 256 gradations and 16.77 million colors are expressed by the four frame configurations shown in FIG. 11, and in the moving image area, one frame (for example, 60 Hz). The gradation method can be switched to express 8 gradations and 256 colors at the refresh rate.

ただし、静止画エリアにおいては、4フレーム毎に逆バイアス電圧を印加するため、動画エリアの画素においても、静止画エリアのタイミングに合わせ、4フレームに一度、最後のサブフレーム期間SF9において逆バイアス電圧が印加される。なお、動画表示において、表示データの変化が少ない場合等には、表示全体のリフレッシュレートを静止画エリアでの最低リフレッシュレート(例えば15Hz)に合わせてもよい。このようにすれば、駆動系回路のクロック周波数を低く抑えることができ、省電力の効果を得ることができる。   However, since the reverse bias voltage is applied every 4 frames in the still image area, the reverse bias voltage is applied to the pixels in the moving image area once every 4 frames in the last subframe period SF9 in accordance with the timing of the still image area. Is applied. In the case of moving image display, when the change in display data is small, the refresh rate of the entire display may be set to the minimum refresh rate (for example, 15 Hz) in the still image area. In this way, the clock frequency of the drive circuit can be kept low, and a power saving effect can be obtained.

このように本発明に係る実施の形態にあっては、複数のフレーム期間により一つのフレーム画像データを表示すると共に、単位フレーム期間(1フレーム期間)を夫々複数のサブフレーム期間に時分割し、各サブフレーム期間を点灯制御することにより、前記フレーム画像データの階調表現を行う。そして、EL素子14に対して逆バイアス電圧を印加する逆バイアス電圧印加手段27を備え、前記複数のフレーム期間内のうちのいずれかのサブフレーム期間に、少なくともEL素子14の消灯期間を設けて階調表現し、前記逆バイアス電圧印加手段27は、前記消灯期間にEL素子14に対して逆バイアス電圧を印加することに特徴を有している。   As described above, in the embodiment according to the present invention, one frame image data is displayed by a plurality of frame periods, and each unit frame period (one frame period) is time-divided into a plurality of subframe periods, The gradation expression of the frame image data is performed by controlling the lighting of each subframe period. Then, reverse bias voltage applying means 27 for applying a reverse bias voltage to the EL element 14 is provided, and at least the EL element 14 is turned off in any one of the plurality of frame periods. The reverse bias voltage applying means 27 is characterized by applying a reverse bias voltage to the EL element 14 during the extinguishing period.

これにより、各フレーム期間を、より少ないサブフレーム数で構成し、所定の階調表現を行うことができる。このため、駆動系の周辺回路のクロック周波数を低く抑えることができ、省電力の効果を得ることができる。また、階調表現のためのEL素子14の点灯制御上、EL素子14の消灯期間を設けることができるため、この期間を利用し、EL素子14に逆バイアス電圧を印加することによって、新たに逆バイアス電圧印加期間を設けなくてもよい。したがって、EL素子14の点灯時間率を低下させることがないため、EL素子の実質的な発光輝度が低下することがない。これにより、EL素子の発光時の駆動電流を上昇させる必要もないため、消費電力を抑えることができる。   Thereby, each frame period can be configured with a smaller number of subframes, and a predetermined gradation expression can be performed. For this reason, the clock frequency of the peripheral circuit of the drive system can be kept low, and the power saving effect can be obtained. In addition, since the EL element 14 can be turned off to control the lighting of the EL element 14 for gradation expression, a new bias voltage is applied to the EL element 14 by using this period. It is not necessary to provide a reverse bias voltage application period. Therefore, since the lighting time rate of the EL element 14 is not lowered, the substantial light emission luminance of the EL element is not lowered. Thus, it is not necessary to increase the drive current when the EL element emits light, so that power consumption can be suppressed.

なお、前記した実施の形態においては、階調表現を8階調、64階調、256階調としたが、これに限らず他の階調数表現において本発明にかかる駆動方法を用い、ディマー表示を行ってもよい。また、前記した形態に示したフレーム画像データを表示するフレーム数および、1フレーム期間を分割するサブフレーム数等は一例であって、それらの数に限らなくても本発明の駆動装置および駆動方法を適用することができる。
また、前記した実施の形態においては、複数のフレーム期間内の最後のサブフレーム期間にEL素子14の消灯期間を設け、この消灯期間に逆バイアス電圧を印加する例を示したが、本発明に係る駆動装置および駆動方法にあっては、これに限るものではない。すなわち、複数のフレーム期間内のうちのいずれかのサブフレーム期間にEL素子14の消灯期間を設け、この消灯期間に逆バイアス電圧を印加するようにしてもよい。尚、この場合においても、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間において、すべての画素が非点灯状態である場合に、全てのEL素子14に対して逆バイアス電圧を印加するようになされる。
In the above embodiment, the gradation expression is 8 gradations, 64 gradations, and 256 gradations. However, the present invention is not limited to this, and the driving method according to the present invention is used for expression of other gradation numbers. Display may be performed. Further, the number of frames for displaying the frame image data and the number of subframes for dividing one frame period shown in the above embodiment are examples, and the driving apparatus and the driving method of the present invention are not limited to these numbers. Can be applied.
In the above-described embodiment, the example in which the EL element 14 is turned off in the last subframe period in the plurality of frame periods and the reverse bias voltage is applied in the light-off period has been described. The driving device and the driving method are not limited to this. That is, the EL element 14 may be turned off in any subframe period of the plurality of frame periods, and the reverse bias voltage may be applied during this turn-off period. In this case as well, the reverse bias voltage is applied to all the EL elements 14 when all the pixels are in the non-lighting state in the subframe period immediately before the subframe period including the turn-off period. To be made.

従来のアクティブマトリクス型表示パネルにおける1つの画素に対応する回路構成の一例を示す図である。It is a figure which shows an example of the circuit structure corresponding to one pixel in the conventional active matrix type display panel. 図1に示した各画素を担う回路構成を、表示パネルに配列した状態を模式的に示す図である。It is a figure which shows typically the state which arranged the circuit structure which bears each pixel shown in FIG. 1 on the display panel. 本発明の駆動方法にかかる一実施の形態を示すブロック図である。It is a block diagram which shows one Embodiment concerning the drive method of this invention. 図3の表示パネルにマトリクス状に夫々配列された画素のうち、1つの画素の回路構成の一例を示した図である。FIG. 4 is a diagram illustrating an example of a circuit configuration of one pixel among pixels arranged in a matrix on the display panel of FIG. 3. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間との関係を示す図である。It is a figure which shows the relationship between the sub-frame period in 1 frame period, and the lighting and light extinction period of a light emitting element. ゲートドライバによって走査する形態ならびに、表示画面上の走査イメージを模式的に示した図である。It is the figure which showed typically the form scanned by a gate driver, and the scanning image on a display screen. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間との別の関係を示す図である。It is a figure which shows another relationship between the sub-frame period in 1 frame period, and the lighting-on / off period of a light emitting element. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間とのさらに別の関係を示す図である。It is a figure which shows another relationship between the sub-frame period in 1 frame period, and the lighting and light extinction period of a light emitting element. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間とのさらに別の関係を示す図である。It is a figure which shows another relationship between the sub-frame period in 1 frame period, and the lighting and light extinction period of a light emitting element. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間とのさらに別の関係を示す図である。It is a figure which shows another relationship between the sub-frame period in 1 frame period, and the lighting and light extinction period of a light emitting element. 1フレーム期間におけるサブフレーム期間と発光素子の点灯および消灯期間とのさらに別の関係を示す図である。It is a figure which shows another relationship between the sub-frame period in 1 frame period, and the lighting and light extinction period of a light emitting element. 静止画領域と動画領域を有する表示画面における階調方式の適用例を示す図である。It is a figure which shows the example of application of the gradation system in the display screen which has a still image area and a moving image area.

符号の説明Explanation of symbols

11 制御用TFT
12 駆動用TFT
13 キャパシタ
14 有機EL素子
15 消去用TFT
19 ダイオード
20 表示パネル
21 駆動制御回路
22 A/D変換器
23 フレームメモリ
24 データドライバ
25 書き込み用ゲートドライバ
26 消去用ゲートドライバ
27 逆バイアス電圧印加手段
30 画素
31 陽極
32 陰極
A 走査線
B データ線
C 制御線
11 Control TFT
12 TFT for driving
13 Capacitor 14 Organic EL Element 15 Erasing TFT
19 Diode 20 Display Panel 21 Drive Control Circuit 22 A / D Converter 23 Frame Memory 24 Data Driver 25 Write Gate Driver 26 Erase Gate Driver 27 Reverse Bias Voltage Application Unit 30 Pixel 31 Anode 32 Cathode A Scan Line B Data Line C Control line

Claims (12)

複数のデータ線および複数の走査線の交差位置に配され、少なくとも夫々に点灯駆動用トランジスタを介して発光制御される複数の発光素子を備えたアクティブマトリクス型表示パネルの駆動装置であって、
複数のフレーム期間により一つのフレーム画像データを表示すると共に、前記複数のフレーム期間を夫々複数のサブフレーム期間に時分割し、各サブフレーム期間を点灯制御することにより、前記フレーム画像データの階調表現を行う階調表示手段と、前記発光素子に対して逆バイアス電圧を印加する逆バイアス電圧印加手段とを備え、
前記階調表示手段は、前記複数のフレーム期間内のうちのいずれかのサブフレーム期間に、少なくとも前記発光素子の消灯期間を設けて階調表現し、前記逆バイアス電圧印加手段は、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間において、すべての画素が非点灯状態である場合に、前記消灯期間に前記発光素子に対して逆バイアス電圧を印加することを特徴とする自発光表示パネルの駆動装置。
A drive device for an active matrix display panel comprising a plurality of light emitting elements arranged at intersections of a plurality of data lines and a plurality of scanning lines and controlled to emit light via at least lighting driving transistors, respectively.
Displaying one frame image data in a plurality of frame periods, time-dividing each of the plurality of frame periods into a plurality of subframe periods, and controlling lighting of each subframe period, thereby enabling gradation of the frame image data Gradation display means for performing expression, and reverse bias voltage application means for applying a reverse bias voltage to the light emitting element,
The gradation display means provides gradation expression by providing at least an extinguishing period of the light emitting element in any subframe period of the plurality of frame periods, and the reverse bias voltage applying means includes the extinguishing period. A self-luminous display panel that applies a reverse bias voltage to the light-emitting element during the extinguishing period when all pixels are in a non-lighting state in a subframe period immediately before the subframe period including Drive device.
一つのフレーム期間中に最高輝度となる画素がない場合において、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間を、前記発光素子の非点灯期間とすることを特徴とする請求項1に記載された自発光表示パネルの駆動装置。   The sub-frame period immediately before the sub-frame period including the extinguishing period is a non-lighting period of the light-emitting element when there is no pixel having the highest luminance in one frame period. The drive device of the described self-luminous display panel. 前記点灯駆動用トランジスタのゲート電位を保持するキャパシタから電荷を放電消去する消去用トランジスタがさらに具備され、
前記階調表示手段は、前記消去用トランジスタにより前記キャパシタの電荷を放電し、前記発光素子を消灯させて、前記発光素子の消灯期間を設けることを特徴とする請求項1または請求項2に記載された自発光表示パネルの駆動装置。
An erasing transistor for discharging and erasing charges from a capacitor holding the gate potential of the lighting driving transistor;
The said gradation display means discharges the electric charge of the said capacitor by the said erasing transistor, makes the said light emitting element light-extinguish, and provides the light extinction period of the said light emitting element. Drive device for a self-luminous display panel.
前記消去用トランジスタにより、サブフレーム期間内に前記発光素子の消灯期間が設けられ、サブフレーム期間内における前記発光素子の点灯期間に重み付けがなされていることを特徴とする請求項3に記載された自発光表示パネルの駆動装置。   The light-emitting element is turned off in a sub-frame period by the erasing transistor, and the light-on period of the light-emitting element in the sub-frame period is weighted. Drive device for self-luminous display panel. 1つまたは複数のサブフレーム期間を組として点灯制御されることで重み付けがなされていることを特徴とする請求項1乃至請求項4のいずれかに記載された自発光表示パネルの駆動装置。   5. The self-luminous display panel driving device according to claim 1, wherein weighting is performed by controlling lighting with one or a plurality of subframe periods as a set. 6. 前記階調表示手段は、前記フレーム画像データの表示において、静止画領域の階調表示は複数のフレーム期間を用いて行い、動画領域の階調表示は一つのフレーム期間を用いて行うことを特徴とする請求項1乃至請求項5のいずれかに記載された自発光表示パネルの駆動装置。   In the display of the frame image data, the gradation display means performs gradation display of a still image area using a plurality of frame periods and gradation display of a moving image area using one frame period. The drive device for a self-luminous display panel according to any one of claims 1 to 5. 前記発光素子は、有機EL素子であることを特徴とする請求項1乃至請求項6のいずれかに記載された自発光表示パネルの駆動装置。   The self-luminous display panel driving device according to claim 1, wherein the light emitting element is an organic EL element. 複数のデータ線および複数の走査線の交差位置に配され、少なくとも夫々に点灯駆動用トランジスタを介して発光制御される複数の発光素子を備えたアクティブマトリクス型表示パネルの駆動方法であって、
複数のフレーム期間により一つのフレーム画像データを表示すると共に、前記複数のフレーム期間を夫々複数のサブフレーム期間に時分割し、
前記複数のフレーム期間内のうちのいずれかのサブフレーム期間に、少なくとも前記発光素子の消灯期間を設け、各サブフレーム期間を点灯制御することにより階調表現を行い、
前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間において、すべての画素が非点灯状態である場合に、前記消灯期間に前記発光素子に対して逆バイアス電圧を印加することを特徴とする自発光表示パネルの駆動方法。
A driving method of an active matrix display panel provided with a plurality of light emitting elements arranged at intersections of a plurality of data lines and a plurality of scanning lines and controlled to emit light at least via lighting driving transistors, respectively.
While displaying one frame image data by a plurality of frame periods, each of the plurality of frame periods is time-divided into a plurality of subframe periods,
Provide at least a light-off period of the light emitting element in any subframe period of the plurality of frame periods, and perform gradation expression by controlling lighting of each subframe period,
A reverse bias voltage is applied to the light emitting element during the extinguishing period when all the pixels are in a non-illuminating state in a subframe period immediately before the subframe period including the extinguishing period. Driving method of light emitting display panel.
一つのフレーム期間中に最高輝度となる画素がない場合において、前記消灯期間を含むサブフレーム期間の直前のサブフレーム期間を、前記発光素子の非点灯期間とすることを特徴とする請求項8に記載された自発光表示パネルの駆動方法。   9. The non-lighting period of the light emitting element is defined as a subframe period immediately before a subframe period including the extinguishing period when there is no pixel having the highest luminance in one frame period. A driving method of the described self-luminous display panel. 前記サブフレーム期間内に前記発光素子の消灯期間を設けることにより、サブフレーム期間内における前記発光素子の点灯期間に重み付けがなされることを特徴とする請求項8または請求項9に記載された自発光表示パネルの駆動方法。   10. The lighting period of the light emitting element in the subframe period is weighted by providing a light extinguishing period of the light emitting element in the subframe period. Driving method of light emitting display panel. 1つまたは複数のサブフレーム期間を組として点灯制御されることで重み付けがなされていることを特徴とする請求項8乃至請求項10のいずれかに記載された自発光表示パネルの駆動方法。   11. The method for driving a self-luminous display panel according to claim 8, wherein weighting is performed by controlling lighting with one or a plurality of subframe periods as a set. 前記フレーム画像データの表示において、静止画領域の階調表示は複数のフレーム期間を用いて行い、動画領域の階調表示は一つのフレーム期間を用いて行うことを特徴とする請求項8乃至請求項11のいずれかに記載された自発光表示パネルの駆動方法。   9. The display of the frame image data, wherein gradation display of a still image region is performed using a plurality of frame periods, and gradation display of a moving image region is performed using one frame period. Item 12. A driving method of a self-luminous display panel according to any one of Items 11 to 10.
JP2003365441A 2003-10-27 2003-10-27 Driving device and driving method for spontaneous light emitting display panel Pending JP2005128361A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003365441A JP2005128361A (en) 2003-10-27 2003-10-27 Driving device and driving method for spontaneous light emitting display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003365441A JP2005128361A (en) 2003-10-27 2003-10-27 Driving device and driving method for spontaneous light emitting display panel

Publications (1)

Publication Number Publication Date
JP2005128361A true JP2005128361A (en) 2005-05-19

Family

ID=34644105

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003365441A Pending JP2005128361A (en) 2003-10-27 2003-10-27 Driving device and driving method for spontaneous light emitting display panel

Country Status (1)

Country Link
JP (1) JP2005128361A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065093A (en) * 2004-08-27 2006-03-09 Tohoku Pioneer Corp Device and method for driving spontaneous light emission display panel, and electronic equipment equipped with same driving device
US7847796B2 (en) 2005-11-22 2010-12-07 Samsung Electronics Co., Ltd. Display device and driving method with a scanning driver utilizing plural turn-off voltages

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05127636A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH05127614A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH05127613A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH09138659A (en) * 1995-08-21 1997-05-27 Motorola Inc Active drive-type led matrix
JP2001109432A (en) * 1999-10-06 2001-04-20 Pioneer Electronic Corp Driving device for active matrix type light emitting panel
JP2001117534A (en) * 1999-10-21 2001-04-27 Pioneer Electronic Corp Active matrix type display device and driving method thereof
JP2001142413A (en) * 1999-11-12 2001-05-25 Pioneer Electronic Corp Active matrix type display device
JP2003216104A (en) * 2001-09-21 2003-07-30 Semiconductor Energy Lab Co Ltd Light emitting device and electronic device

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05127636A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH05127614A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH05127613A (en) * 1991-11-05 1993-05-25 Nippon Hoso Kyokai <Nhk> Half-tone image displaying method
JPH09138659A (en) * 1995-08-21 1997-05-27 Motorola Inc Active drive-type led matrix
JP2001109432A (en) * 1999-10-06 2001-04-20 Pioneer Electronic Corp Driving device for active matrix type light emitting panel
JP2001117534A (en) * 1999-10-21 2001-04-27 Pioneer Electronic Corp Active matrix type display device and driving method thereof
JP2001142413A (en) * 1999-11-12 2001-05-25 Pioneer Electronic Corp Active matrix type display device
JP2003216104A (en) * 2001-09-21 2003-07-30 Semiconductor Energy Lab Co Ltd Light emitting device and electronic device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065093A (en) * 2004-08-27 2006-03-09 Tohoku Pioneer Corp Device and method for driving spontaneous light emission display panel, and electronic equipment equipped with same driving device
US7847796B2 (en) 2005-11-22 2010-12-07 Samsung Electronics Co., Ltd. Display device and driving method with a scanning driver utilizing plural turn-off voltages

Similar Documents

Publication Publication Date Title
US6924602B2 (en) Organic EL pixel circuit
JP4968857B2 (en) Pixel driving apparatus and pixel driving method
JP2006276410A (en) Apparatus and method for driving light-emitting display panel
WO2007074615A1 (en) Display device for video signal and display control method for video signal
JP2001142413A (en) Active matrix type display device
JP2003241711A (en) Digitally driven type display device
JP2003223137A (en) Display device and its driving method
JP2013029816A (en) Display unit
JP2006284682A (en) Device and method for driving spontaneous light emission display panel, and electronic apparatus with same driving device
KR20060118414A (en) Display device
US20120320005A1 (en) Display apparatus and a method for driving the same
JP3953383B2 (en) Driving device and driving method of light emitting display panel
JP2006259530A (en) Organic el device, driving method thereof, and electronic device
TWI404015B (en) Drive device and drive method of self light emitting display panel and electronic equipment equipped with the drive device
JP2006039039A (en) Drive unit and drive method of self-luminous display panel and electronic equipment comprising drive unit
JP2005107063A (en) Device and method for driving self-luminous display panel
JP2007086349A (en) Device and method for driving light emitting display panel
KR20050100888A (en) Amoled and digital driving method thereof
JP2010276783A (en) Active matrix type display
KR20040038661A (en) Electrooptical device, driving method of the same, and electronic apparatus
JP2002287683A (en) Display panel and method for driving the same
JP2004170807A (en) Display controlling device, display system and display controlling method
JP2005062283A (en) Method and device for driving spontaneous light emission display panel
JP2005128361A (en) Driving device and driving method for spontaneous light emitting display panel
JP2005234486A (en) Device and method for driving light self-emissive display panel

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060720

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100128

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100610