JP2005078096A - Method and device for driving data lines, and display device having the same - Google Patents

Method and device for driving data lines, and display device having the same Download PDF

Info

Publication number
JP2005078096A
JP2005078096A JP2004255353A JP2004255353A JP2005078096A JP 2005078096 A JP2005078096 A JP 2005078096A JP 2004255353 A JP2004255353 A JP 2004255353A JP 2004255353 A JP2004255353 A JP 2004255353A JP 2005078096 A JP2005078096 A JP 2005078096A
Authority
JP
Japan
Prior art keywords
data
signal
scan
data line
active
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004255353A
Other languages
Japanese (ja)
Inventor
Sung-Ho Lee
聖 昊 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2005078096A publication Critical patent/JP2005078096A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a method and a device for driving data lines, and to provide a display device having the same. <P>SOLUTION: A gradation voltage selecting part selects one among a plurality of gradation voltages and outputs the selected gradation voltage. A shift register sequentially outputs enable signals, in response to a start signal and a shift clock. An output part is connected to data lines respectively and made active, in response to an enable signal to sequentially output gradation voltage data as data signals to the data lines. Consequently, since data signals are sequentially provided to a display panel, in a section wherein a scan signal is made active, even if the number of output channels of a data drive part of the display device is increased, occurrence of rush current can be prevented. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

本発明はデータラインの駆動方法及び装置と、それを有する表示装置及びそれの駆動方法に関し、より詳細には突入電流(inrush current)の発生を遮断するためのデータライン駆動方法及び装置とそれを有する表示装置に関する。   The present invention relates to a data line driving method and apparatus, a display apparatus having the same, and a driving method thereof, and more particularly, to a data line driving method and apparatus for blocking generation of inrush current and the same. The present invention relates to a display device.

最近、移動通信のような中小型液晶表示装置の解像度が漸次増加している。例えば、従来では128×160の解像度であったものが、最近では178×220または240×320(QVGA級)と、その解像度が急増している。   Recently, the resolution of small and medium-sized liquid crystal display devices such as mobile communication is gradually increasing. For example, the resolution of 128 × 160 in the past has recently increased to 178 × 220 or 240 × 320 (QVGA class).

前述した解像度の増加に伴って液晶表示パネルを駆動するドライバICの出力チャンネル数も増加している。特に、データドライバICの出力チャンネル数の増加は初期起動電流の増加を誘発しており、限定された電流容量を有するパワー端の出力低下を誘発する問題点がある。   As the resolution increases, the number of output channels of the driver IC that drives the liquid crystal display panel also increases. In particular, an increase in the number of output channels of the data driver IC induces an increase in initial startup current, and there is a problem inducing a decrease in output at a power end having a limited current capacity.

前記パワー端は充電されたポンプ方式で構成されているので急激な電流(即ち、突入電流)が印加されると、調整(regulating)動作が正常的に行われず、瞬間的に画質低下または表示がされないという問題点があった。勿論、前記突入電流の印加によって液晶表示装置にも瞬間的に電圧降下のような悪影響を及ぼして誤動作を誘発させ得る。   Since the power end is constituted by a charged pump system, when a sudden current (ie, inrush current) is applied, the regulating operation is not normally performed, and the image quality is reduced or displayed instantaneously. There was a problem of not being. Of course, the application of the inrush current may cause an adverse effect such as a voltage drop instantaneously on the liquid crystal display device to induce malfunction.

本発明の技術的課題はこのような従来の問題点を解決するために鑑みなされたもので、本発明の目的は表示パネルに印加されるデータ信号の出力タイミングを調整することで、突入電流の発生を遮断するためのデータライン駆動方法を提供することにある。   The technical problem of the present invention has been made in order to solve such a conventional problem, and the object of the present invention is to adjust the output timing of the data signal applied to the display panel, thereby reducing the inrush current. It is an object of the present invention to provide a data line driving method for interrupting generation.

また、本発明の他の目的は前述したデータライン駆動方法を遂行するためのデータライン駆動装置を提供することにある。   Another object of the present invention is to provide a data line driving apparatus for performing the above-described data line driving method.

また、本発明の他の目的は前述したデータ駆動装置を有する表示装置を提供することにある。   Another object of the present invention is to provide a display device having the data driving device described above.

前述した本発明の目的を実現するためのデータライン駆動方法は複数のスキャンラインと複数のデータラインによって定義されるそれぞれの領域に形成されたスイッチング素子に対して前記データラインを通じてデータ信号を提供する。第1アクティブ区間を有し、各スキャンラインをアクティブにするスキャン信号が前記複数のスキャンラインのうち少なくとも1つのスキャンラインに出力されるか否かの可否をチェックする。前記複数のスキャンラインのうち少なくとも1つのスキャンラインに前記スキャン信号が出力される場合には、前記スキャン信号が出力されるスキャンラインに対応するデータラインのうち少なくとも2つのデータラインには互いに異なるアクティブ区間を有するデータ信号を出力する。前記データ信号のアクティブ区間の幅の最大値は前記第1スキャン信号の前記第1アクティブ区間の幅と同じであるか小さいことが望ましい。   A data line driving method for realizing the above-described object of the present invention provides a data signal through the data line to switching elements formed in respective regions defined by the plurality of scan lines and the plurality of data lines. . It is checked whether or not a scan signal that has a first active period and that activates each scan line is output to at least one of the plurality of scan lines. When the scan signal is output to at least one scan line of the plurality of scan lines, at least two data lines corresponding to the scan line to which the scan signal is output are different from each other. A data signal having a section is output. The maximum value of the width of the active period of the data signal is preferably equal to or smaller than the width of the first active period of the first scan signal.

また、前記した本発明の他の目的を実現するためにデータライン駆動装置は複数のスキャンラインと複数のデータラインによって定義されるそれぞれの領域に形成されたスイッチング素子に対して前記データラインを通じてデータ信号を提供する。階調電圧選択部は外部から提供される画像データに基づいて複数の階調電圧のうち1つの階調電圧を選択し、選択された階調電圧を出力する。シフトレジスタは外部から提供される開始信号とシフトクロックに基づいて、イネイブル信号を順次に出力する。出力部は前記データラインそれぞれに連結され、前記イネイブル信号に応答してアクティブにされ前記階調電圧を前記データ信号として前記データラインそれぞれに順次に出力する。   In order to achieve the other object of the present invention, the data line driving device transmits data to the switching elements formed in the regions defined by the plurality of scan lines and the plurality of data lines through the data lines. Provide a signal. The gradation voltage selection unit selects one gradation voltage among a plurality of gradation voltages based on image data provided from the outside, and outputs the selected gradation voltage. The shift register sequentially outputs enable signals based on a start signal and a shift clock provided from the outside. The output unit is connected to each of the data lines, activated in response to the enable signal, and sequentially outputs the gray scale voltage to each of the data lines as the data signal.

また、前記した本発明の目的を実現するために表示装置は表示パネル、タイミング制御部、スキャン駆動部及びデータ駆動部を含む。前記表示パネルは複数のデータラインと複数のスキャンラインとによって定義されるそれぞれの領域に形成されたスイッチング素子を具備する。タイミング制御部は外部から第1画像信号と前記第1画像信号に対応する第1タイミング信号の提供を受け、第2画像信号、第2及び第3タイミング信号を出力する。スキャン駆動部は前記第2タイミング信号に基づいて前記スキャンラインをアクティブさせるスキャン信号を順次に出力する。データ駆動部は前記第3タイミング信号に基づいて前記第2画像信号に対応する階調電圧を前記データラインに順次に出力する。   In order to achieve the object of the present invention, the display device includes a display panel, a timing control unit, a scan driving unit, and a data driving unit. The display panel includes switching elements formed in respective regions defined by a plurality of data lines and a plurality of scan lines. The timing controller receives the first image signal and the first timing signal corresponding to the first image signal from the outside, and outputs the second image signal, the second and third timing signals. The scan driver sequentially outputs a scan signal for activating the scan line based on the second timing signal. The data driver sequentially outputs a gray scale voltage corresponding to the second image signal to the data line based on the third timing signal.

このようなデータライン駆動方法及び装置とそれを有する表示装置によると、スキャン信号がアクティブされる区間内で互いに異なる時点に立ち上がりを有するデータ信号が表示パネルに提供されるので表示装置のデータ駆動部またはデータドライバICの出力チャンネル数が増加されてもそれとは関係なく前記データドライバICの縦端に配置された出力素子の順次駆動を通じて突入電流の発生を遮断することができる。   According to such a data line driving method and apparatus and a display device having the data line driving method, a data signal having rising edges at different points in time within a period in which the scan signal is activated is provided to the display panel. Alternatively, even if the number of output channels of the data driver IC is increased, the generation of inrush current can be blocked through sequential driving of output elements arranged at the vertical ends of the data driver IC.

以下、図面を参照して本発明の望ましい一実施例をより詳細に説明する。   Hereinafter, a preferred embodiment of the present invention will be described in detail with reference to the drawings.

図1は本発明による液晶表示装置を示すための図面である。   FIG. 1 illustrates a liquid crystal display device according to the present invention.

図1に示すように、本発明による液晶表示装置は液晶表示パネル100、タイミング制御部200、階調電源発生部300、共通電源発生部400、データ駆動部500及びスキャン駆動部600を含む。タイミング制御部200、階調電源発生部300、共通電源発生部400、データ駆動部500及びスキャン駆動部600は液晶表示パネル100を駆動する駆動回路である。   As shown in FIG. 1, the liquid crystal display device according to the present invention includes a liquid crystal display panel 100, a timing controller 200, a gradation power generator 300, a common power generator 400, a data driver 500 and a scan driver 600. The timing controller 200, the gradation power generator 300, the common power generator 400, the data driver 500, and the scan driver 600 are driving circuits that drive the liquid crystal display panel 100.

液晶表示パネル100は横方向に所定間隔を有して配置された複数のスキャンライン(ゲートライン)と縦方向に所定間隔を有して配置された複数のデータライン(ソースライン)によって取り囲まれた領域を画素として定義する。   The liquid crystal display panel 100 is surrounded by a plurality of scan lines (gate lines) arranged at predetermined intervals in the horizontal direction and a plurality of data lines (source lines) arranged at predetermined intervals in the vertical direction. An area is defined as a pixel.

それぞれの画素はスキャンラインとデータラインに連結されたスイッチング素子TFTと、一端がスイッチング素子TFTのドレインに連結され、他端が共通電極に連結された液晶キャパシタCLCと、1つの垂直同期期間に液晶キャパシタCLCを充電させるストレージキャパシタCSTを含む。   Each pixel includes a switching element TFT connected to the scan line and the data line, a liquid crystal capacitor CLC having one end connected to the drain of the switching element TFT and the other end connected to the common electrode, and a liquid crystal in one vertical synchronization period. A storage capacitor CST for charging the capacitor CLC is included.

液晶表示パネル100を駆動するためには外部のグラフィックコントローラなどのようなホストから提供されるレッドデータ、グリーンデータ及びブルーデータそれぞれに基づいて発生されたデータレッド信号、データグリーン信号及びデータブルー信号がスイッチング素子TFTのソース電極に提供され、共通電圧Vcomが液晶キャパシタCLCの共通電極に印加された状態で水平同期信号HSYNC及び垂直同期信号VSYNCに基づいて発生されたスキャン信号がスイッチング素子TFTのゲート電極に提供される。   In order to drive the liquid crystal display panel 100, a data red signal, a data green signal, and a data blue signal generated based on red data, green data, and blue data provided from a host such as an external graphic controller are respectively received. A scan signal provided on the source electrode of the switching element TFT and generated based on the horizontal synchronizing signal HSYNC and the vertical synchronizing signal VSYNC in a state where the common voltage Vcom is applied to the common electrode of the liquid crystal capacitor CLC is a gate electrode of the switching element TFT Provided to.

タイミング制御部200は外部のグラフィックコントローラなどのようなホストから提供される6ビットのレッドデータ、6ビットのグリーンデータ及び6ビットのブルーデータを18ビットの画像データD00〜D05、D10〜D15、D20〜D25にそれぞれ変換してデータ駆動部500に提供する。   The timing controller 200 converts 6-bit red data, 6-bit green data, and 6-bit blue data provided from a host such as an external graphic controller into 18-bit image data D00 to D05, D10 to D15, and D20. Are converted into D25 and provided to the data driver 500.

タイミング制御部200は外部から提供されるドットクロックDCLK、水平同期信号HSYNC及び垂直同期信号VSYNCに基づいて第1ストロボ信号STB1、クロックCLK、水平スタートパルスSTH及びデータ反転信号INVを発生させてデータ駆動部500に提供し、極性信号POLを発生させて前記階調で電源発生部300及び共通電源発生部400にそれぞれ提供し、垂直スタートパルスSTVを発生させてスキャン駆動部600に提供する。ここで、第1ストローブ信号STB1は水平同期信号と同一の周期を有する信号であり、前述のクロックはドットクロックと同一または相異する周波数を有する。   The timing controller 200 generates a first strobe signal STB1, a clock CLK, a horizontal start pulse STH, and a data inversion signal INV based on a dot clock DCLK, a horizontal synchronization signal HSYNC, and a vertical synchronization signal VSYNC provided from the outside to drive data. The polarity signal POL is generated and provided to the power generation unit 300 and the common power generation unit 400 at the gray level, and the vertical start pulse STV is generated and provided to the scan driving unit 600. Here, the first strobe signal STB1 is a signal having the same cycle as that of the horizontal synchronizing signal, and the clock described above has the same or different frequency as the dot clock.

水平スタートパルスSTHは水平同期信号と同一の周期を有し、第1ストロボ信号STB1の後に前記クロックの幾つかのパルスによって遅延される信号である。   The horizontal start pulse STH has the same cycle as the horizontal synchronizing signal, and is a signal delayed by several pulses of the clock after the first strobe signal STB1.

極性信号POLは各一つの水平同期周期毎に、即ち、一つのライン毎に反転させて液晶表示パネル100を交流で駆動する信号であり、極性信号POLは各一つの水平同期周期毎に反転する。   The polarity signal POL is a signal for driving the liquid crystal display panel 100 by alternating current for each horizontal synchronization period, that is, for each line, and the polarity signal POL is inverted for each horizontal synchronization period. .

垂直スタートパルスSTVは垂直同期信号と同一の周期を有する信号で、データ反転信号INVはタイミング制御部200で電力消耗を減少させるために利用される。   The vertical start pulse STV is a signal having the same cycle as the vertical synchronization signal, and the data inversion signal INV is used by the timing controller 200 to reduce power consumption.

階調電源発生部300は複数の抵抗が直列連結された抵抗列と、抵抗列の両端に連結されたスイッチと、抵抗列それぞれに連結された電圧フォロワとを含み、極性信号POLの提供を受けてγ補正するように設定された複数の階調電圧を増幅してデータ駆動部500に出力する。各階調電圧の電位は1つのラインに対応して極性信号POLに応答し液晶表示パネル100の共通電極に印加される共通電位に対して正極性と負極性との間で反転する。抵抗はそれぞれ同一または相異する値を有する。   The gray scale power generation unit 300 includes a resistor string in which a plurality of resistors are connected in series, a switch connected to both ends of the resistor string, and a voltage follower connected to each resistor string, and receives a polarity signal POL. The plurality of gradation voltages set so as to be γ corrected are amplified and output to the data driver 500. The potential of each gradation voltage is inverted between positive polarity and negative polarity with respect to the common potential applied to the common electrode of the liquid crystal display panel 100 in response to the polarity signal POL corresponding to one line. The resistors have the same or different values.

共通電源発生部400は極性信号POLの提供を受けてグラウンドレベルの共通電圧Vcomまたは一定の電源電圧VDDレベルの共通電圧を前記液晶表示パネル100の共通電極に提供する。具体的に、前記電源発生部400は前記極性信号POLが高レベルである場合、グラウンドレベルの共通電圧Vcomを液晶パネル100の共通電極に提供し、極性信号POLが低レベルである場合、電源電圧VDDレベルの共通電圧を液晶表示パネル100の共通電極に提供する。   The common power generator 400 receives the polarity signal POL and provides a common voltage Vcom at the ground level or a common voltage at the constant power supply voltage VDD level to the common electrode of the liquid crystal display panel 100. Specifically, when the polarity signal POL is at a high level, the power generation unit 400 provides a common voltage Vcom of the ground level to the common electrode of the liquid crystal panel 100, and when the polarity signal POL is at a low level, A common voltage of VDD level is provided to the common electrode of the liquid crystal display panel 100.

データ駆動部500はタイミング制御部200から提供される第1ストローブ信号STB1、クロックCLK、水平スタートパルスSTH及びデータ反転信号INVに基づいてタイミング制御部200から提供される18ビットの画像データD00〜D05、D10〜D15及びD20〜D25に対応して階調電源発生部400から提供される階調電圧のうちいずれかの1つを選択した後、選択された階調電圧を液晶表示パネル100のソース電極に順次出力する。即ち、データ駆動部500は選択された階調電圧をそれぞれ順次出力するように構成でき、一定の階調電圧をグループにして順次出力する構成とすることもできる。   The data driver 500 includes 18-bit image data D00 to D05 provided from the timing controller 200 based on the first strobe signal STB1, the clock CLK, the horizontal start pulse STH, and the data inversion signal INV provided from the timing controller 200. , D10 to D15 and D20 to D25, after selecting one of the gradation voltages provided from the gradation power generator 400, the selected gradation voltage is used as the source of the liquid crystal display panel 100. Output sequentially to the electrodes. That is, the data driver 500 can be configured to sequentially output the selected gradation voltages, or can be configured to sequentially output a certain gradation voltage as a group.

例えば、階調電圧をそれぞれ順次出力する場合、各階調電圧はスキャン信号のアクティブ区間内で互いに異なる時点に立ち上がりを有し、同一の時点に立下りを有する。また、グルーピングされた階調電圧を順次に出力する場合、グルーピングされた階調電圧はスキャン信号のアクティブ区間内で互いに異なる時点に立ち上がりを有し、同一の時点に立下りを有する。   For example, when the gradation voltages are sequentially output, the gradation voltages have rising edges at different times within the active interval of the scan signal, and falling edges at the same time point. In addition, when grouped gradation voltages are sequentially output, the grouped gradation voltages have rises at different times within the active interval of the scan signal, and fall at the same time.

スキャン駆動部600はタイミング制御部200から提供される垂直スタートパルスSTVに応答して連続して複数のスキャン信号G1〜Gnを発生して液晶パネル100のゲート電極に順次に提供する。   The scan driver 600 continuously generates a plurality of scan signals G1 to Gn in response to the vertical start pulse STV provided from the timing controller 200 and sequentially provides the scan signals G1 to Gn to the gate electrodes of the liquid crystal panel 100.

以上、液晶表示装置を表示装置の一例に説明したが、表示パネルにスイッチング素子を有してアクティブ方式に画像を表示する有機電界発光表示装置や、プラズマ表示装置などにも適用することができるのは当然のことである。   As described above, the liquid crystal display device has been described as an example of the display device. However, the liquid crystal display device can be applied to an organic electroluminescence display device that has a switching element in a display panel and displays an image in an active manner, a plasma display device, and the like. Is natural.

次に、図2に基づいて、前述したデータ駆動部500をより詳細に説明する。   Next, the above-described data driver 500 will be described in more detail with reference to FIG.

図2は前述した図1のデータ駆動部を示すための図面である。   FIG. 2 is a diagram illustrating the data driver of FIG. 1 described above.

図1及び図2に示すように、本発明の一実施例によるデータ駆動部500は第1シフトレジスタ510、データバッファ520、データレジスタ530、制御回路540、データラッチ550、階調電圧発生部560、階調電圧選択部570及び出力部580を具備する。ここで、データ駆動部500は176×220×3の解像度を有する液晶パネル100を駆動すると仮定する。   1 and 2, the data driver 500 according to an embodiment of the present invention includes a first shift register 510, a data buffer 520, a data register 530, a control circuit 540, a data latch 550, and a gray voltage generator 560. , A gradation voltage selection unit 570 and an output unit 580 are provided. Here, it is assumed that the data driver 500 drives the liquid crystal panel 100 having a resolution of 176 × 220 × 3.

第1シフトレジスタ510はタイミング制御部200から提供されたクロックCLKに同期してタイミング制御部200から提供された水平スタートパルスSTHをシフトさせる。例えば、176個のパラレルサンプリングパルスを出力する176個のフリップ・フロップ(DFF)からなるシリアル-インパラレル-アウト型シフトレジスタである。   The first shift register 510 shifts the horizontal start pulse STH provided from the timing control unit 200 in synchronization with the clock CLK provided from the timing control unit 200. For example, it is a serial-in parallel-out type shift register composed of 176 flip-flops (DFF) that output 176 parallel sampling pulses.

データバッファ520はタイミング制御部200の電力消耗を減少させるために利用されるデータ反転信号INVに基づいてタイミング制御部200から提供される18ビットの画像データD00〜D05、D10〜D15及びD20〜D25を反転させ、反転されたデータをデータレジスタ530に画像データ(/D00〜/D05、/D10〜D15及び/D20〜D25)として提供する。   The data buffer 520 includes 18-bit image data D00 to D05, D10 to D15, and D20 to D25 provided from the timing controller 200 based on the data inversion signal INV used to reduce power consumption of the timing controller 200. And the inverted data is provided to the data register 530 as image data (/ D00 to / D05, / D10 to D15, and / D20 to D25).

また、データバッファ520はタイミング制御部200から提供される18ビットの画像データ(D00〜D05、D10〜D15及びD20〜D25)を反転させないで提供することができる。   The data buffer 520 can provide 18-bit image data (D00 to D05, D10 to D15, and D20 to D25) provided from the timing controller 200 without being inverted.

データレジスタ530は、176個のパラレルサンプリングパルスに同期してデータバッファ520から提供される画像データ(D00〜D05、D10〜15及びD20〜D25)または反転された画像データ(/D00〜/D05、/D10〜/15及び/D20〜/D25)を取得した後、データラッチ550に提供する。   The data register 530 is synchronized with 176 parallel sampling pulses, and the image data (D00 to D05, D10 to 15 and D20 to D25) provided from the data buffer 520 or the inverted image data (/ D00 to / D05, After obtaining / D10 to / 15 and / D20 to / D25), they are provided to the data latch 550.

制御回路540は直列に接続された複数個のインバーターからなり、タイミング制御部200から提供された第1ストローブ信号STB1を所定の期間だけ遅延させて生成した第2ストローブ信号STB2をデータラッチ550に提供し、第2ストローブ信号STB2とは位相が反対である第3ストローブ信号STB3を出力部580に提供する。   The control circuit 540 includes a plurality of inverters connected in series, and provides the data latch 550 with a second strobe signal STB2 generated by delaying the first strobe signal STB1 provided from the timing controller 200 by a predetermined period. Then, a third strobe signal STB3 having a phase opposite to that of the second strobe signal STB2 is provided to the output unit 580.

データラッチ550は制御回路540から提供される第2ストローブ信号の立ち上がりに同期して、データレジスタ530から提供される画像データをラッチした後、1つの水平同期時間の間維持する。1つの水平同期時間は次の第2ストローブ信号STB2が提供される前の時間として定義される。   The data latch 550 latches the image data provided from the data register 530 in synchronization with the rising edge of the second strobe signal provided from the control circuit 540 and then maintains it for one horizontal synchronization time. One horizontal synchronization time is defined as the time before the next second strobe signal STB2 is provided.

階調電圧発生部560は液晶表示パネル100の印加電圧対比光透過率を満足することができるように直列接続された複数の抵抗からなり、階調電源発生部300から提供される複数の階調電源のうちいずれか1つを電圧分配して、複数の階調電圧を階調電圧選択部570に提供する。例えば、9個の階調電源の提供を受けると、直列接続された複数の抵抗のうち最終抵抗の一端に印加して64個の階調電圧(V1〜V64)に分岐させる。   The gray voltage generator 560 includes a plurality of resistors connected in series so as to satisfy the applied light relative to the applied voltage of the liquid crystal display panel 100, and a plurality of gray levels provided from the gray voltage power generator 300. Any one of the power supplies is voltage-distributed to provide a plurality of gradation voltages to the gradation voltage selection unit 570. For example, when nine grayscale power supplies are provided, the grayscale power is applied to one end of the final resistor among a plurality of resistors connected in series to branch into 64 grayscale voltages (V1 to V64).

階調電圧選択部570はデータラッチ550から提供される16ビットの画像データ値を根拠にして階調電圧発生部560から提供される64個の階調電圧V1〜V6のうち一つの階調電圧を選択し、選択された階調電圧を前記出力部580に提供する。   The gradation voltage selection unit 570 is one gradation voltage among 64 gradation voltages V1 to V6 provided from the gradation voltage generation unit 560 based on the 16-bit image data value provided from the data latch 550. And the selected gradation voltage is provided to the output unit 580.

出力部580は階調電圧選択部570から出力される階調電圧を貯蔵していて、第3ストローブ信号STB3の印加に応答して階調電圧を順次に液晶パネル100のデータラインに印加する。   The output unit 580 stores the grayscale voltage output from the grayscale voltage selection unit 570, and sequentially applies the grayscale voltage to the data lines of the liquid crystal panel 100 in response to the application of the third strobe signal STB3.

階調電圧はそれぞれ順次印加するように構成でき、一定のグループ単位に順次印加することもできる。このように、階調電圧が液晶パネルのデータラインに同時に印加されず、個別的または一定のグループ単位に印加されるので突入電流が発生することを最小化することができる。   The gradation voltages can be sequentially applied, and can be sequentially applied in a certain group unit. As described above, since the gradation voltages are not applied to the data lines of the liquid crystal panel at the same time but are applied individually or in a certain group unit, occurrence of inrush current can be minimized.

図3は前述した図2の出力部の一例を説明するための図面である。特に出力部が複数の演算増幅器(OP-Amp)で構成される例を図示する。   FIG. 3 is a diagram for explaining an example of the output unit of FIG. 2 described above. In particular, an example in which the output unit is composed of a plurality of operational amplifiers (OP-Amp) is illustrated.

図1ないし図3に示すように、本発明の一実施例による出力部580は第2シフトレジスタ582、ラッチ部584及び増幅部586を含み、階調電圧選択部570から出力される階調電圧を貯蔵していて、第3ストローブ信号STB3の印加に応答して階調電圧を順次に液晶表示パネル100のデータラインに印加する。   As shown in FIGS. 1 to 3, the output unit 580 according to an embodiment of the present invention includes a second shift register 582, a latch unit 584, and an amplification unit 586, and the grayscale voltage output from the grayscale voltage selection unit 570. The gray scale voltages are sequentially applied to the data lines of the liquid crystal display panel 100 in response to the application of the third strobe signal STB3.

第2シフトレジスタ582は水平スタートパルスSTHとシフトクロックの提供を受けてイネイブル信号をラッチ部584に順次に出力する。ラッチ部584では、入力された稲井ぶる信号をラッチし、これを順次増幅器586に印加する。   The second shift register 582 receives the horizontal start pulse STH and the shift clock and sequentially outputs enable signals to the latch unit 584. In the latch unit 584, the input signal signal is latched and sequentially applied to the amplifier 586.

増幅部586はラッチ部584から提供されるイネイブル信号に応答して、階調電圧選択部570から提供される64個の階調電圧V1〜V64のうち選択された階調電圧を増幅して液晶液晶表示パネル100のデータラインに出力する。   In response to the enable signal provided from the latch unit 584, the amplifying unit 586 amplifies the selected gradation voltage from among the 64 gradation voltages V1 to V64 provided from the gradation voltage selection unit 570, thereby liquid crystal. The data is output to the data line of the liquid crystal display panel 100.

動作時、増幅部586は階調電圧選択部570から選択された階調電圧の提供を受けても第2シフトレジスタ582からイネイブル信号が入らないと出力端を通じて出力しない。   In operation, the amplifying unit 586 does not output through the output terminal unless an enable signal is input from the second shift register 582 even when the grayscale voltage selected from the grayscale voltage selection unit 570 is provided.

以上、第2シフトレジスタ582から出力されたイネイブル信号がラッチ部584によってホールディングされた後、増幅部586に印加されることを説明したが、前述したラッチ部を省略することもできる。   As described above, the enable signal output from the second shift register 582 is held by the latch unit 584 and then applied to the amplifying unit 586. However, the above-described latch unit may be omitted.

図4は本発明の一実施例によるデータライン駆動方法を説明するための波形図である。   FIG. 4 is a waveform diagram for explaining a data line driving method according to an embodiment of the present invention.

図4に示すように、液晶パネル100の1番目のスキャンラインをアクティブにする第1スキャン信号G1が印加されることによって、データ駆動部500は、液晶パネル100の1番目のデータラインに対して、第1スキャン信号G1のアクティブ区間の概ね90%区間を有する第1データ信号S11を出力し、2番目のデータラインには第1スキャン信号G1のアクティブ区間の概ね50%区間を有する第2データ信号S12を出力する。   As shown in FIG. 4, the data driver 500 applies the first scan line G of the liquid crystal panel 100 to the first data line by applying the first scan signal G1 that activates the first scan line of the liquid crystal panel 100. The first data signal S11 having approximately 90% of the active interval of the first scan signal G1 is output, and the second data having approximately 50% of the active interval of the first scan signal G1 is output on the second data line. The signal S12 is output.

即ち、第1データ信号S11は第1スキャン信号G1がアクティブになった後、第1遅延時間TD1の経過と共に、低レベルから高レベルに変換するデータ電圧形態に出力され、第1スキャン信号G1が非アクティブとなることによって、高レベルから低レベルに反転する。   In other words, after the first scan signal G1 becomes active, the first data signal S11 is output in a data voltage form that is converted from a low level to a high level with the lapse of the first delay time TD1, and the first scan signal G1 is output. It becomes inverted from high level to low level by becoming inactive.

第2データ信号S12は第1データ信号S11がアクティブになった後、第2遅延時間TD2の経過と共に、低レベルから高レベルに移行するデータ電圧の形態で出力され、第1スキャン信号G1が非アクティブになることによって、高レベルから低レベルに移行する。第1スキャン信号G1が非アクティブになると同時にまたは第3遅延時間TD3経過後、第2スキャン信号G2がアクティブになる。   The second data signal S12 is output in the form of a data voltage that shifts from a low level to a high level with the lapse of the second delay time TD2 after the first data signal S11 becomes active, and the first scan signal G1 is not turned on. Transitioning from a high level to a low level by becoming active. At the same time as the first scan signal G1 becomes inactive or after the third delay time TD3 has elapsed, the second scan signal G2 becomes active.

第1データ信号S11のアクティブ区間は、第1スキャン信号G1のアクティブ区間と概ね一致するので、液晶キャパシタCLCを充電するのに十分な時間を有しているが、第2データ信号S12のアクティブ区間は、液晶キャパシタCLCを充電するのに十分な時間ではない。このような点を勘案すると、第2データ信号S12がアクティブになる区間は、液晶キャパシタCLCを充電するのに十分な時間を確保することが望ましい。   Since the active period of the first data signal S11 substantially coincides with the active period of the first scan signal G1, the active period of the second data signal S12 has sufficient time to charge the liquid crystal capacitor CLC. Is not enough time to charge the liquid crystal capacitor CLC. Considering this point, it is desirable to secure a sufficient time for charging the liquid crystal capacitor CLC in the section in which the second data signal S12 is active.

以上、1つのスキャンラインに印加されるスキャン信号に対応して2つのデータ信号のみを説明したが、多様に適用することができる。   In the above, only two data signals have been described corresponding to the scan signal applied to one scan line, but various applications are possible.

例えば、第1データ信号S11を奇数側データラインに印加されるデータ電圧として定義し、第2データ信号S12を偶数側データラインに印加されるデータ電圧として定義することができる。   For example, the first data signal S11 may be defined as the data voltage applied to the odd-numbered data line, and the second data signal S12 may be defined as the data voltage applied to the even-numbered data line.

また、第1データ信号S11を1番目のデータラインに印加されるデータ電圧として定義し、第2データ信号S12を最後のデータラインに印加されるデータ電圧として定義することができる。このとき、中間のデータラインには、第1データ信号S11のアクティブ時点から第2データ信号S12のアクティブ時点までの区間で、一定の時点だけシフトさせる方式で互いに異なるアクティブ時点を有するようにデータ電圧を印加することができる。   In addition, the first data signal S11 may be defined as a data voltage applied to the first data line, and the second data signal S12 may be defined as a data voltage applied to the last data line. At this time, the data voltage is applied to the intermediate data line so as to have different active points by shifting only a certain point in a period from the active point of the first data signal S11 to the active point of the second data signal S12. Can be applied.

図5は、本発明の他の実施例によるデータライン駆動方法を説明するための波形図である。   FIG. 5 is a waveform diagram for explaining a data line driving method according to another embodiment of the present invention.

図1ないし図3と図5に示すように、液晶パネル100の1番目のスキャンラインをアクティブにする第1スキャン信号G1が印加されることにより、データ駆動部500は、液晶パネル100の1番目のデータラインに対して、第1スキャン信号G1のアクティブ区間の概ね90%区間を有する第1データ信号S11を出力し、2番目のデータラインには、第1スキャン信号G1のアクティブ区間の概ね70%区間を有する第2データ信号S12を出力し、3番目のデータラインには第1スキャン信号のアクティブ区間の概ね50%区間を有する第3データ信号S13を出力する。   As shown in FIGS. 1 to 3 and 5, when the first scan signal G <b> 1 that activates the first scan line of the liquid crystal panel 100 is applied, the data driver 500 causes the first drive line of the liquid crystal panel 100 to be activated. The first data signal S11 having approximately 90% of the active period of the first scan signal G1 is output to the second data line, and approximately 70 of the active period of the first scan signal G1 is output to the second data line. A second data signal S12 having a% interval is output, and a third data signal S13 having an approximately 50% interval of the active interval of the first scan signal is output to the third data line.

即ち、第1データ信号S11は第1スキャン信号G1がアクティブになった後、第1遅延時間TD1の経過と同時に、低レベルから高レベルに移行するデータ電圧形態として出力され、第1スキャン信号G1が非アクティブになることにより、高レベルから低レベルに移行する。   That is, the first data signal S11 is output as a data voltage form that shifts from a low level to a high level simultaneously with the elapse of the first delay time TD1 after the first scan signal G1 becomes active. Will go from high to low by deactivating.

第2データ信号S12は第1データ信号S11がアクティブになった後、第2遅延時間の経過と共に、低レベルから高レベルに移行するデータ電圧形態で出力され、第1スキャン信号G1が非アクティブになることにより、高レベルから低レベルに移行する。   The second data signal S12 is output in the form of a data voltage that shifts from a low level to a high level as the second delay time elapses after the first data signal S11 becomes active, and the first scan signal G1 becomes inactive. As a result, the high level is shifted to the low level.

第3データ信号S13は第2データ信号S12がアクティブになった後、第3遅延時間TD3の経過と同時に、低レベルから高レベルに移行するデータ電圧形態で出力され、第1スキャン信号G1が非アクティブになることにより、高レベルから低レベルに移行する。第1スキャン信号G1が非アクティブになると同時に、または第3遅延時間TD4経過後、第2スキャン信号G2がアクティブになる。   The third data signal S13 is output in a data voltage form that shifts from a low level to a high level simultaneously with the lapse of the third delay time TD3 after the second data signal S12 becomes active, and the first scan signal G1 is not turned on. Transition from a high level to a low level by becoming active. At the same time as the first scan signal G1 becomes inactive or after the third delay time TD4 has elapsed, the second scan signal G2 becomes active.

第1データ信号S11のアクティブ区間は、第1スキャン信号G1のアクティブ区間と概ね一致するので、液晶キャパシタCLCを充電させるのに十分な時間であるが、第2及び第3データ信号S12、S13のアクティブ区間は、液晶キャパシタCLCを充電させるのに十分な時間ではないおそれがある。このような点を勘案すると第2及び第3データ信号S12、S13がアクティブされる区間は液晶キャパシタCLCを充電させるのに十分な時間を確保することが望ましい。   Since the active period of the first data signal S11 substantially coincides with the active period of the first scan signal G1, it is sufficient time to charge the liquid crystal capacitor CLC. However, the second data signal S12 and the third data signal S13 The active period may not be a sufficient time to charge the liquid crystal capacitor CLC. In consideration of such points, it is desirable to secure a sufficient time for charging the liquid crystal capacitor CLC in the section in which the second and third data signals S12 and S13 are activated.

以上、1つのスキャンラインに印加されるスキャン信号に対応して互いに異なる3つのアクティブ区間を有し、アクティブ区間が減少するデータ信号を説明したが、前述したアクティブ区間が増加するデータ信号を適用することもでき、アクティブ区間が減少した後増加するようなデータ信号、またはアクティブ区間が増加した後減少するデータ信号などの多様な組み合わせとすることが可能である。   As described above, the data signal having three different active sections corresponding to the scan signal applied to one scan line and decreasing the active section has been described. However, the above-described data signal increasing the active section is applied. It is also possible to use various combinations such as a data signal that increases after the active period decreases or a data signal that decreases after the active period increases.

また、3つのアクティブ区間を有するデータ信号のみを説明したが、多用に適用することができる。例えば、第1タイミング信号S11を3n−2(nは自然数)番目のデータラインに印加されるデータ電圧として定義し、第2データ信号S12を3n−1(nは自然数)番目のデータラインに印加されるデータ電圧として定義し、第3データ信号S13を3n(nは自然数)番目のデータラインに印加されるデータ電圧として定義することができる。   Moreover, although only the data signal which has three active areas was demonstrated, it can apply extensively. For example, the first timing signal S11 is defined as the data voltage applied to the 3n-2 (n is a natural number) data line, and the second data signal S12 is applied to the 3n-1 (n is a natural number) data line. The third data signal S13 can be defined as a data voltage applied to the 3nth (n is a natural number) data line.

また、第1データ信号S11を一番目のデータラインに印加されるデータ電圧として定義し、第2データ信号S12を中間のデータラインに印加されるデータ電圧として定義し、第3データ信号S13を最後のデータラインに印加されるデータ電圧として定義することができる。このとき、中間のデータラインには第1データ信号S11のアクティブ時点から第2データ信号S12のアクティブ時点までの区間で一定の時点だけシフトさせる方式と第2データ信号のアクティブ時点から第3データ信号のアクティブ時点までの区間で一定の時点だけシフトさせる方式で互いに異なるアクティブ時点を有するようにデータ電圧を印加することができる。   Also, the first data signal S11 is defined as the data voltage applied to the first data line, the second data signal S12 is defined as the data voltage applied to the intermediate data line, and the third data signal S13 is the last data voltage. Can be defined as the data voltage applied to the data line. At this time, the intermediate data line is shifted by a fixed time in the interval from the active time of the first data signal S11 to the active time of the second data signal S12, and the third data signal from the active time of the second data signal. The data voltages can be applied to have different active time points by shifting only a certain time point in the interval up to the active time point.

以上、本発明の実施例によって詳細に説明したが、本発明はこれに限定されず、本発明が属する技術分野において通常の知識を有するものであれば本発明の思想と精神を離れることなく、本発明を修正または変更できる。   As described above, the embodiments of the present invention have been described in detail. However, the present invention is not limited to the embodiments, and as long as it has ordinary knowledge in the technical field to which the present invention belongs, without departing from the spirit and spirit of the present invention, The present invention can be modified or changed.

本発明による液晶表示装置を示すための図面である。1 is a view illustrating a liquid crystal display device according to the present invention. 前記した図1のデータ駆動部を示すための図面である。2 is a diagram illustrating a data driver of FIG. 1 described above. 前記した図2の出力部の一例を示すための図面である。It is drawing for showing an example of the output part of above-mentioned FIG. 本発明の一実施例によるデータライン駆動方法を説明するための波形図である。FIG. 5 is a waveform diagram for explaining a data line driving method according to an embodiment of the present invention. 本発明の他の一実施例によるデータライン駆動方法を説明するための波形図である。FIG. 5 is a waveform diagram for explaining a data line driving method according to another embodiment of the present invention.

符号の説明Explanation of symbols

100 液晶表示パネル
200 タイミング制御部
300 階調電源発生部
400 共通電源発生部
500 データ駆動部
510 第1シフトレジスタ
520 データバッファ
530 データレジスタ
540 制御回路
600 スキャン駆動部
100 liquid crystal display panel 200 timing control unit 300 gradation power generation unit 400 common power generation unit 500 data drive unit 510 first shift register 520 data buffer 530 data register 540 control circuit 600 scan drive unit

Claims (20)

複数のスキャンラインと複数のデータラインによって定義されるそれぞれの領域に形成されたスイッチング素子に対して前記データラインを通じてデータ信号を提供するデータライン駆動方法において、
第1アクティブ区間を有し、前記各スキャンラインをアクティブにするスキャン信号が前記複数のスキャンラインのうち少なくとも1つのスキャンラインに出力されるか否かの可否をチェックする段階と、
前記複数のスキャンラインのうち少なくとも1つのスキャンラインに前記スキャン信号が出力される場合には、前記スキャン信号が出力されるスキャンラインに対応するデータラインのうち少なくとも2つのデータラインには互いに異なるアクティブ区間を有するデータ信号を出力する段階と、
を含むデータライン駆動方法。
In a data line driving method for providing a data signal through the data line to a switching element formed in each region defined by a plurality of scan lines and a plurality of data lines,
Checking whether or not a scan signal having a first active period and outputting each scan line is output to at least one of the plurality of scan lines;
When the scan signal is output to at least one scan line of the plurality of scan lines, at least two data lines corresponding to the scan line to which the scan signal is output are different from each other. Outputting a data signal having a section;
Including a data line driving method.
前記データ信号のアクティブ区間の幅の最大値は前記スキャン信号の前記第1アクティブ区間の幅と同じであるか小さいことを特徴とする請求項1記載のデータライン駆動方法。   2. The data line driving method according to claim 1, wherein the maximum value of the width of the active section of the data signal is equal to or smaller than the width of the first active section of the scan signal. 前記データ信号を出力する段階は、
前記スキャン信号の前端に応答して第1遅延時間経過後、前記スキャン信号が出力されるスキャンラインに連結されたスイッチング素子それぞれに連結された複数のデータラインのうち、第1データラインに前記スキャン信号のアクティブ区間の間に第2アクティブ区間を有する第1データ信号を出力する段階と、
前記第1データ信号がアクティブされた後第2遅延時間経過後、前記スキャン信号のアクティブ区間の間に第2データラインに前記第2アクティブ区間の幅とは相異する第3アクティブ区間の幅を有する第2データ信号を出力する段階を含み、
前記第1データラインは奇数番目のデータラインであり、前記第2データラインは偶数番目のデータラインであることを特徴とする請求項1記載のデータライン駆動方法。
Outputting the data signal comprises:
Of the plurality of data lines connected to the switching elements connected to the scan line to which the scan signal is output after the first delay time has elapsed in response to the front end of the scan signal, the scan is performed on the first data line. Outputting a first data signal having a second active interval between the active intervals of the signal;
After the first delay time elapses after the first data signal is activated, the width of the third active period different from the width of the second active period is set on the second data line during the active period of the scan signal. Outputting a second data signal having:
2. The method according to claim 1, wherein the first data line is an odd-numbered data line, and the second data line is an even-numbered data line.
前記第2データ信号がアクティブにされた後、第3遅延時間の経過後前記スキャン信号のアクティブ区間の間に第3データラインに第4アクティブ区間を有する第3データ信号を出力する段階をさらに含むことを特徴とする請求項3記載のデータライン駆動方法。   And outputting a third data signal having a fourth active period to a third data line during an active period of the scan signal after a lapse of a third delay time after the second data signal is activated. 4. The data line driving method according to claim 3, wherein: 前記第4アクティブ区間の幅は前記第3アクティブ区間の幅より大きいか同じであることを特徴とする請求項4記載のデータライン駆動方法。   5. The data line driving method of claim 4, wherein the width of the fourth active section is greater than or equal to the width of the third active section. 複数のスキャンラインと複数のデータラインによって定義されるそれぞれの領域に形成されたスイッチング素子に対して前記データラインを通じてデータ信号を提供するデータライン駆動装置において、
外部から提供される画像データに基づいて複数の階調電圧のうちいずれか1つの階調電圧を選択し、選択された階調電圧を出力する階調電圧選択部と、
外部から提供される開始信号とシフトクロックに基づいて、イネイブル信号を順次に出力するシフトレジスタと、
前記データラインそれぞれに連結され、前記イネイブル信号に応答してアクティブにされて前記階調電圧を前記データ信号として前記データラインそれぞれに順次に出力する出力部と、
を含むデータライン駆動装置。
In a data line driving device for providing a data signal through the data line to a switching element formed in each region defined by a plurality of scan lines and a plurality of data lines,
A gradation voltage selection unit that selects any one of a plurality of gradation voltages based on image data provided from outside and outputs the selected gradation voltage;
A shift register that sequentially outputs enable signals based on an externally provided start signal and shift clock;
An output unit coupled to each of the data lines, activated in response to the enable signal, and sequentially outputting the grayscale voltage as the data signal to each of the data lines;
Including a data line driving device.
前記シフトレジスタから出力されるイネイブル信号を一時保存して前記出力部に提供するラッチ部をさらに含むことを特徴とする請求項6記載のデータライン駆動装置。   7. The data line driving apparatus of claim 6, further comprising a latch unit that temporarily stores an enable signal output from the shift register and provides the enable signal to the output unit. 前記シフトレジスタは前記開始信号に基づいて一番目のイネイブル信号を出力し、前記シフトクロックに基づいて残りのイネイブル信号を順次に出力することを特徴とする請求項6記載のデータライン駆動装置。   7. The data line driving apparatus according to claim 6, wherein the shift register outputs a first enable signal based on the start signal and sequentially outputs the remaining enable signals based on the shift clock. 前記開始信号は水平方向開始信号STHであることを特徴とする請求項6記載のデータライン駆動装置。   7. The data line driving device according to claim 6, wherein the start signal is a horizontal direction start signal STH. 前記スキャンラインには第1アクティブ区間を有するスキャン信号が印加され、
前記シフトレジスタは、
前記第1アクティブ区間より幅が小さいか同じである第2アクティブ区間の幅を有するデータ信号が出力されるようにイネイブル信号のうち1つを出力し、
前記第2アクティブ区間の幅より小さい第3アクティブ区間の幅をデータ信号が出力されるように前記イネイブル信号のうち他の1つを出力することを特徴とする請求項6記載のデータライン駆動装置。
A scan signal having a first active period is applied to the scan line,
The shift register is
One of the enable signals is output so that a data signal having a width of the second active interval that is smaller than or equal to the first active interval is output;
7. The data line driving apparatus as claimed in claim 6, wherein the other one of the enable signals is output so that the data signal is output with a width of the third active section smaller than a width of the second active section. .
前記スキャンラインには第1アクティブ区間を有するスキャン信号が印加され、
前記データ信号それぞれは前記第1アクティブ区間内で互いに異なる時点に立ち上がりを有して前記データラインに印加されることを特徴とする請求項6記載のデータライン駆動装置。
A scan signal having a first active period is applied to the scan line,
7. The data line driving device according to claim 6, wherein each of the data signals is applied to the data line with rising edges at different times in the first active period.
前記スキャンラインには第1アクティブ区間を有するスキャン信号が印加され、
前記データ信号がグルーピングされたデータグループそれぞれは前記第1アクティブ区間内で互いに異なる時点に立ち上がりを有して前記データラインに印加されることを特徴とする請求項6記載のデータライン駆動装置。
A scan signal having a first active period is applied to the scan line,
7. The data line driving apparatus according to claim 6, wherein each of the data groups into which the data signals are grouped is applied to the data line with rising at different time points in the first active period.
前記データグループの内で前記データ信号は互いに同一の時点または相異する時点に立ち上がりを有することを特徴とする請求項12記載のデータライン駆動装置。   13. The data line driving apparatus according to claim 12, wherein the data signals in the data group have rising edges at the same time point or different time points. 複数のデータラインと複数のスキャンラインによって定義されるそれぞれの領域に形成されたスイッチング素子を具備する表示パネルと、
外部から第1画像信号と前記第1画像信号に対応する第1タイミング信号の提供を受け、第2画像信号、第2及び第3タイミング信号を出力するタイミング制御部と、
前記第2タイミング信号に基づいて前記スキャンラインをアクティブにするスキャン信号を順次に出力するスキャン駆動部と、
前記第3タイミング信号に基づいて前記第2画像信号に対応する階調電圧を前記データラインに順次に出力するデータ駆動部と、
を含む表示装置。
A display panel comprising switching elements formed in respective regions defined by a plurality of data lines and a plurality of scan lines;
A timing controller for receiving a first image signal and a first timing signal corresponding to the first image signal from the outside, and outputting a second image signal and second and third timing signals;
A scan driver that sequentially outputs a scan signal for activating the scan line based on the second timing signal;
A data driver that sequentially outputs a gradation voltage corresponding to the second image signal to the data line based on the third timing signal;
Display device.
前記スキャン信号は第1アクティブ区間を有し、
前記データ駆動部は前記スキャン信号の出力によって、該当スキャンラインに対応するデータラインそれぞれに互いに異なるアクティブ区間の幅を有するデータ信号を順次に出力することを特徴とする請求項14記載の表示装置。
The scan signal has a first active interval;
15. The display device of claim 14, wherein the data driver sequentially outputs data signals having different active section widths to the data lines corresponding to the corresponding scan line according to the output of the scan signal.
前記データ駆動部は、
前記第2画像信号に基づいて複数の階調電圧のうち1つの階調電圧を選択し、選択された階調電圧を出力する階調電圧選択部と、
外部から提供される開始信号とシフトクロックとに基づいて、イネイブル信号を順次に出力するシフトレジスタと、
前記データラインそれぞれに連結され、前記イネイブル信号に基づいてアクティブにされ前記階調電圧を前記データラインそれぞれに順次に出力する出力部と、
を含むことを特徴とする請求項14記載の表示装置。
The data driver is
A gradation voltage selection unit that selects one gradation voltage among a plurality of gradation voltages based on the second image signal and outputs the selected gradation voltage;
A shift register that sequentially outputs enable signals based on a start signal and a shift clock provided from the outside;
An output unit coupled to each of the data lines, activated based on the enable signal, and sequentially outputting the grayscale voltage to each of the data lines;
15. The display device according to claim 14, further comprising:
前記開始信号はタイミング制御部から提供されることを特徴とする請求項16記載の表示装置。   The display device according to claim 16, wherein the start signal is provided from a timing control unit. 前記それぞれの階調電圧は前記スキャン信号のアクティブ区間内において、互いに異なる時点に立ち上がりを有することを特徴とする請求項14記載の表示装置。   15. The display device according to claim 14, wherein the respective gradation voltages have rises at different points in time within an active section of the scan signal. 前記階調電圧は一定の個数にグルーピングされ、グルーピングされた階調電圧は前記スキャン信号のアクティブ区間内において、互いに異なる時点に立ち上がりを有することを特徴とする請求項14記載の表示装置。   15. The display device according to claim 14, wherein the gray scale voltages are grouped into a predetermined number, and the grouped gray scale voltages have rises at different points in time in the active section of the scan signal. 前記階調電圧は一定の個数にグルーピングされ、グルーピングされた階調電圧は前記スキャン信号のアクティブ区間内において、同一の時点に立下りを有することを特徴とする請求項14記載の表示装置。   15. The display device according to claim 14, wherein the gray scale voltages are grouped into a certain number, and the grouped gray scale voltages have a fall at the same time point in an active section of the scan signal.
JP2004255353A 2003-09-02 2004-09-02 Method and device for driving data lines, and display device having the same Pending JP2005078096A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030061061A KR100989344B1 (en) 2003-09-02 2003-09-02 Method and apparatus for driving a gray data, and display device having the same

Publications (1)

Publication Number Publication Date
JP2005078096A true JP2005078096A (en) 2005-03-24

Family

ID=34214787

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004255353A Pending JP2005078096A (en) 2003-09-02 2004-09-02 Method and device for driving data lines, and display device having the same

Country Status (5)

Country Link
US (1) US20050046647A1 (en)
JP (1) JP2005078096A (en)
KR (1) KR100989344B1 (en)
CN (1) CN100474382C (en)
TW (1) TW200515356A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007034302A (en) * 2005-07-25 2007-02-08 Samsung Electronics Co Ltd Display system and driving device and driving method thereof
JP2009063953A (en) * 2007-09-10 2009-03-26 Seiko Epson Corp Data line driving circuit, electro-optical device, and electronic equipment
JP2010176083A (en) * 2009-02-02 2010-08-12 Renesas Electronics Corp Driver and display device
JP2012203062A (en) * 2011-03-24 2012-10-22 Lapis Semiconductor Co Ltd Driving device of display panel, semiconductor integrated device, and method for taking in pixel data in driving device of display panel
WO2018143025A1 (en) * 2017-01-31 2018-08-09 シャープ株式会社 Display device and drive method therefor

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5057417B2 (en) * 2005-05-30 2012-10-24 ルネサスエレクトロニクス株式会社 Semiconductor integrated circuit for liquid crystal display drive
KR20070029393A (en) * 2005-09-09 2007-03-14 삼성전자주식회사 Manufacturing apparatus and method of display device
US20070211005A1 (en) * 2006-03-13 2007-09-13 Yao-Jen Tsai Gamma voltage generator
KR100867586B1 (en) * 2007-04-27 2008-11-10 엘지전자 주식회사 Plasma Display Apparatus
TWI378433B (en) * 2007-08-16 2012-12-01 Tpo Displays Corp Control method and electronic system utilizing the same
JP2009192923A (en) * 2008-02-15 2009-08-27 Nec Electronics Corp Data line driving circuit, display device, and data line driving method
BRPI0907866A2 (en) * 2008-04-18 2015-07-21 Sharp Kk Display device and mobile terminal
US9214130B2 (en) * 2008-04-18 2015-12-15 Sharp Kabushiki Kaisha Display device and mobile terminal
TWI406243B (en) * 2008-12-19 2013-08-21 Innolux Corp Plane display device
CN103325347A (en) * 2012-03-23 2013-09-25 菉亚电子(深圳)有限公司 Controlling and driving circuit of liquid crystal displayer and electronic device
CN106057142B (en) * 2016-05-26 2018-12-25 深圳市华星光电技术有限公司 Display device and its control method
JP7316034B2 (en) * 2018-11-14 2023-07-27 ローム株式会社 driver circuit

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06289822A (en) * 1993-02-04 1994-10-18 Matsushita Electric Ind Co Ltd Display device
JPH0713509A (en) * 1993-06-21 1995-01-17 Toshiba Corp Integrated circuit for driving display data
JPH0798575A (en) * 1993-09-29 1995-04-11 Sharp Corp Picture display device
JPH07104707A (en) * 1993-10-04 1995-04-21 Sharp Corp Liquid crystal display device
JPH08305319A (en) * 1995-04-28 1996-11-22 Nec Corp Plasma display panel driving method
JPH10133175A (en) * 1996-11-01 1998-05-22 Fujitsu Ltd Liquid crystal display device
JPH1138379A (en) * 1997-07-18 1999-02-12 Seiko Epson Corp Display device drive method, display device using it, and electronic equipment
EP1253576A2 (en) * 2001-04-25 2002-10-30 Lg Electronics Inc. Method for driving display panel
JP2003233086A (en) * 2002-02-13 2003-08-22 Matsushita Electric Ind Co Ltd Liquid crystal display device
JP2003233358A (en) * 2002-02-12 2003-08-22 Hitachi Ltd Liquid crystal driver and liquid crystal display device
JP2003330423A (en) * 2002-05-09 2003-11-19 Casio Comput Co Ltd Liquid crystal display device and its driving control method

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5426447A (en) * 1992-11-04 1995-06-20 Yuen Foong Yu H.K. Co., Ltd. Data driving circuit for LCD display
US6023259A (en) * 1997-07-11 2000-02-08 Fed Corporation OLED active matrix using a single transistor current mode pixel design
WO1999004385A1 (en) * 1997-07-16 1999-01-28 Seiko Epson Corporation Liquid crystal device, method for driving the same, and projection display and electronic equipment made using the same
JP2000276108A (en) * 1999-03-24 2000-10-06 Sanyo Electric Co Ltd Active el display device
JP2001109436A (en) * 1999-10-08 2001-04-20 Oki Electric Ind Co Ltd Matrix type display device
KR100559220B1 (en) * 2000-11-02 2006-03-15 비오이 하이디스 테크놀로지 주식회사 Thin film transistor liquid crystal display
JP4929431B2 (en) * 2000-11-10 2012-05-09 Nltテクノロジー株式会社 Data line drive circuit for panel display device
JP3533185B2 (en) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 LCD drive circuit
JP2004264720A (en) * 2003-03-04 2004-09-24 Seiko Epson Corp Display driver and optoelectronic device
JP4168339B2 (en) * 2003-12-26 2008-10-22 カシオ計算機株式会社 Display drive device, drive control method thereof, and display device

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06289822A (en) * 1993-02-04 1994-10-18 Matsushita Electric Ind Co Ltd Display device
JPH0713509A (en) * 1993-06-21 1995-01-17 Toshiba Corp Integrated circuit for driving display data
JPH0798575A (en) * 1993-09-29 1995-04-11 Sharp Corp Picture display device
JPH07104707A (en) * 1993-10-04 1995-04-21 Sharp Corp Liquid crystal display device
JPH08305319A (en) * 1995-04-28 1996-11-22 Nec Corp Plasma display panel driving method
JPH10133175A (en) * 1996-11-01 1998-05-22 Fujitsu Ltd Liquid crystal display device
JPH1138379A (en) * 1997-07-18 1999-02-12 Seiko Epson Corp Display device drive method, display device using it, and electronic equipment
EP1253576A2 (en) * 2001-04-25 2002-10-30 Lg Electronics Inc. Method for driving display panel
JP2003233358A (en) * 2002-02-12 2003-08-22 Hitachi Ltd Liquid crystal driver and liquid crystal display device
JP2003233086A (en) * 2002-02-13 2003-08-22 Matsushita Electric Ind Co Ltd Liquid crystal display device
JP2003330423A (en) * 2002-05-09 2003-11-19 Casio Comput Co Ltd Liquid crystal display device and its driving control method

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007034302A (en) * 2005-07-25 2007-02-08 Samsung Electronics Co Ltd Display system and driving device and driving method thereof
JP2009063953A (en) * 2007-09-10 2009-03-26 Seiko Epson Corp Data line driving circuit, electro-optical device, and electronic equipment
JP2010176083A (en) * 2009-02-02 2010-08-12 Renesas Electronics Corp Driver and display device
US8319767B2 (en) 2009-02-02 2012-11-27 Renesas Electronics Corporation Display driver including plurality of amplifier circuits receiving delayed control signal and display device
JP2012203062A (en) * 2011-03-24 2012-10-22 Lapis Semiconductor Co Ltd Driving device of display panel, semiconductor integrated device, and method for taking in pixel data in driving device of display panel
WO2018143025A1 (en) * 2017-01-31 2018-08-09 シャープ株式会社 Display device and drive method therefor

Also Published As

Publication number Publication date
KR100989344B1 (en) 2010-10-25
US20050046647A1 (en) 2005-03-03
CN1591554A (en) 2005-03-09
CN100474382C (en) 2009-04-01
TW200515356A (en) 2005-05-01
KR20050023689A (en) 2005-03-10

Similar Documents

Publication Publication Date Title
KR101375863B1 (en) Display apparatus and method of driving the same
KR101264709B1 (en) A liquid crystal display device and a method for driving the same
US8068080B2 (en) Display apparatus, source driver, and display panel driving method
JP2005078096A (en) Method and device for driving data lines, and display device having the same
EP2317502B1 (en) Display apparatus
JP2014071451A (en) Liquid crystal display device
JP2008152227A (en) Display device and method for driving the same
KR101366851B1 (en) Liquid crystal display device
KR102268520B1 (en) Display device and method for driving the same
US9142174B2 (en) Method of driving a display panel and a display apparatus for performing the method
KR20160070445A (en) Display device for divisional driving
KR20150000807A (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR101264691B1 (en) A shift register
JP2006154088A (en) Active matrix type liquid crystal display device
KR20090060083A (en) Driving apparatus for liquid crystal display device and method for driving the same
KR20150055653A (en) Display Device For Low Refresh Rate Driving And Driving Method Of The Same
US20110234653A1 (en) Liquid crystal display device and method of operating the same
JP2005084687A (en) Display apparatus, and device and method for driving the display apparatus
KR101868851B1 (en) Liquid crystal display device and method for driving the same
JP2007065135A (en) Liquid crystal display device
KR20080026278A (en) Data driver device and driving mhthod therof
JP2006343748A (en) Dual select diode (dsd) liquid crystal display (lcd) driving method and driving device
KR100477598B1 (en) Apparatus and Method for Driving Liquid Crystal Display of 2 Dot Inversion Type
KR101246571B1 (en) 2 dot-inversion type liquid cristal display
KR20060127644A (en) Apparatus for driving liquid crystal display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070903

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100802

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100831

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110208