JP2004140739A - Ofdm receiver - Google Patents

Ofdm receiver Download PDF

Info

Publication number
JP2004140739A
JP2004140739A JP2002305610A JP2002305610A JP2004140739A JP 2004140739 A JP2004140739 A JP 2004140739A JP 2002305610 A JP2002305610 A JP 2002305610A JP 2002305610 A JP2002305610 A JP 2002305610A JP 2004140739 A JP2004140739 A JP 2004140739A
Authority
JP
Japan
Prior art keywords
carrier
unit
interference
output
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002305610A
Other languages
Japanese (ja)
Other versions
JP3956828B2 (en
Inventor
Ryosuke Watanabe
渡辺 亮介
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2002305610A priority Critical patent/JP3956828B2/en
Publication of JP2004140739A publication Critical patent/JP2004140739A/en
Application granted granted Critical
Publication of JP3956828B2 publication Critical patent/JP3956828B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To improve reception performance by making equalizing processing performable for a synchronizing carrier having had an influence of disturbing wave reduced, with respect to an OFDM (orthogonal frequency division multiplexing) receiver. <P>SOLUTION: When an SP carrier is disturbed beyond an allowable value, a selector 22 selects the synchronizing carrier which is outputted from a disturbance reduction part 21 and has been subjected to disturbance reduction processing, and a selector 23 selects an SP (scattered pilot) carrier which is outputted from an interpolation processing part 18 and has been subjected to interpolation, and an equalizing processing part 24 performs equalizing processing of the synchronizing carrier which is outputted from the disturbance reduction part 21 and has been subjected to disturbance reduction processing, on the basis of the SP carrier which is outputted from the interpolation processing part 18 and has been subjected to interpolation. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、OFDM(orthogonal frequency division multiplexing:直交周波数分割多重)受信装置、より詳しくは、FFT(fast fourier transform:高速フーリエ変換)部から出力される同期キャリアから妨害波の影響を削減する技術に関する。
【0002】
【従来の技術】
図4は従来のOFDM受信装置の一例の一部分を示す回路図である。図4中、1は受信アンテナ、2はチューナ、3はA/D変換部、4は同期部、5はFFT部、6は復調部であり、受信アンテナ1で受信されてチューナ2で選局されたOFDM信号は、A/D変換部3でディジタル信号に変換され、同期部4で同期を確立され、FFT部5で高速フーリエ変換され、復調部6で復調される。
【0003】
図5は日本の地上ディジタル放送の伝送方式であるISDB−T(integratedservices digital broadcasting system for terrestrial)におけるSP(scattered pilot:分散パイロット)信号の挿入位置を示す図である。ISDB−Tでは、送信側において、OFDMシンボルの周波数方向に1/12の割合、時間方向に1/4の割合、かつ、1シンボル進むごとに3キャリアずれるように、SP信号を送るためのキャリア(SPキャリア)が挿入される。
【0004】
ここで、SP信号は固定値であるから、受信側では、受信したSPキャリアのレベルを見れば、そのSPキャリアの近傍のデータキャリアが伝送中にどのような影響を受けたのかを知ることができ、このSPキャリアが送信時と同一レベルとなるような処理(等化処理)を近傍のデータキャリアに対して行えば、送信時のデータキャリアのレベルを復元することができる。
【0005】
しかし、スプリアス、同一チャネル等の妨害波を受信している状況で妨害周波数がSPキャリアの周波数と一致した場合には、SPキャリアが伝送路特性以外の要因でレベル変動していることになるため、等化処理によってデータキャリアを復元することができなくなる。
【0006】
これに対処するため、SPキャリアの平均、分散の値を用いてSPキャリアの平均的な値から大きく外れているSPキャリアを検出し、このSPキャリアの近傍のデータキャリアは妨害を受けているものと判定し、後段の誤り訂正処理の性能向上に利用するという方法が提案されている(例えば、特許文献1)
【0007】
【特許文献1】
特開平11−252040号公報
【0008】
【発明が解決しようとする課題】
しかし、上記の方法は、SPキャリアが妨害を受けているか否かの情報を元にした誤り訂正の性能向上をねらったものであり、データキャリアからの妨害波の影響の削減は行っていない。更なる受信性能向上のためには、FFT部5から出力される同期キャリアから妨害波の影響を削減して等化処理を行う必要がある。
【0009】
本発明は、かかる点に鑑み、妨害波の影響を削減した同期キャリアについて等化処理を行うことができるようにし、受信性能の向上を図ることができるようにしたOFDM受信装置を提供することを目的とする。
【0010】
【課題を解決するための手段】
本発明のOFDM受信装置は、FFT部から出力される同期キャリアから妨害波の影響を削減する妨害削減部を備えているというものである。
【0011】
本発明によれば、FFT部から出力される同期キャリアから妨害波の影響を削減する妨害削減部を備えているので、妨害波の影響を削減した同期キャリアについて等化処理を行うことができる。
【0012】
【発明の実施の形態】
図1は本発明の一実施形態の一部分を示す回路図である。図1中、7は受信アンテナ、8はチューナ、9はA/D変換部、10は同期部、11はFFT部、12は復調部である。
【0013】
復調部12において、13はFFT部11から出力されるキャリアをDQPSK方式で変調された差動キャリアと、QPSK、16QAM又は64QAM方式で変調された同期キャリアと、SPキャリアとに分別するキャリア選択部である。
【0014】
14はキャリア選択部13から出力される差動キャリアについて差動復調を行う差動復調部、15はキャリア選択部13から出力されるSPキャリアを入力して補間処理、平均値算出処理、妨害ベクトル算出処理、妨害検出信号作成処理を行うSPキャリア処理部、16はキャリア選択部13から出力される同期キャリアについて同期復調を行う同期復調部である。
【0015】
SPキャリア処理部15において、17は4シンボル分のSPキャリアを格納して3キャリアに1個の割合のSPキャリアを得るためのメモリ、18はメモリ17の出力について補間処理を行いデータキャリアに対応したSPキャリアを得る補間処理部である。
【0016】
19は補間処理部18の出力を入力して、補間処理してなるSPキャリアの平均値の算出、SPキャリアが受けている妨害波による妨害の大きさ(妨害ベクトル)の算出処理及び妨害ベクトルの絶対値が許容値を超えているか否かを示す妨害検出信号の作成処理を行う妨害検出部である。
【0017】
同期復調部16において、20はキャリア選択部13から出力される同期キャリアを遅延する遅延部であり、SPキャリア処理部15での処理遅延時間と等しい遅延時間を有するものである。
【0018】
21は遅延部20から出力される同期キャリアと、妨害検出部19から送られてくる妨害ベクトルを入力して同期キャリアから妨害波の影響を削減する妨害削減部である。
【0019】
22は妨害検出信号に制御され、遅延部20から出力される同期キャリア又は妨害削減部21から出力される同期キャリアを選択するセレクタであり、SPキャリアが許容値を超える妨害を受けていないときは、遅延部20から出力される同期キャリアを選択し、SPキャリアが許容値を超える妨害を受けているときは、妨害削減部21から出力される同期キャリアを選択するものである。
【0020】
23は妨害検出信号に制御され、妨害検出部19から出力されるSPキャリアの平均値又は補間処理部18から出力される補間されてなるSPキャリアを選択するセレクタであり、SPキャリアが許容値を超える妨害を受けていないときは、妨害検出部19から出力されるSPキャリアの平均値を選択し、SPキャリアが許容値を超える妨害を受けているときは、補間処理部18から出力される補間されてなるSPキャリアを選択するものである。
【0021】
24はSPキャリアが許容値を超える妨害を受けていないときは、SPキャリアの平均値を基準として、遅延部20から出力される同期キャリアについて等化処理を行い、SPキャリアが許容値を超える妨害を受けているときは、補間されてなるSPキャリアを基準として、妨害削減部21から出力される同期キャリアについて等化処理を行う等化処理部である。
【0022】
図2は妨害検出部19の構成を示す回路図である。図2中、25はn段シフトレジスタ(但し、nは奇数)、26はn段シフトレジスタ25の並列出力値を加算する加算器、27は加算器26の出力値をn段シフトレジスタ25の段数nで除算し、補間されてなるSPキャリアの平均値を算出する除算器である。
【0023】
28は除算器27の出力値からn段シフトレジスタ25の[(n+1)/2]段目のレジスタ25Aの出力値を減算して妨害ベクトルを算出する減算器、29は減算器28から出力される妨害ベクトルの絶対値を算出する絶対値算出回路、30は絶対値算出回路29から出力される妨害ベクトルの絶対値と許容値(閾値)とを比較し、SPキャリアが許容値を超える妨害を受けているか否かを示す妨害検出信号を作成する比較器である。
【0024】
本実施形態では、受信アンテナ7で受信されてチューナ8で選局されたOFDM信号は、A/D変換部9でディジタル信号に変換され、同期部10で同期を確立され、FFT部11で高速フーリエ変換され、復調部12で復調され、誤り訂正部の周波数/時間デインターリーブ部に伝送される。
【0025】
復調部12では、FFT部11の出力は、キャリア選択部13で差動キャリアと同期キャリアとSPキャリアに分別される。キャリア選択部13から出力される差動キャリアについては差動復調部14で差動復調が行われる。
【0026】
キャリア選択部13から出力されるSPキャリアは、メモリ17に保存され3キャリアに1個の割合のSPキャリアが得られ、補間処理部18でSPキャリア間の補間処理が行われ、補間されてなるSPキャリアが妨害検出部19に伝送される。
【0027】
妨害検出部19では、補間処理部18の出力は、n段シフトレジスタ25に入力され、過去n個のSPキャリアが保存され、加算器26でn段シフトレジスタ25の並列出力値が加算され、除算器27で加算器26の出力値がn段シフトレジスタ25の段数nで除算され、補間されてなるSPキャリアの平均値が算出される。
【0028】
また、減算器28で除算器27の出力値からn段シフトレジスタ25の中心部のレジスタ25Aの出力値が減算されて妨害ベクトルが算出され、更に、絶対値算出回路29で減算器28から出力される妨害ベクトルの絶対値が算出され、比較器30で絶対値算出回路29から出力される妨害ベクトルの絶対値と閾値とが比較されて妨害検出信号が作成される。
【0029】
同期復調部16では、遅延部20において、キャリア選択部13から出力される同期キャリアがSPキャリア処理部15の処理遅延時間と等しい遅延時間だけ遅延される。また、妨害削減部21では、遅延部20から出力される同期キャリアから妨害検出部19から出力される妨害ベクトルが差し引かれる。
【0030】
ここで、SPキャリアが許容値を超える妨害を受けていないときは、セレクタ22は、遅延部20から出力される妨害削減処理が行われていない同期キャリアを選択し、セレクタ23は、妨害検出部19から出力されるSPキャリアの平均値を選択する。
【0031】
したがって、この場合には、等化処理部24では、妨害検出部19から出力されるSPキャリアの平均値を基準として、遅延部20から出力される妨害削減処理が行われていない同期キャリアについて等化処理が行われることになる。
【0032】
これに対して、SPキャリアが許容値を超える妨害を受けているときは、セレクタ22は、妨害削減部21から出力される妨害削減処理が行われた同期キャリアを選択し、セレクタ23は、補間処理部18から出力される補間されてなるSPキャリアを選択する。
【0033】
したがって、この場合には、等化処理部24では、補間処理部18から出力される補間されてなるSPキャリアの値を基準として、妨害削減部21から出力される妨害削減処理が行われた同期キャリアについて等化処理が行われることになる。
【0034】
図3は本実施形態で行われる同期キャリアからの妨害波の影響の削減処理を説明するための図である。図3A中、31は受信したSPキャリアの値(n段シフトレジスタ25のレジスタ25Aに格納されているSPキャリアの値)、32は妨害波による妨害を受けていないSPキャリアの推定値(除算器27の出力値)であり、減算器28では、[(受信したSPキャリアの値31)−(妨害波による妨害を受けていないSPキャリアの推定値32)]なる演算が行われ、妨害ベクトル33が算出される。
【0035】
図3B中、34は受信した同期キャリアの値(遅延部20から出力される同期キャリアの値)であり、妨害削減部21においては、[(受信した同期キャリアの値34)+(妨害ベクトル33と向きを反対とするベクトル35)]=[(受信した同期キャリアの値34)−(妨害ベクトル33)]なる演算が行われ、妨害波による妨害を受けていない同期キャリアの推定値(妨害波の影響を削減した同期キャリアの値)36が算出される。
【0036】
以上のように、本実施形態によれば、復調部12はキャリア選択部13とSPキャリア処理部15と同期復調部16を備え、SPキャリア処理部15はメモリ17と補間処理部18と妨害検出部19を備え、同期復調部16は遅延部20と妨害削減部21とセレクタ22、23と等化処理部24を備えるとしたことにより、FFT部11から出力される同期キャリアから妨害波の影響を削減した同期キャリアについて等化処理を行うことができる。したがって、受信性能の向上を図ることができる。
【0037】
なお、本実施形態の場合には、妨害検出信号は、セレクタ22、23の選択制御信号として使用されるほか、周波数/時間デインターリーブ部へ送られ、復号情報としても用いられる。
【0038】
【発明の効果】
以上のように、本発明によれば、FFT部から出力される同期変調データキャリアから妨害波の影響を削減する妨害削減部を備えるとしたことにより、妨害波の影響を削減した同期キャリアについて等化処理を行うことができるので、受信性能の向上を図ることができる。
【図面の簡単な説明】
【図1】本発明の一実施形態の一部分を示す回路図である。
【図2】本発明の一実施形態が備える妨害検出部の構成を示す回路図である。
【図3】本発明の一実施形態で行われる同期キャリアからの妨害波の影響の削減処理を説明するための図である。
【図4】従来のOFDM受信装置の一例の一部分を示す回路図である。
【図5】ISDB−TにおけるSP信号の挿入位置を示す図である。
【符号の説明】
1…受信アンテナ
2…チューナ
3…A/D変換部
4…同期部
5…FFT部
6…復調部
7…受信アンテナ
8…チューナ
9…A/D変換部
10…同期部
11…FFT部
12…復調部
13…キャリア選択部
14…差動復調部
15…SPキャリア処理部
16…同期復調部
17…メモリ
18…補間処理部
19…妨害検出部
20…遅延部
21…妨害削減部
22、23…セレクタ
24…等化処理部
25…n段シフトレジスタ
26…加算器
27…除算器
28…減算器
29…絶対値算出回路
30…比較器
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to an orthogonal frequency division multiplexing (OFDM) receiving apparatus, and more particularly, to a technique for reducing the influence of interference waves from a synchronous carrier output from a fast Fourier transform (FFT) unit. .
[0002]
[Prior art]
FIG. 4 is a circuit diagram showing a part of an example of a conventional OFDM receiver. In FIG. 4, 1 is a receiving antenna, 2 is a tuner, 3 is an A / D converter, 4 is a synchronizing unit, 5 is an FFT unit, and 6 is a demodulation unit. The obtained OFDM signal is converted into a digital signal by the A / D conversion unit 3, synchronization is established by the synchronization unit 4, fast Fourier-transformed by the FFT unit 5, and demodulated by the demodulation unit 6.
[0003]
FIG. 5 is a diagram showing an insertion position of a scattered pilot (SP) signal in ISDB-T (integrated services digital broadcasting system for terrestrial) which is a transmission system of digital terrestrial broadcasting in Japan. In ISDB-T, a carrier for transmitting an SP signal on the transmitting side is 1/12 in the frequency direction of an OFDM symbol, 1/4 in the time direction, and is shifted by 3 carriers every time one symbol is advanced. (SP carrier) is inserted.
[0004]
Here, since the SP signal is a fixed value, on the receiving side, by looking at the level of the received SP carrier, it is possible to know how the data carrier near the SP carrier was affected during transmission. By performing processing (equalization processing) on the neighboring data carriers so that the SP carrier has the same level as that at the time of transmission, the level of the data carrier at the time of transmission can be restored.
[0005]
However, if the interference frequency coincides with the frequency of the SP carrier in a situation where an interference wave such as a spurious or the same channel is being received, the level of the SP carrier fluctuates due to factors other than the transmission path characteristics. , The data carrier cannot be restored by the equalization process.
[0006]
In order to cope with this, an SP carrier that greatly deviates from the average value of the SP carrier is detected using the average and variance values of the SP carrier, and the data carrier in the vicinity of the SP carrier is obstructed. (For example, Patent Document 1).
[0007]
[Patent Document 1]
Japanese Patent Application Laid-Open No. H11-252040
[Problems to be solved by the invention]
However, the above method aims at improving the performance of error correction based on information on whether or not the SP carrier is being disturbed, and does not reduce the influence of the disturbing wave from the data carrier. In order to further improve the reception performance, it is necessary to perform the equalization process while reducing the influence of the interfering wave from the synchronous carrier output from the FFT unit 5.
[0009]
In view of the above, the present invention provides an OFDM receiving apparatus capable of performing equalization processing on a synchronous carrier in which the influence of an interfering wave has been reduced and improving reception performance. Aim.
[0010]
[Means for Solving the Problems]
An OFDM receiving apparatus according to the present invention includes an interference reduction unit that reduces the influence of an interference wave from a synchronous carrier output from an FFT unit.
[0011]
According to the present invention, since the interference reducing unit that reduces the influence of the interfering wave from the synchronous carrier output from the FFT unit is provided, the equalizing process can be performed on the synchronous carrier that has reduced the effect of the interfering wave.
[0012]
BEST MODE FOR CARRYING OUT THE INVENTION
FIG. 1 is a circuit diagram showing a part of an embodiment of the present invention. In FIG. 1, 7 is a reception antenna, 8 is a tuner, 9 is an A / D converter, 10 is a synchronization unit, 11 is an FFT unit, and 12 is a demodulation unit.
[0013]
In the demodulation unit 12, a carrier selection unit 13 separates a carrier output from the FFT unit 11 into a differential carrier modulated by the DQPSK system, a synchronous carrier modulated by the QPSK, 16QAM or 64QAM system, and an SP carrier. It is.
[0014]
Reference numeral 14 denotes a differential demodulation unit that performs differential demodulation on the differential carrier output from the carrier selection unit 13. Reference numeral 15 denotes an interpolation process, an average value calculation process, and an interference vector that receive the SP carrier output from the carrier selection unit 13. An SP carrier processing unit 16 that performs a calculation process and an interference detection signal creation process, and a synchronous demodulation unit 16 that performs synchronous demodulation on a synchronous carrier output from the carrier selection unit 13.
[0015]
In the SP carrier processing unit 15, reference numeral 17 denotes a memory for storing SP symbols for four symbols to obtain one SP carrier for every three carriers, and reference numeral 18 denotes an interpolation process for an output of the memory 17 to correspond to a data carrier. This is an interpolation processing unit for obtaining the SP carrier.
[0016]
An input 19 receives the output of the interpolation processing unit 18, calculates the average value of the SP carriers obtained by the interpolation processing, calculates the magnitude (interference vector) of the interference by the interference wave received by the SP carrier, and calculates the interference vector. An interference detection unit that performs a process of generating an interference detection signal indicating whether the absolute value exceeds an allowable value.
[0017]
In the synchronous demodulation unit 16, a delay unit 20 delays the synchronous carrier output from the carrier selection unit 13, and has a delay time equal to the processing delay time in the SP carrier processing unit 15.
[0018]
Reference numeral 21 denotes an interference reduction unit which receives the synchronization carrier output from the delay unit 20 and the interference vector sent from the interference detection unit 19, and reduces the influence of interference waves from the synchronization carrier.
[0019]
Reference numeral 22 denotes a selector that is controlled by the interference detection signal and selects the synchronization carrier output from the delay unit 20 or the synchronization carrier output from the interference reduction unit 21. The synchronous carrier output from the delay unit 20 is selected, and when the SP carrier is subjected to interference exceeding an allowable value, the synchronous carrier output from the interference reducing unit 21 is selected.
[0020]
Reference numeral 23 denotes a selector which is controlled by the interference detection signal and selects the average value of the SP carriers output from the interference detection unit 19 or the interpolated SP carrier output from the interpolation processing unit 18. When no interference is received, the average value of the SP carrier output from the interference detection unit 19 is selected. When the SP carrier receives interference exceeding the allowable value, the interpolation value output from the interpolation processing unit 18 is selected. The selected SP carrier is selected.
[0021]
24 performs equalization processing on the synchronization carrier output from the delay unit 20 based on the average value of the SP carrier when the SP carrier does not receive the interference exceeding the allowable value, and performs the equalization processing on the SP carrier exceeding the allowable value. When it is received, the equalization processing unit performs equalization processing on the synchronous carrier output from the interference reduction unit 21 with reference to the SP carrier obtained by interpolation.
[0022]
FIG. 2 is a circuit diagram showing a configuration of the interference detection unit 19. 2, reference numeral 25 denotes an n-stage shift register (where n is an odd number); 26, an adder for adding the parallel output values of the n-stage shift register 25; This is a divider for calculating the average value of the interpolated SP carriers by dividing by the number n of stages.
[0023]
28 is a subtractor for calculating an interference vector by subtracting the output value of the [(n + 1) / 2] stage register 25A of the n-th stage shift register 25 from the output value of the divider 27, and 29 is output from the subtractor 28. An absolute value calculating circuit 30 for calculating the absolute value of the interference vector, which compares the absolute value of the interference vector output from the absolute value calculation circuit 29 with an allowable value (threshold), detects an interference in which the SP carrier exceeds the allowable value. This is a comparator that creates a disturbance detection signal indicating whether the signal is received.
[0024]
In the present embodiment, the OFDM signal received by the receiving antenna 7 and tuned by the tuner 8 is converted into a digital signal by the A / D converter 9, synchronization is established by the synchronization unit 10, and high-speed transmission is performed by the FFT unit 11. It is Fourier transformed, demodulated by the demodulation unit 12, and transmitted to the frequency / time deinterleave unit of the error correction unit.
[0025]
In the demodulation unit 12, the output of the FFT unit 11 is separated by the carrier selection unit 13 into a differential carrier, a synchronization carrier, and an SP carrier. The differential demodulation unit 14 performs differential demodulation on the differential carrier output from the carrier selection unit 13.
[0026]
The SP carrier output from the carrier selection unit 13 is stored in the memory 17, and one SP carrier is obtained for every three carriers. The interpolation processing unit 18 performs an interpolation process between the SP carriers and performs interpolation. The SP carrier is transmitted to the interference detection unit 19.
[0027]
In the interference detection unit 19, the output of the interpolation processing unit 18 is input to the n-stage shift register 25, where the past n SP carriers are stored, and the adder 26 adds the parallel output values of the n-stage shift register 25, The output value of the adder 26 is divided by the number of stages n of the n-stage shift register 25 by the divider 27, and the average value of the interpolated SP carrier is calculated.
[0028]
Also, the subtractor 28 subtracts the output value of the register 25A at the center of the n-stage shift register 25 from the output value of the divider 27 to calculate an interference vector. The absolute value of the disturbance vector to be calculated is calculated, and the comparator 30 compares the absolute value of the disturbance vector output from the absolute value calculation circuit 29 with a threshold value to generate a disturbance detection signal.
[0029]
In the synchronous demodulation section 16, the delay section 20 delays the synchronization carrier output from the carrier selection section 13 by a delay time equal to the processing delay time of the SP carrier processing section 15. In the interference reduction unit 21, the interference vector output from the interference detection unit 19 is subtracted from the synchronization carrier output from the delay unit 20.
[0030]
Here, when the SP carrier has not been subjected to the interference exceeding the allowable value, the selector 22 selects the synchronous carrier output from the delay unit 20 that has not been subjected to the interference reduction processing. An average value of SP carriers output from 19 is selected.
[0031]
Therefore, in this case, the equalization processing unit 24 uses the average value of the SP carriers output from the interference detection unit 19 as a reference for the synchronous carriers output from the delay unit 20 and for which the interference reduction processing has not been performed. Will be performed.
[0032]
On the other hand, when the SP carrier is subjected to interference exceeding the allowable value, the selector 22 selects the synchronous carrier output from the interference reduction unit 21 and subjected to the interference reduction processing. An interpolated SP carrier output from the processing unit 18 is selected.
[0033]
Therefore, in this case, in the equalization processing unit 24, the synchronization in which the interference reduction processing output from the interference reduction unit 21 is performed is performed based on the value of the interpolated SP carrier output from the interpolation processing unit 18. Equalization processing is performed on the carrier.
[0034]
FIG. 3 is a diagram for explaining a process of reducing the influence of an interfering wave from a synchronous carrier performed in the present embodiment. In FIG. 3A, 31 is the received SP carrier value (the value of the SP carrier stored in the register 25A of the n-stage shift register 25), and 32 is the estimated value of the SP carrier that has not been disturbed by the disturbing wave (the divider). 27 (the output value of the SP carrier 27), and the subtractor 28 performs an operation of [(the value 31 of the received SP carrier) − (the estimated value 32 of the SP carrier not disturbed by the interference wave)], and the interference vector 33 Is calculated.
[0035]
In FIG. 3B, reference numeral 34 denotes the value of the received synchronization carrier (the value of the synchronization carrier output from the delay unit 20). In the interference reduction unit 21, [((received synchronization carrier value 34) + (interference vector 33) 35)] = [(value of received synchronization carrier 34) − (interference vector 33)], and an estimated value of the synchronization carrier not disturbed by the interference wave (interference wave) (The value of the synchronous carrier) 36 in which the influence of (1) is reduced.
[0036]
As described above, according to the present embodiment, the demodulation unit 12 includes the carrier selection unit 13, the SP carrier processing unit 15, and the synchronous demodulation unit 16. The SP carrier processing unit 15 includes the memory 17, the interpolation processing unit 18, and the interference detection unit 18. Since the synchronous demodulation unit 16 includes the delay unit 20, the interference reduction unit 21, the selectors 22 and 23, and the equalization processing unit 24, the synchronous demodulation unit 16 receives the influence of the interference wave from the synchronous carrier output from the FFT unit 11. The equalization process can be performed on the synchronous carrier in which is reduced. Therefore, the reception performance can be improved.
[0037]
In the case of the present embodiment, the interference detection signal is used as a selection control signal for the selectors 22 and 23, sent to a frequency / time deinterleave unit, and used as decoded information.
[0038]
【The invention's effect】
As described above, according to the present invention, the synchronous modulation data carrier output from the FFT unit is provided with the interference reduction unit that reduces the influence of the interference wave from the synchronous modulation data carrier. Therefore, the reception performance can be improved.
[Brief description of the drawings]
FIG. 1 is a circuit diagram showing a part of an embodiment of the present invention.
FIG. 2 is a circuit diagram illustrating a configuration of a disturbance detection unit included in an embodiment of the present invention.
FIG. 3 is a diagram for explaining a process of reducing the influence of an interfering wave from a synchronization carrier performed in an embodiment of the present invention.
FIG. 4 is a circuit diagram showing a part of an example of a conventional OFDM receiver.
FIG. 5 is a diagram showing an insertion position of an SP signal in ISDB-T.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 1 ... Receiving antenna 2 ... Tuner 3 ... A / D conversion part 4 ... Synchronization part 5 ... FFT part 6 ... Demodulation part 7 ... Receiving antenna 8 ... Tuner 9 ... A / D conversion part 10 ... Synchronization part 11 ... FFT part 12 ... Demodulation unit 13 Carrier selection unit 14 Differential demodulation unit 15 SP carrier processing unit 16 Synchronous demodulation unit 17 Memory 18 Interpolation processing unit 19 Interference detection unit 20 Delay unit 21 Interference reduction units 22 and 23 Selector 24 Equalization processing unit 25 N-stage shift register 26 Adder 27 Divider 28 Subtractor 29 Absolute value calculation circuit 30 Comparator

Claims (3)

受信してディジタル化したOFDM信号を高速フーリエ変換する高速フーリエ変換部を備えるOFDM受信装置であって、
前記高速フーリエ変換部から出力される同期キャリアから妨害波の影響を削減する妨害削減部を備えていることを特徴とするOFDM受信装置。
An OFDM receiving apparatus comprising a fast Fourier transform unit for fast Fourier transforming a received and digitized OFDM signal,
An OFDM receiving apparatus, comprising: an interference reduction unit configured to reduce an influence of an interference wave from a synchronous carrier output from the fast Fourier transform unit.
前記高速フーリエ変換部から出力されるSPキャリアが前記妨害波から受けている妨害の大きさを測定する妨害測定部を備え、
前記妨害削減部は、前記妨害測定部の測定結果に基づいて、前記同期キャリアから前記妨害波の影響を削減することを特徴とする請求項1記載のOFDM受信装置。
The SP carrier output from the fast Fourier transform unit comprises an interference measurement unit that measures the amount of interference received from the interference wave,
The OFDM receiver according to claim 1, wherein the interference reduction unit reduces the influence of the interference wave from the synchronization carrier based on a measurement result of the interference measurement unit.
前記SPキャリアの補間処理を行う補間処理部と、
前記SPキャリアの振幅の平均値を算出する平均値算出部と、
前記SPキャリアが前記妨害波から許容値を超える妨害を受けていないときは、前記平均値算出部の出力を基準にして、前記妨害削減部による処理を受けていない同期キャリアについて等化処理を行い、前記SPキャリアが前記妨害波から許容値を超える妨害を受けているときは、前記補間処理部の出力を基準にして、前記妨害削減部の処理を受けた同期キャリアについて等化処理を行う等化処理部を備えていることを特徴とする請求項2記載のOFDM受信装置。
An interpolation processing unit for performing the SP carrier interpolation processing;
An average value calculation unit for calculating an average value of the amplitude of the SP carrier,
When the SP carrier is not disturbed by an interference value exceeding a permissible value from the disturbing wave, the equalizing process is performed on a synchronous carrier that has not been processed by the disturbance reducing unit with reference to the output of the average value calculating unit. When the SP carrier has received an interference exceeding the allowable value from the interference wave, an equalization process is performed on the synchronous carrier processed by the interference reduction unit based on the output of the interpolation processing unit. 3. The OFDM receiver according to claim 2, further comprising a conversion processing unit.
JP2002305610A 2002-10-21 2002-10-21 OFDM receiver Expired - Fee Related JP3956828B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002305610A JP3956828B2 (en) 2002-10-21 2002-10-21 OFDM receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002305610A JP3956828B2 (en) 2002-10-21 2002-10-21 OFDM receiver

Publications (2)

Publication Number Publication Date
JP2004140739A true JP2004140739A (en) 2004-05-13
JP3956828B2 JP3956828B2 (en) 2007-08-08

Family

ID=32452664

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002305610A Expired - Fee Related JP3956828B2 (en) 2002-10-21 2002-10-21 OFDM receiver

Country Status (1)

Country Link
JP (1) JP3956828B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006003964A1 (en) * 2004-07-05 2006-01-12 Matsushita Electric Industrial Co., Ltd. Disturbing signal detection device and ofdm reception device using the same
US8611443B2 (en) 2008-01-25 2013-12-17 Nxp, B.V. Method and apparatus to cancel additive sinusoidal disturbances in OFDM receivers

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014087694A1 (en) 2012-12-07 2014-06-12 三菱電機株式会社 Diversity receiver and diversity recep tion method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006003964A1 (en) * 2004-07-05 2006-01-12 Matsushita Electric Industrial Co., Ltd. Disturbing signal detection device and ofdm reception device using the same
US7751351B2 (en) 2004-07-05 2010-07-06 Panasonic Corporation Disturbing signal detecting device for detecting a disturbing signal and OFDM receiver using the same
US8611443B2 (en) 2008-01-25 2013-12-17 Nxp, B.V. Method and apparatus to cancel additive sinusoidal disturbances in OFDM receivers

Also Published As

Publication number Publication date
JP3956828B2 (en) 2007-08-08

Similar Documents

Publication Publication Date Title
US7653162B2 (en) Receiving apparatus and receiving method
EP1349337B1 (en) Multicarrier reception with interference detection
JP3776716B2 (en) Orthogonal frequency division multiplex transmission signal receiver
US8406322B2 (en) OFDM demodulation device and method
US20070036232A1 (en) Ofdm reception apparatus and ofdm reception method
US7852958B2 (en) Receiving apparatus, integrated circuit and receiving method
WO2007046503A1 (en) Inter-carrier interference removal device and reception device using the same
JP3740468B2 (en) OFDM receiver and data demodulation method
JP2006311385A (en) Receiving device
EP0963086A2 (en) Error correcting apparatus for dealing with frequency selective noise
WO2007055042A1 (en) Device and method for receiving orthogonal frequency division multiplexing signal
EP1195960A2 (en) Demapping in a multicarrier receiver
JP4157159B1 (en) Receiving apparatus and receiving method
KR100213100B1 (en) Frequency error corrector for orthogonal frequency division multiplexing and method therefor
JP2006174218A (en) Ofdm reception apparatus and ofdm reception method
JP2010050834A (en) Ofdm digital signal equalizer, equalization method, and repeater device
JP4567088B2 (en) OFDM signal receiving apparatus and receiving method
JP3952200B2 (en) OFDM receiving apparatus using diversity, OFDM receiving circuit using diversity, and OFDM receiving method using diversity
JP2004140739A (en) Ofdm receiver
JP2007104574A (en) Multicarrier wireless receiver and receiving method
JP3109445B2 (en) Diversity receiver for frequency division multiplexed signal
JP2002152169A (en) Device and method for receiving orthogonal frequency- division multiplex signal
JP2004165990A (en) Ofdm-signal receiving apparatus
JP2012023670A (en) Receiver for ofdm transmission system
JP2009284436A (en) Ofdm receiving apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050328

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061114

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070417

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070430

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees