JP2004140285A - Chip type resistor built in substrate - Google Patents

Chip type resistor built in substrate Download PDF

Info

Publication number
JP2004140285A
JP2004140285A JP2002305636A JP2002305636A JP2004140285A JP 2004140285 A JP2004140285 A JP 2004140285A JP 2002305636 A JP2002305636 A JP 2002305636A JP 2002305636 A JP2002305636 A JP 2002305636A JP 2004140285 A JP2004140285 A JP 2004140285A
Authority
JP
Japan
Prior art keywords
film
electrode
chip
substrate
type resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002305636A
Other languages
Japanese (ja)
Inventor
Toshihide Yoshida
吉田 俊秀
Suguru Toyama
遠山 英
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kamaya Electric Co Ltd
Original Assignee
Kamaya Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kamaya Electric Co Ltd filed Critical Kamaya Electric Co Ltd
Priority to JP2002305636A priority Critical patent/JP2004140285A/en
Publication of JP2004140285A publication Critical patent/JP2004140285A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a chip type resistor built in a substrate whose thickness is extremely thin for being built in a circuit board, and which has superior electrical connection to the circuit board. <P>SOLUTION: In the chip type resistor built in the substrate, the thickness of the substrate is 70-100μm, the thickness of a surface electrode upper layer film is 10-25μm, the thickness of a surface electrode lower layer film is 7μm or less, and the total thickness of the chip type resistor is 132μm or less. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、チップ形抵抗器、主に回路基板の内部に内蔵して実装するチップ形抵抗器に関する。
【0002】
【従来の技術】
現在は、電子機器の小型・薄型化、多機能の進展に伴い、回路基板に対する単位面積当りの回路密度を高めるために様々な試みが進行している。
これに対応するものとしては、回路基板の薄型・多層化及び高密度細線化と構成部品の極小化への試みが挙げられるが、その中で表面実装部品を回路基板の表面に実装する場合は、その最外面の上下2面にしか実装できず、多くの場合は表面実装部品の外形寸法及びこれを実装する点数によっても高密度化の制約を受けることになる。一方、近年ではプリント配線基板(PWB)への表面実装だけでなく、内部にも形成すれば、高密度化にも寄与するという試みがなされている。
【0003】
そこで、内層した従来技術の態様としては、グリーンシート各層に誘電体、抵抗体及び導電性のペースト等を厚膜印刷技術で印刷後、抵抗などを形成して各層を圧着・焼成することにより、多層化したもの(特許文献1参照)や、構成部品の中でも使用点数の多い抵抗やコンデンサなどの部品を有機系のPWB表面にポリマー系の厚膜の抵抗ペーストや導電ペーストを用いて形成し、プリプレグや他のPWBとを組み合わせて積層し、加熱・加圧して一体化して内層した内層多層化基板の例がある(特許文献2参照)。
【0004】
また、近年ではPWBの導体パターンを利用して、導体パターンのランド間に表面実装部品を表面実装手段により実装した後、いわゆるビルドアップ法により積層して埋め込んだ多層PWBの例がある(特許文献3参照)。
更に、表面実装部品をPWBに設けて積層したものに、貫通孔に埋設して回路を形成した例もある(特許文献4参照)。
或いは、同様の表面実装部品を内蔵した回路部品内蔵モジュールの例等がある(特許文献5参照)。
【0005】
【特許文献1】
特開平01−295483号公報
【特許文献2】
特開昭60−263499号公報
【特許文献3】
特開平05−327228号公報
【特許文献4】
特公昭60−41480号公報
【特許文献5】
特開平11−220262号公報
【0006】
これらのうち、前記特開昭60−263499号公報及び前記特開平01−295482号公報(前者という)に開示の内層したものや、前記特開平05−327228号公報,特公昭60−41480号公報及び特開平11−220262号公報(これらを後者という)のいずれも、現存する表面実装部品を用いて埋め込み又は埋設して内蔵したものである。
【0007】
そして、後者の表面実装部品の中には、印刷と焼成により電極膜や抵抗膜を形成する厚膜抵抗器と、物理的気相成長法(PVD法)により電極膜や抵抗膜を形成する薄膜抵抗器とがある。
これらの構造は、厚膜と薄膜との違いはあるが、両者ともほぼ同じ構造で、例えば添付の図6に示されるような構造になっている。すなわち同図で、アルミナからなる絶縁性基板100の対向する両端部に一対の電極膜102,103が表電極膜21,31と、裏電極膜22,32と、これらを連結する端面電極23,33とにより形成し、表電極21,31に接続されるように抵抗膜104が絶縁性基板100上に形成している。そして、抵抗膜を覆うように保護膜105が1層乃至2層で形成している。なお、厚膜抵抗器の電極膜と抵抗膜では、ガラスまたは樹脂を用いてペースト状にした材料を印刷などにより塗布し、これらのうちガラスペーストの場合では600〜900℃程度で焼成し、樹脂ペーストの場合は200℃乃至240℃程度で硬化させることにより、例えば5μm乃至10μm程度の厚さに形成し、薄膜抵抗器の電極膜と抵抗膜はPVD法などにより、たとえば0.1μm〜0.5μm程度に形成しているものである。
【0008】
【発明が解決しようとする課題】
しかしながら、前述した前者のように、厚膜材料を印刷技術によって厚膜抵抗器を多層基板中に内層形成したものは、材料がポリマーである場合はペーストの硬化や加熱・加圧の際に目標値から大幅にシフトして抵抗値がばらつくなど熱的特性の安定性に乏しく、また、材料がメタルグレーズ系であったとしても同様に加圧・焼成過程でペーストの変形による抵抗値や容量値等の所望する目的値を得ることが難しく、形成する占有面積を小さくすれば得られる抵抗値又は容量値の範囲に制限を受けるとともに、製造工程も複雑になり、且つ、回路設計における構成部品の定数変更が難しくなるなどの課題を有している。
【0009】
また、前記した後者のように、表面実装部品を表面実装手段にしてビルドアップ法やプリプレグ法で積層して埋め込み、または貫通孔を利用した埋設等による内蔵する手法であっても、現行の抵抗やコンデンサなどに観る極小のチップ化が進展したとしても1005や0603のタイプの外形寸法に止っており、その厚みも少なくともおよそ0.23mm以上を有して内蔵が難しく、例え内蔵したとしても回路基板の薄型・高密度化には限界があった。
【0010】
さらに、抵抗やコンデンサなどのチップ部品は、はんだ接合による実装思想に基づき、回路基板の最表面への実装を指向するように表裏面及び端面に電極が構成されており、回路基板における占有面積は、そのチップ部品の投影面積に加えて、はんだフィレット形成に伴う占有範囲を伴い、或いはワイヤーボンドとリボンリードを用いるとしても、回路基板への表面実装や内蔵化における占有面積の増大をも強いられる。
【0011】
なお、チップ形抵抗器に観られるように、回路基板の電極ランドとの接続は、裏電極膜面を用いて行なわれており、製造工程においてもチップ形抵抗器の端面電極膜及び表電極膜との接続の信頼性を考慮して裏電極膜面で抵抗値を測定することが一般的に行なわれている。しかしながら、図7に示すようにこれ等チップ形抵抗器を回路基板61などに実装する場合、電極膜の底面から端面23,33にかけてはんだフィレット62が形成される。電極膜が厚膜で形成される場合はAgとPd等の粉末がガラスまたは樹脂などのペーストに混ぜられたものであるため、電極膜で抵抗値を有し、また、はんだフィレット62の形成範囲ははんだの濡れ程度によっても端面電極膜側或いは表電極膜側までの範囲で一定ではなく、特に低抵抗器では得られる抵抗値が微妙に異なるなどの影響を与える結果となっている。
【0012】
そして、上記各欠点は、最近特に移動体通信を始めとする携帯情報端末等の電子機器において、小型・高密度化、軽量化、多機能化に対する期待が一段と強まり、これに伴って回路基板の薄型・多層化、配線の狭幅・縮小化、バイアホールの微細、高放熱性、チップ部品の極小化、ICパッケージの小型多ピン化に向けた様々な技術思考の模索の中、これ等回路基板技術に融合して回路基板への内蔵が可能な薄型・極小化したディスクリートなチップ部品の開発が急務となっている。
【0013】
本発明の目的は、これらの課題を解決せんとするものであり、使用点数が最も多い基板内蔵用チッブ形抵抗器において、特に内蔵用として厚さが極めて薄く、しかも回路基板との電気的な接続が良好な基板内蔵用チップ形抵抗器を提供することにある。
また、本発明の他の目的としては、酸化防止により長期保存に耐える基板内蔵用チッブ形抵抗器を提供せんとする。
さらに、本発明の他の目的としては、Al系やSi系の硬質の基板によりチップ形抵抗器全体の曲げ応力をある程度維持しつつも、全体として極めて薄い基盤内蔵用チップ形抵抗器を提供することにある。
さらにまた、本発明の別の目的としては、多層基板への内蔵において、特にフェースダウン又はフェースアップによる実装することを可能にした基板内蔵用チッブ形抵抗器を提供することにある。
【0014】
【課題を解決するための手段】
本発明は、上記目的に鑑みてなされたものであり、その要旨は硬質の基板と、前記基板の片面に形成される一対の表電極膜と、前記一対の表電極膜と電気的に接続して形成される抵抗膜と、前記表電極膜の一部と前記抵抗膜を覆うように形成される保護膜とを備え、しかも端面電極膜および裏電極膜を排除したチップ形抵抗器であって、前記基板の厚さを70μm〜100μmとし、前記表電極膜を上層膜と下層膜にして、該表電極上層膜の厚さを10μm〜25μmにするとともに、表電極下層膜の厚さを7μm以下としたことを特徴とする基板内蔵用チップ形抵抗器にある。
【0015】
上記発明の基板内蔵用チップ形抵抗器によれば、基板のみならず、表電極上層膜や表電極下層膜の厚さを極力小さくすることにより、総厚が80μm超乃至132μmのチップ形抵抗器を実現することができ、そのために積層回路基板への内蔵(もちろん従前どおりの表面実装やバンプ接続電極を有する大型チップ部品の下に潜らせて実装することもできる)可能な薄型の基板内蔵用チップ形抵抗器を実現できる。また、本発明のチップ形抵抗器では端面電極を排除しているので、回路基板に内蔵しているチップ形抵抗器と基板上の電極ランドとをビアホールを介して、また積層回路基板に内蔵した電極ランドに対しても導電性接着剤により、それぞれ直接上下位置(端面<側面>位置で接着しなくてもよい)において接続できるので、高密度化に寄与できる。さらに、裏電極膜も排除しているために、チップ形抵抗器の搭載時に基板裏面の平坦面で接着することができる構成を有しているので、極小の外形寸法を有するチップ形抵抗器であっても回路基板への実装効率を高め、しかもチップ形抵抗器そのものの製造工程を簡素化することができるというメリットがある。そして、本発明によれば裏電極膜及び端面電極膜が不要なので、従来のチップ形抵抗器に見られるようなはんだフィレットが形成されることなく、実質面積はほぼ絶縁基板の投影面積の範囲内に納めることができ、占有面積の縮小と高密度化が図れる。
【0016】
本発明の他の要旨は、前記一対の表電極上層膜上に酸化膜の形成を防止するプリコート膜を形成したことを特徴とする請求項1に記載の基板内蔵用チップ形抵抗器にある。
【0017】
上記発明によれば、プリコート膜を形成することで、表電極上層膜の酸化防止を図ることができるとともに、該チップ形抵抗器単品の長期保存性も優れ、内蔵時の接続も良好となる。
【0018】
本発明の別の要旨は、前記70μm〜100μmの硬質絶縁基板が、Al系もしくはSi系のいずれかで形成されている請求項1又は2に記載の基板内蔵用チップ形抵抗器にある。
【0019】
上記発明では、従来にない薄さとしての70μm〜100μmのAl系もしくはSi系の基板を用いることで、たとえ薄くともAl系もしくはSi系の基板としての硬質の基板を用いることにより、チップ形抵抗器の総厚を抑制するだけでなく、回路基板への実装の際に機械的強度を備えた薄型のチップ形抵抗器を実現した。
【0020】
本発明の更に別の要旨は、前記表電極下層膜をAg系,Ag−Pd系またはAu系のメタルグレーズペースト又はAg系又はAu系の金属有機物ペーストを用いて形成するとともに、前記表電極上層膜を銅のめっき膜にしたことを特徴とする請求項1乃至3のいずれかに記載の基板内蔵用チップ形抵抗器にある。
【0021】
本発明では、表電極上層膜の厚さを10μm〜25μmに調整していることから、レーザ又はドリルなどでビアホールを形成する際に生じる表電極上層膜への損傷を極力防止するよう図れている。
【0022】
本発明の更に他の要旨は、前記表電極下層膜がPVD法で形成した薄膜としたことを特徴とする請求項4に記載の基板内蔵用チップ形抵抗器にある。
【0023】
さらに本発明では、表電極上層膜を銅のめっき膜にし、これと電気的信頼性の高いAg系,Ag−Pd系またはAu系のメタルグレーズペーストか、Ag系またはAu系の金属有機物、もしくはPVD法により形成した薄膜のいずれかで、7μm以下の厚さを有する表電極下層膜とすることで、下記に記載したチップ形抵抗器の電気的接続を容易にした。なお、これら表電極のメタルグレーズペーストや金属有機物ペースト、もしくはPVD法による薄膜で形成することで、フィットレスタイプにおけるチップ形抵抗器の電極形成の汎用性を高め、表電極上層膜を回路基板の電極ランドと同質な材料とすることでビアホールとの接続への信頼性を高めた。
【0024】
また、本発明の更に別の要旨は、前記表電極上層膜の面を、上記保護膜の上面と略同程、もしくはやや高めに形成してなる請求項1〜5のいずれかに記載の基板内蔵用チップ形抵抗器にある。
【0025】
本発明を上記構成にすることで、回路基板に内蔵した電極ランドに実装する際の該チップ形抵抗器の装着の安定性が増し、かつ、該チップ形抵抗器の表電極との電気的接続の信頼性を確保することができる。
【0026】
さらにまた、本発明の他の要旨は、前記表電極下層膜と表電極上層膜との間に少なくとも2μm以上のニッケル膜を備えたことを特徴する請求項1乃至6に記載の基板内蔵用チップ形抵抗器にある。
【0027】
少なくとも2μm以上ニッケル膜を備えることで、表電極下層膜と表電極上層膜との着磁性を良くするとともに、チップ形抵抗器の製造工程における小型・薄型で自重の小さいチップ形抵抗器をテーピングの加工工程において、テープのキャビテイに収納してカバーテープを接着する間でのテープの微少な外部振動に伴うキャビテイからの飛び出しや、キャビテイ内での収納姿勢を安定にすることができる一方、ユーザーでの実装時におけるキャビテイ収納された小型、薄型で自重の小さいチップ形抵抗器をカバーテープを剥離してから実装機の吸着ノズルでキャビテイ内から吸着する際にも上記同様に、安定した姿勢を保った状態で吸着することができる。
なお、このことはチップ形抵抗器の製造工程におけるキャビテイに収納してカバーテープを接着する間、及び顧客における実装時でのカバーテープを剥離してから実装機の吸着ノズルでキャビテイ内から吸着する際に、この当該間にテープの下面に磁石を据え付けることに対応して達成される。
【0028】
【発明の実施形態】
以下に、本発明の基板内蔵用チップ形抵抗器の好ましい実施例を図面を参照しながら説明する。
【0029】
【実施例1】
図1は、基板1にSi系を用い、表電極下層膜と抵抗膜を薄膜とした基盤内蔵用チップ形抵抗器の横断面図である。この構成は、Si系の基板1の上面全体に酸化膜9を形成し、その上全面に抵抗膜4を成膜し、その上に相対向する表電極下層膜2,3と表電極上層膜を全面に形成してからエッチングにより表電極下層膜2,3と上層膜6,7の一部を取り除いて基板の両側に配置し、さらにこの抵抗膜4をトリミングした後に、抵抗膜を被覆する保護膜5を形成する。なお、8は表電極上層膜上にめっき処理された防錆処理層である。
【0030】
図2は、上記図1の上面から見た製造工程のフローチャート図である。なお、図2は1個のチップ形抵抗器の上面図であるが、実際に製造する場合は一枚の絶縁基板上に複数個のチップ形抵抗器ができるように、電極膜、抵抗膜、及び保護膜などを形成してから個々に切断することにより製造される。
まず、硬質基板としてSi系基板が選択されるが、この厚さは回路基板へ内蔵(表面実装にも用いられる)するために回路基板の曲げ応力、回路基板への多層化に伴う例えばビルドアップ又はプリプレグの際の耐熱性と適度の軟性、及び弾力性を備えたものを選択する。そのために、後述する個々に分割する前にSi系基板の裏面を所要の厚さにするためにバックグランドと称す切削研磨して調整する(図2(イ))。このようなSi系基板を用いる場合は、抵抗及び電極を形成する面には基板の絶縁抵抗をより十分なものにするために、基板の抵抗膜との間全面にSiOの酸化膜を形成する(図2(ロ))。
【0031】
ついで、Si系基板を用いた基板1の表面にはPVD法により薄膜の抵抗膜を成膜する。抵抗膜としては、Ni−Cr系、Ta系、Ta−N系、Ta−Si系などの金属膜を所望の抵抗値に応じて選択して使用することができる(図2(ハ))。なお、抵抗値調整のためのレーザなどのトリミングをする上において、抵抗膜4の上面に下層の保護膜(図示せず)をPVD法により成膜し、所定の範囲に形成されるようにパターニングをすることもある。下層の保護膜材料はAl、SiO、SiNなどを用いることができる。
【0032】
ついで、同じくPVD法により、表電極下層膜2,3となる電極材料金属を抵抗膜4上の全面にスパッタして成膜する。電極材料金属としては、Al系、Cu系、Ni系、Ag系、Au系などを使用することができる(図2(ニ))。
【0033】
ここで、本チップ形抵抗器に磁気反応膜を並設する場合は、表電極下層膜2,3の全面に、Niめっき膜を形成することもできる(図2(ホ))。
そして、表電極上層膜6,7となる銅のめっき膜を、前記表電極下層膜2,3の上へ所要の厚さに形成する(図2(ヘ))。
その後、レジスト膜などにより表電極上層膜6,7上にマスクを形成し、所望の形状に電極材料をエッチングすることにより表電極下層膜2,3と表電極上層膜6,7を形成する(図2(ト))。
同様に、抵抗膜を所望の形状、すなわち図上横I形の切り込みXになるようにパターニングして抵抗膜4を形成する(図2(チ))。なお、表電極下層膜2,3と表電極上層膜6,7としての電極材料をパターニングするエッチング液は、抵抗膜材料をエッチングしないエッチング液を用いる必要がある。
【0034】
続いて、抵抗膜4の両端でその抵抗膜を策定しつつ所要の形状のトリミング溝を刻設しながら、その抵抗値が所望の値になるように合せ切り込む(図2(リ))。
そして、その表面にたとえばエポキシ樹脂などからなるペーストを印刷などにより塗布し(図2ヌ上のy)、硬化させることにより保護膜を形成する(図2(ヌ))。
なお、保護膜5は、前述のトリミング溝を埋めて抵抗膜4を覆う保護膜となる。
さらに、表電極上層膜6,7上へ水溶性銅変色防止剤を塗布して、長期保存に伴う銅の酸化防止を目的とするプリコート膜を形成する(図示せず)。
【0035】
なお、図1及び図2には示されていないが、基板1の裏面に絶縁性樹脂などを塗布して硬化させることにより、絶縁膜を形成する。この絶縁膜は基板1として、強度の補強の意味で用いることもある。
【0036】
ここで、前記表電極上層膜6,7は、本発明のチップ形抵抗器が回路基板への内蔵(表面実装)する際に、電極ランドへのフェースダウン実装による接続、またはビアホール形成による接続をも意識しており、接続の信頼性を確保する意味で、表電極上層膜の最上層面が保護膜の最上面との同等の高さか若しくはやや高めになるように膜厚を調整する。
【0037】
前記した工程により、集合の基板を縦横に分割して個々のチップ形抵抗器に分離する。これは、ダイシング又はレーザなどによりスクライブして分割する。
【0038】
【実施例2】
つぎに、本発明の別の実施例2を添付図面に基づいて説明する。
図3は、基板11にAl系を用いた厚膜の抵抗及び電極の断面図である。この構成は、Al系の基板を用いるために、前記したSi系基板のように酸化膜を形成することなく、絶縁基板1上の両端に表電極下層膜12,13を形成し、それぞれの電極の一部を架設して抵抗膜14を設け、この抵抗膜をトリミングしたものを、抵抗膜と一部の表電極下層膜12,13に架けて保護膜15を形成し、表電極上層膜16,17を形成し、必要により、表電極上層膜16,17の上からプリコート膜18(水溶性の銅変色防止剤を塗布する)を形成する。
【0039】
図4には、厚膜の抵抗及び電極の材料を用いて形成する場合のフロー概念図が示されている。この場合も、集合の絶縁基板で多数個同時に形成し、個々のチップ形抵抗器に分割することにより製造するものである。
【0040】
まず、所要厚さのAl系の基板11を用い(図4(イ))、金属粉末をガラスペーストまたは樹脂ペーストに混合した電極材料ペーストを印刷などにより、所定の形状になるように塗布して焼成硬化させることにより、厚膜の表電極下層膜12,13を形成する(図4(ロ))。電極材料ペーストとしては、混合する金属粉末により、Ag系、Ag−Pd系、Au系などのグレーズペースト、またはAg系、Au系などの金属有機物ペーストを用いることができる。
【0041】
次に、表電極下層膜12,13の一部にそれぞれ重なるようにペースト状抵抗材料を印刷などにより所定の形状に塗布し、焼成硬化させることにより厚膜の抵抗膜4を形成する(図4(ハ))。ペースト状抵抗材料としては、前述の電極材料と同様に、抵抗材料とするRu、Ag−Pd系などの粉末をガラスまたは樹脂と混合してペースト状としたものを用いることができる。
【0042】
つづいて、抵抗膜14の表面にPbガラスなどを含むガラスペーストまたは樹脂ペーストを印刷などにより塗布して焼成硬化させることにより、第1保護膜を形成する(図示せず)。前述の実施例と同様に、この工程は省略してもよい。
その後レーザトリミングにより抵抗値の調整を行なう。さらにその表面にガラス系または樹脂系のペーストを塗布して硬化させることにより、第2保護膜15を形成する(図4(ニ))。
そして、レーザスクライバー又はダイシングによる1次と2次に分割して、個々のチップ形抵抗器にする。
【0043】
つぎに、本チップ形抵抗器に磁気反応膜を並設する場合は、両側の表電極下層膜の上に、Niめっき膜を形成することもできる(図4(へ))。
さらに、表電極上層膜16,17となる銅のめっき膜を所要の厚さに形成する。これは、前述同様に表電極下層膜12,13上に形成する表電極上層膜16,17は、本発明のチップ形抵抗器が回路基板への内蔵(又は表面実装)する際、電極ランドへのフェースダウン実装による接続、またはビアホール形成による接続をも意識しており、接続の信頼性を確保する意味で、表電極上層膜の最上層面が保護膜の最上面との同等の高さか若しくはやや高めになるように調整する。そして表電極上層膜16,17上には長期保存に伴う銅の酸化防止を目的とするプリコート膜が水溶性の銅変色防止剤が塗布される。
【0044】
なお、前述した実施例1の保護膜5を厚膜で形成する以外はすべて薄膜工程で形成されるのに対して、本実施例2では厚膜抵抗など全てが厚膜により形成されている。これは、薄膜抵抗が金属膜PVD法により成膜してパターニングすることにより形成するのに対して、厚膜抵抗はガラスまたは樹脂を用いてペースト状にした材料を印刷などにより塗布して焼成させることにより形成するため、製造工程が多少異なる。
【0045】
本実施例2においても、前記実施例1において記載した「表電極下層膜と表電極上層膜の着磁性を有する少なくとも2μm以上のニッケル膜をめっきで形成することで、チップ形抵抗器の製造工程における小型、薄型で自重の小さいチップ形抵抗器をテーピングの加工工程において、テープのキャビテイに収納してカバーテープを接着する間でのテープの微少な外部振動に伴うキャビテイからの飛び出しや、キャビテイ内での収納姿勢を安定にすることができる他、顧客における実装時でのテーピングの加工でキャビテイ収納された小型、薄型で自重の小さいチップ形抵抗器をカバーテープを剥離してから実装機の吸着ノズルでキャビテイ内から吸着する際にも同様に、安定した姿勢を保った状態で吸着することができる。これは、チップ形抵抗器の製造工程におけるキャビテイに収納してカバーテープを接着する間、及び顧客における実装時でのカバーテープを剥離してから実装機の吸着ノズルでキャビテイ内から吸着する際に、この当該間にテープの下面に磁石を据え付けることに対応して達成される。」ということは同じである。
【0046】
図5は、本発明のチップ形抵抗器を回路基板に内蔵して、ビルドアップ、若しくはプリプレグによる多層化した回路基板の断面を図示している。すなわちベース基板の表裏面の回路導体パターンのランドに本発明の基板内蔵用チップ形抵抗器を所望の位置にフェースアップ又はフェースダウンで実装する。フェースアップの実装の場合はベース基板に例えば接着剤などで固着し、前述するように該チップ形抵抗器の表電極膜と直接、ビルドアップ層、若しくはプリプレグ層の上の形成される回路導体パターンとバイアホールを介して接続する例を示している。
また、フェースダウンで実装する場合は、ベース基板はもとより、回路基板の最表面にハンダペーストによる接合、バンプ接合又は導電性接着剤で接続できる。なお、本発明のチップ形抵抗器は薄型の総厚を有している利点から、大型表面実装部品の下にもぐらせて実装することも可能となる。
【0047】
【発明の効果】
本発明の基板内蔵用チップ形抵抗器は、基板の厚さを70μm〜100μmとし、表電極上層膜の厚さを10μm〜25μmにするとともに表電極下層膜の厚さを7μm以下にすることで、チップ形抵抗器の総厚を80μm超〜132μmにしたことにより、回路基板へ内蔵において、回路基板との電気的接続の選択自由度が大きい任意の矩形状で小型・薄型のチップ形抵抗器を得ることができるといった特徴を有する。
【図面の簡単な説明】
【図1】本発明である基板内蔵用チップ形抵抗器の実施例としての横断面図。
【図2】図1のチップ形抵抗器の製造方法を示すフロー図。
【図3】図1以外の基板内蔵用チップ形抵抗器としての別の実施例を示す横断面図。
【図4】図3のチップ形抵抗器の製造工程を示すフロー図。
【図5】図1や図3のチップ形抵抗器の多層基板への内蔵を示す一部断面図。
【図6】従来のチップ形抵抗器の横断面図。
【図7】図6を回路基板にはんだ付けした従来の使用態様図。
【符号の説明】
1,11 基板
2,3,12,13 表電極下層膜
4,14 抵抗膜
5,15 保護膜
6,7,16,17 表電極上層膜
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a chip-type resistor, and more particularly to a chip-type resistor that is built in and mounted inside a circuit board.
[0002]
[Prior art]
At present, various attempts are being made to increase the circuit density per unit area with respect to a circuit board as electronic devices become smaller, thinner, and multifunctional.
In response to this, attempts have been made to make circuit boards thinner and more multilayered, denser and thinner, and to minimize component parts.In this case, when mounting surface-mounted components on the surface of a circuit board, It can be mounted only on the upper and lower two surfaces of the outermost surface, and in many cases, the density is restricted by the external dimensions of the surface-mounted component and the number of components to be mounted. On the other hand, in recent years, attempts have been made to contribute not only to surface mounting on a printed wiring board (PWB) but also to high density if it is formed inside.
[0003]
Therefore, as an aspect of the prior art in which the inner layer is formed, after printing a dielectric, a resistor, a conductive paste, and the like on each layer of the green sheet by a thick film printing technique, forming a resistor and the like, and pressing and firing each layer, A multi-layered component (see Patent Document 1) or a component such as a resistor or a capacitor, which has a large number of components among components, is formed on an organic PWB surface using a polymer-based thick-film resistive paste or conductive paste. There is an example of an inner-layer multilayer substrate in which a prepreg or another PWB is combined and laminated, and heated and pressed to be integrated to form an inner layer (see Patent Document 2).
[0004]
Further, in recent years, there is an example of a multilayer PWB in which a surface-mounted component is mounted between land of the conductive pattern by using a PWB conductive pattern and then stacked and embedded by a so-called build-up method (Patent Document 1). 3).
Further, there is also an example in which a circuit is formed by embedding in a through hole in a product in which surface mount components are provided and laminated on a PWB (see Patent Document 4).
Alternatively, there is an example of a circuit component built-in module incorporating a similar surface mount component (see Patent Document 5).
[0005]
[Patent Document 1]
JP-A-01-295483
[Patent Document 2]
JP-A-60-263499
[Patent Document 3]
JP 05-327228 A
[Patent Document 4]
JP-B-60-41480
[Patent Document 5]
JP-A-11-220262
[0006]
Of these, the inner layers disclosed in JP-A-60-263499 and JP-A-01-295482 (hereinafter referred to as the former), and those disclosed in JP-A-05-327228 and JP-B-60-41480. And Japanese Patent Application Laid-Open No. 11-220262 (these are referred to as the latter) are embedded or embedded by using existing surface mount components.
[0007]
Among the surface mount components, there are a thick film resistor for forming an electrode film and a resistive film by printing and baking, and a thin film for forming an electrode film and a resistive film by physical vapor deposition (PVD). There is a resistor.
Although these structures have a difference between a thick film and a thin film, both are almost the same structure, for example, as shown in the attached FIG. That is, in the same drawing, a pair of electrode films 102 and 103 are provided on opposite end portions of an insulating substrate 100 made of alumina, as front electrode films 21 and 31, back electrode films 22 and 32, and end surface electrodes 23 connecting these. The resistance film 104 is formed on the insulating substrate 100 so as to be connected to the front electrodes 21 and 31. Then, the protective film 105 is formed of one or two layers so as to cover the resistance film. For the electrode film and the resistive film of the thick film resistor, a paste material using glass or resin is applied by printing or the like, and among these, a glass paste is baked at about 600 to 900 ° C. In the case of a paste, the paste is cured at about 200 ° C. to 240 ° C., for example, to a thickness of about 5 μm to 10 μm, and the electrode film and the resistive film of the thin film resistor are formed, for example, at 0.1 μm to 0.2 μm by a PVD method or the like. It is formed to about 5 μm.
[0008]
[Problems to be solved by the invention]
However, as described in the former, thick film resistors with a thick film resistor formed in an inner layer in a multi-layer substrate by printing technology, when the material is a polymer, the target is set when the paste is cured or heated and pressed. The stability of the thermal characteristics is poor, such as a significant shift from the value and the resistance value varies, and even if the material is a metal glaze type, the resistance value and the capacitance value due to the deformation of the paste during the pressing and firing process It is difficult to obtain a desired target value such as the above, and if the occupied area to be formed is reduced, the range of the obtained resistance value or capacitance value is restricted, the manufacturing process becomes complicated, and the component parts in the circuit design are reduced. There is a problem that it is difficult to change the constant.
[0009]
Also, as in the latter case described above, even if the surface mounting component is used as a surface mounting means and embedded by laminating by a build-up method or a prepreg method, or embedded by using a through-hole, the current resistance may be reduced. Even if the miniaturization of chips such as capacitors and capacitors has progressed, the outer dimensions are only 1005 and 0603 types, and the thickness is at least about 0.23 mm or more. There has been a limit to increasing the thickness and density of the substrate.
[0010]
Furthermore, chip components such as resistors and capacitors have electrodes configured on the front and back and end faces so as to direct mounting on the top surface of the circuit board based on the concept of mounting by soldering, and the area occupied by the circuit board is In addition to the projected area of the chip component, the area occupied by the formation of the solder fillet or the use of wire bonds and ribbon leads also increases the area occupied by surface mounting on a circuit board or incorporation. .
[0011]
As seen from the chip-type resistor, the connection with the electrode lands of the circuit board is performed using the back electrode film surface, and the end surface electrode film and the front electrode film of the chip-type resistor are also used in the manufacturing process. It is common practice to measure the resistance value on the back electrode film surface in consideration of the reliability of connection with the substrate. However, when these chip-type resistors are mounted on a circuit board 61 or the like as shown in FIG. 7, a solder fillet 62 is formed from the bottom surface of the electrode film to the end surfaces 23 and 33. When the electrode film is formed as a thick film, since the powder such as Ag and Pd is mixed with a paste such as glass or resin, the electrode film has a resistance value. Is not constant in the range up to the end face electrode film side or the front electrode film side depending on the degree of solder wetting, and particularly in the case of a low resistor, the obtained resistance value is slightly different.
[0012]
The above-mentioned drawbacks are that, in recent years, in electronic devices such as mobile communication terminals and other portable information terminals, expectations for miniaturization, high density, light weight, and multi-functionality have been further strengthened. In search of various technological thinking toward thinner and multi-layered, narrower and narrower wiring, finer via holes, higher heat dissipation, miniaturization of chip components, smaller and more pins in IC packages, these circuits There is an urgent need to develop thin and ultra-compact discrete chip components that can be integrated into circuit boards by integrating with board technology.
[0013]
SUMMARY OF THE INVENTION An object of the present invention is to solve these problems, and in a chip-type resistor for a built-in board, which has the largest number of points to be used, the thickness is extremely small especially for a built-in type, and furthermore, an electrical connection with a circuit board is made. An object of the present invention is to provide a chip-type resistor for a built-in substrate with good connection.
Another object of the present invention is to provide a chip-type resistor for a built-in substrate that can withstand long-term storage by preventing oxidation.
Further, as another object of the present invention, Al 2 O 3 An object of the present invention is to provide an extremely thin chip resistor with a built-in substrate as a whole while maintaining the bending stress of the chip resistor as a whole to a certain extent by using a hard substrate of Si or Si.
Still another object of the present invention is to provide a chip-type resistor for incorporation into a multi-layer substrate, which can be mounted particularly in a face-down or face-up manner.
[0014]
[Means for Solving the Problems]
The present invention has been made in view of the above object, and the gist of the present invention is to provide a rigid substrate, a pair of front electrode films formed on one surface of the substrate, and an electrical connection with the pair of front electrode films. And a protective film formed so as to cover a part of the front electrode film and the resistive film, and excluding the end face electrode film and the back electrode film. The thickness of the substrate is 70 μm to 100 μm, the front electrode film is an upper film and a lower film, the thickness of the upper electrode film is 10 μm to 25 μm, and the thickness of the lower electrode film is 7 μm. A chip-type resistor for mounting on a substrate, characterized in that:
[0015]
According to the chip-type resistor for incorporating a substrate according to the invention, not only the substrate but also the upper electrode film and the lower electrode film are made as thin as possible, so that the total thickness is more than 80 μm to 132 μm. For a built-in thin circuit board that can be embedded in a laminated circuit board (of course, it can also be mounted under a large chip component with surface mounting or bump connection electrodes as before) A chip type resistor can be realized. Further, since the end face electrode is eliminated in the chip type resistor of the present invention, the chip type resistor built in the circuit board and the electrode land on the board are built in via layers and in the laminated circuit board. The electrode lands can also be connected directly to the electrode lands by the conductive adhesive at the upper and lower positions (they need not be bonded at the end face <side face> position), thereby contributing to higher density. Furthermore, since the back electrode film is also eliminated, it has a configuration that can be adhered on the flat surface of the back surface of the substrate when mounting the chip type resistor. Even so, there is an advantage that the efficiency of mounting on a circuit board can be improved and the manufacturing process of the chip resistor itself can be simplified. Further, according to the present invention, since the back electrode film and the end face electrode film are unnecessary, the solder fillet as seen in the conventional chip type resistor is not formed, and the substantial area is substantially within the projected area of the insulating substrate. The occupied area can be reduced and the density can be increased.
[0016]
Another feature of the present invention is the chip-type resistor for incorporating a substrate according to claim 1, wherein a precoat film for preventing formation of an oxide film is formed on the pair of front electrode upper layer films.
[0017]
According to the above invention, by forming the pre-coat film, it is possible to prevent the oxidation of the upper layer film of the front electrode, and the chip-type resistor alone has excellent long-term storage properties and good connection when built-in.
[0018]
Another gist of the present invention is that the hard insulating substrate of 70 μm to 100 μm is made of Al 2 O 3 3. The chip-type resistor for incorporating a substrate according to claim 1, wherein the chip-type resistor is formed of any one of a system and a Si system.
[0019]
In the above invention, the thickness of Al of 70 μm to 100 μm as an unprecedented thickness is 2 O 3 By using Al-based or Si-based substrates, Al 2 O 3 By using a hard substrate as a Si-based or Si-based substrate, not only can the total thickness of the chip-type resistor be suppressed, but also a thin chip-type resistor with mechanical strength when mounted on a circuit board Was realized.
[0020]
Still another gist of the present invention is to form the lower layer of the front electrode using an Ag-based, Ag-Pd-based or Au-based metal glaze paste or an Ag-based or Au-based metal organic paste, 4. The chip-type resistor according to claim 1, wherein the film is a copper plating film.
[0021]
In the present invention, since the thickness of the front electrode upper layer film is adjusted to 10 μm to 25 μm, the damage to the front electrode upper layer film that occurs when forming a via hole with a laser or a drill is minimized. .
[0022]
Still another aspect of the present invention is the chip-type resistor for incorporating a substrate according to claim 4, wherein the surface electrode lower layer film is a thin film formed by a PVD method.
[0023]
Further, in the present invention, the upper electrode film of the front electrode is made of a copper plating film, and a highly reliable Ag-based, Ag-Pd-based or Au-based metal glaze paste, Ag-based or Au-based metal organic material, or By making the surface electrode lower layer film having a thickness of 7 μm or less from any of the thin films formed by the PVD method, the electrical connection of the chip-type resistor described below was facilitated. By forming these surface electrodes with metal glaze paste, metal organic paste, or thin film by PVD method, the versatility of electrode formation of the chip-type resistor in the fitless type is improved, and the surface electrode upper layer film is formed on the circuit board. By using the same material as the electrode lands, the reliability of the connection with the via hole was improved.
[0024]
Further, still another gist of the present invention is the substrate according to any one of claims 1 to 5, wherein a surface of the front electrode upper layer film is formed to be approximately the same as or slightly higher than an upper surface of the protective film. Built-in chip type resistor.
[0025]
With the above configuration of the present invention, the mounting stability of the chip-type resistor when mounting on the electrode land built in the circuit board is increased, and the chip-type resistor is electrically connected to the front electrode. Reliability can be ensured.
[0026]
7. The chip according to claim 1, further comprising a nickel film having a thickness of at least 2 [mu] m between the lower electrode film and the upper electrode film. In the form resistor.
[0027]
By providing a nickel film of at least 2 μm or more, the magnetization of the lower electrode film and the upper electrode film is improved, and a small, thin, small-weight chip-type resistor in the chip resistor manufacturing process is taped. In the processing process, the tape can be ejected from the cavity due to the slight external vibration of the tape while it is stored in the tape cavity and the cover tape is adhered, and the storage position in the cavity can be stabilized, while the user can In the same way as above, when the suction is carried out from the inside of the cavity with the suction nozzle of the mounting machine after removing the cover tape from the small, thin, small weight chip-type resistor stored in the Can be adsorbed in a state where
This means that the chip-type resistor is sucked from inside the cavity by the suction nozzle of the mounting machine while it is housed in the cavity in the manufacturing process and the cover tape is adhered, and after the cover tape is peeled off at the time of mounting by the customer. In this case, this is achieved in accordance with the installation of the magnet on the lower surface of the tape during this time.
[0028]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, preferred embodiments of a chip-type resistor for mounting a substrate according to the present invention will be described with reference to the drawings.
[0029]
Embodiment 1
FIG. 1 is a cross-sectional view of a chip-type resistor for incorporation into a substrate using a Si-based substrate 1 and having a thin film for a lower layer of a front electrode and a resistance film. In this configuration, an oxide film 9 is formed on the entire upper surface of the Si-based substrate 1, a resistive film 4 is formed on the entire surface thereof, and the opposite surface electrode lower layer films 2, 3 and the upper surface electrode film are formed thereon. Is formed on the entire surface, a part of the surface electrode lower layer films 2 and 3 and the upper layer films 6 and 7 are removed by etching, arranged on both sides of the substrate, and further, after the resistance film 4 is trimmed, the resistance film is coated. A protective film 5 is formed. Reference numeral 8 denotes a rust-preventive treatment layer plated on the surface electrode upper layer film.
[0030]
FIG. 2 is a flow chart of the manufacturing process as viewed from above in FIG. Although FIG. 2 is a top view of one chip resistor, in actual manufacturing, an electrode film, a resistive film, a resistive film, a plurality of chip resistors are formed on one insulating substrate. It is manufactured by forming a protective film or the like and then cutting it individually.
First, a Si-based substrate is selected as a hard substrate. This thickness is required to be built into the circuit board (also used for surface mounting), for example, due to the bending stress of the circuit board and the build-up accompanying multi-layering on the circuit board. Alternatively, a prepreg having heat resistance, moderate softness, and elasticity is selected. For this purpose, before the individual division as described later, the back surface of the Si-based substrate is adjusted by cutting and polishing called a background so as to have a required thickness (FIG. 2A). When such a Si-based substrate is used, the surface on which the resistor and the electrode are to be formed is made of SiO.sub. 2 Is formed (FIG. 2B).
[0031]
Next, a thin resistive film is formed on the surface of the substrate 1 using the Si-based substrate by a PVD method. As the resistive film, a metal film of Ni-Cr type, Ta type, Ta-N type, Ta-Si type or the like can be selected and used according to a desired resistance value (FIG. 2 (c)). In trimming a laser or the like for adjusting the resistance value, a lower protective film (not shown) is formed on the upper surface of the resistive film 4 by a PVD method and patterned so as to be formed in a predetermined range. Sometimes. The lower protective film material is Al 2 O 3 , SiO 2 , SiN or the like can be used.
[0032]
Next, the electrode material metal to be the surface electrode lower layer films 2 and 3 is formed by sputtering over the entire surface of the resistance film 4 by the PVD method. As the electrode material metal, Al-based, Cu-based, Ni-based, Ag-based, Au-based, or the like can be used (FIG. 2 (d)).
[0033]
Here, when a magnetic reaction film is provided in parallel with the present chip-type resistor, a Ni plating film may be formed on the entire surface of the front electrode lower layer films 2 and 3 (FIG. 2E).
Then, a copper plating film to be the upper electrode films 6 and 7 is formed on the lower electrode films 2 and 3 to a required thickness (FIG. 2F).
Then, a mask is formed on the front electrode upper layers 6 and 7 with a resist film or the like, and the electrode material is etched into a desired shape to form the front electrode lower layers 2 and 3 and the front electrode upper layers 6 and 7 ( (FIG. 2 (g)).
Similarly, the resistive film 4 is patterned so as to have a desired shape, that is, a notch X of a horizontal I-shape in the figure, to form a resistive film 4 (FIG. 2H). It is necessary to use an etchant that does not etch the resistive film material as an etchant for patterning the electrode materials for the front electrode lower layer films 2 and 3 and the front electrode upper layer films 6 and 7.
[0034]
Subsequently, while forming the resistive film at both ends of the resistive film 4 and forming a trimming groove of a required shape, the resistive film 4 is cut and cut so that the resistance value becomes a desired value (FIG. 2 (l)).
Then, a paste made of, for example, an epoxy resin is applied to the surface by printing or the like (y in FIG. 2) and cured to form a protective film (FIG. 2 (n)).
The protective film 5 is a protective film that fills the trimming groove and covers the resistance film 4.
Further, a water-soluble copper discoloration inhibitor is applied onto the front electrode upper layer films 6 and 7 to form a precoat film for preventing copper oxidation due to long-term storage (not shown).
[0035]
Although not shown in FIGS. 1 and 2, an insulating film is formed by applying and curing an insulating resin or the like on the back surface of the substrate 1. This insulating film may be used as the substrate 1 for the purpose of reinforcing the strength.
[0036]
Here, when the chip-type resistor of the present invention is built into a circuit board (surface mounting), the front electrode upper layer films 6 and 7 are used for connection by face-down mounting to electrode lands or connection by formation of via holes. The thickness is adjusted so that the uppermost surface of the upper layer film of the front electrode is equal to or slightly higher than the uppermost surface of the protective film in order to secure connection reliability.
[0037]
According to the above-described process, the group of substrates is divided vertically and horizontally into individual chip-type resistors. This is performed by scribing or dicing by dicing or laser.
[0038]
Embodiment 2
Next, another embodiment 2 of the present invention will be described with reference to the accompanying drawings.
FIG. 3 shows that the substrate 11 2 O 3 FIG. 4 is a cross-sectional view of a thick film resistor and an electrode using a system. This configuration is similar to Al 2 O 3 In order to use a system-based substrate, lower surface films 12 and 13 are formed on both ends of the insulating substrate 1 without forming an oxide film as in the case of the Si-based substrate described above, and a part of each electrode is erected. The protective film 15 is formed by bridging the resistive film and trimming the resistive film over the resistive film and a part of the surface electrode lower layer films 12 and 13 to form the surface electrode upper layer films 16 and 17. If necessary, a precoat film 18 (a water-soluble copper discoloration preventing agent is applied) is formed on the front electrode upper layer films 16 and 17.
[0039]
FIG. 4 is a flow conceptual diagram in the case of forming using a thick film resistor and a material for an electrode. In this case as well, a large number of insulating substrates are formed at the same time, and are manufactured by dividing into individual chip-type resistors.
[0040]
First, the required thickness of Al 2 O 3 By using a system substrate 11 (FIG. 4 (a)), an electrode material paste obtained by mixing a metal powder with a glass paste or a resin paste is applied in a predetermined shape by printing or the like, and is baked and cured to obtain a thick material. The lower electrode electrode films 12 and 13 are formed (FIG. 4B). Depending on the metal powder to be mixed, a glaze paste such as an Ag-based, Ag-Pd-based, or Au-based electrode, or a metal organic paste such as an Ag-based or Au-based electrode can be used as the electrode material paste.
[0041]
Next, a resistive material in the form of a paste is applied in a predetermined shape by printing or the like so as to overlap a part of the front electrode lower layer films 12 and 13, respectively, and is fired and cured to form the thick resistive film 4 (FIG. 4). (C)). As the paste-like resistance material, as in the case of the above-described electrode material, Ru as a resistance material is used. x O y , Ag-Pd-based powder or the like mixed with glass or resin to form a paste.
[0042]
Subsequently, a glass paste or a resin paste containing Pb glass or the like is applied on the surface of the resistive film 14 by printing or the like, and is baked and cured to form a first protective film (not shown). As in the previous embodiment, this step may be omitted.
Thereafter, the resistance value is adjusted by laser trimming. Further, a glass-based or resin-based paste is applied to the surface and cured to form the second protective film 15 (FIG. 4D).
Then, it is divided into primary and secondary by laser scriber or dicing to make individual chip type resistors.
[0043]
Next, when a magnetic reaction film is provided in parallel with the present chip-type resistor, a Ni plating film can be formed on the lower surface film of the front electrode on both sides (FIG. 4 (F)).
Further, a copper plating film to be the upper electrode films 16 and 17 is formed to a required thickness. This is because the upper electrode layer films 16 and 17 formed on the lower electrode film layers 12 and 13 as described above are connected to the electrode lands when the chip-type resistor of the present invention is built into the circuit board (or surface-mounted). Also, we are aware of the connection by face-down mounting or the connection by via hole formation, and in order to secure the reliability of the connection, the uppermost surface of the upper layer film of the front electrode is equal to or slightly higher than the uppermost surface of the protective film. Adjust to be higher. Then, a water-soluble copper discoloration inhibitor is applied to the front electrode upper layer films 16 and 17 to form a precoat film for preventing copper oxidation accompanying long-term storage.
[0044]
Note that, except that the protective film 5 of the first embodiment is formed with a thick film, all are formed by a thin film process, whereas in the second embodiment, all of the thick film resistor and the like are formed by a thick film. The thin film resistor is formed by forming a metal film by a PVD method and patterning, whereas the thick film resistor is formed by applying a paste-like material using glass or resin by printing or the like and baking it. Therefore, the manufacturing process is slightly different.
[0045]
Also in the second embodiment, the manufacturing process of the chip-type resistor described in the first embodiment is performed by forming a nickel film of at least 2 μm having magnetism between the lower electrode film and the upper electrode film by plating. In the taping process, a small, thin and small self-weight chip-type resistor is stored in the tape cavity and the tape pops out of the cavity due to the slight external vibration of the tape while the cover tape is adhered. In addition to stabilizing the storage posture of the chip, the small, thin and light weight chip-type resistor that has been stored in the cavity by taping processing at the time of mounting by the customer peels off the cover tape and then attracts the mounting machine Similarly, when sucking from inside the cavity with the nozzle, it can also be sucked while maintaining a stable posture. During the storage of the cover tape in the cavity in the production process of the arrester and when the cover tape is adhered, and when the customer removes the cover tape at the time of mounting and then sucks from inside the cavity with the suction nozzle of the mounting machine, during this time This is achieved in response to mounting a magnet on the underside of the tape. "
[0046]
FIG. 5 is a cross-sectional view of a circuit board in which the chip-type resistor of the present invention is built in a circuit board and is multi-layered by build-up or prepreg. That is, the chip-type resistor for incorporation into a substrate of the present invention is mounted face-up or face-down at a desired position on the land of the circuit conductor pattern on the front and back surfaces of the base substrate. In the case of face-up mounting, a circuit conductor pattern is fixed to the base substrate with, for example, an adhesive, and is directly formed on the surface electrode film of the chip-type resistor, on the build-up layer, or on the prepreg layer as described above. And an example of connection via via holes.
In the case of face-down mounting, it can be connected not only to the base substrate but also to the outermost surface of the circuit board using solder paste, bump bonding, or a conductive adhesive. In addition, since the chip-type resistor of the present invention has an advantage of having a thin total thickness, it can be mounted under a large surface mount component.
[0047]
【The invention's effect】
The chip-type resistor for incorporating a substrate according to the present invention has a thickness of the substrate of 70 μm to 100 μm, a thickness of the upper layer of the front electrode of 10 μm to 25 μm, and a thickness of the lower layer of the front electrode of 7 μm or less. Since the total thickness of the chip-type resistor is more than 80 μm to 132 μm, any rectangular, small and thin chip-type resistor having a high degree of freedom in electrical connection with the circuit board when incorporated in the circuit board. Is obtained.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing an embodiment of a chip-type resistor for incorporating a substrate according to the present invention.
FIG. 2 is a flowchart showing a method of manufacturing the chip resistor of FIG. 1;
FIG. 3 is a cross-sectional view showing another embodiment as a chip-type resistor for incorporating a substrate other than that of FIG. 1;
FIG. 4 is a flowchart showing a manufacturing process of the chip resistor of FIG. 3;
FIG. 5 is a partial cross-sectional view showing the incorporation of the chip-type resistor of FIGS. 1 and 3 into a multilayer substrate.
FIG. 6 is a cross-sectional view of a conventional chip-type resistor.
FIG. 7 is a view showing a conventional use mode in which FIG. 6 is soldered to a circuit board.
[Explanation of symbols]
1,11 substrate
2,3,12,13 Surface electrode lower layer film
4,14 resistive film
5,15 protective film
6,7,16,17 Top electrode upper layer film

Claims (7)

硬質の基板と、前記基板の片面に形成される一対の表電極膜と、前記一対の表電極膜と電気的に接続して形成される抵抗膜と、前記表電極膜の一部と前記抵抗膜を覆うように形成される保護膜とを備え、しかも端面電極膜および裏電極膜を排除したチップ形抵抗器であって、
前記基板の厚さを70μm〜100μmとし、前記表電極膜を上層膜と下層膜にして、該表電極上層膜の厚さを10μm〜25μmにするとともに、表電極下層膜の厚さを7μm以下としたことを特徴とする基板内蔵用チップ形抵抗器。
A hard substrate, a pair of front electrode films formed on one surface of the substrate, a resistance film formed by being electrically connected to the pair of front electrode films, a part of the front electrode film and the resistance A chip-type resistor comprising a protective film formed to cover the film, and excluding the end face electrode film and the back electrode film,
The thickness of the substrate is 70 μm to 100 μm, the front electrode film is an upper film and a lower film, and the thickness of the upper electrode film is 10 μm to 25 μm, and the thickness of the lower electrode film is 7 μm or less. A chip-type resistor for incorporation into a substrate.
前記一対の表電極上層膜上にプリコート膜を形成したことを特徴とする請求項1に記載の基板内蔵用チップ形抵抗器。2. The chip-type resistor according to claim 1, wherein a precoat film is formed on the pair of front electrode upper layer films. 前記70μm〜100μmの硬質基板が、Al系もしくはSi系のいずれかで形成されている請求項1又は2に記載の基板内蔵用チップ形抵抗器。3. The chip-type resistor according to claim 1, wherein the hard substrate having a thickness of 70 μm to 100 μm is formed of one of Al 2 O 3 and Si. 前記表電極下層膜をAg系,Ag−Pd系またはAu系いずれかのメタルグレーズペースト、もしくはAg系又はAu系の金属有機物のペーストを用いて形成するとともに、前記表電極上層膜を銅のめっき膜にしたことを特徴とする請求項1乃至3のいずれかに記載の基板内蔵用チップ形抵抗器。The surface electrode lower layer film is formed using an Ag-based, Ag-Pd-based or Au-based metal glaze paste, or an Ag-based or Au-based metal organic paste, and the surface electrode upper-layer film is plated with copper. The chip-type resistor for incorporating a substrate according to any one of claims 1 to 3, wherein the resistor is formed as a film. 前記表電極下層膜がPVD法で形成した薄膜としたことを特徴とする請求項4に記載の基板内蔵用チップ形抵抗器。5. The chip-type resistor according to claim 4, wherein the surface electrode lower layer film is a thin film formed by a PVD method. 前記表電極上層膜の面を、上記保護膜の上面と略同程、もしくはやや高めに形成してなる請求項1〜5のいずれかに記載の基板内蔵用チップ形抵抗器。6. The chip-type resistor according to any one of claims 1 to 5, wherein a surface of the upper layer film of the front electrode is formed to be substantially the same as or slightly higher than an upper surface of the protective film. 前記表電極下層膜と表電極上層膜との間に少なくとも2μm以上のニッケル膜を備えたことを特徴する請求項1乃至6に記載の基板内蔵用チップ形抵抗器。The chip-type resistor according to claim 1, further comprising a nickel film having a thickness of at least 2 μm between the lower electrode film and the upper electrode film.
JP2002305636A 2002-10-21 2002-10-21 Chip type resistor built in substrate Pending JP2004140285A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002305636A JP2004140285A (en) 2002-10-21 2002-10-21 Chip type resistor built in substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002305636A JP2004140285A (en) 2002-10-21 2002-10-21 Chip type resistor built in substrate

Publications (1)

Publication Number Publication Date
JP2004140285A true JP2004140285A (en) 2004-05-13

Family

ID=32452683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002305636A Pending JP2004140285A (en) 2002-10-21 2002-10-21 Chip type resistor built in substrate

Country Status (1)

Country Link
JP (1) JP2004140285A (en)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007194399A (en) * 2006-01-19 2007-08-02 Matsushita Electric Ind Co Ltd Chip resistor and its manufacturing method
JP2009088368A (en) * 2007-10-02 2009-04-23 Kamaya Denki Kk Method of manufacturing low-resistance chip resistor
JP2011222757A (en) * 2010-04-09 2011-11-04 Koa Corp Chip resistor and method for manufacturing the same
WO2013099688A1 (en) * 2011-12-28 2013-07-04 ローム株式会社 Chip resistor and manufacturing method thereof
JP2015095626A (en) * 2013-11-14 2015-05-18 三菱マテリアル株式会社 Resistor and method of manufacturing resistor
JP2015095625A (en) * 2013-11-14 2015-05-18 三菱マテリアル株式会社 Resistor and method of manufacturing resistor
WO2017130876A1 (en) * 2016-01-27 2017-08-03 Koa株式会社 Chip resistor and method for producing same
US10527501B2 (en) 2015-09-16 2020-01-07 Semitec Corporation Resistor and temperature sensor
JP2020047910A (en) * 2018-09-17 2020-03-26 サムソン エレクトロ−メカニックス カンパニーリミテッド. Electronic component and manufacturing method thereof
CN116995066A (en) * 2023-06-30 2023-11-03 宁波鼎声微电子科技有限公司 IGBT monocrystalline silicon gate resistor and manufacturing method thereof

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007194399A (en) * 2006-01-19 2007-08-02 Matsushita Electric Ind Co Ltd Chip resistor and its manufacturing method
JP2009088368A (en) * 2007-10-02 2009-04-23 Kamaya Denki Kk Method of manufacturing low-resistance chip resistor
JP2011222757A (en) * 2010-04-09 2011-11-04 Koa Corp Chip resistor and method for manufacturing the same
US10446302B2 (en) 2011-12-28 2019-10-15 Rohm Co., Ltd. Chip resistor and methods of producing the same
WO2013099688A1 (en) * 2011-12-28 2013-07-04 ローム株式会社 Chip resistor and manufacturing method thereof
JP2013201419A (en) * 2011-12-28 2013-10-03 Rohm Co Ltd Chip resistor and method of manufacturing the same
CN104025210A (en) * 2011-12-28 2014-09-03 罗姆股份有限公司 Chip resistor and manufacturing method thereof
US9530546B2 (en) 2011-12-28 2016-12-27 Rohm Co., Ltd. Chip resistor and method of producing the same
JP2015095626A (en) * 2013-11-14 2015-05-18 三菱マテリアル株式会社 Resistor and method of manufacturing resistor
JP2015095625A (en) * 2013-11-14 2015-05-18 三菱マテリアル株式会社 Resistor and method of manufacturing resistor
US10527501B2 (en) 2015-09-16 2020-01-07 Semitec Corporation Resistor and temperature sensor
JP2017135234A (en) * 2016-01-27 2017-08-03 Koa株式会社 Chip resistor and manufacturing method of the same
US10446295B2 (en) 2016-01-27 2019-10-15 Koa Corporation Chip resistor and method for producing the same
CN108701516A (en) * 2016-01-27 2018-10-23 Koa株式会社 Chip resistor and its manufacturing method
WO2017130876A1 (en) * 2016-01-27 2017-08-03 Koa株式会社 Chip resistor and method for producing same
CN108701516B (en) * 2016-01-27 2020-03-20 Koa株式会社 Chip resistor and method for manufacturing the same
DE112017000522B4 (en) 2016-01-27 2024-05-08 Koa Corporation Chip resistor and method for manufacturing the same
JP2020047910A (en) * 2018-09-17 2020-03-26 サムソン エレクトロ−メカニックス カンパニーリミテッド. Electronic component and manufacturing method thereof
US10861625B2 (en) 2018-09-17 2020-12-08 Samsung Electro-Mechanics Co Ltd Electronic component and manufacturing method thereof
CN116995066A (en) * 2023-06-30 2023-11-03 宁波鼎声微电子科技有限公司 IGBT monocrystalline silicon gate resistor and manufacturing method thereof

Similar Documents

Publication Publication Date Title
JP4722318B2 (en) Chip resistor
US20030116843A1 (en) Semiconductor device package and method of production and semiconductor device of same
JP4600688B2 (en) Electronic component manufacturing method and electronic component
JPS62216259A (en) Manufacture and structure of hybrid integrated circuit
WO2003034494A1 (en) Module component
JP2004056112A (en) Circuit component, unit packaged with circuit component, module containing circuit component, and method of manufacturing the same
JP2001267453A (en) Laminated ceramic electronic component, method of manufacturing the same, and electronic device
JP2004140285A (en) Chip type resistor built in substrate
JP2003188538A (en) Multilayer board and multilayer module
JP2001345205A (en) Method of forming thin-film resistor element in printed board, thin-film resistor element and thin-film capacitor element
JP4782354B2 (en) Chip resistor and manufacturing method thereof
JP2004079811A (en) Chip electronics component and its fabricating process
JP2946261B2 (en) Manufacturing method of laminated electronic components
JP6989292B2 (en) Substrate for mounting electronic devices, electronic devices and electronic modules
JP4015858B2 (en) A method of manufacturing a multilayer printed wiring board with a built-in chip resistor.
JP3913094B2 (en) Thick film multilayer wiring board
JPH06124850A (en) Laminated composite electronic component
JP2004111849A (en) Ceramic wiring board, component-mounted wiring board using it, and their manufacturing methods
JPH11345734A (en) Laminated ceramic capacitor
WO2022163598A1 (en) Electronic element mounting board
JP2000188475A (en) Manufacture of ceramic multilayer substrate
JP2001237363A (en) Circuit device and mounting substrate
JPH10173083A (en) Wiring board for mounting electronic component and its manufacturing method
JP2002026527A (en) Laminated wiring board and its manufacturing method
WO2022163599A1 (en) Substrate for electronic element mounting

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050704

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080307

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080318

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081007