JP2004029386A - Display panel and its manufacturing method - Google Patents

Display panel and its manufacturing method Download PDF

Info

Publication number
JP2004029386A
JP2004029386A JP2002185719A JP2002185719A JP2004029386A JP 2004029386 A JP2004029386 A JP 2004029386A JP 2002185719 A JP2002185719 A JP 2002185719A JP 2002185719 A JP2002185719 A JP 2002185719A JP 2004029386 A JP2004029386 A JP 2004029386A
Authority
JP
Japan
Prior art keywords
substrate
liquid crystal
electrode
display panel
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002185719A
Other languages
Japanese (ja)
Inventor
Mikihiro Noma
野間 幹弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2002185719A priority Critical patent/JP2004029386A/en
Publication of JP2004029386A publication Critical patent/JP2004029386A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display panel having uniform and narrow cell gaps. <P>SOLUTION: A liquid crystal panel is provided with a substrate 100 having an electrode 4, an opposing substrate 200 which is provided to oppose the substrate 100, insulating spacers 6 which are formed on the electrode 4 and include a zinc compound (ZnS, for example), and a liquid crystal layer 7 which is provided in the space between the substrates 100 and 200. Controllability of cell gaps is made superior because the spacers 6 are formed of a ZnS film whose patterning is easily conducted by hydrochloric acid. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、平面ディスプレイとして用いられる表示パネルおよびその製造方法に関する。
【0002】
【従来の技術】
携帯電話の発達、PDA(Personal Digital Assistance )や電子ブックと一般に呼ばれる携帯情報端末の発達に伴い、中型・小型の高速応答液晶パネルの需要が高まってきている。図6は、一般的な液晶パネルを模式的に示す断面図である。液晶パネルは、一対の基板1,16にて液晶層7を挟んで構成される。液晶層7の厚み、言い換えればセルギャップを一定に保つために、一対の基板1,16間に球状のプラスチックビーズ17が散布されている。
【0003】
【発明が解決しようとする課題】
一方、高速応答液晶パネルの実現のためには、1μm〜2μmのセルギャップを実現する必要がある。しかし、一般的なプラスチックビーズの粒径は、約3μm〜5μm程度であり、1μm〜2μmのプラスチックビーズは入手が困難である。入手できたとしても、その直径の分布が±0.2μm以上あるので、セルギャップの制御が困難である。
【0004】
球状のプラスチックビーズ17を散布する代わりに、レジストを基板上に塗布し、円柱状にパターニングして、円柱状スペーサを形成する技術もある。しかし、レジスト塗布の膜厚分布が±0.2μm程度はあるので、この方法も2μm以下のセルギャップ制御が困難となる。
【0005】
本発明は、均一な狭セルギャップを有する表示パネルの提供を目的とする。
【0006】
【課題を解決するための手段】
本発明の表示パネルは、電極を有する基板と、前記基板に対向する対向基板と、前記電極上に形成された、亜鉛化合物を含む絶縁性スペーサと、前記基板と前記対向基板との間隙に介在する表示媒体層とを有する。亜鉛化合物を含む絶縁性スペーサは、蒸着成膜によって形成することができるので、膜厚制御性が非常に良く、液晶パネルの精密なセル厚制御が実現できる。また、後述するように、蒸着成膜された亜鉛化合物の膜は、エッチング時の利点がある。ここで、「表示媒体層」とは、互いに対向する電極間の電位差により光透過率が変調される層、または互いに対向する電極間を流れる電流により自発光する層である。表示媒体層は、例えば液晶層、無機または有機エレクトロルミネッセンス(EL)層、発光ガス層、電気泳動層、エレクトロクロミック層などである。
【0007】
前記亜鉛化合物は、硫化亜鉛であることが好ましい。硫化亜鉛は、絶縁破壊電圧1MV/cmもの絶縁性を有しているので、両基板間の電気的な絶縁性は維持され、リークの問題が起こることもない。
【0008】
前記絶縁性スペーサは、前記電極との間に酸化亜鉛からなる層を有することが好ましい。前記電極がインジウム錫酸化物(以下、ITOという。)などの酸化物からなる場合には、異種元素の硫化物と酸化物との密着性はそれほど良くない。ITOなどの酸化物の電極と、ZnSなどの亜鉛化合物の膜との間に、ZnO膜を形成することにより、絶縁性およびエッチングの容易性を保ったまま、前記電極と亜鉛化合物膜との密着性をより向上させることができる。
【0009】
前記絶縁性スペーサは、蓄積容量の領域内に形成されていることが好ましい。透過型の液晶パネルの場合、蓄積容量の領域は、遮光領域となるので、前記絶縁性スペーサの形成による開口率の低下を抑えることができる。また、蓄積容量の領域は、スペーサを形成するのに適当な程度の面積を有しており、また平面性が保たれているので、スペーサの形成に適している。
【0010】
本発明の表示パネルを製造する方法は、前記電極上に、亜鉛化合物を含む絶縁性膜を形成する工程と、前記絶縁性膜上に、所望のパターンを有するレジストを形成する工程と、塩酸または塩酸を主成分とするエッチング液にてエッチングする工程とを含む。
【0011】
【発明の実施の形態】
以下、図面を参照しながら本発明による実施形態を説明する。以下の実施形態では、液晶パネルを例に説明するが、本発明の表示パネルは、有機ELパネル、無機ELパネル、プラズマディスプレイパネル(PDP)、真空蛍光表示(VFD)パネル、電子ペーパーなどの各種表示パネルにも適用可能である。
【0012】
また、液晶パネルとして、TFT(Thin Film Transistor)駆動される透過型の液晶パネルについて説明するが、本発明の表示パネルは、これに限定されない。TFT以外のアクティブ素子を用いた表示パネル、例えばFET(Field Effect Transistor)などの他の3端子素子、MIM(Metal Insulator Metal) やTFD(薄膜ダイオード)などの2端子素子を用いた表示パネルにも適用することができる。アクティブ駆動型の表示パネルだけでなく、パッシブ(マルチプレックス)駆動型のSTN(Super Twisted Nematic )表示パネルにも適用することができる。さらに、透過型だけでなく、反射型や反射透過両用型表示パネルでも可能である。
【0013】
(実施形態1)
図1は、実施形態1の液晶パネルを模式的に示す断面図であり、図2は、平面図である。本実施形態の液晶パネルは、カラーフィルタ(以下、CFという。)が形成されたCF基板100と、CF基板100に対向するTFT基板(対向基板)200と、CF基板100およびTFT基板200の間隙に介在するTN(Twisted Nematic )液晶層7を有する。
【0014】
TFT基板200は、ガラス基板16上に、シリコン(Si)層15、第1絶縁層14、ゲートバスライン25、蓄積容量線(Csライン)13、第2絶縁層12、ソースバスライン11、第3絶縁層10、ITOからなる画素電極9およびポリイミド膜8が形成されることによって、構成されている。なお、ガラス基板16に代えて、プラスチック基板などの他の絶縁性基板を用いても良い。
【0015】
詳細には、ガラス基板16上に、互いに略平行な複数のゲートバスライン25が列方向にそれぞれ延びている。複数のゲートバスライン25に対して略直交する方向、すなわち行方向に、互いに略平行な複数のソースバスライン11が、第2絶縁層12を介して複数のゲートバスライン25と交差して、延びている。複数のゲートバスライン25と、複数のソースバスライン11との各交差部近傍には、コプラナー型のTFT素子24が形成されている。TFT素子24は、シリコン層15と、ゲートバスライン25から行方向に延びるゲート電極と、第1絶縁層14を貫通するコンタクトホール21を介して、ソースバスライン11とシリコン層15とを接続するソース電極と、ドレイン電極とを有する。複数のゲートバスライン25と複数のソースバスライン11とにより囲まれた領域には、複数の画素電極9がマトリクス状に配置されている。画素電極9は、第1絶縁層14および第2絶縁層12を貫通するコンタクトホール22を介して、TFT素子24のドレイン電極に接続されている。
【0016】
シリコン層15上には、第1絶縁層14を介して、蓄積容量線13が形成されており、蓄積容量線(Csライン)13と画素電極9との間に蓄積容量(ストレージキャパシタ)23が形成される。蓄積容量線13は、通常、ゲートバスライン25と同じ膜から形成される。ゲートバスライン25や蓄積容量線13の材料としては、Ta(タンタル)などの金属が用いられるので、蓄積容量13の領域は、遮光領域となる。画素電極9上にはポリイミド膜8が形成され、ポリイミド膜8には、液晶分子を配向制御するために、ラビング処理が施されている。
【0017】
CF基板100は、ガラス基板1上に、CF3、ITO膜4、絶縁性スペーサ6およびポリイミド膜5が形成されることによって、構成されている。なお、ガラス基板16に代えて、プラスチック基板などの他の絶縁性基板を用いても良い。
【0018】
詳細には、ゲートバスライン25、ソースバスライン11およびTFT素子24に重畳する、ガラス基板1上の領域に、ブラックマトリクス4が形成されている。また、赤、緑、青の各CF3a,3b,3cがストライプ状に形成され、CF3上の全面に、透明なITO膜(ITO電極)4が形成されている。ITO電極4上には、円柱状の絶縁性スペーサ6が形成されている。絶縁性スペーサ6は、画素毎に形成された蓄積容量9の領域内に形成されている。厳密にいえば、絶縁性スペーサ6は、蓄積容量9に重畳する、ITO電極4上の領域内に形成されている。さらにITO電極4上にはポリイミド膜5が形成され、ポリイミド膜8には、液晶分子を配向制御するために、ラビング処理が施されている。
【0019】
本実施形態では、絶縁性スペーサ6が蓄積容量9の領域内に形成されているが、絶縁性スペーサ6は、平面性が保たれている領域でさえあれば、基本的にはどの領域に配置しても良い。但し、光学特性の関係上、画素の有効駆動領域に配置するのは好ましくない。透過型液晶パネルの場合、蓄積容量13の領域が遮光領域となるので、本実施形態のように、蓄積容量13の領域内に絶縁性スペーサ6を形成することによって、開口率の低下を抑えることができる。また、蓄積容量の領域は、スペーサ6を形成するのに適当な程度の面積を有しており、また平面性が保たれているので、スペーサ6の形成に適している。スペーサ6は、画素面積にもよるが、各画素に一個づつ、直径10μm〜20μm程度に設定するのが望ましい。各画素の蓄積容量領域内にスペーサ6を設置することにより、さらに安定したセル厚分布を有する狭セルギャップの液晶パネルを得ることができる。
【0020】
なお、本明細書においては、赤、緑、青の3つの画素が1つの絵素を構成することとする。本実施形態では、画素電極9とこれに対向するITO電極(共通電極)4とが画素を規定する。単純マトリクス型液晶パネルにおいては、ストライプ状に設けられる列電極と列電極と直交するように設けられる行電極とが互いに交差するそれぞれの領域が画素を規定する。厳密には、表示すべき状態に応じて電圧が印加される領域のうち、ブラックマトリクス2の開口部に対応する領域が画素に対応することになる。
【0021】
絶縁性スペーサ6は、硫化亜鉛、酸化亜鉛などの亜鉛化合物を含む。亜鉛化合物を含む絶縁性スペーサ6は、蒸着成膜によって形成することができるので、膜厚制御性が非常に良く、液晶パネルの精密なセル厚制御が実現できる。絶縁性スペーサ6は、ポリイミド膜8を介して画素電極9と物理的に接触している。しかし、例えば硫化亜鉛からなる絶縁性スペーサ6の場合、絶縁性スペーサ6は、十分大きな絶縁破壊電圧(1MV/cm)を有するので、電気的には絶縁されており、リーク問題が起こることはない。例えば、厚さ1μmのZnS薄膜スペーサ6では100V、2μmで200Vの耐圧特性がある。液晶パネル中に用いられるTFTやTFDの印加電圧は、10V〜30Vくらいであるので、ZnS薄膜スペーサ6の耐圧特性は十分である。
【0022】
次に、本実施形態の液晶パネルの製造方法について説明する。TFT基板16は、フォトリソ法によりゲートバスライン25、蓄積容量線13、ソースバスライン11、TFT素子24および画素電極9等を形成し、印刷法によりポリイミド膜8を形成し、ラビング処理を行うことにより作製することができる。
【0023】
図3を参照しながら、CF基板100の製造工程について説明する。まず、印刷法などにより、ガラス基板1上にCF3を形成し、CF3上にITO電極4をマスク蒸着により成膜する(図3(a)参照)。ITO電極4上にZnS膜31を蒸着する(図3(b)参照)。ZnS膜31は、電子ビーム蒸着により基板温度約200℃にて成膜形成される。ZnS膜31は、1μm以上2μm以下程度の膜厚とする。その後、所望のパターン、一般には円状パターンを有するフォトレジスト32を形成する(図3(c)参照)。塩酸または塩酸を主成分とするエッチング液にて、露出したZnS膜31をエッチングする(図3(d)参照)。剥離液にてフォトレジスト32を剥離して、円柱状の絶縁性スペーサ6を得る(図3(e)参照)。
【0024】
エッチングに使用する塩酸は、37%程度のものが使用される。塩酸を主成分とするエッチング液は、37%程度の塩酸を水で希釈したものであり、他に酢酸等を含有しても良い。厚さ1μmのZnS薄膜31の場合、塩酸:水=1:1の希釈エッチング液にて120秒程度でエッチングできる。
【0025】
本発明と同様に、薄膜からスペーサを作製する技術が、例えば特開平2−234120号公報や特開平8−248428号公報に開示されている。これらの公報に開示の方法では、真空蒸着やスパッタを用いて成膜するので、±0.05μm未満の精度でスペーサの高さを決定でき、セルギャップを正確に制御することができる。薄膜としてはSiO2 膜やSiNx 膜が使用され、エッチングにはフッ酸等のエッチング液が用いられる。
【0026】
しかし、フッ酸はガラスを溶解するので、ガラス基板上にSiO2 膜等を成膜し、エッチングする際に、ガラス基板がダメージを受ける。また、ITOもフッ酸に溶解するので、ITO電極上にSiO2 膜等を成膜し、エッチングした場合にも、ITO電極がダメージを受ける。したがって、スペーサの形成位置を制限しなければならず、あるいはガラス基板やITO電極に保護膜を形成するなどの何らかの対策が必要となる。
【0027】
本実施形態では、ガラスやITOを殆ど溶解しない塩酸をエッチングに用いているので、ガラス基板1やITO電極4が塩酸にてほとんどエッチングされない。したがって、ガラス基板1やITO電極4にダメージはなく、またそれゆえに絶縁性スペーサ6の設置位置も自由に設定できる。
【0028】
CF基板100とTFT基板200とに、それぞれポリイミド樹脂を塗布してポリイミド膜5,8を形成した後、ラビング処理を行う。一方の基板上の周辺にシール材をスクリーン印刷し、シール材を介して一対の基板1,16を貼り合わせる。なお、本発明では、プラスチックビーズの散布は不要である。その後、貼り合わされた基板を分断し、シール材の開口部から液晶材料を注入し、開口部の封止工程を経て、液晶パネルを得る。
【0029】
(実施形態2)
図4は、実施形態2の液晶パネルを模式的に示す断面図である。以下の図面においては、実施形態1の液晶パネルの構成要素と実質的に同じ機能を有する構成要素を同じ参照符号で示し、その説明を省略する。
【0030】
本実施形態の液晶パネルは、絶縁性スペーサ6がZnS薄膜31とZnO膜33との積層膜から形成されている点で、絶縁性スペーサ6がZnS薄膜31から形成されている実施形態1の液晶パネルと異なる。絶縁性スペーサ6の高さや直径によっては、ITO電極4とZnS膜31との密着性が問題となることがある。その場合、ITO電極4とZnS膜31との間に、密着層としてZnO膜33を30nm〜300nm程度形成し、密着性を向上させることも可能である。
【0031】
図5を参照しながら、本実施形態におけるCF基板100の製造工程について説明する。まず、実施形態1と同様にして、ガラス基板1上にCF3を形成し、CF3上にITO電極4を成膜する(図5(a)参照)。ITO電極4上にZnO膜33およびZnS膜31を順次蒸着する(図5(b)参照)。ZnO膜33は、電子ビーム蒸着により基板温度約150℃にて成膜形成され、ZnS膜31は、電子ビーム蒸着により基板温度約200℃にて成膜形成される。その後、実施形態1と同様に、円状パターンを有するフォトレジスト32を形成し(図5(c)参照)、塩酸または塩酸を主成分とするエッチング液にて、露出したZnS膜31およびZnO膜33をエッチングする(図5(d)参照)。ZnO膜34も塩酸を主成分とするエッチャントに対して可溶であり、良好なエッチングが可能である。剥離液にてフォトレジスト32を剥離して、円柱状の絶縁性スペーサ6を得る(図5(e)参照)。本実施形態では、絶縁性スペーサ6は、ZnO層34およびZnS層35から構成される。
【0032】
(他の実施形態)
実施形態1および2では、絶縁性スペーサ6をCF基板100のITO電極4に形成しているが、絶縁性スペーサ6をTFT基板200の画素電極9に形成しても良い。また、実施形態1および2では、絶縁性スペーサ6の形状は円柱状であるが、これに限定されない。基板面と平行な平面で切断したスペーサ6の断面形状は、円形の他に、四角形、三角形、多角形などでも良い。また、基板面と垂直な平面で切断したスペーサ6の断面形状は、四角形の他に、テーパー形状を制御した台形状や逆台形状などでも良い。スペーサ6は、柱状でなく、壁状であっても良い。
【0033】
本発明の表示パネルは、1μm〜2μmの均一な狭セルギャップを実現することができるので、本発明を液晶パネルに適用した場合には、高速応答表示が可能となり、セル内の色味分布が改善される。したがって、本発明を適用した液晶パネルは、動画対応携帯電話や高速応答液晶テレビに好適に用いることができる。
【0034】
(実施例)
実施形態1の表示パネルを作製した。画素数320×RGB×240、画素外形45μm×135μmの画素を有する、対角2インチの透過型液晶パネルを作製した。全画素の蓄積容量23の領域内に位置するように、直径10μm、高さ1.2μmのZnS薄膜スペーサ6を設けた。スペーサ6の直径および高さならびにセルギャップの各平均値および各ばらつきのデータを表1に示す。10パネルについて各パネル面内で9ポイント測定した。なお、スペーサ高さよりもセルギャップの方が0.3μmだけ大きいのは、他の画素領域よりもセルギャップの小さい蓄積容量23の領域内にスペーサ6を配置しているからである。表1に示すように、1.5±0.08μmの均一な狭セルギャップを得ることができた。
【0035】
【表1】

Figure 2004029386
【0036】
【発明の効果】
本発明の表示パネルによれば、セル厚1μm〜2μm程度の均一な狭セルギャップを得ることができる。本発明の表示パネルの製造方法によれば、透明ITO電極やガラス基板を傷めることなく良好なエッチングが可能となり、絶縁性スペーサを設置位置の制限なく任意の位置に形成することができる。
【図面の簡単な説明】
【図1】実施形態1の液晶パネルを模式的に示す断面図である。
【図2】実施形態1の液晶パネルを模式的に示す平面図である。
【図3】実施形態1におけるCF基板100の製造工程を示す断面図である。
【図4】実施形態2の液晶パネルを模式的に示す断面図である。
【図5】実施形態2におけるCF基板100の製造工程を示す断面図である。
【図6】一般的な液晶パネルを模式的に示す断面図である。
【符号の説明】
1 ガラス基板
2 ブラックマトリクス
3 カラーフィルタ(CF)
4 ITO電極(共通電極)
5 ポリイミド膜
6 絶縁性スペーサ(ZnS薄膜スペーサ)
7 液晶層
8 ポリイミド膜
9 画素電極
10 第3絶縁層
11 ソースバスライン
12 第2絶縁層
13 Csライン
14 第1絶縁層
21 コンタクトホール
22  コンタクトホール
23  蓄積容量(Cs)
24  TFT素子
25 ゲートバスライン
31 ZnS膜
32 フォトレジスト
33 ZnO膜
34 ZnO層
35 ZnS層
100 CF基板
200 TFT基板[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a display panel used as a flat panel display and a method for manufacturing the same.
[0002]
[Prior art]
With the development of portable telephones and the development of portable information terminals generally called PDAs (Personal Digital Assistance) and electronic books, demand for medium-sized and small-sized high-speed response liquid crystal panels is increasing. FIG. 6 is a cross-sectional view schematically showing a general liquid crystal panel. The liquid crystal panel is configured by sandwiching a liquid crystal layer 7 between a pair of substrates 1 and 16. In order to keep the thickness of the liquid crystal layer 7, that is, the cell gap constant, spherical plastic beads 17 are dispersed between the pair of substrates 1 and 16.
[0003]
[Problems to be solved by the invention]
On the other hand, in order to realize a high-speed response liquid crystal panel, it is necessary to realize a cell gap of 1 μm to 2 μm. However, the particle diameter of general plastic beads is about 3 μm to 5 μm, and it is difficult to obtain plastic beads of 1 μm to 2 μm. Even if it can be obtained, it is difficult to control the cell gap because the diameter distribution is ± 0.2 μm or more.
[0004]
Instead of spraying the spherical plastic beads 17, there is also a technique in which a resist is applied on a substrate and patterned in a columnar shape to form a columnar spacer. However, since the thickness distribution of the resist coating is about ± 0.2 μm, this method also makes it difficult to control the cell gap to 2 μm or less.
[0005]
An object of the present invention is to provide a display panel having a uniform narrow cell gap.
[0006]
[Means for Solving the Problems]
The display panel of the present invention includes a substrate having electrodes, a counter substrate facing the substrate, an insulating spacer containing a zinc compound formed on the electrodes, and interposed in a gap between the substrate and the counter substrate. And a display medium layer. Since the insulating spacer containing a zinc compound can be formed by vapor deposition, the film thickness controllability is very good, and precise cell thickness control of the liquid crystal panel can be realized. Further, as described later, the zinc compound film formed by vapor deposition has an advantage at the time of etching. Here, the “display medium layer” is a layer whose light transmittance is modulated by a potential difference between electrodes facing each other, or a layer which emits light by current flowing between the electrodes facing each other. The display medium layer is, for example, a liquid crystal layer, an inorganic or organic electroluminescence (EL) layer, a luminescent gas layer, an electrophoretic layer, an electrochromic layer, or the like.
[0007]
The zinc compound is preferably zinc sulfide. Since zinc sulfide has an insulating property of a dielectric breakdown voltage of 1 MV / cm, the electrical insulating property between the two substrates is maintained, and the problem of leakage does not occur.
[0008]
The insulating spacer preferably has a layer made of zinc oxide between the insulating spacer and the electrode. When the electrode is made of an oxide such as indium tin oxide (hereinafter referred to as ITO), the adhesion between the sulfide of the different element and the oxide is not so good. By forming a ZnO film between an electrode of an oxide such as ITO and a film of a zinc compound such as ZnS, adhesion between the electrode and the zinc compound film can be maintained while maintaining insulation and easy etching. Properties can be further improved.
[0009]
It is preferable that the insulating spacer is formed in a region of the storage capacitor. In the case of a transmissive liquid crystal panel, the area of the storage capacitor is a light-shielding area, so that a decrease in aperture ratio due to the formation of the insulating spacer can be suppressed. Further, the region of the storage capacitor has an appropriate area for forming the spacer, and has good planarity, so that it is suitable for forming the spacer.
[0010]
The method of manufacturing a display panel according to the present invention includes the steps of: forming an insulating film containing a zinc compound on the electrode; forming a resist having a desired pattern on the insulating film; Etching with an etching solution containing hydrochloric acid as a main component.
[0011]
BEST MODE FOR CARRYING OUT THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings. In the following embodiments, a liquid crystal panel will be described as an example, but the display panel of the present invention may be any of various types such as an organic EL panel, an inorganic EL panel, a plasma display panel (PDP), a vacuum fluorescent display (VFD) panel, and electronic paper. It is also applicable to a display panel.
[0012]
Further, a transmissive liquid crystal panel driven by a TFT (Thin Film Transistor) will be described as a liquid crystal panel, but the display panel of the present invention is not limited to this. Display panels using active elements other than TFTs, for example, other three-terminal elements such as FET (Field Effect Transistor), and display panels using two-terminal elements such as MIM (Metal Insulator Metal) and TFD (thin film diode). Can be applied. The present invention can be applied to not only an active drive type display panel but also a passive (multiplex) drive type STN (Super Twisted Nematic) display panel. Further, not only a transmission type but also a reflection type or a reflection / transmission type display panel is possible.
[0013]
(Embodiment 1)
FIG. 1 is a cross-sectional view schematically showing the liquid crystal panel of Embodiment 1, and FIG. 2 is a plan view. The liquid crystal panel of the present embodiment includes a CF substrate 100 on which a color filter (hereinafter, referred to as CF) is formed, a TFT substrate (opposite substrate) 200 facing the CF substrate 100, and a gap between the CF substrate 100 and the TFT substrate 200. And a TN (Twisted Nematic) liquid crystal layer 7 interposed therebetween.
[0014]
The TFT substrate 200 includes a silicon (Si) layer 15, a first insulating layer 14, a gate bus line 25, a storage capacitor line (Cs line) 13, a second insulating layer 12, a source bus line 11, It is configured by forming three insulating layers 10, a pixel electrode 9 made of ITO, and a polyimide film 8. Note that, instead of the glass substrate 16, another insulating substrate such as a plastic substrate may be used.
[0015]
Specifically, a plurality of gate bus lines 25 substantially parallel to each other extend in the column direction on the glass substrate 16. In a direction substantially orthogonal to the plurality of gate bus lines 25, that is, in a row direction, the plurality of source bus lines 11 substantially parallel to each other intersect with the plurality of gate bus lines 25 via the second insulating layer 12, Extending. A coplanar type TFT element 24 is formed near each intersection of the plurality of gate bus lines 25 and the plurality of source bus lines 11. The TFT element 24 connects the source bus line 11 and the silicon layer 15 via the silicon layer 15, a gate electrode extending in the row direction from the gate bus line 25, and a contact hole 21 penetrating the first insulating layer 14. It has a source electrode and a drain electrode. A plurality of pixel electrodes 9 are arranged in a matrix in a region surrounded by the plurality of gate bus lines 25 and the plurality of source bus lines 11. The pixel electrode 9 is connected to a drain electrode of the TFT element 24 via a contact hole 22 penetrating the first insulating layer 14 and the second insulating layer 12.
[0016]
A storage capacitor line 13 is formed on the silicon layer 15 via a first insulating layer 14, and a storage capacitor (storage capacitor) 23 is provided between the storage capacitor line (Cs line) 13 and the pixel electrode 9. It is formed. The storage capacitance line 13 is usually formed from the same film as the gate bus line 25. Since a metal such as Ta (tantalum) is used as a material of the gate bus line 25 and the storage capacitor line 13, the region of the storage capacitor 13 is a light shielding region. A polyimide film 8 is formed on the pixel electrode 9, and a rubbing process is performed on the polyimide film 8 to control the alignment of liquid crystal molecules.
[0017]
The CF substrate 100 is formed by forming a CF 3, an ITO film 4, an insulating spacer 6 and a polyimide film 5 on a glass substrate 1. Note that, instead of the glass substrate 16, another insulating substrate such as a plastic substrate may be used.
[0018]
Specifically, the black matrix 4 is formed in a region on the glass substrate 1 that overlaps with the gate bus line 25, the source bus line 11, and the TFT element 24. Red, green, and blue CFs 3a, 3b, and 3c are formed in stripes, and a transparent ITO film (ITO electrode) 4 is formed on the entire surface of CF3. A cylindrical insulating spacer 6 is formed on the ITO electrode 4. The insulating spacer 6 is formed in a region of the storage capacitor 9 formed for each pixel. Strictly speaking, the insulating spacer 6 is formed in a region on the ITO electrode 4 that overlaps the storage capacitor 9. Further, a polyimide film 5 is formed on the ITO electrode 4, and a rubbing process is performed on the polyimide film 8 in order to control alignment of liquid crystal molecules.
[0019]
In the present embodiment, the insulating spacer 6 is formed in the region of the storage capacitor 9, but the insulating spacer 6 is basically arranged in any region as long as the region maintains planarity. You may. However, due to the optical characteristics, it is not preferable to dispose them in the effective driving area of the pixel. In the case of a transmissive liquid crystal panel, the area of the storage capacitor 13 is a light-shielding area. Therefore, as in the present embodiment, the insulating spacer 6 is formed in the area of the storage capacitor 13 to suppress a decrease in the aperture ratio. Can be. Further, the region of the storage capacitor has a suitable area for forming the spacer 6 and has good planarity, so that it is suitable for forming the spacer 6. The spacer 6 preferably has a diameter of about 10 μm to 20 μm, one for each pixel, depending on the pixel area. By disposing the spacer 6 in the storage capacitor region of each pixel, it is possible to obtain a liquid crystal panel having a narrow cell gap and a more stable cell thickness distribution.
[0020]
In the present specification, three pixels of red, green, and blue constitute one picture element. In the present embodiment, the pixel electrode 9 and the ITO electrode (common electrode) 4 facing the pixel electrode 9 define a pixel. In a simple matrix type liquid crystal panel, each region where a column electrode provided in a stripe shape and a row electrode provided orthogonal to the column electrode cross each other defines a pixel. Strictly speaking, of the regions to which the voltage is applied according to the state to be displayed, the region corresponding to the opening of the black matrix 2 corresponds to the pixel.
[0021]
The insulating spacer 6 contains a zinc compound such as zinc sulfide or zinc oxide. Since the insulating spacer 6 containing the zinc compound can be formed by vapor deposition, the film thickness controllability is very good, and precise cell thickness control of the liquid crystal panel can be realized. The insulating spacer 6 is in physical contact with the pixel electrode 9 via the polyimide film 8. However, in the case of the insulating spacer 6 made of, for example, zinc sulfide, the insulating spacer 6 has a sufficiently large dielectric breakdown voltage (1 MV / cm), and is therefore electrically insulated, and does not cause a leakage problem. . For example, a 1 μm thick ZnS thin film spacer 6 has a withstand voltage characteristic of 100 V and 200 V at 2 μm. Since the applied voltage of the TFT or TFD used in the liquid crystal panel is about 10 V to 30 V, the withstand voltage characteristics of the ZnS thin film spacer 6 are sufficient.
[0022]
Next, a method for manufacturing the liquid crystal panel of the present embodiment will be described. On the TFT substrate 16, the gate bus line 25, the storage capacitor line 13, the source bus line 11, the TFT element 24, the pixel electrode 9, and the like are formed by a photolithography method, the polyimide film 8 is formed by a printing method, and a rubbing process is performed. Can be produced by
[0023]
The manufacturing process of the CF substrate 100 will be described with reference to FIG. First, CF3 is formed on the glass substrate 1 by a printing method or the like, and the ITO electrode 4 is formed on the CF3 by mask evaporation (see FIG. 3A). A ZnS film 31 is deposited on the ITO electrode 4 (see FIG. 3B). The ZnS film 31 is formed at a substrate temperature of about 200 ° C. by electron beam evaporation. The ZnS film 31 has a thickness of about 1 μm or more and 2 μm or less. Thereafter, a photoresist 32 having a desired pattern, generally a circular pattern, is formed (see FIG. 3C). The exposed ZnS film 31 is etched with hydrochloric acid or an etching solution containing hydrochloric acid as a main component (see FIG. 3D). The photoresist 32 is stripped with a stripping solution to obtain a columnar insulating spacer 6 (see FIG. 3E).
[0024]
About 37% of hydrochloric acid used for etching is used. The etching solution containing hydrochloric acid as a main component is obtained by diluting about 37% hydrochloric acid with water, and may further contain acetic acid or the like. In the case of the ZnS thin film 31 having a thickness of 1 μm, etching can be performed in about 120 seconds with a diluted etching solution of hydrochloric acid: water = 1: 1.
[0025]
As in the present invention, a technique for producing a spacer from a thin film is disclosed in, for example, JP-A-2-234120 and JP-A-8-248428. In the methods disclosed in these publications, since the film is formed using vacuum evaporation or sputtering, the height of the spacer can be determined with an accuracy of less than ± 0.05 μm, and the cell gap can be accurately controlled. An SiO 2 film or a SiN x film is used as the thin film, and an etching solution such as hydrofluoric acid is used for the etching.
[0026]
However, since hydrofluoric acid dissolves the glass, the glass substrate is damaged when a SiO 2 film or the like is formed and etched on the glass substrate. Further, since ITO is also dissolved in hydrofluoric acid, the ITO electrode is also damaged when a SiO 2 film or the like is formed on the ITO electrode and etched. Therefore, the position where the spacer is formed must be limited, or some measure such as forming a protective film on the glass substrate or the ITO electrode is required.
[0027]
In this embodiment, hydrochloric acid that hardly dissolves glass or ITO is used for etching, so that the glass substrate 1 and the ITO electrode 4 are hardly etched by hydrochloric acid. Therefore, the glass substrate 1 and the ITO electrode 4 are not damaged, and the installation position of the insulating spacer 6 can be freely set.
[0028]
After a polyimide resin is applied to the CF substrate 100 and the TFT substrate 200 to form the polyimide films 5 and 8, a rubbing process is performed. A seal material is screen-printed on the periphery of one of the substrates, and the pair of substrates 1 and 16 are bonded via the seal material. In the present invention, it is not necessary to spray the plastic beads. After that, the bonded substrate is divided, a liquid crystal material is injected from an opening of the sealant, and a liquid crystal panel is obtained through a step of sealing the opening.
[0029]
(Embodiment 2)
FIG. 4 is a cross-sectional view schematically illustrating the liquid crystal panel of the second embodiment. In the following drawings, components having substantially the same functions as the components of the liquid crystal panel of Embodiment 1 are denoted by the same reference numerals, and description thereof is omitted.
[0030]
The liquid crystal panel according to the first embodiment is different from the liquid crystal panel according to the first embodiment in that the insulating spacer 6 is formed from a stacked film of the ZnS thin film 31 and the ZnO film 33. Different from panel. Depending on the height and diameter of the insulating spacer 6, the adhesion between the ITO electrode 4 and the ZnS film 31 may become a problem. In this case, a ZnO film 33 as an adhesion layer having a thickness of about 30 nm to 300 nm can be formed between the ITO electrode 4 and the ZnS film 31 to improve the adhesion.
[0031]
The manufacturing process of the CF substrate 100 according to the present embodiment will be described with reference to FIG. First, as in the first embodiment, CF3 is formed on the glass substrate 1, and the ITO electrode 4 is formed on the CF3 (see FIG. 5A). A ZnO film 33 and a ZnS film 31 are sequentially deposited on the ITO electrode 4 (see FIG. 5B). The ZnO film 33 is formed by electron beam evaporation at a substrate temperature of about 150 ° C., and the ZnS film 31 is formed by electron beam evaporation at a substrate temperature of about 200 ° C. Thereafter, similarly to the first embodiment, a photoresist 32 having a circular pattern is formed (see FIG. 5C), and the exposed ZnS film 31 and ZnO film are exposed using hydrochloric acid or an etching solution containing hydrochloric acid as a main component. 33 is etched (see FIG. 5D). The ZnO film 34 is also soluble in an etchant containing hydrochloric acid as a main component, and can perform good etching. The photoresist 32 is stripped with a stripping solution to obtain a columnar insulating spacer 6 (see FIG. 5E). In the present embodiment, the insulating spacer 6 includes a ZnO layer 34 and a ZnS layer 35.
[0032]
(Other embodiments)
In the first and second embodiments, the insulating spacer 6 is formed on the ITO electrode 4 of the CF substrate 100. However, the insulating spacer 6 may be formed on the pixel electrode 9 of the TFT substrate 200. Further, in Embodiments 1 and 2, the shape of the insulating spacer 6 is cylindrical, but is not limited to this. The cross-sectional shape of the spacer 6 cut along a plane parallel to the substrate surface may be a square, a triangle, a polygon, or the like, in addition to a circle. The cross-sectional shape of the spacer 6 cut along a plane perpendicular to the substrate surface may be a trapezoidal shape or an inverted trapezoidal shape having a controlled taper shape, in addition to a square shape. The spacer 6 may have a wall shape instead of a column shape.
[0033]
Since the display panel of the present invention can realize a uniform narrow cell gap of 1 μm to 2 μm, when the present invention is applied to a liquid crystal panel, a high-speed response display is possible, and the color distribution in the cell is reduced. Be improved. Therefore, the liquid crystal panel to which the present invention is applied can be suitably used for a mobile phone supporting a moving image and a high-speed response liquid crystal television.
[0034]
(Example)
The display panel of Embodiment 1 was manufactured. A 2-inch diagonal transmissive liquid crystal panel having pixels of 320 × RGB × 240 pixels and a pixel size of 45 μm × 135 μm was produced. The ZnS thin film spacer 6 having a diameter of 10 μm and a height of 1.2 μm was provided so as to be located in the region of the storage capacitor 23 of all pixels. Table 1 shows data of the average value and the variation of the diameter and height of the spacer 6 and the cell gap. Nine points were measured in each panel surface for ten panels. The reason why the cell gap is larger than the spacer height by 0.3 μm is that the spacer 6 is arranged in the region of the storage capacitor 23 having a smaller cell gap than other pixel regions. As shown in Table 1, a uniform narrow cell gap of 1.5 ± 0.08 μm was obtained.
[0035]
[Table 1]
Figure 2004029386
[0036]
【The invention's effect】
According to the display panel of the present invention, a uniform narrow cell gap having a cell thickness of about 1 μm to 2 μm can be obtained. ADVANTAGE OF THE INVENTION According to the manufacturing method of the display panel of this invention, a favorable etching is attained, without damaging a transparent ITO electrode and a glass substrate, and an insulating spacer can be formed in arbitrary positions without restriction | limiting of an installation position.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view schematically illustrating a liquid crystal panel according to a first embodiment.
FIG. 2 is a plan view schematically showing the liquid crystal panel of the first embodiment.
FIG. 3 is a cross-sectional view illustrating a manufacturing process of the CF substrate 100 according to the first embodiment.
FIG. 4 is a cross-sectional view schematically illustrating a liquid crystal panel according to a second embodiment.
FIG. 5 is a cross-sectional view illustrating a manufacturing process of the CF substrate 100 according to the second embodiment.
FIG. 6 is a cross-sectional view schematically showing a general liquid crystal panel.
[Explanation of symbols]
1 Glass substrate 2 Black matrix 3 Color filter (CF)
4 ITO electrode (common electrode)
5 Polyimide film 6 Insulating spacer (ZnS thin film spacer)
7 Liquid crystal layer 8 Polyimide film 9 Pixel electrode 10 Third insulating layer 11 Source bus line 12 Second insulating layer 13 Cs line 14 First insulating layer 21 Contact hole 22 Contact hole 23 Storage capacitance (Cs)
24 TFT device 25 Gate bus line 31 ZnS film 32 Photoresist 33 ZnO film 34 ZnO layer 35 ZnS layer 100 CF substrate 200 TFT substrate

Claims (5)

電極を有する基板と、前記基板に対向する対向基板と、前記電極上に形成された、亜鉛化合物を含む絶縁性スペーサと、前記基板と前記対向基板との間隙に介在する表示媒体層とを有する表示パネル。A substrate having electrodes, a counter substrate facing the substrate, an insulating spacer containing a zinc compound formed on the electrodes, and a display medium layer interposed in a gap between the substrate and the counter substrate. Display panel. 前記亜鉛化合物は、硫化亜鉛である、請求項1に記載の表示パネル。The display panel according to claim 1, wherein the zinc compound is zinc sulfide. 前記電極との間に酸化亜鉛からなる層を有する、請求項1または2に記載の表示パネル。The display panel according to claim 1, further comprising a layer made of zinc oxide between the electrode and the electrode. 前記絶縁性スペーサは、蓄積容量の領域内に形成されている、請求項1から3のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein the insulating spacer is formed in a region of a storage capacitor. 請求項1に記載の表示パネルを製造する方法であって、
前記電極上に、亜鉛化合物を含む絶縁性膜を形成する工程と、
前記絶縁性膜上に、所望のパターンを有するレジストを形成する工程と、
塩酸または塩酸を主成分とするエッチング液にてエッチングする工程とを含む、表示パネルの製造方法。
A method for manufacturing a display panel according to claim 1,
Forming an insulating film containing a zinc compound on the electrode;
Forming a resist having a desired pattern on the insulating film;
Etching with a hydrochloric acid or an etching solution containing hydrochloric acid as a main component.
JP2002185719A 2002-06-26 2002-06-26 Display panel and its manufacturing method Pending JP2004029386A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002185719A JP2004029386A (en) 2002-06-26 2002-06-26 Display panel and its manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002185719A JP2004029386A (en) 2002-06-26 2002-06-26 Display panel and its manufacturing method

Publications (1)

Publication Number Publication Date
JP2004029386A true JP2004029386A (en) 2004-01-29

Family

ID=31181263

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002185719A Pending JP2004029386A (en) 2002-06-26 2002-06-26 Display panel and its manufacturing method

Country Status (1)

Country Link
JP (1) JP2004029386A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008065818A1 (en) * 2006-11-30 2008-06-05 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal display panel, liquid crystal display element, liquid crystal display, and substrate for liquid crystal display panel
US7639339B2 (en) 2004-06-03 2009-12-29 Sharp Kabushiki Kaisha Liquid crystal display device having substrate spacers engaging with contact holes that contact pixel electrode with the electrodes of switching elements
JP2012237744A (en) * 2011-04-14 2012-12-06 Rohm & Haas Co Improved-quality multi-spectral zinc sulfide
JP2015232737A (en) * 2010-02-05 2015-12-24 株式会社半導体エネルギー研究所 Method for manufacturing liquid crystal display device

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7639339B2 (en) 2004-06-03 2009-12-29 Sharp Kabushiki Kaisha Liquid crystal display device having substrate spacers engaging with contact holes that contact pixel electrode with the electrodes of switching elements
WO2008065818A1 (en) * 2006-11-30 2008-06-05 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal display panel, liquid crystal display element, liquid crystal display, and substrate for liquid crystal display panel
JPWO2008065818A1 (en) * 2006-11-30 2010-03-04 シャープ株式会社 Active matrix substrate, liquid crystal display panel, liquid crystal display element, liquid crystal display device, and substrate for liquid crystal display panel
CN101517469B (en) * 2006-11-30 2011-01-26 夏普株式会社 Active matrix substrate, liquid crystal display panel, liquid crystal display element, liquid crystal display, and substrate for liquid crystal display panel
JP4991754B2 (en) * 2006-11-30 2012-08-01 シャープ株式会社 Active matrix substrate, liquid crystal display panel, liquid crystal display element, liquid crystal display device, and substrate for liquid crystal display panel
US8284355B2 (en) 2006-11-30 2012-10-09 Sharp Kabushiki Kaisha Active matrix substrate having spacers, liquid crystal display panel having spacers, liquid crystal display element, liquid crystal display device, and substrate for liquid crystal display panels
JP2015232737A (en) * 2010-02-05 2015-12-24 株式会社半導体エネルギー研究所 Method for manufacturing liquid crystal display device
US9541803B2 (en) 2010-02-05 2017-01-10 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device comprising first and second reflective pixel electrodes that overlap each other with an insulating layer having a tapered first end portion interposed therebetween
JP2012237744A (en) * 2011-04-14 2012-12-06 Rohm & Haas Co Improved-quality multi-spectral zinc sulfide
US10392261B2 (en) 2011-04-14 2019-08-27 Jitendra S. Goela Quality multi-spectral zinc sulfide

Similar Documents

Publication Publication Date Title
US9570472B2 (en) Array substrate and manufacturing method thereof, and liquid crystal display
US7936407B2 (en) Array substrate, method of manufacturing the same, display panel having the same, and liquid crystal display apparatus having the same
US8081265B2 (en) Liquid crystal display device using small molecule organic semiconductor material
JP5063180B2 (en) Thin film transistor substrate, liquid crystal display panel including the same, and method of manufacturing the liquid crystal display panel
US8599348B2 (en) High light transmittance in-plane switching liquid crystal display device and method for manufacturing the same
US7495724B2 (en) Liquid crystal display device
JP2006086502A (en) Organic thin film transistor, substrates for liquid crystal display device, and method for manufacturing the same
TWI446542B (en) Array substrate, method of manufacturing the same, display panel having the same, and liquid crystal display apparatus having the same
US7385661B2 (en) In-plane switching mode liquid crystal display device and method of manufacturing the same
US20110299017A1 (en) Liquid crystal display manufacturing method, liquid crystal display, and electronic apparatus
KR101167312B1 (en) Method of forming fine pattern, liquid crystal display using the same, and fabricating method thereof
KR101362960B1 (en) Liquid crystal display device and fabricating method thereof
US9835921B2 (en) Array substrate, manufacturing method thereof and display device
EP3686664A1 (en) Display panel and manufacturing method thereof and display device
US8274636B2 (en) Method for forming spacers on substrate
KR20070080475A (en) Thin film transistor panel and liquid crystal display
JP2004029386A (en) Display panel and its manufacturing method
US20110205473A1 (en) Liquid crystal display panel
KR101205767B1 (en) Method of fabricating the array substrate for liquid crystal display device using liquid type organic semiconductor material
TWI690758B (en) Liquid crystal display devices with electrode stacks
JP3024592B2 (en) Liquid crystal display device and method of manufacturing the same
KR20080003085A (en) In plane switching mode liquid crystal display device and method of fabricating thereof
KR20050113748A (en) In plane switching mode liquid crystal display device and the fabrication method
JP4750072B2 (en) Manufacturing method of liquid crystal display device
KR101001453B1 (en) Thin film transistor array substrate and fabricating method thereof