JP2004014878A - Method for manufacturing semiconductor substrate and semiconductor device - Google Patents

Method for manufacturing semiconductor substrate and semiconductor device Download PDF

Info

Publication number
JP2004014878A
JP2004014878A JP2002167660A JP2002167660A JP2004014878A JP 2004014878 A JP2004014878 A JP 2004014878A JP 2002167660 A JP2002167660 A JP 2002167660A JP 2002167660 A JP2002167660 A JP 2002167660A JP 2004014878 A JP2004014878 A JP 2004014878A
Authority
JP
Japan
Prior art keywords
film
substrate
sige film
sige
mask pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002167660A
Other languages
Japanese (ja)
Inventor
Akira Yoshida
吉田 彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2002167660A priority Critical patent/JP2004014878A/en
Publication of JP2004014878A publication Critical patent/JP2004014878A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a semiconductor substrate manufacturing method for realizing a high relaxation ratio in a SiGe film formed on a semiconductor substrate and suppressing through dislocation concentration in the SiGe film at a minimum, and a semiconductor device manufacturing method utilizing the semiconductor substrate manufacturing method. <P>SOLUTION: The semiconductor substrate manufacturing method comprises forming the SiGe film on the substrate having a silicon layer on its surface, forming a mask pattern having grating-shaped grooves on the SiGe film, injecting ions to the substrate through the mask pattern, and then performing heat processing. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、半導体基板の製造方法及び半導体装置に関し、より詳細には、SiGe膜を備えることにより歪を導入した高品質かつ高性能な半導体基板の製造方法及びこれを利用した半導体装置に関する。
【0002】
【従来の技術】
従来、チャネル領域を通過する電子や正孔の移動度を向上する目的でSi基板上に歪SiGe膜を仮想格子状に形成し、Si基板との格子定数の不整合によるこのSiGe膜の歪をミスフィット転位の導入により緩和したのちに、キャップ層としてSi膜を形成する方法が知られている。このSi膜は、より格子定数の大きいSiGe膜に引っ張られることにより歪が生じ、これによりバンド構造が変化し、キャリアの移動度を向上させる。
SiGe膜の歪を緩和する方法としては、SiGe膜を数μmの厚さで成膜し、SiGe膜の歪弾性エネルギーを増大させることにより格子緩和する方法が知られている。例えばY.J.Miiらは、論文Appl. Phys. Lett. 59(13), 1611(1991)において、SiGe膜中のGe濃度を徐々に増加し、約1μmの濃度傾斜SiGe膜を形成することによるSiGe膜の歪緩和を発表している。
【0003】
また、薄膜のSiGe膜の歪を緩和する方法として、水素などのイオン注入を行ったのちに高温でアニールすることにより、Si基板内の欠陥層にできた積層欠陥がすべりを起こし、SiGe膜/Si基板界面でミスフィット転位を発生させる方法が知られている。例えばD.M.Follstaedtらは、論文Appl. Phys. Lett. 69(14), 2059(1996)で、Heイオン注入による歪緩和を、H.Trinkausらは、論文Appl. Phys. Lett. 76(24), 3552(2000)で、Hイオン注入による歪緩和を発表している。
【0004】
【発明が解決しようとする課題】
しかし、SiGe膜を数μmの厚さまで成膜する方法では、完全に格子整合した状態を保てる最大膜厚である臨界膜厚を超えてしまうため、SiGe膜中に非常に多くの欠陥が発生する。また、SiGe膜は、歪を自己緩和しながら成長するため、SiGe膜表面にクロスハッチと呼ばれる数十μmピッチの筋状の凹凸が発生する。したがって、SiGe膜表面を平坦化することが必要となり、製造工程が煩雑になるという課題がある。
【0005】
一方、水素などのイオン注入を行う方法では、例えば、図8に示すように、上記のSiGe膜を数μm厚まで成長させる方法よりは少ないものの、終端されないミスフィット転位8から貫通転位9が発生する。この貫通転位9は、エネルギー的に安定するために、SiGe膜の(1 1 1)面10上を通ってSiGe膜2の表面に達する。これにより、この基板を用いて素子を形成した時に接合リーク電流を増大させるという課題がある。
【0006】
本発明は、上記課題に鑑みなされたものであり、半導体基板上に形成されたSiGe膜において、高い緩和率を実現し、かつSiGe膜内の貫通転位密度を最大限に抑制することができる半導体基板の製造方法及びそれを利用した半導体装置を提供することを目的とする。
【0007】
【課題を解決するための手段】
本発明によれば、表面にシリコン層を有する基板上に、SiGe膜を形成し、該SiGe膜上に格子状の溝を有するマスクパターンを形成し、該マスクパターンをとおして基板にイオン注入し、熱処理を行う半導体基板の製造方法が提供される。
また、本発明によれば、上記で得られた半導体基板の半導体膜を活性層として用いてなる半導体装置が提供される。
【0008】
【発明の実施の形態】
本発明の半導体基板の製造方法においては、まず、表面にシリコン層を有する基板上に、SiGe膜を形成する。
表面がシリコン層からなる基板とは、アモルファス、マイクロクリスタル、単結晶、多結晶、これらの結晶状態の2種類以上が混在するシリコン基板又はこれらのシリコン層を表面に有する、いわゆるSOI基板が含まれる。なかでも、単結晶シリコン基板が好ましい。なお、SOI基板を用いる場合は、表面シリコン層の膜厚が、表面シリコン層内に存在するイオン注入のピーク位置とSiGe膜/シリコン層界面との距離よりも厚いことが必要であるため、この距離の2倍程度の膜厚を有する表面シリコン層を用いることが好ましい。
【0009】
SiGe膜は、公知の方法、例えば、CVD法、スパッタ法、真空蒸着法、MEB法等の種々の方法により形成することができる。なかでも、CVD法によるエピタキシャル成長法により形成することが好ましい。この場合の成膜条件は、当該分野で公知の条件を選択することができ、特に、成膜温度は、例えば、400〜900℃、好ましくは400〜650℃程度が適当である。具体的には、以下の範囲のGeの濃度を有するSiGe膜を形成する場合、例えば、30atom%のGe濃度のSiGe膜を成長させる場合、成膜温度は500℃以下が好ましい。このSiGe膜においては、Geの濃度は特に限定されるものではないが、例えば、10〜50atom%程度、好ましくは10〜40atom%、より好ましくは20〜30atom%が挙げられる。SiGe膜の膜厚は、後の歪み緩和アニール工程で発生するSiGe膜とシリコン基板1との界面のすべり転位が、その上に形成するであろう半導体装置、例えばMOSFETに悪影響を及ぼさないようにするために、厚膜であることが好ましい。厚膜とする手法としては、一般的に成長温度を下げることが有効である。一方、基板上にSiGe膜を堆積した時、SiGe膜の格子歪み緩和が生じるような膜厚、すなわち臨界膜厚よりも薄いことが好ましい。具体的には、50〜500nm程度が挙げられ、さらに100〜500nm程度が適当である。特に、後工程においてPN接合を形成することを考慮すると、SiGe膜の膜厚は300nm以上が好ましい。なお、Geの濃度は、膜厚方向及び層表面方向(面内方向)に連続的又は段階的に傾斜して変化していてもよいが、均一であることが好ましい。また、このSiGe膜は、Geの濃度が同一の又は異なる複数の積層膜として形成してもよい。
【0010】
SiGe膜を形成した後、マスクパターンを形成する前に、SiGe膜上に保護膜を形成してもよい。保護膜は、後述するイオン注入からSiGe膜表面を保護する機能を有する限り、どのような材料で形成されてもよい。例えば、シリコン酸化膜(熱酸化膜、低温酸化膜:LTO膜等、高温酸化膜:HTO膜)、シリコン窒化膜、シリコン酸化窒化膜、SOG膜、PSG膜、BSG膜、BPSG膜等の単層膜又は積層膜が挙げられる。なかでも、酸化膜、窒化膜又は酸化窒化膜が好ましい。保護膜の膜厚は、SiGe膜の膜厚、後述するイオン注入におけるイオン種、加速エネルギー等により、適宜調整することができ、例えば、5〜100nm程度が挙げられる。保護膜は、CVD法、熱酸化法、スパッタ法、蒸着法、ゾルゲル法、スピンコート法等の種々の方法により形成することができる。
【0011】
保護膜を形成することにより、イオン注入時にSiGe膜へコンタミが侵入することを防ぐことができると同時に、保護膜がなく、SiGe膜厚も薄い条件でイオン注入機の装置仕様限界以下の低加速エネルギーが要求される場合でも、保護膜の膜厚を調整することで、SiGe膜/シリコン層(基板)へ浅く注入することができる。その結果、非常に薄い膜厚のSiGe膜であってもミスフィット転位を確実に終端させ、貫通転位を発生させずに歪SiGe膜を格子緩和することができる。
【0012】
次いで、SiGe膜上にマスクパターンを形成する。ここでのマスクパターンは、フォトレジスト又は絶縁膜(熱酸化膜、低温酸化膜:LTO膜等、高温酸化膜:HTO膜等のシリコン酸化膜;シリコン窒化膜、SOG膜、PSG膜、BSG膜、BPSG膜等)の単層膜又は積層膜等によって形成することができる。なかでも、フォトレジスト又は酸化膜により形成することが好ましい。マスクパターンは、フォトレジストの場合には、公知のフォトリソグラフィ工程によって所定の形状に形成することができる。酸化膜等の場合には、酸化膜をSiGe膜上に形成した後、その上に、公知のフォトリソグラフィ工程によって所定形状のレジストパターンを形成し、このレジストパターンをマスクとして用いて、RIE法等のドライエッチング又はウェットエッチング等により、酸化膜等をパターニングして形成することができる。特に、酸化膜は、イオン注入エネルギーが高く、フォトレジストを厚く塗布する必要がある場合や、微細でパターンピッチの狭い格子状溝が必要な場合などで、フォトレジストのアスペクト比が高くなりすぎ、レジストパターンが倒壊するためにフォトレジスト膜厚が必要な厚さに成膜できない場合などに有効である。
【0013】
マスクパターンは、格子状の溝を有している。ここでの溝は底部を有するものであってもよい、例えば、格子状に凹凸を有するような形状又は部分的に膜厚が異なるような形状であってもよいが、底部がない貫通した溝であることが好ましい。また、格子状に溝を有するとは、縦及び横方向に縞状にレジストが配置しない領域を有しており、レジストがほぼ正方形で均等に配置しているような形状のほか、いわゆる市松模様を構成するようにレジストが配置する領域と配置しない領域とが縦及び横方向に交互に配列する形状、さらには、レジストが配置する領域が円形;三角形、四角形、六角形、八角形等の多角形等、好ましくは正多角形等である網目状の溝を有するような形状であってもよい。なかでも、レジストが配置した領域が正方形で、縦及び横に垂直に交わる溝を有する形状が好ましい。特に、格子状の溝の幅は、例えば、50〜1000nm程度、溝の間隔は、50〜2000nm程度が適当である。特に、格子状の溝の形成方向は、例えば、シリコン層(基板)が(100)面である場合には、一方向の溝の方向が<110>方向に平行、他方向の溝の方向が<110>方向に垂直であることが好ましい。これにより、ミスフィットが延びる方向とイオン注入される方向とを一致させることができるため、より確実にミスフィット転位を終端させることができる。
【0014】
マスクパターンの膜厚は、特に限定されるものではなく、後述するイオン注入の条件、マスクパターンの材料によって適宜調整することができるが、後述するようにマスクパターンの溝からのみ所望の領域にイオン注入することができるように設定することが必要であり、例えば、100〜1000nm程度が適当である。
【0015】
続いて、上記のようなマスクパターンをとおして基板にイオン注入し、熱処理を行う。イオン注入は、基板として用いるシリコンの表面に結晶欠陥を導入し得る元素、イオン注入後のアニールにおいて、シリコン基板中にマイクロキャビティーを形成し得る元素等を用いて行うことが適当であり、例えば、水素、希ガス類元素及び3族、4族、5族元素からなる群から選択することができる。具体的には、水素、ヘリウム、ネオン、リン、砒素、ボロン、シリコン、炭素、ゲルマニウム等が挙げられ、なかでも、水素が好ましい。イオン注入の加速エネルギーは、用いるイオン種、SiGe膜の膜厚、マスクパターンの膜厚等によって適宜調整することができる。例えば、マスクパターンで覆われている領域においては、イオンがSiGe膜や基板に注入されず、一方、マスクパターンで覆われていない領域においては、SiGe膜/基板界面のシリコン基板側に注入ピークがくるような加速エネルギーを選択して行うことが必要である。さらに具体的には、界面から、基板側に70nm程度以上深い位置(好ましくは30〜80nm程度の位置)にピークがくるように設定することが、SiGe膜中の欠陥抑制及びSiGe膜の薄膜化防止のために望ましい。例えば、20〜150keV程度、好ましくは30〜35keV程度の注入エネルギーが挙げられ、より具体的には、SiGe膜の膜厚が200nm程度の場合で、水素を用いる場合には、18〜25keV程度が挙げられる。ドーズは、例えば、2×1016cm−2程度以下のドーズが挙げられる。
【0016】
熱処理は、例えば、炉アニール、ランプアニール等が挙げられ、不活性ガス雰囲気(アルゴン等)、大気雰囲気、窒素ガス雰囲気、酸素ガス雰囲気、水素ガス雰囲気等下で、600〜900℃の温度範囲で、10〜30分間程度行うことができる。
これにより、イオン注入された元素が注入ピーク付近で微小な空孔を形成し、それによって発生した積層欠陥が(1 1 1)面上をすべりSiGe膜/シリコン層(基板)界面でミスフィット転位になることで格子緩和が起こる。なお、ミスフィット転位は、ウェハ全面にわたって格子状に形成され、このミスフィット転位は格子パターンに沿ってループを形成し、あるいはウェハ端まで達することで確実に終端される。終端されたミスフィット転位からはSiGe膜を貫いて表面に達する貫通転位は発生せず、貫通転位を抑制したまま歪SiGe膜を格子緩和することができる。
【0017】
なお、本発明においては、上記のようにイオン注入して、マスクパターンを除去した後に、さらに、その上に、第2のSiGe膜を形成し、最終的に、SiGe膜を複数の積層膜として形成してもよい。この第2のSiGe膜は、Geの濃度が同一の又は異なる複数の積層膜として形成してもよい。
【0018】
また、第2のSiGe膜を形成せずに上記で形成したSiGe膜上に、あるいは第2のSiGe膜の上に、格子歪をもつ半導体膜を形成することが好ましい。半導体層は、シリコンと同様のダイヤモンド構造を有するものであれば特に限定されるものではなく、例えば、Si、SiC又は上記SiGe膜よりもGe濃度が低いSiGe膜等が挙げられる。なかでも、シリコン膜が好ましい。SiCにおけるC濃度は、特に限定されるものではなく、例えば、0.1〜7atom%程度が挙げられる。また、SiGe膜におけるGe濃度は、10atom%程度以下が適当である。半導体膜は、SiGe膜と同様の方法で形成することができ、例えば、成長ガスを切り替えて、SiGe膜に引き続いて、同一装置内で形成することが好ましい。これにより、SiGe膜の表面の酸素等の汚染を低減することができる。この場合の基板温度は、400〜650℃程度が好ましい。半導体膜の膜厚は、後の半導体装置の製造工程での膜減り及びSiGe膜からのGeの拡散等を考慮して、厚膜であることが好ましいが、一方、SiGe膜の歪み緩和工程後に発生する半導体膜の引っ張り歪みによる欠陥発生を抑制するため、臨界膜厚以下の膜厚で形成することが好ましい。なお、SiGe膜のゲルマニウム濃度が高いほど薄く、後に行うであろう半導体装置の製造プロセスにおける熱処理温度が高いほど薄くすることが好ましい。膜厚は、具体的には、1〜100nm程度、より好ましくは5〜30nm程度であるが、特に、30atom%のGe濃度のSiGe膜の上に形成する場合には、その膜厚は20nm程度以下、20atom%のGe濃度の場合には50nm程度以下が適当である。なお、この半導体膜は、組成が同一の又は異なる複数の積層膜として形成してもよい。
これにより、良質で十分な歪をもつ歪半導体膜を得ることができ、得られた基板を用いて半導体装置を形成する場合には、目標とするキャリアの移動度向上を達成することができる。
【0019】
このようにして得られた半導体基板の半導体膜を活性層として用いて、半導体装置を形成することができる。半導体装置は、公知の方法により形成することができ、例えば、半導体膜上に、ゲート絶縁膜、ゲート電極を形成した後、イオン注入によりソース/ドレイン領域を形成することにより、形成することができる。また、この半導体装置は、LDD構造、DDD構造を有していてもよい。これにより、電気的特性の優れた半導体装置を得ることができる。
以下、図面を参照して、本発明の半導体基板の製造方法及び半導体装置の実施の形態について詳細に説明する。
【0020】
実施の形態1
まず、前処理として、5%の希フッ酸にて表面の自然酸化膜の除去を行ない、(100)面を有するシリコン基板1を準備した。このシリコン基板1上に、図1(a)に示したように、低圧気相成長(LP−CVD)装置を用い、ゲルマン(GeH)とシラン(SiH)とを原料に、Ge濃度30%のSiGe膜2を仮想格子状に、膜厚150nmになるまで500℃にて、エピタキシャル成長させる。
【0021】
次に、図1(b)に示すように、フォトレジストをシリコン基板1上全面に、膜厚500nmでスピンコートし、i線ステッパにより、格子状のパターンを有するフォトマスクを用いて露光し、アルカリ現像液で現像することで、シリコン基板1上全面に、格子状の溝を有するマスクパターン3を形成する。なお、このマスクパターン3の平面図を図2に示す。このマスクパターン3の溝は、一方向が<110>方向に平行に、他の方向が<110>方向に垂直に配置されるように、シリコン基板上に形成されている。
このパターンをマスクとして用いて、図1(c)に示すように、注入エネルギー18keV、ドーズ3×1016cm−2、チルト角7°の条件にて水素イオン4を注入する。
【0022】
この注入条件でのイオン注入により、注入ピークが、マスクパターン3で被覆されていない領域では、SiGe膜2/シリコン基板1界面の基板側70nmの位置に、マスクパターン3で被覆されている領域では、マスクパターン3の膜厚の中央付近に、それぞれくるように設定されており、マスクパターン3で被覆されている領域では水素イオン4がSiGe膜2やシリコン基板1へ達することはない。
【0023】
その後、図1(d)に示すように、シリコン基板1上のレジストを除去し、窒素ガス雰囲気のアニール装置で800℃にて10分間、熱処理を行う。これにより、マスクパターン3で被覆されていなかった領域においてシリコン基板1中に注入された水素イオンの注入ピーク近傍にマイクロキャビティー6と呼ばれる10nm程度の直径を有する微小の空孔が発生する。この空孔によって積層欠陥が発生し、この積層欠陥がすべりを起こすことにより、SiGe膜2/シリコン基板1界面にミスフィット転位8を発生させて、SiGe膜2の格子緩和が起こる。
【0024】
この条件で歪緩和したSiGe膜2の(−2 −2 4)面をXRD(X線回折法)を用いて解析すると、SiGe膜2の歪緩和率は78.3%と、十分に緩和していた、また結晶性も良好であった。
この際のミスフィット転位8の模式図を図3(a)に示す。従来技術の模式図(図8)と比較し、ミスフィット転位8は終端しており、その貫通転位の発生が抑制されることが分かる。ミスフィット転位8は、ウェハ全面で見た場合、図3(b)のようにウェハ端まで達するか、図3(c)のように格子状のループを形成することで確実に終端することになる。
【0025】
また、図4は刀状転位13が発生することで格子歪緩和している状態のSiGe膜2とシリコン基板1界面での原子配列状態を<110>方向から見た模式図を示す。この場合、ミスフィットの形成される方向は、紙面に対し垂直方向となる。したがって、マスクパターン3における溝の方向は、シリコン基板1として(100)面を用いた場合においては、<110>方向とすることで、ミスフィット転移8が延びる方向と一致させることができるため、ミスフィット転位8を終端させることができる。
【0026】
次いで、図5(a)に示すように、この歪緩和SiGe膜2/シリコン基板1上に、Ge濃度30%の第2のSiGe膜18を、膜厚300nmまで仮想格子状にエキタキシャル成長させる。
これにより、SiGe膜は合計で457nmとなり、例えば、この基板を用いて、電源電圧が高い条件のCMOSデバイスを形成し、動作させても、CMOSデバイスの空乏層の広がりが、ミスフィット転位が存在するSiGe膜2とシリコン基板1との界面に到達することはなく、接合リーク電流の発生を防止することができる。
【0027】
続いて、図5(b)に示すように、キャリアの通過するチャネル領域として、SiGe膜18上にシリコン膜19を仮想格子状に、膜厚20nmまでエピタキシャル成長させる。
この後、ゲート絶縁膜、ゲート電極を公知の方法で形成し、イオン注入によりソース/ドレイン領域を形成することにより、半導体装置を形成することができる。
このようにして得られた半導体基板のシリコン膜19は、より格子定数の大きい歪緩和SiGe膜18と格子整合し、引っ張り歪をもつこととなり、得られた半導体装置においてはキャリアの移動度が向上する。
【0028】
なお、上記の方法で得られた基板と、従来技術におけるウェハ全面に水素イオンを均一に注入し、アニール処理した歪緩和SiGe膜上に、上記と同様の条件でSiGe膜を膜厚300nmに成長させ、その上にSi層を膜厚20nmに成長させた半導体基板とを、位相差顕微鏡(Normarski顕微鏡)で比較した。その結果、従来の方法ではSiGe膜/シリコン基板界面に発生したミスフィット転位が確実には終端されず、基板表面まで貫通転位21が数多く達しているのが観察された。これに対し、上記方法で得られた基板では、表面に全く貫通転位が観察されなかった。
【0029】
実施の形態2
実施の形態1と同様のシリコン基板1を準備し、図6(a)に示すように、このシリコン基板1上に、低圧気相成長装置を用いゲルマンとシランとを原料に、Ge濃度40%のSiGe膜2を仮想格子状に、80nm膜厚になるまで500℃にてエピタキシャル成長させる。このSiGe膜2上に、保護膜7として低温酸化膜を50nm膜厚になるまで成膜する。
【0030】
次に、図6(b)に示すように、実施の形態1と同様に、保護膜7上に、格子状の溝を有するマスクパターン3を形成する。
続いて、図6(c)に示すように、注入エネルギー10keV、ドーズ3×1016cm−2、チルト角7°の条件にて水素イオン4を注入する。
この注入条件でのイオン注入により、注入ピークが、マスクパターン3で被覆されていない領域では、SiGe膜2/シリコン基板1界面の基板側30nmの位置に、マスクパターン3で被覆されている領域では、パターン3の膜厚の上層付近に、それぞれくるように設定されており、マスクパターン3で被覆されている領域では水素イオンがSiGe膜2やシリコン基板1へ達することはない。
【0031】
その後、図6(d)に示すように、シリコン基板1上のレジストを除去し、希HFで酸化膜を除去した後に、窒素ガス雰囲気のアニール装置で800℃にて10分間、熱処理を行う。これにより、マスクパターン3で被覆されていなかった領域においてシリコン基板1中に注入された水素イオン4の注入ピーク近傍にマイクロキャビティー6と呼ばれる10nm程度の直径を有する微小の空孔が発生する。この空孔によって積層欠陥が発生し、この積層欠陥がすべりを起こすことにより、SiGe膜2/シリコン基板1界面にミスフィット転位を発生させて、SiGe膜2の格子緩和が起こる。
【0032】
この実施の形態では、イオン注入の前に、保護膜を形成することで、イオン注入時のコンタミ混入を防ぐことができる。さらに、水素イオンを注入しようとするとき、現行のイオン注入機の装置仕様では加速電圧5keV程度が下限であり、加速電圧5keVで保護膜を形成せずに、比較的薄い膜厚、例えば25nmのSiGe膜に水素イオンを注入し、アニールしても注入ピーク位置が深くなりすぎて十分には緩和しないという問題があるが、保護膜の膜厚を厚くすることで注入ピーク位置を制御することができ、非常に薄いSiGe膜でも現行のイオン注入機で容易に注入位置を制御して、その結果、歪み緩和を行うことができる。
【0033】
実施の形態3
シリコン基板を用いる代わりに、表面層が膜厚100nm程度の単結晶シリコン層からなるSOI基板を用いて、実施の形態1及び2と同様に半導体基板を完成させた。
このような基板によっても、実施の形態1と同様の効果が得られる。
【0034】
実施の形態4
ここでは、図7に示す半導体装置を形成する。
実施の形態1と同様のシリコン基板1上に、Ge濃度30%の第1のSiGe膜2を仮想格子状に150nm膜厚になるまで500℃にてエピタキシャル成長させ、第1のSiGe膜2上に、保護膜(図示せず)として20nm膜厚の酸化膜を形成し、その上に、格子状の溝を有するマスクパターン(図示せず)を形成し、このマスクパターンをマスクとして用いて、実施の形態1と同様に、水素イオン注入を行い、アニール処理を行なう。
マスクパターンを除去し、洗浄した後、十分に歪緩和したSiGe膜2上にGe濃度30%の第2のSiGe膜18を300nm成膜させ、さらにその上にシリコン膜19を仮想格子状に20nm膜厚になるまで成長させる。
【0035】
このようにして形成された基板を用いて、公知の方法でPMOSを形成した。PMOSは、シリコン膜19上にゲート酸化膜21を介して、サイドウォール24を有するゲート電極20が形成されている。シリコン膜19及び第2のSiGe膜18には、ソース領域22及びドレイン領域23が形成されている。
このように、歪Si/SiGe膜/Si基板は、SiGe膜が十分に格子緩和されており、それによりシリコン膜に引っ張り歪が発生しているため、PMOSトランジスタのId−Vd特性は、通常のシリコン基板上に形成したPMOSに比べ、ドレイン電流が増加しており、また、相互コンダクタンス特性であるGm−Vg特性においてもGmの最大値が大きくなっていた。よって、キャリア(ここでは正孔)の移動度が上昇していることが確認できた。
【0036】
【発明の効果】
本発明によれば、格子状の溝を有するマスクパターンを用いて、基板にイオン注入することにより、SiGe膜とシリコン層(基板)との界面に、確実に終端されたミスフィット転位を形成することが可能となる。これにより、リーク電流の原因となる貫通転位が低減された良質な結晶性と十分な緩和率とを備える歪緩和SiGe膜を形成することができる。
また、上記のような半導体基板上に半導体層を形成した基板を用いて半導体装置を形成することにより、従来のシリコン基板に比べ、キャリアの移動度が向上した半導体装置を得ることが可能となる。
【図面の簡単な説明】
【図1】本発明の半導体基板の製造方法を説明するための概略断面製造工程図である。
【図2】本発明の半導体基板の製造方法で使用されるマスクパターンの平面図である。
【図3】本発明の半導体基板の製造方法によって半導体基板におけるミスフィット転位から発生した貫通転位を説明するための図及びミスフィット転位がウェハ端まで達するか、ループを形成することで確実に終端することを示した模式図である。
【図4】本発明の半導体基板の製造方法において、刃状転位が発生し格子緩和している状態のSiGe膜とシリコン基板との界面の原子配列状態を<110>方向から見た模式図である。
【図5】図1に続く概略断面製造工程図である。
【図6】本発明の別の半導体基板の製造方法を説明するための概略断面製造工程図である。
【図7】本発明の半導体基板の製造方法で得られた基板を用いて作製したMOSFETを示す要部の概略断面図である。
【図8】従来技術における終端されていないミスフィット転位から貫通転位が発生する様子を示した模式図である。
【符号の説明】
1 シリコン基板
2 SiGe膜
3 マスクパターン
4 水素イオン
6 マイクロキャビティー
7 保護膜
8 ミスフィット転位
9 貫通転位
10 SiGe膜の(111)面
11 Si原子
12 Ge原子
13 刀状転位
18 第2のSiGe膜
19 シリコン膜(半導体膜)
20 ゲート電極
21 ゲート参加膜
22 ソース領域
23 ドレイン領域
24 サイドウォール
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a method for manufacturing a semiconductor substrate and a semiconductor device, and more particularly, to a method for manufacturing a high-quality and high-performance semiconductor substrate in which a strain is introduced by providing a SiGe film, and a semiconductor device using the same.
[0002]
[Prior art]
Conventionally, a strained SiGe film is formed in a virtual lattice on a Si substrate for the purpose of improving the mobility of electrons and holes passing through a channel region, and the strain of the SiGe film due to a mismatch in lattice constant with the Si substrate is reduced. There is known a method of forming a Si film as a cap layer after relaxation by the introduction of misfit dislocations. The Si film is strained by being pulled by the SiGe film having a larger lattice constant, thereby changing a band structure and improving carrier mobility.
As a method of relaxing the strain of the SiGe film, a method of forming a SiGe film with a thickness of several μm and increasing the strain elastic energy of the SiGe film to relax the lattice is known. For example, Y. J. Mii et al., In Appl. {Phys. {Lett. No. 59 (13) and No. 1611 (1991) disclose strain relaxation of the SiGe film by gradually increasing the Ge concentration in the SiGe film to form a concentration gradient SiGe film of about 1 μm.
[0003]
Further, as a method of alleviating the strain of the thin SiGe film, annealing is performed at a high temperature after ion implantation of hydrogen or the like, so that stacking faults formed in a defect layer in the Si substrate cause slip, and the SiGe film / There is known a method of generating misfit dislocations at the Si substrate interface. For example, D. M. Follstaedt et al. Disclose in Appl. {Phys. {Lett. In # 69 (14) and # 2059 (1996), strain relaxation by He ion implantation was described in H. Trinkaus et al., In Appl. {Phys. {Lett. At $ 76 (24) and $ 3552 (2000), strain relaxation by H ion implantation was announced.
[0004]
[Problems to be solved by the invention]
However, the method of forming the SiGe film to a thickness of several μm exceeds the critical film thickness, which is the maximum film thickness capable of maintaining a completely lattice-matched state, so that a large number of defects occur in the SiGe film. . In addition, since the SiGe film grows while self-relaxing the strain, streak-like irregularities having a pitch of several tens of μm called a cross hatch are generated on the surface of the SiGe film. Therefore, it is necessary to planarize the surface of the SiGe film, and there is a problem that the manufacturing process becomes complicated.
[0005]
On the other hand, in the method of implanting ions such as hydrogen, as shown in FIG. 8, for example, threading dislocations 9 are generated from unterminated misfit dislocations 8 although they are less than the method of growing the above-mentioned SiGe film to a thickness of several μm. I do. The threading dislocations 9 reach the surface of the SiGe film 2 through the (1 1 1) plane 10 of the SiGe film in order to stabilize the energy. Accordingly, there is a problem that a junction leakage current is increased when an element is formed using this substrate.
[0006]
The present invention has been made in view of the above-described problems, and a semiconductor capable of achieving a high relaxation rate in a SiGe film formed on a semiconductor substrate and maximally suppressing threading dislocation density in the SiGe film. An object of the present invention is to provide a method of manufacturing a substrate and a semiconductor device using the same.
[0007]
[Means for Solving the Problems]
According to the present invention, an SiGe film is formed on a substrate having a silicon layer on the surface, a mask pattern having a lattice-like groove is formed on the SiGe film, and ions are implanted into the substrate through the mask pattern. And a method of manufacturing a semiconductor substrate that performs a heat treatment.
Further, according to the present invention, there is provided a semiconductor device using the semiconductor film of the semiconductor substrate obtained above as an active layer.
[0008]
BEST MODE FOR CARRYING OUT THE INVENTION
In the method of manufacturing a semiconductor substrate according to the present invention, first, a SiGe film is formed on a substrate having a silicon layer on the surface.
The substrate having a surface made of a silicon layer includes a silicon substrate in which two or more kinds of amorphous state, microcrystal, single crystal, and polycrystal are mixed, or a so-called SOI substrate having these silicon layers on the surface. . Among them, a single crystal silicon substrate is preferable. When an SOI substrate is used, the thickness of the surface silicon layer needs to be larger than the distance between the peak position of ion implantation existing in the surface silicon layer and the interface between the SiGe film and the silicon layer. It is preferable to use a surface silicon layer having a thickness of about twice the distance.
[0009]
The SiGe film can be formed by a known method, for example, various methods such as a CVD method, a sputtering method, a vacuum evaporation method, and an MEB method. Especially, it is preferable to form by the epitaxial growth method by the CVD method. In this case, the film forming conditions can be selected from those known in the art. In particular, the film forming temperature is, for example, 400 to 900 ° C., preferably about 400 to 650 ° C. Specifically, when forming a SiGe film having a Ge concentration in the following range, for example, when growing a SiGe film having a Ge concentration of 30 atom%, the film forming temperature is preferably 500 ° C. or lower. In this SiGe film, the concentration of Ge is not particularly limited, but is, for example, about 10 to 50 atom%, preferably 10 to 40 atom%, and more preferably 20 to 30 atom%. The thickness of the SiGe film is determined so that the slip dislocation at the interface between the SiGe film and the silicon substrate 1 generated in the subsequent strain relaxation annealing step does not adversely affect a semiconductor device, for example, a MOSFET, to be formed thereon. For this purpose, it is preferable that the film be a thick film. As a method of forming a thick film, it is generally effective to lower the growth temperature. On the other hand, when the SiGe film is deposited on the substrate, it is preferable that the film thickness is smaller than the thickness at which the lattice distortion of the SiGe film occurs, that is, the critical film thickness. Specifically, about 50 to 500 nm is mentioned, and about 100 to 500 nm is more suitable. In particular, considering the formation of a PN junction in a later step, the thickness of the SiGe film is preferably 300 nm or more. The concentration of Ge may be changed continuously or in a stepwise manner in the film thickness direction and the layer surface direction (in-plane direction), but is preferably uniform. The SiGe film may be formed as a plurality of stacked films having the same or different Ge concentrations.
[0010]
After forming the SiGe film and before forming the mask pattern, a protective film may be formed on the SiGe film. The protective film may be formed of any material as long as it has a function of protecting the surface of the SiGe film from ion implantation described below. For example, a single layer such as a silicon oxide film (thermal oxide film, low-temperature oxide film: LTO film, high-temperature oxide film: HTO film), silicon nitride film, silicon oxynitride film, SOG film, PSG film, BSG film, BPSG film, etc. A film or a laminated film. Among them, an oxide film, a nitride film, or an oxynitride film is preferable. The thickness of the protective film can be appropriately adjusted depending on the thickness of the SiGe film, ion species in ion implantation described later, acceleration energy, and the like, and for example, about 5 to 100 nm. The protective film can be formed by various methods such as a CVD method, a thermal oxidation method, a sputtering method, an evaporation method, a sol-gel method, and a spin coating method.
[0011]
By forming the protective film, contamination can be prevented from entering the SiGe film at the time of ion implantation, and at the same time, low acceleration below the device specification limit of the ion implanter under the condition that there is no protective film and the SiGe film thickness is thin. Even when energy is required, it can be implanted shallowly into the SiGe film / silicon layer (substrate) by adjusting the thickness of the protective film. As a result, even if the SiGe film has a very small thickness, misfit dislocations can be reliably terminated, and the strained SiGe film can be lattice-relaxed without generating threading dislocations.
[0012]
Next, a mask pattern is formed on the SiGe film. The mask pattern used here is a photoresist or an insulating film (thermal oxide film, low-temperature oxide film: LTO film, etc., high-temperature oxide film: silicon oxide film such as HTO film; silicon nitride film, SOG film, PSG film, BSG film, (A BPSG film or the like). Especially, it is preferable to form with a photoresist or an oxide film. In the case of a photoresist, the mask pattern can be formed in a predetermined shape by a known photolithography process. In the case of an oxide film or the like, an oxide film is formed on a SiGe film, and then a resist pattern having a predetermined shape is formed thereon by a known photolithography process, and using this resist pattern as a mask, an RIE method or the like is performed. An oxide film or the like can be formed by patterning by dry etching or wet etching. In particular, the oxide film has a high ion implantation energy, and the photoresist has an excessively high aspect ratio in cases such as when the photoresist needs to be applied thickly or when a grid-like groove having a small pattern pitch is required. This is effective when the photoresist pattern cannot be formed to a required thickness because the resist pattern collapses.
[0013]
The mask pattern has lattice-shaped grooves. The groove here may have a bottom, for example, may be a shape having irregularities in a lattice shape or a shape having a partially different film thickness, but a penetrating groove having no bottom It is preferable that In addition, having a groove in a lattice shape means that there is a region where the resist is not arranged in stripes in the vertical and horizontal directions, in addition to a shape in which the resist is substantially square and evenly arranged, a so-called checkered pattern The regions where the resists are arranged and the regions where the resists are not arranged are arranged alternately in the vertical and horizontal directions so that the region where the resist is arranged is circular; triangles, squares, hexagons, octagons, etc. The shape may be a shape having a mesh-like groove, preferably a regular polygon or the like. In particular, it is preferable that the region where the resist is arranged is square and has a groove that vertically and horizontally intersects vertically. In particular, it is appropriate that the width of the lattice-shaped groove is, for example, about 50 to 1000 nm, and the interval between the grooves is about 50 to 2,000 nm. In particular, for example, when the silicon layer (substrate) has a (100) plane, the direction of the grooves in one direction is parallel to the <110> direction, and the direction of the grooves in the other direction is It is preferably perpendicular to the <110> direction. Thus, the direction in which the misfit extends and the direction in which the ions are implanted can be matched, so that the misfit dislocation can be more reliably terminated.
[0014]
The thickness of the mask pattern is not particularly limited, and can be appropriately adjusted depending on the conditions of ion implantation described later and the material of the mask pattern. It is necessary to set such that injection can be performed, and for example, about 100 to 1000 nm is appropriate.
[0015]
Subsequently, ions are implanted into the substrate through the mask pattern as described above, and heat treatment is performed. The ion implantation is suitably performed using an element capable of introducing a crystal defect into the surface of silicon used as a substrate, an element capable of forming a microcavity in a silicon substrate in annealing after ion implantation, and the like. , Hydrogen, a rare gas element, and a Group 3, 4, or 5 element. Specific examples include hydrogen, helium, neon, phosphorus, arsenic, boron, silicon, carbon, germanium, and the like, with hydrogen being preferred. The acceleration energy for ion implantation can be appropriately adjusted depending on the ion species used, the thickness of the SiGe film, the thickness of the mask pattern, and the like. For example, in a region covered with the mask pattern, ions are not implanted into the SiGe film or the substrate, whereas in a region not covered with the mask pattern, an implantation peak is on the silicon substrate side of the SiGe film / substrate interface. It is necessary to select a suitable acceleration energy. More specifically, it is necessary to set a peak at a position deeper than the interface by about 70 nm or more (preferably about 30 to 80 nm) from the interface, thereby suppressing defects in the SiGe film and reducing the thickness of the SiGe film. Desirable for prevention. For example, an implantation energy of about 20 to 150 keV, preferably about 30 to 35 keV is mentioned. More specifically, when the thickness of the SiGe film is about 200 nm, and when hydrogen is used, about 18 to 25 keV is used. No. The dose is, for example, 2 × 1016cm-2The following dose is given.
[0016]
The heat treatment includes, for example, furnace annealing, lamp annealing, and the like. Under an inert gas atmosphere (eg, argon), an air atmosphere, a nitrogen gas atmosphere, an oxygen gas atmosphere, a hydrogen gas atmosphere, or the like, a temperature range of 600 to 900 ° C. , For about 10 to 30 minutes.
As a result, the ion-implanted element forms microscopic vacancies near the implantation peak, and the stacking faults generated thereby slip on the (1 1 1) plane and misfit dislocations at the SiGe film / silicon layer (substrate) interface. Causes lattice relaxation. The misfit dislocations are formed in a lattice shape over the entire surface of the wafer, and the misfit dislocations form a loop along the lattice pattern or are reliably terminated when reaching the wafer edge. From the terminated misfit dislocations, threading dislocations reaching the surface through the SiGe film do not occur, and the strained SiGe film can be lattice-relaxed while suppressing the threading dislocations.
[0017]
In the present invention, after the mask pattern is removed by ion implantation as described above, a second SiGe film is further formed thereon, and finally, the SiGe film is formed into a plurality of stacked films. It may be formed. This second SiGe film may be formed as a plurality of stacked films having the same or different Ge concentrations.
[0018]
Further, it is preferable to form a semiconductor film having lattice distortion on the SiGe film formed above without forming the second SiGe film or on the second SiGe film. The semiconductor layer is not particularly limited as long as it has a diamond structure similar to silicon, and examples thereof include Si, SiC, and a SiGe film having a lower Ge concentration than the above-mentioned SiGe film. Above all, a silicon film is preferable. The C concentration in SiC is not particularly limited, and may be, for example, about 0.1 to 7 atom%. Also, the Ge concentration in the SiGe film is suitably about 10 atom% or less. The semiconductor film can be formed by a method similar to that of the SiGe film. For example, it is preferable that the semiconductor film is formed in the same device following the SiGe film by switching the growth gas. This makes it possible to reduce contamination such as oxygen on the surface of the SiGe film. In this case, the substrate temperature is preferably about 400 to 650 ° C. The thickness of the semiconductor film is preferably a thick film in consideration of film reduction in a later manufacturing process of the semiconductor device and diffusion of Ge from the SiGe film, but on the other hand, after the SiGe film strain relaxation step, In order to suppress the occurrence of defects due to tensile strain of the semiconductor film, it is preferable that the semiconductor film be formed to have a thickness equal to or less than the critical thickness. Note that it is preferable that the SiGe film be thinner as the germanium concentration is higher, and be thinner as the heat treatment temperature in a semiconductor device manufacturing process which will be performed later is higher. The film thickness is specifically about 1 to 100 nm, more preferably about 5 to 30 nm. In particular, when the film is formed on a SiGe film having a Ge concentration of 30 atom%, the film thickness is about 20 nm. Hereinafter, in the case of a Ge concentration of 20 atom%, a value of about 50 nm or less is appropriate. Note that this semiconductor film may be formed as a plurality of stacked films having the same or different compositions.
Accordingly, a high-quality strained semiconductor film having a sufficient strain can be obtained, and when a semiconductor device is formed using the obtained substrate, a target improvement in carrier mobility can be achieved.
[0019]
A semiconductor device can be formed using the semiconductor film of the semiconductor substrate obtained as described above as an active layer. The semiconductor device can be formed by a known method. For example, a semiconductor device can be formed by forming a gate insulating film and a gate electrode over a semiconductor film and then forming source / drain regions by ion implantation. . Further, this semiconductor device may have an LDD structure or a DDD structure. Thus, a semiconductor device having excellent electric characteristics can be obtained.
Hereinafter, embodiments of a method for manufacturing a semiconductor substrate and a semiconductor device according to the present invention will be described in detail with reference to the drawings.
[0020]
Embodiment 1
First, as a pretreatment, a natural oxide film on the surface was removed with 5% diluted hydrofluoric acid to prepare a silicon substrate 1 having a (100) plane. As shown in FIG. 1A, germanium (GeH) was formed on the silicon substrate 1 by using a low-pressure vapor deposition (LP-CVD) apparatus.4) And silane (SiH4), A SiGe film 2 having a Ge concentration of 30% is epitaxially grown in a virtual lattice at 500 ° C. until the film thickness becomes 150 nm.
[0021]
Next, as shown in FIG. 1B, a photoresist is spin-coated on the entire surface of the silicon substrate 1 with a thickness of 500 nm, and is exposed by an i-line stepper using a photomask having a lattice pattern. By developing with an alkaline developer, a mask pattern 3 having lattice-shaped grooves is formed on the entire surface of the silicon substrate 1. FIG. 2 shows a plan view of the mask pattern 3. The grooves of the mask pattern 3 are formed on the silicon substrate such that one direction is arranged parallel to the <110> direction and the other direction is arranged perpendicular to the <110> direction.
Using this pattern as a mask, as shown in FIG. 1C, an implantation energy of 18 keV and a dose of 3 × 1016cm-2Hydrogen ions 4 are implanted under the condition of a tilt angle of 7 °.
[0022]
Due to the ion implantation under the implantation conditions, the region where the implantation peak is not covered with the mask pattern 3 is located 70 nm on the substrate side at the interface between the SiGe film 2 and the silicon substrate 1, and the region where the mask pattern 3 is covered. The hydrogen ions 4 do not reach the SiGe film 2 or the silicon substrate 1 in a region covered with the mask pattern 3.
[0023]
Thereafter, as shown in FIG. 1D, the resist on the silicon substrate 1 is removed, and heat treatment is performed at 800 ° C. for 10 minutes using an annealing apparatus in a nitrogen gas atmosphere. As a result, in a region not covered with the mask pattern 3, a minute vacancy having a diameter of about 10 nm called a microcavity 6 is generated near the implantation peak of the hydrogen ions implanted into the silicon substrate 1. Stacking faults are generated by the vacancies, and the stacking faults cause slip, thereby generating misfit dislocations 8 at the interface between the SiGe film 2 and the silicon substrate 1, thereby causing lattice relaxation of the SiGe film 2.
[0024]
When the (−2 −2 4) plane of the SiGe film 2 whose strain has been relaxed under these conditions is analyzed using XRD (X-ray diffraction method), the strain relaxation rate of the SiGe film 2 is sufficiently relaxed to 78.3%. The crystallinity was also good.
A schematic diagram of the misfit dislocation 8 at this time is shown in FIG. As compared with the schematic diagram of the prior art (FIG. 8), it can be seen that the misfit dislocations 8 are terminated and the generation of threading dislocations is suppressed. When the misfit dislocation 8 is viewed over the entire surface of the wafer, the misfit dislocation 8 reaches the edge of the wafer as shown in FIG. 3B or is reliably terminated by forming a lattice-like loop as shown in FIG. 3C. Become.
[0025]
FIG. 4 is a schematic diagram showing the state of atomic arrangement at the interface between the SiGe film 2 and the silicon substrate 1 in a state where lattice distortion is relaxed due to the generation of the sword-shaped dislocations 13 as viewed from the <110> direction. In this case, the direction in which the misfit is formed is a direction perpendicular to the paper surface. Therefore, in the case where the (100) plane is used as the silicon substrate 1, the direction of the groove in the mask pattern 3 is set to the <110> direction. The misfit dislocation 8 can be terminated.
[0026]
Next, as shown in FIG. 5A, a second SiGe film 18 having a Ge concentration of 30% is formed on the strain-relaxed SiGe film 2 / silicon substrate 1 by virtual growth in a virtual lattice pattern to a thickness of 300 nm. .
As a result, the SiGe film becomes 457 nm in total. For example, even if a CMOS device is formed and operated under the condition that the power supply voltage is high using this substrate, the depletion layer of the CMOS device expands and misfit dislocations exist. Thus, it does not reach the interface between the SiGe film 2 and the silicon substrate 1 to prevent the occurrence of junction leakage current.
[0027]
Subsequently, as shown in FIG. 5B, a silicon film 19 is epitaxially grown to a thickness of 20 nm in a virtual lattice on the SiGe film 18 as a channel region through which carriers pass.
Thereafter, a gate insulating film and a gate electrode are formed by a known method, and source / drain regions are formed by ion implantation, whereby a semiconductor device can be formed.
The silicon film 19 of the semiconductor substrate obtained in this manner is lattice-matched with the strain-relaxed SiGe film 18 having a larger lattice constant, and has tensile strain. In the obtained semiconductor device, the carrier mobility is improved. I do.
[0028]
Hydrogen ions were uniformly implanted over the substrate obtained by the above method and the entire surface of the wafer in the prior art, and a SiGe film was grown to a thickness of 300 nm under the same conditions as above on the annealed strain-relaxed SiGe film. Then, a semiconductor substrate on which a Si layer was grown to a thickness of 20 nm was compared with a phase contrast microscope (Normarski microscope). As a result, it was observed that the misfit dislocations generated at the SiGe film / silicon substrate interface were not terminated with certainty in the conventional method, and that many threading dislocations 21 reached the substrate surface. On the other hand, no threading dislocation was observed on the surface of the substrate obtained by the above method.
[0029]
Embodiment 2
A silicon substrate 1 similar to that of the first embodiment is prepared, and as shown in FIG. 6 (a), a germanium and silane are used as raw materials on this silicon substrate 1 using a low-pressure vapor phase epitaxy apparatus and a Ge concentration of 40%. Is epitaxially grown in a virtual lattice at 500 ° C. until the film thickness becomes 80 nm. On the SiGe film 2, a low-temperature oxide film is formed as a protective film 7 to a thickness of 50 nm.
[0030]
Next, as shown in FIG. 6B, a mask pattern 3 having a lattice-like groove is formed on the protective film 7 as in the first embodiment.
Subsequently, as shown in FIG. 6C, an implantation energy of 10 keV and a dose of 3 × 1016cm-2Hydrogen ions 4 are implanted under the condition of a tilt angle of 7 °.
By the ion implantation under the implantation conditions, the implantation peak is not covered by the mask pattern 3 in a region 30 nm on the substrate side at the interface between the SiGe film 2 and the silicon substrate 1 and in the region covered by the mask pattern 3. , Are set near the upper layer of the film thickness of the pattern 3, and hydrogen ions do not reach the SiGe film 2 or the silicon substrate 1 in a region covered with the mask pattern 3.
[0031]
Thereafter, as shown in FIG. 6D, the resist on the silicon substrate 1 is removed, the oxide film is removed with dilute HF, and then a heat treatment is performed at 800 ° C. for 10 minutes using an annealing apparatus in a nitrogen gas atmosphere. As a result, micro-cavities having a diameter of about 10 nm called microcavities 6 are generated near the implantation peak of the hydrogen ions 4 implanted into the silicon substrate 1 in a region not covered with the mask pattern 3. Stacking faults are generated by the vacancies, and the stacking faults cause slip, thereby causing misfit dislocations at the interface between the SiGe film 2 and the silicon substrate 1, thereby causing lattice relaxation of the SiGe film 2.
[0032]
In this embodiment, by forming a protective film before ion implantation, contamination during ion implantation can be prevented. Furthermore, when hydrogen ions are to be implanted, the lower limit is about 5 keV in accelerating voltage in the current ion implanter apparatus specifications, and a relatively thin film having a thickness of, for example, 25 nm is formed without forming a protective film at 5 keV. Even if hydrogen ions are implanted into the SiGe film and annealed, there is a problem that the implantation peak position is too deep and is not sufficiently relaxed. However, it is difficult to control the implantation peak position by increasing the thickness of the protective film. Even with a very thin SiGe film, the implantation position can be easily controlled with a current ion implanter, and as a result, strain can be relaxed.
[0033]
Embodiment 3
Instead of using a silicon substrate, a semiconductor substrate was completed in the same manner as in Embodiment Modes 1 and 2, using an SOI substrate whose surface layer was formed of a single crystal silicon layer having a thickness of about 100 nm.
With such a substrate, the same effect as in the first embodiment can be obtained.
[0034]
Embodiment 4
Here, the semiconductor device illustrated in FIG. 7 is formed.
On the same silicon substrate 1 as in the first embodiment, a first SiGe film 2 having a Ge concentration of 30% is epitaxially grown in a virtual lattice at a temperature of 500 ° C. until a film thickness of 150 nm is formed, and on the first SiGe film 2 Then, an oxide film having a thickness of 20 nm is formed as a protective film (not shown), and a mask pattern (not shown) having a lattice-like groove is formed thereon, and this mask pattern is used as a mask. As in the first embodiment, hydrogen ions are implanted and annealing is performed.
After removing the mask pattern and washing, a 300 nm-thick second SiGe film 18 having a Ge concentration of 30% is formed on the sufficiently strain-relaxed SiGe film 2, and a silicon film 19 is further formed on the second SiGe film 18 in a virtual lattice shape by 20 nm. Grow to a thickness.
[0035]
Using the substrate thus formed, a PMOS was formed by a known method. In the PMOS, a gate electrode 20 having a sidewall 24 is formed on a silicon film 19 via a gate oxide film 21. A source region 22 and a drain region 23 are formed in the silicon film 19 and the second SiGe film 18.
As described above, in the strained Si / SiGe film / Si substrate, since the SiGe film is sufficiently lattice-relaxed and tensile strain is generated in the silicon film, the Id-Vd characteristic of the PMOS transistor is a normal value. The drain current was increased as compared with the PMOS formed on the silicon substrate, and the maximum value of Gm was also large in the Gm-Vg characteristic, which is the transconductance characteristic. Therefore, it was confirmed that the mobility of carriers (here, holes) was increased.
[0036]
【The invention's effect】
According to the present invention, by using a mask pattern having a lattice-like groove, ions are implanted into a substrate to form a surely terminated misfit dislocation at an interface between a SiGe film and a silicon layer (substrate). It becomes possible. As a result, it is possible to form a strain-relaxed SiGe film having good crystallinity in which threading dislocation causing a leak current is reduced and having a sufficient relaxation rate.
In addition, by forming a semiconductor device using a substrate in which a semiconductor layer is formed over a semiconductor substrate as described above, a semiconductor device in which carrier mobility is improved as compared to a conventional silicon substrate can be obtained. .
[Brief description of the drawings]
FIG. 1 is a schematic cross-sectional manufacturing process diagram for explaining a method for manufacturing a semiconductor substrate of the present invention.
FIG. 2 is a plan view of a mask pattern used in the method of manufacturing a semiconductor substrate according to the present invention.
FIG. 3 is a diagram for explaining threading dislocations generated from misfit dislocations in a semiconductor substrate by the method of manufacturing a semiconductor substrate of the present invention, and the misfit dislocations reach the edge of the wafer or are reliably terminated by forming a loop. FIG.
FIG. 4 is a schematic diagram showing the atomic arrangement state at the interface between the SiGe film and the silicon substrate in a state where edge dislocations are generated and lattice is relaxed, as viewed from the <110> direction, in the method of manufacturing a semiconductor substrate of the present invention. is there.
FIG. 5 is a schematic sectional manufacturing step view following FIG. 1;
FIG. 6 is a schematic cross-sectional manufacturing process diagram for explaining another method for manufacturing a semiconductor substrate of the present invention.
FIG. 7 is a schematic cross-sectional view of a main part showing a MOSFET manufactured using a substrate obtained by the method for manufacturing a semiconductor substrate of the present invention.
FIG. 8 is a schematic diagram showing a state in which threading dislocations are generated from unterminated misfit dislocations in the related art.
[Explanation of symbols]
1 silicon substrate
2 SiGe film
3 Mask pattern
4 hydrogen ion
6 microcavity
7 Protective film
8 misfit dislocation
9 threading dislocation
(111) plane of 10 SiGe film
11 Si atom
12 @ Ge atom
13 Sword-shaped dislocation
18 ° second SiGe film
19 silicon film (semiconductor film)
20 mm gate electrode
21 Gate participation film
22 source area
23 drain region
24 sidewall

Claims (11)

表面にシリコン層を有する基板上に、SiGe膜を形成し、該SiGe膜上に格子状の溝を有するマスクパターンを形成し、該マスクパターンをとおして基板にイオン注入し、熱処理を行うことを特徴とする半導体基板の製造方法。Forming a SiGe film on a substrate having a silicon layer on the surface, forming a mask pattern having lattice-like grooves on the SiGe film, ion-implanting the substrate through the mask pattern, and performing heat treatment. A method for manufacturing a semiconductor substrate. SiGe膜上にさらに保護膜が形成され、該保護膜上に格子状のマスクパターンを形成する請求項1に記載の半導体基板の製造方法。2. The method according to claim 1, wherein a protective film is further formed on the SiGe film, and a lattice-like mask pattern is formed on the protective film. 表面にシリコン層を有する基板が、SOI構造基板である請求項1又は2に記載の半導体基板の製造方法。3. The method of manufacturing a semiconductor substrate according to claim 1, wherein the substrate having a silicon layer on the surface is an SOI structure substrate. 基板に注入するイオンが、水素、希ガス類元素からなる群から選択されたイオンである請求項1〜3のいずれか1つに記載の半導体基板の製造方法。The method for manufacturing a semiconductor substrate according to any one of claims 1 to 3, wherein the ions to be implanted into the substrate are ions selected from the group consisting of hydrogen and rare gas elements. 基板に注入するイオンの注入ピークが、SiGe膜と基板との界面の基板側に設定される請求項1〜4のいずれか1つに記載の半導体基板の製造方法。The method of manufacturing a semiconductor substrate according to any one of claims 1 to 4, wherein an implantation peak of ions to be implanted into the substrate is set on a substrate side of an interface between the SiGe film and the substrate. マスクパターンが、フォトレジスト又は酸化膜により形成されてなる請求項1〜5のいずれか1つに記載の半導体基板の製造方法。The method for manufacturing a semiconductor substrate according to claim 1, wherein the mask pattern is formed of a photoresist or an oxide film. 保護膜が酸化膜、窒化膜または酸化窒化膜である請求項2〜6のいずれか1つに記載の半導体基板の製造方法。7. The method according to claim 2, wherein the protective film is an oxide film, a nitride film, or an oxynitride film. イオン注入、熱処理の後に、マスクパターンを除去して、SiGe膜上に、さらにSiGe膜を形成する請求項1〜7に記載の半導体基板の製造方法。The method of manufacturing a semiconductor substrate according to claim 1, wherein the mask pattern is removed after the ion implantation and the heat treatment, and a SiGe film is further formed on the SiGe film. シリコン層が(100)面であり、マスクパターンの格子状の溝を<110>方向に平行に形成する請求項1〜8のいずれか1つに記載の半導体基板の製造方法。The method of manufacturing a semiconductor substrate according to claim 1, wherein the silicon layer has a (100) plane, and lattice-shaped grooves of the mask pattern are formed parallel to the <110> direction. さらに、SiGe膜上に格子歪をもつ半導体膜を形成する請求項1〜9のいずれか1つに記載の半導体基板の製造方法。The method for manufacturing a semiconductor substrate according to claim 1, further comprising forming a semiconductor film having lattice distortion on the SiGe film. 請求項10で得られた半導体基板の半導体膜を活性層として用いてなる半導体装置。A semiconductor device using the semiconductor film of the semiconductor substrate obtained in claim 10 as an active layer.
JP2002167660A 2002-06-07 2002-06-07 Method for manufacturing semiconductor substrate and semiconductor device Pending JP2004014878A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002167660A JP2004014878A (en) 2002-06-07 2002-06-07 Method for manufacturing semiconductor substrate and semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002167660A JP2004014878A (en) 2002-06-07 2002-06-07 Method for manufacturing semiconductor substrate and semiconductor device

Publications (1)

Publication Number Publication Date
JP2004014878A true JP2004014878A (en) 2004-01-15

Family

ID=30434842

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002167660A Pending JP2004014878A (en) 2002-06-07 2002-06-07 Method for manufacturing semiconductor substrate and semiconductor device

Country Status (1)

Country Link
JP (1) JP2004014878A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005101568A (en) * 2003-09-19 2005-04-14 Sharp Corp Method for making relaxed silicon germanium on insulator through layer displacement
JP2009529803A (en) * 2006-03-31 2009-08-20 インテル コーポレイション Epitaxial silicon germanium reduces contact resistance in field-effect transistors
US7618883B2 (en) 2003-02-19 2009-11-17 Panasonic Corporation Method for introducing impurities and apparatus for introducing impurities
US7981779B2 (en) 2003-10-09 2011-07-19 Panasonic Corporation Method for making junction and processed material formed using the same
JP2012517691A (en) * 2009-02-11 2012-08-02 インターナショナル・ビジネス・マシーンズ・コーポレーション Semiconductor-on-insulator substrate and structure including high-order radio frequency harmonic suppression region

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7618883B2 (en) 2003-02-19 2009-11-17 Panasonic Corporation Method for introducing impurities and apparatus for introducing impurities
US7696072B2 (en) 2003-02-19 2010-04-13 Panasonic Corporation Method for introduction impurities and apparatus for introducing impurities
US7709362B2 (en) 2003-02-19 2010-05-04 Panasonic Corporation Method for introducing impurities and apparatus for introducing impurities
US7741199B2 (en) 2003-02-19 2010-06-22 Panasonic Corporation Method for introducing impurities and apparatus for introducing impurities
US8222128B2 (en) 2003-02-19 2012-07-17 Panasonic Corporation Method for introducing impurities and apparatus for introducing impurities
JP2005101568A (en) * 2003-09-19 2005-04-14 Sharp Corp Method for making relaxed silicon germanium on insulator through layer displacement
JP4674844B2 (en) * 2003-09-19 2011-04-20 シャープ株式会社 Method for making relaxed silicon germanium on insulator via layer dislocations
US7981779B2 (en) 2003-10-09 2011-07-19 Panasonic Corporation Method for making junction and processed material formed using the same
JP2009529803A (en) * 2006-03-31 2009-08-20 インテル コーポレイション Epitaxial silicon germanium reduces contact resistance in field-effect transistors
JP2012517691A (en) * 2009-02-11 2012-08-02 インターナショナル・ビジネス・マシーンズ・コーポレーション Semiconductor-on-insulator substrate and structure including high-order radio frequency harmonic suppression region

Similar Documents

Publication Publication Date Title
JP3970011B2 (en) Semiconductor device and manufacturing method thereof
EP1908097B1 (en) Method for controlling dislocation positions in silicon germanium buffer layers
US6852604B2 (en) Manufacturing method of semiconductor substrate
JP5039912B2 (en) Hetero-integrated strained silicon n-type MOSFET, p-type MOSFET and method of manufacturing the same
US7713834B2 (en) Method of forming isolation regions for integrated circuits
JP2006524426A (en) Method and layer structure for producing strained layers on a substrate
JP2011009760A (en) Shallow trench isolation process
US20090130826A1 (en) Method of Forming a Semiconductor Device Having a Strained Silicon Layer on a Silicon-Germanium Layer
JP3875040B2 (en) Semiconductor substrate and manufacturing method thereof, and semiconductor device and manufacturing method thereof
JP4212228B2 (en) Manufacturing method of semiconductor device
JP2008503083A (en) Strained semiconductor layer manufacturing method, semiconductor device manufacturing method, and semiconductor substrate suitable for use in such a method
JP2003128494A (en) Method for producing semiconductor device and semiconductor device
JP2004103805A (en) Semiconductor substrate, method of manufacturing the same and semiconductor device
JP2004014878A (en) Method for manufacturing semiconductor substrate and semiconductor device
US9059245B2 (en) Semiconductor-on-insulator (SOI) substrates with ultra-thin SOI layers and buried oxides
JP4339563B2 (en) Manufacturing method of semiconductor substrate and manufacturing method of semiconductor device using this method
KR100593747B1 (en) Semiconductor structure having a silicon germanium layer and a method of manufacturing the same
JP4790211B2 (en) SOI substrate, semiconductor substrate and manufacturing method thereof
US10319817B2 (en) Lattice matched epitaxial oxide layer for a super steep retrograde well
US6962857B1 (en) Shallow trench isolation process using oxide deposition and anneal
JPS58131748A (en) Formation of interelement isolation region
JP2005093797A (en) Semiconductor substrate and its manufacturing method
TW200945448A (en) Semiconductor device and method for manufacturing the same
JP2000012703A (en) Semiconductor device and its manufacture
JP2003282471A (en) Method for manufacturing semiconductor substrate