JP2003331732A - Plasma display panel - Google Patents

Plasma display panel

Info

Publication number
JP2003331732A
JP2003331732A JP2002136661A JP2002136661A JP2003331732A JP 2003331732 A JP2003331732 A JP 2003331732A JP 2002136661 A JP2002136661 A JP 2002136661A JP 2002136661 A JP2002136661 A JP 2002136661A JP 2003331732 A JP2003331732 A JP 2003331732A
Authority
JP
Japan
Prior art keywords
electrode
partition wall
barrier
barrier group
discharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002136661A
Other languages
Japanese (ja)
Inventor
Junpei Hashiguchi
淳平 橋口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2002136661A priority Critical patent/JP2003331732A/en
Publication of JP2003331732A publication Critical patent/JP2003331732A/en
Pending legal-status Critical Current

Links

Landscapes

  • Gas-Filled Discharge Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a panel in which an error discharge is eliminated in the writing discharge between the adjoining cells and a good display can be obtained. <P>SOLUTION: This is a plasma display which comprises a plurality of pairs of electrodes having a first electrode and a second electrode that are formed in a row opposed to each other with prescribed intervals on the substrate, a plurality of third electrodes that are formed on the other substrate opposed to these electrodes three-dimensionally through a space, a plurality of first partition walls 4 that are formed so as to divide spatially between each row of these third electrodes, and a group of second partition walls 5 that are formed between each partition wall of the first partition walls 4 and are separated in plural pieces and formed so as not to completely divide the space. <P>COPYRIGHT: (C)2004,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、AC型プラズマデ
ィスプレイパネルに関するものである。とりわけ、画素
密度を高めた場合に有用な誤放電防止技術に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an AC type plasma display panel. In particular, it relates to an erroneous discharge prevention technique that is useful when the pixel density is increased.

【0002】[0002]

【従来の技術】従来のAC型プラズマディスプレイパネ
ル(以下、パネルという)の例として、本出願人が特開
2001−189135御う公報で開示しているものを
図6に示す。
2. Description of the Related Art FIG. 6 shows an example of a conventional AC type plasma display panel (hereinafter referred to as a panel) disclosed by the present applicant in Japanese Patent Laid-Open No. 2001-189135.

【0003】図に示すように、第1のガラス基板31上
には誘電体層32および電子の発生作用を有する保護膜
33で覆われた走査電極34と維持電極35とが一定の
間隙を保ちながら対をなし、一方向に互いに平行に複数
対配設されている。また第2のガラス基板36上には、
絶縁体層37で覆われたデータ電極38が前記と別の一
方向に複数本配設され、各データ電極38同士の間を仕
切るようにデータ電極38と平行して、絶縁体層37上
に隔壁39が設けられている。
As shown in the figure, a scan electrode 34 and a sustain electrode 35, which are covered with a dielectric layer 32 and a protective film 33 having a function of generating electrons, are provided on a first glass substrate 31 with a constant gap. While forming a pair, a plurality of pairs are arranged parallel to each other in one direction. Further, on the second glass substrate 36,
A plurality of data electrodes 38 covered with the insulator layer 37 are arranged in one direction different from the above, and are arranged on the insulator layer 37 in parallel with the data electrodes 38 so as to partition the data electrodes 38 from each other. A partition wall 39 is provided.

【0004】さらに、隔壁39と直交する方向に一定の
間隔を空けて、障壁40が設けられている。障壁40
は、その高さが隔壁39の高さより低くなされており、
絶縁体層37の表面から隔壁39の側面、および障壁4
0の側面にかけて蛍光体層41が設けられている。これ
らガラス基板31とガラス基板36とは、走査電極34
および維持電極35とデータ電極38とが直交するよう
に、互いに重ねあわされて封着されており、ガラス基板
31上に配設された走査電極34と維持電極35の対
と、隣接する別の走査電極34と維持電極35の対との
間に、ちょうど障壁40が位置するように位置合わせさ
れている。
Further, barriers 40 are provided at regular intervals in a direction orthogonal to the partition wall 39. Barrier 40
Has a height lower than that of the partition wall 39,
From the surface of the insulator layer 37 to the side surface of the partition wall 39 and the barrier 4
The phosphor layer 41 is provided on the side surface of No. 0. The glass substrate 31 and the glass substrate 36 are the scanning electrodes 34.
Further, the sustain electrode 35 and the data electrode 38 are overlapped with each other and sealed so as to be orthogonal to each other, and the pair of the scan electrode 34 and the sustain electrode 35 arranged on the glass substrate 31 and another adjacent electrode. The barrier 40 is aligned between the scan electrode 34 and the pair of sustain electrodes 35.

【0005】このようにして出来上がった、走査電極3
4および維持電極35と隔壁39の高さを保って交差す
るデータ電極38との交差部を囲う、隔壁39と障壁4
0とで仕切られた空間(これを放電セル42と呼ぶ)に
は、放電ガスとしてヘリウム、キセノンなどの希ガスが
封入されている。
The scanning electrode 3 thus completed
4 and the barrier 4 which surrounds the intersection of the data electrode 38 and the sustain electrode 35, which intersects while maintaining the height of the partition 39.
A noble gas such as helium or xenon is enclosed as a discharge gas in a space partitioned by 0 (which is called a discharge cell 42).

【0006】次に、このように放電セル42を形成した
パネルの、電極配列および駆動回路構成を図7に示す。
図に示すように、このパネルの電極配列はm×nのマト
リックス構成であり、列方向にはm列のデータ電極D1
〜Dmが配列されており、行方向にはn行の走査電極S
CN1〜SCNnおよび維持電極SUS1〜SUSnが配
列されている。
Next, FIG. 7 shows an electrode array and a drive circuit configuration of a panel in which the discharge cells 42 are formed in this way.
As shown in the figure, the electrode array of this panel has an m × n matrix configuration, and m columns of data electrodes D1 are arranged in the column direction.
To Dm are arranged, and n rows of scanning electrodes S are arranged in the row direction.
CN1-SCNn and sustain electrodes SUS1-SUSn are arranged.

【0007】これらの電極を駆動する回路として、デー
タ電極に対してはデータ書き込み駆動回路45が各デー
タ電極D1〜Dmを個別に駆動できるようにm個の出力
端子で接続され、走査電極SCN1〜SCNnに対して
も走査駆動回路47が各走査電極を個別に駆動できるよ
うにn個の出力端子で接続されている。走査駆動回路に
は、さらに初期化回路、維持駆動回路46が接続されて
おり、時間的に各回路が切り替えられながら電圧波形を
出力して駆動する。また、維持電極SUS1〜SUSn
に対してはSUS維持駆動回路49が共通に接続されて
おり、必要な電圧波形が出力される。
As a circuit for driving these electrodes, a data write drive circuit 45 is connected to the data electrodes by m output terminals so that each of the data electrodes D1 to Dm can be individually driven, and the scan electrodes SCN1 to SCN1. The scan drive circuit 47 is also connected to SCNn by n output terminals so that each scan electrode can be driven individually. An initialization circuit and a sustain drive circuit 46 are further connected to the scan drive circuit, which outputs and drives a voltage waveform while each circuit is temporally switched. In addition, sustain electrodes SUS1 to SUSn
, The SUS sustain drive circuit 49 is connected in common, and a required voltage waveform is output.

【0008】このパネルを駆動する電圧波形の一例を図
8に示す。まず第1のサブフィールドの初期化期間にお
いては、全ての走査電極SCN1〜SCNnに緩やかに
上昇するランプ電圧、および下降するランプ電圧を印加
することにより、全ての走査電極SCN1〜SCNnと
全てのデータ電極D1〜Dm間および全ての維持電極S
US1〜SUSn間に、微弱な初期化放電を起こし、各
電極上の壁電荷を書き込み放電に必要な状態に調整す
る。
FIG. 8 shows an example of voltage waveforms for driving this panel. First, in the initializing period of the first subfield, by applying a ramp voltage that gradually rises and a ramp voltage that drops to all scan electrodes SCN1 to SCNn, all scan electrodes SCN1 to SCNn and all data are Between electrodes D1 to Dm and all sustain electrodes S
A weak initializing discharge is generated between US1 and SUSn, and the wall charges on each electrode are adjusted to a state required for writing discharge.

【0009】そして、書き込み期間には、走査電極SC
N1〜SCNnに、順に負の走査パルス電圧Va(V)
をそれぞれ印加するとともに、データ電極D1〜Dmの
うち書き込みを行う電極に正の書き込みパルス電圧Vw
(V)を印加して、書き込み放電を起こさせる。
In the writing period, the scan electrode SC
N1 to SCNn are sequentially provided with a negative scan pulse voltage Va (V)
Is applied to each of the data electrodes D1 to Dm, and a positive writing pulse voltage Vw is applied to the writing electrode.
(V) is applied to cause writing discharge.

【0010】次に維持期間に入ると、全ての走査電極S
CN1〜SCNn電極および維持電極SUS1〜SUSn
に、低電位が0(V)、高電位がVm(V)の維持パル
スを交互に印加して維持放電を起こし、それを持続させ
る。維持放電を終らせる消去動作としては、維持期間最
後の維持パルス幅を短くし(細幅消去)、その後走査電
極電圧、維持電極電圧とも一定の電圧Vu(V)として
消去を行っている。
Next, in the sustain period, all the scan electrodes S are
CN1-SCNn electrodes and sustain electrodes SUS1-SUSn
In addition, a sustain pulse having a low potential of 0 (V) and a high potential of Vm (V) is alternately applied to cause a sustain discharge, which is maintained. As an erase operation for ending the sustain discharge, the sustain pulse width at the end of the sustain period is shortened (narrow erase), and then the scan electrode voltage and the sustain electrode voltage are erased at a constant voltage Vu (V).

【0011】この維持期間から消去期間は、第2のサブ
フィールドの初期化期間を兼ねており、初期化後の書き
込み期間から維持期間の動作は、第1のサブフィールド
と同様に行われる。そして1フィールド全体の駆動は、
上記のように複数のサブフィールドが組み合わされて行
われる。
The sustain period to the erase period also serve as the initialization period of the second subfield, and the operation from the write period to the sustain period after the initialization is performed in the same manner as the first subfield. And the driving of the whole one field is
As described above, a plurality of subfields are combined and performed.

【0012】[0012]

【発明が解決しようとする課題】しかしながら、上記の
書き込み放電において、垂直方向に隣接する放電セル4
2間には、障壁40が存在するにも関わらず、誤放電が
発生することがある。その誤放電の発生メカニズムを探
ると、図9および図10に示すような誤放電の発生メカ
ニズムであると推測できた。
However, in the above writing discharge, the discharge cells 4 which are vertically adjacent to each other are formed.
An erroneous discharge may occur between the two despite the presence of the barrier 40. By investigating the generation mechanism of the erroneous discharge, it can be presumed that the generation mechanism of the erroneous discharge is as shown in FIGS. 9 and 10.

【0013】まず図9は、隣接するi番目のセルと(i
−1)番目のセル間で、走査電極SCNiと維持電極S
US(i-1)とが互いに隣接する場合である。図9(a)に
示すように、いま維持期間の最終段階、すなわち消去放
電が起きるときを想定すると、走査電極SCNi、SC
N(i-1)には電圧Vm(V)の維持電圧が加わり、維持
電極SUSi、SUS(i-1)には0(V)が加わって維
持放電が発生するが、維持放電は本来放電セル空間を広
く使って放電させるように電圧印加しているために、当
然隣接するセル間ギャップ50、すなわち維持電極SU
S(i-1)と走査電極SCNiとの間の空間近傍にも放電
が及ぶ。上述したように走査電極と維持電極の電圧は、
この放電の直後にVu(V)に設定されて、壁電荷を蓄
積しにくい状況を作るが、放電空間の端に当たるセル間
ギャップ50においては、維持電極SUS(i-1)側には
正の壁電荷が保護膜3の表面に蓄積され、一方走査電極
SCNi側の保護膜33表面には負の電荷が蓄積されて
残る。
First, in FIG. 9, the i-th adjacent cell and (i
Between the (-1) th cell, the scan electrode SCNi and the sustain electrode S
This is the case where US (i-1) is adjacent to each other. As shown in FIG. 9A, assuming that the final stage of the sustain period, that is, the time when the erase discharge occurs, the scan electrodes SCNi, SC
A sustain voltage of voltage Vm (V) is applied to N (i-1), and 0 (V) is applied to sustain electrodes SUSi and SUS (i-1) to generate sustain discharge. Since the voltage is applied so as to discharge by using the cell space widely, naturally, the gap 50 between the adjacent cells, that is, the sustain electrode SU.
Discharge also extends to the vicinity of the space between S (i-1) and scan electrode SCNi. As described above, the voltage of the scan electrode and the sustain electrode is
Immediately after this discharge, it is set to Vu (V) to make it difficult to accumulate the wall charges, but in the inter-cell gap 50 corresponding to the end of the discharge space, positive on the sustain electrode SUS (i-1) side. Wall charges are accumulated on the surface of the protective film 3, while negative charges are accumulated and remain on the surface of the protective film 33 on the scan electrode SCNi side.

【0014】この残された壁電荷は、後続のランプ電圧
を走査電極に印加して行う初期化の微弱放電においても
消去されることはなく、そのまま書き込み期間まで持ち
越される。そうすると、走査電極SCNiと維持電極S
USi間に書き込み放電を起こさせるタイミングにおい
て、図9(b)に示すように、走査電極SCNiと維持電
極SUS(i-1)との間に、誤放電を生じさせてしまうの
である。隣接するセル間ギャップ50には障壁40が設
けられているが、輝度を高めるために互いの電極間隔を
できるだけ狭く設定しているため、セル間ギャップ50
近傍に蓄積されて残された壁電荷が、書き込み放電時の
セル間ギャップ50の電界強度を強める方向に働くた
め、障壁40を飛び越えて誤放電が起きると考えられ
る。
The remaining wall charges are not erased even in the weak discharge for initialization performed by applying the subsequent ramp voltage to the scan electrodes, and are carried over to the writing period as they are. Then, scan electrode SCNi and sustain electrode S
As shown in FIG. 9B, an erroneous discharge is generated between the scan electrode SCNi and the sustain electrode SUS (i-1) at the timing of causing the write discharge between the Usi. The barriers 40 are provided in the inter-cell gaps 50 adjacent to each other, but the inter-cell gaps 50 are set because the mutual electrode intervals are set as narrow as possible in order to enhance the brightness.
It is considered that since wall charges accumulated and left in the vicinity act in the direction of increasing the electric field strength of the inter-cell gap 50 during the write discharge, the wall charge jumps over the barrier 40 and an erroneous discharge occurs.

【0015】図10に示したのは、走査電極と維持電極
の配置を、1行ごとに入れ替えて配置した場合の消去放
電および書き込み放電について説明する図である。この
場合の隣接するセル間ギャップ50は、維持電極同士、
あるいは走査電極同士が形成することになるが、誤放電
を起こすのは維持電極同士が隣接するセル間ギャップ5
0がほとんどである。上述したのと同様に、消去放電後
には、セル間ギャップ50の維持電極SUSi側にも、
またSUS(i-1)側にも、正の壁電荷が保護膜33上に
蓄積される。この電荷が書き込み放電期間にもそのまま
保持されていると、走査電極SCNiを負とし、維持電
極SUSiを正とする書き込み放電が起きたとき、走査
電極側から維持電極側へ飛来する電子が、維持電極SU
Siを飛び越して、隣接するSUS(i-1)側へも達し
て、隣接セル間での誤放電になると考えられる。
FIG. 10 is a diagram for explaining the erase discharge and the write discharge when the scan electrodes and the sustain electrodes are arranged so as to be switched row by row. In this case, the gap 50 between adjacent cells is defined by the sustain electrodes,
Alternatively, the scan electrodes are formed, but the erroneous discharge is caused by the inter-cell gap 5 in which the sustain electrodes are adjacent to each other.
0 is the most. Similarly to the above, after the erasing discharge, even on the sustain electrode SUSi side of the inter-cell gap 50,
Further, positive wall charges are also accumulated on the protective film 33 on the SUS (i-1) side. If this charge is retained as it is during the write discharge period, when a write discharge occurs in which the scan electrode SCNi is negative and the sustain electrode SUSi is positive, electrons flying from the scan electrode side to the sustain electrode side are maintained. Electrode SU
It is considered that Si jumps over Si and reaches the adjacent SUS (i-1) side, resulting in erroneous discharge between adjacent cells.

【0016】このような隣接セル間での誤放電が起きる
のは、誤放電を受ける側のセルが、書き込み放電を起こ
す前の初期化された状態にある場合で、次にそのセルの
書き込みの順番が来た際に、必要な壁電荷が消されて残
っておらず、書き込みミスを起こして、維持放電につな
がらず発光しない不灯点になる。また、誤放電を受ける
側のセルが既に書き込みの順番を終えて、書き込みが不
要なセルであった場合には、誤放電によって強制的に書
き込みがなされた状態になることもあり、不要な維持放
電の発光が起きて輝点となる。
The erroneous discharge between the adjacent cells occurs when the cell on the side receiving the erroneous discharge is in the initialized state before the write discharge is generated. When the turn comes, the necessary wall charges are erased and not left, and a writing error occurs, resulting in a non-lighting point that does not lead to sustain discharge and does not emit light. In addition, if the cell on the side receiving the erroneous discharge has already completed the writing sequence and is the cell for which writing is not necessary, it may be forcibly written due to the erroneous discharge, and unnecessary maintenance The light emission of the discharge occurs and becomes a bright spot.

【0017】また、障壁40の側面にも蛍光体が形成さ
れてはいるが、位置的にセル間ギャップ50の中心に置
かれているため、放電による紫外線発光が届きにくく発
光に寄与していない。
Further, although a fluorescent substance is formed on the side surface of the barrier 40, since it is positioned at the center of the inter-cell gap 50, the ultraviolet light emission due to the discharge is difficult to reach and does not contribute to the light emission. .

【0018】[0018]

【課題を解決するための手段】上記のような課題を解決
するために、請求項1の発明では、基板上に所定の間隙
を有して対向して配列形成された第1の電極と第2の電
極の複数の電極対と、前記第1の電極と第2の電極を覆
うように形成された誘電体層と、前記誘電体層を覆うよ
うに付着形成された電子を発生する作用を持つ物質を有
する第1の基板と、前記第1の電極と第2の電極が対向
する所定の間隙部分と空間を介して立体的に対向して形
成された、基板上に所定の間隔で配列された複数の第3
の電極と、前記複数の第3の電極の各列の間を空間的に
仕切るように形成された複数の第1の隔壁と、前記複数
の第1の隔壁の各隔壁間にあって、複数個に分離されて
おり、かつ空間を完全に仕切らないように形成された第
2の障壁群と、前記第1の隔壁および第2の障壁群で囲
まれた内面上および、第3の電極上を覆うように形成さ
れた蛍光体層とを有する第2の基板とを、互いに重ね合
わされて封着し、前記第2の障壁群を前記第1の電極と
第2の電極とで形成された各電極対の隣接した電極対間
に位置させ、前記封着された基板間の空間に放電ガスを
封入し、第1の隔壁および第2の隔壁で囲まれた前記電
極対部分にガス放電セルを形成するものである。
In order to solve the above problems, according to the invention of claim 1, a first electrode and a first electrode, which are arrayed facing each other with a predetermined gap, are formed. A plurality of electrode pairs of two electrodes, a dielectric layer formed so as to cover the first electrode and the second electrode, and a function of generating electrons that are adhered so as to cover the dielectric layer. A first substrate having a substance to be held, and a first gap between the first electrode and the second electrode, which are three-dimensionally opposed to each other via a space, and arranged at predetermined intervals on the substrate. Multiple thirds
And a plurality of first partition walls formed so as to spatially partition the respective columns of the plurality of third electrodes, and a plurality of first partition walls between the partition walls of the plurality of first partition walls. A second barrier group that is separated and is formed so as not to completely partition the space, covers the inner surface surrounded by the first partition wall and the second barrier group, and covers the third electrode. And a second substrate having a phosphor layer formed as described above are stacked and sealed on each other, and the second barrier group is formed by the first electrode and the second electrode. A gas discharge cell is formed in the electrode pair portion surrounded by the first barrier rib and the second barrier rib, the discharge gas being sealed between the pair of adjacent electrode pairs, the space between the substrates being sealed. To do.

【0019】請求項2の発明では、前記第2の障壁群
を、前記第1の隔壁の高さよりも低く形成し、前記第2
の障壁群の頂部と前記第1の基板との間に、ガスが往来
できる空を設けた構成とするものである。
In the invention of claim 2, the second barrier group is formed to be lower than the height of the first partition wall, and the second barrier group is formed.
A space is provided between the top of the barrier group and the first substrate to allow gas to pass therethrough.

【0020】請求項3の発明では、前記第2の障壁群
を、前記第1の隔壁と同じ高さで、第1の隔壁とは分離
された島状に形成し、前記第2の障壁群と前記第1の隔
壁との間には、ガスが往来できる空間を設けた構成とし
たものである。
According to a third aspect of the present invention, the second barrier group is formed in an island shape having the same height as the first partition wall and separated from the first partition wall. A space through which gas can flow is provided between the first partition and the first partition.

【0021】請求項4の発明では、前記複数個形成され
た第2の障壁群のうち、少なくとも1個は前記第1の隔
壁と同じ高さで、第1の隔壁とは分離された島状に形成
し、他の第2の障壁群は前記第1の隔壁の高さよりも低
く形成して、前記第2の障壁群と前記第1の隔壁との
間、および前記第2の障壁群の頂部と前記第1の基板と
の間に、ガスが往来できる空間を設けた構成としたもの
である。
According to a fourth aspect of the present invention, at least one of the plurality of formed second barrier groups has the same height as the first partition wall and is separated from the first partition wall in an island shape. And the other second barrier group is formed to be lower than the height of the first partition wall, and is formed between the second barrier group and the first partition wall, and between the second barrier group and the second barrier group. A space is provided between the top portion and the first substrate to allow gas to flow in and out.

【0022】請求項5の発明では、前記複数の電極対を
なす第1の電極と第2の電極を、各々が透明電極と不透
明の金属電極とを重ねて形成し、前記透明電極部分が前
記第1の隔壁および第2の障壁群で囲まれた内面側のガ
ス放電セルに露出するように形成し、前記不透明の金属
電極部分は、前記第1の隔壁および第2の障壁群で囲ま
れた内面側のガス放電セルに露出しないように形成した
ものである。
According to a fifth aspect of the present invention, the first electrode and the second electrode forming the plurality of electrode pairs are formed by overlapping a transparent electrode and an opaque metal electrode, respectively, and the transparent electrode portion is the It is formed so as to be exposed to the gas discharge cell on the inner surface side surrounded by the first barrier rib and the second barrier group, and the opaque metal electrode portion is surrounded by the first barrier rib and the second barrier group. It is formed so as not to be exposed to the gas discharge cell on the inner surface side.

【0023】請求項6の発明では、前記第1の電極と第
2の電極の各々を形成する透明電極部分は、前記第1の
隔壁および第2の障壁群で囲まれた内面側のガス放電セ
ル部分にのみに形成し、前記第1の隔壁の近傍には、前
記透明電極が存在しない形状に形成したものである。
According to a sixth aspect of the invention, the transparent electrode portion forming each of the first electrode and the second electrode has a gas discharge on the inner surface side surrounded by the first partition wall and the second barrier group. The transparent electrode is formed only in the cell portion, and the transparent electrode does not exist near the first partition wall.

【0024】請求項7の発明では、前記複数の第3の電
極は、前記複数のガス放電セル間を線状に結ぶ電極であ
って、前記第1の隔壁および第2の障壁群で囲まれた内
面側のガス放電セルに面する部分の線幅と、前記複数個
の第2の障壁群に被覆された部分に相当する線幅とを異
なる線幅で形成し、後者の線幅を、前者の線幅よりも細
く形成したものである。
In the invention of claim 7, the plurality of third electrodes are electrodes that linearly connect between the plurality of gas discharge cells and are surrounded by the first barrier ribs and the second barrier group. The line width of the portion facing the gas discharge cell on the inner surface side and the line width corresponding to the portion covered by the plurality of second barrier groups are formed with different line widths, and the line width of the latter is It is formed thinner than the former line width.

【0025】[0025]

【発明の実施の形態】本発明の第1の実施の形態である
パネルの放電セルの構造を図1に示す。
1 shows the structure of a discharge cell of a panel which is a first embodiment of the present invention.

【0026】図1(a)にはガラス基板1上に形成した隔
壁4および障壁群5の構造のみを詳細に示している。こ
れらを総称して背面板20と呼ぶことにする。実際のパ
ネルでは隔壁4の側壁、障壁群5の側壁、および誘電体
層2の表面には、蛍光体層が形成されるが、ここでは省
略している。図1(b)は、図1(a)のA−A’断面図を示
しており、この図には、背面板20と重ねてパネルを形
成する表面板21も併せて示している。
FIG. 1A shows in detail only the structures of the partition wall 4 and the barrier group 5 formed on the glass substrate 1. These are collectively referred to as the back plate 20. In an actual panel, a phosphor layer is formed on the side wall of the partition wall 4, the side wall of the barrier group 5, and the surface of the dielectric layer 2, but they are omitted here. FIG. 1B shows a cross-sectional view taken along the line AA ′ of FIG. 1A, and this figure also shows a back plate 20 and a front plate 21 which is overlapped to form a panel.

【0027】表面板21は、ガラス基板6上に形成され
たITOなどでできた透明電極9、Agなど不透明の金
属材料で形成されたバス電極10、およびそれらを覆う
ように形成された鉛ガラスなどの誘電体層7とMgOな
どの保護層8とで成る。またこの図では蛍光体層11も
示している。
The surface plate 21 includes a transparent electrode 9 made of ITO or the like formed on the glass substrate 6, a bus electrode 10 made of an opaque metallic material such as Ag, and lead glass formed so as to cover them. And a protective layer 8 such as MgO. The phosphor layer 11 is also shown in this figure.

【0028】まず背面板20の構造を詳細に説明する。
ガラス基板1上にAgなどでデータ電極3を線状に形成
し、その上を鉛ガラスなどの誘電体層2で覆う。誘電体
層2の上には、データ電極3の間を仕切るような形で隔
壁4を線状に形成する。隔壁4のそれぞれの間に、さら
に障壁群5を形成する。図1では、障壁5を2個形成し
た例を示している。障壁群5は、隔壁4の高さよりも低
く、隔壁4の側面に密着させる。このように形成した背
面板20と表面板21とを重ね合わせてパネルを形成す
るが、その際に障壁群5は、表面板21側に形成したバ
ス電極10と位置的に重なり合うように配置している。
その様子を図1(b)に示している。バス電極10は、一
対の透明電極9の外側の各端に配置されており、その反
対側の内側の各端が対向する空間に放電ギャップが形成
される。
First, the structure of the back plate 20 will be described in detail.
The data electrode 3 is linearly formed on the glass substrate 1 with Ag or the like, and is covered with a dielectric layer 2 such as lead glass. On the dielectric layer 2, partition walls 4 are formed linearly so as to partition the data electrodes 3. A barrier group 5 is further formed between each of the partition walls 4. FIG. 1 shows an example in which two barriers 5 are formed. The barrier group 5 is lower than the height of the partition wall 4 and is brought into close contact with the side surface of the partition wall 4. The back plate 20 and the front plate 21 thus formed are overlapped with each other to form a panel. At that time, the barrier group 5 is arranged so as to overlap with the bus electrode 10 formed on the front plate 21 side. ing.
This is shown in Fig. 1 (b). The bus electrodes 10 are arranged at the outer ends of the pair of transparent electrodes 9, and a discharge gap is formed in the space where the opposite inner ends thereof face each other.

【0029】障壁群5の高さは、隔壁4よりも低いの
で、背面板20と表面板21との間隔は隔壁4の高さで
規制され、障壁群5と表面板21の保護層8との間には
通気空間16が生じる。この通気空間16を設けた意味
は、パネル封着時にパネル内の空気や不純ガスを外に排
気し、その後内部にヘリウムやキセノンなどの放電ガス
を導入する際のコンダクタンスを低くすることにある。
図では障壁群5を5−1と5−2に分けて示したが、こ
の2つの障壁群で仕切られ、かつ隔壁4とで囲まれた放
電ギャップを含む空間が1個のガス放電セル15を形成
している。
Since the height of the barrier group 5 is lower than that of the partition wall 4, the distance between the back plate 20 and the surface plate 21 is regulated by the height of the partition wall 4, and the barrier group 5 and the protective layer 8 of the surface plate 21 are formed. A ventilation space 16 is formed between them. The purpose of providing the ventilation space 16 is to reduce the conductance when the air and the impure gas in the panel are exhausted to the outside when the panel is sealed and then the discharge gas such as helium or xenon is introduced into the inside.
In the figure, the barrier group 5 is shown as being divided into 5-1 and 5-2, but the space including the discharge gap that is partitioned by these two barrier groups and is surrounded by the partition walls 4 is one gas discharge cell 15. Is formed.

【0030】このように形成した放電セル15では、従
来例と同様な書き込み放電および維持放電が行われる
が、障壁群5が2個の障壁で形成されていることから、
放電の広がりはこれらの障壁で遮られ、隣接する放電セ
ル間での電荷の移動が極めて少なくなり、互いの放電影
響(クロストーク)が極めて少なくなる。例えば42イ
ンチの画面サイズのパネルで768本の電極対を形成す
る場合、障壁群5−1と障壁群5−2間の距離は675
μmであり、1個の障壁の幅を50μm、対向するバス
電極10同士の端部間距離を100μm程度に選べば、
2個の障壁の端部から端部までは200μmとなる。こ
れは従来例の障壁1個の場合に比べると十分に長い。そ
して隔壁4の高さを120μm、障壁群5の高さを10
0μm程度にすれば、通気空間16の高さ方向のギャッ
プは20μmとなり、クロストークはほとんど無くする
ことができる。
In the discharge cell 15 thus formed, the same write discharge and sustain discharge as in the conventional example are performed, but since the barrier group 5 is formed of two barriers,
The spread of discharge is blocked by these barriers, the movement of electric charges between adjacent discharge cells is extremely small, and the mutual discharge influence (crosstalk) is extremely small. For example, when forming 768 electrode pairs on a 42-inch screen size panel, the distance between the barrier group 5-1 and the barrier group 5-2 is 675.
If the width of one barrier is 50 μm and the distance between the end portions of the opposing bus electrodes 10 is about 100 μm,
The distance between the ends of the two barriers is 200 μm. This is sufficiently long as compared with the case of one barrier in the conventional example. The height of the partition wall 4 is 120 μm, and the height of the barrier group 5 is 10 μm.
If it is set to about 0 μm, the gap in the height direction of the ventilation space 16 becomes 20 μm, and crosstalk can be almost eliminated.

【0031】また、従来例と比べて障壁群5が放電セル
15の内側に位置することから、障壁群5の側壁に形成
された蛍光体層11が、放電ギャップ近傍から広がる紫
外線発光に、より近くなり、可視光の輝度が大幅に増加
する。本発明者等の実験によれば、上記寸法の障壁5が
1個だけの場合に比べて、約10%の輝度向上が認めら
れた。
Further, since the barrier group 5 is located inside the discharge cell 15 as compared with the conventional example, the phosphor layer 11 formed on the side wall of the barrier group 5 is more likely to emit ultraviolet light spreading from the vicinity of the discharge gap. The brightness of visible light increases significantly. According to the experiments conducted by the present inventors, a brightness improvement of about 10% was recognized as compared with the case where there is only one barrier 5 having the above size.

【0032】さらに、障壁群を1個の幅の広い障壁でな
く、2個の細幅の障壁とし、障壁間に空間があるため、
蛍光体層11を形成する場合に、蛍光体が障壁の上部に
乗り上げずに、障壁間の空間17に落ち込むので、通気
空間16を塞いでしまうことが無いという長所がある。
Further, since the barrier group is not one wide barrier but two narrow barriers and there is a space between the barriers,
When the phosphor layer 11 is formed, the phosphor does not ride on the upper part of the barrier and falls into the space 17 between the barriers, so that the ventilation space 16 is not blocked.

【0033】さらにまた、障壁群5を不透明のバス電極
の位置と重なるように配置しているので、放電セル15
で発光した可視光が、ガラス基板6を通って前面へ出る
のに、障壁5とバス電極10とで二重に遮ることが無
く、効率的に可視光を前面へ引き出すことができる。
Furthermore, since the barrier group 5 is arranged so as to overlap the position of the opaque bus electrode, the discharge cell 15
Although the visible light emitted in (1) goes out to the front through the glass substrate 6, the barrier 5 and the bus electrode 10 do not doubly block, and the visible light can be efficiently extracted to the front.

【0034】さらにまた、障壁群5がバス電極10の位
置と重なるように配置されていることから、放電電流が
バス電極上の空間に広がるのを防ぐ効果もあり、不透明
のバス電極での発光を防止し、無駄な発光、すなわち放
電電流を減らして電力が削減できるので、発光効率があ
がることにもなる。
Furthermore, since the barrier group 5 is arranged so as to overlap with the position of the bus electrode 10, it also has an effect of preventing the discharge current from spreading into the space above the bus electrode, and the opaque bus electrode emits light. Since it is possible to prevent unnecessary light emission, that is, to reduce electric power by reducing discharge current, light emission efficiency is also improved.

【0035】次に本発明の第2の実施の形態について説
明する。パネルの放電セルの構造を図2に示す。図2
(a)にはガラス基板1上に形成した隔壁4および障壁群
5の構造のみを詳細に示している。図1(a)と同様に蛍
光体層は省略している。図2(b)は、図2(a)のA−A’
断面図を示しており、この図には、背面板20と重ねて
パネルを形成する表面板21も併せて示している。
Next, a second embodiment of the present invention will be described. The structure of the discharge cell of the panel is shown in FIG. Figure 2
Only the structures of the partition wall 4 and the barrier group 5 formed on the glass substrate 1 are shown in detail in (a). As in FIG. 1 (a), the phosphor layer is omitted. FIG. 2B shows AA ′ of FIG.
A cross-sectional view is shown, which also shows a front plate 21 that overlaps the rear plate 20 to form a panel.

【0036】第1の実施の形態と異なる点は、背面板2
0の構造において、障壁群5の形状である。障壁5の個
数は2個であるが、それぞれの高さは隔壁4の高さと同
じで、隔壁4の側面からは分離している。このように形
成した背面板20を表面板21とを重ね合わせてパネル
を形成した際に、障壁群5は表面板21側に形成したバ
ス電極10と位置的に重なり合うように配置している。
その様子を図2(b)に示している。
The difference from the first embodiment is that the back plate 2
In the structure of 0, it is the shape of the barrier group 5. Although the number of the barriers 5 is two, the height of each barrier is the same as the height of the partition wall 4 and is separated from the side surface of the partition wall 4. When the back plate 20 thus formed and the front plate 21 are overlapped with each other to form a panel, the barrier group 5 is arranged so as to positionally overlap the bus electrode 10 formed on the front plate 21 side.
This is shown in FIG. 2 (b).

【0037】障壁群5は隔壁4とは分離されているの
で、図2(a)に示したように障壁群5と隔壁4との間に
は通気空間18が生じる。この通気空間17を設けた意
味は、第1の実施の形態で説明したのと同様である。障
壁群5−1と5−2および隔壁4とで囲まれた空間が1
個のガス放電セル15を形成している。
Since the barrier group 5 is separated from the partition wall 4, a ventilation space 18 is formed between the barrier group 5 and the partition wall 4 as shown in FIG. The meaning of providing the ventilation space 17 is the same as that described in the first embodiment. The space surrounded by the barrier groups 5-1 and 5-2 and the partition wall 1 is 1
The individual gas discharge cells 15 are formed.

【0038】このように形成した放電セル15で書き込
み放電および維持放電が行われた場合も、障壁群5が2
個の障壁で形成されていることから、放電の広がりはこ
れらの障壁で遮られ、隣接する放電セル間での電荷の移
動が極めて少なくなり、互いのクロストークが極めて少
なくなる。例えば第1の実施の形態と同様に42インチ
の画面サイズのパネルで768本の電極対を形成する場
合を想定すれば、1個の障壁の幅を50μm、対向する
バス電極10同士の端部間距離を100μm程度にした
とき、2個の障壁の端部から端部までは200μmとな
る。そして、通気空間17のギャップすなわち隔壁4の
側壁と障壁群5の側壁との間の距離を20μm程度にす
れば、クロストークはほとんど無くすることができる。
Even when the discharge discharge and the sustain discharge are performed in the discharge cell 15 thus formed, the barrier group 5 is 2
Since they are formed by individual barriers, the spread of discharge is blocked by these barriers, the movement of charges between adjacent discharge cells is extremely small, and the crosstalk between them is extremely small. For example, assuming a case where 768 electrode pairs are formed in a panel having a screen size of 42 inches as in the first embodiment, one barrier has a width of 50 μm, and end portions of the bus electrodes 10 facing each other. When the distance is about 100 μm, the distance from the end to the end of the two barriers is 200 μm. Then, if the gap of the ventilation space 17, that is, the distance between the side wall of the partition wall 4 and the side wall of the barrier group 5 is set to about 20 μm, crosstalk can be almost eliminated.

【0039】また、従来例と比べて障壁群5の側壁に形
成された蛍光体層11が、放電ギャップ近傍から広がる
紫外線発光に、より近く、可視光の輝度が大幅に増加す
るのは第1の実施の形態と同様である。
Further, the phosphor layer 11 formed on the side wall of the barrier group 5 is closer to the ultraviolet light emission spreading from the vicinity of the discharge gap and the brightness of the visible light is greatly increased as compared with the conventional example. This is the same as the embodiment.

【0040】さらに、障壁群5を2個の細幅の障壁とし
ているので、蛍光体層11を形成する場合に、蛍光体が
障壁の上部に乗り上げにくく、障壁間の空間17に落ち
込むので、背面板20と表面板21との間隔を一定に保
つことができ、両基板間に余分な隙間を作らないので、
余分な電荷の移動、すなわちクロストークを起こさない
という効果がある。
Further, since the barrier group 5 is composed of two narrow barriers, when the phosphor layer 11 is formed, it is difficult for the phosphor to ride on the upper part of the barrier and falls into the space 17 between the barriers. Since the distance between the face plate 20 and the face plate 21 can be kept constant and no extra gap is formed between the two substrates,
There is an effect that extra charge transfer, that is, crosstalk does not occur.

【0041】さらにまた、障壁群5を不透明のバス電極
の位置と重なるように配置しているので、効率的に可視
光を前面へ引き出すことができること、さらに放電電流
がバス電極上の空間に広がるのを防ぐ効果があって、発
光効率があがることも、第1の実施の形態と同様であ
る。
Furthermore, since the barrier group 5 is arranged so as to overlap the position of the opaque bus electrode, visible light can be efficiently extracted to the front surface, and the discharge current further spreads in the space above the bus electrode. It is also the same as in the first embodiment that it has the effect of preventing the light emission and the luminous efficiency is improved.

【0042】次に本発明の第3の実施の形態について説
明する。パネルの放電セルの構造を図3に示す。図3
(a)にはガラス基板1上に形成した隔壁4および障壁群
5の構造のみを詳細に示している。図1(a)と同様に蛍
光体層は省略している。図3(b)は、図3(a)のA−A’
断面図を示しており、この図には、背面板20と重ねて
パネルを形成する表面板21も併せて示している。
Next, a third embodiment of the present invention will be described. The structure of the discharge cell of the panel is shown in FIG. Figure 3
Only the structures of the partition wall 4 and the barrier group 5 formed on the glass substrate 1 are shown in detail in (a). As in FIG. 1 (a), the phosphor layer is omitted. FIG. 3B shows AA ′ of FIG.
A cross-sectional view is shown, which also shows a front plate 21 that overlaps the rear plate 20 to form a panel.

【0043】第1および第2の実施の形態と異なる点
は、背面板20の構造において、障壁群5の障壁の個数
である。障壁5の個数を3個とし、うち1個の障壁5b
の高さは隔壁4の高さと同じで、隔壁4の側面からは分
離して形成する。すなわち第2の実施の形態と同様の障
壁である。残り2個の障壁5aは、高さを隔壁4よりも
低くし、隔壁4の側面と密着させて形成する。すなわち
第1の実施の形態と同様の障壁である。そして、前者の
高い障壁5bを間に挟んで、後者の低い隔壁5aを両隣
に配置している。
The difference from the first and second embodiments is the number of barriers in the barrier group 5 in the structure of the back plate 20. The number of barriers 5 is three, and one of them is a barrier 5b.
Is the same as the height of the partition wall 4, and is formed separately from the side surface of the partition wall 4. That is, it is a barrier similar to that of the second embodiment. The remaining two barriers 5 a are formed to have a height lower than that of the partition wall 4 and to be in close contact with the side surface of the partition wall 4. That is, it is the same barrier as in the first embodiment. Then, the latter low barrier ribs 5a are arranged on both sides of the former, with the former high barrier wall 5b interposed therebetween.

【0044】このように形成した背面板20を表面板2
1とを重ね合わせてパネルを形成する際に、障壁5aは
表面板21側に形成したバス電極10と位置的に重なり
合うように配置している。その様子を図3(b)に示して
いる。
The rear plate 20 thus formed is used as the front plate 2.
When 1 and 1 are overlapped with each other to form a panel, the barrier 5a is arranged so as to positionally overlap the bus electrode 10 formed on the surface plate 21 side. This is shown in FIG. 3 (b).

【0045】障壁5bは隔壁4と同じ高さなので、表面
板21の保護層8と密着するが、隔壁4とは分離されて
いるので、通気空間19が確保できる。一方、障壁5a
と保護層8との間には通気空間22が存在するので、こ
れらの障壁を組み合わせて配置しても、隣接する放電セ
ル15同士の間には、通気空間が確保されることにな
る。
Since the barrier 5b has the same height as the partition wall 4, it comes into close contact with the protective layer 8 of the surface plate 21, but since it is separated from the partition wall 4, the ventilation space 19 can be secured. On the other hand, the barrier 5a
Since the ventilation space 22 exists between the protective layer 8 and the protective layer 8, even if the barriers are combined and arranged, the ventilation space is secured between the adjacent discharge cells 15.

【0046】このように形成した放電セル15で書き込
み放電および維持放電が行われた場合には、障壁群5が
3個の障壁で形成されていることから、放電の広がりは
これらの障壁でほとんど遮られ、隣接する放電セル間で
の電荷の移動が極めて少なくなり、互いのクロストーク
が極めて少なくなる。例えば第1の実施の形態と同様に
42インチの画面サイズのパネルで768本の電極対を
形成する場合を想定すれば、1個の障壁の幅を50μ
m、障壁5aと5b間の距離を各25μmにしたとき、
2個の障壁の端部から端部までは200μmとなる。そ
して、通気空間19のギャップすなわち隔壁4の側壁と
障壁群5の側壁との間の距離および通気空間22のギャ
ップを各20μmにすれば、クロストークはまったくと
いうほど無くすることができる。
When address discharge and sustain discharge are performed in the discharge cell 15 thus formed, since the barrier group 5 is formed of three barriers, the spread of discharge is almost always caused by these barriers. The charges are blocked and the movement of charges between the adjacent discharge cells is extremely reduced, so that the crosstalk between them is extremely reduced. For example, assuming that 768 electrode pairs are formed on a panel having a screen size of 42 inches as in the first embodiment, the width of one barrier is 50 μm.
m, and the distance between the barriers 5a and 5b is 25 μm,
The distance between the ends of the two barriers is 200 μm. Then, if the gap of the ventilation space 19, that is, the distance between the side wall of the partition wall 4 and the side wall of the barrier group 5 and the gap of the ventilation space 22 are each 20 μm, the crosstalk can be completely eliminated.

【0047】また、従来例と比べて障壁群5の側壁に形
成された蛍光体層11が、放電ギャップ近傍から広がる
紫外線発光に、より近く、可視光の輝度が大幅に増加す
るのは第1および第2の実施の形態と同様である。
Further, the phosphor layer 11 formed on the side wall of the barrier group 5 is closer to the ultraviolet light emission spreading from the vicinity of the discharge gap and the brightness of visible light is greatly increased as compared with the conventional example. And it is the same as that of the second embodiment.

【0048】さらに、障壁群5を3個の細幅の障壁とし
ているので、蛍光体層11を形成する場合に、蛍光体が
障壁の上部に乗り上げにくく、障壁間の空間17に落ち
込むので、背面板20と表面板21との間隔を一定に保
つことができ、両基板間に余分な隙間を作らないので、
余分な電荷の移動、すなわちクロストークを起こさない
という効果がある。
Furthermore, since the barrier group 5 has three narrow barriers, when the phosphor layer 11 is formed, it is difficult for the phosphor to ride on the upper part of the barrier and to fall into the space 17 between the barriers. Since the distance between the face plate 20 and the face plate 21 can be kept constant and no extra gap is formed between the two substrates,
There is an effect that extra charge transfer, that is, crosstalk does not occur.

【0049】さらにまた、障壁群5を不透明のバス電極
の位置と重なるように配置しているので、効率的に可視
光を前面へ引き出すことができること、さらに放電電流
がバス電極上の空間に広がるのを防ぐ効果があって、発
光効率があがることも、第1および第2の実施の形態と
同様である。
Furthermore, since the barrier group 5 is arranged so as to overlap the position of the opaque bus electrode, visible light can be efficiently extracted to the front surface, and the discharge current spreads in the space above the bus electrode. It is also the same as in the first and second embodiments that there is an effect of preventing the above and the luminous efficiency is improved.

【0050】これら3つの実施の形態でも明らかなよう
に、障壁群5を構成する障壁の数は2個以上の複数個で
あればよく、個数が多いほどクロストークを防止する効
果は高くなるが、個数を多くすると放電セルの放電空間
が狭まってしまうので、現実的には3個が限度であろ
う。また、3個の障壁の組合せは、第3の実施の形態と
は異なっていてもかまわず、要は放電セル間に通気空間
が存在することが意味のあることである。
As is apparent from these three embodiments, the number of barriers constituting the barrier group 5 may be two or more, and the greater the number, the higher the effect of preventing crosstalk. However, since the discharge space of the discharge cell becomes narrower as the number of cells increases, the number of cells will actually be three. Further, the combination of the three barriers may be different from that in the third embodiment, and the point is that there is a ventilation space between the discharge cells.

【0051】次に本発明の第4の実施の形態について説
明する。図4に示したのがその構成図である。この実施
の形態では、透明電極13を1本の線状電極として形成
するのでなく、分離した島状の電極としていることが特
長である。島状に分離された透明電極同士をつなぐのは
バス電極10である。このような島状電極にすることに
よって、放電の広がりは、放電セル15内の中心に近い
部分に集中することになる。すなわち、隔壁4の近傍に
は透明電極13が存在しないので、放電が発生せず、透
明電極13上に集中するのである。そのことによって、
第2の実施の形態で説明した障壁群5の構造、すなわち
隔壁4と障壁群5との間に通気空間18が存在しても、
その通気空間18の中心軸上には放電の広がりがないこ
とになるので、より電荷の移動が抑制できて、クロスト
ークの発生を強力に防止できるのである。
Next, a fourth embodiment of the present invention will be described. FIG. 4 is its configuration diagram. This embodiment is characterized in that the transparent electrode 13 is not formed as a single linear electrode, but is formed as a separated island-shaped electrode. It is the bus electrode 10 that connects the transparent electrodes separated into islands. By using such an island-shaped electrode, the spread of the discharge is concentrated in a portion near the center in the discharge cell 15. That is, since the transparent electrode 13 does not exist in the vicinity of the partition wall 4, no discharge occurs and the light is concentrated on the transparent electrode 13. By that,
Even if the structure of the barrier group 5 described in the second embodiment, that is, the ventilation space 18 exists between the partition wall 4 and the barrier group 5,
Since the discharge does not spread on the central axis of the ventilation space 18, the movement of charges can be further suppressed, and the occurrence of crosstalk can be strongly prevented.

【0052】透明電極13の形状は図4に示すものだけ
に限らず、通気空間18にはみ出さないような形状であ
れば、部分的に幅が変化しているものであっても構わな
いことは明白である。
The shape of the transparent electrode 13 is not limited to that shown in FIG. 4, but may have a partially changed width as long as it does not protrude into the ventilation space 18. Is obvious.

【0053】次に本発明の第5の実施の形態について説
明する。図5に示したのがその構成図である。本発明で
は、背面板20上に形成する線状のデータ電極3の構造
を規定したのが特長である。すなわち放電セル15の内
部で、データ電極3の線幅を変化させているのである。
放電ギャップ近傍では、電極3aのように幅を広くし、
放電ギャップから遠ざかり、障壁群5の下を通る付近で
は、電極3bのように幅を狭めるのである。こうするこ
とによって、放電ギャップ部分では放電が発生しやす
く、障壁群5の部分では、データ電極3と表面板21上
のバス電極10および透明電極13との間の静電容量を
減らすことができるという効果を持つのである。
Next explained is the fifth embodiment of the invention. FIG. 5 shows its configuration. The present invention is characterized in that the structure of the linear data electrode 3 formed on the back plate 20 is defined. That is, the line width of the data electrode 3 is changed inside the discharge cell 15.
In the vicinity of the discharge gap, the width is widened like the electrode 3a,
The width is narrowed like the electrode 3b near the discharge gap and below the barrier group 5. By doing so, discharge is likely to occur in the discharge gap portion, and the electrostatic capacitance between the data electrode 3 and the bus electrode 10 and the transparent electrode 13 on the surface plate 21 can be reduced in the barrier group 5 portion. Has the effect.

【0054】代表的な値を示すと、例えば42インチの
画面サイズのパネルで1024×3=3072本のデー
タ電極を形成する場合、隔壁4同士の間隔は300μm
で、データ電極3aの幅はその1/2の150μm、細
い部分の幅はさらに1/2の75μm程度に選ぶことが
できる。
Typical values are, for example, in the case of forming 1024 × 3 = 3072 data electrodes in a panel having a screen size of 42 inches, the interval between the partition walls 4 is 300 μm.
Then, the width of the data electrode 3a can be selected to be ½ of that, 150 μm, and the width of the narrow portion can be selected to ½, which is about 75 μm.

【0055】データ電極3の形状は図5に示すものだけ
に限らず、障壁群5の部分で十分に細く、放電ギャップ
部分で十分に広い形状であれば構わないことは明白であ
る。
The shape of the data electrode 3 is not limited to that shown in FIG. 5, and it is clear that the shape of the data electrode 3 may be sufficiently thin in the barrier group 5 and sufficiently wide in the discharge gap portion.

【0056】[0056]

【発明の効果】以上説明した本発明のプラズマディスプ
レイのセル構造のように、障壁群を2個以上の複数個で
形成することによって、隣接する放電セル間にガスの通
気空間を設けてコンダクタンスは低く抑えながら、放電
に伴なう電荷の移動を極めて少なくすることができ、ク
ロストークを防止できるので、放電セルを高密度に形成
することができる。
As in the cell structure of the plasma display of the present invention described above, the barrier group is formed of a plurality of two or more barriers so that a gas venting space is provided between the adjacent discharge cells to increase the conductance. Since the movement of the electric charge due to the discharge can be extremely reduced while suppressing it to a low level and crosstalk can be prevented, the discharge cells can be formed at a high density.

【0057】また、障壁群と隔壁間に通気空間がある場
合に、透明電極幅を通気空間にはみ出さないように形成
することによって、さらに電荷の移動を少なくすること
ができ、クロストークを防止することができるのであ
る。
Further, when there is a ventilation space between the barrier group and the partition wall, by forming the transparent electrode width so as not to protrude into the ventilation space, the movement of charges can be further reduced and crosstalk can be prevented. You can do it.

【0058】また、データ電極幅を放電セルの放電ギャ
ップ近傍で広く、障壁の部分で狭くすることによって、
放電のしやすさと静電容量の低減とを両立させられるの
である。
Further, by making the data electrode width wider near the discharge gap of the discharge cell and narrower at the barrier portion,
It is possible to achieve both easy discharge and reduction of electrostatic capacity.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施の形態におけるプラズマデ
ィスプレイパネルの放電セルの構成図
FIG. 1 is a configuration diagram of a discharge cell of a plasma display panel according to a first embodiment of the present invention.

【図2】本発明の第2の実施の形態におけるプラズマデ
ィスプレイパネルの放電セルの構成図
FIG. 2 is a configuration diagram of a discharge cell of a plasma display panel according to a second embodiment of the present invention.

【図3】本発明の第3の実施の形態におけるプラズマデ
ィスプレイパネルの放電セルの構成図
FIG. 3 is a configuration diagram of a discharge cell of a plasma display panel according to a third embodiment of the present invention.

【図4】本発明の第4の実施の形態におけるプラズマデ
ィスプレイパネルの放電セルの構成図
FIG. 4 is a configuration diagram of a discharge cell of a plasma display panel according to a fourth embodiment of the present invention.

【図5】本発明の第5の実施の形態におけるプラズマデ
ィスプレイパネルの放電セルの構成図
FIG. 5 is a configuration diagram of a discharge cell of a plasma display panel according to a fifth embodiment of the present invention.

【図6】従来例のプラズマディスプレイパネルのパネル
構造を示す斜視図
FIG. 6 is a perspective view showing a panel structure of a conventional plasma display panel.

【図7】従来のプラズマディスプレイ装置の構成図FIG. 7 is a configuration diagram of a conventional plasma display device.

【図8】従来のプラズマディスプレイパネルの駆動波形
FIG. 8 is a drive waveform diagram of a conventional plasma display panel.

【図9】従来のプラズマディスプレイパネルの消去放電
の広がり、および書き込みの誤放電の説明図
FIG. 9 is an explanatory diagram of spread of erasing discharge and erroneous discharge of writing in the conventional plasma display panel.

【図10】従来のプラズマディスプレイパネルの消去放
電の広がり、および書き込みの誤放電の説明図
FIG. 10 is an explanatory diagram of spread of erase discharge and erroneous discharge of writing in the conventional plasma display panel.

【符号の説明】[Explanation of symbols]

3 データ電極 4 隔壁 5 障壁群 7 誘電体層 8 保護膜 9 透明電極 10 バス電極 15 放電セル 16、18、19、22 通気空間 20 背面板 21 表面板 3 data electrodes 4 partitions 5 Barrier group 7 Dielectric layer 8 protective film 9 Transparent electrode 10 bus electrodes 15 discharge cells 16, 18, 19, 22 Ventilation space 20 back plate 21 Surface plate

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】 基板上に所定の間隙を有して対向して配
列形成された第1の電極と第2の電極の複数の電極対
と、前記第1の電極と前記第2の電極を覆うように形成
された誘電体層と、前記誘電体層を覆うように付着形成
された電子を発生する作用を持つ物質を有する第1の基
板と、前記第1の電極と前記第2の電極が対向する所定
の間隙部分と空間を介して立体的に対向して形成され
た、基板上に所定の間隔で配列された複数の第3の電極
と、前記複数の第3の電極の各列の間を空間的に仕切る
ように形成された複数の隔壁と、前記複数の隔壁の各隔
壁間にあって、複数個に分離されており、かつ空間を完
全に仕切らないように形成された障壁群と、前記隔壁お
よび障壁群で囲まれた内面上および、第3の電極上を覆
うように形成された蛍光体層とを有する第2の基板と
が、互いに重ね合わされて封着され、前記障壁群は前記
第1の電極と第2の電極とで形成された各電極対の隣接
した電極対間に位置しており、前記封着された基板間の
空間に放電ガスが封入され、前記隔壁および障壁群で囲
まれた前記電極対部分にガス放電セルが形成されて、複
数個の前記ガス放電セルが発光面を形成して成ることを
特徴とするプラズマディスプレイパネル。
1. A plurality of electrode pairs of a first electrode and a second electrode, which are arranged to face each other with a predetermined gap on a substrate, and the first electrode and the second electrode. A dielectric layer formed to cover the dielectric layer, a first substrate having a substance attached to cover the dielectric layer and having a function of generating electrons, the first electrode, and the second electrode A plurality of third electrodes, which are three-dimensionally opposed to a predetermined gap portion facing each other through a space, and are arranged on the substrate at predetermined intervals, and each row of the plurality of third electrodes. A plurality of partition walls formed so as to spatially partition the space, and between each partition wall of the plurality of partition walls, and a plurality of barrier groups formed so as not to completely partition the space, Fluorescence formed so as to cover the inner surface surrounded by the partition wall and the barrier group and the third electrode. A second substrate having a body layer, and the second substrate having a body layer are overlapped and sealed to each other, and the barrier group is positioned between adjacent electrode pairs of each electrode pair formed of the first electrode and the second electrode. A discharge gas is filled in the space between the sealed substrates, a gas discharge cell is formed in the electrode pair portion surrounded by the partition wall and the barrier group, and a plurality of gas discharge cells are formed. A plasma display panel comprising a light emitting surface.
【請求項2】 障壁群は、隔壁の高さよりも低く形成さ
れ、前記障壁群の頂部と第1の基板との間には空間が設
けられていることを特徴とする請求項1記載のプラズマ
ディスプレイパネル。
2. The plasma according to claim 1, wherein the barrier group is formed lower than the height of the partition wall, and a space is provided between the top of the barrier group and the first substrate. Display panel.
【請求項3】 障壁群は、隔壁と同じ高さで、前記隔壁
とは分離された島状に形成され、前記障壁群と前記隔壁
との間には空間が設けられていることを特徴とする請求
項1記載のプラズマディスプレイパネル。
3. The barrier group is formed in an island shape having the same height as the partition wall and separated from the partition wall, and a space is provided between the barrier group and the partition wall. The plasma display panel according to claim 1.
【請求項4】 複数個形成された障壁群のうち、少なく
とも1個は隔壁と同じ高さで、前記隔壁とは分離された
島状に形成され、他の障壁群は前記隔壁の高さよりも低
く形成され、前記障壁群と前記隔壁との間、および前記
障壁群の頂部と前記第1の基板との間には、空間が設け
られていることを特徴とする請求項1記載のプラズマデ
ィスプレイパネル。
4. At least one of the plurality of barrier groups is formed at the same height as the partition wall and is formed in an island shape separated from the partition wall, and the other barrier group is higher than the partition wall height. 2. The plasma display according to claim 1, wherein the plasma display panel is formed low, and a space is provided between the barrier group and the partition wall and between the top of the barrier group and the first substrate. panel.
【請求項5】 複数の電極対をなす第1の電極と第2の
電極は各々が透明電極と不透明の金属電極とが重ねられ
て形成され、前記透明電極部分が前記隔壁および障壁群
で囲まれた内面側のガス放電セルに露出するように形成
され、前記不透明の金属電極部分は、前記隔壁および前
記障壁群で囲まれた内面側のガス放電セルに露出しない
ように形成されていることを特徴とする請求項1から請
求項4のいずれかに記載のプラズマディスプレイパネ
ル。
5. The first electrode and the second electrode forming a plurality of electrode pairs are each formed by stacking a transparent electrode and an opaque metal electrode, and the transparent electrode portion is surrounded by the partition wall and the barrier group. And the opaque metal electrode portion is formed so as not to be exposed to the inner gas discharge cell surrounded by the barrier ribs and the barrier group. The plasma display panel according to any one of claims 1 to 4, characterized in that:
【請求項6】 第1の電極と第2の電極の各々を形成す
る透明電極部分は隔壁および障壁群で囲まれた内面側の
ガス放電セル部分にのみに形成され、前記隔壁の近傍に
は前記透明電極が存在しないことを特徴とする請求項5
記載のプラズマディスプレイパネル。
6. A transparent electrode portion forming each of the first electrode and the second electrode is formed only in a gas discharge cell portion on an inner surface side surrounded by a partition wall and a barrier group, and the transparent electrode portion is formed in the vicinity of the partition wall. 6. The transparent electrode does not exist.
The plasma display panel described.
【請求項7】 複数の第3の電極は複数のガス放電セル
間を線状に結ぶ電極であって記隔壁および障壁群で囲ま
れた内面側のガス放電セルに面する部分の線幅と、前記
複数個の障壁群に被覆された部分に相当する線幅とが異
なる線幅で形成され、後者の線幅が前者の線幅よりも細
く形成されていることを特徴とする請求項1から請求項
6のいずれかに記載のプラズマディスプレイパネル。
7. The plurality of third electrodes are electrodes that linearly connect between the plurality of gas discharge cells and have a line width of a portion facing the gas discharge cells on the inner surface side surrounded by the partition wall and the barrier group. The line width corresponding to the portion covered by the plurality of barrier groups is formed to have a different line width, and the line width of the latter is formed to be smaller than the line width of the former. 7. The plasma display panel according to claim 6.
JP2002136661A 2002-05-13 2002-05-13 Plasma display panel Pending JP2003331732A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002136661A JP2003331732A (en) 2002-05-13 2002-05-13 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002136661A JP2003331732A (en) 2002-05-13 2002-05-13 Plasma display panel

Publications (1)

Publication Number Publication Date
JP2003331732A true JP2003331732A (en) 2003-11-21

Family

ID=29698624

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002136661A Pending JP2003331732A (en) 2002-05-13 2002-05-13 Plasma display panel

Country Status (1)

Country Link
JP (1) JP2003331732A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006261106A (en) * 2005-02-16 2006-09-28 Toray Ind Inc Component for plasma display and manufacturing method, manufacturing method of back board for plasma display, and plasma display
KR100708710B1 (en) 2005-08-10 2007-04-17 삼성에스디아이 주식회사 Plasma display panel
WO2007105480A1 (en) * 2006-02-28 2007-09-20 Matsushita Electric Industrial Co., Ltd. Plasma display device
KR20070097191A (en) * 2006-03-28 2007-10-04 삼성에스디아이 주식회사 Plasma display panel
JP2007305445A (en) * 2006-05-12 2007-11-22 Matsushita Electric Ind Co Ltd Plasma display panel
WO2009001406A1 (en) * 2007-06-27 2008-12-31 Hitachi, Ltd. Plasma display panel
WO2009025012A1 (en) * 2007-08-22 2009-02-26 Hitachi, Ltd. Plasma display panel

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006261106A (en) * 2005-02-16 2006-09-28 Toray Ind Inc Component for plasma display and manufacturing method, manufacturing method of back board for plasma display, and plasma display
KR100708710B1 (en) 2005-08-10 2007-04-17 삼성에스디아이 주식회사 Plasma display panel
WO2007105480A1 (en) * 2006-02-28 2007-09-20 Matsushita Electric Industrial Co., Ltd. Plasma display device
JPWO2007105480A1 (en) * 2006-02-28 2009-07-30 パナソニック株式会社 Plasma display device
US8081173B2 (en) 2006-02-28 2011-12-20 Panasonic Corporation Plasma display device
KR20070097191A (en) * 2006-03-28 2007-10-04 삼성에스디아이 주식회사 Plasma display panel
JP2007305445A (en) * 2006-05-12 2007-11-22 Matsushita Electric Ind Co Ltd Plasma display panel
WO2009001406A1 (en) * 2007-06-27 2008-12-31 Hitachi, Ltd. Plasma display panel
WO2009025012A1 (en) * 2007-08-22 2009-02-26 Hitachi, Ltd. Plasma display panel

Similar Documents

Publication Publication Date Title
JP4357463B2 (en) Plasma display panel
JP2006286250A (en) Plasma display panel and plasma display device
WO2004042766A1 (en) Plasma display panel
JP2006147542A (en) Plasma display panel and driving method for driving it
JP2003331732A (en) Plasma display panel
US7852001B2 (en) Plasma display apparatus
KR100324261B1 (en) Plasma Display Panel and Method of Driving the same
JP4341442B2 (en) Plasma display panel
US7692387B2 (en) Plasma display panel
KR100353953B1 (en) Plasma Display Panel
KR20100045779A (en) Plasma display device thereof
KR100456139B1 (en) Plasma display panel
KR20100019756A (en) Plasma display panel
JP3764897B2 (en) Driving method of plasma display panel
KR100683797B1 (en) Plasma display panel
KR100615251B1 (en) Plasma display panel
JP4165351B2 (en) Plasma display panel
KR100862566B1 (en) Plasma Display Panel
KR100811591B1 (en) Plasma Display Panel
KR20100018190A (en) Plasma display panel
KR20080026443A (en) Plasma display panel
KR20060053521A (en) Plasma display device and driving method thereof
KR20030033660A (en) Plasma Display Panel and Driving Method Thereof and Fabricating Method of lower Substrate Thereof
KR20080046507A (en) Plasma display panel and apparatus and method of driving the same
KR20110027412A (en) Plasma display panel device