JP2003219202A - Device and method for correcting image distortion - Google Patents

Device and method for correcting image distortion

Info

Publication number
JP2003219202A
JP2003219202A JP2002016174A JP2002016174A JP2003219202A JP 2003219202 A JP2003219202 A JP 2003219202A JP 2002016174 A JP2002016174 A JP 2002016174A JP 2002016174 A JP2002016174 A JP 2002016174A JP 2003219202 A JP2003219202 A JP 2003219202A
Authority
JP
Japan
Prior art keywords
correction
correction waveform
screen
distortion correction
waveform
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002016174A
Other languages
Japanese (ja)
Inventor
Masanori Nakatsuji
正則 中辻
Masanobu Tanaka
正信 田中
Hideyo Uehata
秀世 上畠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2002016174A priority Critical patent/JP2003219202A/en
Publication of JP2003219202A publication Critical patent/JP2003219202A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Details Of Television Scanning (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide low-cost image distortion correcting device and image distortion correcting method capable of correcting image distortion without increasing power consumption in a reciprocating deflection system. <P>SOLUTION: A writing side PLL circuit 2 generates a write clock WCK for writing a video signal VDI to a line memory 1. A reading side PLL circuit 3 generates a read clock RCK for reading a video signal VDO stored in the line memory 1. An inner pin cushion distortion correction voltage generation circuit 4 generates an inner pin cushion distortion correction waveform by modulating a correction waveform of a horizontal rate with a correction waveform of a vertical rate, adds a direct current component correction pulse and outputs the inner pin cushion distortion correction waveform added with the direct current component correction pulse as an inner pin cushion distortion correction voltage VA. A capacitive coupling system circuit 5 superimposes the inner pin cushion distortion correction voltage VA upon an output voltage of a loop filter 32 of the reading side PLL circuit 3 and gives the inner pin cushion distortion correction voltage VA as a control voltage VC to a VCO 33. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、映像信号に基づい
て往復偏向方式により画面上に表示される画像における
歪を補正する画像歪補正装置および画像歪補正方法に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image distortion correction device and an image distortion correction method for correcting distortion in an image displayed on a screen by a reciprocal deflection method based on a video signal.

【0002】[0002]

【従来の技術】CRT(陰極線管)では、偏向磁界によ
り電子ビームを偏向して蛍光面上に照射することにより
画面に画像を表示している。CRTの蛍光面の半径は電
子ビームの偏向中心点から蛍光面までの半径に比べて大
きいため、同じ偏向量に対する画面の周辺部での電子ビ
ームの移動量は画面の中心部での電子ビームの移動量に
比べて大きくなる。その結果、本来等間隔のクロスハッ
チパターンを画面に表示した場合、クロスハッチパター
ンの間隔が画面の中心部から周辺部に近づくにしたがっ
て広がる現象が生じる。
2. Description of the Related Art In a CRT (cathode ray tube), an image is displayed on a screen by deflecting an electron beam by a deflection magnetic field and irradiating it on a fluorescent screen. Since the radius of the phosphor screen of the CRT is larger than the radius from the deflection center point of the electron beam to the phosphor screen, the movement amount of the electron beam in the peripheral portion of the screen for the same deflection amount is the same as that of the electron beam in the center portion of the screen. It becomes larger than the amount of movement. As a result, when the cross hatch patterns that are originally equally spaced are displayed on the screen, a phenomenon occurs in which the intervals of the cross hatch patterns widen from the central portion of the screen toward the peripheral portion.

【0003】このような現象は画面の水平走査方向およ
び垂直方向の両方で発生するが、水平走査方向において
は垂直方向よりも偏向差が大きいため、画像の歪が顕著
に現われる。このような画像の歪は左右糸巻き歪と呼ば
れる。そこで、通常は、画面の周辺部での偏向量を小さ
くするように偏向電流を流すことにより左右糸巻き歪補
正を行っている。
Such a phenomenon occurs both in the horizontal scanning direction and in the vertical direction of the screen, but in the horizontal scanning direction, since the deflection difference is larger than that in the vertical direction, the image distortion appears remarkably. Such image distortion is called left and right pincushion distortion. Therefore, normally, the left and right pincushion distortion is corrected by flowing a deflection current so as to reduce the deflection amount in the peripheral portion of the screen.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、画面上
の画像の左右端の縦線が直線になるように左右糸巻き歪
補正を行うと、画面の中心と左右端との間の中間部で直
線となるべき縦線が内側に湾曲する現象が発生する。こ
のような現象はインナーピンクッション歪と呼ばれてい
る。
However, when the left and right pincushion distortion correction is performed so that the vertical lines at the left and right ends of the image on the screen become straight lines, a straight line is formed at the intermediate portion between the center of the screen and the left and right ends. The phenomenon that the vertical line that should be curved inwardly occurs. Such a phenomenon is called inner pincushion distortion.

【0005】CRTの薄型化および平面化に伴ってイン
ナーピンクッション歪が増大する。このように増大した
インナーピンクッション歪を補正するためには、補正量
を大きくする必要がある。
The inner pincushion distortion increases as the CRT becomes thinner and flatter. In order to correct the inner pincushion distortion thus increased, it is necessary to increase the correction amount.

【0006】CRTでは、上記のように、偏向磁界によ
り電子ビームを偏向して画面に画像を表示している。こ
の場合、偏向磁界を発生するために、偏向系において偏
向ヨークに数App(アンペアピークピーク)の偏向電
流を流している。偏向系においてインナーピンクッショ
ン歪を補正する場合には、偏向電流を変調するが、電流
量が大きいため、補正量が大きくなる程、数W(ワッ
ト)単位で消費電力が大きくなる。そのため、消費電力
を抑制しつつ偏向系における偏向電流の調整によりイン
ナーピンクッション歪を補正することは困難である。
In the CRT, as described above, the electron beam is deflected by the deflection magnetic field to display an image on the screen. In this case, in order to generate a deflection magnetic field, a deflection current of several App (ampere peak peak) is passed through the deflection yoke in the deflection system. When the inner pincushion distortion is corrected in the deflection system, the deflection current is modulated. However, since the current amount is large, the larger the correction amount, the larger the power consumption in units of several W (watt). Therefore, it is difficult to correct the inner pincushion distortion by adjusting the deflection current in the deflection system while suppressing the power consumption.

【0007】また、偏向系においてインナーピンクッシ
ョン歪を補正する場合、回路構成が複雑となり、低コス
ト化が妨げられる。
Further, when the inner pincushion distortion is corrected in the deflection system, the circuit structure becomes complicated and the cost reduction is hindered.

【0008】一方、近年、高画質化を図るために往復偏
向方式が提案されている。往復偏向方式では、水平偏向
コイルに三角波状に変化する水平偏向電流を供給するこ
とにより電子ビームを双方向に走査する。奇数番目の走
査線は、画面の左側から右側へ向かって走査され、偶数
番目の走査線は、画面の右側から左側へ向かって走査さ
れる。垂直方向の走査線の密度が通常の一方向の偏向方
式の2倍になるため、解像度が高くなるとともに輝度が
向上する。
On the other hand, in recent years, a reciprocating deflection method has been proposed in order to improve image quality. In the reciprocal deflection method, a horizontal deflection current that changes in a triangular wave shape is supplied to the horizontal deflection coil to scan the electron beam bidirectionally. The odd scan lines are scanned from the left side to the right side of the screen, and the even scan lines are scanned from the right side to the left side of the screen. Since the scanning line density in the vertical direction is twice as high as that in the normal one-direction deflection method, the resolution is increased and the brightness is improved.

【0009】しかしながら、往復偏向方式では、水平偏
向コイルが等価的にインダクタンス成分とそれに直列に
接続された抵抗成分とを有しているため、水平偏向コイ
ルに供給される水平偏向電流に歪が生じる。それによ
り、往路の走査(以下、トレースと呼ぶ)における画素
の位置と復路の走査(以下、リトレースと呼ぶ)におけ
る画素の位置とが水平走査方向にずれる。
However, in the reciprocating deflection method, since the horizontal deflection coil equivalently has an inductance component and a resistance component connected in series to it, the horizontal deflection current supplied to the horizontal deflection coil is distorted. . As a result, the pixel position in the forward scan (hereinafter referred to as trace) and the pixel position in the backward scan (hereinafter referred to as retrace) are displaced in the horizontal scanning direction.

【0010】図35(a)は理想的な往復偏向の表示画
面を示す図、図35(b)は、ずれが生じた往復偏向の
表示画面を示す図である。図35において、画面の水平
走査方向の位置をx座標で表し、画面の垂直方向の位置
をy座標で表す。
FIG. 35 (a) is a diagram showing an ideal reciprocating deflection display screen, and FIG. 35 (b) is a diagram showing a reciprocating deflection display screen in which a deviation has occurred. In FIG. 35, the position of the screen in the horizontal scanning direction is represented by the x coordinate, and the position of the screen in the vertical direction is represented by the y coordinate.

【0011】理想的な往復偏向では、図35(a)に示
すように、垂直に一列に並ぶべき画素がトレース時およ
びリトレース時において同一x座標に表示される。例え
ば、トレースおよびリトレースにおいて画面の水平走査
方向の中央の画素e1,e2の表示位置が同一x座標と
なっている。
In the ideal reciprocal deflection, as shown in FIG. 35 (a), pixels that should be vertically aligned are displayed at the same x coordinate during tracing and retracing. For example, in trace and retrace, the display positions of the pixels e1 and e2 at the center of the screen in the horizontal scanning direction have the same x coordinate.

【0012】一方、実際の往復偏向では、水平偏向コイ
ルが等価的にインダクタンス成分とそれに直列に接続さ
れた抵抗成分とを有しているため、図35(b)に示す
ように、垂直に一列に並ぶべき画素がトレース時とリト
レース時とで水平走査方向にずれる。それにより、本来
直線状に表示されるべき縦線がジグザグ状に表示され
る。例えば、トレース時およびリトレース時において画
面の水平走査方向の中央の画素e1,e2の表示位置が
異なるx座標となる。
On the other hand, in actual reciprocal deflection, since the horizontal deflection coil equivalently has an inductance component and a resistance component connected in series to it, as shown in FIG. Pixels that should be lined up are shifted in the horizontal scanning direction between tracing and retracing. As a result, the vertical lines that should be originally displayed in a straight line are displayed in a zigzag pattern. For example, at the time of tracing and retracing, the display positions of the central pixels e1 and e2 in the horizontal scanning direction of the screen have different x coordinates.

【0013】したがって、往復偏向方式の画像表示装置
では、インナーピンクッション歪を補正するとともにト
レース時およびリトレース時の画像のずれを補正する必
要がある。
Therefore, in the reciprocating deflection type image display device, it is necessary to correct the inner pincushion distortion and also the image shift at the time of tracing and retracing.

【0014】本発明の目的は、往復偏向方式において消
費電力を増大させることなく画像の歪および画像のずれ
を補正することができる低コストの画像歪補正装置およ
び画像歪補正方法を提供することである。
An object of the present invention is to provide a low-cost image distortion correction apparatus and image distortion correction method capable of correcting image distortion and image deviation without increasing power consumption in the reciprocating deflection method. is there.

【0015】[0015]

【課題を解決するための手段】(1)第1の発明 第1の発明に係る画像歪補正装置は、映像信号に基づい
て往復偏向方式により画面上に表示される画像の歪を補
正する画像歪補正装置であって、映像信号を記憶するた
めの記憶手段と、入力された映像信号を記憶手段に書き
込むための書き込みクロックを発生する書き込みクロッ
ク発生手段と、記憶手段に記憶された映像信号を読み出
すための読み出しクロックを発生する読み出しクロック
発生手段と、映像信号に基づいて画面上に表示される画
素の位置を移動させることにより画像の歪を補正するた
めの歪補正波形を発生する歪補正波形発生手段と、歪補
正波形発生手段により発生された歪補正波形に基づい
て、読み出しクロック発生手段により発生される読み出
しクロックの周波数を制御する読み出しクロック制御手
段とを備え、歪補正波形発生手段は、水平走査方向にお
ける画像の両端および中心で画素の移動量が0になり、
かつ往路の走査により画面上に表示される画像と復路の
走査により画面上に表示される画像とが水平走査方向に
ずれないように歪補正波形を設定するものである。
(1) First invention An image distortion correction device according to a first invention is an image for correcting distortion of an image displayed on a screen by a reciprocal deflection method based on a video signal. A distortion correction device, comprising storage means for storing a video signal, write clock generation means for generating a write clock for writing an input video signal in the storage means, and a video signal stored in the storage means. Read clock generating means for generating a read clock for reading, and a distortion correction waveform for generating a distortion correction waveform for correcting the image distortion by moving the position of the pixel displayed on the screen based on the video signal. The frequency of the read clock generated by the read clock generation means is controlled based on the distortion correction waveform generated by the generation means and the distortion correction waveform generation means. That a read clock control means, the distortion correction waveform generating means, the movement amount of the pixel at the ends and center of the image in the horizontal scanning direction becomes 0,
Further, the distortion correction waveform is set so that the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction.

【0016】本発明に係る画像歪補正装置においては、
書き込みクロック発生手段により発生される書き込みク
ロックに応答して入力された映像信号が記憶手段に書き
込まれ、読み出しクロック発生手段により発生された読
み出しクロックに応答して記憶手段に記憶された映像信
号が読み出される。このとき、歪補正波形発生手段によ
り発生された歪補正波形に基づいて、読み出しクロック
制御手段により読み出しクロックの周波数が制御され、
記憶手段からの映像信号の読み出し周期が変化する。そ
れにより、映像信号に基づいて往復偏向方式により画面
上に表示される画素の位置が移動し、画像の歪が補正さ
れる。
In the image distortion correction device according to the present invention,
The video signal input in response to the write clock generated by the write clock generation means is written in the storage means, and the video signal stored in the storage means is read in response to the read clock generated by the read clock generation means. Be done. At this time, the frequency of the read clock is controlled by the read clock control means on the basis of the distortion correction waveform generated by the distortion correction waveform generation means,
The read cycle of the video signal from the storage means changes. As a result, the positions of the pixels displayed on the screen are moved by the reciprocal deflection method based on the video signal, and the image distortion is corrected.

【0017】この場合、水平走査方向における画像の両
端および中心で画素の移動量が0になり、かつ往路の走
査により画面上に表示される画像と復路の走査により画
面上に表示される画像とが水平走査方向にずれないよう
に歪補正波形が設定されるので、画像の両端の位置およ
び中心の位置がずれず、かつ往路の走査および復路の走
査における画像のずれが生じない。
In this case, the amount of pixel movement is 0 at both ends and the center of the image in the horizontal scanning direction, and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. Since the distortion correction waveform is set so as not to shift in the horizontal scanning direction, the positions of both ends and the center of the image do not shift, and the shift of the image does not occur in the forward scan and the backward scan.

【0018】このように、偏向系における偏向電流を変
化させることなく、読み出しクロックを歪補正波形を用
いて変化させることにより画像の歪を補正することが可
能となるので、消費電力が増大しない。また、偏向系を
改良することなく、歪補正波形発生手段および読み出し
クロック制御手段を設けることにより画像の歪を補正す
ることが可能となるので、回路構成が複雑化せず、低コ
スト化が妨げられない。
As described above, the image distortion can be corrected by changing the read clock using the distortion correction waveform without changing the deflection current in the deflection system, so that the power consumption does not increase. Further, since it is possible to correct the image distortion by providing the distortion correction waveform generation means and the read clock control means without improving the deflection system, the circuit configuration does not become complicated and the cost reduction is hindered. I can't.

【0019】(2)第2の発明 第2の発明に係る画像歪補正装置は、第1の発明に係る
画像歪補正装置の構成において、歪補正波形発生手段
は、水平走査周期の2倍の周期で変化しかつ往路の走査
に対応する第1の部分と復路の走査に対応する第2の部
分とを有する第1の補正波形を発生する第1の補正波形
発生手段と、垂直走査周期で変化する第2の補正波形を
発生する第2の補正波形発生手段と、第1の補正波形発
生手段により発生された第1の補正波形を第2の補正波
形発生手段により発生された第2の補正波形で変調する
ことにより歪補正波形を得る変調手段とを含み、第1の
部分と第2の部分とは時間軸上で対称性を有するもので
ある。
(2) Second Aspect of the Invention An image distortion correcting apparatus according to a second aspect of the present invention is the image distortion correcting apparatus according to the first aspect of the present invention, wherein the distortion correction waveform generating means has a length equal to twice the horizontal scanning period. A first correction waveform generating means for generating a first correction waveform having a first portion which changes in a cycle and corresponds to a forward scan and a second portion which corresponds to a backward scan; Second correction waveform generating means for generating a changing second correction waveform, first correction waveform generated by the first correction waveform generating means, and second correction waveform generating means for generating the second correction waveform generating means. The first portion and the second portion have symmetry on the time axis, including a modulation means for obtaining a distortion correction waveform by modulating with the correction waveform.

【0020】この場合、水平走査周期の2倍の周期で変
化しかつ往路の走査に対応する第1の部分と復路の走査
に対応する第2の部分とを有する第1の補正波形を垂直
走査周期で変化する第2の補正波形で変調することによ
り歪補正波形が得られる。それにより、往復偏向方式の
偏向系において往路の走査により画面上に表示される画
像と復路の走査により画面上に表示される画像との水平
走査方向のずれが補正される場合に、画面に表示される
画像の全体にわたって画像の歪を補正することができ
る。
In this case, the vertical scanning is performed with the first correction waveform which changes at a period twice the horizontal scanning period and has the first portion corresponding to the forward scanning and the second portion corresponding to the backward scanning. A distortion correction waveform is obtained by modulating with a second correction waveform that changes in a cycle. As a result, when the deviation in the horizontal scanning direction between the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan is corrected in the reciprocating deflection type deflection system, it is displayed on the screen. The image distortion can be corrected over the entire image that is displayed.

【0021】(3)第3の発明 第3の発明に係る画像歪補正装置は、第1の発明に係る
画像歪補正装置の構成において、歪補正波形発生手段
は、水平走査周期の2倍の周期で変化しかつ往路の走査
に対応する第1の部分と復路の走査に対応する第2の部
分とを有する第1の補正波形を発生する第1の補正波形
発生手段と、垂直走査周期で変化する第2の補正波形を
発生する第2の補正波形発生手段と、第1の補正波形発
生手段により発生された第1の補正波形を第2の補正波
形発生手段により発生された第2の補正波形で変調する
変調手段と、往路の走査により画面上に表示される画像
と復路の走査により画面上に表示される画像との水平走
査方向におけるずれを補正する第3の補正波形を発生す
る第3の補正波形発生手段と、変調手段により変調され
た第1の補正波形と第3の補正波形発生手段により発生
された第3の補正波形とを合成することにより歪補正波
形を得る合成手段とを含み、第1の補正波形発生手段に
より発生される第1の補正波形は、水平走査方向におけ
る画像の両端および中心で画素の移動量が0になり、か
つ往路の走査により画面上に表示される画像と復路の走
査により画面上に表示される画像とが水平走査方向にず
れないように、第3の補正波形発生手段により発生され
る第3の補正波形に基づいて修正されているものであ
る。
(3) Third Aspect of the Invention An image distortion correcting apparatus according to a third aspect of the present invention is the image distortion correcting apparatus according to the first aspect of the present invention, wherein the distortion correction waveform generating means has a length equal to twice the horizontal scanning period. A first correction waveform generating means for generating a first correction waveform having a first portion which changes in a cycle and corresponds to a forward scan and a second portion which corresponds to a backward scan; Second correction waveform generating means for generating a changing second correction waveform, first correction waveform generated by the first correction waveform generating means, and second correction waveform generating means for generating the second correction waveform generating means. A third modulating waveform is generated to modulate the modulating means and a deviation in the horizontal scanning direction between the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. The third correction waveform generating means and the modulating means The first correction waveform generation means includes a synthesis means for obtaining a distortion correction waveform by synthesizing the modulated first correction waveform and the third correction waveform generated by the third correction waveform generation means. The first correction waveform generated has the pixel movement amount of 0 at both ends and the center of the image in the horizontal scanning direction, and is displayed on the screen by the forward scan and the image displayed on the screen by the forward scan. The corrected image is corrected on the basis of the third correction waveform generated by the third correction waveform generating means so as not to shift in the horizontal scanning direction.

【0022】この場合、水平走査周期の2倍の周期で変
化しかつ往路の走査に対応する第1の部分と復路の走査
に対応する第2の部分とを有する第1の補正波形を垂直
走査周期で変化する第2の補正波形で変調することによ
り歪補正波形が得られる。それにより、往復偏向方式の
偏向系において発生される水平偏向電流に歪が生じるこ
とにより往路の走査により画面上に表示される画像と復
路の走査により画面上に表示される画像との水平走査方
向のずれが生じる場合でも、画面に表示される画像の全
体にわたって画像の歪を補正することができる。
In this case, the vertical scanning is performed with the first correction waveform which changes at a period twice the horizontal scanning period and has the first portion corresponding to the forward scanning and the second portion corresponding to the backward scanning. A distortion correction waveform is obtained by modulating with a second correction waveform that changes in a cycle. As a result, distortion occurs in the horizontal deflection current generated in the reciprocating deflection type deflection system, and the horizontal scanning direction of the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. Even if a shift occurs, the image distortion can be corrected over the entire image displayed on the screen.

【0023】(4)第4の発明 第4の発明に係る画像歪補正装置は、第3の発明に係る
画像歪補正装置の構成において、歪補正波形発生手段
は、温度変動に基づいて第3の補正波形発生手段により
発生される第3の補正波形を補正する補正波形補正手段
をさらに含み、第1の補正波形発生手段は、補正波形補
正手段により補正された第3の補正波形に基づいて、水
平走査方向における画像の両端および中心で画素の移動
量が0になり、かつ往路の走査により画面上に表示され
る画像と復路の走査により画面上に表示される画像とが
水平走査方向にずれないように、第1の補正波形を修正
するものである。
(4) Fourth Aspect of the Invention An image distortion correcting apparatus according to a fourth aspect of the present invention is the image distortion correcting apparatus according to the third aspect of the present invention, wherein the distortion correction waveform generating means is a third aspect based on temperature fluctuation. Correction waveform generating means for correcting the third correction waveform generated by the correction waveform generating means, wherein the first correction waveform generating means is based on the third correction waveform corrected by the correction waveform correcting means. , The pixel movement amount is 0 at both ends and the center of the image in the horizontal scanning direction, and the image displayed on the screen by the forward scanning and the image displayed on the screen by the backward scanning are in the horizontal scanning direction. The first correction waveform is corrected so as not to shift.

【0024】この場合、温度変動に基づいて第3の補正
波形が補正され、補正された第3の補正波形に基づい
て、水平走査方向における画像の両端および中心で画素
の移動量が0になり、かつ往路の走査により画面上に表
示される画像と復路の走査により画面上に表示される画
像とが水平走査方向にずれないように、第1の補正波形
が修正される。
In this case, the third correction waveform is corrected based on the temperature fluctuation, and the pixel movement amount becomes 0 at both ends and the center of the image in the horizontal scanning direction based on the corrected third correction waveform. The first correction waveform is corrected so that the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction.

【0025】それにより、温度変動があった場合でも、
往路の走査により画面上に表示される画像と復路の走査
により画面上に表示される画像とが水平走査方向にずれ
ることなく、画像の歪が補正される。
As a result, even if the temperature fluctuates,
The image distortion is corrected without causing the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan to shift in the horizontal scanning direction.

【0026】(5)第5の発明 第5の発明に係る画像歪補正装置は、第2〜第4のいず
れかの発明に係る画像歪補正装置の構成において、変調
手段は、第1の補正波形発生手段により発生された第1
の補正波形と第2の補正波形発生手段により発生された
第2の補正波形とを乗算する乗算手段を含むものであ
る。
(5) Fifth Invention An image distortion correction device according to a fifth invention is the image distortion correction device according to any one of the second to fourth inventions, wherein the modulation means has the first correction. First generated by the waveform generating means
And a multiplying unit for multiplying the corrected waveform of No. 2 by the second corrected waveform generated by the second corrected waveform generating unit.

【0027】この場合、第1の補正波形と第2の補正波
形とを乗算することにより第1の補正波形が第2の補正
波形で変調され、歪補正波形が得られる。
In this case, the first correction waveform is modulated with the second correction waveform by multiplying the first correction waveform and the second correction waveform, and the distortion correction waveform is obtained.

【0028】(6)第6の発明 第6の発明に係る画像歪補正装置は、第2〜第4のいず
れかの発明に係る画像歪補正装置の構成において、変調
手段は、第1の補正波形発生手段により発生された第1
の補正波形を受ける入力端子および第2の補正波形発生
手段により発生された第2の補正波形を受ける利得制御
端子を備えた増幅手段を含むものである。
(6) Sixth Invention An image distortion correction device according to a sixth invention is the image distortion correction device according to any one of the second to fourth inventions, wherein the modulation means has the first correction. First generated by the waveform generating means
The amplifier means is provided with an input terminal for receiving the correction waveform of 1 and a gain control terminal for receiving the second correction waveform generated by the second correction waveform generating means.

【0029】この場合、第1の補正波形を第2の補正波
形に対応する利得で増幅することにより第1の補正波形
が第2の補正波形に変調され、歪補正波形が得られる。
In this case, by amplifying the first correction waveform with a gain corresponding to the second correction waveform, the first correction waveform is modulated into the second correction waveform, and the distortion correction waveform is obtained.

【0030】(7)第7の発明 第7の発明に係る画像歪補正装置は、第2〜第6のいず
れかの発明に係る画像歪補正装置の構成において、第1
の補正波形は、読み出しクロックの周波数の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、正、0、負および0の順に
変化し、中心と右端との間で画素の移動量が0、負、
0、正および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
正、0、負および0の順に変化し、中心と左端との間で
画素の移動量が0、負、0、正および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
上下端で中央部に比べて振幅が大きくなるように設定さ
れたものである。
(7) Seventh Invention An image distortion correction apparatus according to a seventh invention is the image distortion correction apparatus according to any one of the second to sixth inventions, wherein
The correction waveform of corresponds to the change in the frequency of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scan in which the scanning is performed from left to right, the left edge of the screen is
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, positive, 0, negative, and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, negative,
0, positive, and 0, and when the scan direction on the screen is positive when the pixel movement amount is positive when scanning in the backward direction in which the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of positive, 0, negative and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive and 0, and the second correction waveform is The upper and lower ends in the vertical direction are set to have a larger amplitude than the central part.

【0031】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の上下部の画素の位置
を内側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, among the plurality of vertical lines displayed on the screen, the vertical line in the middle portion between the left and right ends and the center is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the positions of the pixels above and below the vertical line in the middle part inward.

【0032】(8)第8の発明 第8の発明に係る画像歪補正装置は、第2〜第6のいず
れかの発明に係る画像歪補正装置の構成において、第1
の補正波形は、読み出しクロックの周波数の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、負、0、正および0の順に
変化し、中心と右端との間で画素の移動量が0、正、
0、負および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
負、0、正および0の順に変化し、中心と左端との間で
画素の移動量が0、正、0、負および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
中央部で上下端に比べて振幅が大きくなるように設定さ
れたものである。
(8) Eighth Invention An image distortion correction device according to an eighth invention is the image distortion correction device according to any one of the second to sixth inventions, wherein
The correction waveform of corresponds to the change in the frequency of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scan in which the scanning is performed from left to right, the left edge of the screen is
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, positive,
When the scan direction on the screen is positive with respect to the pixel movement amount during the backward scan in which the scanning direction changes from 0, negative, and 0, and the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0. The amplitude is set to be larger at the central portion in the vertical direction than that at the upper and lower ends.

【0033】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の中央部の画素の位置
を外側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion occurs due to the left and right pincushion distortion correction, the vertical line in the middle portion between the left and right ends and the center among the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the position of the pixel at the center of the vertical line in the middle part to the outside.

【0034】(9)第9の発明 第9の発明に係る画像歪補正装置は、第1〜第8のいず
れかの発明に係る画像歪補正装置の構成において、読み
出しクロック発生手段は、読み出しクロックを発生する
電圧制御型発振器を有する位相同期ループを含み、歪補
正波形発生手段は、歪補正波形を歪補正電圧として出力
し、読み出しクロック制御手段は、歪補正波形発生手段
により出力された歪補正電圧を位相同期ループの電圧制
御型発振器の発振周波数制御電圧に重畳するものであ
る。
(9) Ninth Invention An image distortion correcting apparatus according to a ninth invention is the image distortion correcting apparatus according to any one of the first to eighth inventions, wherein the read clock generating means is a read clock. A distortion-corrected waveform generating means outputs the distortion-corrected waveform as a distortion-corrected voltage, and a read clock control means controls the distortion-corrected waveform generated by the distortion-corrected waveform generating means. The voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop.

【0035】この場合、歪補正電圧が位相同期ループの
電圧制御型発振器の発振周波数制御電圧に重畳されるこ
とにより、読み出しクロックの周波数が変化する。それ
により、記憶手段から読み出される映像信号の読み出し
周期が変化し、映像信号に基づいて画面上に表示される
画素の位置が移動することにより画像の歪が補正され
る。
In this case, the distortion correction voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop, so that the frequency of the read clock changes. As a result, the read cycle of the video signal read from the storage means changes, and the position of the pixel displayed on the screen moves based on the video signal, whereby the image distortion is corrected.

【0036】(10)第10の発明 第10の発明に係る画像歪補正装置は、第2〜第6のい
ずれかの発明に係る画像歪補正装置であって、第1の補
正波形は、読み出しクロックの周期の変化に対応し、走
査が左から右へ行われる往路の走査時に画面上で走査方
向を画素の移動量の正とする場合、画面の左端、中心お
よび右端で画素の移動量が0となり、左端と中心との間
で画素の移動量が0、正、0、負および0の順に変化
し、中心と右端との間で画素の移動量が0、負、0、正
および0の順に変化し、走査が右から左へ行われる復路
の走査時に画面上で走査方向を画素の移動量の正とする
場合、画面の右端、中心および左端で画素の移動量が0
となり、右端と中心との間で画素の移動量が0、正、
0、負および0の順に変化し、中心と左端との間で画素
の移動量が0、負、0、正および0の順に変化するよう
に設定され、第2の補正波形は、画面の垂直方向の上下
端で中央部に比べて振幅が大きくなるように設定された
ものである。
(10) Tenth Invention An image distortion correction apparatus according to a tenth invention is the image distortion correction apparatus according to any one of the second to sixth inventions, wherein the first correction waveform is read. Corresponding to the change of the clock cycle, when the scanning direction on the screen is positive when the pixel movement amount is positive at the time of the forward scan that is performed from left to right, the pixel movement amounts at the left edge, center, and right edge of the screen are 0, the pixel movement amount changes in the order of 0, positive, 0, negative, and 0 between the left end and the center, and the pixel movement amount is 0, negative, 0, positive, and 0 between the center and the right end. If the pixel movement amount is positive in the scanning direction on the screen during the backward scan in which the scanning is performed from right to left, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen.
The pixel movement amount between the right end and the center is 0, positive,
It is set in the order of 0, negative and 0, and the pixel movement amount between the center and the left end is set to change in the order of 0, negative, 0, positive and 0, and the second correction waveform is the vertical direction of the screen. The amplitude is set to be larger at the upper and lower ends in the direction as compared with the central part.

【0037】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の上下部の画素の位置
を内側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion occurs due to the left and right pincushion distortion correction, the vertical line in the middle portion between the left and right ends and the center among the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the positions of the pixels above and below the vertical line in the middle part inward.

【0038】(11)第11の発明 第11の発明に係る画像歪補正装置は、第2〜第6のい
ずれかの発明に係る画像歪補正装置であって、第1の補
正波形は、読み出しクロックの周期の変化に対応し、走
査が左から右へ行われる往路の走査時に画面上で走査方
向を画素の移動量の正とする場合、画面の左端、中心お
よび右端で画素の移動量が0となり、左端と中心との間
で画素の移動量が0、負、0、正および0の順に変化
し、中心と右端との間で画素の移動量が0、正、0、負
および0の順に変化し、走査が右から左へ行われる復路
の走査時に画面上で走査方向を画素の移動量の正とする
場合、画面の右端、中心および左端で画素の移動量が0
となり、右端と中心との間で画素の移動量が0、負、
0、正および0の順に変化し、中心と左端との間で画素
の移動量が0、正、0、負および0の順に変化するよう
に設定され、第2の補正波形は、画面の垂直方向の中央
部で上下端に比べて振幅が大きくなるように設定された
ものである。
(11) Eleventh Invention An image distortion correction apparatus according to an eleventh invention is the image distortion correction apparatus according to any one of the second to sixth inventions, wherein the first correction waveform is read. Corresponding to the change of the clock cycle, when the scanning direction on the screen is positive when the pixel movement amount is positive at the time of the forward scan that is performed from left to right, the pixel movement amounts at the left edge, center, and right edge of the screen are 0, the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and the pixel movement amount is 0, positive, 0, negative and 0 between the center and the right end. If the pixel movement amount is positive in the scanning direction on the screen during the backward scan in which the scanning is performed from right to left, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen.
The pixel movement amount between the right end and the center is 0, negative,
It is set to change in the order of 0, positive, and 0, and the pixel movement amount between the center and the left end is set to change in the order of 0, positive, 0, negative, and 0. The amplitude is set to be larger at the center of the direction than at the upper and lower ends.

【0039】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の中央部の画素の位置
を外側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, the vertical line in the middle portion between the left and right ends and the center among the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the position of the pixel at the center of the vertical line in the middle part to the outside.

【0040】(12)第12の発明 第12の発明に係る画像歪補正装置は、第10または第
11の発明に係る画像歪補正装置であって、読み出しク
ロック発生手段は、読み出しクロックを発生する電圧制
御型発振器を有する位相同期ループを含み、歪補正波形
発生手段は、変調手段により得られた歪補正波形を読み
出しクロックの周波数の変化に対応する歪補正電圧に変
換する変換手段をさらに含み、読み出しクロック制御手
段は、歪補正波形発生手段により出力された歪補正電圧
を位相同期ループの電圧制御型発振器の発振周波数制御
電圧に重畳するものである。
(12) Twelfth Invention An image distortion correction device according to a twelfth invention is the image distortion correction device according to the tenth or eleventh invention, wherein the read clock generating means generates a read clock. The phase-locked loop having a voltage controlled oscillator is included, and the distortion correction waveform generation means further includes conversion means for converting the distortion correction waveform obtained by the modulation means into a distortion correction voltage corresponding to a change in the frequency of the read clock. The read clock control means superimposes the distortion correction voltage output by the distortion correction waveform generation means on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop.

【0041】この場合、歪補正電圧が位相同期ループの
電圧制御型発振器の発振周波数制御電圧に重畳されるこ
とにより、読み出しクロックの周波数が変化する。それ
により、記憶手段から読み出される映像信号の読み出し
周期が変化し、映像信号に基づいて画面上に表示される
画素の位置が移動することにより画像の歪が補正され
る。
In this case, the distortion correction voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop, so that the frequency of the read clock changes. As a result, the read cycle of the video signal read from the storage means changes, and the position of the pixel displayed on the screen moves based on the video signal, whereby the image distortion is corrected.

【0042】(13)第13の発明 第13の発明に係る画像歪補正装置は、第9の発明に係
る画像歪補正装置であって、映像信号の各水平走査期間
における歪補正電圧の平均値が所定値となるように水平
ブランキング期間において歪補正電圧に補正パルスを付
加する補正パルス付加手段をさらに備えたものである。
(13) Thirteenth Invention An image distortion correction apparatus according to a thirteenth invention is the image distortion correction apparatus according to the ninth invention, wherein the average value of the distortion correction voltage in each horizontal scanning period of the video signal is obtained. Is further provided with a correction pulse adding means for adding a correction pulse to the distortion correction voltage during the horizontal blanking period so that?

【0043】この場合、映像信号の各水平走査期間にお
いて電圧制御型発振器の発振周波数制御電圧の平均値が
所定値になるので、電圧制御型発振器により発生される
読み出しクロックの周波数の平均値が一定となる。この
ようにして、歪補正電圧の重畳前後で電圧制御型発振器
の発振周波数制御電圧の平均値が変化しないようにする
ことにより、位相同期ループの動作が変化しない。
In this case, since the average value of the oscillation frequency control voltage of the voltage controlled oscillator becomes a predetermined value in each horizontal scanning period of the video signal, the average value of the frequency of the read clock generated by the voltage controlled oscillator is constant. Becomes In this way, the operation of the phase locked loop does not change by preventing the average value of the oscillation frequency control voltage of the voltage controlled oscillator from changing before and after the distortion correction voltage is superimposed.

【0044】(14)第14の発明 第14の発明に係る画像歪補正装置は、第12の発明に
係る画像歪補正装置の構成において、映像信号の各水平
走査期間における歪補正電圧の平均値が所定値となるよ
うに水平ブランキング期間において変換手段により得ら
れた歪補正電圧に補正パルスを付加する補正パルス付加
手段をさらに備えたものである。
(14) Fourteenth Invention An image distortion correction apparatus according to a fourteenth invention is the image distortion correction apparatus according to the twelfth invention, wherein the average value of the distortion correction voltage in each horizontal scanning period of the video signal is obtained. Is further provided with a correction pulse adding means for adding a correction pulse to the distortion correction voltage obtained by the converting means in the horizontal blanking period so that the value becomes a predetermined value.

【0045】この場合、映像信号の各水平走査期間にお
いて電圧制御型発振器の発振周波数制御電圧の平均値が
所定値になるので、電圧制御型発振器により発生される
読み出しクロックの周波数の平均値が一定となる。この
ようにして、歪補正電圧の重畳前後で電圧制御型発振器
の発振周波数制御電圧の平均値が変化しないようにする
ことにより、位相同期ループの動作が変化しない。
In this case, since the average value of the oscillation frequency control voltage of the voltage controlled oscillator becomes a predetermined value in each horizontal scanning period of the video signal, the average value of the frequency of the read clock generated by the voltage controlled oscillator is constant. Becomes In this way, the operation of the phase locked loop does not change by preventing the average value of the oscillation frequency control voltage of the voltage controlled oscillator from changing before and after the distortion correction voltage is superimposed.

【0046】(15)第15の発明 第15の発明に係る画像歪補正装置は、第13または第
14の発明に係る画像歪補正装置の構成において、補正
パルス付加手段は、1水平走査期間ごとに歪補正電圧の
平均値が所定値となるように水平ブランキング期間にお
いて位相同期ループの位相比較時点よりも前に歪補正電
圧に補正パルスを付加するものである。
(15) Fifteenth Invention An image distortion correcting apparatus according to a fifteenth invention is the image distortion correcting apparatus according to the thirteenth or fourteenth invention, wherein the correction pulse adding means is arranged for every horizontal scanning period. In addition, a correction pulse is added to the distortion correction voltage before the phase comparison time of the phase locked loop in the horizontal blanking period so that the average value of the distortion correction voltage becomes a predetermined value.

【0047】(16)第16の発明 第16の発明に係る画像歪補正装置は、第9、第12〜
第15のいずれかの発明に係る画像歪補正装置の構成に
おいて、位相同期ループは、電圧制御型発振器から出力
される読み出しクロックを分周する分周器と、分周器の
出力信号の位相と所定の基準信号の位相を比較する位相
比較器と、位相比較器の出力電圧を平滑化して出力ノー
ドを介して電圧制御発振器に入力するループフィルタと
をさらに有し、読み出しクロック制御回路は、歪補正波
形発生手段により出力された歪補正電圧を受けるベース
を有するエミッタフォロア型トランジスタと、トランジ
スタのエミッタと位相同期ループのループフィルタの出
力ノードとの間に設けられた容量手段とを含むものであ
る。
(16) Sixteenth Invention An image distortion correction device according to the sixteenth invention is the ninth and twelfth inventions.
In the configuration of the image distortion correction device according to any one of the fifteenth invention, the phase-locked loop divides a read clock output from the voltage-controlled oscillator, and a phase of an output signal of the divider. The read clock control circuit further includes a phase comparator that compares the phases of predetermined reference signals and a loop filter that smoothes the output voltage of the phase comparator and inputs the voltage to the voltage controlled oscillator through the output node. An emitter follower transistor having a base for receiving the distortion correction voltage output by the correction waveform generating means, and a capacitance means provided between the emitter of the transistor and the output node of the loop filter of the phase locked loop.

【0048】この場合、エミッタフォロア型トランジス
タおよび容量手段により歪補正電圧が電圧制御発振器の
発振周波数制御電圧に重畳される。それにより、簡単な
回路構成により歪補正波形に基づいて読み出しクロック
の周波数を制御することが可能となる。
In this case, the distortion correction voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator by the emitter follower type transistor and the capacitance means. Thereby, the frequency of the read clock can be controlled based on the distortion correction waveform with a simple circuit configuration.

【0049】(17)第17の発明 第17の発明に係る画像歪補正装置は、第9、第12〜
第15のいずれかの発明に係る画像歪補正装置の構成に
おいて、位相同期ループは、電圧制御型発振器から出力
される読み出しクロックを分周する分周器と、分周器の
出力信号の位相と所定の基準信号の位相を比較する位相
比較器と、位相比較器の出力電圧を平滑化するループフ
ィルタとをさらに有し、読み出しクロック制御手段は、
歪補正波形発生手段により出力された歪補正電圧と位相
同期ループのループフィルタの出力電圧とを加算して電
圧制御型発振器に与える加算手段を含むものである。
(17) Seventeenth Invention An image distortion correction device according to a seventeenth invention is a ninth, a twelfth invention.
In the configuration of the image distortion correction device according to any one of the fifteenth invention, the phase-locked loop divides a read clock output from the voltage-controlled oscillator, and a phase of an output signal of the divider. The read clock control means further includes a phase comparator that compares the phases of predetermined reference signals, and a loop filter that smoothes the output voltage of the phase comparator.
The addition means includes addition means for adding the distortion correction voltage output by the distortion correction waveform generation means and the output voltage of the loop filter of the phase locked loop and giving it to the voltage controlled oscillator.

【0050】この場合、歪補正電圧と位相同期ループの
ループフィルタの出力電圧とが加算され、電圧制御型発
振器に与えられる。歪補正電圧とループフィルタとの間
に加算手段が介在するので、歪補正波形がループフィル
タの影響により歪むことなく読み出しクロックに重畳さ
れる。それにより、歪補正波形に基づいて読み出しクロ
ックの周波数を制御することが可能となる。
In this case, the distortion correction voltage and the output voltage of the loop filter of the phase locked loop are added and given to the voltage controlled oscillator. Since the adding means is interposed between the distortion correction voltage and the loop filter, the distortion correction waveform is superimposed on the read clock without being distorted by the effect of the loop filter. Thereby, the frequency of the read clock can be controlled based on the distortion correction waveform.

【0051】(18)第18の発明 第18の発明に係る画像歪補正方法は、映像信号に基づ
いて往復偏向方式により画面上に表示される画像の歪を
補正する画像歪補正方法であって、入力された映像信号
を記憶手段に書き込むための書き込みクロックを発生す
るステップと、記憶手段に記憶された映像信号を読み出
すための読み出しクロックを発生するステップと、映像
信号に基づいて画面上に表示される画素の位置を移動さ
せることにより画像の歪を補正するための歪補正波形を
発生するステップと、発生された歪補正波形に基づいて
読み出しクロックの周波数を制御するステップと、水平
走査方向における画像の両端および中心で画素の移動量
が0になり、かつ往路の走査により画面上に表示される
画像と復路の走査により画面上に表示される画像とが水
平走査方向にずれないように歪補正波形を設定するステ
ップとを備えるものである。
(18) Eighteenth invention An image distortion correction method according to an eighteenth invention is an image distortion correction method for correcting distortion of an image displayed on a screen by a reciprocal deflection method based on a video signal. , A step of generating a write clock for writing the input video signal to the storage means, a step of generating a read clock for reading the video signal stored in the storage means, and displaying on a screen based on the video signal Generating a distortion correction waveform for correcting the distortion of the image by moving the position of the pixel, the step of controlling the frequency of the read clock based on the generated distortion correction waveform, and the horizontal scanning direction. The amount of pixel movement becomes zero at both ends and the center of the image, and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan And images are those comprising the step of setting the distortion correction waveform so as not to shift in the horizontal scanning direction.

【0052】本発明に係る画像歪補正方法においては、
書き込みクロックに応答して入力された映像信号が記憶
手段に書き込まれ、読み出しクロックに応答して記憶手
段に記憶された映像信号が読み出される。このとき、歪
補正波形に基づいて読み出しクロックの周波数が制御さ
れ、記憶手段からの映像信号の読み出し周期が変化す
る。それにより、映像信号に基づいて往復偏向方式によ
り画面上に表示される画素の位置が移動し、画像の歪が
補正される。
In the image distortion correction method according to the present invention,
The video signal input in response to the write clock is written in the storage means, and the video signal stored in the storage means is read in response to the read clock. At this time, the frequency of the read clock is controlled based on the distortion correction waveform, and the read cycle of the video signal from the storage means changes. As a result, the positions of the pixels displayed on the screen are moved by the reciprocal deflection method based on the video signal, and the image distortion is corrected.

【0053】この場合、水平走査方向における画像の両
端および中心で画素の移動量が0になり、かつ往路の走
査により画面上に表示される画像と復路の走査により画
面上に表示される画像とが水平走査方向にずれないよう
に歪補正波形が設定されるので、画像の両端の位置およ
び中心の位置がずれず、かつ往路の走査および復路の走
査における画像のずれが生じない。
In this case, the amount of pixel movement is 0 at both ends and the center of the image in the horizontal scanning direction, and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. Since the distortion correction waveform is set so as not to shift in the horizontal scanning direction, the positions of both ends and the center of the image do not shift, and the shift of the image does not occur in the forward scan and the backward scan.

【0054】このように、偏向系における偏向電流を変
化させることなく、読み出しクロックを歪補正波形を用
いて変化させることにより画像の歪を補正することが可
能となるので、消費電力が増大しない。また、偏向系を
改良することなく、歪補正波形の発生および歪補正波形
に基づく読み出しクロックの制御により画像の歪を補正
することが可能となるので、回路構成が複雑化せず、低
コスト化が妨げられない。
As described above, the image distortion can be corrected by changing the read clock using the distortion correction waveform without changing the deflection current in the deflection system, so that the power consumption does not increase. Further, since it is possible to correct the image distortion by generating the distortion correction waveform and controlling the read clock based on the distortion correction waveform without improving the deflection system, the circuit configuration does not become complicated and the cost is reduced. Is not disturbed.

【0055】(19)第19の発明 第19の発明に係る画像歪補正方法は、第18の発明に
係る画像歪補正方法において、歪補正波形を発生するス
テップは、水平走査周期の2倍の周期で変化しかつ往路
の走査に対応する第1の部分と復路の走査に対応する第
2の部分とを有する第1の補正波形を発生するステップ
と、垂直走査周期で変化する第2の補正波形を発生する
ステップと、第1の補正波形を第2の補正波形で変調す
ることにより歪補正波形を得るステップとを含み、第1
の部分と第2の部分とは時間軸上で対称性を有するもの
である。
(19) 19th Invention The image distortion correction method according to the 19th invention is the image distortion correction method according to the 18th invention, wherein the step of generating the distortion correction waveform is twice the horizontal scanning period. Generating a first correction waveform having a first portion which changes in a cycle and corresponds to a forward scan and a second portion which corresponds to a backward scan, and a second correction which changes in a vertical scanning cycle. A waveform generating step; and a step of obtaining a distortion correction waveform by modulating the first correction waveform with a second correction waveform,
The part and the second part have symmetry on the time axis.

【0056】この場合、水平走査周期の2倍の周期で変
化しかつ往路の走査に対応する第1の部分と復路の走査
に対応する第2の部分とを有する第1の補正波形を垂直
走査周期で変化する第2の補正波形で変調することによ
り歪補正波形が得られる。それにより、往復偏向方式の
偏向系において往路の走査により画面上に表示される画
像と復路の走査により画面上に表示される画像との水平
走査方向のずれが補正される場合に、画面に表示される
画像の全体にわたって画像の歪を補正することができ
る。
In this case, the first correction waveform having the first portion corresponding to the forward scanning and the second portion corresponding to the backward scanning, which changes at a period twice the horizontal scanning period, is vertically scanned. A distortion correction waveform is obtained by modulating with a second correction waveform that changes in a cycle. As a result, when the deviation in the horizontal scanning direction between the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan is corrected in the reciprocating deflection type deflection system, it is displayed on the screen. The image distortion can be corrected over the entire image that is displayed.

【0057】(20)第20の発明 第20の発明に係る画像歪補正方法は、第18の発明に
係る画像歪補正方法において、歪補正波形を発生するス
テップは、水平走査周期の2倍の周期で変化しかつ往路
の走査に対応する第1の部分と復路の走査に対応する第
2の部分とを有する第1の補正波形を発生するステップ
と、垂直走査周期で変化する第2の補正波形を発生する
ステップと、第1の補正波形を第2の補正波形で変調す
るステップと、往路の走査により画面上に表示される画
像と復路の走査により画面上に表示される画像との水平
走査方向におけるずれを補正する第3の補正波形を発生
するステップと、変調された第1の補正波形と発生され
た第3の補正波形とを合成することにより歪補正波形を
得るステップとを含み、発生される第1の補正波形は、
水平走査方向における画像の両端および中心で画素の移
動量が0になり、かつ往路の走査により画面上に表示さ
れる画像と復路の走査により画面上に表示される画像と
が水平走査方向にずれないように、第3の補正波形に基
づいて修正されているものである。
(20) Twentieth Invention The image distortion correction method according to the twentieth invention is the image distortion correction method according to the eighteenth invention, wherein the step of generating the distortion correction waveform is twice the horizontal scanning period. Generating a first correction waveform having a first portion which changes in a cycle and corresponds to a forward scan and a second portion which corresponds to a backward scan, and a second correction which changes in a vertical scanning cycle. A step of generating a waveform, a step of modulating the first correction waveform with a second correction waveform, and a horizontal direction between the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. And a step of generating a third correction waveform for correcting the shift in the scanning direction, and a step of obtaining a distortion correction waveform by combining the modulated first correction waveform and the generated third correction waveform. , Generated first The correction waveform,
The amount of pixel movement is 0 at both ends and the center of the image in the horizontal scanning direction, and the image displayed on the screen by the forward scanning and the image displayed on the screen by the backward scanning are displaced in the horizontal scanning direction. It is corrected based on the third correction waveform so as not to exist.

【0058】この場合、水平走査周期の2倍の周期で変
化しかつ往路の走査に対応する第1の部分と復路の走査
に対応する第2の部分とを有する第1の補正波形を垂直
走査周期で変化する第2の補正波形で変調することによ
り歪補正波形が得られる。それにより、往復偏向方式の
偏向系において発生される水平偏向電流に歪が生じるこ
とにより往路の走査により画面上に表示される画像と復
路の走査により画面上に表示される画像との水平走査方
向のずれが生じる場合でも、画面に表示される画像の全
体にわたって画像の歪を補正することができる。
In this case, the vertical scanning is performed with the first correction waveform which changes at a period twice the horizontal scanning period and has the first portion corresponding to the forward scanning and the second portion corresponding to the backward scanning. A distortion correction waveform is obtained by modulating with a second correction waveform that changes in a cycle. As a result, distortion occurs in the horizontal deflection current generated in the reciprocating deflection type deflection system, and the horizontal scanning direction of the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. Even if a shift occurs, the image distortion can be corrected over the entire image displayed on the screen.

【0059】(21)第21の発明 第21の発明に係る画像歪補正方法は、第20の発明に
係る画像歪補正方法において、温度変動に基づいて第3
の補正波形発生手段により発生される第3の補正波形を
補正するステップと、補正された第3の補正波形に基づ
いて、水平走査方向における画像の両端および中心で画
素の移動量が0になり、かつ往路の走査により画面上に
表示される画像と復路の走査により画面上に表示される
画像とが水平走査方向にずれないように、第1の補正波
形を修正するステップとをさらに備えたものである。
(21) Twenty-first Invention An image distortion correction method according to a twenty-first invention is the image distortion correction method according to the twentieth invention, wherein the third method is based on temperature fluctuation.
Based on the step of correcting the third correction waveform generated by the correction waveform generating means, and the corrected third correction waveform, the pixel movement amount becomes 0 at both ends and the center of the image in the horizontal scanning direction. And a step of correcting the first correction waveform so that the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. It is a thing.

【0060】この場合、温度変動に基づいて第3の補正
波形が補正され、補正された第3の補正波形に基づい
て、水平走査方向における画像の両端および中心で画素
の移動量が0になり、かつ往路の走査により画面上に表
示される画像と復路の走査により画面上に表示される画
像とが水平走査方向にずれないように、第1の補正波形
が修正される。
In this case, the third correction waveform is corrected based on the temperature fluctuation, and the pixel movement amount becomes 0 at both ends and the center of the image in the horizontal scanning direction based on the corrected third correction waveform. The first correction waveform is corrected so that the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction.

【0061】それにより、温度変動があった場合でも、
往路の走査により画面上に表示される画像と復路の走査
により画面上に表示される画像とが水平走査方向にずれ
ることなく、画像の歪が補正される。
As a result, even if the temperature fluctuates,
The image distortion is corrected without causing the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan to shift in the horizontal scanning direction.

【0062】(22)第22の発明 第22の発明に係る画像歪補正方法は、第19〜第21
のいずれかの発明に係る画像歪補正方法において、第1
の補正波形は、読み出しクロックの周波数の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、正、0、負および0の順に
変化し、中心と右端との間で画素の移動量が0、負、
0、正および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
正、0、負および0の順に変化し、中心と左端との間で
画素の移動量が0、負、0、正および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
上下端で中央部に比べて振幅が大きくなるように設定さ
れたものである。
(22) 22nd Invention The image distortion correction method according to the 22nd invention is the 19th to 21st inventions.
In the image distortion correction method according to any one of the inventions,
The correction waveform of corresponds to the change in the frequency of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scan in which the scanning is performed from left to right, the left edge of the screen is
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, positive, 0, negative, and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, negative,
0, positive, and 0, and when the scan direction on the screen is positive when the pixel movement amount is positive when scanning in the backward direction in which the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of positive, 0, negative and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive and 0, and the second correction waveform is The upper and lower ends in the vertical direction are set to have a larger amplitude than the central part.

【0063】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の上下部の画素の位置
を内側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, a vertical line at an intermediate portion between the left and right ends and the center of the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the positions of the pixels above and below the vertical line in the middle part inward.

【0064】(23)第23の発明 第23の発明に係る画像歪補正方法は、第19〜第21
のいずれかの発明に係る画像歪補正方法において、第1
の補正波形は、読み出しクロックの周波数の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、負、0、正および0の順に
変化し、中心と右端との間で画素の移動量が0、正、
0、負および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
負、0、正および0の順に変化し、中心と左端との間で
画素の移動量が0、正、0、負および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
中央部で上下端に比べて振幅が大きくなるように設定さ
れたものである。
(23) 23rd Invention The image distortion correction method according to the 23rd invention is the 19th to 21st inventions.
In the image distortion correction method according to any one of the inventions,
The correction waveform of corresponds to the change in the frequency of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scan in which the scanning is performed from left to right, the left edge of the screen is
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, positive,
When the scan direction on the screen is positive with respect to the pixel movement amount during the backward scan in which the scanning direction changes from 0, negative, and 0, and the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0. The amplitude is set to be larger at the central portion in the vertical direction than that at the upper and lower ends.

【0065】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の中央部の画素の位置
を外側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, among the plurality of vertical lines displayed on the screen, the vertical line in the middle between the left and right ends and the center is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the position of the pixel at the center of the vertical line in the middle part to the outside.

【0066】(24)第24の発明 第24の発明に係る画像歪補正方法は、第18〜第23
のいずれかの発明に係る画像歪補正方法であって、読み
出しクロックを発生するステップは、電圧制御型発振器
を有する位相同期ループにより読み出しクロックを発生
するステップを含み、歪補正波形を発生するステップ
は、歪補正波形を歪補正電圧として出力するステップを
含み、読み出しクロックの周波数を制御するステップ
は、出力された歪補正電圧を位相同期ループの電圧制御
型発振器の発振周波数制御電圧に重畳するステップを含
むものである。
(24) 24th Invention An image distortion correcting method according to a 24th invention is the 18th to 23rd inventions.
In the image distortion correction method according to any one of the present inventions, the step of generating a read clock includes the step of generating a read clock by a phase locked loop having a voltage controlled oscillator, and the step of generating a distortion correction waveform The step of controlling the frequency of the read clock includes the step of outputting the distortion correction waveform as a distortion correction voltage, and the step of superposing the output distortion correction voltage on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop. It includes.

【0067】この場合、歪補正電圧が位相同期ループの
電圧制御型発振器の発振周波数制御電圧に重畳されるこ
とにより、読み出しクロックの周波数が変化する。それ
により、記憶手段から読み出される映像信号の読み出し
周期が変化し、映像信号に基づいて画面上に表示される
画素の位置が移動することにより画像の歪が補正され
る。
In this case, the distortion correction voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop, so that the frequency of the read clock changes. As a result, the read cycle of the video signal read from the storage means changes, and the position of the pixel displayed on the screen moves based on the video signal, whereby the image distortion is corrected.

【0068】(25)第25の発明 第25の発明に係る画像歪補正方法は、第19〜第21
のいずれかの発明に係る画像歪補正方法であって、第1
の補正波形は、読み出しクロックの周期の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、正、0、負および0の順に
変化し、中心と右端との間で画素の移動量が0、負、
0、正および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
正、0、負および0の順に変化し、中心と左端との間で
画素の移動量が0、負、0、正および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
上下端で中央部に比べて振幅が大きくなるように設定さ
れたものである。
(25) 25th Invention An image distortion correction method according to the 25th invention is the 19th to 21st inventions.
An image distortion correction method according to any one of the inventions,
The correction waveform of corresponds to the change in the cycle of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scanning in which the scanning is performed from the left to the right,
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, positive, 0, negative, and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, negative,
0, positive, and 0, and when the scan direction on the screen is positive when the pixel movement amount is positive when scanning in the backward direction in which the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of positive, 0, negative and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive and 0, and the second correction waveform is The upper and lower ends in the vertical direction are set to have a larger amplitude than the central part.

【0069】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の上下部の画素の位置
を内側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, the vertical line in the middle portion between the left and right ends and the center among the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the positions of the pixels above and below the vertical line in the middle part inward.

【0070】(26)第26の発明 第26の発明に係る画像歪補正方法は、第19〜第21
のいずれかの発明に係る画像歪補正方法であって、第1
の補正波形は、読み出しクロックの周期の変化に対応
し、走査が左から右へ行われる往路の走査時に画面上で
走査方向を画素の移動量の正とする場合、画面の左端、
中心および右端で画素の移動量が0となり、左端と中心
との間で画素の移動量が0、負、0、正および0の順に
変化し、中心と右端との間で画素の移動量が0、正、
0、負および0の順に変化し、走査が右から左へ行われ
る復路の走査時に画面上で走査方向を画素の移動量の正
とする場合、画面の右端、中心および左端で画素の移動
量が0となり、右端と中心との間で画素の移動量が0、
負、0、正および0の順に変化し、中心と左端との間で
画素の移動量が0、正、0、負および0の順に変化する
ように設定され、第2の補正波形は、画面の垂直方向の
中央部で上下端に比べて振幅が大きくなるように設定さ
れたものである。
(26) 26th Invention An image distortion correction method according to the 26th invention is the 19th to 21st inventions.
An image distortion correction method according to any one of the inventions,
The correction waveform of corresponds to the change in the cycle of the read clock, and when the scanning direction is a positive pixel movement amount on the screen at the time of the forward scanning in which the scanning is performed from left to right, the left edge of the screen is
The pixel movement amount becomes 0 at the center and the right end, the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and the pixel movement amount becomes between the center and the right end. 0, positive,
When the scan direction on the screen is positive with respect to the pixel movement amount during the backward scan in which the scanning direction changes from 0, negative, and 0, and the scanning is performed from right to left, the pixel movement amount at the right edge, center, and left edge of the screen. Becomes 0, and the amount of pixel movement between the right end and the center is 0,
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0. The amplitude is set to be larger at the central portion in the vertical direction than that at the upper and lower ends.

【0071】左右糸巻き歪補正によりインナーピンクッ
ション歪が生じた場合、画面上に表示される複数の縦線
のうち左右端と中心との間の中間部の縦線が内側に湾曲
する。この場合に、中間部の縦線の中央部の画素の位置
を外側に移動させることによりインナーピンクッション
歪を補正することが可能となる。
When the inner pincushion distortion is generated by the left and right pincushion distortion correction, the vertical line in the middle portion between the left and right ends and the center among the plurality of vertical lines displayed on the screen is curved inward. In this case, it is possible to correct the inner pincushion distortion by moving the position of the pixel at the center of the vertical line in the middle part to the outside.

【0072】(27)第27の発明 第27の発明に係る画像歪補正方法は、第25または第
26の発明に係る画像歪補正方法であって、読み出しク
ロックを発生するステップは、電圧制御型発振器を有す
る位相同期ループにより読み出しクロックを発生するス
テップを含み、歪補正波形を発生するステップは、歪補
正波形を読み出しクロックの周波数の変化に対応する歪
補正電圧に変換して出力するステップを含み、読み出し
クロックの周波数を制御するステップは、出力された歪
補正電圧を位相同期ループの電圧制御型発振器の発振周
波数制御電圧に重畳するステップを含むものである。
(27) 27th Invention The image distortion correction method according to the 27th invention is the image distortion correction method according to the 25th or 26th invention, wherein the step of generating a read clock is a voltage control type. A step of generating a read clock by a phase locked loop having an oscillator, and a step of generating a distortion correction waveform includes a step of converting the distortion correction waveform into a distortion correction voltage corresponding to a change in the frequency of the read clock and outputting the voltage. The step of controlling the frequency of the read clock includes the step of superposing the output distortion correction voltage on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop.

【0073】この場合、歪補正電圧が位相同期ループの
電圧制御型発振器の発振周波数制御電圧に重畳されるこ
とにより、読み出しクロックの周波数が変化する。それ
により、記憶手段から読み出される映像信号の読み出し
周期が変化し、映像信号に基づいて画面上に表示される
画素の位置が移動することにより画像の歪が補正され
る。
In this case, the distortion correction voltage is superimposed on the oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop, so that the frequency of the read clock changes. As a result, the read cycle of the video signal read from the storage means changes, and the position of the pixel displayed on the screen moves based on the video signal, whereby the image distortion is corrected.

【0074】(28)第28の発明 第28の発明に係る画像歪補正方法は、第24または第
27の発明に係る画像歪補正方法であって、映像信号の
各水平走査期間における歪補正電圧の平均値が所定値と
なるように水平ブランキング期間において歪補正電圧に
補正パルスを付加するステップをさらに備えたものであ
る。
(28) 28th Invention An image distortion correction method according to a 28th invention is the image distortion correction method according to the 24th or 27th invention, wherein the distortion correction voltage in each horizontal scanning period of the video signal is corrected. The method further comprises the step of adding a correction pulse to the distortion correction voltage in the horizontal blanking period so that the average value of (1) becomes a predetermined value.

【0075】この場合、映像信号の各水平走査期間にお
いて電圧制御型発振器の発振周波数制御電圧の平均値が
所定値になるので、電圧制御型発振器により発生される
読み出しクロックの周波数の平均値が一定となる。この
ようにして、歪補正電圧の重畳前後で電圧制御型発振器
の発振周波数制御電圧の平均値が変化しないようにする
ことにより、位相同期ループの動作が変化しない。
In this case, since the average value of the oscillation frequency control voltage of the voltage controlled oscillator becomes a predetermined value in each horizontal scanning period of the video signal, the average value of the frequency of the read clock generated by the voltage controlled oscillator is constant. Becomes In this way, the operation of the phase locked loop does not change by preventing the average value of the oscillation frequency control voltage of the voltage controlled oscillator from changing before and after the distortion correction voltage is superimposed.

【0076】(29)第29の発明 第29の発明に係る画像歪補正方法は、第28の発明に
係る画像歪補正方法の構成において、補正パルスを付加
するステップは、1水平走査期間ごとに歪補正電圧の平
均値が所定値となるように水平ブランキング期間におい
て位相同期ループの位相比較時点よりも前に歪補正電圧
に補正パルスを付加するステップを含むものである。
(29) Twenty-ninth Invention An image distortion correction method according to a twenty-ninth invention is the image distortion correction method according to the twenty-eighth invention, wherein the step of adding a correction pulse is performed every horizontal scanning period. It includes a step of adding a correction pulse to the distortion correction voltage before the phase comparison time of the phase locked loop in the horizontal blanking period so that the average value of the distortion correction voltage becomes a predetermined value.

【0077】[0077]

【発明の実施の形態】(1)第1の実施の形態 図1は本発明の第1の実施の形態における画像表示装置
の構成を示すブロック図である。
BEST MODE FOR CARRYING OUT THE INVENTION (1) First Embodiment FIG. 1 is a block diagram showing the configuration of an image display device according to a first embodiment of the present invention.

【0078】図1の画像表示装置は、映像信号処理回路
100、色信号再生回路200、同期信号分離回路30
0、CRT(陰極線管)400、水平偏向回路500お
よび垂直偏向回路600を含む。CRT400には、水
平偏向コイルLHおよび垂直偏向コイルLVが取り付け
られている。
The image display device shown in FIG. 1 includes a video signal processing circuit 100, a color signal reproducing circuit 200, and a sync signal separating circuit 30.
0, CRT (cathode ray tube) 400, horizontal deflection circuit 500, and vertical deflection circuit 600. A horizontal deflection coil LH and a vertical deflection coil LV are attached to the CRT 400.

【0079】映像信号処理回路100は、映像信号から
輝度信号および色差信号を分離して出力するとともに映
像信号を同期信号分離回路300に与える。色信号再生
回路200は、映像信号処理回路100から出力される
輝度信号および色差信号から色信号を再生し、CRT4
00に表示信号Cとして与える。同期信号分離回路30
0は、映像信号処理回路100から与えられる映像信号
から水平同期信号HDおよび垂直同期信号VDを抽出す
る。
The video signal processing circuit 100 separates the luminance signal and the color difference signal from the video signal and outputs the video signal and supplies the video signal to the sync signal separation circuit 300. The color signal reproduction circuit 200 reproduces a color signal from the luminance signal and the color difference signal output from the video signal processing circuit 100, and the CRT 4
00 as a display signal C. Sync signal separation circuit 30
0 extracts the horizontal synchronizing signal HD and the vertical synchronizing signal VD from the video signal supplied from the video signal processing circuit 100.

【0080】後述するように、映像信号処理回路100
は、インナーピンクッション歪を補正する画像歪補正装
置を含む。
As will be described later, the video signal processing circuit 100
Includes an image distortion correction device that corrects inner pincushion distortion.

【0081】水平偏向回路500は、映像信号処理回路
100から出力される水平同期信号HDに同期してCR
T400において電子ビームを水平走査方向に往復偏向
するために三角波状の水平偏向電流IHを水平偏向コイ
ルLHに供給する。
The horizontal deflection circuit 500 synchronizes with the CR in synchronization with the horizontal synchronizing signal HD output from the video signal processing circuit 100.
At T400, a triangular wave-shaped horizontal deflection current IH is supplied to the horizontal deflection coil LH to reciprocally deflect the electron beam in the horizontal scanning direction.

【0082】上述のように、往復偏向方式では、水平偏
向コイルLHが等価的にインダクタンス成分とそれに直
列に接続された抵抗成分とを有しているため、往路の走
査(以下、トレースと呼ぶ)における画素の位置と復路
の走査(以下、リトレースと呼ぶ)における画素の位置
とが水平走査方向にずれる。本実施の形態では、後述す
るように、水平偏向回路500は、トレース時およびリ
トレース時の水平走査方向の画素の位置ずれを補正する
機能を有する。
As described above, in the reciprocating deflection method, since the horizontal deflection coil LH equivalently has an inductance component and a resistance component connected in series to it, the forward scan (hereinafter referred to as trace). The position of the pixel in and the position of the pixel in the backward scan (hereinafter referred to as retrace) shift in the horizontal scanning direction. In the present embodiment, as will be described later, the horizontal deflection circuit 500 has a function of correcting the positional deviation of pixels in the horizontal scanning direction during tracing and retracing.

【0083】以下、トレース時およびリトレース時の水
平走査方向における画素の位置ずれをT/Rずれと呼
ぶ。
Hereinafter, the positional deviation of pixels in the horizontal scanning direction during tracing and retrace will be referred to as T / R deviation.

【0084】垂直偏向回路600は、映像信号処理回路
100から出力される垂直同期信号VDおよび水平同期
信号HDに同期してCRT400において電子ビームを
垂直方向に偏向するための階段状の垂直偏向電流IVを
垂直偏向コイルLVに与える。
The vertical deflection circuit 600 synchronizes with the vertical synchronization signal VD and the horizontal synchronization signal HD output from the video signal processing circuit 100, and a stepwise vertical deflection current IV for vertically deflecting the electron beam in the CRT 400. To the vertical deflection coil LV.

【0085】なお、以下の説明では、トレースは画面の
左から右へ電子ビームを移動させることにより行われ、
リトレースは画面の右から左へ電子ビームを移動させる
ことにより行われるものとする。
In the following description, tracing is performed by moving the electron beam from left to right on the screen,
Retrace shall be performed by moving the electron beam from right to left on the screen.

【0086】図2(a)は垂直偏向回路600により垂
直偏向コイルLVに供給される垂直偏向電流IVの波形
図、図2(b)は水平偏向回路500により水平偏向コ
イルLHに供給される水平偏向電流IHの波形図であ
る。図2において、1Vは1垂直走査期間を示し、1H
は1水平走査期間を示す。
FIG. 2A is a waveform diagram of the vertical deflection current IV supplied to the vertical deflection coil LV by the vertical deflection circuit 600, and FIG. 2B is a horizontal deflection current supplied to the horizontal deflection coil LH by the horizontal deflection circuit 500. It is a wave form diagram of deflection current IH. In FIG. 2, 1V indicates 1 vertical scanning period, and 1H
Indicates one horizontal scanning period.

【0087】図2(a)に示すように、垂直偏向電流I
Vは、1垂直走査期間内で階段状に変化する。図2
(b)に示すように、水平偏向電流IHは、1水平走査
期間の2倍の周期で三角波状に変化する。
As shown in FIG. 2A, the vertical deflection current I
V changes stepwise within one vertical scanning period. Figure 2
As shown in (b), the horizontal deflection current IH changes in a triangular wave shape at a cycle twice as long as one horizontal scanning period.

【0088】図3は水平偏向回路500におけるT/R
ずれの補正方法を説明するための等価回路図、図4は図
3の等価回路の動作を示す波形図である。
FIG. 3 shows T / R in the horizontal deflection circuit 500.
FIG. 4 is an equivalent circuit diagram for explaining the deviation correction method, and FIG. 4 is a waveform diagram showing the operation of the equivalent circuit of FIG.

【0089】図3に示すように、水平偏向コイルLH
は、インダクタンス成分Lhおよび抵抗成分Rhを含
む。水平偏向コイルLHの一端501には方形波の電圧
V1が印加される。水平偏向コイルLHの他端502に
は負抵抗503が接続されている。負抵抗503は、水
平偏向コイルLHの抵抗成分Rhを相殺するような負性
抵抗成分−Rhを有する。水平偏向コイルLHのインダ
クタンス成分Lhが大きいため、他端502に流れる水
平偏向電流IHは三角波状になる。
As shown in FIG. 3, the horizontal deflection coil LH
Includes an inductance component Lh and a resistance component Rh. A square wave voltage V1 is applied to one end 501 of the horizontal deflection coil LH. A negative resistor 503 is connected to the other end 502 of the horizontal deflection coil LH. The negative resistance 503 has a negative resistance component -Rh that cancels the resistance component Rh of the horizontal deflection coil LH. Since the inductance component Lh of the horizontal deflection coil LH is large, the horizontal deflection current IH flowing through the other end 502 has a triangular waveform.

【0090】負抵抗503がない場合には、水平偏向コ
イルLHの抵抗成分Rhにより、図4(b)に示すよう
に、三角波状の水平偏向電流に歪が生じる。それによ
り、トレース時に水平偏向電流が0になる時点t3がト
レース期間の中間点からずれ、リトレース時に水平偏向
電流が0になる時点t4がリトレース期間の中間点から
ずれる。その結果、T/Rずれが生じる。
When the negative resistance 503 is not provided, the resistance component Rh of the horizontal deflection coil LH causes distortion in the horizontal deflection current having a triangular waveform, as shown in FIG. 4B. As a result, the time point t3 when the horizontal deflection current becomes 0 during tracing deviates from the midpoint of the trace period, and the time point t4 when the horizontal deflection current becomes 0 during retrace deviates from the midpoint of the retrace period. As a result, T / R shift occurs.

【0091】図3の例では、負抵抗503の負性抵抗成
分−Rhにより水平偏向コイルLHの抵抗成分Rhが相
殺され、図4(a)に示すように、歪のない三角波状の
水平偏向電流が得られる。それにより、トレース時に水
平偏向電流が0になる時点t1がトレース期間の中間点
と一致し、かつリトレース時に水平偏向電流が0になる
時点t2がリトレース期間の中間点と一致する。また、
水平偏向電流がトレース時およびリトレース時に直線状
に変化するとともに、トレース時の変化とリトレース時
の変化とが互いに対称となる。その結果、T/Rずれが
生じない。
In the example of FIG. 3, the negative resistance component -Rh of the negative resistance 503 cancels out the resistance component Rh of the horizontal deflection coil LH, and as shown in FIG. Electric current is obtained. As a result, the time t1 when the horizontal deflection current becomes 0 during tracing coincides with the midpoint of the trace period, and the time t2 when the horizontal deflection current becomes 0 during retrace coincides with the midpoint of the retrace period. Also,
The horizontal deflection current changes linearly during tracing and retrace, and the change during trace and the change during retrace are symmetrical to each other. As a result, no T / R shift occurs.

【0092】なお、水平偏向回路500におけるT/R
ずれの補正方法は、図3の例に限定されず、図4(a)
の水平偏向電流を得ることができる他の方法を用いても
よい。
The T / R in the horizontal deflection circuit 500
The method of correcting the deviation is not limited to the example of FIG.
Other methods that can obtain the horizontal deflection current of

【0093】図5は図1の画像表示装置の映像信号処理
回路に含まれる画像歪補正装置の構成の一例を示すブロ
ック図である。
FIG. 5 is a block diagram showing an example of the configuration of an image distortion correction device included in the video signal processing circuit of the image display device of FIG.

【0094】図5の画像歪補正装置は、ラインメモリ
1、書き込み側PLL(位相同期ループ)回路2、読み
出し側PLL回路3、インナーピンクッション歪補正電
圧発生回路4および加算結合方式回路6を備える。書き
込み側PLL回路2は、位相比較器21、ループフィル
タ22、VCO(電圧制御型発振器)23および分周器
24を含む。同様に、読み出し側PLL回路3は、位相
比較器31、ループフィルタ32、VCO33および分
周器34を含む。
The image distortion correction device of FIG. 5 includes a line memory 1, a write side PLL (phase locked loop) circuit 2, a read side PLL circuit 3, an inner pincushion distortion correction voltage generation circuit 4 and an addition coupling method circuit 6. . The write side PLL circuit 2 includes a phase comparator 21, a loop filter 22, a VCO (voltage controlled oscillator) 23, and a frequency divider 24. Similarly, the read side PLL circuit 3 includes a phase comparator 31, a loop filter 32, a VCO 33, and a frequency divider 34.

【0095】書き込み側PLL回路2の位相比較器21
には映像信号VDIと同期した水平同期信号HDが与え
られる。位相比較器21は、水平同期信号HDと分周器
24の出力信号との位相差に応じた電圧をループフィル
タ22を介して制御電圧としてVCO23に与える。V
CO23は、制御電圧に応じた周波数を有する出力信号
を書き込みクロックWCKとしてラインメモリ1、分周
器24およびインナーピンクッション歪補正電圧発生回
路4に与える。分周器24は、書き込みクロックWCK
を分周し、出力信号を水平同期信号HDとの位相比較信
号として位相比較器21に与え、また読み出し側の基準
信号CKSとして読み出し側PLL回路3の位相比較器
31およびインナーピンクッション歪補正電圧発生回路
4に与える。
Phase comparator 21 of write-side PLL circuit 2
Is supplied with a horizontal synchronizing signal HD synchronized with the video signal VDI. The phase comparator 21 gives a voltage according to the phase difference between the horizontal synchronizing signal HD and the output signal of the frequency divider 24 to the VCO 23 as a control voltage via the loop filter 22. V
The CO 23 gives an output signal having a frequency according to the control voltage to the line memory 1, the frequency divider 24 and the inner pincushion distortion correction voltage generating circuit 4 as a write clock WCK. The frequency divider 24 uses the write clock WCK.
And the output signal is given to the phase comparator 21 as a phase comparison signal with the horizontal synchronizing signal HD, and the phase comparator 31 and the inner pincushion distortion correction voltage of the reading side PLL circuit 3 are used as the reading side reference signal CKS. It is given to the generation circuit 4.

【0096】インナーピンクッション歪補正電圧発生回
路4は、書き込みクロックWCKおよび基準信号CKS
に基づいてインナーピンクッション歪補正電圧VAを発
生する。
The inner pincushion distortion correction voltage generating circuit 4 operates to write the write clock WCK and the reference signal CKS.
The inner pincushion distortion correction voltage VA is generated based on

【0097】読み出し側PLL回路3の位相比較器31
は、基準信号CKSと分周器34の出力信号との位相差
に応じた電圧をループフィルタ32に与える。ループフ
ィルタ32は、位相比較器31から与えられる電圧を平
滑化する。ループフィルタ32の出力電圧は加算結合方
式回路6に与えられる。加算結合方式回路6は、インナ
ーピンクッション歪補正電圧発生回路4により発生され
たインナーピンクッション歪補正電圧VAをループフィ
ルタ32の出力電圧に重畳し、制御電圧VCとしてVC
O33に与える。VCO33は、制御電圧VCに応じた
周波数を有する読み出しクロックRCKをラインメモリ
1および分周器34に与える。分周器34は、読み出し
クロックRCKを分周し、出力信号を位相比較器31に
与える。
Phase comparator 31 of PLL circuit 3 on the reading side
Gives a voltage according to the phase difference between the reference signal CKS and the output signal of the frequency divider 34 to the loop filter 32. The loop filter 32 smoothes the voltage given from the phase comparator 31. The output voltage of the loop filter 32 is given to the summing coupling type circuit 6. The addition coupling system circuit 6 superimposes the inner pincushion distortion correction voltage VA generated by the inner pincushion distortion correction voltage generation circuit 4 on the output voltage of the loop filter 32, and sets it as VC as a control voltage VC.
Give to O33. The VCO 33 supplies the read clock RCK having a frequency according to the control voltage VC to the line memory 1 and the frequency divider 34. The frequency divider 34 frequency-divides the read clock RCK and supplies the output signal to the phase comparator 31.

【0098】ラインメモリ1には、書き込みクロックW
CKに応答してデジタルの映像信号VDIが書き込まれ
る。ラインメモリ1からは、読み出しクロックRCKに
応答してデジタルの映像信号VDOが読み出される。
The line memory 1 has a write clock W.
The digital video signal VDI is written in response to CK. The digital video signal VDO is read from the line memory 1 in response to the read clock RCK.

【0099】トレース期間には、ラインメモリ1に記憶
された映像信号が書き込み時と同じ順序で読み出され、
リトレース期間には、ラインメモリ1に記憶された映像
信号が書き込み時と逆の順序で読み出される。
During the trace period, the video signals stored in the line memory 1 are read out in the same order as when writing,
During the retrace period, the video signals stored in the line memory 1 are read out in the reverse order of the writing.

【0100】本実施の形態の画像歪補正装置において
は、後述するように、読み出し側PLL回路3のフィー
ドバックループにおけるVCO33の制御電圧にインナ
ーピンクッション歪補正電圧VAを重畳することにより
VCO33の発振周波数(読み出しクロックRCKの周
波数)を変調する。それにより、ラインメモリ1からの
映像信号VDOの読み出し周期を変化させ、画素の幅を
変化させる。その結果、画素を水平走査方向に移動で
き、インナーピンクッション歪を補正することができ
る。
In the image distortion correction device of the present embodiment, as will be described later, the oscillation frequency of the VCO 33 is superposed by superimposing the inner pincushion distortion correction voltage VA on the control voltage of the VCO 33 in the feedback loop of the reading side PLL circuit 3. (The frequency of the read clock RCK) is modulated. Thereby, the read cycle of the video signal VDO from the line memory 1 is changed and the width of the pixel is changed. As a result, the pixel can be moved in the horizontal scanning direction, and the inner pincushion distortion can be corrected.

【0101】ループフィルタ32の出力電圧は加算結合
方式回路6に与えられ、加算結合方式回路6の出力電圧
が制御電圧VCとしてVCO33に与えられる。
The output voltage of the loop filter 32 is given to the addition coupling system circuit 6, and the output voltage of the addition coupling system circuit 6 is given to the VCO 33 as the control voltage VC.

【0102】本実施の形態では、ラインメモリ1が記憶
手段に相当し、書き込み側PLL回路2が書き込みクロ
ック発生手段に相当し、読み出し側PLL回路3が読み
出しクロック発生手段に相当し、インナーピンクッショ
ン歪補正電圧発生回路4が歪補正波形発生手段に相当
し、加算結合方式回路6が歪補正波形重畳手段に相当す
る。
In this embodiment, the line memory 1 corresponds to the storage means, the write side PLL circuit 2 corresponds to the write clock generation means, the read side PLL circuit 3 corresponds to the read clock generation means, and the inner pin cushion. The distortion correction voltage generation circuit 4 corresponds to the distortion correction waveform generation means, and the addition coupling method circuit 6 corresponds to the distortion correction waveform superposition means.

【0103】ここで、本実施の形態におけるインナーピ
ンクッション歪補正の基本的な原理を説明する。
Here, the basic principle of inner pincushion distortion correction in this embodiment will be described.

【0104】図6はインナーピンクッション歪を説明す
るための模式図である。偏向系により左右糸巻き歪補正
を行った状態で画面上に等間隔の縦線を表示した場合、
図6に示されるように、画面の中心の縦線および左右端
の縦線が直線になり、画面の中心と左右端との間の中間
部で直線となるべき縦線が内側に湾曲する。本来表示さ
れるべき縦線を構成する各画素の位置と湾曲して表示さ
れた縦線の各画素の位置とのずれがインナーピンクッシ
ョン歪量IPとなる。
FIG. 6 is a schematic diagram for explaining the inner pincushion distortion. When vertical lines at equal intervals are displayed on the screen with left and right pincushion distortion correction by the deflection system,
As shown in FIG. 6, the vertical line at the center of the screen and the vertical lines at the left and right ends are straight lines, and the vertical lines that should be at the middle between the center of the screen and the left and right ends are curved inward. The inner pincushion distortion amount IP is the difference between the position of each pixel forming the vertical line that should be originally displayed and the position of each pixel of the curved vertical line.

【0105】矢印x1で示すように、画面上の縦線の上
下方向の中央部を基準として上下部の画素を水平走査方
向に内側に向かって移動させることによりインナーピン
クッション歪を補正することができる。逆に、縦線の上
下端を基準として中央部の画素を水平走査方向に外側に
向かって移動させることによりインナーピンクッション
歪を補正することも可能である。
As shown by the arrow x1, the inner pincushion distortion can be corrected by moving the pixels in the upper and lower parts of the vertical line on the screen inward in the horizontal scanning direction with reference to the vertical center. it can. On the contrary, it is also possible to correct the inner pincushion distortion by moving the central pixel toward the outside in the horizontal scanning direction with reference to the upper and lower ends of the vertical line.

【0106】以下の説明では、特に述べない場合には、
画面上の縦線の上下方向の中央部を基準として上下部の
画素を水平走査方向に内側に向かって移動させることに
よりインナーピンクッション歪を補正する場合を説明す
る。
In the following description, unless otherwise stated,
A case will be described in which the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts of the vertical line on the screen inward in the horizontal scanning direction with reference to the central part in the vertical direction.

【0107】図7は画面上の画素の移動によるインナー
ピンクッション歪補正の一例を示す図である。図7
(a)はインナーピンクッション歪補正前の1ライン上
の画素を示し、図7(b)はインナーピンクッション歪
補正後の1ライン上の画素を示す。図5の読み出しクロ
ックRCKの周期が1画素の幅に相当する。図7におい
ては、トレース時の画素の移動を示す。リトレース時
は、水平時間軸方向が図7の場合と逆になる。
FIG. 7 is a diagram showing an example of inner pincushion distortion correction due to movement of pixels on the screen. Figure 7
7A shows pixels on one line before the inner pincushion distortion correction, and FIG. 7B shows pixels on one line after the inner pincushion distortion correction. The cycle of the read clock RCK in FIG. 5 corresponds to the width of one pixel. FIG. 7 shows pixel movement during tracing. At the time of retrace, the horizontal time axis direction is opposite to that in the case of FIG.

【0108】図7において、縦線を構成する画素を斜線
で示す。この場合、読み出しクロックRCKの周期を大
きくすると、図7に示すように、縦線を構成する画素の
幅が変化するとともに水平時間軸方向において画素の位
置が変化する。CRTの画面上では、映像信号の時間軸
が空間軸に変換されるため、水平走査方向に画素の位置
が変化する。このとき、画素の幅の変化は偏向歪と相殺
され、偏向歪がない状態の画素の幅に近づく。図7の例
では、6個の画素を1単位として幅および位置を変化さ
せている。
In FIG. 7, pixels forming vertical lines are indicated by diagonal lines. In this case, if the cycle of the read clock RCK is increased, as shown in FIG. 7, the width of the pixel forming the vertical line changes and the pixel position changes in the horizontal time axis direction. On the screen of the CRT, since the time axis of the video signal is converted into the space axis, the pixel position changes in the horizontal scanning direction. At this time, the change in the width of the pixel is offset by the deflection distortion, and approaches the width of the pixel in the absence of the deflection distortion. In the example of FIG. 7, the width and the position are changed with 6 pixels as one unit.

【0109】図8は画面の水平走査方向での画素の移動
量と画面の垂直方向の位置との関係を示す図である。図
8に示したように、画面の中心と左右端との間の中間部
で直線となるべき縦線が内側に湾曲するため、画素の移
動量を画面の上下方向の中央部での最小とし、画面の上
下端に近づくにつれて増加させることにより、縦線を直
線状に補正することができる。
FIG. 8 is a diagram showing the relationship between the amount of pixel movement in the horizontal scanning direction of the screen and the vertical position of the screen. As shown in FIG. 8, since the vertical line that should be a straight line is curved inward in the middle portion between the center and the left and right edges of the screen, the pixel movement amount is set to the minimum in the vertical center portion of the screen. , The vertical line can be corrected into a straight line by increasing the height as it approaches the upper and lower ends of the screen.

【0110】したがって、インナーピンクッション歪の
補正は、水平レート(水平走査周期)での補正および垂直
レート(垂直走査周期)での補正からなる。すなわち、水
平レートでの変化量(縦線を構成する画素の移動量)を
垂直レートで変化させることにより画像のインナーピン
クッション歪を補正することが可能となる。
Therefore, the correction of the inner pincushion distortion consists of the correction at the horizontal rate (horizontal scanning period) and the correction at the vertical rate (vertical scanning period). That is, the inner pincushion distortion of the image can be corrected by changing the amount of change at the horizontal rate (the amount of movement of the pixels forming the vertical line) at the vertical rate.

【0111】図5の画像歪補正装置では、読み出し側P
LL回路3のVCO33に与えられる制御電圧にインナ
ーピンクッション歪補正電圧VAを重畳して読み出しク
ロックRCKの周波数を変化させることにより、画素の
幅および位置を変化させる。インナーピンクッション歪
補正電圧VAは、水平レートの補正波形を垂直レートの
補正波形で変調することにより得られる。
In the image distortion correction device of FIG. 5, the read side P
The inner pincushion distortion correction voltage VA is superimposed on the control voltage applied to the VCO 33 of the LL circuit 3 to change the frequency of the read clock RCK, thereby changing the width and position of the pixel. The inner pincushion distortion correction voltage VA is obtained by modulating a horizontal rate correction waveform with a vertical rate correction waveform.

【0112】図9は図5の読み出し側PLL回路3のV
CO33の周波数−電圧特性の一例を示す図である。図
9において、中心電圧Vcは読み出し側PLL回路3の
フィードバックループにより決定される電圧であり、V
CO33の制御電圧VCが中心電圧Vcのときに発振周
波数が中心周波数Fcとなる。したがって、読み出し側
PLL回路3のVCO33に与える制御電圧VCを中心
電圧Vcから変化させることにより、読み出しクロック
RCKの周波数を中心周波数Fcから変化させることが
できる。
FIG. 9 shows V of the read side PLL circuit 3 of FIG.
It is a figure which shows an example of the frequency-voltage characteristic of CO33. In FIG. 9, the center voltage Vc is a voltage determined by the feedback loop of the reading side PLL circuit 3, and V
When the control voltage VC of the CO 33 is the center voltage Vc, the oscillation frequency becomes the center frequency Fc. Therefore, the frequency of the read clock RCK can be changed from the center frequency Fc by changing the control voltage VC applied to the VCO 33 of the read side PLL circuit 3 from the center voltage Vc.

【0113】例えば、制御電圧VCが中心電圧Vc以下
になると、VCO33の発振周波数(読み出しクロック
RCKの周波数)が中心周波数Fc以下になり、1画素
の幅が大きくなる。その結果、走査が左から右へ行われ
るトレース期間では表示される画素が右方向へ移動す
る。走査が右から左へ行われるリトレース期間では表示
される画素が左方向へ移動する。
For example, when the control voltage VC becomes lower than the central voltage Vc, the oscillation frequency of the VCO 33 (frequency of the read clock RCK) becomes lower than the central frequency Fc, and the width of one pixel becomes large. As a result, the displayed pixels move to the right during the trace period during which scanning is performed from left to right. In the retrace period in which scanning is performed from right to left, the displayed pixels move to the left.

【0114】図10(a)は周波数変化に基づく水平レ
ートの補正波形の一例を示す波形図、図10(b)は水
平レートの補正波形による画素の移動量の一例を示す波
形図、図10(c)はインナーピンクッション歪量の一
例を示す図である。図10において、横軸の1Hは1水
平走査期間または1水平走査距離を示している。また、
縦軸の移動量は、各画素の移動距離を表している。この
とき、画面右方向への移動を正としている。
FIG. 10 (a) is a waveform diagram showing an example of a horizontal rate correction waveform based on a frequency change, and FIG. 10 (b) is a waveform diagram showing an example of a pixel movement amount by the horizontal rate correction waveform. (C) is a figure which shows an example of an inner pincushion distortion amount. In FIG. 10, 1H on the horizontal axis indicates one horizontal scanning period or one horizontal scanning distance. Also,
The movement amount on the vertical axis represents the movement distance of each pixel. At this time, the movement to the right of the screen is positive.

【0115】ここで、周波数変化に基づく水平レートの
補正波形は、読み出しクロックRCKの周波数に対応し
て変化する波形を有する。
Here, the correction waveform of the horizontal rate based on the frequency change has a waveform that changes corresponding to the frequency of the read clock RCK.

【0116】なお、図10では、トレース時の1水平走
査期間分の周波数変化に基づく水平レートの補正波形が
示される。また、インナーピンクッション歪は画面の左
側と右側とで対称になるとは限らないが、図10では、
インナーピンクッション歪が画面の左側と右側とで対称
になる場合を図示している。
FIG. 10 shows a correction waveform of the horizontal rate based on the frequency change for one horizontal scanning period at the time of tracing. Also, the inner pincushion distortion is not always symmetrical between the left side and the right side of the screen, but in FIG.
The case where the inner pincushion distortion is symmetrical between the left side and the right side of the screen is illustrated.

【0117】トレース時の補正では、映像信号における
水平映像期間の開始点(画像の左端)から画像中心まで
の範囲で、補正前の読み出しクロックRCKの周期に対
する補正後の読み出しクロックRCKの周期の変化量の
積算値を0とする。これは、画像中心での画素の移動量
が0になること(画像中心がずれないこと)に相当す
る。
In the correction at the time of tracing, in the range from the start point (the left end of the image) of the horizontal video period in the video signal to the center of the image, the cycle of the read clock RCK after correction is changed with respect to the cycle of the read clock RCK before correction. The integrated value of the amount is set to 0. This corresponds to that the pixel movement amount at the image center becomes 0 (image center does not shift).

【0118】また、映像信号における水平映像期間の開
始点(画像の左端)から終了点(画像の右端)までの範
囲内で、補正前の読み出しクロックRCKの周期に対す
る補正後の読み出しクロックRCKの周期の変化量の積
算値を0とする。これは、画像の右端での画素の移動量
が0になること(画像の最終点がずれないこと)に相当
する。
Further, within the range from the start point (the left end of the image) to the end point (the right end of the image) of the horizontal video period in the video signal, the cycle of the read clock RCK after the correction with respect to the cycle of the read clock RCK before the correction The integrated value of the change amount of is set to 0. This corresponds to the amount of pixel movement at the right end of the image becoming 0 (the final point of the image does not shift).

【0119】ただし、上記の説明では、水平ブランキン
グ期間(水平帰線消去期間)においては、読み出しクロ
ックRCKの周期は補正しないものとしている。
However, in the above description, the period of the read clock RCK is not corrected during the horizontal blanking period (horizontal blanking period).

【0120】したがって、図10(a)に示すように、
周波数変化に基づく水平レートの補正波形は、画像中心
および左右端で中心電圧Vcとなる。画像の左端と中心
との間の中間部では、水平レートの補正波形は、中心電
圧Vc以下に低下した後上昇し、中心電圧Vc以上に上
昇した後中心電圧Vcまで低下する。画像の中心と右端
との間の中間部では、水平レートの補正波形は、中心電
圧Vc以上に上昇した後低下し、中心電圧Vc以下に低
下した後中心電圧Vcまで上昇する。このとき、図10
(a)の水平レートの補正波形による画素の移動量は、
図10(b)に示すようになり、画像の中心および左右
端で0となる。図10(b)のように画素を移動させる
ことにより、図10(c)に示すようなインナーピンク
ッション歪を補正できる。
Therefore, as shown in FIG.
The correction waveform of the horizontal rate based on the frequency change has the center voltage Vc at the center of the image and the left and right ends. In the middle part between the left end and the center of the image, the correction waveform of the horizontal rate decreases to below the center voltage Vc and then rises, and rises above the center voltage Vc and then falls to the center voltage Vc. In the middle portion between the center of the image and the right end, the horizontal rate correction waveform rises above the center voltage Vc and then falls, and falls below the center voltage Vc and rises to the center voltage Vc. At this time, FIG.
The amount of pixel movement due to the horizontal rate correction waveform in (a) is
As shown in FIG. 10B, it becomes 0 at the center and the left and right edges of the image. By moving the pixel as shown in FIG. 10B, the inner pincushion distortion as shown in FIG. 10C can be corrected.

【0121】次に、往復偏向方式においてインナーピン
クッション歪の補正を実現するための条件を説明する。
図11は往復偏向方式においてインナーピンクッション
歪の補正を実現するための条件を説明するための図であ
る。
Next, the conditions for realizing the inner pincushion distortion correction in the reciprocating deflection method will be described.
FIG. 11 is a diagram for explaining the conditions for realizing the inner pincushion distortion correction in the reciprocating deflection method.

【0122】図11の上図はトレース時およびリトレー
ス時の周波数変化に基づく水平レートの補正波形の一例
を示す波形図、下図はトレース時およびリトレース時の
画面の走査を示す図である。
The upper diagram of FIG. 11 is a waveform diagram showing an example of a horizontal rate correction waveform based on the frequency change at the time of tracing and retrace, and the lower diagram is a diagram showing scanning of the screen at the time of tracing and retrace.

【0123】なお、図11では、インナーピンクッショ
ン歪が画面の左側と右側とで非対称になる場合を図示し
ている。
FIG. 11 shows a case where the inner pincushion distortion is asymmetric between the left side and the right side of the screen.

【0124】ここで、図11において、トレース期間を
4分割し、4つの部分を時間順にA1部、B1部、C1
部およびD1部とする。また、リトレース期間を4分割
し、4つの部分を時間順にA2部、B2部、C2部およ
びD2部とする。
Here, in FIG. 11, the trace period is divided into four parts, and the four parts are time-sequentially A1 part, B1 part, C1.
Part and D1 part. In addition, the retrace period is divided into four, and the four parts are chronologically divided into A2 part, B2 part, C2 part, and D2 part.

【0125】トレース期間の前半においては、A1部で
補正波形の電圧を中心電圧Vcよりも低くすることによ
り、読み出しクロックRCKの周波数が低くなり、ライ
ンメモリ1からの映像信号の読み出し速度が遅くなる。
それにより、画面の左半分の領域で画素が内側に移動す
る。トレース期間の後半においては、C1部で補正波形
の電圧を中心電圧Vcよりも高くすることにより、読み
出しクロックRCKの周波数が高くなり、ラインメモリ
1からの映像信号の読み出し速度が速くなる。それによ
り、画面の右半分の領域で画素が内側に移動する。
In the first half of the trace period, the frequency of the read clock RCK is lowered by lowering the voltage of the correction waveform in the A1 portion below the center voltage Vc, and the read speed of the video signal from the line memory 1 is slowed down. .
This causes the pixels to move inward in the left half area of the screen. In the latter half of the trace period, the frequency of the read clock RCK is increased by increasing the voltage of the correction waveform in the C1 portion above the center voltage Vc, and the read speed of the video signal from the line memory 1 is increased. This causes the pixels to move inward in the right half area of the screen.

【0126】リトレース期間の前半においては、A2部
で補正波形の電圧を中心電圧Vcよりも低くすることに
より、読み出しクロックRCKの周波数が低くなり、ラ
インメモリ1からの映像信号の読み出し速度が遅くな
る。それにより、画面の右半分の領域で画素が内側に移
動する。リトレース期間の後半においては、C2部で補
正波形の電圧を中心電圧Vcよりも高くすることによ
り、読み出しクロックRCKの周波数が高くなり、ライ
ンメモリ1からの映像信号の読み出し速度が速くなる。
それにより、画面の左半分の領域で画素が内側に移動す
る。
In the first half of the retrace period, the voltage of the correction waveform is made lower than the center voltage Vc in the A2 section, so that the frequency of the read clock RCK becomes lower and the read speed of the video signal from the line memory 1 becomes slower. . This causes the pixels to move inward in the right half area of the screen. In the second half of the retrace period, the voltage of the correction waveform is made higher than the center voltage Vc in the C2 portion, so that the frequency of the read clock RCK becomes high and the read speed of the video signal from the line memory 1 becomes fast.
This causes the pixels to move inward in the left half area of the screen.

【0127】ここで、読み出しクロックRCKの補正前
の周期と補正後の周期との差により各画素が画面上で移
動する量を各画素の移動量と呼ぶ。補正による各画素の
移動の方向が走査方向と同じ場合に、各画素の移動量を
正で表し、補正による各画素の移動の方向が走査方向と
逆の場合に、各画素の移動量を負で表す。
Here, the amount of movement of each pixel on the screen due to the difference between the pre-correction period and the post-correction period of the read clock RCK is called the movement amount of each pixel. When the moving direction of each pixel by the correction is the same as the scanning direction, the moving amount of each pixel is expressed by a positive value, and when the moving direction of each pixel by the correction is opposite to the scanning direction, the moving amount of each pixel is negative. It is represented by.

【0128】図11の例では、トレース期間のA1部、
B1部、C1部およびD1部での各画素の移動量は、そ
れぞれ正、負、負および正となる。また、リトレース期
間のA2部、B2部、C2部およびD2部での各画素の
移動量は、それぞれ正、負、負および正となる。
In the example of FIG. 11, part A1 of the trace period,
The amount of movement of each pixel in the B1, C1, and D1 portions is positive, negative, negative, and positive, respectively. In addition, the movement amount of each pixel in the A2 portion, B2 portion, C2 portion, and D2 portion during the retrace period is positive, negative, negative, and positive, respectively.

【0129】往復偏向方式においてインナーピンクッシ
ョン歪の補正を実現するための条件は次の通りである。
The conditions for realizing the correction of the inner pincushion distortion in the reciprocating deflection method are as follows.

【0130】(条件1)1水平走査周期内での読み出し
クロックRCKの周波数変化による画面の左右端での画
素の移動量が0となる。
(Condition 1) The amount of pixel movement at the left and right edges of the screen due to the frequency change of the read clock RCK within one horizontal scanning period becomes zero.

【0131】(条件2)1/2水平走査周期内での読み
出しクロックRCKの周波数変化による画面の中央での
画素の移動量が0となる。
(Condition 2) The pixel movement amount at the center of the screen due to the frequency change of the read clock RCK within the 1/2 horizontal scanning period becomes zero.

【0132】(条件3)トレース時およびリトレース時
の水平走査方向の画素の位置がずれない。
(Condition 3) The positions of pixels in the horizontal scanning direction are not displaced during tracing and retracing.

【0133】条件1を満足するためには、トレース期間
のA1部、B1部、C1部およびD1部での読み出しク
ロックRCKの周波数変化による画素の移動量の合計が
0となり、かつリトレース期間のA2部、B2部、C2
部およびD2部での読み出しクロックRCKの周波数変
化による画素の移動量の合計が0となる必要がある。
In order to satisfy the condition 1, the total amount of pixel movement due to the frequency change of the read clock RCK in the A1, B1, C1, and D1 portions during the trace period becomes 0, and A2 during the retrace period. Section, B2 section, C2
It is necessary that the total movement amount of the pixels due to the frequency change of the read clock RCK in the D section and the D2 section becomes zero.

【0134】条件2を満足するためには、トレース期間
のA1部での読み出しクロックRCKの周波数変化によ
る画素の移動量の合計の絶対値とB1部での読み出しク
ロックRCKの周波数変化による画素の移動量の合計の
絶対値とが等しくなり、かつC1部での読み出しクロッ
クRCKの周波数変化による画素の移動量の合計の絶対
値とD1部での読み出しクロックRCKの周波数変化に
よる画素の移動量の合計の絶対値とが等しくなる必要が
ある。また、リトレース期間のA2部での読み出しクロ
ックRCKの周波数変化による画素の移動量の合計の絶
対値とB2部での読み出しクロックRCKの周波数変化
による画素の移動量の合計の絶対値とが等しくなり、か
つC2部での読み出しクロックRCKの周波数変化によ
る画素の移動量の合計の絶対値とD2部での読み出しク
ロックRCKの周波数変化による画素の移動量の合計の
絶対値とが等しくなる必要がある。
In order to satisfy the condition 2, the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the A1 portion during the trace period and the pixel movement due to the frequency change of the read clock RCK in the B1 portion. And the absolute value of the total amount of movement of the pixels due to the frequency change of the read clock RCK in the C1 portion and the total amount of movement of the pixel due to the frequency change of the read clock RCK in the D1 portion Must be equal to the absolute value of. Also, the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the A2 portion during the retrace period becomes equal to the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the B2 portion. In addition, the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the C2 portion and the total absolute value of the pixel movement amount due to the frequency change of the read clock RCK in the D2 portion need to be equal. .

【0135】条件3を満足するためには、トレース期間
のA1部での読み出しクロックRCKの周波数変化によ
る画素の移動量の合計の絶対値とリトレース期間のC2
部での読み出しクロックRCKの周波数変化による画素
の移動量の合計の絶対値とが等しくなり、かつトレース
期間のC1部での読み出しクロックRCKの周波数変化
による画素の移動量の合計の絶対値とリトレース期間の
A2部での読み出しクロックRCKの周波数変化による
画素の移動量の合計の絶対値とが等しくなる必要があ
る。あるいは、トレース期間のB1部での読み出しクロ
ックRCKの周波数変化による画素の移動量の合計の絶
対値とリトレース期間のD2部での読み出しクロックR
CKの周波数変化による画素の移動量の合計の絶対値と
が等しくなり、かつトレース期間のD1部での読み出し
クロックRCKの周波数変化による画素の移動量の合計
の絶対値とリトレース期間のB2部での読み出しクロッ
クRCKの周波数変化による画素の移動量の合計の絶対
値とが等しくなる必要がある。
In order to satisfy the condition 3, the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the portion A1 in the trace period and C2 in the retrace period.
And the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the trace period becomes equal to the total absolute value of the pixel movement amount due to the frequency change of the read clock RCK It is necessary that the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the A2 portion of the period be equal. Alternatively, the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the B1 portion during the trace period and the read clock R in the D2 portion during the retrace period.
The absolute value of the total pixel movement amount due to the frequency change of CK becomes equal, and the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the trace period D1 portion and the B2 portion during the retrace period. It is necessary that the absolute value of the total amount of movement of pixels due to the frequency change of the read clock RCK is equal to.

【0136】図12は図5のインナーピンクッション歪
補正電圧発生回路4において生成される周波数変化に基
づく水平レートの補正波形を説明するための波形図であ
り、(a)は水平同期信号を示し、(b)は周波数変化
に基づく水平レートの補正波形を示す。1Hは1水平走
査期間を示している。
FIG. 12 is a waveform diagram for explaining the correction waveform of the horizontal rate based on the frequency change generated in the inner pincushion distortion correction voltage generating circuit 4 of FIG. 5, and (a) shows the horizontal synchronizing signal. , (B) show horizontal rate correction waveforms based on frequency changes. 1H indicates one horizontal scanning period.

【0137】なお、図12では、インナーピンクッショ
ン歪が画面の左側と右側とで非対称になる場合を図示し
ている。
FIG. 12 shows the case where the inner pincushion distortion is asymmetric between the left side and the right side of the screen.

【0138】図12に示すように、インナーピンクッシ
ョン歪補正電圧発生回路4は、トレース期間およびリト
レース期間を含む2水平走査期間分の補正波形を生成す
る。トレース映像期間およびリトレース映像期間の補正
波形は、それぞれ上記の条件1および2を満足する。ま
た、条件3を満足するために、トレース映像期間の補正
波形とリトレース映像期間の補正波形とは、時間軸上で
互いに左右対称の関係を有する。
As shown in FIG. 12, the inner pincushion distortion correction voltage generating circuit 4 generates a correction waveform for two horizontal scanning periods including a trace period and a retrace period. The correction waveforms in the trace video period and the retrace video period satisfy the above conditions 1 and 2, respectively. Further, in order to satisfy the condition 3, the correction waveform in the trace video period and the correction waveform in the retrace video period have a bilaterally symmetric relationship on the time axis.

【0139】図13は直流成分補正パルスの一例を説明
するための波形図である。図13には、周波数変化に基
づく水平レートの補正波形が示される。
FIG. 13 is a waveform diagram for explaining an example of the DC component correction pulse. FIG. 13 shows a correction waveform of the horizontal rate based on the frequency change.

【0140】なお、図13および後述する図14〜図1
7においては、インナーピンクッション歪が画面の左側
と右側とで対称になる場合におけるトレース時またはリ
トレース時の1水平走査期間分の補正波形を示してい
る。
It should be noted that FIG. 13 and FIGS.
7 shows a correction waveform for one horizontal scanning period at the time of tracing or retrace when the inner pincushion distortion is symmetrical between the left side and the right side of the screen.

【0141】図13に示すように、水平レートの補正波
形の直流成分を図5の読み出し側PLL回路3のVCO
33の中心電圧Vcに一致させるために、水平ブランキ
ング期間に直流成分補正パルスAPを挿入する。直流成
分補正パルスAPの極性およびレベルは1H内の水平レ
ートの補正波形の積算結果に基づいてリアルタイムに算
出する。この直流成分補正パルスAPは、読み出し側P
LL回路3の位相比較器31による位相比較点PCの前
でかつ水平ブランキング期間内の任意の位置に挿入す
る。
As shown in FIG. 13, the DC component of the horizontal rate correction waveform is converted into the VCO of the reading side PLL circuit 3 of FIG.
In order to match the center voltage Vc of 33, the DC component correction pulse AP is inserted in the horizontal blanking period. The polarity and level of the DC component correction pulse AP are calculated in real time based on the integrated result of the correction waveform of the horizontal rate within 1H. This DC component correction pulse AP is used for the read side P
It is inserted before the phase comparison point PC by the phase comparator 31 of the LL circuit 3 and at an arbitrary position within the horizontal blanking period.

【0142】この場合、中心電圧Vcに対する水平レー
トの補正波形の上下の波形により直流成分補正パルスA
Pにより補正すべき補正量が変化する。直流成分補正パ
ルスAPによる補正量は次式により決定される。
In this case, the DC component correction pulse A is obtained by the waveforms above and below the horizontal rate correction waveform with respect to the center voltage Vc.
The correction amount to be corrected changes depending on P. The correction amount by the DC component correction pulse AP is determined by the following equation.

【0143】補正量=パルス幅×パルスレベル 直流成分補正パルスAPのパルスレベルがVCO33に
許容される制御電圧等により制限される場合、パルス幅
により補正量を確保する必要がある。そのため、直流成
分補正パルスAPのパルス幅は任意に設定可能とする。
直流成分補正パルスAPのパルス幅が広くなる程補正量
における誤差が大きくなるため、できる限りパルス幅を
狭く設定することが好ましい。
Correction amount = pulse width × pulse level When the pulse level of the DC component correction pulse AP is limited by the control voltage allowed in the VCO 33, it is necessary to secure the correction amount by the pulse width. Therefore, the pulse width of the DC component correction pulse AP can be set arbitrarily.
The wider the pulse width of the DC component correction pulse AP, the larger the error in the correction amount. Therefore, it is preferable to set the pulse width as narrow as possible.

【0144】なお、図13は周波数変化に基づく水平レ
ートの補正波形に直流成分補正パルスAPを挿入する場
合について説明しているが、後述する周期変化に基づく
水平レートの補正波形においても、読み出し側PLL回
路3の位相比較器31による位相比較点の前でかつ水平
ブランキング期間内の任意の位置に同様の直流成分補正
パルスを挿入する。ここで、周期変化に基づく水平レー
トの補正波形は読み出しクロックRCKの周期に対応し
て変化する波形を有する。
Although FIG. 13 illustrates the case where the DC component correction pulse AP is inserted into the horizontal rate correction waveform based on the frequency change, the reading side is also included in the horizontal rate correction waveform based on the cycle change described later. A similar DC component correction pulse is inserted before the phase comparison point by the phase comparator 31 of the PLL circuit 3 and at an arbitrary position within the horizontal blanking period. Here, the horizontal rate correction waveform based on the cycle change has a waveform that changes corresponding to the cycle of the read clock RCK.

【0145】図14(a)は周波数変化に基づく水平レ
ートの補正波形の一例を示す波形図、図14(b)は垂
直レートの補正波形の一例を示す波形図、図14(c)
は周波数変化に基づくインナーピンクッション歪補正波
形の一例を示す波形図である。図14は画面上の縦線の
中央部を基準として上下部の画素を移動させることによ
りインナーピンクッション歪を補正する場合を示してい
る。ただし、図14には、図13に示した直流成分補正
パルスAPは図示していない。図14(b)において、
1Vは1垂直走査期間を表す。
FIG. 14 (a) is a waveform diagram showing an example of a horizontal rate correction waveform based on a frequency change, FIG. 14 (b) is a waveform diagram showing an example of a vertical rate correction waveform, and FIG. 14 (c).
FIG. 6 is a waveform diagram showing an example of an inner pincushion distortion correction waveform based on a frequency change. FIG. 14 shows a case where the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the central part of the vertical line on the screen. However, the DC component correction pulse AP shown in FIG. 13 is not shown in FIG. In FIG. 14 (b),
1V represents one vertical scanning period.

【0146】図14(a)に示すように、周波数変化に
基づく水平レートの補正波形は1Hで変化し、図14
(b)に示すように、垂直レートの補正波形は1Vで変
化する。図14(a)の水平レートの補正波形を図14
(b)の垂直レートの補正波形で変調することにより図
14(c)周波数変化に基づくインナーピンクッション
歪補正波形が得られる。
As shown in FIG. 14A, the correction waveform of the horizontal rate based on the frequency change changes at 1H.
As shown in (b), the correction waveform of the vertical rate changes at 1V. FIG. 14 shows the correction waveform of the horizontal rate of FIG.
By modulating with the correction waveform of the vertical rate of (b), the inner pincushion distortion correction waveform based on the frequency change of FIG. 14C is obtained.

【0147】図14(c)はインナーピンクッション歪
補正波形を概略的に示しており、正確には図14(a)
の水平レートの補正波形を図14(b)の垂直レートの
補正波形で振幅変調したものとなる。
FIG. 14 (c) schematically shows the inner pincushion distortion correction waveform, and more precisely, FIG. 14 (a).
14B is amplitude-modulated by the vertical rate correction waveform of FIG. 14B.

【0148】なお、垂直ブランキング期間においては、
図14(b)の垂直レートの補正波形を一定値にしても
よい。また、図14(a)の水平レートの補正波形を画
面の中心付近で一定値にしてもよい。
In the vertical blanking period,
The correction waveform of the vertical rate in FIG. 14B may be a constant value. Further, the correction waveform of the horizontal rate in FIG. 14A may be a constant value near the center of the screen.

【0149】画面上の縦線の上下端を基準として中央部
を移動させることによりインナーピンクッション歪を補
正する場合には、周波数変化に基づく水平レートの補正
波形は、図15(a)に示すように、中心電圧Vcに対
して図14(a)の場合と上下が逆の波形になる。ま
た、垂直レートの補正波形は、図15(b)に示すよう
に、中心部で最大となり、両端に近づくにつれて小さく
なる波形となる。さらに、周波数変化に基づくインナー
ピンクッション歪補正波形は、図15(c)に示すよう
に、中央部が膨らみ、両端に近づくにつれて収束する波
形となる。
When the inner pincushion distortion is corrected by moving the central portion with the upper and lower ends of the vertical lines on the screen as a reference, the correction waveform of the horizontal rate based on the frequency change is shown in FIG. 15 (a). As described above, the waveform is opposite to that of the case of FIG. 14A with respect to the center voltage Vc. Further, as shown in FIG. 15B, the correction waveform of the vertical rate has a maximum in the central portion and becomes smaller as it gets closer to both ends. Further, as shown in FIG. 15C, the inner pincushion distortion correction waveform based on the frequency change is a waveform in which the central portion swells and converges toward both ends.

【0150】図15(c)はインナーピンクッション歪
補正波形を概略的に示しており、正確には図15(a)
の垂直レートの補正波形を図15(b)の垂直レートの
補正波形で振幅変調したものとなる。
FIG. 15 (c) schematically shows the inner pincushion distortion correction waveform, and more precisely, FIG. 15 (a).
The vertical-rate correction waveform of (1) is amplitude-modulated by the vertical-rate correction waveform of FIG.

【0151】なお、垂直ブランキング期間においては、
図15(b)の垂直レートの補正波形を一定値にしても
よい。また、図15(a)の水平レートの補正波形を画
面の中心付近で一定値にしてもよい。
In the vertical blanking period,
The correction waveform of the vertical rate in FIG. 15B may be a constant value. Further, the correction waveform of the horizontal rate in FIG. 15A may be a constant value near the center of the screen.

【0152】図16(a)は周期変化に基づく水平レー
トの補正波形の一例を示す波形図、図16(b)は垂直
レートの補正波形の一例を示す波形図、図16(c)は
周期変化に基づくインナーピンクッション歪補正波形の
一例を示す波形図である。図16は画面上の縦線の中央
部を基準として上下部の画素を移動させることによりイ
ンナーピンクッション歪を補正する場合を示している。
ただし、図16には、図13に示した直流成分補正パル
スAPは図示していない。
FIG. 16A is a waveform diagram showing an example of a horizontal rate correction waveform based on a cycle change, FIG. 16B is a waveform diagram showing an example of a vertical rate correction waveform, and FIG. 16C is a period. It is a waveform diagram which shows an example of the inner pincushion distortion correction waveform based on a change. FIG. 16 shows a case where the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the central part of the vertical line on the screen.
However, the DC component correction pulse AP shown in FIG. 13 is not shown in FIG.

【0153】図16(a)に示すように、水平レートの
補正波形は1Hで変化し、図16(b)に示すように、
垂直レートの補正波形は1Vで変化する。図16(a)
は水平レートの補正波形を図16(b)の垂直レートの
補正波形で変調することにより図16(c)の周期変化
に基づくインナーピンクッション歪補正波形が得られ
る。
As shown in FIG. 16 (a), the horizontal rate correction waveform changes at 1H, and as shown in FIG. 16 (b),
The vertical rate correction waveform changes at 1V. Figure 16 (a)
By modulating the horizontal rate correction waveform with the vertical rate correction waveform of FIG. 16B, the inner pincushion distortion correction waveform based on the periodic change of FIG. 16C is obtained.

【0154】図16(c)はインナーピンクッション歪
補正波形を概略的に示しており、正確には図16(a)
の水平レートの補正波形を図16(b)の垂直レートの
補正波形で振幅変調したものとなる。
FIG. 16 (c) schematically shows the inner pincushion distortion correction waveform, and more precisely, FIG. 16 (a).
16B is amplitude-modulated by the vertical rate correction waveform of FIG. 16B.

【0155】なお、垂直ブランキング期間においては、
図16(b)の垂直レートの補正波形を一定値にしても
よい。また、図16(a)の水平レートの補正波形を画
面の中心付近で一定値にしてもよい。
In the vertical blanking period,
The vertical rate correction waveform in FIG. 16B may be a constant value. Further, the correction waveform of the horizontal rate in FIG. 16A may be set to a constant value near the center of the screen.

【0156】画面上の縦線の上下端を基準として中央部
を移動させることによりインナーピンクッション歪を補
正する場合には、周期変化に基づく水平レートの補正波
形は、図17(a)に示すように、中心電圧Vcに対し
て図16(a)の場合と上下が逆の波形になる。また、
垂直レートの補正波形は、図17(b)に示すように、
中心部で最大となり、両端に近づくにつれて小さくなる
波形となる。さらに、周期変化に基づくインナーピンク
ッション歪補正波形は、図17(c)に示すように、中
央部が膨らみ、両端に近づくにつれて収束する波形とな
る。
When the inner pincushion distortion is corrected by moving the central portion with the upper and lower ends of the vertical lines on the screen as a reference, the horizontal rate correction waveform based on the periodic change is shown in FIG. 17 (a). As described above, the waveform has an upside down waveform with respect to the center voltage Vc as compared with the case of FIG. Also,
The correction waveform of the vertical rate is as shown in FIG.
The waveform becomes maximum at the center and becomes smaller toward both ends. Further, as shown in FIG. 17C, the inner pincushion distortion correction waveform based on the periodic change is a waveform in which the central portion swells and converges toward both ends.

【0157】図17(c)はインナーピンクッション歪
補正波形を概略的に示しており、正確には図17(a)
の水平レートの補正波形を図17(b)の垂直レートの
補正波形で振幅変調したものとなる。
FIG. 17 (c) schematically shows the inner pincushion distortion correction waveform, and more precisely, FIG. 17 (a).
17B is amplitude-modulated with the correction waveform of the vertical rate shown in FIG. 17B.

【0158】なお、垂直ブランキング期間においては、
図17(b)の垂直レートの補正波形を一定値にしても
よい。また、図17(a)の水平レートの補正波形を画
面の中心付近で一定値にしてもよい。
In the vertical blanking period,
The correction waveform of the vertical rate in FIG. 17 (b) may be a constant value. Further, the correction waveform of the horizontal rate in FIG. 17A may be set to a constant value near the center of the screen.

【0159】なお、図16(a)または図17(a)に
示した周期変化に基づく水平レートの補正波形を用いる
場合には、後述するように周期変化に基づくインナーピ
ンクッション歪補正波形を周波数変化に基づくインナー
ピンクッション歪補正波形に変換する。
When the horizontal rate correction waveform based on the periodic change shown in FIG. 16A or FIG. 17A is used, the inner pincushion distortion correction waveform based on the periodic change is used as the frequency as described later. Convert to inner pincushion distortion correction waveform based on changes.

【0160】なお、上記の図14〜図17の例では、画
面上の縦線の中央部を基準として上下部を移動させるこ
とによりインナーピンクッション歪を補正する場合およ
び画面の上下端を基準として中央部を移動させることに
よりインナーピンクッション歪を補正する場合について
説明しているが、画面上の縦線の任意の位置を基準とし
て他の部分を移動させることによりインナーピンクッシ
ョン歪を補正してもよい。その場合には、垂直レートの
補正波形は、図24に示すように、画面上の基準とする
部分に相当する時間において電圧が0となるように図1
4、図15、図16または図17の垂直レートの補正波
形を垂直方向にシフトし、さらに電圧0となる部分を境
界として上に折り返した形状となる。
In the examples of FIGS. 14 to 17, the inner pincushion distortion is corrected by moving the upper and lower parts with the center of the vertical line on the screen as a reference and the upper and lower ends of the screen as a reference. The case where the inner pincushion distortion is corrected by moving the center part is explained, but the inner pincushion distortion is corrected by moving the other part based on the arbitrary position of the vertical line on the screen. Good. In that case, as shown in FIG. 24, the correction waveform of the vertical rate is set so that the voltage becomes 0 at the time corresponding to the reference portion on the screen.
4, the correction waveform of the vertical rate in FIG. 15, FIG. 16 or FIG. 17 is shifted in the vertical direction, and is further folded back at the portion where the voltage becomes 0 as a boundary.

【0161】図18は図5のインナーピンクッション歪
補正電圧発生回路4の構成の第1の例を示すブロック図
である。
FIG. 18 is a block diagram showing a first example of the configuration of the inner pincushion distortion correction voltage generating circuit 4 of FIG.

【0162】図18のインナーピンクッション歪補正電
圧発生回路4は、水平レート補正波形発生回路41、垂
直レート補正波形発生回路42、乗算器43および直流
成分補正パルス重畳回路44を含む。
The inner pincushion distortion correction voltage generation circuit 4 of FIG. 18 includes a horizontal rate correction waveform generation circuit 41, a vertical rate correction waveform generation circuit 42, a multiplier 43 and a DC component correction pulse superposition circuit 44.

【0163】水平レート補正波形発生回路41は、図1
4(a)に示した周波数変化に基づく水平レートの補正
波形VHDを発生する。この場合、水平レートの補正波
形VHDは、読み出し側PLL回路3のVCO33によ
り発生される読み出しクロックRCKの周波数の変化に
対応している。垂直レート補正波形発生回路42は、図
14(b)に示した垂直レートの補正波形VVDを発生
する。
The horizontal rate correction waveform generation circuit 41 shown in FIG.
The correction waveform VHD of the horizontal rate based on the frequency change shown in FIG. 4 (a) is generated. In this case, the horizontal rate correction waveform VHD corresponds to a change in the frequency of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3. The vertical rate correction waveform generation circuit 42 generates the vertical rate correction waveform VVD shown in FIG.

【0164】乗算器43は、水平レート補正波形発生回
路41により発生された水平レートの補正波形VHDと
垂直レート補正波形発生回路42により発生された垂直
レートの補正波形VVDとを乗算し、図14(c)に示
した周波数変化に基づくインナーピンクッション歪補正
波形VADを出力する。直流成分補正パルス重畳回路4
4は、乗算器43から出力されたインナーピンクッショ
ン歪補正波形VADに直流成分補正パルスを重畳し、イ
ンナーピンクッション歪補正電圧VAを出力する。この
場合、画面上の縦線の中央部を基準として上下部の画素
を移動させることによりインナーピンクッション歪が補
正される。
The multiplier 43 multiplies the horizontal rate correction waveform VHD generated by the horizontal rate correction waveform generation circuit 41 by the vertical rate correction waveform VVD generated by the vertical rate correction waveform generation circuit 42, and FIG. The inner pincushion distortion correction waveform VAD based on the frequency change shown in (c) is output. DC component correction pulse superposition circuit 4
Reference numeral 4 superimposes a DC component correction pulse on the inner pincushion distortion correction waveform VAD output from the multiplier 43 and outputs an inner pincushion distortion correction voltage VA. In this case, the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the center of the vertical line on the screen.

【0165】なお、水平レート補正波形発生回路41が
図15(a)に示した周波数変化に基づく水平レートの
補正波形を発生し、垂直レート補正波形発生回路42が
図15(b)に示した垂直レートの補正波形を発生し、
乗算器43が図15(c)に示した周波数変化に基づく
インナーピンクッション歪補正波形を発生してもよい。
The horizontal rate correction waveform generation circuit 41 generates the horizontal rate correction waveform based on the frequency change shown in FIG. 15A, and the vertical rate correction waveform generation circuit 42 shows the horizontal rate correction waveform generation circuit 42 shown in FIG. 15B. Generate vertical rate correction waveform,
The multiplier 43 may generate the inner pincushion distortion correction waveform based on the frequency change shown in FIG.

【0166】この場合には、画面上の縦線の上下端を基
準として中央部の画素を移動させることによりインナー
ピンクッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the central pixel with reference to the upper and lower ends of the vertical line on the screen.

【0167】本例では、水平レート補正波形発生回路4
1が第1の補正波形発生手段に相当し、垂直レート補正
波形発生回路42が第2の補正波形発生手段に相当し、
乗算器43が変調手段または乗算手段に相当し、直流成
分補正パルス重畳回路44が補正パルス付加手段に相当
する。
In this example, the horizontal rate correction waveform generation circuit 4
1 corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 42 corresponds to the second correction waveform generating means,
The multiplier 43 corresponds to the modulation means or the multiplication means, and the DC component correction pulse superposition circuit 44 corresponds to the correction pulse addition means.

【0168】なお、図18の例では、アナログ信号での
処理について述べているが、回路ブロックの一部または
全部をデジタル信号での処理で行うことも可能である。
In the example of FIG. 18, the processing with an analog signal is described, but it is also possible to perform some or all of the circuit blocks by processing with a digital signal.

【0169】図19は図5のインナーピンクッション歪
補正電圧発生回路4の構成の第2の例を示すブロック図
である。
FIG. 19 is a block diagram showing a second example of the configuration of the inner pincushion distortion correction voltage generating circuit 4 of FIG.

【0170】図19のインナーピンクッション歪補正電
圧発生回路4は、水平レート補正波形発生回路41、垂
直レート補正波形発生回路42、可変利得型増幅器46
および直流成分補正パルス重畳回路44を含む。
The inner pincushion distortion correction voltage generating circuit 4 of FIG. 19 includes a horizontal rate correction waveform generating circuit 41, a vertical rate correction waveform generating circuit 42, and a variable gain amplifier 46.
And a DC component correction pulse superposition circuit 44.

【0171】水平レート補正波形発生回路41は、図1
4(a)に示した周波数変化に基づく水平レートの補正
波形VHDを発生し、増幅器46の入力端子に与える。
この場合、水平レートの補正波形VHDは、読み出し側
PLL回路3のVCO33により発生される読み出しク
ロックRCKの周波数の変化に対応している。垂直レー
ト補正波形発生回路42は、図14(b)に示した垂直
レートの補正波形VVDを発生し、増幅器46の利得制
御端子に与える。それにより、増幅器46は、図14
(c)に示した周波数変化に基づくインナーピンクッシ
ョン歪補正波形VADを出力する。
The horizontal rate correction waveform generation circuit 41 shown in FIG.
The correction waveform VHD of the horizontal rate based on the frequency change shown in 4 (a) is generated and given to the input terminal of the amplifier 46.
In this case, the horizontal rate correction waveform VHD corresponds to a change in the frequency of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3. The vertical rate correction waveform generation circuit 42 generates the vertical rate correction waveform VVD shown in FIG. 14B and supplies it to the gain control terminal of the amplifier 46. As a result, the amplifier 46 becomes
The inner pincushion distortion correction waveform VAD based on the frequency change shown in (c) is output.

【0172】直流成分補正パルス重畳回路44は、乗算
器43から出力されたインナーピンクッション歪補正波
形VADに直流成分補正パルスを重畳し、インナーピン
クッション歪補正電圧VAを出力する。この場合、画面
上の縦線の中央部を基準として上下部の画素を移動させ
ることによりインナーピンクッション歪が補正される。
The DC component correction pulse superimposing circuit 44 superimposes the DC component correction pulse on the inner pincushion distortion correction waveform VAD output from the multiplier 43, and outputs the inner pincushion distortion correction voltage VA. In this case, the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the center of the vertical line on the screen.

【0173】なお、水平レート補正波形発生回路41が
図15(a)に示した周波数変化に基づく水平レートの
補正波形を発生し、垂直レート補正波形発生回路42が
図15(b)に示した垂直レートの補正波形を発生し、
増幅器46が図15(c)に示した周波数変化に基づく
インナーピンクッション歪補正波形を発生してもよい。
The horizontal rate correction waveform generation circuit 41 generates the horizontal rate correction waveform based on the frequency change shown in FIG. 15A, and the vertical rate correction waveform generation circuit 42 shows the horizontal rate correction waveform. Generate vertical rate correction waveform,
The amplifier 46 may generate the inner pincushion distortion correction waveform based on the frequency change shown in FIG.

【0174】この場合、画面上の縦線の上下端を基準と
して中央部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixel in the center with reference to the upper and lower ends of the vertical line on the screen.

【0175】本例では、水平レート補正波形発生回路4
1が第1の補正波形発生手段に相当し、垂直レート補正
波形発生回路42が第2の補正波形発生手段に相当し、
増幅器46が変調手段または増幅手段に相当し、直流成
分補正パルス重畳回路44が補正パルス付加手段に相当
する。
In this example, the horizontal rate correction waveform generation circuit 4
1 corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 42 corresponds to the second correction waveform generating means,
The amplifier 46 corresponds to the modulation means or the amplification means, and the DC component correction pulse superposition circuit 44 corresponds to the correction pulse addition means.

【0176】なお、図19の例では、アナログ信号での
処理について述べているが、回路ブロックの一部または
全部をデジタル信号での処理で行うことも可能である。
In the example of FIG. 19, the processing with the analog signal is described, but it is also possible to perform some or all of the circuit blocks by the processing with the digital signal.

【0177】図20は図5のインナーピンクッション歪
補正電圧発生回路4の構成の第3の例を示すブロック図
である。
FIG. 20 is a block diagram showing a third example of the configuration of the inner pincushion distortion correction voltage generating circuit 4 of FIG.

【0178】図20のインナーピンクッション歪補正電
圧発生回路4は、水平レート補正波形発生回路47、垂
直レート補正波形発生回路48、乗算器49、周期−周
波数変換回路50および直流成分補正パルス重畳回路5
1を含む。
The inner pincushion distortion correction voltage generating circuit 4 shown in FIG. 20 includes a horizontal rate correction waveform generation circuit 47, a vertical rate correction waveform generation circuit 48, a multiplier 49, a period-frequency conversion circuit 50 and a DC component correction pulse superposition circuit. 5
Including 1.

【0179】水平レート補正波形発生回路47は、図1
6(a)に示した周期変化に基づく水平レートの補正波
形VHTを発生する。水平レートの補正波形VHTは、
読み出し側PLL回路3のVCO33により発生される
読み出しクロックRCKの周期の変化に対応している。
垂直レート補正波形発生回路48は、図16(b)に示
した垂直レートの補正波形VVDを発生する。
The horizontal rate correction waveform generating circuit 47 is shown in FIG.
A horizontal rate correction waveform VHT is generated based on the cycle change shown in 6 (a). The horizontal rate correction waveform VHT is
This corresponds to a change in the cycle of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3.
The vertical rate correction waveform generation circuit 48 generates the vertical rate correction waveform VVD shown in FIG.

【0180】乗算器49は、水平レート補正波形発生回
路47により発生された水平レートの補正波形VHTと
垂直レート補正波形発生回路48により発生された垂直
レートの補正波形VVDとを乗算することにより、図1
6(c)に示した周期変化に基づくインナーピンクッシ
ョン歪補正波形VATを出力する。
The multiplier 49 multiplies the horizontal rate correction waveform VHT generated by the horizontal rate correction waveform generation circuit 47 by the vertical rate correction waveform VVD generated by the vertical rate correction waveform generation circuit 48, Figure 1
The inner pincushion distortion correction waveform VAT based on the cycle change shown in 6 (c) is output.

【0181】周期−周波数変換回路50は、周期変化に
基づくインナーピンクッション歪補正波形VATを周波
数変化に基づくインナーピンクッション歪補正波形VA
Fに変換する。直流成分補正パルス重畳回路51は、周
期−周波数変換回路50により得られた周波数変化に基
づくインナーピンクッション歪補正波形VAFに直流成
分補正パルスを重畳し、インナーピンクッション歪補正
電圧VAを出力する。この場合、画面上の縦線の中央部
を基準として上下部の画素を移動させることによりイン
ナーピンクッション歪が補正される。
The cycle-frequency conversion circuit 50 converts the inner pincushion distortion correction waveform VAT based on the cycle change into the inner pincushion distortion correction waveform VA based on the frequency change.
Convert to F. The DC component correction pulse superposition circuit 51 superimposes the DC component correction pulse on the inner pincushion distortion correction waveform VAF based on the frequency change obtained by the cycle-frequency conversion circuit 50, and outputs the inner pincushion distortion correction voltage VA. In this case, the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the center of the vertical line on the screen.

【0182】なお、水平レート補正波形発生回路47が
図17(a)に示した周期変化に基づく水平レートの補
正波形を発生し、垂直レート補正波形発生回路48が図
17(b)に示した垂直レートの補正波形を発生し、乗
算器49が図17(c)に示した周期変化に基づくイン
ナーピンクッション歪補正波形を発生してもよい。
The horizontal rate correction waveform generation circuit 47 generates the horizontal rate correction waveform based on the period change shown in FIG. 17A, and the vertical rate correction waveform generation circuit 48 is shown in FIG. 17B. The vertical rate correction waveform may be generated, and the multiplier 49 may generate the inner pincushion distortion correction waveform based on the periodic change shown in FIG.

【0183】この場合、画面上の縦線の上下端を基準と
して中央部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixel in the center with reference to the upper and lower ends of the vertical line on the screen.

【0184】本例では、水平レート補正波形発生回路4
7が第1の補正波形発生手段に相当し、垂直レート補正
波形発生回路48が第2の補正波形発生手段に相当し、
乗算器49が変調手段および乗算手段に相当し、直流成
分補正パルス重畳回路51が補正パルス付加手段に相当
する。
In this example, the horizontal rate correction waveform generation circuit 4
7 corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 48 corresponds to the second correction waveform generating means,
The multiplier 49 corresponds to the modulation means and the multiplication means, and the DC component correction pulse superposition circuit 51 corresponds to the correction pulse addition means.

【0185】なお、図20では、アナログ信号での処理
について述べているが、回路ブロックの一部または全部
をデジタル信号での処理で行うことも可能である。ま
た、図14の例において、乗算器49の代わりに、図1
9の例のように、増幅器を用いてもよい。
Note that FIG. 20 describes the processing with an analog signal, but it is also possible to perform some or all of the circuit blocks by processing with a digital signal. Further, in the example of FIG. 14, instead of the multiplier 49,
An amplifier may be used, as in the example of 9.

【0186】図20のインナーピンクッション歪補正電
圧発生回路4において、水平レート補正波形発生回路4
7により発生される周期変化に基づく水平レートの補正
波形VHTは、読み出し側PLL回路3のVCO33に
より発生される読み出しクロックRCKの周期の変化に
対応しており、周期は画素の移動量に比例する。そのた
め、水平レートの補正波形VHTを垂直レートの補正波
形VVDで変調することにより各水平走査線におけるイ
ンナーピンクッション歪補正電圧VAを得た場合には、
すべての水平走査線においてインナーピンクッション歪
量とインナーピンクッション歪補正電圧VAによる補正
量とが等しくなり、インナーピンクッション歪を画面の
全体にわたって正確に補正することができる。
In the inner pincushion distortion correction voltage generation circuit 4 of FIG. 20, the horizontal rate correction waveform generation circuit 4
The horizontal rate correction waveform VHT based on the cycle change generated by 7 corresponds to the change of the cycle of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3, and the cycle is proportional to the moving amount of the pixel. . Therefore, when the inner pincushion distortion correction voltage VA in each horizontal scanning line is obtained by modulating the horizontal rate correction waveform VHT with the vertical rate correction waveform VVD,
The inner pincushion distortion amount and the correction amount by the inner pincushion distortion correction voltage VA are equal in all the horizontal scanning lines, and the inner pincushion distortion can be accurately corrected over the entire screen.

【0187】これに対して、図18および図19の水平
レート補正波形発生回路41により発生される周波数変
化に基づく水平レートの補正波形VHDは、読み出し側
PLL回路3のVCO33により発生される読み出しク
ロックRCKの周波数に対応し、周波数は画素の移動量
に反比例する。そのため、水平レートの補正波形VHD
を垂直レートの補正波形VVDで変調することにより各
水平走査線におけるインナーピンクッション歪補正電圧
VAを得た場合には、水平走査線によってはインナーピ
ンクッション歪量とインナーピンクッション歪補正電圧
VAによる補正量との間に僅かに誤差が発生する。
On the other hand, the horizontal rate correction waveform VHD generated by the horizontal rate correction waveform generation circuit 41 of FIGS. 18 and 19 is the read clock generated by the VCO 33 of the read side PLL circuit 3. Corresponding to the frequency of RCK, the frequency is inversely proportional to the moving amount of the pixel. Therefore, the horizontal rate correction waveform VHD
When the inner pincushion distortion correction voltage VA for each horizontal scanning line is obtained by modulating the vertical rate correction waveform VVD, the inner pincushion distortion amount and the inner pincushion distortion correction voltage VA are used depending on the horizontal scanning line. A slight error occurs with the correction amount.

【0188】したがって、図20のインナーピンクッシ
ョン歪補正電圧発生回路4を用いた場合、より高画質化
が可能となる。一方、図18および図19のインナーピ
ンクッション歪補正電圧発生回路4を用いた場合には、
回路規模の低減化および低コスト化を図ることができ
る。
Therefore, when the inner pincushion distortion correction voltage generating circuit 4 of FIG. 20 is used, higher image quality can be achieved. On the other hand, when the inner pincushion distortion correction voltage generating circuit 4 of FIGS. 18 and 19 is used,
It is possible to reduce the circuit scale and cost.

【0189】上記の水平レート補正波形発生回路41,
47および垂直レート補正波形発生回路42,48は、
メモリおよびD/A変換器により構成することができ、
あるいは波形発生関数を用いた波形発生回路およびD/
A変換器により構成することもできる。波形発生回路
は、論理回路等を用いたハードウエアまたはマイクロコ
ンピュータ等を用いたソフトウエアにより実現すること
ができる。また、これらの構成を組み合わせることによ
り水平レート補正波形発生回路41,47または垂直レ
ート補正波形発生回路42,48を実現することもでき
る。
The above horizontal rate correction waveform generation circuit 41,
47 and the vertical rate correction waveform generation circuits 42 and 48,
It can be composed of a memory and a D / A converter,
Alternatively, a waveform generation circuit using a waveform generation function and D /
It can also be configured by an A converter. The waveform generating circuit can be realized by hardware using a logic circuit or the like or software using a microcomputer or the like. Further, the horizontal rate correction waveform generation circuits 41 and 47 or the vertical rate correction waveform generation circuits 42 and 48 can be realized by combining these configurations.

【0190】インナーピンクッション歪補正電圧発生回
路4をデジタル処理により実現する場合、水平レート補
正波形発生回路41,47および垂直レート補正波形発
生回路42,48は、メモリにより構成することがで
き、あるいは波形発生関数を用いた波形発生回路により
構成することもできる。この場合にも、波形発生回路
は、論理回路等を用いたハードウエアまたはマイクロコ
ンピュータ等を用いたソフトウエアにより実現すること
ができる。また、これらの構成を組み合わせることによ
り水平レート補正波形発生回路41,47または垂直レ
ート補正波形発生回路42,48を実現することもでき
る。
When the inner pincushion distortion correction voltage generation circuit 4 is realized by digital processing, the horizontal rate correction waveform generation circuits 41 and 47 and the vertical rate correction waveform generation circuits 42 and 48 can be constituted by memories, or It can also be configured by a waveform generation circuit using a waveform generation function. Also in this case, the waveform generating circuit can be realized by hardware using a logic circuit or the like or software using a microcomputer or the like. Further, the horizontal rate correction waveform generation circuits 41 and 47 or the vertical rate correction waveform generation circuits 42 and 48 can be realized by combining these configurations.

【0191】図21は図5の読み出し側PLL回路3お
よび加算結合方式回路6の構成の一例を示す回路図であ
る。
FIG. 21 is a circuit diagram showing an example of the configuration of the read side PLL circuit 3 and the addition coupling system circuit 6 of FIG.

【0192】図21において、加算結合方式回路6は、
反転加算器64、反転増幅器65および非反転増幅器
(ボルテージフォロア)66を含む。
In FIG. 21, the addition coupling system circuit 6 is
Inverting adder 64, inverting amplifier 65 and non-inverting amplifier
(Voltage follower) 66 is included.

【0193】読み出し側PLL回路3のループフィルタ
32は、抵抗321,322およびコンデンサ323,
324,325により構成される。図21では、ループ
フィルタをLag−leadフィルタとしているが、L
agフィルタやアクティブフィルタ等の他のフィルタと
してもよい。ループフィルタ32は、位相比較器31の
出力電圧を平滑化し、平滑化された電圧をノードN1に
出力する。
The loop filter 32 of the PLL circuit 3 on the read side has resistors 321 and 322 and capacitors 323.
It is composed of 324 and 325. In FIG. 21, the loop filter is a Lag-lead filter, but L
Other filters such as an ag filter and an active filter may be used. The loop filter 32 smoothes the output voltage of the phase comparator 31 and outputs the smoothed voltage to the node N1.

【0194】反転加算器64の一方の入力端子には、図
5のインナーピンクッション歪補正電圧発生回路4によ
り発生されたインナーピンクッション歪補正電圧VAが
与えられる。ループフィルタ32のノードN1の出力電
圧は非反転増幅器66を介して反転加算器64の他方の
入力端子に与えられる。反転加算器64の出力端子の出
力電圧は反転増幅器65を介してVCO33に制御電圧
VCとして与えられる。
The inner pincushion distortion correction voltage VA generated by the inner pincushion distortion correction voltage generating circuit 4 of FIG. 5 is applied to one input terminal of the inverting adder 64. The output voltage of the node N1 of the loop filter 32 is given to the other input terminal of the inverting adder 64 via the non-inverting amplifier 66. The output voltage of the output terminal of the inverting adder 64 is applied to the VCO 33 as the control voltage VC via the inverting amplifier 65.

【0195】反転加算器64によりインナーピンクッシ
ョン歪補正電圧VAおよびループフィルタ32の出力電
圧が加算して反転され、反転増幅器65により反転さ
れ、VCO33に与えられる。
The inner pincushion distortion correction voltage VA and the output voltage of the loop filter 32 are added and inverted by the inverting adder 64, inverted by the inverting amplifier 65, and given to the VCO 33.

【0196】図21の加算結合方式回路6においては、
反転加算器64の他方の入力端子とループフィルタ32
の出力ノードN1との間に非反転増幅器66が接続され
ているので、インナーピンクッション歪補正電圧VAが
ループフィルタ32の影響により歪むことが防止され
る。
In the addition coupling system circuit 6 of FIG. 21,
The other input terminal of the inverting adder 64 and the loop filter 32
Since the non-inverting amplifier 66 is connected between the output node N1 and the output node N1, the inner pincushion distortion correction voltage VA is prevented from being distorted by the influence of the loop filter 32.

【0197】図22は図1の画像表示装置の映像信号処
理回路に含まれる画像歪補正装置の構成の他の例を示す
ブロック図である。
FIG. 22 is a block diagram showing another example of the configuration of the image distortion correction device included in the video signal processing circuit of the image display device of FIG.

【0198】図22の画像歪補正装置が図5の画像歪補
正装置と異なるのは、図5の加算結合方式回路6の代わ
りに容量結合方式回路5が設けられている点である。容
量結合方式回路5は、インナーピンクッション歪補正電
圧発生回路4により発生されたインナーピンクッション
歪補正電圧VAを、ループフィルタ32の出力電圧に重
畳し、制御電圧VCとしてVCO33に与える。本実施
の形態では、容量結合方式回路5が歪補正波形重畳手段
に相当する。
The image distortion correction apparatus of FIG. 22 differs from the image distortion correction apparatus of FIG. 5 in that a capacitive coupling method circuit 5 is provided instead of the addition coupling method circuit 6 of FIG. The capacitive coupling system circuit 5 superimposes the inner pincushion distortion correction voltage VA generated by the inner pincushion distortion correction voltage generation circuit 4 on the output voltage of the loop filter 32, and gives it as a control voltage VC to the VCO 33. In the present embodiment, the capacitive coupling circuit 5 corresponds to the distortion correction waveform superimposing means.

【0199】図23は図22の読み出し側PLL回路3
および容量結合方式回路5の構成の一例を示す回路図で
ある。
FIG. 23 shows the PLL circuit 3 on the read side of FIG.
3 is a circuit diagram showing an example of the configuration of a capacitive coupling circuit 5; FIG.

【0200】図23に示すように、読み出し側PLL回
路3のループフィルタ32の構成は、図21に示した構
成と同様である。図23では、ループフィルタをLag
−leadフィルタとしているが、Lagフィルタやア
クティブフィルタ等の他のフィルタとしてもよい。ルー
プフィルタ32は、位相比較器31の出力電圧を平滑化
し、平滑化された電圧をノードN1を介してVCO33
に与える。
As shown in FIG. 23, the configuration of the loop filter 32 of the read side PLL circuit 3 is similar to that shown in FIG. In FIG. 23, the loop filter is set to Lag.
Although the -lead filter is used, other filters such as a Lag filter and an active filter may be used. The loop filter 32 smoothes the output voltage of the phase comparator 31 and outputs the smoothed voltage to the VCO 33 via the node N1.
Give to.

【0201】容量結合方式回路5は、エミッタフォロア
トランジスタ61、抵抗62およびコンデンサ63によ
り構成される。トランジスタ61のベースには図22の
インナーピンクッション歪補正電圧発生回路4により発
生されるインナーピンクッション歪補正電圧VAが与え
られ、コレクタには電源電圧Vccが与えられ、エミッ
タは抵抗62を介して接地されるとともにコンデンサ6
3を介してループフィルタ32のノードN1に接続され
る。
The capacitive coupling type circuit 5 is composed of an emitter follower transistor 61, a resistor 62 and a capacitor 63. The base of the transistor 61 is supplied with the inner pincushion distortion correction voltage VA generated by the inner pincushion distortion correction voltage generating circuit 4 of FIG. 22, the collector is supplied with the power supply voltage Vcc, and the emitter is connected through the resistor 62. Grounded and capacitor 6
3 is connected to the node N1 of the loop filter 32.

【0202】インナーピンクッション歪補正電圧VAに
応答してトランジスタ61のエミッタ電圧が変化し、コ
ンデンサ63を介してノードN1に与えられる。それに
より、インナーピンクッション歪補正電圧VAが位相比
較器31の出力電圧に重畳される。
In response to the inner pincushion distortion correction voltage VA, the emitter voltage of the transistor 61 changes and is applied to the node N1 via the capacitor 63. As a result, the inner pincushion distortion correction voltage VA is superimposed on the output voltage of the phase comparator 31.

【0203】図23の容量結合方式回路5は、少ない数
の部品で構成されるので、低コスト化が図られる。
Since the capacitive coupling circuit 5 of FIG. 23 is composed of a small number of parts, the cost can be reduced.

【0204】(2)第2の実施の形態 図25は本発明の第2の実施の形態における画像表示装
置の構成を示すブロック図である。
(2) Second Embodiment FIG. 25 is a block diagram showing the arrangement of an image display device according to the second embodiment of the present invention.

【0205】図25の画像表示装置は、映像信号処理回
路100a、色信号再生回路200、同期信号分離回路
300、CRT(陰極線管)400、水平偏向回路50
0aおよび垂直偏向回路600を含む。CRT400に
は、水平偏向コイルLHおよび垂直偏向コイルLVが取
り付けられている。
The image display device shown in FIG. 25 has a video signal processing circuit 100a, a color signal reproducing circuit 200, a synchronizing signal separating circuit 300, a CRT (cathode ray tube) 400, and a horizontal deflection circuit 50.
0a and vertical deflection circuit 600. A horizontal deflection coil LH and a vertical deflection coil LV are attached to the CRT 400.

【0206】映像信号処理回路100aは、後述するよ
うに、インナーピンクッション歪およびT/Rずれを補
正する画像歪補正装置を含む。水平偏向回路500aが
図1の水平偏向回路500と異なるのは、トレース時お
よびリトレース時の水平走査方向の画素の位置ずれを補
正する機能を有さない点である。したがって、水平偏向
コイルLHに含まれる抵抗成分によりT/Rずれが生じ
る。本実施の形態では、映像信号処理回路100aに含
まれる画像歪補正装置によりクロック変調によりインナ
ーピンクッション歪およびT/Rずれが補正される。
The video signal processing circuit 100a includes an image distortion correction device for correcting inner pincushion distortion and T / R deviation, as described later. The horizontal deflection circuit 500a is different from the horizontal deflection circuit 500 of FIG. 1 in that it does not have a function of correcting the positional deviation of pixels in the horizontal scanning direction during tracing and retracing. Therefore, the T / R shift occurs due to the resistance component included in the horizontal deflection coil LH. In the present embodiment, the inner pincushion distortion and the T / R shift are corrected by clock modulation by the image distortion correction device included in the video signal processing circuit 100a.

【0207】色信号再生回路200、同期信号分離回路
300および垂直偏向回路600の動作は、図1の色信
号再生回路200、同期信号分離回路300および垂直
偏向回路600の動作と同様である。
The operations of the color signal reproduction circuit 200, the synchronization signal separation circuit 300 and the vertical deflection circuit 600 are the same as the operations of the color signal reproduction circuit 200, the synchronization signal separation circuit 300 and the vertical deflection circuit 600 of FIG.

【0208】図26は図25の画像表示装置の映像信号
処理回路に含まれる画像歪補正装置の構成の一例を示す
ブロック図である。
FIG. 26 is a block diagram showing an example of the configuration of an image distortion correction device included in the video signal processing circuit of the image display device of FIG.

【0209】図26の画像歪補正装置が図5の画像歪補
正装置と異なるのは、インナーピンクッション歪補正電
圧発生回路4の代わりにT/Rずれ・インナーピンクッ
ション歪補正電圧発生回路(以下、補正電圧発生回路と
略記する)4aを含む点である。補正電圧発生回路4a
は、書き込みクロックWCKおよび基準信号CKSに基
づいてT/Rずれ・インナーピンクッション歪補正電圧
(以下、補正電圧と略記する)VA2を発生する。加算
結合方式回路6は、補正電圧発生回路4aにより発生さ
れたインナーピンクッション歪補正電圧VA2をループ
フィルタ32の出力電圧に重畳し、制御電圧VCとして
VCO33に与える。
The image distortion correction device of FIG. 26 differs from the image distortion correction device of FIG. 5 in that instead of the inner pincushion distortion correction voltage generation circuit 4, a T / R deviation / inner pincushion distortion correction voltage generation circuit (hereinafter , Abbreviated as a correction voltage generating circuit) 4a. Correction voltage generation circuit 4a
Generates a T / R deviation / inner pincushion distortion correction voltage (hereinafter abbreviated as correction voltage) VA2 based on the write clock WCK and the reference signal CKS. The addition coupling system circuit 6 superimposes the inner pincushion distortion correction voltage VA2 generated by the correction voltage generation circuit 4a on the output voltage of the loop filter 32, and supplies it as the control voltage VC to the VCO 33.

【0210】図26の画像歪補正装置の他の部分の構成
は、図5の画像歪補正装置の構成と同様である。
The configuration of the other part of the image distortion correction device of FIG. 26 is similar to that of the image distortion correction device of FIG.

【0211】本実施の形態の画像歪補正装置において
は、後述するように、読み出し側PLL回路3のフィー
ドバックループにおけるVCO33の制御電圧に補正電
圧VA2を重畳することによりVCO33の発振周波数
(読み出しクロックRCKの周波数)を変調する。それ
により、ラインメモリ1からの映像信号VDOの読み出
し周期を変化させ、画素の幅を変化させる。その結果、
画素を水平走査方向に移動でき、T/Rずれおよびイン
ナーピンクッション歪を補正することができる。
In the image distortion correction device of this embodiment, as will be described later, the oscillation frequency of the VCO 33 (read clock RCK is determined by superimposing the correction voltage VA2 on the control voltage of the VCO 33 in the feedback loop of the read side PLL circuit 3. Frequency). Thereby, the read cycle of the video signal VDO from the line memory 1 is changed and the width of the pixel is changed. as a result,
The pixel can be moved in the horizontal scanning direction, and the T / R shift and the inner pincushion distortion can be corrected.

【0212】本実施の形態では、ラインメモリ1が記憶
手段に相当し、書き込み側PLL回路2が書き込みクロ
ック発生手段に相当し、読み出し側PLL回路3が読み
出しクロック発生手段に相当し、補正電圧発生回路4a
が歪補正波形発生手段に相当し、加算結合方式回路6が
歪補正波形重畳手段に相当する。
In this embodiment, the line memory 1 corresponds to the storage means, the write side PLL circuit 2 corresponds to the write clock generation means, the read side PLL circuit 3 corresponds to the read clock generation means, and the correction voltage generation is performed. Circuit 4a
Corresponds to the distortion correction waveform generating means, and the addition coupling circuit 6 corresponds to the distortion correction waveform superposing means.

【0213】まず、本実施の形態におけるクロック変調
によるT/Rずれ補正の基本的な原理を説明する。図2
7はT/Rずれ補正を説明するための模式図である。図
27において、(a)はT/Rずれを補正するためのT
/Rずれ補正波形を示し、(b)はT/Rずれ補正前の
トレース時およびリトレース時のクロスハッチパターン
を示し、(c)はリトレース時のクロスハッチパターン
を時間軸上で反転したパターンを示し、(d)はT/R
ずれ補正後に(b)のトレース時のクロスハッチパター
ンおよび(c)のリトレース時の反転されたクロスハッ
チパターンを合成したクロスハッチ合成パターンを示
す。
First, the basic principle of T / R deviation correction by clock modulation in this embodiment will be described. Figure 2
7 is a schematic diagram for explaining T / R deviation correction. In FIG. 27, (a) shows T for correcting the T / R shift.
/ R deviation correction waveform, (b) shows a crosshatch pattern at the time of tracing and retrace before T / R deviation correction, and (c) shows a pattern obtained by inverting the crosshatch pattern at the time of retrace on the time axis. Shown, (d) is T / R
7 shows a crosshatch combination pattern obtained by combining a crosshatch pattern at the time of tracing (b) and an inverted crosshatch pattern at the time of retracing (c) after deviation correction.

【0214】図27(b)のトレース時のクロスハッチ
パターンの左側は画面の左側に対応し、右側は画面の右
側に対応する。一方、リトレース時のクロスハッチパタ
ーンの左側は画面の右側に対応し、右側は画面の左側に
対応する。したがって、図27(c)に示すように、リ
トレース時のクロスハッチパターンを時間軸上で反転す
ることにより、反転されたクロスハッチパターンの左側
は画面の左側に対応し、右側は画面の右側に対応する。
The left side of the crosshatch pattern at the time of tracing in FIG. 27B corresponds to the left side of the screen, and the right side corresponds to the right side of the screen. On the other hand, the left side of the crosshatch pattern during retrace corresponds to the right side of the screen, and the right side corresponds to the left side of the screen. Therefore, as shown in FIG. 27C, by inverting the crosshatch pattern during retrace on the time axis, the left side of the inverted crosshatch pattern corresponds to the left side of the screen and the right side corresponds to the right side of the screen. Correspond.

【0215】図26の画像歪補正装置の水平偏向回路4
00aは、T/Rずれを補正する機能を有さないため、
水平偏向コイルLHの抵抗成分により、図4(b)に示
したように、三角波状の水平偏向電流に歪が生じる。
The horizontal deflection circuit 4 of the image distortion correction device of FIG.
00a does not have the function of correcting the T / R deviation,
Due to the resistance component of the horizontal deflection coil LH, distortion occurs in the triangular deflection horizontal deflection current as shown in FIG.

【0216】それにより、トレース時には、図27
(b)に示すように、クロスハッチパターンが画面上で
右方向にずれる。また、リトレース時には、図27
(c)に示すように、クロスハッチパターンが画面上で
左方向にずれる。
As a result, at the time of tracing, FIG.
As shown in (b), the crosshatch pattern shifts to the right on the screen. Moreover, at the time of retrace, FIG.
As shown in (c), the crosshatch pattern shifts to the left on the screen.

【0217】そこで、図27(a)に示すように、トレ
ース期間およびリトレース期間の開始時点から終了時点
までに漸次的に減少するT/Rずれ補正波形を用いて読
み出しクロックRCKの周波数を変調する。それによ
り、トレース時には、図27(b)に矢印で示すよう
に、クロスハッチパターンを画面上で左方向に移動さ
せ、リトレース時には、図27(c)に矢印で示すよう
に、クロスハッチパターンを画面上で右方向に移動させ
る。それにより、図27(d)に示すように、トレース
時のクロスハッチパターンとリトレース時のクロスハッ
チパターンとが水平走査方向において一致する。
Therefore, as shown in FIG. 27A, the frequency of the read clock RCK is modulated by using the T / R deviation correction waveform that gradually decreases from the start time to the end time of the trace period and the retrace period. . As a result, during tracing, the crosshatch pattern is moved to the left on the screen as indicated by the arrow in FIG. 27 (b), and during retrace, the crosshatch pattern is indicated as indicated by the arrow in FIG. 27 (c). Move to the right on the screen. As a result, as shown in FIG. 27D, the crosshatch pattern at the time of tracing and the crosshatch pattern at the time of retracing match in the horizontal scanning direction.

【0218】T/Rずれおよびインナーピンクッション
歪の補正は、水平レート(水平走査周期)での補正および
垂直レート(垂直走査周期)での補正からなる。すなわ
ち、水平レートでの変化量を垂直レートで変化させるこ
とにより画像のT/Rずれおよびインナーピンクッショ
ン歪を補正することが可能となる。また、水平レートの
補正波形は、T/Rずれを補正するためのT/Rずれ補
正波形およびインナーピンクッション歪を補正するため
のインナーピンクッション歪補正波形を合成するととも
に、以下に説明する条件を満足するように、合成された
補正波形を修正することにより得られる。
The correction of the T / R deviation and the inner pincushion distortion consists of the correction at the horizontal rate (horizontal scanning period) and the correction at the vertical rate (vertical scanning period). That is, it is possible to correct the T / R shift of the image and the inner pincushion distortion by changing the amount of change at the horizontal rate at the vertical rate. Further, the horizontal rate correction waveform is a combination of the T / R deviation correction waveform for correcting the T / R deviation and the inner pincushion distortion correction waveform for correcting the inner pincushion distortion, and the condition described below. Is obtained by modifying the combined correction waveform so as to satisfy

【0219】次に、往復偏向方式においてT/Rずれお
よびインナーピンクッション歪の補正を実現するための
条件を説明する。図28は往復偏向方式においてT/R
ずれおよびインナーピンクッション歪の補正を実現する
ための条件1〜3を説明するための図である。
Next, the conditions for realizing the correction of the T / R deviation and the inner pincushion distortion in the reciprocating deflection method will be described. FIG. 28 shows T / R in the reciprocating deflection method.
It is a figure for demonstrating the conditions 1-3 for implement | achieving correction | amendment and an inner pincushion distortion correction.

【0220】図28の上図はトレース時およびリトレー
ス時の周波数変化に基づく水平レートの補正波形の一例
を示す波形図、下図はトレース時およびリトレース時の
画面の走査を示す図である。
The upper part of FIG. 28 is a waveform diagram showing an example of the horizontal rate correction waveform based on the frequency change at the time of tracing and retrace, and the lower part is a diagram showing the scanning of the screen at the time of tracing and retrace.

【0221】なお、図28では、インナーピンクッショ
ン歪が画面の左側と右側とで非対称になる場合を図示し
ている。
FIG. 28 shows the case where the inner pincushion distortion is asymmetric between the left side and the right side of the screen.

【0222】ここで、図28において、トレース期間を
4分割し、4つの部分を時間順にA1部、B1部、C1
部およびD1部とする。また、リトレース期間を4分割
し、4つの部分を時間順にA2部、B2部、C2部およ
びD2部とする。
Here, in FIG. 28, the trace period is divided into four parts, and the four parts are time-sequentially A1 part, B1 part, C1.
Part and D1 part. In addition, the retrace period is divided into four, and the four parts are chronologically divided into A2 part, B2 part, C2 part, and D2 part.

【0223】トレース期間の前半においては、A1部で
補正波形の電圧をT/Rずれ補正波形よりも低くするこ
とにより、読み出しクロックRCKの周波数が低くな
り、ラインメモリ1からの映像信号の読み出し速度が遅
くなる。それにより、画面の左半分の領域で画素が内側
に移動する。トレース期間の後半においては、C1部で
補正波形の電圧をT/Rずれ補正波形よりも高くするこ
とにより、読み出しクロックRCKの周波数が高くな
り、ラインメモリ1からの映像信号の読み出し速度が速
くなる。それにより、画面の右半分の領域で画素が内側
に移動する。
In the first half of the trace period, the frequency of the read clock RCK is lowered by lowering the voltage of the correction waveform in the A1 portion below the T / R shift correction waveform, and the read speed of the video signal from the line memory 1 is reduced. Will be late. This causes the pixels to move inward in the left half area of the screen. In the latter half of the trace period, the voltage of the correction waveform is made higher than that of the T / R shift correction waveform in the C1 portion, so that the frequency of the read clock RCK becomes high and the read speed of the video signal from the line memory 1 becomes high. . This causes the pixels to move inward in the right half area of the screen.

【0224】リトレース期間の前半においては、A2部
で補正波形の電圧をT/Rずれ補正波形よりも低くする
ことにより、読み出しクロックRCKの周波数が低くな
り、ラインメモリ1からの映像信号の読み出し速度が遅
くなる。それにより、画面の右半分の領域で画素が内側
に移動する。リトレース期間の後半においては、C2部
で補正波形の電圧をT/Rずれ補正波形よりも高くする
ことにより、読み出しクロックRCKの周波数が高くな
り、ラインメモリ1からの映像信号の読み出し速度が速
くなる。それにより、画面の左半分の領域で画素が内側
に移動する。
In the first half of the retrace period, the voltage of the correction waveform is made lower than that of the T / R shift correction waveform in the A2 section, so that the frequency of the read clock RCK becomes lower and the read speed of the video signal from the line memory 1 becomes faster. Will be late. This causes the pixels to move inward in the right half area of the screen. In the latter half of the retrace period, the voltage of the correction waveform is made higher than that of the T / R deviation correction waveform at the C2 portion, so that the frequency of the read clock RCK becomes high and the read speed of the video signal from the line memory 1 becomes fast. . This causes the pixels to move inward in the left half area of the screen.

【0225】ここで、読み出しクロックRCKの補正前
の周期と補正後の周期との差により各画素が画面上で移
動する量を各画素の移動量と呼ぶ。補正による各画素の
移動の方向が走査方向と同じ場合に、各画素の移動量を
正で表し、補正による各画素の移動の方向が走査方向と
逆の場合に、各画素の移動量を負で表す。
Here, the amount of movement of each pixel on the screen due to the difference between the pre-correction period and the post-correction period of the read clock RCK is called the movement amount of each pixel. When the moving direction of each pixel by the correction is the same as the scanning direction, the moving amount of each pixel is expressed by a positive value, and when the moving direction of each pixel by the correction is opposite to the scanning direction, the moving amount of each pixel is negative. It is represented by.

【0226】図11の例では、トレース期間のA1部、
B1部、C1部およびD1部での各画素の移動量は、そ
れぞれ正、負、負および正となる。また、リトレース期
間のA2部、B2部、C2部およびD2部での各画素の
移動量は、それぞれ正、負、負および正となる。
In the example of FIG. 11, part A1 of the trace period,
The amount of movement of each pixel in the B1, C1, and D1 portions is positive, negative, negative, and positive, respectively. In addition, the movement amount of each pixel in the A2 portion, B2 portion, C2 portion, and D2 portion during the retrace period is positive, negative, negative, and positive, respectively.

【0227】往復偏向方式においてT/Rずれおよびイ
ンナーピンクッション歪の補正を実現するための条件1
〜3は次の通りである。
Condition 1 for realizing the correction of the T / R shift and the inner pincushion distortion in the reciprocating deflection method.
~ 3 are as follows.

【0228】(条件1)1水平走査周期内での読み出し
クロックRCKの周波数変化による画面の左右端での画
素の移動量が0となる。
(Condition 1) The amount of pixel movement at the left and right edges of the screen due to the frequency change of the read clock RCK within one horizontal scanning period becomes zero.

【0229】(条件2)1/2水平走査周期内での読み
出しクロックRCKの周波数変化による画面の中央での
画素の移動量が0となる。
(Condition 2) The pixel movement amount at the center of the screen due to the frequency change of the read clock RCK within the 1/2 horizontal scanning period becomes 0.

【0230】(条件3)トレース時およびリトレース時
の水平走査方向の画素の位置がずれない。
(Condition 3) The positions of pixels in the horizontal scanning direction do not shift during tracing and retracing.

【0231】条件1を満足するためには、トレース期間
のA1部、B1部、C1部およびD1部での読み出しク
ロックRCKの周波数変化による画素の移動量の合計が
0となり、かつリトレース期間のA2部、B2部、C2
部およびD2部での読み出しクロックRCKの周波数変
化による画素の移動量の合計が0となる必要がある。
In order to satisfy the condition 1, the total pixel movement amount due to the frequency change of the read clock RCK in the A1, B1, C1, and D1 portions of the trace period becomes 0, and A2 of the retrace period becomes A2. Section, B2 section, C2
It is necessary that the total movement amount of the pixels due to the frequency change of the read clock RCK in the D section and the D2 section becomes zero.

【0232】条件2を満足するためには、トレース期間
のA1部での読み出しクロックRCKの周波数変化によ
る画素の移動量の合計のの絶対値とB1部での読み出し
クロックRCKの周波数変化による画素の移動量の合計
の絶対値とが等しくなり、かつC1部での読み出しクロ
ックRCKの周波数変化による画素の移動量の合計の絶
対値とD1部での読み出しクロックRCKの周波数変化
による画素の移動量の合計の絶対値とが等しくなる必要
がある。また、リトレース期間のA2部での読み出しク
ロックRCKの周波数変化による画素の移動量の合計の
絶対値とB2部での読み出しクロックRCKの周波数変
化による画素の移動量の合計の絶対値とが等しくなり、
かつC2部での読み出しクロックRCKの周波数変化に
よる画素の移動量の合計の絶対値とD2部での読み出し
クロックRCKの周波数変化による画素の移動量の合計
の絶対値とが等しくなる必要がある。
In order to satisfy the condition 2, the absolute value of the total amount of movement of the pixel due to the frequency change of the read clock RCK in the A1 portion during the trace period and the pixel value due to the frequency change of the read clock RCK in the B1 portion. The absolute value of the total movement amount becomes equal to the absolute value of the total movement amount of the pixel due to the frequency change of the read clock RCK in the C1 portion and the absolute movement amount of the pixel due to the frequency change of the read clock RCK in the D1 portion. The absolute value of the sum must be equal. Also, the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the A2 portion during the retrace period becomes equal to the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the B2 portion. ,
In addition, the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the C2 portion and the total absolute value of the pixel movement amount due to the frequency change of the read clock RCK in the D2 portion need to be equal.

【0233】条件3を満足するためには、トレース期間
のA1部での読み出しクロックRCKの周波数変化によ
る画素の移動量の合計の絶対値とリトレース期間のC2
部での読み出しクロックRCKの周波数変化による画素
の移動量の合計の絶対値とが等しくなり、かつトレース
期間のC1部での読み出しクロックRCKの周波数変化
による画素の移動量の合計の絶対値とリトレース期間の
A2部での読み出しクロックRCKの周波数変化による
画素の移動量の合計の絶対値とが等しくなる必要があ
る。あるいは、トレース期間のB1部での読み出しクロ
ックRCKの周波数変化による画素の移動量の合計の絶
対値とリトレース期間のD2部での読み出しクロックR
CKの周波数変化による画素の移動量の合計の絶対値と
が等しくなり、かつトレース期間のD1部での読み出し
クロックRCKの周波数変化による画素の移動量の合計
の絶対値とリトレース期間のB2部での読み出しクロッ
クRCKの周波数変化による画素の移動量の合計の絶対
値とが等しくなる必要がある。
In order to satisfy the condition 3, the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the portion A1 of the trace period and C2 of the retrace period.
And the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the trace period becomes equal to the total absolute value of the pixel movement amount due to the frequency change of the read clock RCK It is necessary that the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the A2 portion of the period be equal. Alternatively, the absolute value of the total amount of pixel movement due to the frequency change of the read clock RCK in the B1 portion during the trace period and the read clock R in the D2 portion during the retrace period.
The absolute value of the total pixel movement amount due to the frequency change of CK becomes equal, and the absolute value of the total pixel movement amount due to the frequency change of the read clock RCK in the trace period D1 portion and the B2 portion during the retrace period. It is necessary that the absolute value of the total amount of movement of pixels due to the frequency change of the read clock RCK is equal to.

【0234】(条件4)図29は往復偏向方式において
T/Rずれおよびインナーピンクッション歪の補正を実
現するための条件4を説明するための図である。なお、
図29においては、T/Rずれ補正波形を簡略化して示
している。
(Condition 4) FIG. 29 is a diagram for explaining Condition 4 for realizing correction of T / R deviation and inner pincushion distortion in the reciprocating deflection method. In addition,
In FIG. 29, the T / R deviation correction waveform is shown in a simplified form.

【0235】ここで、T/Rずれ補正波形をVa(t)
とし、インナーピンクッション歪補正波形をVb(t)
とし、T/Rずれ補正波形とインナーピンクッション歪
補正波形との加算により得られた合成波形をV(t)と
する。ここで、T/Rずれ補正波形Va(t)およびイ
ンナーピンクッション歪補正波形Vb(t)および合成
波形V(t)は、温度tの関数である。
Here, the T / R deviation correction waveform is Va (t)
And the inner pincushion distortion correction waveform is Vb (t)
Let V (t) be the combined waveform obtained by adding the T / R deviation correction waveform and the inner pincushion distortion correction waveform. Here, the T / R deviation correction waveform Va (t), the inner pincushion distortion correction waveform Vb (t), and the composite waveform V (t) are functions of the temperature t.

【0236】図29(a)は、T/Rずれ補正波形Va
(t)とインナーピンクッション歪補正波形Vb(t)
との加算により得られた合成波形V(t)を示し、図2
9(b)は、インナーピンクッション歪補正波形Vb
(t)を示す。
FIG. 29A shows the T / R deviation correction waveform Va.
(T) and inner pincushion distortion correction waveform Vb (t)
2 shows a composite waveform V (t) obtained by addition of
9 (b) is an inner pincushion distortion correction waveform Vb
(T) is shown.

【0237】以下に説明するように、T/Rずれ補正波
形Va(t)とインナーピンクッション歪補正波形Vb
(t)との加算により得られた合成波形V(t)におけ
るインナーピンクッション歪の補正効果は、インナーピ
ンクッション歪補正波形Vb(t)におけるインナーピ
ンクッション歪の補正効果と等しくない。
As described below, the T / R deviation correction waveform Va (t) and the inner pincushion distortion correction waveform Vb
The effect of correcting the inner pincushion distortion in the combined waveform V (t) obtained by addition with (t) is not equal to the effect of correcting the inner pincushion distortion in the inner pincushion distortion correcting waveform Vb (t).

【0238】そのため、T/Rずれおよびインナーピン
クッション歪を補正するためには、T/Rずれ補正波形
Va(t)とインナーピンクッション歪補正波形Vb
(t)とを加算する際に、インナーピンクッション歪補
正波形Vb(t)をT/Rずれ補正波形Va(t)に基
づいて修正する必要がある。
Therefore, in order to correct the T / R shift and the inner pincushion distortion, the T / R shift correction waveform Va (t) and the inner pincushion distortion correction waveform Vb.
When adding (t), it is necessary to correct the inner pincushion distortion correction waveform Vb (t) based on the T / R shift correction waveform Va (t).

【0239】図26のVCO33に与えられる制御電圧
がVa(t)、Vb(t)、V(t)およびVcの場合
の発振周波数をそれぞれFa(t)、Fb(t)、F
(t)およびFcとすると、読み出しクロックRCKの
周期はそれぞれ1/Fa(t)、1/Fb(t)、1/
F(t)および1/Fcとなる。
The oscillation frequencies when the control voltages applied to the VCO 33 of FIG. 26 are Va (t), Vb (t), V (t) and Vc are Fa (t), Fb (t) and Fc, respectively.
(T) and Fc, the cycles of the read clock RCK are 1 / Fa (t), 1 / Fb (t) and 1 / Fa (t), respectively.
F (t) and 1 / Fc.

【0240】合成波形V(t)におけるインナーピンク
ッション歪補正の基準は、T/Rずれ補正波形Va
(t)に対応する発振周波数Fa(t)であるため、合
成波形V(t)におけるインナーピンクッション歪補正
による画素の移動距離(移動量)L(t)は次式のよう
になる。
The reference for the inner pincushion distortion correction in the composite waveform V (t) is the T / R deviation correction waveform Va.
Since the oscillation frequency is Fa (t) corresponding to (t), the moving distance (moving amount) L (t) of the pixel by the inner pincushion distortion correction in the composite waveform V (t) is given by the following equation.

【0241】 L(t)=K・{1/F(t)−1/Fa(t)} …(1) 上式(1)において、Kは係数である。一方、インナー
ピンクッション歪補正波形Vb(t)におけるインナー
ピンクッション歪補正の基準は、VCO33の中心周波
数Fcであるため、インナーピンクッション歪補正波形
Vb(t)におけるインナーピンクッション歪補正によ
る画素の移動距離(移動量)Lb(t)は次式のように
なる。
L (t) = K · {1 / F (t) −1 / Fa (t)} (1) In the above formula (1), K is a coefficient. On the other hand, since the reference for the inner pincushion distortion correction in the inner pincushion distortion correction waveform Vb (t) is the center frequency Fc of the VCO 33, the pixel of the inner pincushion distortion correction in the inner pincushion distortion correction waveform Vb (t) is corrected. The moving distance (moving amount) Lb (t) is given by the following equation.

【0242】 Lb(t)=K・{1/Fb(t)−1/Fa(t)} …(2) 上式(2)において、Kは係数である。1/F(t)≠
1/Fb(t)であるので、上式(1),(2)からL
(t)≠Lb(t)となる。すなわち、合成波形V
(t)におけるインナーピンクッション歪補正による画
素の移動量L(t)はインナーピンクッション歪補正波
形Vb(t)におけるインナーピンクッション歪補正に
よる画素の移動量Lb(t)とは異なる。
Lb (t) = K · {1 / Fb (t) −1 / Fa (t)} (2) In the above equation (2), K is a coefficient. 1 / F (t) ≠
Since it is 1 / Fb (t), from the above equations (1) and (2), L
(T) ≠ Lb (t). That is, the composite waveform V
The pixel movement amount L (t) by the inner pincushion distortion correction at (t) is different from the pixel movement amount Lb (t) by the inner pincushion distortion correction waveform Vb (t).

【0243】したがって、T/Rずれ補正波形Va
(t)とインナーピンクッション歪補正波形Vb(t)
とを加算する際に、合成波形V(t)が上記の条件1〜
3を満足するようにインナーピンクッション歪補正波形
Vb(t)をT/Rずれ補正波形Va(t)に基づいて
修正する。
Therefore, the T / R deviation correction waveform Va
(T) and inner pincushion distortion correction waveform Vb (t)
When adding and, the combined waveform V (t) becomes
The inner pincushion distortion correction waveform Vb (t) is corrected based on the T / R deviation correction waveform Va (t) so as to satisfy 3.

【0244】(条件5)図30は往復偏向方式において
T/Rずれおよびインナーピンクッション歪の補正を実
現するための条件5を説明するための図である。なお、
図30においては、T/Rずれ補正波形を簡略化して示
している。
(Condition 5) FIG. 30 is a diagram for explaining Condition 5 for realizing the correction of T / R deviation and inner pincushion distortion in the reciprocating deflection method. In addition,
In FIG. 30, the T / R deviation correction waveform is shown in a simplified form.

【0245】図30(a)はT/Rずれ補正波形のレベ
ルの変化前の合成波形V(t)を示し、図30(b)は
T/Rずれ補正波形のレベルの変化後の合成波形V’
(t)を示す。
FIG. 30 (a) shows the composite waveform V (t) before the level change of the T / R deviation correction waveform, and FIG. 30 (b) shows the composite waveform V (t) after the level change of the T / R deviation correction waveform. V '
(T) is shown.

【0246】ここで、T/Rずれ補正波形をVa(t)
とし、インナーピンクッション歪補正波形をVb(t)
とし、T/Rずれ補正波形とインナーピンクッション歪
補正波形との加算により得られた合成波形をV(t)と
する。T/Rずれ補正波形Va(t)、インナーピンク
ッション歪補正波形Vb(t)および合成波形V(t)
は、温度tの関数である。
Here, the T / R deviation correction waveform is Va (t)
And the inner pincushion distortion correction waveform is Vb (t)
Let V (t) be the combined waveform obtained by adding the T / R deviation correction waveform and the inner pincushion distortion correction waveform. T / R deviation correction waveform Va (t), inner pincushion distortion correction waveform Vb (t), and composite waveform V (t)
Is a function of temperature t.

【0247】図26のVCO33に与えられる制御電圧
がVa(t)、Vb(t)、V(t)およびVcの場合
の発振周波数をそれぞれFa(t)、Fb(t)、F
(t)およびFcとすると、読み出しクロックRCKの
周期はそれぞれ1/Fa(t)、1/Fb(t)、1/
F(t)および1/Fcとなる。
When the control voltages applied to the VCO 33 in FIG. 26 are Va (t), Vb (t), V (t) and Vc, the oscillation frequencies are Fa (t), Fb (t) and Fc, respectively.
(T) and Fc, the cycles of the read clock RCK are 1 / Fa (t), 1 / Fb (t) and 1 / Fa (t), respectively.
F (t) and 1 / Fc.

【0248】合成波形V(t)におけるインナーピンク
ッション歪補正の基準は、T/Rずれ補正波形Va
(t)に対応する発振周波数Fa(t)であるため、合
成波形V(t)におけるインナーピンクッション歪補正
による画素の移動距離(移動量)L(t)は次式のよう
になる。
The reference for the inner pincushion distortion correction in the composite waveform V (t) is the T / R deviation correction waveform Va.
Since the oscillation frequency is Fa (t) corresponding to (t), the moving distance (moving amount) L (t) of the pixel by the inner pincushion distortion correction in the composite waveform V (t) is given by the following equation.

【0249】 L(t)=K・{1/F(t)−1/Fa(t)} …(3) 上式(3)において、Kは係数である。[0249]   L (t) = K · {1 / F (t) -1 / Fa (t)} (3) In the above equation (3), K is a coefficient.

【0250】一方、T/Rずれ補正波形Va(t)は温
度tの関数であるので、温度tが変化すると、T/Rず
れ補正波形Va(t)のレベルが変化する。T/Rずれ
補正波形Va(t)のレベルが変化すると、合成波形V
(t)におけるインナーピンクッション歪補正の基準と
なる発振周波数Fa(t)が変化する。そのため、T/
Rずれ補正波形Va(t)のレベルの変化後に、T/R
ずれ補正波形Va(t)のレベルの変化前と同様に合成
波形V(t)におけるインナーピンクッション歪の補正
効果を得るためには、インナーピンクッション歪補正波
形Vb(t)をT/Rずれ補正波形Va(t)に基づい
て修正する必要がある。
On the other hand, since the T / R deviation correction waveform Va (t) is a function of the temperature t, the level of the T / R deviation correction waveform Va (t) changes when the temperature t changes. When the level of the T / R deviation correction waveform Va (t) changes, the combined waveform V
The oscillation frequency Fa (t), which is the reference for the inner pincushion distortion correction at (t), changes. Therefore, T /
After changing the level of the R deviation correction waveform Va (t), T / R
In order to obtain the effect of correcting the inner pincushion distortion in the composite waveform V (t) as before the level of the deviation correction waveform Va (t) is changed, the inner pincushion distortion correction waveform Vb (t) is shifted by T / R. It is necessary to make corrections based on the correction waveform Va (t).

【0251】ここで、レベル変化後のT/Rずれ補正波
形をVa’(t)とし、T/Rずれ補正波形のレベル変
化後におけるインナーピンクッション歪補正波形をV
b’(t)とし、T/Rずれ補正波形のレベル変化後に
おけるT/Rずれ補正波形とインナーピンクッション歪
補正波形との加算により得られた合成波形をV’(t)
とする。
Here, the T / R deviation correction waveform after the level change is Va ′ (t), and the inner pincushion distortion correction waveform after the level change of the T / R deviation correction waveform is V ′ (t).
Let b ′ (t) be the composite waveform obtained by adding the T / R deviation correction waveform and the inner pincushion distortion correction waveform after the level change of the T / R deviation correction waveform is V ′ (t).
And

【0252】図26のVCO33に与えられる制御電圧
がVa’(t)、Vb’(t)、V’(t)およびV
c’の場合の発振周波数をそれぞれFa’(t)、F
b’(t)、F’(t)およびFc’とすると、読み出
しクロックRCKの周期はそれぞれ1/Fa’(t)、
1/Fb’(t)、1/F’(t)および1/Fc’と
なる。
The control voltages applied to the VCO 33 shown in FIG. 26 are Va '(t), Vb' (t), V '(t) and V'.
The oscillation frequencies in the case of c ′ are Fa ′ (t) and F, respectively.
Assuming that b ′ (t), F ′ (t) and Fc ′, the cycle of the read clock RCK is 1 / Fa ′ (t),
1 / Fb '(t), 1 / F' (t) and 1 / Fc '.

【0253】合成波形V’(t)におけるインナーピン
クッション歪補正の基準は、T/Rずれ補正波形Va’
(t)に対応する発振周波数Fa’(t)であるため、
合成波形V’(t)におけるインナーピンクッション歪
補正による画素の移動距離(移動量)L’(t)は次式
のようになる。
The reference for the inner pincushion distortion correction in the composite waveform V '(t) is the T / R deviation correction waveform Va'.
Since the oscillation frequency Fa ′ (t) corresponds to (t),
The moving distance (moving amount) L ′ (t) of the pixel by the inner pincushion distortion correction in the composite waveform V ′ (t) is given by the following equation.

【0254】 L’(t)=K・{1/F’(t)−1/Fa’(t)} …(4) 上式(4)において、Kは係数である。[0254]   L ′ (t) = K · {1 / F ′ (t) −1 / Fa ′ (t)} (4) In the above equation (4), K is a coefficient.

【0255】すなわち、T/Rずれ補正波形のレベル変
化後に、T/Rずれ補正波形のレベル変化前と同様にイ
ンナーピンクッション歪の補正効果を得るためには、L
(t)=L’(t)となる必要がある。したがって、上
式(3),(4)より次式(5)を満足する必要があ
る。
That is, in order to obtain the effect of correcting the inner pincushion distortion after the level change of the T / R deviation correction waveform, as in the case before the level change of the T / R deviation correction waveform,
It is necessary that (t) = L '(t). Therefore, it is necessary to satisfy the following expression (5) from the above expressions (3) and (4).

【0256】 1/F’(t)=1/F(t)−1/Fa(t)+1/Fa’(t) …(5) 上式(5)を満足するように、インナーピンクッション
歪補正波形Vb’(t)を修正する。
1 / F ′ (t) = 1 / F (t) −1 / Fa (t) + 1 / Fa ′ (t) (5) The inner pincushion distortion is satisfied so as to satisfy the above expression (5). The correction waveform Vb '(t) is corrected.

【0257】図31は図26の補正電圧発生回路4aに
おいて生成される周波数変化に基づく水平レートの補正
波形を説明するための波形図であり、(a)は水平同期
信号を示し、(b)はT/Rずれ補正波形を示し、
(c)は周波数変化に基づく水平レートのインナーピン
クッション歪補正波形を示し、(d)はT/Rずれ補正
波形と周波数変化に基づく水平レートのインナーピンク
ッション歪補正波形との加算により得られる合成波形を
示す。1Hは1水平走査期間を示している。
FIG. 31 is a waveform diagram for explaining the correction waveform of the horizontal rate based on the frequency change generated in the correction voltage generating circuit 4a of FIG. 26, (a) showing a horizontal synchronizing signal, and (b). Indicates a T / R deviation correction waveform,
(C) shows a horizontal rate inner pincushion distortion correction waveform based on a frequency change, and (d) is obtained by adding a T / R deviation correction waveform and a horizontal rate inner pincushion distortion correction waveform based on a frequency change. A composite waveform is shown. 1H indicates one horizontal scanning period.

【0258】なお、図31では、インナーピンクッショ
ン歪が画面の左側と右側とで非対称になる場合を図示し
ている。
FIG. 31 shows the case where the inner pincushion distortion is asymmetric between the left side and the right side of the screen.

【0259】図31に示すように、補正電圧発生回路4
aは、トレース期間およびリトレース期間を含む2水平
走査期間分の合成波形を生成する。図31(c)の水平
レートのインナーピンクッション歪補正波形は、図31
(b)のT/Rずれ補正波形に基づいて図31(c)の
トレース映像期間およびリトレース映像期間の合成波形
が上記の条件1〜3を満足するように修正される。
As shown in FIG. 31, the correction voltage generating circuit 4
a generates a composite waveform for two horizontal scanning periods including a trace period and a retrace period. The horizontal rate inner pincushion distortion correction waveform in FIG. 31C is shown in FIG.
Based on the T / R shift correction waveform of (b), the combined waveform of the trace video period and the retrace video period of FIG. 31 (c) is modified so as to satisfy the above conditions 1 to 3.

【0260】図32は図26の補正電圧発生回路4aの
構成の第1の例を示すブロック図である。
FIG. 32 is a block diagram showing a first example of the configuration of the correction voltage generating circuit 4a of FIG.

【0261】図32の補正電圧発生回路4aは、水平レ
ート補正波形発生回路41a、垂直レート補正波形発生
回路42、乗算器43、直流成分補正パルス重畳回路4
4、T/Rずれ補正波形発生回路52、T/R温度ずれ
補正信号発生回路53、乗算器54および加算器55を
含む。
The correction voltage generation circuit 4a shown in FIG. 32 includes a horizontal rate correction waveform generation circuit 41a, a vertical rate correction waveform generation circuit 42, a multiplier 43, and a DC component correction pulse superposition circuit 4
4, a T / R deviation correction waveform generation circuit 52, a T / R temperature deviation correction signal generation circuit 53, a multiplier 54 and an adder 55.

【0262】T/Rずれ補正波形発生回路52は、図3
1に示したT/Rずれ補正波形VTRを発生する。T/
R温度ずれ補正信号発生回路53は、周囲の温度変動に
よるトレース期間およびリトレース期間の水平走査方向
の画素のずれ(T/R温度ずれ)を補正するためのT/
R温度ずれ補正信号VVTを発生する。T/R温度ずれ
補正信号VVTは、周囲の温度変動に応じて変化する。
乗算器54は、T/Rずれ補正波形発生回路52により
発生されたT/Rずれ補正波形VTRとT/R温度ずれ
補正信号発生回路53により発生されたT/R温度ずれ
補正信号VVTとを乗算し、温度補正されたT/Rずれ
補正波形VTAを出力する。
The T / R deviation correction waveform generating circuit 52 is shown in FIG.
The T / R deviation correction waveform VTR shown in 1 is generated. T /
The R temperature deviation correction signal generation circuit 53 is a T / R for correcting a deviation (T / R temperature deviation) of pixels in the horizontal scanning direction during the trace period and the retrace period due to ambient temperature fluctuations.
An R temperature deviation correction signal VVT is generated. The T / R temperature deviation correction signal VVT changes according to the ambient temperature fluctuation.
The multiplier 54 uses the T / R deviation correction waveform VTR generated by the T / R deviation correction waveform generation circuit 52 and the T / R temperature deviation correction signal VVT generated by the T / R temperature deviation correction signal generation circuit 53. Multiply the temperature-corrected T / R deviation correction waveform VTA and output it.

【0263】水平レート補正波形発生回路41aは、温
度補正されたT/Rずれ補正波形VTAに基づいて、図
31(c)に示した周波数変化に基づく水平レートの補
正波形VHDを発生する。この場合、水平レートの補正
波形VHDは、読み出し側PLL回路3のVCO33に
より発生される読み出しクロックRCKの周波数の変化
に対応している。この水平レートの補正波形VHDは、
温度補正されたT/Rずれ補正波形VTAに基づいて修
正される。垂直レート補正波形発生回路42は、図14
(b)に示した垂直レートの補正波形VVDを発生す
る。
The horizontal rate correction waveform generation circuit 41a generates the horizontal rate correction waveform VHD based on the frequency change shown in FIG. 31C based on the temperature-corrected T / R deviation correction waveform VTA. In this case, the horizontal rate correction waveform VHD corresponds to a change in the frequency of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3. This horizontal rate correction waveform VHD is
It is corrected based on the temperature-corrected T / R deviation correction waveform VTA. The vertical rate correction waveform generation circuit 42 is shown in FIG.
The correction waveform VVD having the vertical rate shown in (b) is generated.

【0264】乗算器43は、水平レート補正波形発生回
路41aにより発生された水平レートの補正波形VHD
と垂直レート補正波形発生回路42により発生された垂
直レートの補正波形VVDとを乗算し、周波数変化に基
づくインナーピンクッション歪補正波形VADを出力す
る。直流成分補正パルス重畳回路44は、乗算器43か
ら出力されたインナーピンクッション歪補正波形VAD
に直流成分補正パルスを重畳し、インナーピンクッショ
ン歪補正電圧VA1を出力する。加算器55は、乗算器
54から出力された温度補正されたT/Rずれ補正波形
VTAと直流成分補正パルス重畳回路44から出力され
たインナーピンクッション歪補正電圧VA1とを加算
し、図31(d)の合成波形に対応する補正電圧VA2
を出力する。
The multiplier 43 outputs the horizontal rate correction waveform VHD generated by the horizontal rate correction waveform generation circuit 41a.
And the vertical rate correction waveform VVD generated by the vertical rate correction waveform generation circuit 42 are multiplied to output the inner pincushion distortion correction waveform VAD based on the frequency change. The DC component correction pulse superimposing circuit 44 outputs the inner pincushion distortion correction waveform VAD output from the multiplier 43.
The DC component correction pulse is superposed on and the inner pincushion distortion correction voltage VA1 is output. The adder 55 adds the temperature-corrected T / R deviation correction waveform VTA output from the multiplier 54 and the inner pincushion distortion correction voltage VA1 output from the DC component correction pulse superimposing circuit 44, and FIG. correction voltage VA2 corresponding to the composite waveform of d)
Is output.

【0265】この場合、画面上の縦線の中央部を基準と
して上下部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the central part of the vertical line on the screen.

【0266】なお、水平レート補正波形発生回路41a
が図15(a)に示した周波数変化に基づく水平レート
の補正波形と同様の水平レートの補正波形を発生し、垂
直レート補正波形発生回路42が図15(b)に示した
垂直レートの補正波形を発生し、乗算器43が図15
(c)に示した周波数変化に基づくインナーピンクッシ
ョン歪補正波形と同様のインナーピンクッション歪補正
波形を発生してもよい。
The horizontal rate correction waveform generation circuit 41a
Generates a horizontal rate correction waveform similar to the horizontal rate correction waveform based on the frequency change shown in FIG. 15A, and the vertical rate correction waveform generation circuit 42 corrects the vertical rate correction waveform shown in FIG. 15B. The waveform is generated, and the multiplier 43 outputs the waveform shown in FIG.
An inner pincushion distortion correction waveform similar to the inner pincushion distortion correction waveform based on the frequency change shown in (c) may be generated.

【0267】この場合には、画面上の縦線の上下端を基
準として中央部の画素を移動させることによりインナー
ピンクッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixel at the center with reference to the upper and lower ends of the vertical line on the screen.

【0268】本例では、水平レート補正波形発生回路4
1aが第1の補正波形発生手段に相当し、垂直レート補
正波形発生回路42が第2の補正波形発生手段に相当
し、乗算器43が変調手段または乗算手段に相当し、直
流成分補正パルス重畳回路44が補正パルス付加手段に
相当する。また、T/Rずれ補正波形発生回路52が第
3の補正波形発生手段に相当し、T/R温度ずれ補正信
号発生回路53および乗算器54が補正波形補正手段に
相当する。
In this example, the horizontal rate correction waveform generating circuit 4
1a corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 42 corresponds to the second correction waveform generating means, the multiplier 43 corresponds to the modulating means or the multiplying means, and the DC component correction pulse superimposition is performed. The circuit 44 corresponds to the correction pulse adding means. The T / R deviation correction waveform generation circuit 52 corresponds to the third correction waveform generation means, and the T / R temperature deviation correction signal generation circuit 53 and the multiplier 54 correspond to the correction waveform correction means.

【0269】なお、図32の例では、アナログ信号での
処理について述べているが、回路ブロックの一部または
全部をデジタル信号での処理で行うことも可能である。
In the example of FIG. 32, the processing with an analog signal is described, but it is also possible to perform some or all of the circuit blocks by processing with a digital signal.

【0270】図33は図26の補正電圧発生回路4aの
構成の第2の例を示すブロック図である。
FIG. 33 is a block diagram showing a second example of the configuration of the correction voltage generating circuit 4a shown in FIG.

【0271】図33の補正電圧発生回路4aは、水平レ
ート補正波形発生回路41a、垂直レート補正波形発生
回路42、可変利得型増幅器46、直流成分補正パルス
重畳回路44、T/Rずれ補正波形発生回路52、T/
R温度ずれ補正信号発生回路53、乗算器54および加
算器55を含む。
The correction voltage generation circuit 4a of FIG. 33 includes a horizontal rate correction waveform generation circuit 41a, a vertical rate correction waveform generation circuit 42, a variable gain amplifier 46, a DC component correction pulse superposition circuit 44, and a T / R deviation correction waveform generation. Circuit 52, T /
An R temperature deviation correction signal generation circuit 53, a multiplier 54 and an adder 55 are included.

【0272】T/Rずれ補正波形発生回路52、T/R
温度ずれ補正信号発生回路53および乗算器54の動作
は、図32のT/Rずれ補正波形発生回路52、T/R
温度ずれ補正信号発生回路53および乗算器54の動作
と同様である。
T / R deviation correction waveform generating circuit 52, T / R
The operations of the temperature shift correction signal generation circuit 53 and the multiplier 54 are the same as those of the T / R shift correction waveform generation circuit 52 and T / R of FIG.
The operation is the same as that of the temperature deviation correction signal generating circuit 53 and the multiplier 54.

【0273】水平レート補正波形発生回路41aは、温
度補正されたT/Rずれ補正波形VTAに基づいて、図
31(c)に示した周波数変化に基づく水平レートの補
正波形VHDを発生し、増幅器46の入力端子に与え
る。この場合、水平レートの補正波形VHDは、読み出
し側PLL回路3のVCO33により発生される読み出
しクロックRCKの周波数の変化に対応している。この
水平レートの補正波形VHDは、温度補正されたT/R
ずれ補正波形VTAに基づいて修正される。
The horizontal rate correction waveform generation circuit 41a generates the horizontal rate correction waveform VHD based on the frequency change shown in FIG. 31C based on the temperature-corrected T / R deviation correction waveform VTA, and the amplifier It is given to the input terminal of 46. In this case, the horizontal rate correction waveform VHD corresponds to a change in the frequency of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3. This horizontal rate correction waveform VHD is the temperature-corrected T / R.
It is corrected based on the shift correction waveform VTA.

【0274】垂直レート補正波形発生回路42は、図1
4(b)に示した垂直レートの補正波形VVDを発生
し、増幅器46の利得制御端子に与える。それにより、
増幅器46は、周波数変化に基づくインナーピンクッシ
ョン歪補正波形VADを出力する。
The vertical rate correction waveform generation circuit 42 shown in FIG.
The correction waveform VVD having the vertical rate shown in FIG. 4B is generated and given to the gain control terminal of the amplifier 46. Thereby,
The amplifier 46 outputs the inner pincushion distortion correction waveform VAD based on the frequency change.

【0275】直流成分補正パルス重畳回路44は、増幅
器46から出力されたインナーピンクッション歪補正波
形VADに直流成分補正パルスを重畳し、インナーピン
クッション歪補正電圧VA1を出力する。加算器55
は、乗算器54から出力された温度補正されたT/Rず
れ補正波形VTAと直流成分補正パルス重畳回路44か
ら出力されたインナーピンクッション歪補正電圧VA1
とを加算し、図31(d)の合成波形に対応する補正電
圧VA2を出力する。
The DC component correction pulse superposition circuit 44 superimposes the DC component correction pulse on the inner pincushion distortion correction waveform VAD output from the amplifier 46, and outputs the inner pincushion distortion correction voltage VA1. Adder 55
Is the temperature-corrected T / R deviation correction waveform VTA output from the multiplier 54 and the inner pincushion distortion correction voltage VA1 output from the DC component correction pulse superposition circuit 44.
And are added, and the correction voltage VA2 corresponding to the combined waveform of FIG.

【0276】なお、水平レート補正波形発生回路41a
が図15(a)に示した周波数変化に基づく水平レート
の補正波形と同様の水平レートの補正波形を発生し、垂
直レート補正波形発生回路42が図15(b)に示した
垂直レートの補正波形を発生し、増幅器46が図15
(c)に示した周波数変化に基づくインナーピンクッシ
ョン歪補正波形と同様のインナーピンクッション歪補正
波形を発生してもよい。
The horizontal rate correction waveform generation circuit 41a
Generates a horizontal rate correction waveform similar to the horizontal rate correction waveform based on the frequency change shown in FIG. 15A, and the vertical rate correction waveform generation circuit 42 corrects the vertical rate correction waveform shown in FIG. 15B. The waveform is generated and the amplifier 46 is shown in FIG.
An inner pincushion distortion correction waveform similar to the inner pincushion distortion correction waveform based on the frequency change shown in (c) may be generated.

【0277】この場合、画面上の縦線の上下端を基準と
して中央部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixel in the center with reference to the upper and lower ends of the vertical line on the screen.

【0278】本例では、水平レート補正波形発生回路4
1aが第1の補正波形発生手段に相当し、垂直レート補
正波形発生回路42が第2の補正波形発生手段に相当
し、増幅器46が変調手段または増幅手段に相当し、直
流成分補正パルス重畳回路44が補正パルス付加手段に
相当する。また、T/Rずれ補正波形発生回路52が第
3の補正波形発生手段に相当し、T/R温度ずれ補正信
号発生回路53および乗算器54が補正波形補正手段に
相当する。
In this example, the horizontal rate correction waveform generation circuit 4
1a corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 42 corresponds to the second correction waveform generating means, the amplifier 46 corresponds to the modulating means or the amplifying means, and the DC component correction pulse superimposing circuit. Reference numeral 44 corresponds to the correction pulse adding means. The T / R deviation correction waveform generation circuit 52 corresponds to the third correction waveform generation means, and the T / R temperature deviation correction signal generation circuit 53 and the multiplier 54 correspond to the correction waveform correction means.

【0279】なお、図33の例では、アナログ信号での
処理について述べているが、回路ブロックの一部または
全部をデジタル信号での処理で行うことも可能である。
Although the example of FIG. 33 describes processing with an analog signal, it is also possible to perform a part or all of the circuit block by processing with a digital signal.

【0280】図34は図26の補正電圧発生回路4aの
構成の第3の例を示すブロック図である。
FIG. 34 is a block diagram showing a third example of the configuration of the correction voltage generating circuit 4a of FIG.

【0281】図34の補正電圧発生回路4aは、水平レ
ート補正波形発生回路47a、垂直レート補正波形発生
回路48、乗算器49、周期−周波数変換回路50、直
流成分補正パルス重畳回路51、T/Rずれ補正波形発
生回路52、T/R温度ずれ補正信号発生回路53、乗
算器54および加算器55を含む。
The correction voltage generating circuit 4a of FIG. 34 includes a horizontal rate correction waveform generating circuit 47a, a vertical rate correction waveform generating circuit 48, a multiplier 49, a period-frequency conversion circuit 50, a DC component correction pulse superimposing circuit 51, and T / T. An R deviation correction waveform generation circuit 52, a T / R temperature deviation correction signal generation circuit 53, a multiplier 54 and an adder 55 are included.

【0282】T/Rずれ補正波形発生回路52、T/R
温度ずれ補正信号発生回路53および乗算器54の動作
は、図32のT/Rずれ補正波形発生回路52、T/R
温度ずれ補正信号発生回路53および乗算器54の動作
と同様である。
T / R deviation correction waveform generating circuit 52, T / R
The operations of the temperature shift correction signal generation circuit 53 and the multiplier 54 are the same as those of the T / R shift correction waveform generation circuit 52 and T / R of FIG.
The operation is the same as that of the temperature deviation correction signal generating circuit 53 and the multiplier 54.

【0283】水平レート補正波形発生回路47aは、図
16(a)に示した周期変化に基づく水平レートの補正
波形VHTを発生する。水平レートの補正波形VHT
は、読み出し側PLL回路3のVCO33により発生さ
れる読み出しクロックRCKの周期の変化に対応してい
る。ただし、この水平レートの補正波形VHTは、温度
補正されたT/Rずれ補正波形VTAに基づいて修正さ
れる。垂直レート補正波形発生回路48は、図16
(b)に示した垂直レートの補正波形VVDを発生す
る。
The horizontal rate correction waveform generation circuit 47a generates a horizontal rate correction waveform VHT based on the periodic change shown in FIG. 16 (a). Horizontal rate correction waveform VHT
Corresponds to a change in the cycle of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3. However, the correction waveform VHT of the horizontal rate is corrected based on the temperature-corrected T / R deviation correction waveform VTA. The vertical rate correction waveform generation circuit 48 is shown in FIG.
The correction waveform VVD having the vertical rate shown in (b) is generated.

【0284】乗算器49は、水平レート補正波形発生回
路47aにより発生された水平レートの補正波形VHT
と垂直レート補正波形発生回路48により発生された垂
直レートの補正波形VVDとを乗算することにより、周
期変化に基づくインナーピンクッション歪補正波形VA
Tを出力する。
The multiplier 49 has a horizontal rate correction waveform VHT generated by the horizontal rate correction waveform generation circuit 47a.
And the vertical rate correction waveform VVD generated by the vertical rate correction waveform generation circuit 48 are multiplied to obtain the inner pincushion distortion correction waveform VA based on the periodic change.
Output T.

【0285】周期−周波数変換回路50は、周期変化に
基づくインナーピンクッション歪補正波形VATを周波
数変化に基づくインナーピンクッション歪補正波形VA
Fに変換する。直流成分補正パルス重畳回路51は、周
期−周波数変換回路50により得られた周波数変化に基
づくインナーピンクッション歪補正波形VAFに直流成
分補正パルスを重畳し、インナーピンクッション歪補正
電圧VA1を出力する。加算器55は、乗算器54から
出力された温度補正されたT/Rずれ補正波形VTAと
直流成分補正パルス重畳回路44から出力されたインナ
ーピンクッション歪補正電圧VA1とを加算し、合成波
形に対応する補正電圧VA2を出力する。
The period-frequency conversion circuit 50 converts the inner pincushion distortion correction waveform VAT based on the period change into the inner pincushion distortion correction waveform VA based on the frequency change.
Convert to F. The DC component correction pulse superposition circuit 51 superimposes the DC component correction pulse on the inner pincushion distortion correction waveform VAF based on the frequency change obtained by the cycle-frequency conversion circuit 50, and outputs the inner pincushion distortion correction voltage VA1. The adder 55 adds the temperature-corrected T / R deviation correction waveform VTA output from the multiplier 54 and the inner pincushion distortion correction voltage VA1 output from the DC component correction pulse superimposing circuit 44 to form a combined waveform. The corresponding correction voltage VA2 is output.

【0286】この場合、画面上の縦線の中央部を基準と
して上下部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixels in the upper and lower parts with reference to the central part of the vertical line on the screen.

【0287】なお、水平レート補正波形発生回路47a
が図17(a)に示した周期変化に基づく水平レートの
補正波形と同様の水平レートの補正波形を発生し、垂直
レート補正波形発生回路48が図17(b)に示した垂
直レートの補正波形を発生し、乗算器49が図17
(c)に示した周期変化に基づくインナーピンクッショ
ン歪補正波形と同様のインナーピンクッション歪補正波
形を発生してもよい。
The horizontal rate correction waveform generating circuit 47a
Generates a horizontal rate correction waveform similar to the horizontal rate correction waveform based on the periodic change shown in FIG. 17A, and the vertical rate correction waveform generation circuit 48 corrects the vertical rate correction waveform shown in FIG. 17B. The waveform is generated and the multiplier 49 is shown in FIG.
An inner pincushion distortion correction waveform similar to the inner pincushion distortion correction waveform based on the periodic change shown in (c) may be generated.

【0288】この場合、画面上の縦線の上下端を基準と
して中央部の画素を移動させることによりインナーピン
クッション歪が補正される。
In this case, the inner pincushion distortion is corrected by moving the pixel in the center with reference to the upper and lower ends of the vertical line on the screen.

【0289】本例では、水平レート補正波形発生回路4
7aが第1の補正波形発生手段に相当し、垂直レート補
正波形発生回路48が第2の補正波形発生手段に相当
し、乗算器49が変調手段および乗算手段に相当し、直
流成分補正パルス重畳回路51が補正パルス付加手段に
相当する。また、T/Rずれ補正波形発生回路52が第
3の補正波形発生手段に相当し、T/R温度ずれ補正信
号発生回路53および乗算器54が補正波形補正手段に
相当する。
In this example, the horizontal rate correction waveform generation circuit 4
7a corresponds to the first correction waveform generating means, the vertical rate correction waveform generating circuit 48 corresponds to the second correction waveform generating means, the multiplier 49 corresponds to the modulating means and the multiplying means, and the DC component correction pulse superimposition is performed. The circuit 51 corresponds to the correction pulse adding means. The T / R deviation correction waveform generation circuit 52 corresponds to the third correction waveform generation means, and the T / R temperature deviation correction signal generation circuit 53 and the multiplier 54 correspond to the correction waveform correction means.

【0290】なお、図34では、アナログ信号での処理
について述べているが、回路ブロックの一部または全部
をデジタル信号での処理で行うことも可能である。ま
た、図34の例において、乗算器49の代わりに、図3
3の例のように、増幅器を用いてもよい。
Although FIG. 34 describes the processing with an analog signal, it is also possible to perform some or all of the circuit blocks by processing with a digital signal. Further, in the example of FIG. 34, instead of the multiplier 49,
An amplifier may be used as in the third example.

【0291】図34の補正電圧発生回路4aにおいて、
水平レート補正波形発生回路47aにより発生される周
期変化に基づく水平レートの補正波形VHTは、読み出
し側PLL回路3のVCO33により発生される読み出
しクロックRCKの周期の変化に対応しており、周期は
画素の移動量に比例する。そのため、水平レートの補正
波形VHTを垂直レートの補正波形VVDで変調するこ
とにより各水平走査線におけるインナーピンクッション
歪補正電圧VA1を得た場合には、すべての水平走査線
においてインナーピンクッション歪量とインナーピンク
ッション歪補正電圧VA1による補正量とが等しくな
り、インナーピンクッション歪を画面の全体にわたって
正確に補正することができる。
In the correction voltage generating circuit 4a of FIG. 34,
The horizontal rate correction waveform VHT based on the cycle change generated by the horizontal rate correction waveform generation circuit 47a corresponds to the change in the cycle of the read clock RCK generated by the VCO 33 of the read side PLL circuit 3, and the cycle is the pixel. Proportional to the amount of movement. Therefore, when the inner pincushion distortion correction voltage VA1 in each horizontal scanning line is obtained by modulating the horizontal rate correction waveform VHT with the vertical rate correction waveform VVD, the inner pincushion distortion amount in all the horizontal scanning lines. And the correction amount by the inner pincushion distortion correction voltage VA1 become equal, and the inner pincushion distortion can be accurately corrected over the entire screen.

【0292】これに対して、図32および図33の水平
レート補正波形発生回路41aにより発生される周波数
変化に基づく水平レートの補正波形VHDは、読み出し
側PLL回路3のVCO33により発生される読み出し
クロックRCKの周波数に対応し、周波数は画素の移動
量に反比例する。そのため、水平レートの補正波形VH
Dを垂直レートの補正波形VVDで変調することにより
各水平走査線におけるインナーピンクッション歪補正電
圧VA1を得た場合には、水平走査線によってはインナ
ーピンクッション歪量とインナーピンクッション歪補正
電圧VA1による補正量との間に僅かに誤差が発生す
る。
On the other hand, the horizontal rate correction waveform VHD based on the frequency change generated by the horizontal rate correction waveform generation circuit 41a shown in FIGS. 32 and 33 is the read clock generated by the VCO 33 of the read side PLL circuit 3. Corresponding to the frequency of RCK, the frequency is inversely proportional to the moving amount of the pixel. Therefore, the horizontal rate correction waveform VH
When the inner pincushion distortion correction voltage VA1 for each horizontal scanning line is obtained by modulating D with the vertical rate correction waveform VVD, the inner pincushion distortion amount and the inner pincushion distortion correction voltage VA1 may be obtained depending on the horizontal scanning line. A slight error occurs between the correction amount and the correction amount.

【0293】したがって、図34の補正電圧発生回路4
aを用いた場合、より高画質化が可能となる。一方、図
32および図33の補正電圧発生回路4aを用いた場合
には、回路規模の低減化および低コスト化を図ることが
できる。
Therefore, the correction voltage generating circuit 4 of FIG.
When a is used, higher image quality can be achieved. On the other hand, when the correction voltage generating circuit 4a shown in FIGS. 32 and 33 is used, the circuit scale can be reduced and the cost can be reduced.

【0294】上記の水平レート補正波形発生回路41
a,47aおよび垂直レート補正波形発生回路42,4
8は、メモリおよびD/A変換器により構成することが
でき、あるいは波形発生関数を用いた波形発生回路およ
びD/A変換器により構成することもできる。波形発生
回路は、論理回路等を用いたハードウエアまたはマイク
ロコンピュータ等を用いたソフトウエアにより実現する
ことができる。また、これらの構成を組み合わせること
により水平レート補正波形発生回路41a,47aまた
は垂直レート補正波形発生回路42,48を実現するこ
ともできる。
The above horizontal rate correction waveform generation circuit 41
a, 47a and vertical rate correction waveform generation circuits 42, 4
8 can be composed of a memory and a D / A converter, or can be composed of a waveform generating circuit using a waveform generating function and a D / A converter. The waveform generating circuit can be realized by hardware using a logic circuit or the like or software using a microcomputer or the like. Further, the horizontal rate correction waveform generation circuits 41a and 47a or the vertical rate correction waveform generation circuits 42 and 48 can be realized by combining these configurations.

【0295】補正電圧発生回路4aをデジタル処理によ
り実現する場合、水平レート補正波形発生回路41a,
47aおよび垂直レート補正波形発生回路42,48
は、メモリにより構成することができ、あるいは波形発
生関数を用いた波形発生回路により構成することもでき
る。この場合にも、波形発生回路は、論理回路等を用い
たハードウエアまたはマイクロコンピュータ等を用いた
ソフトウエアにより実現することができる。また、これ
らの構成を組み合わせることにより水平レート補正波形
発生回路41a,47aまたは垂直レート補正波形発生
回路42,48を実現することもできる。
When the correction voltage generation circuit 4a is realized by digital processing, the horizontal rate correction waveform generation circuit 41a,
47a and vertical rate correction waveform generation circuits 42 and 48
Can be configured by a memory, or can be configured by a waveform generation circuit using a waveform generation function. Also in this case, the waveform generating circuit can be realized by hardware using a logic circuit or the like or software using a microcomputer or the like. Further, the horizontal rate correction waveform generation circuits 41a and 47a or the vertical rate correction waveform generation circuits 42 and 48 can be realized by combining these configurations.

【0296】なお、図26の画像歪補正装置において、
図22の画像歪補正装置と同様に、加算結合方式回路6
の代わりに、図21に示した容量結合方式回路5を用い
てもよい。
Incidentally, in the image distortion correction device of FIG.
Similar to the image distortion correction device of FIG.
Instead of the above, the capacitive coupling type circuit 5 shown in FIG. 21 may be used.

【0297】上記実施の形態では、本発明をインナーピ
ンクッション歪を補正する場合に適用しているが、本発
明は水平リニアリティ(直線性)補正を行う場合にも適
用可能である。
In the above embodiments, the present invention is applied to the case of correcting the inner pincushion distortion, but the present invention is also applicable to the case of performing horizontal linearity correction.

【0298】[0298]

【発明の効果】本発明によれば、歪補正波形に基づいて
読み出しクロックの周波数が制御されることにより、記
憶手段からの映像信号の読み出し周期が変化する。それ
により、映像信号に基づいて往復偏向方式により画面上
に表示される画素の位置が移動し、画像の歪が補正され
る。この場合、水平走査方向における画像の両端および
中心で画素の移動量が0になるように歪補正波形が設定
されるので、画像の両端の位置および中心の位置がずれ
ず、かつ往路の走査および復路の走査における画像のず
れが生じない。
According to the present invention, the frequency of the read clock is controlled based on the distortion correction waveform to change the read cycle of the video signal from the storage means. As a result, the positions of the pixels displayed on the screen are moved by the reciprocal deflection method based on the video signal, and the image distortion is corrected. In this case, since the distortion correction waveform is set so that the pixel movement amount is 0 at both ends and the center of the image in the horizontal scanning direction, the positions of both ends and the center of the image do not shift, and the forward scan and No image shift occurs in the backward scan.

【0299】このように、偏向系における偏向電流を変
化させることなく、読み出しクロックを歪補正波形を用
いて変化させることにより画像の歪を補正することが可
能となるので、消費電力が増大しない。また、偏向系を
改良することなく、歪補正波形発生手段および読み出し
クロック制御手段を設けることにより画像の歪を補正す
ることが可能となるので、回路構成が複雑化せず、低コ
スト化が図られる。
As described above, the image distortion can be corrected by changing the read clock using the distortion correction waveform without changing the deflection current in the deflection system, so that the power consumption does not increase. Further, since it is possible to correct the image distortion by providing the distortion correction waveform generation means and the read clock control means without improving the deflection system, the circuit configuration is not complicated and the cost can be reduced. To be

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施の形態における画像表示装
置の構成を示すブロック図
FIG. 1 is a block diagram showing a configuration of an image display device according to a first embodiment of the present invention.

【図2】垂直偏向回路により垂直偏向コイルに供給され
る垂直偏向電流の波形図および水平偏向回路により水平
偏向コイルに供給される水平偏向電流の波形図
FIG. 2 is a waveform diagram of a vertical deflection current supplied to a vertical deflection coil by a vertical deflection circuit and a waveform diagram of a horizontal deflection current supplied to a horizontal deflection coil by a horizontal deflection circuit.

【図3】水平偏向回路におけるT/Rずれの補正方法を
説明するための等価回路図
FIG. 3 is an equivalent circuit diagram for explaining a method of correcting T / R deviation in a horizontal deflection circuit.

【図4】図3の等価回路の動作を示す波形図FIG. 4 is a waveform diagram showing the operation of the equivalent circuit of FIG.

【図5】図1の画像表示装置の映像信号処理回路に含ま
れる画像歪補正装置の構成の一例を示すブロック図
5 is a block diagram showing an example of a configuration of an image distortion correction device included in a video signal processing circuit of the image display device of FIG.

【図6】インナーピンクッション歪を説明するための模
式図
FIG. 6 is a schematic diagram for explaining inner pincushion distortion.

【図7】画面上の画素の移動によるインナーピンクッシ
ョン歪補正の一例を示す図
FIG. 7 is a diagram showing an example of inner pincushion distortion correction due to movement of pixels on the screen.

【図8】画面の水平走査方向での画素の移動量と画面の
垂直方向の位置との関係を示す図
FIG. 8 is a diagram showing the relationship between the amount of pixel movement in the horizontal scanning direction of the screen and the vertical position of the screen.

【図9】図5の読み出し側PLL回路のVCOの周波数
−電圧特性の一例を示す図
9 is a diagram showing an example of a frequency-voltage characteristic of a VCO of the read side PLL circuit of FIG.

【図10】画面の中央部を基準とするインナーピンクッ
ション歪補正に用いる周波数変化に基づく水平レートの
補正波形を示す波形図、水平レートの補正波形による画
素の移動量を示す波形図およびインナーピンクッション
歪量を示す図
FIG. 10 is a waveform diagram showing a horizontal rate correction waveform based on a frequency change used for inner pincushion distortion correction with reference to the center of the screen, a waveform diagram showing a pixel movement amount by the horizontal rate correction waveform, and an inner pin. Diagram showing cushion strain amount

【図11】往復偏向方式においてインナーピンクッショ
ン歪補正を実現するための条件を説明するための図
FIG. 11 is a diagram for explaining conditions for realizing inner pincushion distortion correction in the reciprocating deflection method.

【図12】図5のインナーピンクッション歪補正電圧発
生回路において発生される周波数変化に基づく水平レー
トの補正波形を説明するための波形図
12 is a waveform chart for explaining a horizontal rate correction waveform based on a frequency change generated in the inner pincushion distortion correction voltage generation circuit of FIG.

【図13】直流成分補正パルスの一例を説明するための
波形図
FIG. 13 is a waveform diagram for explaining an example of a DC component correction pulse.

【図14】画面の中央部を基準とするインナーピンクッ
ション歪補正に用いる周波数変化に基づく水平レートの
補正波形、垂直レートの補正波形およびインナーピンク
ッション歪補正電圧の一例を示す波形図
FIG. 14 is a waveform diagram showing an example of a horizontal rate correction waveform, a vertical rate correction waveform, and an inner pincushion distortion correction voltage based on a frequency change used for inner pincushion distortion correction with the center of the screen as a reference.

【図15】画面の上下端を基準とするインナーピンクッ
ション歪補正に用いる周波数変化に基づく水平レートの
補正波形、垂直レートの補正波形およびインナーピンク
ッション歪補正電圧の一例を示す波形図
FIG. 15 is a waveform diagram showing an example of a horizontal rate correction waveform, a vertical rate correction waveform, and an inner pincushion distortion correction voltage based on a frequency change used for inner pincushion distortion correction with the upper and lower edges of the screen as a reference.

【図16】画面の中央部を基準とするインナーピンクッ
ション歪補正に用いる周期変化に基づく水平レートの補
正波形、垂直レートの補正波形およびインナーピンクッ
ション歪補正電圧の一例を示す波形図
FIG. 16 is a waveform diagram showing an example of a horizontal rate correction waveform, a vertical rate correction waveform, and an inner pincushion distortion correction voltage based on a periodic change used for inner pincushion distortion correction with the center of the screen as a reference.

【図17】画面の上下端を基準とするインナーピンクッ
ション歪補正に用いる周期変化に基づく水平レートの補
正波形、垂直レートの補正波形およびインナーピンクッ
ション歪補正電圧の一例を示す波形図
FIG. 17 is a waveform diagram showing an example of a horizontal rate correction waveform, a vertical rate correction waveform, and an inner pincushion distortion correction voltage based on a cycle change used for inner pincushion distortion correction with the upper and lower edges of the screen as a reference.

【図18】図5のインナーピンクッション歪補正電圧発
生回路の構成の第1の例を示すブロック図
FIG. 18 is a block diagram showing a first example of the configuration of the inner pincushion distortion correction voltage generating circuit of FIG.

【図19】図5のインナーピンクッション歪補正電圧発
生回路の構成の第2の例を示すブロック図
FIG. 19 is a block diagram showing a second example of the configuration of the inner pincushion distortion correction voltage generating circuit in FIG.

【図20】図5のインナーピンクッション歪補正電圧発
生回路の構成の第3の例を示すブロック図
20 is a block diagram showing a third example of the configuration of the inner pincushion distortion correction voltage generating circuit in FIG.

【図21】図5の読み出し側PLL回路および加算結合
方式回路の構成の一例を示す回路図
FIG. 21 is a circuit diagram showing an example of the configurations of the read side PLL circuit and the addition coupling system circuit of FIG.

【図22】図1の画像表示装置の映像信号処理回路に含
まれる画像歪補正装置の構成の他の例を示すブロック図
22 is a block diagram showing another example of the configuration of the image distortion correction device included in the video signal processing circuit of the image display device of FIG.

【図23】図22の読み出し側PLL回路および容量結
合方式回路の構成の一例を示す回路図
FIG. 23 is a circuit diagram showing an example of the configuration of a read side PLL circuit and a capacitive coupling method circuit of FIG. 22.

【図24】画面上の縦線の中央部と上下端との間の位置
を基準とするインナーピンクッション歪補正に用いる垂
直レートの補正波形の一例を示す波形図
FIG. 24 is a waveform diagram showing an example of a vertical rate correction waveform used for inner pincushion distortion correction based on the position between the center and the upper and lower ends of the vertical line on the screen.

【図25】本発明の第2の実施の形態における画像表示
装置の構成を示すブロック図
FIG. 25 is a block diagram showing a configuration of an image display device according to a second embodiment of the present invention.

【図26】図25の画像表示装置の映像信号処理回路に
含まれる画像歪補正装置の構成の一例を示すブロック図
26 is a block diagram showing an example of the configuration of an image distortion correction device included in the video signal processing circuit of the image display device of FIG. 25.

【図27】T/Rずれ補正を説明するための図FIG. 27 is a diagram for explaining T / R deviation correction.

【図28】往復偏向方式においてT/Rずれおよびイン
ナーピンクッション歪の補正を実現するための条件1〜
3を説明するための図
28] Conditions 1 to 1 for realizing correction of T / R deviation and inner pincushion distortion in the reciprocating deflection method.
Figure for explaining 3

【図29】往復偏向方式においてT/Rずれおよびイン
ナーピンクッション歪の補正を実現するための条件4を
説明するための図
FIG. 29 is a diagram for explaining Condition 4 for realizing the correction of T / R deviation and inner pincushion distortion in the reciprocating deflection method.

【図30】往復偏向方式においてT/Rずれおよびイン
ナーピンクッション歪の補正を実現するための条件5を
説明するための図
FIG. 30 is a diagram for explaining Condition 5 for realizing the correction of the T / R shift and the inner pincushion distortion in the reciprocating deflection method.

【図31】図26の補正電圧発生回路において生成され
る周波数変化に基づく水平レートの補正波形を説明する
ための波形図
31 is a waveform chart for explaining a correction waveform of a horizontal rate based on a frequency change generated in the correction voltage generation circuit of FIG.

【図32】図26の補正電圧発生回路の構成の第1の例
を示すブロック図
32 is a block diagram showing a first example of the configuration of the correction voltage generation circuit of FIG. 26.

【図33】図26の補正電圧発生回路の構成の第2の例
を示すブロック図
FIG. 33 is a block diagram showing a second example of the configuration of the correction voltage generation circuit of FIG. 26.

【図34】図26の補正電圧発生回路の構成の第3の例
を示すブロック図
34 is a block diagram showing a third example of the configuration of the correction voltage generation circuit in FIG.

【図35】理想的な往復偏向の表示画面を示す図および
ずれが生じた往復偏向の表示画面を示す図
FIG. 35 is a diagram showing an ideal display screen of reciprocating deflection and a diagram showing a display screen of reciprocating deflection with deviation.

【符号の説明】[Explanation of symbols]

1 ラインメモリ 2 書き込み側PLL回路 3 読み出し側PLL回路 4 インナーピンクッション歪補正電圧発生回路 4a 補正電圧発生回路 5 容量結合方式回路 6 加算結合方式回路 21,31 位相比較器 22,32 ループフィルタ 23,33 VCO 24,34 分周器 41,47,41a,47a 水平レート補正波形発生
回路 42,48 垂直レート補正波形発生回路 43,49 乗算器 44,51 直流成分補正パルス重畳回路 46 増幅器 52 T/Rずれ補正波形発生回路 53 T/R温度ずれ補正信号発生回路 54 乗算回路 55 加算器 61 トランジスタ 62,321,322 抵抗 63,323,324,325 コンデンサ 64 反転加算器 65 反転増幅器 66 非反転増幅器 VDI,VDO 映像信号 WCK 書き込みクロック RCK 読み出しクロック VA,VA1 インナーピンクッション歪補正電圧 VA2 補正電圧 VC 制御電圧 CKS 基準信号 HD 水平同期信号 VHD,VHT 水平レートの補正波形 VVD,VVT 垂直レートの補正波形 VAD,VAT,VAF インナーピンクッション歪補
正波形 VTR,VTT T/Rずれ補正波形 VTT T/R温度ずれ補正信号
1 line memory 2 write side PLL circuit 3 read side PLL circuit 4 inner pincushion distortion correction voltage generation circuit 4a correction voltage generation circuit 5 capacitive coupling method circuit 6 summing coupling method circuit 21, 31 phase comparator 22, 32 loop filter 23, 33 VCO 24, 34 Frequency divider 41, 47, 41a, 47a Horizontal rate correction waveform generation circuit 42, 48 Vertical rate correction waveform generation circuit 43, 49 Multiplier 44, 51 DC component correction pulse superposition circuit 46 Amplifier 52 T / R Deviation correction waveform generation circuit 53 T / R temperature deviation correction signal generation circuit 54 Multiplication circuit 55 Adder 61 Transistors 62, 321, 322 Resistors 63, 323, 324, 325 Capacitor 64 Inversion adder 65 Inversion amplifier 66 Non-inversion amplifier VDI, VDO Video signal WCK Write clock RCK Read Clocks VA, VA1 Inner pincushion distortion correction voltage VA2 Correction voltage VC Control voltage CKS Reference signal HD Horizontal sync signals VHD, VHT Horizontal rate correction waveforms VVD, VVT Vertical rate correction waveforms VAD, VAT, VAF Inner pincushion distortion correction waveforms VTR, VTT T / R deviation correction waveform VTT T / R temperature deviation correction signal

───────────────────────────────────────────────────── フロントページの続き (72)発明者 上畠 秀世 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 5C021 PA18 PA31 PA54 PA82 RA13 SA01 SA02 YC03 5C068 AA06 BA08 BA16 HB02 JA01 JA03 LA20    ─────────────────────────────────────────────────── ─── Continued front page    (72) Inventor Hideyo Kamihata             1006 Kadoma, Kadoma-shi, Osaka Matsushita Electric             Sangyo Co., Ltd. F term (reference) 5C021 PA18 PA31 PA54 PA82 RA13                       SA01 SA02 YC03                 5C068 AA06 BA08 BA16 HB02 JA01                       JA03 LA20

Claims (29)

【特許請求の範囲】[Claims] 【請求項1】 映像信号に基づいて往復偏向方式により
画面上に表示される画像の歪を補正する画像歪補正装置
であって、 映像信号を記憶するための記憶手段と、 入力された映像信号を前記記憶手段に書き込むための書
き込みクロックを発生する書き込みクロック発生手段
と、 前記記憶手段に記憶された映像信号を読み出すための読
み出しクロックを発生する読み出しクロック発生手段
と、 映像信号に基づいて画面上に表示される画素の位置を移
動させることにより画像の歪を補正するための歪補正波
形を発生する歪補正波形発生手段と、 前記歪補正波形発生手段により発生された前記歪補正波
形に基づいて、前記読み出しクロック発生手段により発
生される読み出しクロックの周波数を制御する読み出し
クロック制御手段とを備え、 前記歪補正波形発生手段は、水平走査方向における画像
の両端および中心で画素の移動量が0になり、かつ往路
の走査により画面上に表示される画像と復路の走査によ
り画面上に表示される画像とが水平走査方向にずれない
ように前記歪補正波形を設定することを特徴とする画像
歪補正装置。
1. An image distortion correction device for correcting the distortion of an image displayed on a screen by a reciprocal deflection method based on a video signal, the storage device storing the video signal, and the input video signal. Write clock generating means for generating a write clock for writing the data into the storage means, a read clock generating means for generating a read clock for reading the video signal stored in the storage means, and an on-screen display based on the video signal. Based on the distortion correction waveform generated by the distortion correction waveform generating means, and a distortion correction waveform generating means for generating a distortion correction waveform for correcting the distortion of the image by moving the position of the pixel displayed in A read clock control unit that controls the frequency of the read clock generated by the read clock generation unit, In the distortion correction waveform generating means, the amount of pixel movement is 0 at both ends and the center of the image in the horizontal scanning direction, and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan. An image distortion correction apparatus, wherein the distortion correction waveform is set so that and are not displaced in the horizontal scanning direction.
【請求項2】 前記歪補正波形発生手段は、 水平走査周期の2倍の周期で変化しかつ往路の走査に対
応する第1の部分と復路の走査に対応する第2の部分と
を有する第1の補正波形を発生する第1の補正波形発生
手段と、 垂直走査周期で変化する第2の補正波形を発生する第2
の補正波形発生手段と、 前記第1の補正波形発生手段により発生された前記第1
の補正波形を前記第2の補正波形発生手段により発生さ
れた前記第2の補正波形で変調することにより前記歪補
正波形を得る変調手段とを含み、 前記第1の部分と前記第2の部分とは時間軸上で対称性
を有することを特徴とする請求項1記載の画像歪補正装
置。
2. The distortion correction waveform generating means has a first portion that changes at a period twice the horizontal scanning period and that corresponds to a forward scan and a second portion that corresponds to a backward scan. A first correction waveform generating means for generating one correction waveform, and a second correction waveform generating means for generating a second correction waveform changing in a vertical scanning cycle.
Correction waveform generating means, and the first correction waveform generating means generated by the first correction waveform generating means.
Modulation means for obtaining the distortion correction waveform by modulating the correction waveform of 1. with the second correction waveform generated by the second correction waveform generating means, the first portion and the second portion. 2. The image distortion correction device according to claim 1, wherein and have symmetry on the time axis.
【請求項3】 前記歪補正波形発生手段は、 水平走査周期の2倍の周期で変化しかつ往路の走査に対
応する第1の部分と復路の走査に対応する第2の部分と
を有する第1の補正波形を発生する第1の補正波形発生
手段と、 垂直走査周期で変化する第2の補正波形を発生する第2
の補正波形発生手段と、 前記第1の補正波形発生手段により発生された前記第1
の補正波形を前記第2の補正波形発生手段により発生さ
れた前記第2の補正波形で変調する変調手段と、 往路の走査により画面上に表示される画像と復路の走査
により画面上に表示される画像との水平走査方向におけ
るずれを補正する第3の補正波形を発生する第3の補正
波形発生手段と、 前記変調手段により変調された第1の補正波形と前記第
3の補正波形発生手段により発生された第3の補正波形
とを合成することにより前記歪補正波形を得る合成手段
とを含み、 前記第1の補正波形発生手段により発生される第1の補
正波形は、水平走査方向における画像の両端および中心
で画素の移動量が0になり、かつ往路の走査により画面
上に表示される画像と復路の走査により画面上に表示さ
れる画像とが水平走査方向にずれないように、前記第3
の補正波形発生手段により発生される第3の補正波形に
基づいて修正されていることを特徴とする請求項1記載
の画像歪補正装置。
3. The distortion correction waveform generating means has a first portion that changes at a period twice the horizontal scanning period and that corresponds to forward scanning, and a second portion that corresponds to backward scanning. A first correction waveform generating means for generating one correction waveform, and a second correction waveform generating means for generating a second correction waveform changing in a vertical scanning cycle.
Correction waveform generating means, and the first correction waveform generating means generated by the first correction waveform generating means.
Modulation means for modulating the correction waveform of No. 2 with the second correction waveform generated by the second correction waveform generation means, and an image displayed on the screen by the forward scan and an image displayed on the screen by the backward scan. Third correction waveform generating means for generating a third correction waveform for correcting a shift in the horizontal scanning direction from the image to be displayed, the first correction waveform modulated by the modulating means, and the third correction waveform generating means. And a synthesizing unit for obtaining the distortion correction waveform by synthesizing the third correction waveform generated by the first correction waveform generation unit, the first correction waveform generated by the first correction waveform generation unit in the horizontal scanning direction. The pixel movement amount becomes 0 at both ends and the center of the image, and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. Previous Third
2. The image distortion correction device according to claim 1, wherein the correction is made based on the third correction waveform generated by the correction waveform generating means.
【請求項4】 前記歪補正波形発生手段は、 温度変動に基づいて前記第3の補正波形発生手段により
発生される第3の補正波形を補正する補正波形補正手段
をさらに含み、 前記第1の補正波形発生手段は、前記補正波形補正手段
により補正された第3の補正波形に基づいて、水平走査
方向における画像の両端および中心で画素の移動量が0
になり、かつ往路の走査により画面上に表示される画像
と復路の走査により画面上に表示される画像とが水平走
査方向にずれないように、第1の補正波形を修正するこ
とを特徴とする請求項3記載の画像歪補正装置。
4. The distortion correction waveform generation means further includes a correction waveform correction means for correcting the third correction waveform generated by the third correction waveform generation means based on a temperature variation, and the first correction waveform correction means. The correction waveform generation means, based on the third correction waveform corrected by the correction waveform correction means, has zero pixel movement amounts at both ends and the center of the image in the horizontal scanning direction.
In addition, the first correction waveform is corrected so that the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. The image distortion correction device according to claim 3.
【請求項5】 前記変調手段は、前記第1の補正波形発
生手段により発生された前記第1の補正波形と前記第2
の補正波形発生手段により発生された前記第2の補正波
形とを乗算する乗算手段を含むことを特徴とする請求項
2〜4のいずれかに記載の画像歪補正装置。
5. The modulating means includes the first correction waveform and the second correction waveform generated by the first correction waveform generating means.
5. The image distortion correction apparatus according to claim 2, further comprising: a multiplication unit that multiplies the second correction waveform generated by the correction waveform generation unit of 1.
【請求項6】 前記変調手段は、前記第1の補正波形発
生手段により発生された前記第1の補正波形を受ける入
力端子および前記第2の補正波形発生手段により発生さ
れた前記第2の補正波形を受ける利得制御端子を備えた
増幅手段を含むことを特徴とする請求項2〜4のいずれ
かに記載の画像歪補正装置。
6. The modulation means includes an input terminal for receiving the first correction waveform generated by the first correction waveform generation means and the second correction generated by the second correction waveform generation means. The image distortion correction device according to any one of claims 2 to 4, further comprising an amplification means having a gain control terminal for receiving a waveform.
【請求項7】 前記第1の補正波形は、前記読み出しク
ロックの周波数の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、正、0、負および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、負、0、正およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
正、0、負および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、負、0、正および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の上下端で中央
部に比べて振幅が大きくなるように設定されたことを特
徴とする請求項2〜6のいずれかに記載の画像歪補正装
置。
7. The first correction waveform corresponds to a change in the frequency of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of forward scanning in which scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, positive, 0, negative and 0 between the left end and the center. The pixel moving amount changes in the order of 0, negative, 0, positive and 0 between the right end and the positive direction of the moving amount of the pixel in the scanning direction on the screen at the time of the backward scan in which the scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of positive, 0, negative, and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive, and 0. 7. The image distortion correction device according to claim 2, wherein the amplitude is set to be larger at the upper and lower ends in the vertical direction of the screen as compared with the central part.
【請求項8】 前記第1の補正波形は、前記読み出しク
ロックの周波数の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、負、0、正および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、正、0、負およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
負、0、正および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、正、0、負および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の中央部で上下
端に比べて振幅が大きくなるように設定されたことを特
徴とする請求項2〜6のいずれかに記載の画像歪補正装
置。
8. The first correction waveform corresponds to a change in the frequency of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of forward scanning in which scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and The pixel shift amount changes in the order of 0, positive, 0, negative, and 0 between the right end and the positive direction of the pixel shift amount in the scanning direction on the screen at the time of the backward scan in which scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0, and the second correction waveform The image distortion correction device according to any one of claims 2 to 6, characterized in that the amplitude is set to be larger at the central portion of the screen in the vertical direction than at the upper and lower ends.
【請求項9】 前記読み出しクロック発生手段は、前記
読み出しクロックを発生する電圧制御型発振器を有する
位相同期ループを含み、 前記歪補正波形発生手段は、前記歪補正波形を歪補正電
圧として出力し、 前記読み出しクロック制御手段は、前記歪補正波形発生
手段により出力された前記歪補正電圧を前記位相同期ル
ープの前記電圧制御型発振器の発振周波数制御電圧に重
畳することを特徴とする請求項1〜8のいずれかに記載
の画像歪補正装置。
9. The read clock generating means includes a phase locked loop having a voltage controlled oscillator for generating the read clock, and the distortion correction waveform generating means outputs the distortion correction waveform as a distortion correction voltage, 9. The read clock control means superimposes the distortion correction voltage output by the distortion correction waveform generating means on an oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop. The image distortion correction device according to any one of 1.
【請求項10】 前記第1の補正波形は、前記読み出し
クロックの周期の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、正、0、負および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、負、0、正およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
正、0、負および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、負、0、正および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の上下端で中央
部に比べて振幅が大きくなるように設定されたことを特
徴とする請求項2〜6のいずれかに記載の画像歪補正装
置。
10. The first correction waveform corresponds to a change in the cycle of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of forward scanning in which scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, positive, 0, negative and 0 between the left end and the center. The pixel moving amount changes in the order of 0, negative, 0, positive and 0 between the right end and the positive direction of the moving amount of the pixel in the scanning direction on the screen at the time of the backward scan in which the scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of positive, 0, negative, and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive, and 0. 7. The image distortion correction device according to claim 2, wherein the amplitude is set to be larger at the upper and lower ends in the vertical direction of the screen as compared with the central part.
【請求項11】 前記第1の補正波形は、前記読み出し
クロックの周期の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、負、0、正および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、正、0、負およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
負、0、正および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、正、0、負および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の中央部で上下
端に比べて振幅が大きくなるように設定されたことを特
徴とする請求項2〜6のいずれかに記載の画像歪補正装
置。
11. The first correction waveform corresponds to a change in the cycle of the read clock, and the forward scanning direction in which the scanning is performed from left to right makes the scanning direction a positive pixel movement amount on the screen. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and The pixel shift amount changes in the order of 0, positive, 0, negative, and 0 between the right end and the positive direction of the pixel shift amount in the scanning direction on the screen at the time of the backward scan in which scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0, and the second correction waveform The image distortion correction device according to any one of claims 2 to 6, characterized in that the amplitude is set to be larger at the central portion of the screen in the vertical direction than at the upper and lower ends.
【請求項12】 前記読み出しクロック発生手段は、前
記読み出しクロックを発生する電圧制御型発振器を有す
る位相同期ループを含み、 前記歪補正波形発生手段は、前記変調手段により得られ
た前記歪補正波形を前記読み出しクロックの周波数の変
化に対応する歪補正電圧に変換する変換手段をさらに含
み、 読み出しクロック発生手段は、前記歪補正波形発生手段
により出力された前記歪補正電圧を前記位相同期ループ
の前記電圧制御型発振器の発振周波数制御電圧に重畳す
ることを特徴とする請求項10または11記載の画像歪
補正装置。
12. The read clock generating means includes a phase locked loop having a voltage controlled oscillator for generating the read clock, and the distortion correction waveform generating means outputs the distortion correction waveform obtained by the modulating means. The read clock generation means further includes conversion means for converting into a distortion correction voltage corresponding to a change in the frequency of the read clock, wherein the read clock generation means outputs the distortion correction voltage output from the distortion correction waveform generation means to the voltage of the phase locked loop. The image distortion correction device according to claim 10 or 11, wherein the image distortion correction device is superimposed on an oscillation frequency control voltage of a controlled oscillator.
【請求項13】 映像信号の各水平走査期間における歪
補正電圧の平均値が所定値となるように水平ブランキン
グ期間において前記歪補正電圧に補正パルスを付加する
補正パルス付加手段をさらに備えたことを特徴とする請
求項9記載の画像歪補正装置。
13. A correction pulse adding means for adding a correction pulse to the distortion correction voltage in the horizontal blanking period so that the average value of the distortion correction voltage in each horizontal scanning period of the video signal becomes a predetermined value. The image distortion correction device according to claim 9.
【請求項14】 映像信号の各水平走査期間における歪
補正電圧の平均値が所定値となるように水平ブランキン
グ期間において前記変換手段により得られた前記歪補正
電圧に補正パルスを付加する補正パルス付加手段をさら
に備えたことを特徴とする請求項12記載の画像歪補正
装置。
14. A correction pulse for adding a correction pulse to the distortion correction voltage obtained by the conversion means in the horizontal blanking period so that the average value of the distortion correction voltage in each horizontal scanning period of the video signal becomes a predetermined value. The image distortion correction device according to claim 12, further comprising an addition unit.
【請求項15】 前記補正パルス付加手段は、1水平走
査期間ごとに歪補正電圧の平均値が所定値となるように
水平ブランキング期間において前記位相同期ループの位
相比較時点よりも前に前記歪補正電圧に前記補正パルス
を付加することを特徴とする請求項13または14記載
の画像歪補正装置。
15. The correction pulse adding means is configured to perform the distortion before the phase comparison time of the phase locked loop in the horizontal blanking period so that the average value of the distortion correction voltage becomes a predetermined value for each horizontal scanning period. 15. The image distortion correction device according to claim 13, wherein the correction pulse is added to a correction voltage.
【請求項16】 前記位相同期ループは、前記電圧制御
型発振器から出力される読み出しクロックを分周する分
周器と、前記分周器の出力信号の位相と所定の基準信号
の位相を比較する位相比較器と、前記位相比較器の出力
電圧を平滑化して出力ノードを介して前記電圧制御発振
器に入力するループフィルタとをさらに有し、 前記読み出しクロック制御手段は、前記歪補正波形発生
手段により出力された前記歪補正電圧を受けるベースを
有するエミッタフォロア型トランジスタと、前記トラン
ジスタのエミッタと前記位相同期ループの前記ループフ
ィルタの前記出力ノードとの間に設けられた容量手段と
を含むことを特徴とする請求項9、12〜15のいずれ
かに記載の画像歪補正装置。
16. The phase-locked loop compares a frequency divider for dividing a read clock output from the voltage controlled oscillator with a phase of an output signal of the frequency divider and a phase of a predetermined reference signal. Further comprising a phase comparator and a loop filter for smoothing the output voltage of the phase comparator and inputting it to the voltage controlled oscillator via an output node, wherein the read clock control means is configured by the distortion correction waveform generating means. An emitter follower transistor having a base for receiving the output distortion correction voltage, and a capacitance means provided between the emitter of the transistor and the output node of the loop filter of the phase locked loop. The image distortion correction device according to any one of claims 9 and 12 to 15.
【請求項17】 前記位相同期ループは、前記電圧制御
型発振器から出力される読み出しクロックを分周する分
周器と、前記分周器の出力信号の位相と所定の基準信号
の位相を比較する位相比較器と、前記位相比較器の出力
電圧を平滑化するループフィルタとをさらに有し、 前記読み出しクロック制御手段は、前記歪補正波形発生
手段により出力された前記歪補正電圧と前記位相同期ル
ープの前記ループフィルタの出力電圧とを加算して前記
電圧制御型発振器に与える加算手段を含むことを特徴と
する請求項9、12〜15のいずれかに記載の画像歪補
正装置。
17. The phase-locked loop compares the frequency of a read clock output from the voltage-controlled oscillator with a frequency divider and the phase of the output signal of the frequency divider and the phase of a predetermined reference signal. It further comprises a phase comparator and a loop filter for smoothing the output voltage of the phase comparator, wherein the read clock control means is the distortion correction voltage output by the distortion correction waveform generating means and the phase locked loop. 16. The image distortion correction apparatus according to claim 9, further comprising: an addition unit that adds the output voltage of the loop filter to the voltage-controlled oscillator.
【請求項18】 映像信号に基づいて往復偏向方式によ
り画面上に表示される画像の歪を補正する画像歪補正方
法であって、 入力された映像信号を記憶手段に書き込むための書き込
みクロックを発生するステップと、 前記記憶手段に記憶された映像信号を読み出すための読
み出しクロックを発生するステップと、 映像信号に基づいて画面上に表示される画素の位置を移
動させることにより画像の歪を補正するための歪補正波
形を発生するステップと、 前記発生された歪補正波形に基づいて前記読み出しクロ
ックの周波数を制御するステップと、 水平走査方向における画像の両端および中心で画素の移
動量が0になり、かつ往路の走査により画面上に表示さ
れる画像と復路の走査により画面上に表示される画像と
が水平走査方向にずれないように前記歪補正波形を設定
するステップとを備えることを特徴とする画像歪補正方
法。
18. An image distortion correction method for correcting distortion of an image displayed on a screen by a reciprocating deflection method based on a video signal, wherein a write clock for generating an input video signal in a storage means is generated. The step of generating a read clock for reading the video signal stored in the storage means, and correcting the image distortion by moving the position of the pixel displayed on the screen based on the video signal. Generating a distortion correction waveform for controlling the frequency of the read clock based on the generated distortion correction waveform, and the pixel movement amount becomes 0 at both ends and the center of the image in the horizontal scanning direction. Also, the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. Image distortion correction method characterized by comprising the step of setting the distortion correction waveform.
【請求項19】 前記歪補正波形を発生するステップ
は、 水平走査周期の2倍の周期で変化しかつ往路の走査に対
応する第1の部分と復路の走査に対応する第2の部分と
を有する第1の補正波形を発生するステップと、 垂直走査周期で変化する第2の補正波形を発生するステ
ップと、 前記第1の補正波形を前記第2の補正波形で変調するこ
とにより前記歪補正波形を得るステップとを含み、 前記第1の部分と前記第2の部分とは時間軸上で対称性
を有することを特徴とする請求項18記載の画像歪補正
方法。
19. The step of generating the distortion correction waveform includes a first portion that changes at a period twice the horizontal scanning period and that corresponds to a forward scan and a second portion that corresponds to a backward scan. Generating a first correction waveform, a step of generating a second correction waveform that changes in a vertical scanning cycle, and the distortion correction by modulating the first correction waveform with the second correction waveform. 19. The method according to claim 18, further comprising: obtaining a waveform, wherein the first portion and the second portion have symmetry on a time axis.
【請求項20】 前記歪補正波形を発生するステップ
は、 水平走査周期の2倍の周期で変化しかつ往路の走査に対
応する第1の部分と復路の走査に対応する第2の部分と
を有する第1の補正波形を発生するステップと、 垂直走査周期で変化する第2の補正波形を発生するステ
ップと、 前記第1の補正波形を前記第2の補正波形で変調するス
テップと、 往路の走査により画面上に表示される画像と復路の走査
により画面上に表示される画像との水平走査方向におけ
るずれを補正する第3の補正波形を発生するステップ
と、 前記変調された第1の補正波形と前記発生された第3の
補正波形とを合成することにより前記歪補正波形を得る
ステップとを含み、 前記発生される第1の補正波形は、水平走査方向におけ
る画像の両端および中心で画素の移動量が0になり、か
つ往路の走査により画面上に表示される画像と復路の走
査により画面上に表示される画像とが水平走査方向にず
れないように、前記第3の補正波形に基づいて修正され
ていることを特徴とする請求項18記載の画像歪補正方
法。
20. The step of generating the distortion correction waveform comprises a first portion that changes at a cycle twice the horizontal scanning cycle and corresponds to a forward scan and a second portion that corresponds to a backward scan. A step of generating a first correction waveform that has, a step of generating a second correction waveform that changes in a vertical scanning cycle, a step of modulating the first correction waveform with the second correction waveform, and Generating a third correction waveform for correcting a deviation in the horizontal scanning direction between an image displayed on the screen by scanning and an image displayed on the screen by backward scanning, and the modulated first correction A step of obtaining the distortion correction waveform by synthesizing a waveform and the generated third correction waveform, wherein the generated first correction waveform includes pixels at both ends and a center of an image in a horizontal scanning direction. of Based on the third correction waveform, the movement amount becomes 0 and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. 19. The image distortion correction method according to claim 18, wherein the image distortion correction method is performed by correcting the image distortion.
【請求項21】 温度変動に基づいて前記発生される第
3の補正波形を補正するステップと、 前記補正された第3の補正波形に基づいて、水平走査方
向における画像の両端および中心で画素の移動量が0に
なり、かつ往路の走査により画面上に表示される画像と
復路の走査により画面上に表示される画像とが水平走査
方向にずれないように、第1の補正波形を修正するステ
ップとをさらに備えたことを特徴とする請求項20記載
の画像歪補正方法。
21. A step of correcting the generated third correction waveform on the basis of temperature fluctuations, and a step of correcting pixels at both ends and a center of an image in a horizontal scanning direction on the basis of the corrected third correction waveform. The first correction waveform is corrected so that the movement amount becomes 0 and the image displayed on the screen by the forward scan and the image displayed on the screen by the backward scan do not shift in the horizontal scanning direction. The image distortion correction method according to claim 20, further comprising a step.
【請求項22】 前記第1の補正波形は、前記読み出し
クロックの周波数の変化に対応し、走査が左から右へ行
われる往路の走査時に画面上で走査方向を画素の移動量
の正とする場合、画面の左端、中心および右端で画素の
移動量が0となり、前記左端と前記中心との間で画素の
移動量が0、正、0、負および0の順に変化し、前記中
心と前記右端との間で画素の移動量が0、負、0、正お
よび0の順に変化し、走査が右から左へ行われる復路の
走査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
正、0、負および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、負、0、正および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の上下端で中央
部に比べて振幅が大きくなるように設定されたことを特
徴とする請求項19〜21のいずれかに記載の画像歪補
正方法。
22. The first correction waveform corresponds to a change in the frequency of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of forward scanning in which scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, positive, 0, negative and 0 between the left end and the center. The pixel moving amount changes in the order of 0, negative, 0, positive and 0 between the right end and the positive direction of the moving amount of the pixel in the scanning direction on the screen at the time of the backward scan in which the scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of positive, 0, negative, and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive, and 0. 22. The image distortion correction method according to claim 19, wherein the amplitude is set to be larger at the upper and lower ends in the vertical direction of the screen as compared with the central part.
【請求項23】 前記第1の補正波形は、前記読み出し
クロックの周波数の変化に対応し、走査が左から右へ行
われる往路の走査時に画面上で走査方向を画素の移動量
の正とする場合、画面の左端、中心および右端で画素の
移動量が0となり、前記左端と前記中心との間で画素の
移動量が0、負、0、正および0の順に変化し、前記中
心と前記右端との間で画素の移動量が0、正、0、負お
よび0の順に変化し、走査が右から左へ行われる復路の
走査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
負、0、正および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、正、0、負および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の中央部で上下
端に比べて振幅が大きくなるように設定されたことを特
徴とする請求項19〜21のいずれかに記載の画像歪補
正方法。
23. The first correction waveform corresponds to a change in the frequency of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of forward scanning in which scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and The pixel shift amount changes in the order of 0, positive, 0, negative, and 0 between the right end and the positive direction of the pixel shift amount in the scanning direction on the screen at the time of the backward scan in which scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0, and the second correction waveform The image distortion correction method according to any one of claims 19 to 21, wherein the amplitude is set to be larger at the central portion of the screen in the vertical direction than at the upper and lower ends.
【請求項24】 前記読み出しクロックを発生するステ
ップは、電圧制御型発振器を有する位相同期ループによ
り前記読み出しクロックを発生するステップを含み、 前記歪補正波形を発生するステップは、前記歪補正波形
を歪補正電圧として出力するステップを含み、 前記読み出しクロックの周波数を制御するステップは、
前記出力された前記歪補正電圧を前記位相同期ループの
前記電圧制御型発振器の発振周波数制御電圧に重畳する
ステップを含むことを特徴とする請求項18〜23のい
ずれかに記載の画像歪補正方法。
24. The step of generating the read clock includes the step of generating the read clock by a phase locked loop having a voltage controlled oscillator, and the step of generating the distortion correction waveform distorts the distortion correction waveform. Comprising the step of outputting as a correction voltage, the step of controlling the frequency of the read clock,
24. The image distortion correction method according to claim 18, further comprising the step of superimposing the output distortion correction voltage on an oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop. .
【請求項25】 前記第1の補正波形は、前記読み出し
クロックの周期の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、正、0、負および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、負、0、正およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
正、0、負および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、負、0、正および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の上下端で中央
部に比べて振幅が大きくなるように設定されたことを特
徴とする請求項19〜21のいずれかに記載の画像歪補
正方法。
25. The first correction waveform corresponds to a change in the cycle of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of the forward scanning in which the scanning is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, positive, 0, negative and 0 between the left end and the center. The pixel moving amount changes in the order of 0, negative, 0, positive and 0 between the right end and the positive direction of the moving amount of the pixel in the scanning direction on the screen at the time of the backward scan in which the scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of positive, 0, negative, and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, negative, 0, positive, and 0. 22. The image distortion correction method according to claim 19, wherein the amplitude is set to be larger at the upper and lower ends in the vertical direction of the screen as compared with the central part.
【請求項26】 前記第1の補正波形は、前記読み出し
クロックの周期の変化に対応し、走査が左から右へ行わ
れる往路の走査時に画面上で走査方向を画素の移動量の
正とする場合、画面の左端、中心および右端で画素の移
動量が0となり、前記左端と前記中心との間で画素の移
動量が0、負、0、正および0の順に変化し、前記中心
と前記右端との間で画素の移動量が0、正、0、負およ
び0の順に変化し、走査が右から左へ行われる復路の走
査時に画面上で走査方向を画素の移動量の正とする場
合、画面の右端、中心および左端で画素の移動量が0と
なり、前記右端と前記中心との間で画素の移動量が0、
負、0、正および0の順に変化し、前記中心と前記左端
との間で画素の移動量が0、正、0、負および0の順に
変化するように設定され、 前記第2の補正波形は、画面の垂直方向の中央部で上下
端に比べて振幅が大きくなるように設定されたことを特
徴とする請求項19〜21のいずれかに記載の画像歪補
正方法。
26. The first correction waveform corresponds to a change in the cycle of the read clock, and the scanning direction is a positive pixel movement amount on the screen at the time of the forward scan in which the scan is performed from left to right. In this case, the pixel movement amount becomes 0 at the left end, the center and the right end of the screen, and the pixel movement amount changes in the order of 0, negative, 0, positive and 0 between the left end and the center, and The pixel shift amount changes in the order of 0, positive, 0, negative, and 0 between the right end and the positive direction of the pixel shift amount in the scanning direction on the screen at the time of the backward scan in which scanning is performed from right to left. In this case, the pixel movement amount is 0 at the right edge, the center, and the left edge of the screen, and the pixel movement amount is 0 between the right edge and the center.
It is set to change in the order of negative, 0, positive and 0, and the amount of pixel movement between the center and the left end is set to change in the order of 0, positive, 0, negative and 0, and the second correction waveform The image distortion correction method according to any one of claims 19 to 21, wherein the amplitude is set to be larger at the central portion of the screen in the vertical direction than at the upper and lower ends.
【請求項27】 前記読み出しクロックを発生するステ
ップは、電圧制御型発振器を有する位相同期ループによ
り前記読み出しクロックを発生するステップを含み、 前記歪補正波形を発生するステップは、前記歪補正波形
を前記読み出しクロックの周波数の変化に対応する歪補
正電圧に変換して出力するステップを含み、 前記読み出しクロックの周波数を制御するステップは、
前記出力された前記歪補正電圧を前記位相同期ループの
前記電圧制御型発振器の発振周波数制御電圧に重畳する
ステップを含むことを特徴とする請求項25または26
記載の画像歪補正方法。
27. The step of generating the read clock includes the step of generating the read clock by a phase-locked loop having a voltage controlled oscillator, and the step of generating the distortion correction waveform includes converting the distortion correction waveform to the distortion correction waveform. The step of converting to a distortion correction voltage corresponding to the change of the frequency of the read clock and outputting the distortion correction voltage, the step of controlling the frequency of the read clock,
27. A step of superposing the output distortion correction voltage on an oscillation frequency control voltage of the voltage controlled oscillator of the phase locked loop.
The image distortion correction method described.
【請求項28】 映像信号の各水平走査期間における歪
補正電圧の平均値が所定値となるように水平ブランキン
グ期間において前記歪補正電圧に補正パルスを付加する
ステップをさらに備えたことを特徴とする請求項24ま
たは27記載の画像歪補正方法。
28. The method further comprising the step of adding a correction pulse to the distortion correction voltage in the horizontal blanking period so that the average value of the distortion correction voltage in each horizontal scanning period of the video signal becomes a predetermined value. The image distortion correction method according to claim 24 or 27.
【請求項29】 前記補正パルスを付加するステップ
は、1水平走査期間ごとに歪補正電圧の平均値が所定値
となるように水平ブランキング期間において前記位相同
期ループの位相比較時点よりも前に前記歪補正電圧に前
記補正パルスを付加するステップを含むことを特徴とす
る請求項28記載の画像歪補正方法。
29. The step of adding the correction pulse is performed before the phase comparison time of the phase locked loop in the horizontal blanking period so that the average value of the distortion correction voltage becomes a predetermined value for each horizontal scanning period. 29. The image distortion correction method according to claim 28, further comprising the step of adding the correction pulse to the distortion correction voltage.
JP2002016174A 2002-01-24 2002-01-24 Device and method for correcting image distortion Pending JP2003219202A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002016174A JP2003219202A (en) 2002-01-24 2002-01-24 Device and method for correcting image distortion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002016174A JP2003219202A (en) 2002-01-24 2002-01-24 Device and method for correcting image distortion

Publications (1)

Publication Number Publication Date
JP2003219202A true JP2003219202A (en) 2003-07-31

Family

ID=27652324

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002016174A Pending JP2003219202A (en) 2002-01-24 2002-01-24 Device and method for correcting image distortion

Country Status (1)

Country Link
JP (1) JP2003219202A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023121140A1 (en) * 2021-12-21 2023-06-29 주식회사 엘엑스세미콘 Frequency generator and frequency correction method for frequency generator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023121140A1 (en) * 2021-12-21 2023-06-29 주식회사 엘엑스세미콘 Frequency generator and frequency correction method for frequency generator

Similar Documents

Publication Publication Date Title
JP2759727B2 (en) Display device
KR100481607B1 (en) Image distortion correcting device and image distortion correcting method
JPH1042163A (en) Distortion correction circuit
US4980614A (en) Convergence correction circuit
US6411267B1 (en) Monitor adjustment by data manipulation
KR100708514B1 (en) Horizontal deflection circuit and bidirectional horizontal deflection apparatus
JP2003219202A (en) Device and method for correcting image distortion
EP0291924A2 (en) Convergence correction circuit
US6753932B2 (en) Method and apparatus for controlling convergence of color signals
US5389859A (en) Display device including a correction circuit for correcting a position error, and correction circuit for use in such a display device
EP0589512B1 (en) Image distortion correction circuit for use in a display device
JP2607617B2 (en) Convergence correction device
EP0576214B1 (en) Bi-directional scan circuit
JP3210157B2 (en) Liquid crystal display
JP2822469B2 (en) TV receiver
JP2880012B2 (en) Digital convergence device
JPS62216588A (en) Horizontal phase shifting circuit
JPH0514912A (en) Digital convergence device
JP3082311B2 (en) Dynamic focus circuit
JP2004072671A (en) Video signal processor and video signal processing method
JP2004279848A (en) Apparatus and method for video signal processing
JPS58114577A (en) Correction waveform generating circuit of display using cathode-ray tube
JPH07162702A (en) Left-right pincushion distortion correction circuit
JPH11122562A (en) Image correction device
JP2002262302A (en) Moire cancellation circuit