JP2003210699A - Game machine - Google Patents

Game machine

Info

Publication number
JP2003210699A
JP2003210699A JP2002013213A JP2002013213A JP2003210699A JP 2003210699 A JP2003210699 A JP 2003210699A JP 2002013213 A JP2002013213 A JP 2002013213A JP 2002013213 A JP2002013213 A JP 2002013213A JP 2003210699 A JP2003210699 A JP 2003210699A
Authority
JP
Japan
Prior art keywords
power supply
power
board
game
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002013213A
Other languages
Japanese (ja)
Other versions
JP3773453B2 (en
Inventor
Hironori Sato
裕規 佐藤
Yoshio Morita
嘉雄 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maruhon Industry Co Ltd
Original Assignee
Maruhon Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maruhon Industry Co Ltd filed Critical Maruhon Industry Co Ltd
Priority to JP2002013213A priority Critical patent/JP3773453B2/en
Publication of JP2003210699A publication Critical patent/JP2003210699A/en
Application granted granted Critical
Publication of JP3773453B2 publication Critical patent/JP3773453B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Pinball Game Machines (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a game machine which saves power consumption for compensating an operation at the time of power interruption. <P>SOLUTION: When a power interruption detecting circuit 84 detects power source interruption, a power source interruption signal generating circuit 85 outputs a power source interruption signal PD to an IC8 and a system reset signal is outputted from the IC8 to a rendition board 90 and a shooting motor driving board 15c. Thus, both the boards are reset and power source supply from an operation compensating capacitor to both the boards is immediately stopped. A main board 100 and a discharge control board 200 are reset after performing an NMI processing to prohibit access to a RAM storing backup data. Thus, the rendition board 90 and the shooting motor driving board 15c are preferentially reset so that power consumption is saved in the operation compensating capacitor. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、遊技中に電源が遮断
した場合に、バックアップ電源により遊技状態を記憶保
持する遊技機に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a gaming machine which stores and holds a game state by a backup power source when the power source is cut off during a game.

【0002】[0002]

【従来の技術】従来、この種の遊技機として図9および
図10に示すパチンコ機が知られている。図9は、従来
のパチンコ機の主要構成を示す説明図であり、図10
は、図9に示すパチンコ機に設けられた電源基板の電気
的構成をブロックで示す説明図である。図9に示すパチ
ンコ機500に設けられた操作ハンドル501を操作し
て発射された遊技球が第1種始動口502、あるいは、
両翼を開放した普通電動役物503に入賞すると、特別
図柄表示器504の画面上の横方向3個所において複数
の図柄(たとえば、0〜9)が上下方向にスクロール表
示される。そして、所定時間経過後に3個所に確定表示
された3つの特別図柄が大当り図柄(たとえば、図9に
示すような「777」)に揃うと大当りが発生し、扉式
の開閉部材505が開作動し、大入賞口506が開口す
る。そして、大入賞口506に遊技球が入賞すると、入
賞球1個に付き、所定個数(たとえば、15個)の賞球
が上受け皿507に払出される。また、大入賞口506
に入賞した入賞球の数が所定数(たとえば、10個)に
達するか、あるいは、大入賞口506が開口してから所
定時間(たとえば、30秒)経過するか、いずれかの条
件が満たされると、開閉部材505が閉作動し、大入賞
口506が閉口する。さらに、大入賞口506に入賞し
た遊技球が大入賞口506の内部に設けられた特定領域
508を通過すると、大入賞口506が連続して開口す
る権利が発生する。このように、大入賞口506が開口
してから閉口するまでを1ラウンドとし、遊技球が特定
領域508を通過することを条件として、複数のラウン
ド(たとえば、15ラウンド)の遊技を行うことができ
る。
2. Description of the Related Art Conventionally, a pachinko machine shown in FIGS. 9 and 10 is known as a game machine of this type. FIG. 9 is an explanatory diagram showing the main configuration of a conventional pachinko machine.
FIG. 10 is an explanatory diagram showing, in blocks, the electrical configuration of a power supply board provided in the pachinko machine shown in FIG. 9. The game ball launched by operating the operation handle 501 provided in the pachinko machine 500 shown in FIG. 9 is the first type starting opening 502, or
When the player wins the ordinary electric accessory 503 with both wings open, a plurality of symbols (for example, 0 to 9) are scroll-displayed in the vertical direction at three horizontal positions on the screen of the special symbol display 504. Then, after the predetermined time has elapsed, when the three special symbols fixedly displayed in three places are aligned with the jackpot symbol (for example, “777” as shown in FIG. 9), a jackpot occurs and the door-type opening / closing member 505 is opened. Then, the special winning opening 506 is opened. Then, when a game ball is won in the special winning opening 506, a predetermined number (for example, 15) of prize balls are paid out to the upper tray 507 for each prize ball. Also, the big winning mouth 506
Either the number of winning balls that have won the prize reaches a predetermined number (for example, 10) or a predetermined time (for example, 30 seconds) elapses after the special winning opening 506 is opened, whichever condition is satisfied. Then, the opening / closing member 505 closes, and the special winning opening 506 closes. Further, when the game ball that has won the special winning opening 506 passes through the specific area 508 provided inside the special winning opening 506, the right to continuously open the special winning opening 506 is generated. In this way, it is possible to play a plurality of rounds (for example, 15 rounds) on the condition that the opening from the opening of the special winning opening 506 to the closing thereof is one round and the game ball passes through the specific area 508. it can.

【0003】ところで、遊技中に電源が遮断すると、遊
技中に発生していたデータが消滅してしまうため、電源
復帰後に遊技を再現できなくなるという問題があった。
そこで、本発明者らは、電源遮断時の遊技状態を記憶し
ておき、電源復帰時にその記憶に基いて遊技を再現する
構成を開発した。図10に示すように、パチンコ機50
0に設けられた電源基板80には、主電源70からAC
24Vの電源が供給されており、そのAC24Vは、D
C24V変換部80bによりDC24Vに変換され、そ
のDC24Vは、演出基板90に供給されている。ここ
で、演出基板90とは、特別図柄制御装置、音声制御装
置およびランプ制御装置の各装置を構成する基板のこと
である。供給されたDC24Vにより、特別図柄制御装
置は特別図柄表示器を駆動し、音声制御装置は音声を出
力し、ランプ制御装置はLEDの点灯・点滅を行う。ま
た、AC24Vは、DC32V変換部80aによりDC
32Vに変換され、そのDC32Vは、発射モータ駆動
基板15c、払出制御基板200および主基板100に
供給される。供給されたDC32Vにより、発射モータ
駆動基板は発射モータを駆動し、払出制御基板200は
賞球払出モータを駆動し、主基板100は主基板100
に接続された大入賞口駆動ソレノイドなどを駆動する。
さらに、DC32Vは、DC12V変換部80cにより
DC12Vに変換され、演出基板90および主基板10
0に供給される。また、DC32Vは、DC12V変換
部80dによりDC12Vに変換され、払出制御基板2
00および主基板100に供給される。払出制御基板2
00に供給されたDC12Vは、賞球払出モータにより
払出された賞球を検出する賞球払出センサの動作に使用
され、主基板100に供給されたDC12Vは、第1種
始動口スイッチや入賞検出スイッチなどの動作に使用さ
れる。また、DC32Vは、DC5V変換部80eによ
りDC5Vに変換され、そのDC5Vは、演出基板9
0、発射モータ駆動基板15c、払出制御基板200お
よび主基板100に供給される。各基板に供給されたD
C5Vは、各基板に搭載されたCPUの駆動電源として
使用される。
By the way, if the power supply is cut off during the game, the data generated during the game is erased, so that the game cannot be reproduced after the power is restored.
Therefore, the present inventors have developed a configuration in which the game state when the power is cut off is stored and the game is reproduced based on the memory when the power is restored. As shown in FIG. 10, a pachinko machine 50
The power supply board 80 provided on the
The power of 24V is supplied, and the AC24V is D
It is converted into DC 24V by the C24V conversion unit 80b, and the DC 24V is supplied to the effect substrate 90. Here, the effect board 90 is a board that constitutes each device of the special symbol control device, the voice control device, and the lamp control device. By the supplied 24V DC, the special symbol control device drives the special symbol display device, the voice control device outputs a voice, and the lamp control device turns on / blinks the LED. In addition, AC24V is DC by the DC32V conversion unit 80a.
The converted DC 32V is supplied to the firing motor drive board 15c, the payout control board 200, and the main board 100. With the supplied DC 32 V, the firing motor drive board drives the firing motor, the payout control board 200 drives the prize ball payout motor, and the main board 100 is the main board 100.
Drive the special winning opening drive solenoid etc. connected to.
Further, DC32V is converted to DC12V by the DC12V conversion unit 80c, and the effect board 90 and the main board 10 are converted.
Supplied to zero. In addition, DC32V is converted into DC12V by the DC12V conversion unit 80d, and the payout control board 2
00 and the main substrate 100. Discharge control board 2
The DC 12V supplied to 00 is used for the operation of the prize ball payout sensor for detecting the prize ball paid out by the prize ball payout motor, and the DC 12V supplied to the main board 100 is the first-class start opening switch and the prize detection. Used for operations such as switches. Further, DC32V is converted into DC5V by the DC5V conversion unit 80e, and the DC5V is converted to the effect board 9
0, the firing motor drive board 15c, the payout control board 200, and the main board 100. D supplied to each board
C5V is used as a drive power source for the CPU mounted on each board.

【0004】図10において、電源基板80に供給され
ているAC24Vが遮断されると、停電検知回路84が
DC32Vの低下を検知する。続いて、停電検知回路8
4から電源断信号PDが主基板100および払出制御基
板200へ出力され、主基板100および払出制御基板
200にそれぞれ搭載されたCPUは、NMI処理を実
行し、電源遮断時のバックアップデータが記憶されてい
るRAMへのアクセスを禁止する。また、主基板100
および払出制御基板200にそれぞれ搭載されたRAM
に格納されているデータは、バックアップ用コンデンサ
BC4からの電源供給により記憶保持される。そして、
上記NMI処理を実行するための時間が経過すると、停
電検知回路84からリセット信号SRが各基板へ出力さ
れ、各基板がリセット状態になる。このとき、DC32
V変換部80aから出力されているDC32Vは、動作
補償用コンデンサBC1により補償されており、賞球払
出モータが賞球の払出し途中で停止したり、大入賞口が
開閉途中で停止したりすることがないようになってい
る。さらに、DC12V変換部80dに供給されている
DC32Vは、動作補償用コンデンサBC2により補償
されており、賞球払出センサ、第1種始動口スイッチお
よび入賞検出スイッチなどが、電源遮断時にセンサやス
イッチを通過した遊技球を確実に検出できるようになっ
ている。さらに、DC5V変換部80eに供給されてい
るDC32Vは、動作補償用コンデンサBC3により補
償されており、各基板に搭載されたCPUの処理が中途
半端な状態で終了しないようになっている。
In FIG. 10, when the AC 24V supplied to the power supply board 80 is cut off, the power failure detection circuit 84 detects a decrease in DC 32V. Then, the power failure detection circuit 8
4 outputs a power-off signal PD to the main board 100 and the payout control board 200, and the CPUs mounted on the main board 100 and the payout control board 200 respectively perform NMI processing and store backup data at power-off. Access to the existing RAM is prohibited. In addition, the main substrate 100
And RAM mounted on the payout control board 200, respectively
The data stored in is stored and held by the power supply from the backup capacitor BC4. And
After a lapse of time for executing the NMI process, the power failure detection circuit 84 outputs the reset signal SR to each board, and each board enters the reset state. At this time, DC32
The DC 32V output from the V conversion unit 80a is compensated by the operation compensating capacitor BC1, and the prize ball payout motor may stop during payout of prize balls or the special winning opening may stop during opening and closing. There is no such thing. Further, the DC 32V supplied to the DC 12V conversion unit 80d is compensated by the operation compensating capacitor BC2, and the prize ball payout sensor, the first-class starting opening switch, the winning detection switch, and the like operate the sensor and the switch when the power is cut off. The game ball that has passed can be reliably detected. Further, the DC 32V supplied to the DC 5V conversion unit 80e is compensated by the operation compensating capacitor BC3, so that the processing of the CPU mounted on each substrate does not end halfway.

【0005】[0005]

【発明が解決しようとする課題】停電検知回路84は、
主基板100および払出制御基板200においてNMI
処理を実行する期間を確保するために、電源断信号PD
を主基板100および払出制御基板200へ出力するタ
イミングと、リセット信号SRを各基板へ出力するタイ
ミングとの間にNMI処理を実行するための期間を設け
ている。しかし、リセット信号SRを入力するタイミン
グは各基板同じであるため、NMI処理を行わない演出
基板90および発射モータ駆動基板15cについても、
リセット信号SRを入力するまでの間、動作補償用コン
デンサBC1〜BC3からの電源供給を受けており、消
費電力が無駄になっているという問題がある。
The power failure detection circuit 84 is
NMI in the main board 100 and the payout control board 200
In order to secure the period for executing the processing, the power off signal PD
A period for performing the NMI process is provided between the timing of outputting the reset signal SR to the main board 100 and the payout control board 200 and the timing of outputting the reset signal SR to each board. However, since the timing of inputting the reset signal SR is the same for each board, the effect board 90 and the firing motor drive board 15c that do not perform the NMI process also
Until the reset signal SR is input, power is supplied from the operation compensating capacitors BC1 to BC3, and there is a problem that power consumption is wasted.

【0006】そこでこの発明は、電源遮断時における動
作補償用の消費電力を削減することができる遊技機を実
現することを目的とする。
Therefore, an object of the present invention is to realize a gaming machine capable of reducing the power consumption for motion compensation when the power is cut off.

【0007】[0007]

【課題を解決するための手段・作用および効果】この発
明は、上記目的を達成するため、請求項1に記載の発明
では、遊技球を遊技盤へ発射する発射装置を駆動する駆
動源と、前記発射装置により発射された遊技球が前記遊
技盤の所定の領域を通過したことを検出する遊技球検出
手段と、この検出手段による検出結果に基づいて賞球を
払出す賞球払出装置と、この賞球払出装置により払出さ
れた賞球を検出する賞球検出手段と、この遊技機に供給
されている電源が所定の電圧に低下した際に、前記駆動
源に対する電源供給を直ちに停止するとともに、前記賞
球払出装置に対しては、電圧低下時における動作を補償
する動作補償期間が経過したときに電源供給を停止する
電源制御手段とを備えたという技術的手段を用いる。
In order to achieve the above object, the present invention provides a driving source for driving a launching device for launching a game ball onto a game board, A game ball detecting means for detecting that the game ball shot by the launching device has passed a predetermined area of the game board, and a prize ball payout device for paying out a prize ball based on the detection result of the detecting means, The prize ball detection means for detecting the prize balls paid out by the prize ball payout device, and when the power supplied to the gaming machine drops to a predetermined voltage, immediately stop the power supply to the drive source. The award ball payout device is provided with a technical means including a power supply control means for stopping the power supply when an operation compensation period for compensating the operation at the time of voltage drop has elapsed.

【0008】この遊技機に供給されている電源が所定の
電圧に低下した際に、遊技球を遊技盤へ発射する発射装
置を駆動する駆動源に対する電源供給を直ちに停止する
とともに、賞球払出装置に対しては、電圧低下時におけ
る動作を補償する動作補償期間が経過したときに電源供
給を停止する。つまり、上記動作補償期間が経過したと
きに駆動源および賞球払出装置に対する電源供給を同時
に停止する場合と比較して、賞球払出装置に対する電源
供給の停止よりも先に駆動源に対する電源供給を直ちに
停止する分、電圧低下時の動作補償用の消費電力を削減
することができる。
When the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the drive source for driving the launching device for launching the game ball to the game board is immediately stopped, and the prize ball payout device is provided. In contrast, the power supply is stopped when the operation compensation period for compensating the operation at the time of voltage drop elapses. That is, compared with the case where the power supply to the drive source and the prize ball payout device is stopped at the same time when the operation compensation period elapses, the power supply to the drive source is stopped before the power supply to the prize ball payout device is stopped. Since the power supply is stopped immediately, it is possible to reduce power consumption for operation compensation when the voltage drops.

【0009】請求項2に記載の発明では、遊技球を遊技
盤へ発射する発射装置を駆動する駆動源と、前記発射装
置により発射された遊技球が前記遊技盤の所定の領域を
通過したことを検出する遊技球検出手段と、この検出手
段による検出結果に基づいて賞球を払出す賞球払出装置
と、この賞球払出装置により払出された賞球を検出する
賞球検出手段と、この遊技機に供給されている電源が所
定の電圧に低下した際に、前記駆動源に対する電源供給
を直ちに停止するとともに、前記賞球検出手段に対して
は、電圧低下時における動作を補償する動作補償期間が
経過したときに電源供給を停止する電源制御手段とを備
えたという技術的手段を用いる。
According to the second aspect of the invention, the drive source for driving the launching device for launching the game ball onto the game board and the game ball launched by the launching device have passed through a predetermined area of the game board. A game ball detecting means for detecting, a prize ball payout device for paying out a prize ball based on the detection result by this detecting means, a prize ball detecting means for detecting a prize ball paid out by this prize ball paying device, When the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the drive source is immediately stopped, and the prize ball detection means compensates the operation when the voltage drops. And a power supply control means for stopping the power supply when the period has elapsed.

【0010】この遊技機に供給されている電源が所定の
電圧に低下した際に、遊技球を遊技盤へ発射する発射装
置を駆動する駆動源に対する電源供給を直ちに停止する
とともに、賞球払出装置により払出された賞球を検出す
る賞球検出手段に対しては、電圧低下時における動作を
補償する動作補償期間が経過したときに電源供給を停止
する。つまり、上記動作補償期間が経過したときに駆動
源および賞球検出手段に対する電源供給を同時に停止す
る場合と比較して、賞球検出手段に対する電源供給の停
止よりも先に駆動源に対する電源供給を直ちに停止する
分、電圧低下時の動作補償用の消費電力を削減すること
ができる。
When the power supplied to this gaming machine drops to a predetermined voltage, the power supply to the drive source for driving the launching device that launches the game ball onto the game board is immediately stopped, and the prize ball payout device is provided. The power supply to the prize ball detecting means for detecting the prize balls paid out by is stopped when the operation compensation period for compensating the operation at the time of voltage drop has elapsed. That is, compared to the case where the power supply to the drive source and the prize ball detection means is stopped at the same time when the operation compensation period elapses, the power supply to the drive source is stopped before the power supply to the prize ball detection means is stopped. Since the power supply is stopped immediately, it is possible to reduce power consumption for operation compensation when the voltage drops.

【0011】請求項3に記載の発明では、遊技球を遊技
盤へ発射する発射装置を駆動する駆動源と、前記発射装
置により発射された遊技球が前記遊技盤の所定の領域を
通過したことを検出する遊技球検出手段と、この検出手
段による検出結果に基づいて賞球を払出す賞球払出装置
と、この遊技機に供給されている電源が所定の電圧に低
下した際に、前記駆動源に対する電源供給を直ちに停止
するとともに、前記遊技球検出手段に対しては、電圧低
下時における動作を補償する動作補償期間が経過したと
きに電源供給を停止する電源制御手段とを備えたという
技術的手段を用いる。
According to the third aspect of the invention, the drive source for driving the launching device for launching the game ball onto the game board and the game ball launched by the launching device have passed through a predetermined area of the game board. A game ball detection means for detecting a prize ball, a prize ball payout device for paying out a prize ball based on the detection result by the detection means, and the drive when the power supplied to the game machine falls to a predetermined voltage. A technique in which the power supply to the power source is immediately stopped, and the game ball detection means is provided with a power supply control means for stopping the power supply when an operation compensation period for compensating the operation at the time of voltage drop elapses. Use the appropriate means.

【0012】この遊技機に供給されている電源が所定の
電圧に低下した際に、遊技球を遊技盤へ発射する発射装
置を駆動する駆動源に対する電源供給を直ちに停止する
とともに、発射装置により発射された遊技球が前記遊技
盤の所定の領域を通過したことを検出する遊技球検出手
段に対しては、電圧低下時における動作を補償する動作
補償期間が経過したときに電源供給を停止する。つま
り、上記動作補償期間が経過したときに駆動源および遊
技球検出手段に対する電源供給を同時に停止する場合と
比較して、遊技球検出手段に対する電源供給の停止より
も先に駆動源に対する電源供給を直ちに停止する分、電
圧低下時の動作補償用の消費電力を削減することができ
る。
When the power supplied to this gaming machine drops to a predetermined voltage, the power supply to the drive source for driving the launching device that launches the game ball to the game board is immediately stopped and the launching device launches it. For the game ball detecting means for detecting that the played game ball has passed the predetermined area of the game board, the power supply is stopped when the operation compensation period for compensating the operation at the time of the voltage drop has elapsed. That is, compared with the case where the power supply to the drive source and the game ball detection means is stopped at the same time when the operation compensation period elapses, the power supply to the drive source is supplied before the power supply to the game ball detection means is stopped. Since the power supply is stopped immediately, it is possible to reduce power consumption for operation compensation when the voltage drops.

【0013】請求項4に記載の発明では、遊技球を遊技
盤へ発射する発射装置を駆動する第1の駆動源と、前記
発射装置により発射された遊技球が前記遊技盤の所定の
領域を通過した際に、大当りか否かを抽選する抽選手段
と、この抽選手段による抽選結果が大当りであった場合
に入賞口を開口する入賞装置と、この入賞装置を駆動す
る第2の駆動源と、この遊技機に供給されている電源が
所定の電圧に低下した際に、前記第1の駆動源に対する
電源供給を直ちに停止するとともに、前記第2の駆動源
に対しては、電圧低下時における動作を補償する動作補
償期間が経過したときに電源供給を停止する電源制御手
段とを備えたという技術的手段を用いる。
In the invention according to claim 4, the first drive source for driving the launching device for launching the game ball onto the game board, and the game ball launched by the launching device are in a predetermined area of the game board. When passing, a lottery means for lottery whether or not it is a big hit, a winning device that opens a winning opening when the lottery result by this lottery means is a big hit, and a second drive source for driving this winning device , When the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the first drive source is immediately stopped, and the voltage to the second drive source is reduced when the voltage drops. The technical means that is provided with a power supply control means for stopping the power supply when the operation compensation period for compensating the operation has elapsed.

【0014】この遊技機に供給されている電源が所定の
電圧に低下した際に、遊技球を遊技盤へ発射する発射装
置を駆動する第1の駆動源に対する電源供給を直ちに停
止するとともに、抽選手段による抽選結果が大当りであ
った場合に入賞口を開口する入賞装置を駆動する第2の
駆動源に対しては、電圧低下時における動作を補償する
動作補償期間が経過したときに電源供給を停止する。つ
まり、上記動作補償期間が経過したときに第1の駆動源
および第2の駆動源に対する電源供給を同時に停止する
場合と比較して、第2の駆動源に対する電源供給の停止
よりも先に第1の駆動源に対する電源供給を直ちに停止
する分、電圧低下時の動作補償用の消費電力を削減する
ことができる。
When the power supplied to this gaming machine drops to a predetermined voltage, the power supply to the first drive source for driving the launching device for launching the game ball to the game board is immediately stopped and the lottery is conducted. When the result of lottery by the means is a big hit, the second drive source for driving the winning device that opens the winning opening is supplied with power when the operation compensation period for compensating the operation at the time of voltage drop has elapsed. Stop. That is, as compared with the case where the power supply to the first drive source and the second drive source is stopped at the same time when the operation compensation period elapses, the power supply to the second drive source is stopped before the power supply is stopped. Since the power supply to the first driving source is immediately stopped, it is possible to reduce the power consumption for operation compensation when the voltage drops.

【0015】請求項5に記載の発明では、請求項1ない
し請求項4のいずれか1つに記載の遊技機において、音
声を制御する音声制御装置を備えており、前記電源制御
手段は、この遊技機に供給されている電源が所定の電圧
に低下した際に、前記音声制御装置に対する電源供給を
直ちに停止するとともに、前記動作補償期間が設定され
ている手段については、その動作補償期間が経過したと
きに電源供給を停止する機能を備えたという技術的手段
を用いる。
According to a fifth aspect of the present invention, in the gaming machine according to any one of the first to fourth aspects, a voice control device for controlling voice is provided, and the power supply control means is provided with the voice control device. When the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the voice control device is immediately stopped, and the operation compensation period elapses for the means for which the operation compensation period is set. The technical means of having the function of stopping the power supply at the time of using is used.

【0016】この遊技機に供給されている電源が所定の
電圧に低下した際に、音声を制御する音声制御装置に対
する電源供給を直ちに停止するとともに、動作補償期間
が設定されている手段については、その動作補償期間が
経過したときに電源供給を停止する。つまり、上記動作
補償期間が経過したときに音声制御装置および動作補償
期間が設定されている手段に対する電源供給を同時に停
止する場合と比較して、動作補償期間が設定されている
手段に対する電源供給の停止よりも先に音声制御装置に
対する電源供給を停止する分、電圧低下時の動作補償用
の消費電力を削減することができる。
When the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the voice control device for controlling the voice is immediately stopped and the operation compensation period is set. The power supply is stopped when the operation compensation period has elapsed. That is, as compared with the case where the power supply to the voice control device and the means for which the operation compensation period is set is stopped at the same time when the above-mentioned operation compensation period elapses, the power supply to the means for which the operation compensation period is set is stopped. Since the power supply to the voice control device is stopped prior to the stop, it is possible to reduce the power consumption for operation compensation when the voltage drops.

【0017】請求項6に記載の発明では、請求項1ない
し請求項5のいずれか1つに記載の遊技機において、発
光部材の発光を制御する発光制御装置を備えており、前
記電源制御手段は、この遊技機に供給されている電源が
所定の電圧に低下した際に、前記発光制御装置に対する
電源供給を直ちに停止するとともに、前記動作補償期間
が設定されている手段については、その動作補償期間が
経過したときに電源供給を停止する機能を備えたという
技術的手段を用いる。
According to a sixth aspect of the present invention, in the gaming machine according to any one of the first to fifth aspects, a light emission control device for controlling light emission of the light emitting member is provided, and the power supply control means is provided. When the power supplied to this gaming machine drops to a predetermined voltage, the power supply to the light emission control device is immediately stopped, and the operation compensation is performed for the means for which the operation compensation period is set. The technical means of having a function of stopping the power supply when the period has elapsed is used.

【0018】この遊技機に供給されている電源が所定の
電圧に低下した際に、発光部材の発光を制御する発光制
御装置に対する電源供給を直ちに停止するとともに、動
作補償期間が設定されている手段については、その動作
補償期間が経過したときに電源供給を停止する。つま
り、上記動作補償期間が経過したときに発光制御装置お
よび動作補償期間が設定されている手段に対する電源供
給を同時に停止する場合と比較して、動作補償期間が設
定されている手段に対する電源供給の停止よりも先に発
光制御装置に対する電源供給を直ちに停止する分、電圧
低下時の動作補償用の消費電力を削減することができ
る。
Means for immediately stopping the power supply to the light emission control device for controlling the light emission of the light emitting member and setting the operation compensation period when the power supplied to the gaming machine drops to a predetermined voltage. With respect to, the power supply is stopped when the operation compensation period elapses. That is, as compared with the case where the power supply to the light emission control device and the means for which the operation compensation period is set is stopped at the same time when the above-mentioned operation compensation period elapses, the power supply for the means for which the operation compensation period is set is Since the power supply to the light emission control device is immediately stopped before the stop, it is possible to reduce the power consumption for operation compensation when the voltage drops.

【0019】請求項7に記載の発明では、請求項1ない
し請求項6のいずれか1つに記載の遊技機において、画
像を表示する画像表示装置を備えており、前記電源制御
手段は、この遊技機に供給されている電源が所定の電圧
に低下した際に、前記画像表示装置に対する電源供給を
直ちに停止するとともに、前記動作補償期間が設定され
ている手段については、その動作補償期間が経過したと
きに電源供給を停止する機能を備えたという技術的手段
を用いる。
According to a seventh aspect of the present invention, in the gaming machine according to any one of the first to sixth aspects, an image display device for displaying an image is provided, and the power supply control means is provided with the image display device. When the power supplied to the game machine drops to a predetermined voltage, the power supply to the image display device is immediately stopped, and the operation compensation period has elapsed for the means for which the operation compensation period is set. The technical means of having the function of stopping the power supply at the time of using is used.

【0020】この遊技機に供給されている電源が所定の
電圧に低下した際に、画像を表示する画像表示装置に対
する電源供給を直ちに停止するとともに、動作補償期間
が設定されている手段については、その動作補償期間が
経過したときに電源供給を停止する。つまり、上記動作
補償期間が経過したときに画像表示装置および動作補償
期間が設定されている手段に対する電源供給を同時に停
止する場合と比較して、動作補償期間が設定されている
手段に対する電源供給の停止よりも先に画像表示装置に
対する電源供給を直ち停止する分、電圧低下時の動作補
償用の消費電力を削減することができる。
When the power supplied to this gaming machine drops to a predetermined voltage, the power supply to the image display device for displaying an image is immediately stopped and the operation compensation period is set. The power supply is stopped when the operation compensation period has elapsed. That is, as compared with the case where the power supply to the image display device and the means for which the operation compensation period is set is stopped at the same time when the above-described operation compensation period has elapsed, the power supply for the means for which the operation compensation period is set is Since the power supply to the image display device is immediately stopped before the stop, it is possible to reduce the power consumption for operation compensation when the voltage drops.

【0021】[0021]

【発明の実施の形態】以下、この発明に係る遊技機の実
施形態について図を参照して説明する。なお、以下の実
施形態では、この発明に係る遊技機として、いわゆる第
1種パチンコ機を例に挙げて説明する。 [全体の主要構成]まず、この実施形態のパチンコ機の
主要構成について図1を参照して説明する。図1は、そ
のパチンコ機の外観を示す斜視説明図である。パチンコ
機1には、前枠2が開閉可能に備えられており、その前
枠2には、ガラス枠4が開閉可能に取付けられている。
前枠2の右側には、ガラス枠4開閉用の鍵を差し込む鍵
穴3が設けられている。ガラス枠4の内部には、遊技盤
5が設けられており、前枠2の右側下方には、遊技球を
遊技盤5へ発射する発射装置(図示省略)を操作するた
めの発射ハンドル15が回動可能に取付けられている。
ガラス枠4の下方には、賞球や貸球が供給される賞球・
貸球供給口6aが形成されており、この賞球・貸球供給
口6aの供給側には、その賞球・貸球供給口6aから供
給された賞球や貸球を溜めておくための上受け皿6が取
り付けられている。上受け皿6の下方には、上受け皿6
の収容可能数を超えて流下した賞球や上受け皿球抜きレ
バー6bの操作により上受け皿6から排出された遊技球
などを排出する排出口7aが形成されている。排出口7
aの排出側には、その排出口7aから排出された遊技球
を収容しておくための下受け皿7が設けられている。ま
た、遊技盤5の上方には、枠ランプ9が設けられてお
り、下受け皿7の左側には、灰皿7bが設けられてい
る。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of a gaming machine according to the present invention will be described below with reference to the drawings. In addition, in the following embodiments, a so-called type 1 pachinko machine will be described as an example of a gaming machine according to the present invention. [Overall Main Configuration] First, the main configuration of the pachinko machine of this embodiment will be described with reference to FIG. FIG. 1 is a perspective explanatory view showing the appearance of the pachinko machine. The pachinko machine 1 is provided with a front frame 2 that can be opened and closed, and a glass frame 4 is attached to the front frame 2 so that the glass frame 4 can be opened and closed.
On the right side of the front frame 2, a keyhole 3 into which a key for opening and closing the glass frame 4 is inserted is provided. A game board 5 is provided inside the glass frame 4, and a firing handle 15 for operating a launching device (not shown) for firing a game ball to the game board 5 is provided on the lower right side of the front frame 2. It is rotatably attached.
Below the glass frame 4, prize balls to which prize balls and rental balls are supplied.
A ball rental supply port 6a is formed, and on the supply side of the prize ball / ball rental supply port 6a, a prize ball or a ball supplied from the ball / ball rental supply port 6a is stored. The upper tray 6 is attached. Below the upper tray 6 is the upper tray 6
The discharge port 7a is formed to discharge the prize balls that have flowed in excess of the number that can be accommodated and the game balls discharged from the upper tray 6 by operating the upper tray ball removing lever 6b. Outlet 7
On the discharge side of a, a lower tray 7 for storing the game balls discharged from the discharge port 7a is provided. A frame lamp 9 is provided above the game board 5, and an ashtray 7b is provided on the left side of the lower tray 7.

【0022】[遊技盤5の主要構成]次に、遊技盤5の
主要構成について図2を参照して説明する。図2は遊技
盤5の主要構成を示す正面説明図でる。遊技盤5の略中
央には、センターケース30が備えられている。センタ
ーケース30には、天入賞口31と、3個のLEDから
なる普通図柄表示装置34と、この普通図柄表示装置3
4の始動可能な回数を4個のLEDにより表示する普通
図柄記憶表示LED35と、複数の特別図柄、背景画
像、各種の演出画像などを液晶で表示する特別図柄制御
装置32とが備えられている。また、特別図柄制御装置
32は、複数の特別図柄からなる図柄列を画面の横方向
の3個所においてそれぞれ上下方向に変動表示した後
に、前記2個所において所定の特別図柄の確定表示を行
う。なお、特別図柄の始動可能な回数として始動を保留
している数(保留数)は、特別図柄制御装置32の画面
に表示される。センターケース30の両側上方には、L
EDにより装飾された装飾風車46がそれぞれ設けられ
ている。右側の装飾風車46の右斜め下方には、普通図
柄表示装置34を作動させるための普通図柄作動右ゲー
ト25が設けられており、左側の装飾風車46の左斜め
下方には、同じく普通図柄作動左ゲート26が設けられ
ている。センターケース30の両側下方には、風車24
がそれぞれ設けられており、右側の風車24の下方に
は、右入賞口12が設けられており、左側の風車24の
下方には、左入賞口13が設けられている。右入賞口1
2の右方には、右袖入賞口22が設けられており、左入
賞口13の左方には、左袖入賞口23が設けられてい
る。
[Main Structure of Game Board 5] Next, the main structure of the game board 5 will be described with reference to FIG. FIG. 2 is a front view showing the main configuration of the game board 5. A center case 30 is provided substantially in the center of the game board 5. In the center case 30, a winning opening 31, an ordinary symbol display device 34 composed of three LEDs, and this ordinary symbol display device 3
4 is provided with a normal symbol storage display LED 35 that displays the number of times that can be started by 4 LEDs, and a special symbol control device 32 that displays a plurality of special symbols, background images, various effect images, etc. on a liquid crystal. . In addition, the special symbol control device 32 variably displays vertically a symbol row composed of a plurality of special symbols at three positions in the horizontal direction of the screen, and then performs a fixed display of predetermined special symbols at the two positions. In addition, the number (holding number) that holds the start as the number of times the special symbol can be started is displayed on the screen of the special symbol control device 32. On both sides of the center case 30, L
Decorative windmills 46 decorated by ED are provided respectively. A normal symbol operation right gate 25 for operating the normal symbol display device 34 is provided diagonally below and to the right of the right decorative windmill 46, and a normal symbol operation is also provided diagonally below and to the left of the left decorative windmill 46. A left gate 26 is provided. On both sides of the center case 30 below the windmill 24
Are provided, the right winning opening 12 is provided below the right windmill 24, and the left winning opening 13 is provided below the left windmill 24. Right winning hole 1
The right sleeve winning opening 22 is provided to the right of 2, and the left sleeve winning opening 23 is provided to the left of the left winning opening 13.

【0023】センターケース30の下方には、特別図柄
制御装置32を作動させる機能を有する第1種始動口2
7が設けられており、この第1種始動口27の下部には
普通図柄表示装置34の停止図柄が当たり図柄となった
場合に両翼を開放する普通電動役物28が設けられてい
る。両翼を開放した普通電動役物28は、第1種始動口
27と同様に特別図柄制御装置32を作動開始させる機
能を備えている。センターケース30の下方には、特別
図柄制御装置32の3個所の表示領域における確定図柄
が大当り図柄となった場合に作動する変動入賞装置40
が設けられている。この変動入賞装置40には、大当り
の発生時に開放動作して大入賞口41を開口する板状の
開閉部材43が扉式に開閉可能に取り付けられている。
変動入賞装置40の右側には、右下入賞口14が設けら
れており、変動入賞装置40の左側には、左下入賞口4
4が設けられている。また、変動入賞装置40の内部に
は、開閉部材43を連続して開放動作させる機能を有す
る特定領域(図示せず)と、この特定領域を通過した遊
技球を検出する特定領域スイッチ(図3に符号42aで
示す)が設けられている。また、遊技盤5には、発射さ
れた遊技球を遊技領域へ案内するレール16が取付けら
れており、遊技盤5の上部には、上部左右の両コーナー
をLEDなどにより装飾するコーナー飾り11が設けら
れており、遊技盤5の左右には、LEDなどにより装飾
するサイド飾り20がそれぞれ設けられている。さら
に、遊技盤5には、入賞しなかった遊技球をアウト球と
して回収するアウト口45が設けられている。そして、
遊技盤5には、多くの釘(図示省略)が打ち込まれてお
り、遊技盤5に発射された遊技球は、釘の間を乱舞しな
がら落下し、各入賞口や第1種始動口27に入賞した
り、普通図柄作動ゲート25,26を通過したり、ある
いはアウト口45から回収されたりする。
Below the center case 30, the first type starting opening 2 having a function of operating the special symbol control device 32.
7 is provided, and a normal electric accessory 28 that opens both wings when the stop symbol of the normal symbol display device 34 hits the lower portion of the first type starting port 27 is provided. The normal electric accessory 28 with both wings open has a function of starting the operation of the special symbol control device 32 as in the case of the first type starting port 27. Below the center case 30, the variable winning device 40 that operates when the definite symbols in the three display areas of the special symbol control device 32 become the jackpot symbols
Is provided. A plate-like opening / closing member 43 that opens to open the special winning opening 41 when the big hit occurs is attached to the variable winning device 40 so as to be opened and closed like a door.
The lower right winning opening 14 is provided on the right side of the variable winning apparatus 40, and the lower left winning opening 4 is provided on the left side of the variable winning apparatus 40.
4 are provided. In addition, inside the variable winning a prize device 40, a specific area (not shown) having a function of continuously opening and closing the opening / closing member 43, and a specific area switch (FIG. 3) for detecting a game ball passing through this specific area. 42a) is provided. Further, a rail 16 for guiding the shot game balls to the game area is attached to the game board 5, and a corner ornament 11 for decorating both left and right upper corners by LEDs or the like is provided on the upper portion of the game board 5. Side decorations 20 are provided on the left and right of the game board 5, which are decorated with LEDs and the like. Further, the game board 5 is provided with an out port 45 for collecting game balls that have not been won as out balls. And
A lot of nails (not shown) are driven into the game board 5, and the game balls shot on the game board 5 fall while dancing between the nails, and each prize hole and the first-class starting hole 27. To win the prize, pass through the normal symbol operation gates 25 and 26, or be collected from the out port 45.

【0024】[パチンコ機1の電気的構成]次に、パチ
ンコ機1の主な電気的構成についてそれをブロックで示
す図3を参照して説明する。パチンコ機1には、主基板
100が設けられており、この主基板100には、マイ
クロプロセッサ110が搭載されている。マイクロプロ
セッサ110には、大当りか否かの判定、大入賞口41
への入賞数のカウント、大当りの遊技におけるラウンド
の制御などの遊技の主な制御の他に、遊技状態のバック
アップを実行するメインCPU112と、このメインC
PU112が各種制御などを実行するためのコンピュー
タプログラムなどが記録されたROM114と、遊技球
が第1種始動口27を通過したことの検出結果や入賞な
どの遊技中に発生する各種データ、ROM114から読
出されたコンピュータプログラムなどを一時的に格納し
たりバックアップして記憶するRAM116とが搭載さ
れている。主基板100には、次に記載するものが電気
的に接続されている。遊技球が第1種始動口27を通過
したことを検出する第1種始動口スイッチ27a、特別
図柄制御装置32、LEDやランプ類を制御するランプ
制御装置300、電源基板80、賞球の払出しなどを制
御する払出制御基板200、遊技中の効果音などを制御
する音声制御装置79、入賞、リーチパターン、大当り
の発生、大当り図柄などに関する遊技盤情報をパチンコ
ホールの管理室などに設けられたコンピュータ(図示省
略)へ送信するための遊技枠情報端子基板52、盤面中
継基板51、遊技枠中継基板53である。
[Electrical Configuration of Pachinko Machine 1] Next, the main electrical configuration of the pachinko machine 1 will be described with reference to FIG. The pachinko machine 1 is provided with a main board 100, and a microprocessor 110 is mounted on the main board 100. The microprocessor 110 determines whether or not it is a big hit, the big winning opening 41
In addition to the main control of the game, such as counting the number of winnings and controlling the round in the big hit game, a main CPU 112 that executes a backup of the game state, and this main C
A ROM 114 in which a computer program or the like for the PU 112 to execute various controls is recorded, and a detection result that a game ball has passed through the first-type starting opening 27, various data generated during a game such as winning, and the ROM 114. A RAM 116 for temporarily storing the read computer program or the like and for backing up and storing is installed. The following components are electrically connected to the main board 100. A first-type starting port switch 27a that detects that the game ball has passed through the first-type starting port 27, a special symbol control device 32, a lamp control device 300 that controls LEDs and lamps, a power supply board 80, and a prize ball payout. A payout control board 200 for controlling such as a sound control device 79 for controlling sound effects during a game, a winning board, a reach pattern, an occurrence of a big hit, a big hit pattern, and other game board information are provided in a pachinko hall management room or the like. A game frame information terminal board 52, a board surface relay board 51, and a game frame relay board 53 for transmission to a computer (not shown).

【0025】払出制御基板200には、主基板100か
ら送出される制御コマンドを入力して動作するマイクロ
プロセッサ210が搭載されており、マイクロプロセッ
サ210には、賞球払出し制御、球貸し制御、入賞数や
払出数に関するデータのバックアップなどを行うサブC
PU212と、このサブCPU212が各種の制御を実
行するための各種制御プログラムが記録されたROM2
14と、サブCPU212が各種制御プログラムを実行
する際にROM214から読出された制御プログラムや
遊技中に発生する入賞数や賞球数などの各種データを一
時的に格納したりバックアップして記憶するRAM21
6とが搭載されている。また、払出制御基板200に
は、電源基板80、CR接続基板56、発射モータ15
eを駆動するための発射モータ駆動基板15c、遊技枠
情報端子基板52および払出中継基板55が電気的に接
続されている。発射モータ駆動基板15cには、発射モ
ータ駆動基板15cから発射モータ15eへ駆動信号を
出力させるための発射スイッチ15dが接続されてい
る。
The payout control board 200 is equipped with a microprocessor 210 which operates by inputting a control command sent from the main board 100. The microprocessor 210 has a prize ball payout control, a ball lending control, and a prize winning. Sub-C that backs up data related to the number and payouts
The PU 212 and the ROM 2 in which various control programs for the sub CPU 212 to execute various controls are recorded.
14 and a RAM 21 for temporarily storing or backing up various data such as the control program read from the ROM 214 when the sub CPU 212 executes various control programs and the number of winnings and the number of prize balls generated during the game.
6 and are mounted. Further, the payout control board 200 includes a power supply board 80, a CR connection board 56, and a firing motor 15.
The firing motor drive board 15c for driving e, the game frame information terminal board 52, and the payout relay board 55 are electrically connected. A firing switch 15d for outputting a drive signal from the firing motor drive board 15c to the firing motor 15e is connected to the firing motor drive board 15c.

【0026】遊技枠中継基板53には、満杯検出スイッ
チ72、賞球切れスイッチ73およびセンサ中継基板5
4が電気的に接続されている。センサ中継基板54は、
賞球ユニット62に備えられた賞球払出センサ62a,
62bおよび払出中継基板55と電気的に接続されてい
る。払出中継基板55には、貸球切れスイッチ61、賞
球払出モータ62cおよび貸球ユニット63が電気的に
接続されている。盤面中継基板51には、普通電動役物
28を駆動する普通電動役物ソレノイド28a、普通図
柄表示装置34、普通図柄作動右ゲート25を通過した
遊技球を検出する右ゲートスイッチ25a、普通図柄作
動左ゲート26を通過した遊技球を検出する左ゲートス
イッチ26a、大入賞口41に入賞した遊技球を検出す
る大入賞口スイッチ41a、右袖入賞口22に入賞した
遊技球を検出する右袖入賞口スイッチ22a、左袖入賞
口23に入賞した遊技球を検出する左袖入賞口スイッチ
23a、右入賞口12に入賞した遊技球を検出する右入
賞口スイッチ12a、左入賞口13に入賞した遊技球を
検出する左入賞口スイッチ13a、右下入賞口14に入
賞した遊技球を検出する右下入賞口スイッチ14a、左
下入賞口44に入賞した遊技球を検出する左下入賞口ス
イッチ44a、天入賞口31に入賞した遊技球を検出す
る天入賞口スイッチ31aおよび大入賞口中継基板50
である。大入賞口中継基板50には、特定領域スイッチ
42a、特定領域を変化させる部材を駆動する特定領域
ソレノイド42bおよび開閉部材43を駆動する大入賞
口ソレノイド41bが電気的に接続されている。電源基
板80は、CR接続基板56と電気的に接続されてお
り、CR接続基板56には、プリペイドカードの残りの
度数を表示する度数表示基板やプリペイドカードを読取
る装置などを備える遊技機外装置部分71と電気的に接
続されている。また、電源基板80は、AC24V(5
0Hz/60Hz)の主電源70から電源の供給を受
け、各基板、装置および発射スイッチ15dなどへ必要
電源を供給する。
On the game frame relay board 53, the full detection switch 72, the award ball out switch 73 and the sensor relay board 5 are provided.
4 is electrically connected. The sensor relay board 54 is
The prize ball payout sensor 62a provided in the prize ball unit 62,
62b and the payout relay substrate 55 are electrically connected. The payout relay board 55 is electrically connected with the ball-rental-out switch 61, the prize-ball payout motor 62c, and the ball-rental unit 63. On the board relay board 51, a normal electric accessory solenoid 28a for driving the normal electric accessory 28, a normal symbol display device 34, a normal symbol operation right gate switch 25a for detecting a game ball passing through the right gate 25, a normal symbol operation A left gate switch 26a for detecting a game ball that has passed through the left gate 26, a big winning hole switch 41a for detecting a game ball winning the big winning opening 41, and a right sleeve winning for detecting a game ball winning the right sleeve winning opening 22 Mouth switch 22a, left sleeve winning hole switch 23a that detects the game ball winning the left sleeve winning opening 23, right winning hole switch 12a that detects the gaming ball winning the right winning hole 12, and game winning the left winning hole 13 The left winning opening switch 13a for detecting a ball, the lower right winning opening switch 14a for detecting a gaming ball winning the lower right winning opening 14, and the gaming ball winning for the lower left winning opening 44 are detected. Lower left winning opening switch 44a, the ceiling winning opening switch 31a and winning opening relay board 50 for detecting the game balls won on the top winning opening 31
Is. A special area switch 42a, a specific area solenoid 42b that drives a member that changes the specific area, and a special winning opening solenoid 41b that drives the opening / closing member 43 are electrically connected to the special winning opening relay board 50. The power supply board 80 is electrically connected to the CR connection board 56, and the CR connection board 56 includes a frequency display board for displaying the remaining frequency of the prepaid card and a device for reading the prepaid card. It is electrically connected to the portion 71. In addition, the power supply board 80 has an AC 24V (5
Power is supplied from the main power supply 70 (0 Hz / 60 Hz), and necessary power is supplied to each board, device, firing switch 15d, and the like.

【0027】[電源基板80の主要構成および回路動
作]次に、電源基板80の主要構成および回路動作につ
いて図4ないし図6を参照して説明する。図4は、電源
基板80の電気的構成をブロックで示す説明図である。
図5は、電源基板80の回路図である。図6は、電源基
板80の回路動作を示す説明図である。なお、以下の説
明では、特別図柄制御装置32、音声制御装置79およ
びランプ制御装置300をまとめて演出基板90として
説明する。また、図10に示した従来の構成と同一部分
については同一の符号を使用する。
[Main Structure and Circuit Operation of Power Supply Board 80] Next, the main structure and circuit operation of the power supply board 80 will be described with reference to FIGS. 4 to 6. FIG. 4 is an explanatory diagram showing an electrical configuration of the power supply board 80 in blocks.
FIG. 5 is a circuit diagram of the power supply board 80. FIG. 6 is an explanatory diagram showing the circuit operation of the power supply board 80. In the following description, the special symbol control device 32, the voice control device 79, and the lamp control device 300 will be collectively described as the effect board 90. Further, the same reference numerals are used for the same portions as the conventional configuration shown in FIG.

【0028】(電源供給経路)図4に示すDC32V変
換部80aから出力されるDC32Vは、発射モータ駆
動基板15cから発射モータ15e(図3)に供給され
る。また、DC32Vは、払出制御基板200から払出
中継基板55を介して賞球払出モータ62cに供給さ
れ、貸球ユニット63(図3)に供給される。さらに、
DC32Vは、主基板100から盤面中継基板51を介
して普通電動役物ソレノイド28aに供給され、さらに
大入賞口中継基板50を介して特定領域ソレノイド42
bおよび大入賞口ソレノイド41bに供給される。DC
32Vは、電源遮断時に動作補償用コンデンサBC5に
より補償される。DC24V変換部80bから出力され
るDC24Vは、特別図柄制御装置32、音声制御装置
79およびランプ制御装置300に供給される。DC1
2V変換部80cから出力されるDC12Vは、演出基
板90および主基板100に供給され、さらに主基板1
00から盤面中継基板51を介してゲートスイッチ25
a,26aおよび各入賞口スイッチに供給される。DC
12V変換部80cに入力するDC32Vは、電源遮断
時に動作補償用コンデンサBC5により補償される。D
C12V変換部80dから出力されるDC12Vは、払
出制御基板200および主基板100に供給され、さら
に払出制御基板200から払出中継基板55を介して賞
球払出センサ62a,62bおよび貸球ユニット63内
の貸球センサに供給される。DC12V変換部80dに
入力するDC32Vは、電源遮断時に動作補償用コンデ
ンサBC6により補償される。さらに、DC5V変換部
80eから出力されるDC5Vは、各基板に供給され、
各基板に搭載されたCPUの動作電源になる。DC5V
変換部80eに入力するDC32Vは、電源遮断時に動
作補償用コンデンサBC7により補償される。また、電
源遮断時には、バックアップ用コンデンサBC8から主
基板100のRAM116および払出制御基板200の
RAM216に電源が供給され、各RAMのバックアッ
プ領域にバックアップされたデータの記憶が保持され
る。
(Power Supply Path) The DC32V output from the DC32V converter 80a shown in FIG. 4 is supplied from the firing motor drive board 15c to the firing motor 15e (FIG. 3). Further, the DC 32V is supplied from the payout control board 200 to the prize ball payout motor 62c via the payout relay board 55, and is supplied to the ball rental unit 63 (FIG. 3). further,
32V DC is supplied from the main board 100 to the ordinary electric accessory solenoid 28a via the board relay board 51, and further via the special winning opening relay board 50 to the specific area solenoid 42.
b and the special winning opening solenoid 41b. DC
32V is compensated by the operation compensating capacitor BC5 when the power is cut off. DC24V output from the DC24V converter 80b is supplied to the special symbol control device 32, the voice control device 79, and the lamp control device 300. DC1
The DC 12V output from the 2V conversion unit 80c is supplied to the production board 90 and the main board 100, and further, the main board 1
00 to the gate switch 25 via the board relay board 51
a, 26a and each winning opening switch. DC
The DC 32V input to the 12V converter 80c is compensated by the operation compensating capacitor BC5 when the power is cut off. D
The DC 12V output from the C12V conversion unit 80d is supplied to the payout control board 200 and the main board 100, and further from the payout control board 200 via the payout relay board 55 to the prize ball payout sensors 62a, 62b and the ball rental unit 63. Supplied to the ball rental sensor. The DC 32V input to the DC 12V conversion unit 80d is compensated by the operation compensating capacitor BC6 when the power is cut off. Further, the DC5V output from the DC5V conversion unit 80e is supplied to each substrate,
It becomes the operating power source for the CPU mounted on each board. DC5V
The DC 32V input to the conversion unit 80e is compensated by the operation compensating capacitor BC7 when the power is shut off. When the power is cut off, power is supplied from the backup capacitor BC8 to the RAM 116 of the main board 100 and the RAM 216 of the payout control board 200, and the storage of the backed up data is held in the backup area of each RAM.

【0029】(基本的な回路動作)図6に示すように、
電源基板80には、停電検知回路84と、電源断信号作
成回路85と、電源断信号出力禁止回路86と、IC8
とが実装されており、IC8は、演出基板90、発射モ
ータ駆動基板15c、払出制御基板200および主基板
100と接続されている。停電検知回路84は、DC3
2VおよびDC12Vの電圧降下を検出し、所定の電圧
(以下、停電検知電圧と称する)まで降下すると停電を
示す信号(以下、停電検知信号TKと称する)を電源断
信号作成回路85へ出力する。電源断信号作成回路85
は、停電検知回路84から出力された停電検知信号TK
(負論理)を入力し、その停電検知信号TKが入力され
ている間、電源断信号PDをIC8および電源断信号出
力禁止回路86へ出力する。電源断信号出力禁止回路8
6は、電源断信号を出力する役割と、電源断信号の出力
を禁止する役割とを担う。停電時には、電源断信号作成
回路85から出力された電源断信号PDを入力し、電源
断信号PDをIC8へ出力するとともに、システムリセ
ット信号SRをIC8へ出力する。また、電源復旧時に
は、電源断信号PDの出力を禁止するとともに、システ
ムリセット信号SRを解除する。なお、動作補償用コン
デンサBC5は、図10に示した動作補償用コンデンサ
BC1よりも容量が小さく、動作補償用コンデンサBC
7は、動作補償用コンデンサBC3よりも容量が小さ
い。
(Basic Circuit Operation) As shown in FIG.
The power supply board 80 includes a power failure detection circuit 84, a power cutoff signal generation circuit 85, a power cutoff signal output prohibition circuit 86, and an IC8.
Are mounted, and the IC 8 is connected to the effect board 90, the firing motor drive board 15c, the payout control board 200, and the main board 100. The power failure detection circuit 84 is DC3
When a voltage drop of 2V and DC 12V is detected and the voltage drops to a predetermined voltage (hereinafter referred to as a power failure detection voltage), a signal indicating a power failure (hereinafter referred to as a power failure detection signal TK) is output to the power-off signal generation circuit 85. Power-off signal creation circuit 85
Is a power failure detection signal TK output from the power failure detection circuit 84
(Negative logic) is input and the power-off signal PD is output to the IC 8 and the power-off signal output inhibiting circuit 86 while the power failure detection signal TK is being input. Power-off signal output prohibition circuit 8
Reference numeral 6 has a role of outputting a power-off signal and a role of inhibiting the output of a power-off signal. At the time of power failure, the power-off signal PD output from the power-off signal generation circuit 85 is input, the power-off signal PD is output to the IC 8, and the system reset signal SR is output to the IC 8. When the power is restored, the output of the power-off signal PD is prohibited and the system reset signal SR is released. The operation compensating capacitor BC5 has a smaller capacity than the operation compensating capacitor BC1 shown in FIG.
7 has a smaller capacity than the operation compensating capacitor BC3.

【0030】IC8は、電源断信号作成回路85から出
力された電源断信号PDのレベルを反転して演出基板9
0および発射モータ駆動基板15cの各システムリセッ
ト信号入力端子SRへ出力する。演出基板90および発
射モータ駆動基板15cに搭載された各サブCPUは、
システムリセット信号入力端子SRにシステムリセット
信号SR(Lレベル)を入力すると、システムリセット
処理を実行する。また、IC8は、電源断信号出力禁止
回路86から出力された電源断信号PDのレベルを反転
して主基板100および払出制御基板200の各電源断
信号入力端子PDへ出力する。また、IC8は、電源断
信号出力禁止回路86から出力されたシステムリセット
信号SRのレベルを反転して主基板100および払出制
御基板200の各システムリセット信号入力端子SRへ
出力する。主基板100に搭載されたメインCPU11
2(図3)は、電源断信号入力端子PDに電源断信号P
D(Hレベル)を入力すると、NMI処理を実行し、電
源遮断時の遊技状態を記憶しているRAM116のバッ
クアップ領域に対するアクセスを禁止する。また、払出
制御基板200に搭載されたサブCPU212(図3)
は、電源断信号入力端子PDに電源断信号PD(Hレベ
ル)を入力すると、NMI処理を実行し、電源遮断時の
賞球払出しに関するデータを記憶しているRAM216
のバックアップ領域に対するアクセスを禁止する。ま
た、メインCPU112およびサブCPU212は、シ
ステムリセット信号入力端子SRにシステムリセット信
号SR(Lレベル)を入力すると、システムリセット処
理を実行する。
The IC 8 inverts the level of the power-off signal PD output from the power-off signal generating circuit 85 and reverses the level.
0 and output to each system reset signal input terminal SR of the firing motor drive board 15c. Each sub CPU mounted on the effect board 90 and the firing motor drive board 15c is
When the system reset signal SR (L level) is input to the system reset signal input terminal SR, the system reset process is executed. Further, the IC 8 inverts the level of the power-off signal PD output from the power-off signal output prohibiting circuit 86 and outputs it to each power-off signal input terminal PD of the main board 100 and the payout control board 200. Further, the IC 8 inverts the level of the system reset signal SR output from the power-off signal output inhibiting circuit 86, and outputs the inverted signal to each system reset signal input terminal SR of the main board 100 and the payout control board 200. Main CPU 11 mounted on the main board 100
2 (FIG. 3) is a power-off signal P to the power-off signal input terminal PD.
When D (H level) is input, NMI processing is executed, and access to the backup area of the RAM 116 that stores the game state when the power is cut off is prohibited. Further, the sub CPU 212 mounted on the payout control board 200 (FIG. 3)
When the power cutoff signal PD (H level) is input to the power cutoff signal input terminal PD, the RAM 216 stores NMI processing and stores data relating to prize ball payout at the time of power cutoff.
Access to the backup area is prohibited. Further, when the system reset signal SR (L level) is input to the system reset signal input terminal SR, the main CPU 112 and the sub CPU 212 execute the system reset process.

【0031】(停電時の回路動作)次に、停電時の回路
動作について図7を参照して説明する。図7は、停電時
における図4ないし図6に示す各検出点の信号レベルの
変化を示すタイミングチャートである。停電などによ
り、主電源70が遮断されると、DC32V、DC12
V、DC5Vの順に電圧降下する。このとき、DC32
V変換部80aから発射モータ駆動基板15c、払出制
御基板200および主基板100へ供給されているDC
32Vは、動作補償用コンデンサBC5により補償さ
れ、DC32Vを維持する。また、DC12V変換部8
0dから払出制御基板200および主基板100へ供給
されているDC12Vは、動作補償用コンデンサBC6
により補償され、DC12Vを維持する。さらに、DC
5V変換部80eから各基板へ供給されているDC5V
は、動作補償用コンデンサBC7により補償され、DC
5Vを維持する。図5に示すように、DC32Vは、抵
抗RN2,RN3により分圧され、コンパレータIC
3:Bの+端子に印加されており、そのレベルはHレベ
ルからLレベルに変化する。一方、DC12Vは、コン
パレータIC3:Bの−端子に印加されており、そのレ
ベルは、コンデンサCE14の放電特性に対応してHレ
ベルからLレベルに変化する。そして、コンパレータI
C3:Bは、印加されている両電圧の差分と、基準電圧
とを比較し、その比較結果に対応する信号を出力する
が、DC32Vが停電検知電圧まで降下すると(図7の
時間T1)、上記両電圧と基準電圧との差が、しきい値
を超え、停電検知信号TKを出力する。ここでは、停電
検知信号TKはLレベルであるとする(検出点
(6))。
(Circuit Operation During Power Failure) Next, the circuit operation during a power failure will be described with reference to FIG. FIG. 7 is a timing chart showing changes in the signal level at each detection point shown in FIGS. 4 to 6 during a power failure. When the main power supply 70 is cut off due to a power failure, DC32V, DC12
The voltage drops in the order of V and DC5V. At this time, DC32
DC supplied from the V converter 80a to the firing motor drive board 15c, the payout control board 200, and the main board 100.
32V is compensated by the operation compensating capacitor BC5 to maintain DC32V. In addition, the DC12V conversion unit 8
DC12V supplied from 0d to the payout control board 200 and the main board 100 is the operation compensation capacitor BC6.
Is maintained by DC12V. Furthermore, DC
DC5V supplied to each board from the 5V converter 80e
Is compensated by the operation compensation capacitor BC7, and DC
Maintain 5V. As shown in FIG. 5, the DC 32V is divided by the resistors RN2 and RN3, and the comparator IC
3: It is applied to the + terminal of B, and its level changes from H level to L level. On the other hand, DC12V is applied to the-terminal of the comparator IC3: B, and its level changes from H level to L level in accordance with the discharge characteristic of the capacitor CE14. And the comparator I
C3: B compares the difference between both applied voltages and the reference voltage, and outputs a signal corresponding to the comparison result. When DC32V drops to the power failure detection voltage (time T1 in FIG. 7), The difference between the both voltages and the reference voltage exceeds the threshold value, and the power failure detection signal TK is output. Here, it is assumed that the power failure detection signal TK is at L level (detection point (6)).

【0032】コンパレータIC3:Bの出力は、IC5
のVSA入力と接続されており、VSA入力の電圧は、
HレベルからLレベルに変化する。また、DC12Vを
抵抗RN8,RN9により分圧した電圧が印加されてい
るVSB入力の電圧は、HレベルからLレベルに変化す
る。これにより、IC5は、VSA入力およびVSB入
力が共にHレベルからLレベルに変化したことを検出
し、RESET出力の電圧をHレベルからLレベルに変
化させる。これにより、負論理のNANDゲートである
IC6:Bの5番端子の入力電圧はLレベルになる。ま
た、IC6:Bの4番端子には、DC5Vが印加されて
いるため、IC6:Bの4番端子は、HレベルからLレ
ベルに変化する。したがって、IC6:Bから電源断信
号PD(Hレベル)が出力される(検出点(3))。
The output of the comparator IC3: B is IC5
Is connected to the VSA input of
The H level changes to the L level. Further, the voltage of the VSB input to which the voltage obtained by dividing DC12V by the resistors RN8 and RN9 is applied changes from the H level to the L level. As a result, the IC 5 detects that both the VSA input and the VSB input have changed from the H level to the L level, and changes the voltage of the RESET output from the H level to the L level. As a result, the input voltage of the fifth terminal of IC6: B, which is a NAND gate of negative logic, becomes L level. Since DC5V is applied to the 4th terminal of IC6: B, the 4th terminal of IC6: B changes from H level to L level. Therefore, the power-off signal PD (H level) is output from IC6: B (detection point (3)).

【0033】IC6:Bから出力された電源断信号PD
は、3つに分岐し、1つは正論理のNANDゲートであ
るIC6:Aの1番端子に入力され、1つはリセット信
号遅延回路86aに入力され、残る1つはIC8の入力
端子A3,A4に入力される。入力端子A3,A4に入
力された電源断信号PD(Hレベル)は、IC8におい
て反転され、Lレベルのシステムリセット信号として出
力端子Y3,Y4から出力される(検出点(G))。出
力端子Y3から出力されたシステムリセット信号は、発
射モータ駆動基板15cのシステムリセット信号入力端
子SRに入力される(図4)。これにより、発射モータ
駆動基板15cに搭載されたサブCPUは、システムリ
セット信号入力端子SRのレベルがHレベルからLレベ
ルに変化したと判定し、システムリセット処理を開始す
る(図7の時間T1)。また、演出基板90に搭載され
たサブCPUは、システムリセット信号入力端子SRの
レベルがHレベルからLレベルに変化したと判定し、シ
ステムリセット処理を開始する(図7の時間T1)。つ
まり、動作補償用コンデンサBC5から発射モータ駆動
基板15cへの電源供給と、動作補償用コンデンサBC
7から演出基板90および発射モータ駆動基板15cへ
の電源供給とを直ちに停止する。したがって、演出基板
90および発射モータ駆動基板15cは、後述する主基
板100のメインCPU112および払出制御基板20
0のサブCPU212がそれぞれNMI処理を実行した
後にリセット状態になるタイミングと同じタイミングで
リセット状態になる必要がなく、電源断信号PDが発生
したタイミングでリセット状態になることができるた
め、早くリセット状態になる分、動作補償用コンデンサ
から供給される電源の消費電力を小さくすることができ
る。このため、動作補償用コンデンサBC5,BC7の
容量を従来の動作補償用コンデンサBC1,BC3の容
量よりも小さくすることができる。
IC6: Power-off signal PD output from B
Is input to the first terminal of IC6: A, which is a NAND gate of positive logic, one is input to the reset signal delay circuit 86a, and the other is input terminal A3 of IC8. , A4. The power-off signal PD (H level) input to the input terminals A3 and A4 is inverted in the IC8 and output from the output terminals Y3 and Y4 as an L level system reset signal (detection point (G)). The system reset signal output from the output terminal Y3 is input to the system reset signal input terminal SR of the firing motor drive board 15c (FIG. 4). As a result, the sub CPU mounted on the firing motor drive board 15c determines that the level of the system reset signal input terminal SR has changed from the H level to the L level, and starts the system reset process (time T1 in FIG. 7). . Further, the sub CPU mounted on the production substrate 90 determines that the level of the system reset signal input terminal SR has changed from the H level to the L level, and starts the system reset process (time T1 in FIG. 7). That is, the power supply from the motion compensation capacitor BC5 to the firing motor drive board 15c and the motion compensation capacitor BC
The power supply from 7 to the production board 90 and the firing motor drive board 15c is immediately stopped. Therefore, the effect board 90 and the firing motor drive board 15c are the main CPU 112 and the payout control board 20 of the main board 100 described later.
The sub CPU 212 of 0 does not need to be in the reset state at the same timing as the reset state after executing the NMI processing, and can be brought into the reset state at the timing when the power-off signal PD is generated. Therefore, the power consumption of the power supply supplied from the operation compensation capacitor can be reduced. Therefore, the capacities of the motion compensation capacitors BC5 and BC7 can be made smaller than the capacities of the conventional motion compensation capacitors BC1 and BC3.

【0034】リセット信号遅延回路86aから出力され
た電源断信号PDは、2つに分岐し、一方は、電源断信
号延長用遅延回路86bを経てIC6:Aの2番端子に
入力され、他方は、IC6:Dの13番端子に入力され
る。コンデンサCE15,C12が充電されている間
は、IC6:Aの2番端子の入力電圧はHレベルに保持
されている。したがって、IC6:Aの両入力は共にH
レベルであるため、IC6:Aは、Lレベルの電源断信
号PD(検出点(2))をIC8の入力端子A7,A8
へ出力する。これにより、IC8は、Lレベルの電源断
信号PDを反転したHレベルの電源断信号PDを出力端
子Y7,Y8から主基板100および払出制御基板20
0の電源断信号入力端子PDへ出力する(検出点
(1))。したがって、主基板100のメインCPU1
12および払出制御基板200のサブCPU212は、
電源断信号入力端子PDのレベルがLレベルからHレベ
ルに変化したと判定し、データのバックアップおよびN
MIを開始する。なお、各CPUがデータのバックアッ
プおよびNMIを実行するために必要な時間(NMI処
理時間)は、この実施形態では、それぞれ約100ms
である。また、電源断検出時における賞球払出モータ6
2c、大入賞口ソレノイド41b、賞球払出センサ62
a,62b、ゲートスイッチ25a,26aおよび各入
賞口スイッチ(図3)の動作補償期間として、NMI処
理時間と同じ約100msが設定されている。これによ
り、電源断時において、賞球払出モータ62cおよび大
入賞口ソレノイド41bが中途半端な状態で動作を停止
しないようにすることができる。また、電源断時にゲー
トスイッチ25a,26aおよび各入賞口スイッチを通
過しかかっていた遊技球を確実に検出することができる
ため、各スイッチの検出結果を示すデータをRAM11
6にバックアップすることができる。
The power-off signal PD output from the reset signal delay circuit 86a is branched into two, one is input to the second terminal of IC6: A via the power-off signal extension delay circuit 86b, and the other is. , IC6: D is input to the 13th terminal. While the capacitors CE15 and C12 are being charged, the input voltage of the 2nd terminal of IC6: A is held at the H level. Therefore, both inputs of IC6: A are H
Since the IC6: A is at the level, the IC6: A outputs the L level power-off signal PD (detection point (2)) to the input terminals A7 and A8 of the IC8.
Output to. As a result, the IC 8 inverts the power cutoff signal PD of the L level and outputs the power cutoff signal PD of the H level from the output terminals Y7 and Y8 to the main board 100 and the payout control board 20.
It is output to the power-off signal input terminal PD of 0 (detection point (1)). Therefore, the main CPU 1 of the main board 100
12 and the sub CPU 212 of the payout control board 200,
It is determined that the level of the power-off signal input terminal PD has changed from L level to H level, and data backup and N
Start MI. Note that the time required for each CPU to execute data backup and NMI (NMI processing time) is about 100 ms in this embodiment.
Is. In addition, the prize ball payout motor 6 at the time of power failure detection
2c, special winning opening solenoid 41b, award ball payout sensor 62
About 100 ms, which is the same as the NMI processing time, is set as the operation compensation period of a, 62b, the gate switches 25a, 26a, and each winning opening switch (FIG. 3). This makes it possible to prevent the prize ball payout motor 62c and the special winning opening solenoid 41b from being stopped in a halfway state when the power is cut off. In addition, since the game ball that is about to pass through the gate switches 25a and 26a and each winning opening switch when the power is turned off can be reliably detected, the data indicating the detection result of each switch is stored in the RAM 11.
Can be backed up to 6.

【0035】そして、リセット信号遅延回路86aのコ
ンデンサCE15の放電が終了すると、コンパレータI
C3:AからIC6:Dに出力されている電源断信号P
DがHレベルからLレベルに変化し、IC6:Dから出
力されているシステムリセット信号SRがLレベルから
Hレベルに変化する(検出点(D))。これにより、I
C8の入力端子A5,A6には、Hレベルのシステムリ
セット信号SRが入力されるため、IC8は、それを反
転してLレベルのシステムリセット信号SRを出力端子
Y5,Y6から主基板100および払出制御基板200
のシステムリセット信号入力端子SRへ出力する(検出
点(E))。したがって、主基板100のメインCPU
112および払出制御基板200のサブCPU212
は、システムリセット信号入力端子SRのレベルがHレ
ベルからLレベルに変化したと判定し、システムリセッ
ト処理を開始する(図7の時間T2)。これにより、バ
ックアップ用コンデンサBC5,BC6およびBC7か
ら主基板100および払出制御基板200への電源供給
を停止することができる。
When the discharge of the capacitor CE15 of the reset signal delay circuit 86a is completed, the comparator I
Power-off signal P output from C3: A to IC6: D
D changes from the H level to the L level, and the system reset signal SR output from IC6: D changes from the L level to the H level (detection point (D)). This gives I
Since the H-level system reset signal SR is input to the input terminals A5 and A6 of the C8, the IC8 inverts the H-level system reset signal SR and outputs the L-level system reset signal SR from the output terminals Y5 and Y6 to the main substrate 100 and the payout circuit. Control board 200
To the system reset signal input terminal SR (detection point (E)). Therefore, the main CPU of the main board 100
112 and sub CPU 212 of the payout control board 200
Determines that the level of the system reset signal input terminal SR has changed from the H level to the L level, and starts the system reset process (time T2 in FIG. 7). Thereby, the power supply from the backup capacitors BC5, BC6, and BC7 to the main board 100 and the payout control board 200 can be stopped.

【0036】ここで、図7に示すように、主基板100
および払出制御基板200へ電源断信号PD(検出点
(1))が出力されてから、システムリセット信号SR
(検出点(D))が出力されるまでに要する時間、つま
りメインCPU112およびサブCPU212がデータ
のバックアップおよびNMIを開始してからシステムリ
セット処理を開始するまでに要する時間を遅延時間Tn
miとすると、この実施形態では、コンデンサCE15
や抵抗RN4〜RN7などの特性のばらつきを考慮し
て、Tnmi=116.4ms〜149.4msであ
る。つまり、遅延時間Tnmiは、各CPUがデータの
バックアップおよびNMIを実行するために必要な時間
(NMI処理時間)100msよりも十分大きな時間と
なっているため、各CPUは、停電時に余裕を持ってデ
ータのバックアップおよびNMIを実行することができ
る。したがって、データのバックアップおよびNMIを
実行する途中でシステムリセット状態となり、データの
バックアップおよびNMIを実行できなかったために、
RAMにバックアップされるべき遊技データがバックア
ップの途中で途切れて不完全なデータになってしまうお
それがない。つまり、電源が復旧してから再開した遊技
を、電源遮断時の遊技状態からの継続した遊技にするこ
とができる。なお、この段階では、電源断信号延長用遅
延回路86bのコンデンサC12は放電中であり、IC
6:Aから出力されている電源断信号PDは、Lレベル
を維持しているため、IC8から主基板100および払
出制御基板200へ電源断信号PD(Hレベル)が継続
して出力されている。
Here, as shown in FIG.
And the system reset signal SR after the power-off signal PD (detection point (1)) is output to the payout control board 200.
The delay time Tn is the time required until (Detection point (D)) is output, that is, the time required from the start of the data backup and NMI of the main CPU 112 and the sub CPU 212 to the start of the system reset process.
mi, in this embodiment, the capacitor CE15
In consideration of variations in characteristics of the resistors and the resistances RN4 to RN7, Tnmi is 116.4 ms to 149.4 ms. In other words, the delay time Tnmi is sufficiently longer than the time (NMI processing time) 100 ms required for each CPU to execute data backup and NMI, so that each CPU has a margin during a power failure. Data backup and NMI can be performed. Therefore, the system reset state occurs while the data backup and NMI are being executed, and the data backup and NMI cannot be executed.
There is no possibility that the game data to be backed up in the RAM will be interrupted during the backup and become incomplete data. In other words, the game restarted after the power is restored can be made a continuous game from the game state when the power was cut off. At this stage, the capacitor C12 of the delay circuit 86b for extending the power-off signal is discharging and the IC
6: Since the power-off signal PD output from A is maintained at the L level, the power-off signal PD (H level) is continuously output from the IC 8 to the main board 100 and the payout control board 200. .

【0037】そして、電源断信号延長用遅延回路86b
のコンデンサC12の放電が終了すると、IC6:Aの
2番端子の入力レベルがHレベルからLレベルに変化
し、IC6:Aから出力されている電源断信号PDがL
レベルからHレベルに変化する。これにより、IC8か
ら主基板100および払出制御基板200へ出力してい
る電源断信号PD(検出点(1))は、HレベルからL
レベルに変化する。ここで、図7に示すように、IC8
から主基板100および払出制御基板200へ出力する
システムリセット信号出力SR(検出点(E))が有効
になってから、電源断信号出力PD(検出点(1))が
無効になるまでに要する時間を電源断信号延長用遅延時
間Tdwnとすると、この実施形態では、コンデンサC
12および抵抗R10の特性のばらつきを考慮して、T
dwn=0.9319ms〜5.806msである。こ
の範囲は、主基板100および払出制御基板200の入
力回路時定数などのバラツキによる遅延時間偏差(たと
えば、100μs)を十分にカバーできる範囲であるた
め、各基板は、データのバックアップおよびNMIから
システムリセット動作への移行をスムーズに行うことが
できる。
Then, a delay circuit 86b for extending the power-off signal
When the discharge of the capacitor C12 of IC6: A is completed, the input level of the 2nd terminal of IC6: A changes from H level to L level, and the power-off signal PD output from IC6: A becomes L level.
Change from level to H level. As a result, the power-off signal PD (detection point (1)) output from the IC 8 to the main board 100 and the payout control board 200 changes from the H level to the L level.
Change to a level. Here, as shown in FIG.
From the system reset signal output SR (detection point (E)) output to the main board 100 and the payout control board 200 from the valid state until the power-off signal output PD (detection point (1)) becomes invalid. If the time is the delay time Tdwn for extending the power-off signal, in this embodiment, the capacitor C
12 and T10 in consideration of variations in the characteristics of the resistor R10.
dwn = 0.9319ms-5.806ms. This range is a range that can sufficiently cover the delay time deviation (for example, 100 μs) due to the variations in the input circuit time constants of the main board 100 and the payout control board 200. The transition to the reset operation can be performed smoothly.

【0038】ところで、割込み信号のレベルに基いて割
込みを認識するコンピュータでは、割込み信号が所定の
レベル以上でアクティブ状態が所定期間連続したときに
割込みと認識し、割込みルーチンのアドレスに分岐す
る。また、その時点で他の割込みは禁止され、割込みル
ーチンを実行する。このため、割込み信号のレベルがア
クティブ状態でなくなると、割込みルーチンからメイン
ルーチンに戻るが、割込み信号のレベルが所定期間アク
ティブ状態である間は、割込みルーチンからメインルー
チンに戻らない。したがって、電源断信号PDが有効に
なっている期間(データのバックアップおよびNMIの
実行が有効な期間)が終了した後(時間T3より後)に
システムリセット信号SRを有効にすると、コンピュー
タプログラムがNMI処理の終了後にメインルーチンに
戻り、遊技が進行してしまうおそれがある。このため、
電源が復旧したときに、バックアップされていたデータ
に基いて再開したときの遊技状態と、停電時の遊技状態
(進行してしまった遊技状態)とにズレが生じてしま
う。しかし、このパチンコ機1では、図7に示すよう
に、電源断信号PDがアクティブ状態になっている期間
(データのバックアップおよびNMIの実行が有効な期
間)内にシステムリセット信号SRを有効にすることに
より、コンピュータプログラムがデータのバックアップ
およびNMIの終了後にメインルーチンに戻り、遊技が
進行してしまうことがない。したがって、停電時の遊技
状態と電源復旧時に再開した遊技状態とにズレが生じる
ことがない。なお、電源断信号が有効な時間(電源断信
号保持時間)は、コンデンサCE19の容量により、ほ
ぼ決定され、この実施形態では、コンデンサCE19の
特性のバラツキなどを考慮して211.5ms〜77
5.5msである。
By the way, in a computer which recognizes an interrupt based on the level of the interrupt signal, when the interrupt signal is at a predetermined level or higher and the active state continues for a predetermined period, it is recognized as an interrupt and branches to the address of the interrupt routine. At that time, other interrupts are prohibited and the interrupt routine is executed. Therefore, when the level of the interrupt signal becomes inactive, the interrupt routine returns to the main routine, but while the level of the interrupt signal remains active for a predetermined period, the interrupt routine does not return to the main routine. Therefore, if the system reset signal SR is enabled after the period in which the power-off signal PD is valid (the period during which the data backup and the NMI execution are valid) ends (after time T3), the computer program causes the NMI After the processing ends, the process may return to the main routine and the game may progress. For this reason,
When the power is restored, a gap occurs between the game state when the game is restarted based on the backed up data and the game state at the time of power failure (the game state that has progressed). However, in this pachinko machine 1, as shown in FIG. 7, the system reset signal SR is validated within a period in which the power-off signal PD is in an active state (a period in which data backup and NMI execution are valid). As a result, the computer program does not return to the main routine after backing up the data and ending the NMI, and the game does not proceed. Therefore, there is no difference between the game state at the time of power failure and the game state restarted at the time of power restoration. It should be noted that the time during which the power-off signal is valid (power-off signal holding time) is substantially determined by the capacitance of the capacitor CE19, and in this embodiment, 211.5 ms to 77 in consideration of variations in the characteristics of the capacitor CE19.
It is 5.5 ms.

【0039】(電源が復旧したときの回路動作)次に、
主電源70が復旧したときの回路動作について図8を参
照して説明する。図8は、主電源70が復旧したときの
図4ないし図6に示す各検出点における電圧と時間との
関係を示すタイミングチャートである。主電源70が立
上がった直後は、IC5のRESET出力レベルはLレ
ベルであるため(検出点(4))、IC6:Bから出力
されている電源断信号PDはHレベルとなり、IC6:
Aの1番端子に入力される(検出点(3))。また、I
C5のOUTC出力からLレベルの電源断信号出力禁止
信号(検出点(C))が電源断信号出力禁止回路86の
コンパレータIC3:Aの出力側に出力される。これに
より、IC6:Aの2番端子の入力レベルはLレベルと
なるため、IC6:Aから出力される電源断信号PD
は、Hレベルとなり、IC8から主基板100および払
出制御基板200へ出力される電源断信号PDは、Lレ
ベルとなる。つまり、電源断信号PDの出力が禁止され
る。
(Circuit operation when power is restored) Next,
The circuit operation when the main power supply 70 is restored will be described with reference to FIG. FIG. 8 is a timing chart showing the relationship between voltage and time at each detection point shown in FIGS. 4 to 6 when the main power supply 70 is restored. Immediately after the main power supply 70 rises, the RESET output level of the IC5 is the L level (detection point (4)), so the power-off signal PD output from the IC6: B becomes the H level, and the IC6:
It is input to the 1st terminal of A (detection point (3)). Also, I
From the OUTC output of C5, an L level power-off signal output inhibition signal (detection point (C)) is output to the output side of the comparator IC3: A of the power-off signal output inhibition circuit 86. As a result, the input level of the 2nd terminal of IC6: A becomes the L level, so the power-off signal PD output from IC6: A.
Becomes H level, and the power-off signal PD output from the IC 8 to the main board 100 and the payout control board 200 becomes L level. That is, the output of the power-off signal PD is prohibited.

【0040】電源断信号出力禁止時間を経過すると、電
源断信号出力禁止信号の出力が停止するが(時間T
4)、このときには、リセット信号遅延回路86aの出
力はLレベルになっているため、IC6:Aから出力さ
れている電源断信号PDはHレベルを維持するので、I
C8から主基板100および払出制御基板200へはH
レベルの電源断信号PDが出力されない。その後、コン
デンサCE15の放電が終了すると、コンパレータIC
3:Aの出力は、再度、Hレベルに戻るが(時間T
6)、そのときには、IC5のRESET出力がHレベ
ルに変化し、IC6:Aの1番端子に入力されている電
源断信号PDはLレベルに変化しているため、IC6:
Aから出力されている電源断信号PDはHレベルを維持
するので、IC8から主基板100および払出制御基板
200へはHレベルの電源断信号PDが出力されない。
以降、次の電源遮断時まで電源断信号PDが有効になる
ことはない。また、IC5のRESET出力(検出点
(4))がHレベルに変化し、電源断信号保持時間が経
過すると(時間T5)、電源断信号PD(検出点
(3))がLレベルに変化するため、IC8からHレベ
ルのシステムリセット信号が演出基板90および発射モ
ータ駆動基板15cへそれぞれ出力され、両基板のリセ
ット状態が解除される。
When the power-off signal output prohibition time elapses, the output of the power-off signal output prohibition signal stops (time T
4) At this time, since the output of the reset signal delay circuit 86a is at the L level, the power-off signal PD output from IC6: A maintains the H level.
H from C8 to main board 100 and payout control board 200
The level power-off signal PD is not output. After that, when the discharge of the capacitor CE15 ends, the comparator IC
3: The output of A returns to H level again (time T
6) At that time, since the RESET output of IC5 changes to the H level and the power-off signal PD input to the first terminal of IC6: A changes to the L level, IC6:
Since the power-off signal PD output from A is maintained at the H level, the H-level power-off signal PD is not output from the IC 8 to the main board 100 and the payout control board 200.
After that, the power-off signal PD is not valid until the next power-off. Further, when the RESET output of IC5 (detection point (4)) changes to H level and the power-off signal holding time elapses (time T5), the power-off signal PD (detection point (3)) changes to L level. Therefore, the system reset signal of H level is output from the IC 8 to the effect board 90 and the firing motor drive board 15c, respectively, and the reset state of both boards is released.

【0041】一方、主電源70が立上がったときにIC
5のOUTCから出力される電源断信号出力禁止信号
(Lレベル)がIC6:Dの13番端子に入力されるた
め、IC6:DからHレベルのシステムリセット信号S
Rが出力される。したがって、IC8からLレベルのシ
ステムリセット信号SRが主基板100および払出制御
基板200のシステムリセット信号入力端子SRに出力
されるため、主基板100および払出制御基板200
は、システムリセット処理を行う。その後、IC5が電
源断信号出力禁止信号の出力を停止するが(時間T
4)、このときには、リセット信号遅延回路86aの出
力はLレベルになっているため、IC6:Dから出力さ
れているシステムリセット信号SRはHレベルを維持す
るので、IC8から主基板100および払出制御基板2
00へ出力されているシステムリセット信号SRはLレ
ベルを維持する。
On the other hand, when the main power source 70 starts up, the IC
Since the power-off signal output prohibiting signal (L level) output from OUTC of No. 5 is input to the 13th terminal of IC6: D, the system reset signal S of H level is output from IC6: D.
R is output. Therefore, since the system reset signal SR of L level is output from the IC 8 to the system reset signal input terminal SR of the main board 100 and the payout control board 200, the main board 100 and the payout control board 200.
Performs system reset processing. After that, the IC5 stops outputting the power-off signal output prohibition signal (time T
4) At this time, since the output of the reset signal delay circuit 86a is at the L level, the system reset signal SR output from IC6: D maintains the H level, so that the IC 8 outputs the main substrate 100 and the payout control. Board 2
The system reset signal SR output to 00 maintains L level.

【0042】そして、コンデンサCE15の放電が終了
すると、コンパレータIC3:Aの出力は、Hレベルに
戻るため、IC6:Dから出力しているシステムリセッ
ト信号SRは、Lレベルに変化する。したがって、IC
8から主基板100および払出制御基板200へ出力し
ているシステムリセット信号SRは、Hレベルに変化す
るため、主基板100および払出制御基板200は、シ
ステムリセット状態を解除し、遊技に関する処理を実行
可能となる。なお、電源断信号出力禁止時間は、コンデ
ンサCE18および抵抗R5を有する電源断信号出力禁
止時間作成回路85aにより設定されており、電源断信
号出力禁止時間は、この実施形態では、コンデンサCE
18および抵抗R5の誤差などを考慮して174.76
ms〜263.6msである。ここで、電源断信号出力
禁止時間の最小値174.76msは、遅延時間Tnm
iの最大値149.4msよりも長いため、主電源70
が立上がったときに、電源断信号に基いてNMI処理が
実行されることがない。ところで、電源が立上がったと
きは、RAMのチェックデータが正しいか否か、たとえ
ばA55AHであるか否かを検査し、A55AHであれ
ばバックアップデータに基いて遊技を再開するため、バ
ックアップ領域に記憶されている遊技データを所定のR
AM領域に復帰させ、その後で遊技プログラムが継続実
行される。しかし、A55AHであっても、NMI処理
を実行してしまうと、新たにバックアップ処理を実行し
てしまい、たとえばRAMへのアクセスが禁止される
と、NMI処理から復帰しても、RAMアクセス禁止状
態なので、制御プログラムが使用する変数領域(RAM
領域)のデータは不定となって正常作動しなくなってし
まう。そこで、電源が立上がったときにNMI処理が実
行されないようにすることにより、不定なデータが上書
きされてしまうことがないので、正確なバックアップデ
ータに基いて遊技を再開することができる。
When the discharge of the capacitor CE15 is completed, the output of the comparator IC3: A returns to H level, and the system reset signal SR output from IC6: D changes to L level. Therefore, IC
Since the system reset signal SR output from 8 to the main board 100 and the payout control board 200 changes to the H level, the main board 100 and the payout control board 200 cancel the system reset state and execute the processing related to the game. It will be possible. The power-off signal output inhibition time is set by the power-off signal output inhibition time generation circuit 85a having the capacitor CE18 and the resistor R5, and the power-off signal output inhibition time is set to the capacitor CE in this embodiment.
174.76 considering the error of 18 and the resistance R5.
ms to 263.6 ms. Here, the minimum value 174.76 ms of the power-off signal output prohibition time is the delay time Tnm.
Since the maximum value of i is longer than 149.4 ms, the main power source 70
Does not execute the NMI processing based on the power-off signal when the signal rises. By the way, when the power is turned on, it is checked whether or not the check data in the RAM is correct, for example, whether or not it is A55AH, and if it is A55AH, the game is restarted based on the backup data, so it is stored in the backup area. Predetermined R for playing game data
After returning to the AM area, the game program is continuously executed. However, even if it is A55AH, if the NMI processing is executed, the backup processing is newly executed. For example, if access to the RAM is prohibited, even if the NMI processing is restored, the RAM access prohibition state is set. Therefore, the variable area used by the control program (RAM
The data of the area) becomes indefinite and does not operate normally. Therefore, by preventing the NMI processing from being executed when the power is turned on, indeterminate data will not be overwritten, so that the game can be restarted based on accurate backup data.

【0043】[実施形態の効果] (1)以上のように、上記実施形態のパチンコ機1を使
用すれば、電源断が検出された際に、発射モータ15e
に対する電源供給を直ちに停止するとともに、賞球払出
モータ62cに対しては、電源断時における動作を補償
する動作補償期間が経過したときに電源供給を停止する
ことができる。したがって、上記動作補償期間が経過し
たときに発射モータ15eおよび賞球払出モータ62c
に対する電源供給を同時に停止する場合と比較して、賞
球払出モータ62cに対する電源供給の停止よりも先に
発射モータ15eに対する電源供給を直ちに停止する
分、電源断時の動作補償用コンデンサBC5の消費電力
を削減することができる。また、従来よりも容量の小さ
い動作補償用コンデンサBC5を設けることができる。
[Effects of the Embodiment] (1) As described above, when the pachinko machine 1 of the above embodiment is used, when the power failure is detected, the firing motor 15e is activated.
It is possible to immediately stop the power supply to the prize ball payout motor 62c, and to stop the power supply to the prize ball payout motor 62c after the operation compensation period for compensating the operation at the time of power off. Therefore, when the operation compensation period has elapsed, the firing motor 15e and the prize ball payout motor 62c are
As compared with the case where the power supply to the award ball payout motor 62c is stopped at the same time, the power supply to the firing motor 15e is immediately stopped before the power supply to the prize ball payout motor 62c is stopped. Electric power can be reduced. Further, the operation compensating capacitor BC5 having a smaller capacity than the conventional one can be provided.

【0044】(2)また、電源断が検出された際に、発
射モータ15eに対する電源供給を直ちに停止するとと
もに、賞球払出センサ62a,62bに対しては、電源
断時における動作を補償する動作補償期間が経過したと
きに電源供給を停止することができる。したがって、上
記動作補償期間が経過したときに発射モータ15eおよ
び賞球払出センサ62a,62bに対する電源供給を同
時に停止する場合と比較して、賞球払出センサ62a,
62bに対する電源供給の停止よりも先に発射モータ1
5eに対する電源供給を直ちに停止する分、電源断時の
動作補償用コンデンサBC5の消費電力を削減すること
ができる。また、従来よりも容量の小さい動作補償用コ
ンデンサBC5を設けることができる。
(2) Further, when the power failure is detected, the power supply to the firing motor 15e is immediately stopped and the prize ball payout sensors 62a and 62b are compensated for the operation at the time of the power failure. The power supply can be stopped when the compensation period has elapsed. Therefore, as compared with the case where the power supply to the firing motor 15e and the prize ball payout sensors 62a and 62b is stopped at the same time when the operation compensation period has elapsed, the prize ball payout sensor 62a,
Firing motor 1 before stopping the power supply to 62b
Since the power supply to 5e is immediately stopped, the power consumption of the operation compensating capacitor BC5 when the power is cut off can be reduced. Further, the operation compensating capacitor BC5 having a smaller capacity than the conventional one can be provided.

【0045】(3)さらに、電源断が検出された際に、
発射モータ15eに対する電源供給を直ちに停止すると
ともに、ゲートスイッチ25a,26a、第1種始動口
スイッチ27aおよび各入賞口スイッチに対しては、電
源断時における動作を補償する動作補償期間が経過した
ときに電源供給を停止することができる。したがって、
上記動作補償期間が経過したときに発射モータ15e、
ゲートスイッチ25a,26a、第1種始動口スイッチ
27aおよび各入賞口スイッチに対する電源供給を同時
に停止する場合と比較して、ゲートスイッチ25a,2
6a、第1種始動口スイッチ27aおよび各入賞口スイ
ッチに対する電源供給の停止よりも先に発射モータ15
eに対する電源供給を直ちに停止する分、電源断時の動
作補償用コンデンサBC5の消費電力を削減することが
できる。また、従来よりも容量の小さい動作補償用コン
デンサBC5を設けることができる。
(3) Further, when a power failure is detected,
When the power supply to the firing motor 15e is immediately stopped, and when the operation compensation period for compensating the operation at the time of power-off has passed for the gate switches 25a and 26a, the first-type starting opening switch 27a and each winning opening switch. The power supply can be turned off. Therefore,
When the operation compensation period has elapsed, the firing motor 15e,
Compared with the case where the power supply to the gate switches 25a and 26a, the first-type starting opening switch 27a, and each winning opening switch is stopped at the same time, the gate switches 25a and 2a
6a, the first type starting opening switch 27a, and the launch motor 15 prior to the stop of the power supply to each winning opening switch.
Since the power supply to e is immediately stopped, the power consumption of the operation compensating capacitor BC5 when the power is cut off can be reduced. Further, the operation compensating capacitor BC5 having a smaller capacity than the conventional one can be provided.

【0046】(4)また、電源断が検出された際に、発
射モータ15eに対する電源供給を直ちに停止するとと
もに、大入賞口ソレノイド41bに対しては、電源断時
における動作を補償する動作補償期間が経過したときに
電源供給を停止することができる。したがって、上記動
作補償期間が経過したときに発射モータ15eおよび大
入賞口ソレノイド41bに対する電源供給を同時に停止
する場合と比較して、大入賞口ソレノイド41bに対す
る電源供給の停止よりも先に発射モータ15eに対する
電源供給を直ちに停止する分、電源断時の動作補償用コ
ンデンサBC5の消費電力を削減することができる。ま
た、従来よりも容量の小さい動作補償用コンデンサBC
5を設けることができる。
(4) Further, when the power failure is detected, the power supply to the firing motor 15e is immediately stopped and the special winning opening solenoid 41b is compensated for the operation at the time of power failure. The power supply can be stopped when has passed. Therefore, as compared with the case where the power supply to the firing motor 15e and the special winning opening solenoid 41b is stopped at the same time when the operation compensation period elapses, the firing motor 15e is preceded before the power supply to the special winning opening solenoid 41b is stopped. The power consumption of the operation compensating capacitor BC5 when the power is cut off can be reduced by the amount of immediately stopping the power supply to. Further, a motion compensation capacitor BC having a smaller capacity than the conventional one
5 can be provided.

【0047】(5)電源断が検出された際に、音声制御
装置79、ランプ制御装置300および特別図柄制御装
置32から構成される演出基板90に対する電源供給を
直ちに停止するとともに、電源断時における動作補償期
間が設定されている装置に対しては、その動作補償期間
が経過したときに電源供給を停止することができる。し
たがって、上記動作補償期間が設定されている装置と同
時に演出基板90に対する電源供給を停止する場合と比
較して、動作補償期間が設定されている装置に対する電
源供給の停止よりも先に演出基板90に対する電源供給
を直ちに停止する分、電源断時の動作補償用コンデンサ
BC5,BC7の消費電力を削減することができる。ま
た、従来よりも容量の小さい動作補償用コンデンサBC
5,BC7を設けることができる。
(5) When a power failure is detected, the power supply to the effect board 90 composed of the voice control device 79, the lamp control device 300 and the special symbol control device 32 is immediately stopped, and at the time of power failure. For a device for which an operation compensation period is set, power supply can be stopped when the operation compensation period has elapsed. Therefore, as compared with the case where the power supply to the effect substrate 90 is stopped at the same time as the device for which the motion compensation period is set, the effect substrate 90 is stopped before the power supply to the device for which the operation compensation period is set is stopped. The power consumption of the operation compensating capacitors BC5 and BC7 when the power is cut off can be reduced by the amount of immediately stopping the power supply to. Further, a motion compensation capacitor BC having a smaller capacity than the conventional one
5, BC7 can be provided.

【0048】<他の実施形態>上記実施形態では、電源
断が検知された際に発射モータ15eに対する電源供給
を優先的に停止する場合を説明したが、遊技盤5を流下
する遊技球の流下方向を変化させる装置、いわゆるクル
ーンなどのように、遊技者の利益には直結せず、動作補
償期間が設定されていないような装置に対する電源供給
も発射モータ15eと同時に停止することもできる。
<Other Embodiments> In the above embodiment, the case where the power supply to the firing motor 15e is preferentially stopped when the power failure is detected has been described, but the flow of the game ball flowing down the game board 5 is described. It is also possible to stop power supply to a device such as a device that changes direction, that is, a so-called clune, which is not directly connected to the player's interest and whose motion compensation period is not set, at the same time as the firing motor 15e.

【0049】[各請求項と実施形態との対応関係]発射
モータ15eが、請求項1ないし請求項3に記載の駆動
源および請求項4に記載の第1の駆動源に対応し、大入
賞口41、第1種始動口27および各入賞口などが所定
の領域に対応し、第1種始動口スイッチ27aおよび各
入賞口スイッチが遊技球検出手段に対応する。また、賞
球払出モータ62cが賞球払出装置に対応し、賞球払出
センサ62a,62bが賞球検出手段に対応する。さら
に、停電検知電圧が所定の電圧に対応する。大入賞口ソ
レノイド41bが、請求項4に記載の第2の駆動源に対
応する。LEDおよびランプが請求項6に記載の発光部
材に対応し、ランプ制御装置300が発光制御装置に対
応する。特別図柄制御装置32が画像表示装置に対応す
る。
[Correspondence between each claim and the embodiment] The firing motor 15e corresponds to the drive source described in claims 1 to 3 and the first drive source described in claim 4, and a big prize The mouth 41, the first type starting opening 27, each winning opening and the like correspond to a predetermined area, and the first type starting opening switch 27a and each winning opening switch correspond to the game ball detecting means. The prize ball payout motor 62c corresponds to the prize ball payout device, and the prize ball payout sensors 62a and 62b correspond to the prize ball detection means. Furthermore, the power failure detection voltage corresponds to a predetermined voltage. The special winning opening solenoid 41b corresponds to the second drive source described in claim 4. The LED and the lamp correspond to the light emitting member according to claim 6, and the lamp control device 300 corresponds to the light emission control device. The special symbol control device 32 corresponds to the image display device.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明に係る実施形態のパチンコ機の外観を
示す斜視説明図である。
FIG. 1 is a perspective explanatory view showing an appearance of a pachinko machine according to an embodiment of the present invention.

【図2】図1に示すパチンコ機1に備えられた遊技盤5
の主要構成を示す正面説明図である。
FIG. 2 is a game board 5 provided in the pachinko machine 1 shown in FIG.
It is a front explanatory view showing the main configuration of.

【図3】パチンコ機1の主な電気的構成をブロックで示
す説明図である。
FIG. 3 is an explanatory diagram showing, in blocks, the main electrical configuration of the pachinko machine 1.

【図4】電源基板80の電気的構成をブロックで示す説
明図である。
FIG. 4 is an explanatory diagram showing an electrical configuration of a power supply board 80 in blocks.

【図5】電源基板80の回路図である。5 is a circuit diagram of a power supply board 80. FIG.

【図6】電源基板80の回路動作を示す説明図である。6 is an explanatory diagram showing a circuit operation of a power supply board 80. FIG.

【図7】停電時における図5に示す各検出点の信号レベ
ルの変化を示すタイミングチャートである。
7 is a timing chart showing changes in signal level at each detection point shown in FIG. 5 during a power failure.

【図8】主電源70が復旧したときの図5に示す各検出
点における電圧と時間との関係を示すタイミングチャー
トである。
8 is a timing chart showing the relationship between voltage and time at each detection point shown in FIG. 5 when the main power supply 70 is restored.

【図9】従来のパチンコ機の主要構成を示す説明図であ
る。
FIG. 9 is an explanatory diagram showing a main configuration of a conventional pachinko machine.

【図10】図9に示すパチンコ機に設けられた電源基板
の電気的構成をブロックで示す説明図である。
10 is an explanatory diagram showing, in blocks, the electrical configuration of a power supply board provided in the pachinko machine shown in FIG.

【符号の説明】[Explanation of symbols]

1 パチンコ機(遊技機) 15e 発射モータ(駆動源、第1の駆動源) 32 特別図柄制御装置(画像表示装置) 41a 大入賞口スイッチ(遊技球検出手段) 62a,62b 賞球払出センサ(賞球検出手段) 62c 賞球払出モータ(賞球払出装置) 70 主電源 80 電源基板 BC5〜BC7 動作補償用コンデンサ BC8 バックアップ用コンデンサ 1 Pachinko machine (gaming machine) 15e Firing motor (driving source, first driving source) 32 Special symbol control device (image display device) 41a Big prize switch (game ball detection means) 62a, 62b Prize ball payout sensor (prize ball detection means) 62c Prize ball payout motor (prize ball payout device) 70 Main power supply 80 power board BC5 to BC7 operation compensation capacitors BC8 Backup capacitor

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】 遊技球を遊技盤へ発射する発射装置を駆
動する駆動源と、 前記発射装置により発射された遊技球が前記遊技盤の所
定の領域を通過したことを検出する遊技球検出手段と、 この検出手段による検出結果に基づいて賞球を払出す賞
球払出装置と、 この賞球払出装置により払出された賞球を検出する賞球
検出手段と、 この遊技機に供給されている電源が所定の電圧に低下し
た際に、前記駆動源に対する電源供給を直ちに停止する
とともに、前記賞球払出装置に対しては、電圧低下時に
おける動作を補償する動作補償期間が経過したときに電
源供給を停止する電源制御手段とを備えたことを特徴と
する遊技機。
1. A drive source for driving a launching device for launching a game ball onto a game board, and a game ball detecting means for detecting that the game ball launched by the launching device has passed a predetermined region of the game board. And, a prize ball payout device for paying out prize balls based on the detection result by the detecting means, a prize ball detecting means for detecting the prize balls paid out by the prize ball paying device, and the game machine are supplied. When the power supply voltage drops to a predetermined voltage, the power supply to the drive source is immediately stopped, and for the prize ball payout device, the power supply is supplied when an operation compensation period for compensating the operation at the time of voltage drop has elapsed. A game machine comprising a power supply control means for stopping the supply.
【請求項2】 遊技球を遊技盤へ発射する発射装置を駆
動する駆動源と、 前記発射装置により発射された遊技球が前記遊技盤の所
定の領域を通過したことを検出する遊技球検出手段と、 この検出手段による検出結果に基づいて賞球を払出す賞
球払出装置と、 この賞球払出装置により払出された賞球を検出する賞球
検出手段と、 この遊技機に供給されている電源が所定の電圧に低下し
た際に、前記駆動源に対する電源供給を直ちに停止する
とともに、前記賞球検出手段に対しては、電圧低下時に
おける動作を補償する動作補償期間が経過したときに電
源供給を停止する電源制御手段とを備えたことを特徴と
する遊技機。
2. A drive source for driving a launching device for launching a game ball onto a game board, and a game ball detecting means for detecting that the game ball launched by the launching device has passed a predetermined region of the game board. And, a prize ball payout device for paying out prize balls based on the detection result by the detecting means, a prize ball detecting means for detecting the prize balls paid out by the prize ball paying device, and the game machine are supplied. When the power supply voltage drops to a predetermined voltage, the power supply to the drive source is immediately stopped, and the prize ball detecting means is supplied with a power supply when an operation compensation period for compensating the operation at the time of the voltage decrease has elapsed. A game machine comprising a power supply control means for stopping the supply.
【請求項3】 遊技球を遊技盤へ発射する発射装置を駆
動する駆動源と、 前記発射装置により発射された遊技球が前記遊技盤の所
定の領域を通過したことを検出する遊技球検出手段と、 この検出手段による検出結果に基づいて賞球を払出す賞
球払出装置と、 この遊技機に供給されている電源が所定の電圧に低下し
た際に、前記駆動源に対する電源供給を直ちに停止する
とともに、前記遊技球検出手段に対しては、電圧低下時
における動作を補償する動作補償期間が経過したときに
電源供給を停止する電源制御手段とを備えたことを特徴
とする遊技機。
3. A drive source for driving a launching device for launching a game ball onto a game board, and a game ball detecting means for detecting that the game ball launched by the launching device has passed a predetermined region of the game board. And, a prize ball payout device for paying out prize balls based on the detection result by the detecting means, and when the power supplied to the gaming machine drops to a predetermined voltage, the power supply to the drive source is immediately stopped. In addition, with respect to the game ball detection means, a game machine is provided with a power supply control means for stopping power supply when an operation compensation period for compensating the operation at the time of voltage drop has elapsed.
【請求項4】 遊技球を遊技盤へ発射する発射装置を駆
動する第1の駆動源と、 前記発射装置により発射された遊技球が前記遊技盤の所
定の領域を通過した際に、大当りか否かを抽選する抽選
手段と、 この抽選手段による抽選結果が大当りであった場合に入
賞口を開口する入賞装置と、 この入賞装置を駆動する第2の駆動源と、 この遊技機に供給されている電源が所定の電圧に低下し
た際に、前記第1の駆動源に対する電源供給を直ちに停
止するとともに、前記第2の駆動源に対しては、電圧低
下時における動作を補償する動作補償期間が経過したと
きに電源供給を停止する電源制御手段とを備えたことを
特徴とする遊技機。
4. A first drive source for driving a launching device for launching a game ball onto a game board, and a big hit when the game ball launched by the launching device passes through a predetermined region of the game board. A lottery means for lottery, a lottery device for opening a prize opening when the lottery result by this lottery is a big hit, a second drive source for driving this winner device, and this game machine When the power supply voltage drops to a predetermined voltage, the power supply to the first drive source is immediately stopped and the second drive source is compensated for the operation at the time of the voltage drop. And a power supply control means for stopping the power supply when the time elapses.
【請求項5】 音声を制御する音声制御装置を備えてお
り、 前記電源制御手段は、この遊技機に供給されている電源
が所定の電圧に低下した際に、前記音声制御装置に対す
る電源供給を直ちに停止するとともに、前記動作補償期
間が設定されている手段については、その動作補償期間
が経過したときに電源供給を停止する機能を備えたこと
を特徴とする請求項1ないし請求項4のいずれか1つに
記載の遊技機。
5. A voice control device for controlling voice is provided, wherein the power supply control means supplies power to the voice control device when the power supplied to the gaming machine drops to a predetermined voltage. 5. The device according to claim 1, further comprising a function for immediately stopping and for the means for which the operation compensation period is set, stopping the power supply when the operation compensation period elapses. The gaming machine described in one.
【請求項6】 発光部材の発光を制御する発光制御装置
を備えており、 前記電源制御手段は、この遊技機に供給されている電源
が所定の電圧に低下した際に、前記発光制御装置に対す
る電源供給を直ちに停止するとともに、前記動作補償期
間が設定されている手段については、その動作補償期間
が経過したときに電源供給を停止する機能を備えたこと
を特徴とする請求項1ないし請求項5のいずれか1つに
記載の遊技機。
6. A light emission control device for controlling light emission of a light emitting member is provided, wherein the power supply control means controls the light emission control device when the power supplied to the gaming machine drops to a predetermined voltage. The power supply is immediately stopped, and the means for which the operation compensation period is set has a function of stopping the power supply when the operation compensation period elapses. The gaming machine according to any one of 5.
【請求項7】 画像を表示する画像表示装置を備えてお
り、 前記電源制御手段は、この遊技機に供給されている電源
が所定の電圧に低下した際に、前記画像表示装置に対す
る電源供給を直ちに停止するとともに、前記動作補償期
間が設定されている手段については、その動作補償期間
が経過したときに電源供給を停止する機能を備えたこと
を特徴とする請求項1ないし請求項6のいずれか1つに
記載の遊技機。
7. An image display device for displaying an image is provided, wherein the power supply control means supplies power to the image display device when the power supplied to the gaming machine drops to a predetermined voltage. 7. The method according to claim 1, further comprising a function of immediately stopping and for the means for which the operation compensation period is set, stopping power supply when the operation compensation period has elapsed. The gaming machine described in one.
JP2002013213A 2002-01-22 2002-01-22 Game machine Expired - Fee Related JP3773453B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002013213A JP3773453B2 (en) 2002-01-22 2002-01-22 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002013213A JP3773453B2 (en) 2002-01-22 2002-01-22 Game machine

Publications (2)

Publication Number Publication Date
JP2003210699A true JP2003210699A (en) 2003-07-29
JP3773453B2 JP3773453B2 (en) 2006-05-10

Family

ID=27650223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002013213A Expired - Fee Related JP3773453B2 (en) 2002-01-22 2002-01-22 Game machine

Country Status (1)

Country Link
JP (1) JP3773453B2 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014140515A (en) * 2013-01-24 2014-08-07 Daiichi Shokai Co Ltd Game machine
JP2015003032A (en) * 2014-06-23 2015-01-08 株式会社大一商会 Pachinko game machine
JP2022081778A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081780A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081779A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081777A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP7486858B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines
JP7486856B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines
JP7486857B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014140515A (en) * 2013-01-24 2014-08-07 Daiichi Shokai Co Ltd Game machine
JP2015003032A (en) * 2014-06-23 2015-01-08 株式会社大一商会 Pachinko game machine
JP2022081778A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081780A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081779A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP2022081777A (en) * 2020-11-20 2022-06-01 株式会社ニューギン Game machine
JP7272669B2 (en) 2020-11-20 2023-05-12 株式会社ニューギン game machine
JP7272668B2 (en) 2020-11-20 2023-05-12 株式会社ニューギン game machine
JP7388715B2 (en) 2020-11-20 2023-11-29 株式会社ニューギン gaming machine
JP7388716B2 (en) 2020-11-20 2023-11-29 株式会社ニューギン gaming machine
JP7466958B2 (en) 2020-11-20 2024-04-15 株式会社ニューギン Gaming Machines
JP7466959B2 (en) 2020-11-20 2024-04-15 株式会社ニューギン Gaming Machines
JP7486858B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines
JP7486856B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines
JP7486857B2 (en) 2020-11-20 2024-05-20 株式会社ニューギン Gaming Machines

Also Published As

Publication number Publication date
JP3773453B2 (en) 2006-05-10

Similar Documents

Publication Publication Date Title
JP2003210698A (en) Game machine, computer program and recording medium
JP2010088481A (en) Game machine
JP2021074524A (en) Game machine
JP2020036765A (en) Game machine
JP6799251B2 (en) Pachinko game machine
JP2024026444A (en) Game machine
JP2018192111A (en) Game machine
JP2021074523A (en) Game machine
JP3773453B2 (en) Game machine
JP2024029254A (en) Game machine
JP2020000589A (en) Game machine
JP2020000588A (en) Game machine
JP6343252B2 (en) Game machine
JP2018192116A (en) Game machine
JP6492743B2 (en) Pachinko machine
JP2009153897A (en) Game machine
JP6785121B2 (en) Game machine
JP6500177B2 (en) Gaming machine
JP3741664B2 (en) Game machine, computer program and recording medium
JP2021074522A (en) Game machine
JP6799252B2 (en) Pachinko game machine
JP4148739B2 (en) Pachinko machine
JP2003019324A (en) Game machine
JP2020031980A (en) Game machine
JP7358077B2 (en) gaming machine

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050816

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050830

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051024

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060214

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060214

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090224

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120224

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120224

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120224

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130224

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130224

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130224

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130224

Year of fee payment: 7

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D04

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130224

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160224

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees