JP2003188646A - Temperature compensated crystal oscillator - Google Patents

Temperature compensated crystal oscillator

Info

Publication number
JP2003188646A
JP2003188646A JP2001389146A JP2001389146A JP2003188646A JP 2003188646 A JP2003188646 A JP 2003188646A JP 2001389146 A JP2001389146 A JP 2001389146A JP 2001389146 A JP2001389146 A JP 2001389146A JP 2003188646 A JP2003188646 A JP 2003188646A
Authority
JP
Japan
Prior art keywords
terminal
power supply
signal
voltage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001389146A
Other languages
Japanese (ja)
Other versions
JP3960037B2 (en
Inventor
Hisato Takeuchi
久人 竹内
Noriyuki Fujita
典之 藤田
Koji Mogami
弘司 最上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001389146A priority Critical patent/JP3960037B2/en
Publication of JP2003188646A publication Critical patent/JP2003188646A/en
Application granted granted Critical
Publication of JP3960037B2 publication Critical patent/JP3960037B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a compact and high-reliability TCXO which multiplexes the terminals of a control IC in the TCXO to reduce the number of terminals. <P>SOLUTION: The temperature compensated crystal oscillator comprises a power terminal, a ground terminal, a voltage control terminal, an oscillation frequency output terminal, a PROM power terminal, a PROM write terminal, a DATA terminal and a CLK terminal in addition to two terminals for connecting a crystal. The power terminal and the CLK terminal commonly use a terminal 11, and the voltage control terminal and the DATA terminal commonly use a terminal 12, thus reducing the number of terminals. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、電圧可変容量素子
を用いた温度補償型水晶発振器(以下、「TCXO」と
いう。)に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a temperature compensation type crystal oscillator (hereinafter referred to as "TCXO") using a voltage variable capacitance element.

【0002】[0002]

【従来の技術】TCXOは、その入出力端子機能とし
て、電源端子、接地端子、周波数制御端子、周波数出力
端子の4端子を有し、周波数の温度補償を行うTCXO
の制御用ICは、水晶周波数の温度調整を行うために調
整データを送信するDATA端子、CLK端子を備えて
いる。更に調整データをPROMに書き込むための書き
込み電源端子、書き込みパルスを印加する書き込み端子
を備えている。また、水晶接続端子両端で2端子を必要
としており、このようなことから、TCXO全体として
のモジュールは10端子を必要としている。
2. Description of the Related Art A TCXO has four terminals, a power supply terminal, a ground terminal, a frequency control terminal, and a frequency output terminal, as its input / output terminal function, and performs temperature compensation of the frequency.
The control IC has a DATA terminal and a CLK terminal that transmit adjustment data to adjust the temperature of the crystal frequency. Further, it is provided with a write power supply terminal for writing adjustment data to the PROM and a write terminal for applying a write pulse. Further, two terminals are required at both ends of the crystal connection terminal, and for this reason, the module as the whole TCXO requires 10 terminals.

【0003】図4は、従来のTCXOモジュールの構成
を示すブロック図である。
FIG. 4 is a block diagram showing the structure of a conventional TCXO module.

【0004】図4において、電源端子1は、モジュール
を構成する温度補償回路14、PROM回路15、電圧
制御回路16、水晶発振回路19の電源端子である。電
圧制御端子2は、バラクタダイオード17、水晶振動子
18、水晶発振回路19で構成された発振回路の発振周
波数を制御する端子であり、通常、0V〜3Vの電圧が
与えられ制御動作が行われる。出力端子3は、水晶発振
回路の発振信号の出力端子である。接地端子4は接地電
位を与える端子である。
In FIG. 4, a power supply terminal 1 is a power supply terminal of a temperature compensating circuit 14, a PROM circuit 15, a voltage control circuit 16 and a crystal oscillating circuit 19 which constitute a module. The voltage control terminal 2 is a terminal for controlling the oscillation frequency of the oscillation circuit configured by the varactor diode 17, the crystal oscillator 18, and the crystal oscillation circuit 19, and is normally given a voltage of 0V to 3V to perform the control operation. . The output terminal 3 is an output terminal for an oscillation signal of the crystal oscillation circuit. The ground terminal 4 is a terminal that supplies a ground potential.

【0005】PROM電源端子5は、PROM回路15
のエミュレーション時の電源を供給する端子である。書
き込み端子6は、PROM回路15にデータを書き込む
電流または電圧信号を印加する端子である。DATA端
子7は、PROM回路15にデータ信号を与える端子で
ある。CLK端子8は、PROM回路15にクロック信
号を与える端子である。
The PROM power supply terminal 5 has a PROM circuit 15
This is a terminal for supplying power during emulation of. The write terminal 6 is a terminal for applying a current or voltage signal for writing data to the PROM circuit 15. The DATA terminal 7 is a terminal for supplying a data signal to the PROM circuit 15. The CLK terminal 8 is a terminal for supplying a clock signal to the PROM circuit 15.

【0006】ここで、PROM回路15の出力信号が温
度補償回路14に与えられ、温度に対する関数電圧が温
度補償回路14から出力される。この出力信号は、電圧
制御回路16の出力信号と合成される。電圧制御回路1
6は、電圧制御端子2に与えられる信号に応じた電圧を
出力する。
Here, the output signal of the PROM circuit 15 is given to the temperature compensating circuit 14, and the functional voltage with respect to the temperature is outputted from the temperature compensating circuit 14. This output signal is combined with the output signal of the voltage control circuit 16. Voltage control circuit 1
6 outputs a voltage according to the signal given to the voltage control terminal 2.

【0007】合成された電圧は、バラクタダイオード1
7の一端に与えられ、この電圧に応じてコンデンサの容
量が変化する。コンデンサの他端は水晶振動子18の一
端に与えられ、水晶振動子18の他端は水晶発振回路1
9の入力端子に接続される。
The synthesized voltage is used as the varactor diode 1
7 is applied to one end of the capacitor 7, and the capacitance of the capacitor changes according to this voltage. The other end of the capacitor is given to one end of the crystal oscillator 18, and the other end of the crystal oscillator 18 is connected to the crystal oscillator circuit 1.
9 input terminals.

【0008】[0008]

【発明が解決しようとする課題】このようなTCXOは
近年小型化しており、モジュールが端子を多く備えるこ
とでレイアウトが困難になっている。一方、TCXOモ
ジュールの効率的な生産と高信頼性を保つためには、少
なくとも10端子の機能をモジュールとして備える必要
がある。
Such a TCXO has been miniaturized in recent years, and the layout is difficult because the module has many terminals. On the other hand, in order to maintain efficient production and high reliability of the TCXO module, it is necessary to provide the function of at least 10 terminals as a module.

【0009】本発明の温度補償型水晶発振器は、このよ
うな機能を比較的少ない端子数で実現することを目的と
した。
The temperature-compensated crystal oscillator of the present invention aims to realize such a function with a relatively small number of terminals.

【0010】[0010]

【課題を解決するための手段】この目的を達成するため
に、本発明の温度補償型水晶発振器は、水晶接続端子
(2端子)のほか電源端子、接地端子、電圧制御端子、
周波数出力端子、PROM電源端子、PROM書き込み
端子、DATA端子、CLK端子を備える。ここで、電
源端子とCLK端子、電圧制御端子とDATA端子をそ
れぞれ同一のピンを用いている。
To achieve this object, a temperature-compensated crystal oscillator according to the present invention comprises a crystal connection terminal (2 terminals), a power supply terminal, a ground terminal, a voltage control terminal,
It has a frequency output terminal, a PROM power supply terminal, a PROM writing terminal, a DATA terminal, and a CLK terminal. Here, the same pin is used for the power supply terminal and the CLK terminal, and the voltage control terminal and the DATA terminal are used.

【0011】つまり、請求項1の発明の温度補償型水晶
発振器は、第1の電源電圧を与える第1電源端子と、第
2の電源電圧を与える第2電源端子と、第1の電源端子
に電圧が与えられた状態で外部から与えられるクロック
信号及びデータ信号に応じて二値信号を出力するシフト
レジスタと、第1、第2の電源電圧が個々に与えられる
端子を備え、第1の電源電圧が与えられた状態で前記シ
フトレジスタの信号を与えてこの信号に応じた信号を出
力し、第2の電源電圧が与えられた状態で外部から与え
た信号に応じて前記シフトレジスタ出力信号を書き込み
可能とするPROM回路とを備えた温度補償型水晶発振
器であって、前記第2の電源電圧と前記クロック信号と
を前記第2の電源端子から選択的に与えることを特徴と
する。
That is, the temperature-compensated crystal oscillator according to the invention of claim 1 has a first power supply terminal for supplying a first power supply voltage, a second power supply terminal for supplying a second power supply voltage, and a first power supply terminal. A first power supply, which includes a shift register that outputs a binary signal in response to a clock signal and a data signal that are externally applied in a state where a voltage is applied, and terminals to which the first and second power supply voltages are individually applied The signal of the shift register is given in a state where a voltage is given and a signal corresponding to this signal is outputted, and the shift register output signal is given in accordance with a signal given from the outside in a state where a second power supply voltage is given. A temperature-compensated crystal oscillator including a writable PROM circuit, characterized in that the second power supply voltage and the clock signal are selectively applied from the second power supply terminal.

【0012】さらに、請求項2の温度補償型水晶発振器
は、さらに、第2の電源電圧が与えられた状態で外部か
ら与えられる電圧に応じて水晶振動子の発信周波数を異
ならせる信号を出力する電圧制御回路と、第2の電源電
圧が与えられた状態で前記PROM回路の出力信号を与
えてこの信号に応じて前記水晶振動子の温度補償信号を
出力する温度補償回路とを備え、前記シフトレジスタに
与えるデータ信号と前記電圧制御回路に与える信号を同
一ピンを用いて選択的に与えることを特徴とするもので
ある。
Further, the temperature-compensated crystal oscillator according to claim 2 further outputs a signal for changing the oscillation frequency of the crystal resonator in accordance with the voltage applied from the outside in the state where the second power supply voltage is applied. The shift control circuit further includes a voltage control circuit and a temperature compensation circuit that applies an output signal of the PROM circuit in a state where a second power supply voltage is applied and outputs a temperature compensation signal of the crystal unit according to the signal. The data signal applied to the register and the signal applied to the voltage control circuit are selectively applied using the same pin.

【0013】この構成を備えることにより、それぞれ従
来よりも小型のモジュールを構成することができ、且
つ、従来と同様のスクリーニングを行うことで高い信頼
性を実現している。
By providing this structure, it is possible to construct a module smaller than the conventional one, and to achieve high reliability by performing the same screening as the conventional one.

【0014】[0014]

【発明の実施の形態】図1は、本発明の温度補償型水晶
発振器の実施形態を示す図である。
1 is a diagram showing an embodiment of a temperature-compensated crystal oscillator according to the present invention.

【0015】図1において、電源/CLK端子11は、
モジュールの電源端子であり、この端子によって2.8
Vの単一電圧を供給する。また、PROM回路にクロッ
ク信号を送るCLK端子の機能を有する。電圧制御/D
ATA端子12は、周波数を電圧制御する端子であり、
PROM回路にデータを与える機能を有する。
In FIG. 1, the power supply / CLK terminal 11 is
This is the power supply terminal of the module, and this terminal provides 2.8
Supply a single voltage of V. It also has a function of a CLK terminal that sends a clock signal to the PROM circuit. Voltage control / D
The ATA terminal 12 is a terminal for voltage-controlling the frequency,
It has a function of supplying data to the PROM circuit.

【0016】このように、本発明は、PROM回路にク
ロック信号を与えるCLK端子と電源端子とを共有して
おり、電圧制御回路に電圧を与える電圧制御端子とPR
OM回路にデータを与えるDATA端子とを共用化して
いる。
As described above, the present invention shares the CLK terminal for supplying a clock signal to the PROM circuit and the power supply terminal, and PR and the voltage control terminal for supplying a voltage to the voltage control circuit.
It is also used as a DATA terminal for supplying data to the OM circuit.

【0017】図2は、本発明のPROM回路の構成を示
す図である。
FIG. 2 is a diagram showing the configuration of the PROM circuit of the present invention.

【0018】図2において、電源端子5から1ビットP
ROM回路20とシフトレジスタ21、バッファ回路2
2に電圧が与えられる。シフトレジスタ21には、端子
12からデータ信号が与えられ、端子11からクロック
信号が与えられる。この2つの信号で決定されたデータ
がバッファ回路22に出力され端子113を介して1ビ
ットPROM回路20に与えられる。シフトレジスタ2
1及びバッファ回路22は、ビット数に応じた複数個の
データを出力する。
In FIG. 2, 1 bit P from the power supply terminal 5
ROM circuit 20, shift register 21, buffer circuit 2
Voltage is applied to 2. The shift register 21 is supplied with a data signal from the terminal 12 and a clock signal from the terminal 11. The data determined by these two signals is output to the buffer circuit 22 and given to the 1-bit PROM circuit 20 via the terminal 113. Shift register 2
1 and the buffer circuit 22 output a plurality of data according to the number of bits.

【0019】端子113から1ビットPROM回路20
に与えられた信号は、抵抗30〜32を介してそれぞれ
エミッタ接地されたトランジスタ40〜42のベースに
与えられる。トランジスタ40のコレクタと電源端子5
との間には電流源80が接続され、トランジスタ40の
コレクタは、エミッタ接地されたトランジスタ43のベ
ースに接続される。
From the terminal 113 to the 1-bit PROM circuit 20
To the bases of the transistors 40 to 42 whose emitters are grounded via the resistors 30 to 32, respectively. Collector of transistor 40 and power supply terminal 5
A current source 80 is connected between and, and the collector of the transistor 40 is connected to the base of the transistor 43 whose emitter is grounded.

【0020】一方、トランジスタ41のコレクタと電源
端子5との間には電流源81が接続され、トランジスタ
41のコレクタは、トランジスタ44のベースに接続さ
れる。また、トランジスタ42のコレクタはトランジス
タ44のエミッタ及び、エミッタ接地されたトランジス
タ45のベース並びにトランジスタ46のコレクタに接
続される。トランジスタ46のエミッタは電流源端子1
1に接続されており、ベースが接続されたトランジスタ
47を介して電流源82の電流値に応じた定電流をコレ
クタから出力する。トランジスタ44及びトランジスタ
45のコレクタは共通接続され、この接続部にツエナー
ダイオード60のアノードが接続される。ツエナーダイ
オード60のカソードは、ダイオード61,62のカソ
ードに接続され、ダイオード61のアノードは、端子6
を介して2入力1出力のスイッチ90の出力端子に接続
される。スイッチ90の入力端子の一方には電流源83
が接続される。端子113の電位が0ボルト(V)であ
るとトランジスタ45のベースに電流源81の電流が、
トランジスタ44を介して与えられ、トランジスタ45
が導通状態となる。このときスイッチ90を介して電流
源83の電流を印加することで、ツエナーダイオード6
0の接合部を抵抗特性とすることができる。尚、抵抗特
性とするためには大電流が通常必要である。一旦、抵抗
特性を有したツエナーダイオードはこの特性を保持す
る。
On the other hand, a current source 81 is connected between the collector of the transistor 41 and the power supply terminal 5, and the collector of the transistor 41 is connected to the base of the transistor 44. The collector of the transistor 42 is connected to the emitter of the transistor 44, the base of the transistor 45 whose emitter is grounded, and the collector of the transistor 46. The emitter of the transistor 46 is the current source terminal 1
The constant current corresponding to the current value of the current source 82 is output from the collector via the transistor 47 having the base connected thereto. The collectors of the transistors 44 and 45 are commonly connected, and the anode of the Zener diode 60 is connected to this connection. The cathode of the Zener diode 60 is connected to the cathodes of the diodes 61 and 62, and the anode of the diode 61 is the terminal 6
Is connected to the output terminal of the switch 90 having two inputs and one output. The current source 83 is connected to one of the input terminals of the switch 90.
Are connected. When the potential of the terminal 113 is 0 volt (V), the current of the current source 81 is at the base of the transistor 45.
Provided through transistor 44 and transistor 45
Becomes conductive. At this time, by applying the current of the current source 83 via the switch 90, the Zener diode 6
The junction portion of 0 can have resistance characteristics. It should be noted that a large current is usually required to obtain resistance characteristics. The Zener diode having the resistance characteristic once retains this characteristic.

【0021】ダイオード62のアノードはダイオード6
3のアノード及びトランジスタ48のコレクタに接続さ
れる。コレクタ48は、電流源82の値に応じた電流を
出力する。ダイオード63のカソードは、エミッタ接地
されたトランジスタ49,50のベースに接続される。
トランジスタ49のコレクタ、ベースが接続されトラン
ジスタ49,50でミラー回路が形成される。トランジ
スタ50のコレクタにはトランジスタ51のコレクタか
ら電流源82の値に応じた電流が与えられる。トランジ
スタ50のコレクタには、エミッタ接地されたトランジ
スタ52のベースが接続され、トランジスタ52のコレ
クタは、トランジスタ43のコレクタ及びトランジスタ
53のコレクタが接続される。トランジスタ53のコレ
クタからは電流源82の電流値に応じた電流が出力され
る。
The anode of the diode 62 is the diode 6
3 anode and the collector of transistor 48. The collector 48 outputs a current according to the value of the current source 82. The cathode of the diode 63 is connected to the bases of the transistors 49 and 50 whose emitters are grounded.
The collector and base of the transistor 49 are connected and the transistors 49 and 50 form a mirror circuit. A current corresponding to the value of the current source 82 is applied to the collector of the transistor 50 from the collector of the transistor 51. The base of a transistor 52 whose emitter is grounded is connected to the collector of the transistor 50, and the collector of the transistor 52 is connected to the collector of the transistor 43 and the collector of the transistor 53. A current according to the current value of the current source 82 is output from the collector of the transistor 53.

【0022】次に電源端子11と電源端子5の関係につ
いて説明する。
Next, the relationship between the power supply terminal 11 and the power supply terminal 5 will be described.

【0023】電源端子11に電圧が印加されていない状
態で、PROM回路15のシフトレジスタ21に端子1
2からデータ信号が入り、電源端子11からクロック信
号が与えられてデータが保持される。次に、電源端子1
1に電圧を与えたときには、ツエナーダイオード60に
記録されたデータをダイオード63、トランジスタ49
〜55の回路によって端子13から呼び出す回路を備え
る。
The terminal 1 is connected to the shift register 21 of the PROM circuit 15 while the voltage is not applied to the power supply terminal 11.
A data signal is input from 2 and a clock signal is applied from the power supply terminal 11 to hold the data. Next, power supply terminal 1
When a voltage is applied to 1, the data recorded in the Zener diode 60 is transferred to the diode 63 and the transistor 49.
A circuit called from the terminal 13 by the circuits 55 to 55 is provided.

【0024】PROM回路15の出力は、リード時に電
流源82から与えられる定電流をトランジスタ45によ
り切り替えが可能になっている。一方でエミュレーショ
ン時は電源端子5の電圧を立ち上げることで電流源80
が動作し、PROM出力を書き換え可能な二値信号で取
り出すことが可能になる。
The output of the PROM circuit 15 can be switched by a transistor 45 with a constant current supplied from the current source 82 at the time of reading. On the other hand, during emulation, by raising the voltage of the power supply terminal 5, the current source 80
Operates, and the PROM output can be taken out as a rewritable binary signal.

【0025】エミュレーション時は電源端子11の電圧
と関わりなくデータをシフトレジスタから1ビットPR
OM回路20に転送でき、電源端子11が定常状態の電
圧となった場合にエミュレーションを行う。
During emulation, data is transferred from the shift register to 1-bit PR regardless of the voltage of the power supply terminal 11.
It can be transferred to the OM circuit 20, and emulation is performed when the power supply terminal 11 has a steady-state voltage.

【0026】尚、電源端子5,11を電源電圧によりモ
ードを切り替えて多重化を行うことができ、また、DA
TA端子7と書き込み端子6とを共用することも可能で
ある。さらに、これらの実施形態はEEPROMやバイ
ポーラ(BIP)PROMを用いた場合にも適用され
る。
The power supply terminals 5 and 11 can be switched in mode by the power supply voltage for multiplexing, and DA
It is also possible to share the TA terminal 7 and the writing terminal 6. Furthermore, these embodiments are also applied to the case where an EEPROM or a bipolar (BIP) PROM is used.

【0027】図3は、調整データ入力波形を示す図であ
る。
FIG. 3 is a diagram showing an adjustment data input waveform.

【0028】調整時には電源端子5を2.3Vに設定し
た後、電源端子11を介して制御用ICのレジスタにク
ロック信号を与え、端子12からデータ信号を与える。
信号を与えた後に制御用ICを通常使用する電源電圧
2.3〜3.3Vに固定する。また、端子12には、電
圧制御範囲の電圧0V〜3.3Vを与えて発振周波数の
調整を行う。
At the time of adjustment, after setting the power supply terminal 5 to 2.3 V, a clock signal is supplied to the register of the control IC through the power supply terminal 11 and a data signal is supplied from the terminal 12.
After the signal is given, the control IC is fixed to the normally used power supply voltage of 2.3 to 3.3V. Further, the voltage of 0 V to 3.3 V in the voltage control range is applied to the terminal 12 to adjust the oscillation frequency.

【0029】[0029]

【発明の効果】このように、本発明の温度補償型水晶発
振器は、それぞれ従来よりも小型のモジュールを構成す
ることができ、且つ、従来と同様のスクリーニングを行
うことで高い信頼性を実現することができる。
As described above, each of the temperature-compensated crystal oscillators of the present invention can constitute a module smaller than the conventional one, and high reliability is realized by performing the same screening as the conventional one. be able to.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の温度補償型水晶発振器の実施形態を示
す図
FIG. 1 is a diagram showing an embodiment of a temperature-compensated crystal oscillator of the present invention.

【図2】本発明のPROM回路の構成を示す図FIG. 2 is a diagram showing a configuration of a PROM circuit of the present invention.

【図3】調整データ入力波形を示す図FIG. 3 is a diagram showing an adjustment data input waveform.

【図4】従来のTCXOモジュールの構成を示すブロッ
ク図
FIG. 4 is a block diagram showing a configuration of a conventional TCXO module.

【符号の説明】[Explanation of symbols]

1〜13 端子 14 温度補償回路 15 PROM回路 16 電圧制御回路 17 バラクタダイオード 18 水晶振動子 19 水晶発振回路 20 1ビットPROM回路 21 シフトレジスタ 22 バッファ回路 30〜32 抵抗 40〜53 トランジスタ 60 ツエナーダイオード 61〜63 ダイオード 80〜83 電流源 90 スイッチ 113 端子 1 to 13 terminals 14 Temperature compensation circuit 15 PROM circuit 16 Voltage control circuit 17 Varactor diode 18 Crystal oscillator 19 Crystal oscillator circuit 20 1-bit PROM circuit 21 shift register 22 Buffer circuit 30-32 resistance 40-53 transistors 60 Zener diode 61-63 diode 80-83 current source 90 switch 113 terminals

───────────────────────────────────────────────────── フロントページの続き (72)発明者 最上 弘司 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 5J079 AA04 BA02 BA45 DA13 DB04 FA02 FA11 FA12 FB05 FB09 FB20 FB31 FB32 FB39    ─────────────────────────────────────────────────── ─── Continued front page    (72) Inventor Koji Mogami             1006 Kadoma, Kadoma-shi, Osaka Matsushita Electric             Sangyo Co., Ltd. F-term (reference) 5J079 AA04 BA02 BA45 DA13 DB04                       FA02 FA11 FA12 FB05 FB09                       FB20 FB31 FB32 FB39

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 第1の電源電圧を与える第1電源端子
と、 第2の電源電圧を与える第2電源端子と、 第1の電源端子に電圧が与えられた状態で外部から与え
られるクロック信号及びデータ信号に応じて二値信号を
出力するシフトレジスタと、 第1、第2の電源電圧が個々に与えられる端子を備え、
第1の電源電圧が与えられた状態で前記シフトレジスタ
の信号を与えてこの信号に応じた信号を出力し、第2の
電源電圧が与えられた状態で外部から与えた信号に応じ
て前記シフトレジスタ出力信号を書き込み可能とするP
ROM回路とを備えた温度補償型水晶発振器であって、 前記第2の電源電圧と前記クロック信号とを前記第2の
電源端子から選択的に与えることを特徴とする温度補償
型水晶発振器。
1. A first power supply terminal for supplying a first power supply voltage, a second power supply terminal for supplying a second power supply voltage, and a clock signal externally supplied in a state where a voltage is supplied to the first power supply terminal. And a shift register that outputs a binary signal according to the data signal, and terminals to which the first and second power supply voltages are individually applied,
The signal of the shift register is applied in the state where the first power supply voltage is applied and a signal corresponding to this signal is output, and the shift is performed in accordance with the signal applied from the outside in the state where the second power supply voltage is applied. Register output signal writable P
A temperature compensated crystal oscillator comprising a ROM circuit, wherein the second power supply voltage and the clock signal are selectively applied from the second power supply terminal.
【請求項2】 請求項1記載の温度補償型水晶発振器
が、さらに、第2の電源電圧が与えられた状態で外部か
ら与えられる電圧に応じて水晶振動子の発信周波数を異
ならせる信号を出力する電圧制御回路と、 第2の電源電圧が与えられた状態で前記PROM回路の
出力信号を与えてこの信号に応じて前記水晶振動子の温
度補償信号を出力する温度補償回路とを備え、 前記シフトレジスタに与えるデータ信号と前記電圧制御
回路に与える信号を同一ピンを用いて選択的に与えるこ
とを特徴とする温度補償型水晶発振器。
2. The temperature-compensated crystal oscillator according to claim 1, further outputs a signal for varying the oscillation frequency of the crystal resonator in accordance with a voltage supplied from the outside in the state where the second power supply voltage is supplied. And a temperature compensating circuit for providing an output signal of the PROM circuit in a state where a second power supply voltage is applied and outputting a temperature compensating signal of the crystal unit according to the signal. A temperature-compensated crystal oscillator, wherein a data signal applied to a shift register and a signal applied to the voltage control circuit are selectively applied using the same pin.
JP2001389146A 2001-12-21 2001-12-21 Temperature compensated crystal oscillator Expired - Fee Related JP3960037B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001389146A JP3960037B2 (en) 2001-12-21 2001-12-21 Temperature compensated crystal oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001389146A JP3960037B2 (en) 2001-12-21 2001-12-21 Temperature compensated crystal oscillator

Publications (2)

Publication Number Publication Date
JP2003188646A true JP2003188646A (en) 2003-07-04
JP3960037B2 JP3960037B2 (en) 2007-08-15

Family

ID=27597450

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001389146A Expired - Fee Related JP3960037B2 (en) 2001-12-21 2001-12-21 Temperature compensated crystal oscillator

Country Status (1)

Country Link
JP (1) JP3960037B2 (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006129187A (en) * 2004-10-29 2006-05-18 Kyocera Kinseki Corp Crystal oscillator and manufacturing method for crystal oscillator
JP2008085858A (en) * 2006-09-28 2008-04-10 Mitsumi Electric Co Ltd Crystal oscillator integrated circuit
JP2008289139A (en) * 2007-04-20 2008-11-27 Panasonic Corp Ic for control of temperature-compensated crystal oscillator
JP2011014991A (en) * 2009-06-30 2011-01-20 Kyocera Kinseki Corp Oscillator
US9621107B2 (en) 2014-06-17 2017-04-11 Seiko Epson Corporation Oscillation circuit, oscillator, electronic apparatus, and moving object
US10008284B2 (en) 2014-04-24 2018-06-26 Rohm Co., Ltd. Semiconductor device including an interface arranged to perform external data communications

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006129187A (en) * 2004-10-29 2006-05-18 Kyocera Kinseki Corp Crystal oscillator and manufacturing method for crystal oscillator
JP4549158B2 (en) * 2004-10-29 2010-09-22 京セラキンセキ株式会社 Method for manufacturing crystal oscillator
JP2008085858A (en) * 2006-09-28 2008-04-10 Mitsumi Electric Co Ltd Crystal oscillator integrated circuit
JP2008289139A (en) * 2007-04-20 2008-11-27 Panasonic Corp Ic for control of temperature-compensated crystal oscillator
US7808333B2 (en) 2007-04-20 2010-10-05 Panasonic Corporation IC for control of temperature-compensated crystal oscillator
JP2011014991A (en) * 2009-06-30 2011-01-20 Kyocera Kinseki Corp Oscillator
US10008284B2 (en) 2014-04-24 2018-06-26 Rohm Co., Ltd. Semiconductor device including an interface arranged to perform external data communications
US9621107B2 (en) 2014-06-17 2017-04-11 Seiko Epson Corporation Oscillation circuit, oscillator, electronic apparatus, and moving object

Also Published As

Publication number Publication date
JP3960037B2 (en) 2007-08-15

Similar Documents

Publication Publication Date Title
US6788159B2 (en) Temperature compensated oscillator, adjusting method thereof, and integrated circuit for temperature compensated oscillator
JPH0945979A (en) Voltage controlled laser diode drive circuit
CN101403641A (en) Temperature-sensor circuit, and temperature compensated piezoelectric oscillator
JP2005086545A (en) Frequency direct modulator and communication system
US7808333B2 (en) IC for control of temperature-compensated crystal oscillator
US6759914B2 (en) Oscillator circuit
US6456166B2 (en) Semiconductor integrated circuit and phase locked loop circuit
JP3960037B2 (en) Temperature compensated crystal oscillator
CN101273522A (en) Voltage-controlled oscillator
JP2003046335A (en) Temperature compensation crystal oscillator
KR100388068B1 (en) Oscillatory circuit with piezoelectric quartz
JPH09128984A (en) Drive circuit for negative voltage
JP2001251140A (en) Semiconductor integrated device
US20030184395A1 (en) CR oscillation circuit
EP0957584B1 (en) Phase locked loop circuit and control method thereof
US20240030871A1 (en) Circuit Unit And Vibrator Device
JP2590617B2 (en) Voltage controlled piezoelectric oscillator
US20030098751A1 (en) Voltage-controlled piezoelectric oscillator
KR100408117B1 (en) 3 band switch type oscillator
JP2009094853A (en) Temperature compensation type piezoelectric oscillator
JP4026585B2 (en) Reset signal generator
JPH06268496A (en) Current switching circuit
JPH0730329A (en) Oscillator
JPH09283705A (en) Trimming circuit
JPH05268050A (en) Output buffer circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041014

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050704

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061121

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070119

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070424

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070507

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110525

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110525

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120525

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees