JP2003109510A - Plasma display device - Google Patents

Plasma display device

Info

Publication number
JP2003109510A
JP2003109510A JP2001300217A JP2001300217A JP2003109510A JP 2003109510 A JP2003109510 A JP 2003109510A JP 2001300217 A JP2001300217 A JP 2001300217A JP 2001300217 A JP2001300217 A JP 2001300217A JP 2003109510 A JP2003109510 A JP 2003109510A
Authority
JP
Japan
Prior art keywords
electrodes
plasma display
electrode
display device
pdp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001300217A
Other languages
Japanese (ja)
Inventor
Takashi Hashimoto
隆 橋本
Shigeki Harada
茂樹 原田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2001300217A priority Critical patent/JP2003109510A/en
Publication of JP2003109510A publication Critical patent/JP2003109510A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce voltage drop in the plasma display device. SOLUTION: A first and second electrode X, Y of a PDP 101 are extended in parallel with a short side 120S of a vessel 120 with a rectangular plan view and a third electrode W is extended in parallel with a long side 120L. During the address period, a drive device 201 impresses sequentially a scan voltage to the first electrode X, and impresses a data voltage to the third electrodes W1-Wt based on the image data. A Y driver 251 is arranged on the rear face side of the PDP 101 in the vicinity of the center of the PDP 101.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、プラズマディス
プレイ装置において電圧ドロップを低減するための技術
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a technique for reducing voltage drop in a plasma display device.

【0002】[0002]

【従来の技術】PDPは、薄型のテレビジョンやディス
プレイモニタとして種々の研究がなされている。その中
で、メモリ機能を有するAC型のPDPの一つとして、
面放電型のAC型PDPがある。以下にAC型PDPの
構造及び駆動方法を説明する。
2. Description of the Related Art PDPs have been variously studied as thin televisions and display monitors. Among them, as one of AC type PDPs having a memory function,
There is a surface discharge type AC PDP. The structure and driving method of the AC PDP will be described below.

【0003】図9に、第1の従来技術に係るAC型のP
DP101Pを説明するための斜視図を示す。このよう
な構造のPDPは、例えば特開2000−172227
号公報に開示される。
FIG. 9 shows an AC type P according to the first prior art.
The perspective view for demonstrating DP101P is shown. A PDP having such a structure is disclosed in, for example, Japanese Patent Laid-Open No. 2000-172227.
It is disclosed in the publication.

【0004】PDP101Pは、表示面を成すガラス基
板102と、ガラス基板102と放電空間111を挟ん
で対向配置されたガラス基板103とを備える。
The PDP 101P comprises a glass substrate 102 forming a display surface, and a glass substrate 103 arranged opposite to the glass substrate 102 with a discharge space 111 interposed therebetween.

【0005】ガラス基板102の放電空間111側の表
面上には、帯状の透明電極104a,105aがそれぞ
れn本ずつ延長形成されており、透明電極104aと透
明電極105aとは交互に配置されている。放電ギャッ
プDGを介して配置された2つの電極104a,105
aは互いに対を成しており、図9には図示化の範囲の都
合上、1対の透明電極104a,105aを図示してい
る。そして、透明電極104a,105a上に金属(補
助)電極(母電極又はバス電極)104b,105bが
透明電極104a,105aに沿って延長形成されてい
る。なお、透明電極104a,105a又は金属補助電
極を有さない場合もあり、かかる場合に鑑みて透明電極
104a及び/又は金属電極104bから成る電極を
「第1電極104(又はX)」と呼び、透明電極105
a及び/又は金属105bから成る電極を「第2電極1
05(又はY)」と呼ぶことにする。
On the surface of the glass substrate 102 on the side of the discharge space 111, n strip-shaped transparent electrodes 104a and 105a are respectively formed by extension, and the transparent electrodes 104a and the transparent electrodes 105a are alternately arranged. . Two electrodes 104a, 105 arranged via the discharge gap DG
a is paired with each other, and a pair of transparent electrodes 104a and 105a are shown in FIG. 9 for the convenience of illustration. Metal (auxiliary) electrodes (mother electrodes or bus electrodes) 104b and 105b are formed on the transparent electrodes 104a and 105a so as to extend along the transparent electrodes 104a and 105a. In some cases, the transparent electrodes 104a and 105a or the metal auxiliary electrode may not be provided, and in consideration of such a case, the electrode composed of the transparent electrode 104a and / or the metal electrode 104b is referred to as "first electrode 104 (or X)", Transparent electrode 105
a and / or the metal 105b as the “second electrode 1
05 (or Y) ".

【0006】第1及び第2電極104,105を覆って
誘電体層106が形成されている。なお、図9に示すよ
うに誘電体層106の表面上に誘電体であるMgO(酸
化マグネシウム)から成るMgO膜107が蒸着法など
の方法により形成される場合もあり、この場合には誘電
体層106とMgO膜107とを総称して「誘電体層1
06A」とも呼ぶ。
A dielectric layer 106 is formed so as to cover the first and second electrodes 104 and 105. As shown in FIG. 9, a MgO film 107 made of MgO (magnesium oxide), which is a dielectric, may be formed on the surface of the dielectric layer 106 by a method such as a vapor deposition method. In this case, the dielectric is used. The layer 106 and the MgO film 107 are collectively referred to as "dielectric layer 1".
Also referred to as "06A".

【0007】他方、ガラス基板103の放電空間111
側の表面上に、帯状のm本(ここではn<mとする)の
第3電極108(又はW)が第1及び第2電極104,
105と直交するように(立体交差するように)延長形
成されている。なお、図9では図示化の範囲の都合上、
3本の第3電極108を図示している。
On the other hand, the discharge space 111 of the glass substrate 103
On the side surface, m strip-shaped (here, n <m) third electrodes 108 (or W) are provided on the side surface of the first and second electrodes 104, 104.
An extension is formed so as to be orthogonal to 105 (to cross over). It should be noted that in FIG.
The three third electrodes 108 are shown.

【0008】隣接する第3電極108間には隔壁ないし
は(バリア)リブ110が第3電極108と平行に延長
形成されている。隔壁110は第1及び第2電極10
4,105の延在方向に並ぶ複数の放電セル(後述す
る)を互いに分離する役割を果たすと共に、PDP10
1Pが大気圧により潰されないように支える支柱の役割
も果たす。
Partitions or (barrier) ribs 110 are formed between the adjacent third electrodes 108 in parallel with the third electrodes 108. The partition 110 includes the first and second electrodes 10
The PDP 10 plays a role of separating a plurality of discharge cells (described later) arranged in the extending direction of 4,105 from each other.
It also plays the role of a pillar that supports 1P so as not to be crushed by atmospheric pressure.

【0009】そして、隣接する隔壁110とガラス基板
103とが成す略U字型溝の内面上に、第3電極108
を覆って蛍光体層109が形成されている。具体的には
上記略U字型溝毎に赤,緑,青の各発光色用の各蛍光体
層109が形成されており、例えば赤色→緑色→青色の
順番でPDP101P全体に配置されている。
Then, the third electrode 108 is formed on the inner surface of the substantially U-shaped groove formed by the adjacent partition wall 110 and the glass substrate 103.
A phosphor layer 109 is formed so as to cover the. Specifically, each phosphor layer 109 for each emission color of red, green, and blue is formed in each of the substantially U-shaped grooves, and is disposed on the entire PDP 101P in the order of red → green → blue, for example. .

【0010】上述の構成を有する両ガラス基板102,
103は互いに封着され、両ガラス基板102,103
の間の放電空間111内にNe−Xe混合ガスやHe−
Xe混合ガス等の放電用ガスが大気圧以下の圧力で封入
されている。
Both glass substrates 102 having the above structure,
103 is sealed to each other and both glass substrates 102, 103
Between the Ne-Xe mixed gas and the He-
A discharge gas such as a Xe mixed gas is enclosed at a pressure lower than atmospheric pressure.

【0011】PDP101Pにおいて、対を成す第1及
び第2電極104,105と第3電極108との各(立
体)交差点それぞれで以て1つの(放電)セル(ないし
は(表示)セル)が規定される。このため、PDP10
1Pでは複数のセルがマトリクス状に配置されている。
また、隣接する赤色、緑色及び青色の3つの放電セルで
以て1つの画素ないしは絵素が構成される。即ち、図9
には3個の放電セル、換言すれば1つの画素が図示され
る。
In the PDP 101P, one (discharge) cell (or (display) cell) is defined by each (three-dimensional) intersection of the pair of first and second electrodes 104, 105 and the third electrode 108. It Therefore, PDP10
In 1P, a plurality of cells are arranged in a matrix.
Further, one pixel or picture element is composed of three adjacent red, green and blue discharge cells. That is, FIG.
Shows three discharge cells, in other words one pixel.

【0012】従来のPDP101Pは平面視において例
えば4:3又は16:9の長方形をしている。特に従来
のPDP101Pでは、第1及び第2電極104,10
5はパネルの長辺に平行に延在し、第3電極108はパ
ネルの短辺に平行に延在しており、その結果、第1及び
第2電極104,105は第3電極108よりも長い。
例えばVGA規格の場合、4:3のPDP101Pは4
80×640個の画素(又は480×640×3個のセ
ル)を有し、16:9のPDP101Pは480×85
4個の画素(480×854×3個のセル)を有してい
る。
The conventional PDP 101P has, for example, a rectangular shape of 4: 3 or 16: 9 in a plan view. Particularly, in the conventional PDP 101P, the first and second electrodes 104, 10
5 extends parallel to the long side of the panel, and the third electrode 108 extends parallel to the short side of the panel. As a result, the first and second electrodes 104 and 105 are more than the third electrode 108. long.
For example, in the case of VGA standard, the 4: 3 PDP 101P has 4
It has 80 × 640 pixels (or 480 × 640 × 3 cells), and the 16: 9 PDP 101P has 480 × 85.
It has four pixels (480 × 854 × 3 cells).

【0013】次に、PDP101Pの表示動作の原理を
説明する。まず、対を成す第1及び第2電極104,1
05間に電圧又は電圧パルスを印加して放電空間111
内に放電を起こす。そして、この放電により生じる紫外
線が蛍光体層109を励起することによって、放電セル
が発光ないしは点灯する。この放電の際に放電空間11
1中に生成された電子やイオン等の荷電粒子は当該荷電
粒子の極性とは逆極性の電圧が印加される第1又は第2
電極104,105の方向へ移動し、その電極上の誘電
体層106Aの表面上に(以下「電極上に」のように表
現する)蓄積する。このようにして誘電体層106Aの
表面上に蓄積した電子やイオンなどの電荷を「壁電荷」
と呼ぶ。
Next, the principle of the display operation of the PDP 101P will be described. First, the pair of first and second electrodes 104, 1
A voltage or voltage pulse is applied between 05 to discharge space 111
Discharge inside. Ultraviolet rays generated by this discharge excite the phosphor layer 109, so that the discharge cell emits light or lights up. During this discharge, the discharge space 11
Charged particles such as electrons and ions generated in 1 are applied with a voltage having a polarity opposite to that of the charged particles.
It moves in the direction of the electrodes 104 and 105 and accumulates on the surface of the dielectric layer 106A on the electrodes (hereinafter referred to as “on the electrodes”). In this way, charges such as electrons and ions accumulated on the surface of the dielectric layer 106A are “wall charges”.
Call.

【0014】上記放電で蓄積された各電極104,10
5上の各壁電荷は電極対104,105間の電界を弱め
る方向に電界を形成するので、壁電荷の形成・蓄積に伴
って放電は急速に消滅する。放電が消滅した後に先程と
は極性を反転させた電圧を各電極104,105に印加
すると、この印加電圧による電界と上述の壁電荷による
電界とが重畳された電界が、換言すれば上記印加電圧と
壁電荷による電圧(壁電圧)とが重畳された電圧が実質
的に放電空間111に印加される。この重畳された電界
によって再び放電を起こすことができる。
The electrodes 104 and 10 accumulated by the above discharge
Since each wall charge on 5 forms an electric field in the direction of weakening the electric field between the electrode pair 104 and 105, the discharge rapidly disappears as the wall charge is formed and accumulated. After the discharge is extinguished, when a voltage whose polarity is reversed from that before is applied to each of the electrodes 104 and 105, an electric field in which the electric field due to the applied voltage and the electric field due to the wall charge described above are superposed, in other words, the above-mentioned applied voltage. A voltage obtained by superposing the voltage due to the wall charges (wall voltage) is applied to the discharge space 111 substantially. A discharge can be generated again by this superimposed electric field.

【0015】即ち、放電が一度起これば、壁電荷が形成
する電界の作用によって、最初の放電を開始する際の印
加電圧よりも低い電圧(維持電圧)で以て放電(維持放
電)を起こすことができる。このため、放電が一度起き
た後は、振幅が維持電圧のパルス(維持パルス)を電極
104,105に交互に印加することによって、換言す
れば維持パルスを電極対104,105間に極性を反転
させて印加することによって、放電を定常的に維持・継
続させることができる(維持動作)。
That is, once the discharge occurs, the electric field formed by the wall charges causes the discharge (sustain discharge) with a voltage (sustain voltage) lower than the applied voltage at the time of starting the first discharge. be able to. Therefore, after the discharge once occurs, a pulse having a sustain voltage with an amplitude (sustain pulse) is alternately applied to the electrodes 104 and 105, in other words, the polarity of the sustain pulse is inverted between the electrode pair 104 and 105. By applying the voltage, the discharge can be constantly maintained and continued (maintenance operation).

【0016】つまり、壁電荷が消滅するまでの間であれ
ば、維持パルスを印加し続けることによって放電が持続
する。なお、壁電荷を消滅させることを「消去動作(又
は単に消去)」と呼び、これに対して連続的な放電(維
持放電)を形成するために当該放電の開始時に誘電体層
106A上に壁電荷を形成することを「書き込み動作
(又は単に書き込み)」と呼ぶ。このとき、まず書き込
み放電を形成し、その後に維持放電を形成することによ
って、文字・図形・画像等を表示することができる。ま
た、書き込み,維持及び消去の各動作を高速に行うこと
によって、動画表示をも行うことができる。
That is, until the wall charges disappear, the discharge is continued by continuously applying the sustain pulse. Note that erasing the wall charges is called “erasing operation (or simply erasing)”, and in order to form continuous discharge (sustain discharge), the wall on the dielectric layer 106A is started at the start of the discharge. Forming an electric charge is called a "writing operation (or simply writing)". At this time, characters, figures, images, etc. can be displayed by first forming the write discharge and then forming the sustain discharge. In addition, moving images can be displayed by performing the writing, maintaining, and erasing operations at high speed.

【0017】図10に第2の従来技術に係るプラズマデ
ィスプレイ装置50を説明するためのブロック図を示
す。従来のプラズマディスプレイ装置50は、上述の従
来のPDP101Pと、駆動回路14,15,18と、
制御回路40と、電源回路41とを備えている。なお、
駆動回路15をYドライバ15とも呼ぶ。
FIG. 10 is a block diagram for explaining a plasma display device 50 according to the second conventional technique. The conventional plasma display device 50 includes the above-described conventional PDP 101P, drive circuits 14, 15, and 18,
The control circuit 40 and the power supply circuit 41 are provided. In addition,
The drive circuit 15 is also called a Y driver 15.

【0018】図10に示すように従来のプラズマディス
プレイ装置50においてPDP101Pは横長に配置さ
れる。つまり、従来のプラズマディスプレイ装置50で
は、第1及び第2電極X,Yが画面水平方向に(PDP
101Pの長辺に平行に)延在し、第3電極Wが画面垂
直方向に(PDP101Pの短辺に平行に)延在する。
As shown in FIG. 10, in the conventional plasma display device 50, the PDP 101P is horizontally arranged. That is, in the conventional plasma display device 50, the first and second electrodes X and Y are arranged in the horizontal direction of the screen (PDP).
The third electrode W extends in the vertical direction of the screen (parallel to the short side of the PDP 101P).

【0019】なお、各n本の第1電極X及び第2電極Y
を区別する場合には画面上方から第1電極X1,X2,
…,Xn及び第2電極Y1,Y2,…,Ynと呼び、m
本の第3電極Wを画面左から第3電極W1,W2,…,
Wmと呼ぶ。
Each of the n first electrodes X and the second electrodes Y
To distinguish between the first electrodes X1, X2, and
, Xn and second electrodes Y1, Y2, ..., Yn, and m
From the left of the screen to the third electrode W1, W2, ...
Call it Wm.

【0020】駆動回路14はXドライバ14a及びX駆
動IC14bを含んでおり、各第1電極Xに電圧を供給
する。Yドライバ15にはn本の第2電極Yが共通に接
続されており、これらに共通に電圧を供給する。駆動回
路18はWドライバ18a及びW駆動IC18bを含ん
でおり、各第3電極Wに電圧を供給する。
The drive circuit 14 includes an X driver 14a and an X drive IC 14b, and supplies a voltage to each first electrode X. N second electrodes Y are commonly connected to the Y driver 15, and a voltage is commonly supplied to them. The drive circuit 18 includes a W driver 18a and a W drive IC 18b, and supplies a voltage to each third electrode W.

【0021】特に、図10に示すように、第1及び第2
電極X,Y用の駆動回路14,15はPDP101Pの
短辺付近に配置されており、第3電極W用の駆動回路1
8はPDP101Pの長辺付近に配置されている。
In particular, as shown in FIG. 10, the first and second
The drive circuits 14 and 15 for the electrodes X and Y are arranged near the short side of the PDP 101P, and the drive circuit 1 for the third electrode W is provided.
8 is arranged near the long side of the PDP 101P.

【0022】制御回路40は映像信号ないしは画像デー
タSに応じて各駆動回路14,15,18を制御する。
電源回路41は各駆動回路14,15,18に各種の電
圧を供給する。
The control circuit 40 controls the drive circuits 14, 15 and 18 according to the video signal or the image data S.
The power supply circuit 41 supplies various voltages to the drive circuits 14, 15, and 18.

【0023】次に、従来のAC型PDP101P(図9
参照)の駆動方法の一つとして、図11にPDP101
Pの第3の従来技術に係る駆動方法を説明するためのタ
イミングチャートを示す。なお、図11のタイミングチ
ャートは例えば特開平7−160218号公報に開示さ
れる。図11はいわゆるサブフィールド(SF)階調法
における1サブフィールド分のタイミングチャートであ
る。図11に示すように、1サブフィールドはリセット
期間、アドレス期間及び維持(放電)期間(表示期間)
に分けられる。
Next, the conventional AC type PDP 101P (see FIG.
11) as one of the driving methods of FIG.
The timing chart for demonstrating the drive method which concerns on the 3rd prior art of P is shown. The timing chart of FIG. 11 is disclosed in, for example, Japanese Patent Laid-Open No. 7-160218. FIG. 11 is a timing chart for one subfield in the so-called subfield (SF) gradation method. As shown in FIG. 11, one subfield has a reset period, an address period, and a sustain (discharge) period (display period).
It is divided into

【0024】まず、リセット期間では、直前のサブフィ
ールドの終了時点での表示履歴を消去するとともに、引
き続くアドレス期間での放電確率を上げるためのプライ
ミング粒子の供給を行う。具体的には、全ての第1電極
Xと第2電極Yとの間に、立ち下がり時に自己消去放電
を起こし得る電圧(Vs+Vw)を有する全面書き込み
パルス24を印加する。なお、全面書き込みパルス24
と同期して全ての第3電極Wに電圧Vawを印加する。
First, in the reset period, the display history at the end of the immediately preceding subfield is erased, and priming particles are supplied to increase the discharge probability in the subsequent address period. Specifically, the full-area write pulse 24 having a voltage (Vs + Vw) that can cause self-erasing discharge at the fall is applied between all the first electrodes X and the second electrodes Y. In addition, the whole surface write pulse 24
The voltage Vaw is applied to all the third electrodes W in synchronization with.

【0025】次に、アドレス期間では、マトリクスの選
択により表示すべきセル内に選択的に放電を形成し、そ
のセルに書き込みを行う。具体的には、図11に示すよ
うに、まず、第1電極Xi(i:1〜n)に順次、スキ
ャンパルス21(電圧−Vxa)を印加していく。各第
1電極Xiの選択時に、点灯すべきセルに属する第3電
極Wには映像信号Sに基づくデータパルス22を印加
し、これにより第3電極Wj(j:1〜m)と第1電極
Xiとの間で書き込み放電である「アドレス放電」を発
生させる。このとき、第2電極Yには副走査パルス25
(電圧Vya)を印加する。これにより、第1電極Xi
と第2電極Yとの間には電位差(Vxa+Vya)が印
加される。この電位差のみでは放電を開始させることは
できないが、先のアドレス放電をトリガにして直ちに第
1及び第2電極Xi,Y間にも放電が発生(又は転移)
しうる。その結果、第1及び第2電極Xi,Y間に上記
放電が形成されたセル内では、誘電体層106A(図9
参照)の表面上に、既述のように、後の維持パルス23
の印加のみで維持放電を行うことが可能な量の正又は負
の壁電荷が蓄積される。
Next, in the address period, discharge is selectively formed in the cell to be displayed by selecting the matrix, and writing is performed in that cell. Specifically, as shown in FIG. 11, first, the scan pulse 21 (voltage −Vxa) is sequentially applied to the first electrodes Xi (i: 1 to n). At the time of selecting each first electrode Xi, the data pulse 22 based on the video signal S is applied to the third electrode W belonging to the cell to be lit, so that the third electrode Wj (j: 1 to m) and the first electrode Wi. An "address discharge", which is a write discharge, is generated between Xi and Xi. At this time, the sub-scanning pulse 25 is applied to the second electrode Y.
(Voltage Vya) is applied. Thereby, the first electrode Xi
A potential difference (Vxa + Vya) is applied between the second electrode Y and the second electrode Y. The discharge cannot be started only by this potential difference, but the discharge is immediately generated (or transferred) between the first and second electrodes Xi, Y triggered by the previous address discharge.
You can. As a result, in the cell in which the discharge is formed between the first and second electrodes Xi and Y, the dielectric layer 106A (see FIG.
(See above), as described above, the sustain pulse 23 after
The amount of positive or negative wall charges capable of sustaining discharge is accumulated only by applying

【0026】これに対して、アドレス放電を起こさせな
かったセルでは電極Xi,Y間には放電は生じず、当然
として、壁電荷の蓄積も無い。
On the other hand, in the cell in which the address discharge is not caused, the discharge is not generated between the electrodes Xi and Y, and naturally, the wall charge is not accumulated.

【0027】アドレス期間の次の維持期間では、第1及
び第2電極Xi,Y間に維持パルス(電圧Vs)23を
交流的に印加することにより、書き込みが行われたセル
内で維持放電が持続する。
In the sustain period next to the address period, the sustain discharge (voltage Vs) 23 is AC-applied between the first and second electrodes Xi and Y, so that the sustain discharge is generated in the written cell. continue.

【0028】これらの動作を繰り返し行うことにとって
画像表示が行われる。
Image display is performed by repeating these operations.

【0029】[0029]

【発明が解決しようとする課題】<電圧ドロップについ
て>第1乃至第3の従来技術を含めて一般的にプラズマ
ディスプレイ装置は電圧ドロップという問題を有してい
る。PDP101Pを駆動する際に電力が最大となるの
は、表示動作、すなわち維持期間である。既述のように
維持放電は電極X,Y間に交流電圧を印加することによ
り発生し、このとき電極X,Y間には放電電流が流れ
る。このとき、多数のセルが電極X,Yを共有してお
り、それらの放電タイミングはほぼ同時である。従っ
て、1つのセルあたりの放電電流は微弱であっても各電
極X,Yあたり(換言すれば1行あたり)の放電電流は
莫大なものとなる。このため、駆動回路の回路抵抗及び
電極の抵抗によって大きな電圧ドロップが生じる。
<Regarding Voltage Drop> Generally, the plasma display device including the first to third prior arts has a problem of voltage drop. The maximum power when driving the PDP 101P is the display operation, that is, the sustain period. As described above, the sustain discharge is generated by applying an AC voltage between the electrodes X and Y, and a discharge current flows between the electrodes X and Y at this time. At this time, many cells share the electrodes X and Y, and their discharge timings are almost the same. Therefore, even if the discharge current per cell is weak, the discharge current per electrode X, Y (in other words, per row) becomes enormous. Therefore, a large voltage drop occurs due to the circuit resistance of the drive circuit and the resistance of the electrodes.

【0030】特に、上述のように、第1及び第2の従来
技術では、図10に示すように第1及び第2電極X,Y
用の駆動回路14,15はPDP101Pの短辺付近に
配置されており、大きな放電電流、例えば維持放電電流
が流れる第1及び第2電極X,YはPDP101Pの長
辺に平行に延在しており、第3電極108よりも長い。
つまり、第1及び第2電極X,Yでの電圧ドロップは非
常に大きいと言える。
In particular, as described above, in the first and second conventional techniques, as shown in FIG. 10, the first and second electrodes X and Y are formed.
Drive circuits 14 and 15 are disposed near the short side of the PDP 101P, and the first and second electrodes X and Y through which a large discharge current, for example, a sustain discharge current flows, extend in parallel to the long side of the PDP 101P. And is longer than the third electrode 108.
That is, it can be said that the voltage drop at the first and second electrodes X and Y is very large.

【0031】電圧ドロップは駆動マージンの低下を引き
起こす場合がある。例えば維持電圧は、維持放電を繰り
返し安定に行うために壁電荷を十分に形成しうる程度の
値に設定する必要があるが、電圧ドロップを見込んで高
めに設定しなければならない。しかし、維持電圧がある
程度以上に高いと、非表示(非選択)セル内に誤放電が
発生してしまう。このように、電圧ドロップに起因して
駆動マージンが低下してしまう。
The voltage drop may cause a reduction in drive margin. For example, the sustain voltage needs to be set to a value at which the wall charge can be sufficiently formed in order to stably perform the sustain discharge repeatedly, but it must be set to a high value in consideration of the voltage drop. However, if the sustain voltage is higher than a certain level, erroneous discharge occurs in the non-display (non-selected) cells. Thus, the drive margin is reduced due to the voltage drop.

【0032】また、電圧ドロップはセルに供給される電
圧の実効的な低下を意味するので、発光輝度の低下をも
たらす。更に、電圧ドロップが点灯セルの数又は表示率
(全セルに対する点灯セルの割合)に依存することを考
えると、表示データ(絵柄)によっては筋むら等の表示
品質の低下を招く場合がある。
Further, since the voltage drop means an effective decrease in the voltage supplied to the cell, it causes a decrease in light emission brightness. Furthermore, considering that the voltage drop depends on the number of lighted cells or the display rate (ratio of lighted cells to all cells), display quality such as streaks may be degraded depending on the display data (pattern).

【0033】更に、電圧ドロップは、電圧ドロップが発
生する抵抗部分において損失(発熱)をもたらす。この
とき、抵抗が大きいほど発光効率が低下してしまう。従
って、回路及び電極の抵抗は低い方が好ましい。
Further, the voltage drop causes a loss (heat generation) in the resistance portion where the voltage drop occurs. At this time, the larger the resistance, the lower the luminous efficiency. Therefore, it is preferable that the resistance of the circuit and the electrode is low.

【0034】このような電圧ドロップを低減しうる技術
の一つとして、特開平10−214056号公報に開示
されるプラズマディスプレイ装置(第4の従来技術)が
ある。例えば第2の従来技術に係るプラズマディスプレ
イ装置50(図10参照)ではXドライバ14a及びY
ドライバ15が電極の片側のみに接続されていたのに対
して、この第4の従来技術に係るプラズマディスプレイ
装置ではXドライバ及びYドライバを第1及び第2電極
X,Yの両側にそれぞれ設けて電極の両端から電圧を供
給する。これにより、駆動回路の電圧ドロップが低減さ
れるとしており、又、電極内の電流の流れ方が変わるこ
とにより電極での電圧ドロップも低減できるとしてい
る。
As one of the techniques capable of reducing such a voltage drop, there is a plasma display device (fourth prior art) disclosed in Japanese Patent Laid-Open No. 10-214056. For example, in the plasma display device 50 (see FIG. 10) according to the second conventional technique, the X driver 14a and the Y driver
Whereas the driver 15 is connected to only one side of the electrode, the plasma display device according to the fourth conventional technique has an X driver and a Y driver provided on both sides of the first and second electrodes X and Y, respectively. Voltage is supplied from both ends of the electrode. As a result, it is said that the voltage drop of the drive circuit can be reduced, and the voltage drop at the electrode can also be reduced by changing the way the current flows in the electrode.

【0035】しかしながら、第4の従来技術に係るプラ
ズマディスプレイ装置では、電極の両側から電圧を印加
するので、第2の従来技術に係るプラズマディスプレイ
装置50の2倍のFETが必要になる。例えば仮にプラ
ズマディスプレイ装置50において半分のFETを電極
の両側に設けた場合、FETの総数は同等であってもF
ETを駆動するためのFETドライバ等の素子数は必ず
しも半分にはならない。従って、回路基板が増加してコ
ストが高くなってしまう。
However, in the plasma display device according to the fourth conventional technique, since the voltage is applied from both sides of the electrodes, twice as many FETs as in the plasma display device 50 according to the second conventional technique are required. For example, if half the FETs are provided on both sides of the electrodes in the plasma display device 50, even if the total number of FETs is the same,
The number of elements such as the FET driver for driving the ET is not necessarily half. Therefore, the number of circuit boards increases and the cost increases.

【0036】<アドレス時間(走査時間)について>更
に、第1乃至第3の従来技術はアドレス期間(アドレス
時間)が非常に長くなるという問題を有している。通
常、走査する電極の数が少なくなるように、つまりアド
レス時間が短くなるように、第1及び第2電極の対を走
査するが、例えば、1フィールド(F)を8個のサブフ
ィールド(SF)で構成すると、VGA規格では480
ラインを走査する必要がある。1ライン3μsで走査し
たとすると、480ライン×3μs×8SF=11.5
2msとなり、1F(16.67ms)の大半をアドレ
ス期間で占めることになる。このため、残りの時間でリ
セット期間及び維持期間を構成せざるを得ず、維持期間
に十分な時間を割り当てられない結果、十分な表示輝度
が得られない場合が生じうる。
<Regarding Address Time (Scanning Time)> Further, the first to third conventional techniques have a problem that the address period (address time) becomes very long. Normally, the pair of first and second electrodes is scanned so that the number of electrodes to be scanned is reduced, that is, the address time is shortened. For example, one field (F) is divided into eight subfields (SF). ), The VGA standard is 480
The line needs to be scanned. If one line is scanned at 3 μs, then 480 lines × 3 μs × 8SF = 11.5
This is 2 ms, and most of 1F (16.67 ms) is occupied by the address period. For this reason, the reset period and the sustain period must be configured with the remaining time, and as a result, sufficient time cannot be assigned to the sustain period, which may result in insufficient display brightness.

【0037】アドレス時間を短縮しうる技術の一つとし
て、デュアルスキャン方式(第5の従来技術)が挙げら
れる。デュアルスキャン方式では、PDP101Pの第
3電極Wを上下2分割し、上側及び下側の第3電極Wそ
れぞれにW駆動IC18bを設けることにより、上下同
時に走査を行う。当該方式によれば上述の従来の駆動方
法よりも短時間にアドレスを行える。
As one of the techniques that can shorten the address time, there is a dual scan system (fifth conventional technique). In the dual scan method, the third electrode W of the PDP 101P is divided into upper and lower halves, and the W driving IC 18b is provided on each of the upper and lower third electrodes W so that the upper and lower sides are simultaneously scanned. According to this method, addressing can be performed in a shorter time than the conventional driving method described above.

【0038】しかし、当然のことながらW駆動IC18
bが従来のプラズマディスプレイ装置50の2倍必要と
なるので、コストが高くなってしまう。
However, as a matter of course, the W drive IC 18
Since b is required twice as much as the conventional plasma display device 50, the cost is increased.

【0039】更に、デュアルスキャン方式では第3電極
Wが上下に分割されるので、その境界線付近で誤放電や
常時非点灯が生じやすい。これは例えばプロセスマージ
ンに依存するものであり、ガラス基板同士の貼り合わせ
時に多少のずれがある場合や第3電極Wの長さにずれが
ある場合に上記誤放電等が生じうる。このとき、誤放電
に起因して電圧マージンが減少するし、また、輝度不足
による筋むら等の表示品質の低下が生じやすい。
Further, in the dual scan system, since the third electrode W is divided into upper and lower parts, erroneous discharge or non-lighting always occurs near the boundary line. This depends on, for example, the process margin, and the above-mentioned erroneous discharge or the like may occur when there is some deviation when the glass substrates are bonded together or when there is a deviation in the length of the third electrode W. At this time, the voltage margin is reduced due to the erroneous discharge, and the display quality such as stripe unevenness due to insufficient luminance is likely to occur.

【0040】上述の境界線付近の誤放電を防止するには
2枚のガラス基板を正確に位置合わせれば良いが、PD
Pは大画面ディスプレイとして多用されており、大型の
長方形ガラス基板を長辺方向全体に渡って正確に位置合
わせするのは非常に難しい。ここで、例えばガラス基板
102,103の張り合わせ時に斜めにずれる場合を考
える。ガラス基板の長辺と平行に形成された第1及び第
2電極X,Yが放電空間111を挟んで第3電極Wと
(立体)交差するように第1乃至第3電極X,Y,Wを
配置しなければ、アドレス放電を形成することができな
い。仮にガラス基板102,103の一方の端部で正確
に位置合わせできたとしても、他方の端部でずれが生じ
る場合もある。電極X,Y間の放電ギャップDG近傍に
電極Wが無い場合にはアドレス放電が起こらず、常時、
非点灯状態となってしまう。
To prevent the above-mentioned erroneous discharge near the boundary line, it is sufficient to accurately align the two glass substrates.
P is often used as a large-screen display, and it is very difficult to accurately align a large rectangular glass substrate over the entire long side direction. Here, for example, consider a case where the glass substrates 102 and 103 are obliquely displaced when they are bonded to each other. The first to third electrodes X, Y, W are formed so that the first and second electrodes X, Y formed in parallel with the long side of the glass substrate intersect (three-dimensionally) the third electrode W with the discharge space 111 interposed therebetween. If is not provided, the address discharge cannot be formed. Even if the glass substrates 102 and 103 can be accurately aligned at one end, the other ends may be misaligned. When there is no electrode W near the discharge gap DG between the electrodes X and Y, no address discharge occurs and
It will be unlit.

【0041】更に、第3電極Wの上下の境界線はパネル
の長辺に平行であるので、目立ちやすい。
Furthermore, since the upper and lower boundaries of the third electrode W are parallel to the long sides of the panel, they are easily noticeable.

【0042】アドレス時間を短縮しうる技術の他の一つ
として、特開2001−15036号公報に開示される
技術が挙げられる。図12に当該公報に開示されるプラ
ズマディスプレイ装置50B(第6の従来技術)を説明
するためのブロック図を示す。プラズマディスプレイ装
置50BのPDP101BPでは、パネル長辺に平行に
第3電極A(既述の第3電極Wに相当)及び隔壁(図示
せず)が延在しており、パネル短辺に平行に第1及び第
2電極X,Yが延在している。すなわち、PDP101
BPは、第1の従来技術に係るPDP101Pを右又は
左に90°回転させた構造と捉えられる。あるいは、P
DP101Pにおいて、4:3又は16:9等の横:縦
の比を3:4又は9:16等のように逆転させ、更に右
又は左に90°回転させたものと捉えることもできる。
As another technique for shortening the address time, there is a technique disclosed in Japanese Patent Laid-Open No. 2001-15036. FIG. 12 shows a block diagram for explaining a plasma display device 50B (sixth conventional technique) disclosed in the publication. In the PDP 101BP of the plasma display device 50B, the third electrode A (corresponding to the above-mentioned third electrode W) and the partition wall (not shown) extend in parallel with the long side of the panel, and the third electrode A extends in parallel with the short side of the panel. The first and second electrodes X and Y extend. That is, the PDP 101
The BP is regarded as a structure obtained by rotating the PDP 101P according to the first conventional technique by 90 ° to the right or left. Or P
In the DP 101P, it can be considered that the horizontal: vertical ratio such as 4: 3 or 16: 9 is reversed such as 3: 4 or 9:16, and further rotated 90 ° to the right or left.

【0043】図示化は省略するが、第6の従来技術に係
るPDP101BPにおいて、第3電極Aは隔壁の下に
配置されており、当該第3電極Aの上方及び下方の表示
ラインへ向けて延びた第1及び第2延出部を有してい
る。あるいは、第3電極Aは、隔壁間に且つ隔壁に平行
に配置されており互いに接続された2本の電極から成
る。なお、当該2本の電極のうちの一方は電極Xに向け
て突出する第1突出部を有し、他方の電極は電極Yに向
けて突出する第2突出部を有している。いずれの第3電
極Aも画面上下方向に並ぶ2つのセルで共有されてい
る。そして、第6の従来技術に係るプラズマディスプレ
イ装置50Bでは、第1及び第2電極X,Yのいずれを
も表示データの入力に利用し、第3電極Aを走査用の電
極として利用している。これにより、上下2つのセルを
当該2つのセルが共有する第3電極Aを用いて走査する
ので、アドレス時間を半減しうるとしている。
Although illustration is omitted, in the PDP 101BP according to the sixth prior art, the third electrode A is arranged below the partition wall and extends toward the display lines above and below the third electrode A. It also has first and second extending portions. Alternatively, the third electrode A is composed of two electrodes that are arranged between the partition walls and parallel to each other and are connected to each other. Note that one of the two electrodes has a first protrusion that protrudes toward the electrode X, and the other electrode has a second protrusion that protrudes toward the electrode Y. Any of the third electrodes A is shared by two cells arranged in the vertical direction of the screen. In the plasma display device 50B according to the sixth conventional technique, both the first and second electrodes X and Y are used for inputting display data, and the third electrode A is used as an electrode for scanning. . As a result, since the upper and lower two cells are scanned by using the third electrode A shared by the two cells, the address time can be halved.

【0044】しかし、アドレス時の走査を第3電極Aで
行い、表示データの入力を第1及び第2電極X,Y両方
で行うので、第1乃至第3の従来技術よりも誤放電が生
じやすい。第1乃至第3の従来技術では第1電極Xと第
3電極Wとの間での放電をトリガにして第1電極Xと第
2電極Yとの間に壁電荷を形成する、すなわち第1及び
第2電極X,Yの双方が1つのセル内でのアドレス放電
に関与している。これに対して、第6の従来技術では1
つのセル内において第1又は第2電極X,Yと第3電極
Aとの2電極間でのみアドレス放電を行うので、制御性
がより困難になる(安定的にアドレス放電を形成しにく
い)ことから誤放電が発生しやすいと考えられる。
However, since scanning at the time of addressing is performed by the third electrode A and display data is input by both the first and second electrodes X and Y, erroneous discharge occurs as compared with the first to third prior arts. Cheap. In the first to third prior arts, the discharge between the first electrode X and the third electrode W is used as a trigger to form wall charges between the first electrode X and the second electrode Y, that is, the first electrode. And the second electrodes X and Y are both involved in the address discharge in one cell. On the other hand, in the sixth conventional technique, 1
Since address discharge is performed only between the two electrodes of the first or second electrode X, Y and the third electrode A in one cell, controllability becomes more difficult (stable address discharge is difficult to form). Therefore, it is considered that false discharge is likely to occur.

【0045】なお、第6の従来技術では、第1及び第2
電極X,Yがパネルの短辺に平行に形成されるので、電
極に流れる維持放電電流は少なくなり、その結果、電極
の抵抗成分で発生する電圧ドロップを低減しうる。
In the sixth prior art, the first and second
Since the electrodes X and Y are formed parallel to the short sides of the panel, the sustain discharge current flowing through the electrodes is reduced, and as a result, the voltage drop generated by the resistance component of the electrodes can be reduced.

【0046】本発明はかかる点に鑑みてなされたもので
あり、電圧ドロップを低減可能なプラズマディスプレイ
装置を提供することを第1の目的とする。
The present invention has been made in view of the above circumstances, and a first object thereof is to provide a plasma display device capable of reducing voltage drops.

【0047】更に、本発明は、第1の目的の実現と共に
アドレス時間を短縮しうるプラズマディスプレイ装置を
提供することを第2の目的とする。
A second object of the present invention is to provide a plasma display device capable of shortening the address time as well as realizing the first object.

【0048】[0048]

【課題を解決するための手段】請求項1に記載のプラズ
マディスプレイ装置は、プラズマディスプレイパネル
と、前記プラズマディスプレイパネルを駆動する駆動装
置とを備え、前記プラズマディスプレイパネルは、互い
に対面配置されて平面視長方形の容器を成す第1及び第
2基板と、前記第1基板上に前記容器の短辺と平行に延
在する、対を成す第1及び第2電極の複数と、前記第2
基板上に前記容器の長辺と平行に延在する複数の第3電
極と、前記第1及び第2電極の複数の対と前記複数の第
3電極との各立体交差点に対応して規定される複数の放
電セルとを含み、前記駆動装置は、前記複数の放電セル
に対して画像データに基づく書き込みを行うアドレス期
間において、前記複数の第1又は第2電極に順次に走査
電圧を印加し、前記複数の第3電極に前記画像データに
基づいてデータ電圧を印加する。
A plasma display device according to claim 1, comprising a plasma display panel and a driving device for driving the plasma display panel, wherein the plasma display panel is arranged facing each other and is flat. First and second substrates forming a container having a rectangular shape in view, a plurality of paired first and second electrodes extending in parallel with the short sides of the container on the first substrate, and the second substrate.
A plurality of third electrodes extending in parallel with the long side of the container on the substrate, and a plurality of pairs of the first and second electrodes and a plurality of third electrodes are defined corresponding to the respective three-dimensional intersections. A plurality of discharge cells, the drive device sequentially applies a scanning voltage to the plurality of first or second electrodes in an address period in which writing is performed on the plurality of discharge cells based on image data. A data voltage is applied to the plurality of third electrodes based on the image data.

【0049】請求項2に記載のプラズマディスプレイ装
置は、請求項1に記載のプラズマディスプレイ装置であ
って、前記複数の第3電極は、前記複数の第1及び第2
電極の一部と立体交差するように設けられた複数の第4
電極と、前記複数の第1及び第2電極の残りの一部と立
体交差するように設けられた複数の第5電極とを含み、
前記駆動装置は、前記複数の第4及び第5電極に、並行
して前記データ電圧をそれぞれ印加する。
A plasma display device according to a second aspect is the plasma display device according to the first aspect, wherein the plurality of third electrodes are provided in the plurality of first and second electrodes.
A plurality of fourth electrodes provided to intersect with a part of the electrodes
An electrode, and a plurality of fifth electrodes provided so as to intersect with the remaining part of the plurality of first and second electrodes,
The driving device applies the data voltage to the fourth and fifth electrodes in parallel, respectively.

【0050】請求項3に記載のプラズマディスプレイ装
置は、プラズマディスプレイパネルと、前記プラズマデ
ィスプレイパネルを駆動する駆動装置とを備え、前記プ
ラズマディスプレイパネルは、互いに対面配置されて平
面視長方形の容器を成す第1及び第2基板と、前記第1
基板上に前記容器の短辺と平行に延在する、対を成す第
1及び第2電極の複数と、前記第2基板上に前記容器の
長辺と平行に延在する複数の第3電極と、前記複数の第
3電極間を区切るように設けられた複数の隔壁と、前記
第1及び第2電極の複数の対と前記複数の第3電極との
各立体交差点に対応して規定される複数の放電セルとを
含み、前記駆動装置は、前記複数の放電セルに対して画
像データに基づく書き込みを行うアドレス期間におい
て、前記複数の第3電極に順次に走査電圧を印加し、前
記複数の第1又は第2電極のいずれか一方のみに前記画
像データに基づいてデータ電圧を印加する。
A plasma display device according to a third aspect of the present invention comprises a plasma display panel and a driving device for driving the plasma display panel, and the plasma display panels are arranged facing each other to form a rectangular container in plan view. First and second substrates, and the first
A plurality of paired first and second electrodes extending parallel to the short side of the container on the substrate, and a plurality of third electrodes extending parallel to the long side of the container on the second substrate. And a plurality of partition walls provided so as to partition the plurality of third electrodes, and a plurality of pairs of the first and second electrodes and a plurality of three-dimensional intersections of the plurality of third electrodes. A plurality of discharge cells, the drive device sequentially applies a scanning voltage to the plurality of third electrodes in an address period in which writing is performed on the plurality of discharge cells based on image data. A data voltage is applied to only one of the first and second electrodes based on the image data.

【0051】請求項4に記載のプラズマディスプレイ装
置は、請求項1乃至請求項3のいずれかに記載のプラズ
マディスプレイ装置であって、前記駆動装置は、前記デ
ータ電圧よりも絶対値が大きい電圧を生成するドライバ
を含み、前記ドライバは、前記第1又は第2基板の中央
付近に対面して配置されている。
The plasma display device according to claim 4 is the plasma display device according to any one of claims 1 to 3, wherein the driving device applies a voltage whose absolute value is larger than the data voltage. A driver for generating the driver is provided, and the driver is arranged facing the vicinity of the center of the first or second substrate.

【0052】請求項5に記載のプラズマディスプレイ装
置は、請求項1乃至請求項4のいずれかに記載のプラズ
マディスプレイ装置であって、前記複数の第1又は/及
び第2電極のそれぞれの両端が互いに接続されている。
A plasma display device according to claim 5 is the plasma display device according to any one of claims 1 to 4, wherein both ends of each of the plurality of first or / and second electrodes are Connected to each other.

【0053】[0053]

【発明の実施の形態】<実施の形態1>図1に実施の形
態1に係るプラズマディスプレイ装置1を説明するため
のブロック図を示す。図1に示すように、プラズマディ
スプレイ装置1はPDP101及びPDP101を駆動
する駆動装置201を備えている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS <First Preferred Embodiment> FIG. 1 is a block diagram for explaining a plasma display device 1 according to a first preferred embodiment. As shown in FIG. 1, the plasma display device 1 includes a PDP 101 and a driving device 201 that drives the PDP 101.

【0054】PDP101は基本的には図9のPDP1
01と同様の構造を有しており、ガラス基板(ないしは
第1基板)102と、ガラス基板102と放電空間11
1を挟んで対向配置されたガラス基板(ないしは第2基
板)103とを備えている。両ガラス基板101,10
2は互いに周縁部において封着されて、PDP101の
外囲器を成す容器120を形成している。両ガラス基板
102,103は長方形状の板ガラスであり、容器12
0は平面視長方形(例えば縦:横の比が9:16や3:
4)である。そして、PDP101はプラズマディスプ
レイ装置1において横長に配置されている。なお、当該
容器120内、すなわち放電空間111内には放電用ガ
スが封入されている。
The PDP 101 is basically the PDP 1 of FIG.
It has the same structure as 01, and has a glass substrate (or a first substrate) 102, a glass substrate 102, and a discharge space 11
1 and a glass substrate (or a second substrate) 103 which are arranged opposite to each other. Both glass substrates 101, 10
The two are sealed at their peripheral portions to form a container 120 that forms an envelope of the PDP 101. Both glass substrates 102 and 103 are rectangular plate glass, and
0 is a rectangle in plan view (for example, the ratio of length: width is 9:16 or 3 :).
4). The PDP 101 is arranged horizontally in the plasma display device 1. A discharge gas is enclosed in the container 120, that is, the discharge space 111.

【0055】更に、PDP101は、図9のPDP10
1と同様に、第1乃至第3電極X,Y,Wと、誘電体層
106と、MgO膜107と、蛍光体層109と、隔壁
110と、を備えている。
Further, the PDP 101 is the PDP 10 of FIG.
Similar to the first embodiment, the first to third electrodes X, Y, W, the dielectric layer 106, the MgO film 107, the phosphor layer 109, and the partition 110 are provided.

【0056】特にPDP101では、図9のPDP10
1とは異なり、各s本の第1及び第2電極X,Yはガラ
ス基板102上に上述の長方形の容器120の短辺12
0Sと平行に延在している。更に、t本(ここではs>
tとする)の第3電極Wはガラス基板103上に上述の
長方形の容器120の長辺120Lと平行に延在してい
る。なお、第1電極Xは透明電極104a及び/又は金
属電極104bから成り、第2電極Yは透明電極105
a及び/又は金属105bから成る。また、第1電極X
と第2電極Yとは交互に配置されており、放電ギャップ
DGを介して配置された2つの電極X,Yは互いに対を
成している。
Particularly in the PDP 101, the PDP 10 shown in FIG.
Unlike 1, the s first and second electrodes X and Y are formed on the glass substrate 102 on the short side 12 of the rectangular container 120 described above.
It extends parallel to 0S. Furthermore, t (here, s>
The third electrode W (denoted by t) extends on the glass substrate 103 in parallel with the long side 120L of the rectangular container 120 described above. The first electrode X includes the transparent electrode 104a and / or the metal electrode 104b, and the second electrode Y includes the transparent electrode 105.
a and / or metal 105b. Also, the first electrode X
And the second electrode Y are alternately arranged, and the two electrodes X and Y arranged via the discharge gap DG form a pair with each other.

【0057】各s本の第1電極X及び第2電極Yを区別
する場合には画面左側から第1電極X1,X2,…,X
s及び第2電極Y1,Y2,…,Ysと呼び、t本の第
3電極Wを画面上方から第3電極W1,W2,…,Wt
と呼ぶ。なお、上述のようにs>tであり、例えばVG
A基準の場合、s=854,t=480であるが、これ
以外で本数であっても構わない。
When distinguishing each s number of the first electrodes X and the second electrodes Y, the first electrodes X1, X2, ..., X from the left side of the screen.
, Ys, and t third electrodes W from the top of the screen to the third electrodes W1, W2, ..., Wt.
Call. Note that s> t as described above, and for example, VG
In the case of the A standard, s = 854 and t = 480, but other numbers may be used.

【0058】更にPDP101では、第3電極Wの形状
・配置に対応して、隣接する第3電極W間を区切るよう
に隔壁110が第3電極Wと平行に、すなわち容器12
0の長辺120Lと平行に延在している。
Further, in the PDP 101, the partition wall 110 is parallel to the third electrode W so as to divide the adjacent third electrodes W, that is, the container 12 corresponding to the shape and arrangement of the third electrode W.
It extends parallel to the long side 120L of 0.

【0059】PDP101において、対を成す第1及び
第2電極X,Yと第3電極Wとの各(立体)交差点それ
ぞれで以て1つの(放電)セル(ないしは(表示)セ
ル)Cが規定される。このため、PDP101Pでは複
数のセルCがマトリクス状に配置されている。
In the PDP 101, one (discharge) cell (or (display) cell) C is defined at each (three-dimensional) intersection of the pair of first and second electrodes X, Y and the third electrode W. To be done. Therefore, in the PDP 101P, a plurality of cells C are arranged in a matrix.

【0060】なお、第1及び第2電極X,Yを覆って誘
電体層106又は誘電体層106Aが形成されている
(図9参照)。また、隣接する隔壁110とガラス基板
103とが成す略U字型溝の内面上に、第3電極Wを覆
って蛍光体層109が形成されている。なお、図1のP
DP101では蛍光体層109が画面横方向(画面水平
方向)に延在する一方、図9及び図10の従来のPDP
101Pでは蛍光体層109が画面縦方向(画面垂直方
向)に延在する。このため、図1のPDP101を横ス
トライプ構造のPDPとも呼び、図9及び図10の従来
のPDP101Pを縦ストライプ構造のPDPとも呼
ぶ。
A dielectric layer 106 or a dielectric layer 106A is formed so as to cover the first and second electrodes X and Y (see FIG. 9). Further, a phosphor layer 109 is formed on the inner surface of the substantially U-shaped groove formed by the adjacent partition wall 110 and the glass substrate 103 so as to cover the third electrode W. Note that P in FIG.
In the DP 101, the phosphor layer 109 extends in the horizontal direction of the screen (horizontal direction of the screen), while the conventional PDP shown in FIGS. 9 and 10 is used.
In 101P, the phosphor layer 109 extends in the vertical direction of the screen (vertical direction of the screen). Therefore, the PDP 101 of FIG. 1 is also called a horizontal stripe structure PDP, and the conventional PDP 101P of FIGS. 9 and 10 is also called a vertical stripe structure PDP.

【0061】プラズマディスプレイ装置1の駆動装置2
01は、X駆動回路240と、Y駆動回路250と、W
駆動回路280と、制御回路210と、電源回路220
とを備えている。
Driving device 2 of plasma display device 1
01 is an X drive circuit 240, a Y drive circuit 250, and W
Drive circuit 280, control circuit 210, and power supply circuit 220
It has and.

【0062】X駆動回路240はXドライバ241及び
X駆動IC242を含んでいる。X駆動IC242の各
出力端に各第1電極Xが接続されており、Xドライバ2
41はX駆動IC242を介して各第1電極Xに電圧を
供給する。Y駆動回路250はYドライバ251を含ん
でいる。Yドライバ251にはs本の第2電極Yが共通
に接続されており、Yドライバ251ないしはY駆動回
路25はこれらに共通に電圧を供給する。なお、Y駆動
回路250をX駆動回路240と同様に構成することに
よりs本の第2電極Yに別々に電圧を供給するようにし
ても構わない。W駆動回路280は、X駆動回路240
と同様に、Wドライバ281及びW駆動IC282を含
んでいる。W駆動IC282の各出力端に各第3電極W
が接続されており、Wドライバ281はW駆動IC28
2を介して各第3電極Wに電圧を供給する。
The X drive circuit 240 includes an X driver 241 and an X drive IC 242. Each first electrode X is connected to each output terminal of the X drive IC 242, and the X driver 2
41 supplies a voltage to each first electrode X via the X drive IC 242. The Y drive circuit 250 includes a Y driver 251. The s second electrodes Y are commonly connected to the Y driver 251, and the Y driver 251 or the Y drive circuit 25 supplies a common voltage to them. The Y drive circuit 250 may be configured in the same manner as the X drive circuit 240 to separately supply the voltages to the s second electrodes Y. The W drive circuit 280 is the X drive circuit 240.
Similarly, it includes a W driver 281 and a W driving IC 282. Each third electrode W is connected to each output terminal of the W drive IC 282.
Are connected, and the W driver 281 is the W drive IC 28.
A voltage is supplied to each third electrode W via 2.

【0063】なお、Xドライバ241は全電極X1〜X
sに共通の電圧パルスを生成し、X駆動IC242は各
電極Xに電圧パルスを個別に印加するため制御を行う。
また、Yドライバ251及びWドライバ281はXドラ
イバ241と同様であり、W駆動IC282はX駆動I
C242と同様である。各ドライバ241,251,2
81は主にFETで構成される。
The X driver 241 has all the electrodes X1 to X.
A voltage pulse common to s is generated, and the X drive IC 242 performs control so as to individually apply the voltage pulse to each electrode X.
The Y driver 251 and the W driver 281 are the same as the X driver 241, and the W drive IC 282 is the X drive I.
Similar to C242. Each driver 241, 251, 2
Reference numeral 81 is mainly composed of an FET.

【0064】電源回路220は各駆動回路240,25
0,280に各種の電圧を供給する。制御回路210は
映像信号ないしは画像データS等に応じて制御信号を生
成し、当該制御信号で以て各駆動回路240,250,
280を制御する。各駆動回路240,250,280
は電源回路220から供給された電圧を上記制御信号に
基づいて種々の電圧及びタイミングで各電極X,Y,W
へ力する。
The power supply circuit 220 includes drive circuits 240 and 25.
Various voltages are supplied to 0 and 280. The control circuit 210 generates a control signal according to the video signal or the image data S, etc., and the drive circuit 240, 250,
Control 280. Each drive circuit 240, 250, 280
Represents the voltage supplied from the power supply circuit 220 at various voltages and timings based on the control signal.
Force to.

【0065】ここで、図2にプラズマディスプレイ装置
1における駆動装置201の配置形態を説明するための
模式的な外観図を示す。なお、図2では図1中の要素の
一部の図示化を省略している。
Here, FIG. 2 shows a schematic external view for explaining the arrangement of the driving device 201 in the plasma display device 1. Note that in FIG. 2, illustration of some of the elements in FIG. 1 is omitted.

【0066】図2に示すように、駆動回路240,25
0,280はPDP101のガラス基板103側に配置
されている。詳細には、X駆動回路240はガラス基板
103に対面してPDP101の画面上方端部付近に当
該端部に沿って(すなわち長辺120L付近に当該長辺
120Lに沿って)配置されている。換言すれば、X駆
動回路240は第1電極Xの端部付近に配置されてい
る。そして、X駆動回路240(のX駆動IC242)
の出力端はフレキシブルケーブル81によって画面上方
において第1電極Xと接続されている。
As shown in FIG. 2, drive circuits 240, 25
0 and 280 are arranged on the glass substrate 103 side of the PDP 101. Specifically, the X drive circuit 240 is arranged facing the glass substrate 103 near the upper end of the screen of the PDP 101 along the end (that is, near the long side 120L and along the long side 120L). In other words, the X drive circuit 240 is arranged near the end of the first electrode X. Then, the X drive circuit 240 (the X drive IC 242 thereof)
The output end of is connected to the first electrode X above the screen by a flexible cable 81.

【0067】特に、Y駆動回路250ないしはYドライ
バ251はガラス基板103の中央付近に対面して配置
されている。なお、Y駆動回路250はPDP101の
長辺120Lに沿って配置されている。そして、Y駆動
回路250ないしはYドライバ251の出力端は(1つ
の)金属板83に接続されており、当該金属板83はP
DP101の画面下方端部において全ての第2電極Yに
接続されている。
In particular, the Y drive circuit 250 or the Y driver 251 is arranged facing the vicinity of the center of the glass substrate 103. The Y drive circuit 250 is arranged along the long side 120L of the PDP 101. The output end of the Y drive circuit 250 or the Y driver 251 is connected to the (one) metal plate 83, and the metal plate 83 is connected to P.
It is connected to all the second electrodes Y at the lower end of the screen of the DP 101.

【0068】このようにY駆動回路250を第2電極Y
の端部ないしはPDP101の長辺120Lから離して
PDP101の中央付近に配置することによって、Y駆
動回路250ないしはドライバ251の負荷を均一にす
ることができる。例えば画面の右側(図2においては左
側)だけが点灯する場合、点灯した場所に近い回路に電
流が集中してしまう。しかし、Y駆動装置250の配置
によれば、画面の右側(図2においては左側)だけが点
灯しても画面に向かって左側(図2においては右側)の
回路にも電流が回りこみやすくなるので、Y駆動回路2
50の負荷を均一にすることができる。なお、Y駆動回
路250の一部に電流が集中すると、電流が均一に分散
する場合と比べて電圧ドロップが大きくなり、発光効率
が低下する等の不具合が生じてしまう。つまり、上述の
ようにY駆動装置250を配置することにより、電圧ド
ロップは低減することができる。
In this way, the Y drive circuit 250 is connected to the second electrode Y.
It is possible to make the load of the Y drive circuit 250 or the driver 251 uniform by arranging the Y drive circuit 250 or the driver 251 away from the end portion or the long side 120L of the PDP 101 near the center of the PDP 101. For example, when only the right side (left side in FIG. 2) of the screen is lit, current concentrates on the circuit near the lit place. However, according to the arrangement of the Y drive device 250, even if only the right side (left side in FIG. 2) of the screen is turned on, the current easily flows into the circuit on the left side (right side in FIG. 2) toward the screen. Therefore, the Y drive circuit 2
The load of 50 can be made uniform. When the current is concentrated on a part of the Y drive circuit 250, a voltage drop becomes larger than that in the case where the current is evenly distributed, which causes a problem such as a decrease in light emission efficiency. That is, the voltage drop can be reduced by disposing the Y drive device 250 as described above.

【0069】Yドライバ251に変えて又は加えて、X
ドライバ241を電極端部から離しても良い。この場
合、Xドライバ241をPDP101の長辺120Lか
ら離してPDP101の中央付近に配置する一方でX駆
動IC242は長辺120L付近に配置した方が、フレ
キシブルケーブル81をできるだけ短くしてコストを安
くすることができる。
Instead of or in addition to the Y driver 251, X
The driver 241 may be separated from the electrode end. In this case, the X driver 241 is arranged near the center of the PDP 101 away from the long side 120L of the PDP 101, while the X drive IC 242 is arranged near the long side 120L to shorten the flexible cable 81 as much as possible to reduce the cost. be able to.

【0070】なお、プラズマディスプレイ装置1では全
ての第1電極Yが共通接続されているので1つの金属板
83によって第2電極YとYドライバ251と接続して
いるが、s本の第2電極Yに別々に電圧を供給する構成
の場合にはX駆動回路240と同様にフレキシブルケー
ブルを用いれば良い。なお、必要に応じて金属板83及
びフレキシブルケーブルを混合させても良い。
In the plasma display device 1, since all the first electrodes Y are commonly connected, the second electrode Y and the Y driver 251 are connected by one metal plate 83, but s second electrodes are connected. In the case of the configuration in which the voltages are separately supplied to Y, a flexible cable may be used as in the X drive circuit 240. The metal plate 83 and the flexible cable may be mixed if necessary.

【0071】また、図2に示す配置とは逆に、X駆動回
路240及びフレキシブルケーブル81を画面下方に配
置すると共に、金属板83を画面上方において第2電極
Yに接続しても良い。
Contrary to the arrangement shown in FIG. 2, the X drive circuit 240 and the flexible cable 81 may be arranged below the screen and the metal plate 83 may be connected to the second electrode Y above the screen.

【0072】ところで、PDP101の第1基板102
側で発生した放電電流はパネル背面側及び駆動回路24
0,250を経由して電源回路220(図1参照)へ流
れるので、駆動回路240,250を第2基板103に
近接させるほど(より好ましくは密着させる)、配線イ
ンピーダンスをより減少させることができる。
By the way, the first substrate 102 of the PDP 101.
The discharge current generated on the side is the back side of the panel and the drive circuit 24.
Since it flows to the power supply circuit 220 (see FIG. 1) via 0 and 250, the wiring impedance can be further reduced as the drive circuits 240 and 250 are closer to the second substrate 103 (more preferably in close contact). .

【0073】なお、両駆動回路240,250を同じ回
路基板上に形成しても良いし、別々の回路基板上に形成
しても良い。また、両ドライバ241,251を1枚の
回路基板上に形成しても良い。また、両ドライバ24
1,251の一部ずつが配置された回路基板の複数枚を
並列に並べても良い。
Both drive circuits 240 and 250 may be formed on the same circuit board or may be formed on different circuit boards. Alternatively, both drivers 241 and 251 may be formed on one circuit board. Also, both drivers 24
A plurality of circuit boards may be arranged in parallel, in which a part of each of the parts 1 and 251 is arranged.

【0074】さて、W駆動回路280には駆動回路24
0,250と比べると大電流が流れないので、それの配
置場所には比較的、裕度がある。駆動回路240,25
0を第2基板103に近接・密着させた結果、W駆動回
路280の設置スペースが無くなる場合には、W駆動回
路280を駆動回路240,250の上に積み重ねるよ
うに配置しても構わない。また、制御回路210及び電
源回路220は例えば駆動回路240,250,280
の上に積み重ねるように配置すれば良く、もちろん他の
配置形態でも構わない。
Now, the W drive circuit 280 includes the drive circuit 24.
Since a large current does not flow as compared with 0,250, there is a relatively large margin in the location where it is arranged. Drive circuit 240, 25
When the installation space for the W drive circuit 280 is lost as a result of 0 being brought close to and in close contact with the second substrate 103, the W drive circuit 280 may be arranged so as to be stacked on the drive circuits 240 and 250. The control circuit 210 and the power supply circuit 220 are, for example, drive circuits 240, 250, 280.
It suffices to arrange them so that they are stacked on top of each other, and of course, other arrangement forms may be used.

【0075】なお、プラズマディスプレイ装置1におけ
る駆動装置201の配置形態は、後述の実施の形態2等
においても適用可能である。また、上述の説明ではガラ
ス基板(ないしは第1基板)102が表示面を成し、ガ
ラス基板(ないしは第2基板)103が背面にあたる場
合を述べたが、ガラス基板103側から発光を取り出す
ことも可能である。PDP101をそのように用いる場
合には、駆動装置201は背面側にあたるガラス基板1
02側に配置される。かかる点は後述の実施の形態2等
においても同様である。
The arrangement of the driving device 201 in the plasma display device 1 can be applied to the second embodiment and the like described later. Further, in the above description, the case where the glass substrate (or the first substrate) 102 constitutes the display surface and the glass substrate (or the second substrate) 103 corresponds to the back surface has been described, but it is also possible to take out light emission from the glass substrate 103 side. It is possible. When the PDP 101 is used as such, the driving device 201 is the glass substrate 1 on the back side.
It is placed on the 02 side. The same applies to the second embodiment and the like described later.

【0076】プラズマディスプレイ装置1において駆動
装置201は基本的に例えば図11の従来の駆動方法と
同様にPDP101を駆動する。ここで、図3にプラズ
マディスプレイ装置1におけるPDP101の駆動方法
を説明するためのタイミングチャートを示す。図3はい
わゆるサブフィールド(SF)階調法における1サブフ
ィールド分のタイミングチャートである。図3に示すよ
うに、1サブフィールドはリセット期間RE、アドレス
期間AD及び維持(放電)期間(ないしは表示期間)S
Tに分けられる。ここでは、特にアドレス期間ADにつ
いて説明する。なお、図3に図示するパルスの極性を全
て反転させて駆動することも可能である。
In the plasma display device 1, the driving device 201 basically drives the PDP 101 in the same manner as in the conventional driving method shown in FIG. Here, FIG. 3 shows a timing chart for explaining a driving method of the PDP 101 in the plasma display device 1. FIG. 3 is a timing chart for one subfield in the so-called subfield (SF) gradation method. As shown in FIG. 3, one subfield has a reset period RE, an address period AD, and a sustain (discharge) period (or display period) S.
Divided into T. Here, the address period AD will be described in particular. It is also possible to drive by inverting all the polarities of the pulses shown in FIG.

【0077】アドレス期間ADでは、各放電セルCに対
して画像データに基づく書き込みを行う。特にプラズマ
ディスプレイ装置1の駆動装置201は、第1電極X1
〜Xsに順次に電圧(−Vxa)のスキャンパルス(な
いしは走査電圧)21を印加する。そして、各第1電極
Xへのスキャンパルス21の印加に同期して第3電極W
1〜Wtのそれぞれに電圧Vwaのデータパルス(ない
しはデータ電圧)22を印加するか否かを映像信号ない
しは画像データSに基づいて制御する。
In the address period AD, writing based on image data is performed on each discharge cell C. Particularly, the driving device 201 of the plasma display device 1 includes the first electrode X1.
A scan pulse (or scan voltage) 21 having a voltage (-Vxa) is sequentially applied to Xs. Then, the third electrode W is synchronized with the application of the scan pulse 21 to each first electrode X.
Whether to apply the data pulse (or data voltage) 22 of the voltage Vwa to each of 1 to Wt is controlled based on the video signal or the image data S.

【0078】なお、例えばスキャンパルス21の電圧
(−Vxa)及び維持パルス23の電圧Vsはデータパ
ルス22の電圧Vwaよりも絶対値が大きく、従ってX
ドライバ241,251はWドライバ281よりも絶対
値が大きい電圧を生成する。
For example, the voltage (-Vxa) of the scan pulse 21 and the voltage Vs of the sustain pulse 23 are larger in absolute value than the voltage Vwa of the data pulse 22, and therefore X
The drivers 241 and 251 generate a voltage whose absolute value is larger than that of the W driver 281.

【0079】より具体的には、アドレス期間ADでは、
マトリクスの選択により表示すべきセルC内に選択的に
放電を形成し、そのセルCに書き込みを行う。まず、第
1電極Xi(i:1〜s)に順次、スキャンパルス21
を印加していく。各第1電極Xiの選択時に、点灯すべ
きセルCに属する第3電極Wにはデータパルス22を印
加し、これにより第3電極Wj(j:1〜t)と第1電
極Xiとの間で書き込み放電である「アドレス放電」を
発生させる。このとき、第2電極Yには副走査パルス2
5(電圧Vya)を印加する。これにより、第1電極X
iと第2電極Yとの間には電位差(Vxa+Vya)が
印加される。この電位差のみでは放電を開始させること
はできないが、先のアドレス放電をトリガにして直ちに
第1及び第2電極Xi,Y間にも放電が発生(又は転
移)しうる。その結果、第1及び第2電極Xi,Y間に
上記放電が形成されたセルC内では、誘電体層106A
(図9参照)の表面上に、既述のように、後の維持パル
ス23の印加のみで維持放電を行うことが可能な量の正
又は負の壁電荷が蓄積される。これに対して、アドレス
放電を起こさせなかったセルCでは電極Xi,Y間には
放電は生じず、当然として、壁電荷の蓄積も無い。この
ようにして、壁電荷の有無により選択性を得る。
More specifically, in the address period AD,
A discharge is selectively formed in a cell C to be displayed by selecting a matrix, and writing is performed in the cell C. First, the scan pulse 21 is sequentially applied to the first electrode Xi (i: 1 to s).
Is applied. At the time of selecting each first electrode Xi, the data pulse 22 is applied to the third electrode W belonging to the cell C to be lit, so that the data pulse 22 is applied between the third electrode Wj (j: 1 to t) and the first electrode Xi. Generates an address discharge which is a write discharge. At this time, the sub-scanning pulse 2 is applied to the second electrode Y.
5 (voltage Vya) is applied. Thereby, the first electrode X
A potential difference (Vxa + Vya) is applied between i and the second electrode Y. Discharge cannot be started only by this potential difference, but discharge can occur (or transfer) immediately between the first and second electrodes Xi, Y triggered by the previous address discharge. As a result, in the cell C in which the discharge is formed between the first and second electrodes Xi and Y, the dielectric layer 106A is formed.
As described above, the amount of positive or negative wall charges capable of performing the sustain discharge only by applying the sustain pulse 23 later is accumulated on the surface (see FIG. 9). On the other hand, in the cell C in which the address discharge is not caused, the discharge is not generated between the electrodes Xi and Y, and naturally, the wall charge is not accumulated. In this way, selectivity is obtained depending on the presence or absence of wall charges.

【0080】なお、s本の第2電極Yに別々に電圧を供
給可能な構成の場合には、第2電極Yi(i:1〜s)
にスキャンパルス(ないしは走査電圧)21を印加し、
第1電極Xi(i:1〜s)又は全ての第1電極Xに副
走査パルス25を印加しても良い。かかる点は後述の実
施の形態2等においても同様である。
When the voltage can be separately supplied to the s second electrodes Y, the second electrodes Yi (i: 1 to s)
Scan pulse (or scan voltage) 21 is applied to
The sub-scanning pulse 25 may be applied to the first electrodes Xi (i: 1 to s) or all the first electrodes X. The same applies to the second embodiment and the like described later.

【0081】プラズマディスプレイ装置1によれば、第
1及び第2電極X,YはPDP101(を成す容器12
0)の短辺120Sに平行に延在している。このため、
第1及び第2電極X,Yを従来のPDP101Pのそれ
らよりも短くすることができるので、第1及び第2電極
X,Yの抵抗成分を従来よりも小さくすることができ
る。更に、第1及び第2電極X,Yを共有している放電
セルCの数を従来のPDP101Pよりも減らすことが
できるので、第1及び第2電極X,Yに流れる放電電流
を従来よりも小さくすることができる。これらの結果、
プラズマディスプレイ装置1によれば、電極での電圧ド
ロップを小さくすることができる。
According to the plasma display device 1, the first and second electrodes X and Y are formed in the container 12 (which constitutes the PDP 101).
0) It extends in parallel to the short side 120S. For this reason,
Since the first and second electrodes X, Y can be made shorter than those of the conventional PDP 101P, the resistance components of the first and second electrodes X, Y can be made smaller than in the conventional case. Furthermore, since the number of discharge cells C sharing the first and second electrodes X and Y can be reduced as compared with the conventional PDP 101P, the discharge current flowing through the first and second electrodes X and Y can be made smaller than in the conventional case. Can be made smaller. These results,
According to the plasma display device 1, the voltage drop at the electrodes can be reduced.

【0082】更に、プラズマディスプレイ装置1によれ
ば、駆動IC242,282の数を従来のプラズマディ
スプレイ装置50よりも少なくなるすることができる。
例えば64ビット出力の駆動ICを例に取ると、従来の
プラズマディスプレイ装置50ではX駆動IC14bに
480/64=7.5、すなわち8個必要となり、W駆
動IC18bに854×3/64=40.03、すなわ
ち41個必要であり、合計49個必要である。これに対
して、横ストライプ構造のPDP101を備えるプラズ
マディスプレイ装置1では、X駆動IC242に、85
4/64=13.3、すなわち14個必要であり、W駆
動IC282に480×3/64=22.5、すなわち
23個必要であり、合計37個必要である。画素が正方
形であることを考えると、PDP101の長辺120L
に平行な電極群と短辺120Sに平行な電極群とのうち
で電極数がより少ない電極群にRGBの3色を割り当て
た方が、全体のIC数を少なくできる。
Further, according to the plasma display device 1, the number of the driving ICs 242, 282 can be made smaller than that of the conventional plasma display device 50.
For example, taking a 64-bit output driving IC as an example, in the conventional plasma display device 50, the X driving IC 14b requires 480/64 = 7.5, that is, eight, and the W driving IC 18b requires 854 × 3/64 = 40. 03, that is, 41 pieces are required, and a total of 49 pieces are required. On the other hand, in the plasma display device 1 including the PDP 101 having the horizontal stripe structure, the X drive IC 242 has 85
4/64 = 13.3, that is, 14 pieces are required, and W drive IC 282 requires 480 × 3/64 = 22.5, that is, 23 pieces, and a total of 37 pieces are necessary. Considering that the pixel is a square, the long side 120L of the PDP 101
It is possible to reduce the total number of ICs by allocating the three colors of RGB to the electrode group having the smaller number of electrodes among the electrode group parallel to and the electrode group parallel to the short side 120S.

【0083】<実施の形態2>実施の形態2では上述の
プラズマディスプレイ装置1におけるPDP101の他
の駆動方法を説明する。図4にプラズマディスプレイ装
置1の実施の形態2に係る動作を説明するためのタイミ
ングチャートを示す。なお、リセット期間RE及び維持
期間STは実施の形態1と同様である。
<Second Embodiment> In the second embodiment, another driving method of PDP 101 in plasma display device 1 described above will be described. FIG. 4 shows a timing chart for explaining the operation according to the second embodiment of plasma display device 1. The reset period RE and the sustain period ST are the same as those in the first embodiment.

【0084】実施の形態2に係る動作では、駆動装置2
01は、アドレス期間ADにおいて第3電極W1〜Wt
に順次に電圧Vwaのスキャンパルス(ないしは走査電
圧)21を印加し、第1電極X1〜Xsと第2電極Y1
〜Ysとのいずれか一方のみに電圧(−Vxa)のデー
タパルス(ないしはデータ電圧)22を印加する。な
お、図4には第1電極X1〜Xsにデータパルス22を
印加し、第2電極Y1〜Ysに副走査パルス25を印加
する場合を図示している。実施の形態2に係る動作にお
いてアドレス時の電位関係は実施の形態1と同じである
ため、両実施の形態1,2で放電現象は同様である。
In the operation according to the second embodiment, the driving device 2
01 indicates the third electrodes W1 to Wt in the address period AD.
To the first electrode X1 to Xs and the second electrode Y1 by sequentially applying the scan pulse (or scan voltage) 21 of the voltage Vwa.
The data pulse (or data voltage) 22 of the voltage (-Vxa) is applied to only one of -Ys. Note that FIG. 4 illustrates a case where the data pulse 22 is applied to the first electrodes X1 to Xs and the sub-scanning pulse 25 is applied to the second electrodes Y1 to Ys. In the operation according to the second embodiment, the potential relationship at the time of addressing is the same as that of the first embodiment, and therefore the discharge phenomenon is the same in both the first and second embodiments.

【0085】実施の形態2に係る動作によれば、実施の
形態1の効果に加えて、第1及び第2電極X,Yの両方
に画像データを入力する第6の従来技術(図12参照)
よりも容易に安定したアドレスを実現できる。
According to the operation of the second embodiment, in addition to the effect of the first embodiment, the sixth conventional technique of inputting image data to both the first and second electrodes X and Y (see FIG. 12). )
It is possible to realize a stable address more easily.

【0086】<実施の形態3>図5に実施の形態3に係
るプラズマディスプレイ装置1Bを説明するためのブロ
ック図を示す。図5に示すように、プラズマディスプレ
イ装置1BはPDP101B及びPDP101Bを駆動
する駆動装置201Bを備えている。
<Third Embodiment> FIG. 5 shows a block diagram for explaining a plasma display device 1B according to a third embodiment. As shown in FIG. 5, the plasma display device 1B includes a PDP 101B and a driving device 201B that drives the PDP 101B.

【0087】PDP101Bは、既述のPDP101
(図1参照)においてt本の第3電極Wをそれらの中央
付近で画面左右に2分割した構造を有している。なお、
表示上の不具合を生じさせないために、隣接するセルC
の境目で分割されていることは言うまでもない。ここで
は、2分割した第3電極Wのうちで画面左側のt本の電
極を第4電極WAと呼び、画面右側のt本の電極を第5
電極WBと呼ぶ。なお、第3電極W1〜Wtと同様に、
各t本の第4及び第5電極WA,WBを第4電極WA1
〜WAt及び第5電極WB1〜WBtとも呼ぶ。
The PDP 101B is the above-mentioned PDP 101.
1 (see FIG. 1), it has a structure in which t third electrodes W are divided into two parts on the left and right sides of the screen near their centers. In addition,
In order to prevent a display defect, an adjacent cell C
It goes without saying that they are divided at the boundaries of. Here, among the third electrodes W divided into two, t electrodes on the left side of the screen are referred to as fourth electrodes WA, and t electrodes on the right side of the screen are referred to as fifth electrodes.
Called electrode WB. Note that, like the third electrodes W1 to Wt,
Each of the t fourth and fifth electrodes WA and WB is connected to the fourth electrode WA1.
~ WAt and fifth electrodes WB1 to WBt.

【0088】PDP101Bの他の構造はPDP101
と同様である。このとき、t本の第4電極WAは画面左
側の第1及び第2電極X,Yと立体交差するように設け
られており、t本の第5電極WBは画面右側の第1及び
第2電極X,Yと立体交差するように設けられている。
The other structure of PDP101B is PDP101.
Is the same as. At this time, the t fourth electrodes WA are provided so as to intersect the first and second electrodes X and Y on the left side of the screen in a three-dimensional manner, and the t fifth electrodes WB are provided on the right side of the screen. It is provided so as to intersect the electrodes X and Y in a three-dimensional manner.

【0089】他方、駆動装置201Bは、既述のW駆動
回路280(図1参照)と同様の2つのW駆動回路28
0A,280Bを備えている。W駆動回路280A,2
80Bは、第4及び第5電極WA,WB用にそれぞれ設
けられており、既述のW駆動回路280と同様にWドラ
イバ281A,281B及びW駆動IC282A,28
2Bをそれぞれ含んでいる。駆動装置201Bの他の構
成は駆動装置201と同様であり、W駆動回路280
A,280BはW駆動回路280と同様に制御回路21
0及び電源回路220とそれぞれ接続されている。
On the other hand, the drive unit 201B has two W drive circuits 28 similar to the above-mentioned W drive circuit 280 (see FIG. 1).
It is equipped with 0A and 280B. W drive circuit 280A, 2
80B are respectively provided for the fourth and fifth electrodes WA and WB, and like the W drive circuit 280 described above, W drivers 281A and 281B and W drive ICs 282A and 28B are provided.
2B is included respectively. The other configuration of the driving device 201B is the same as that of the driving device 201, and the W driving circuit 280
A and 280B are the same as the W drive circuit 280 in the control circuit 21.
0 and the power supply circuit 220, respectively.

【0090】プラズマディスプレイ装置1Bによれば、
W駆動回路280A,280Bが第4及び第5電極W
A,WB用にそれぞれ設けられているので、第4及び第
5電極WA,WBを独立に電圧を印加することができ
る。そこで、プラズマディスプレイ装置1Bの駆動装置
201Bはデュアルスキャン方式によりアドレスを行
う。具体的には、アドレス期間ADにおいて、第1電極
X1〜Xsに順次に電圧(−Vxa)のスキャンパルス
(ないしは走査電圧)21を印加する。そして、各第1
電極Xへのスキャンパルス21の印加に同期して第4及
び第5電極WA1〜WAt,WB1〜WBtにデータパ
ルス(ないしはデータ電圧)22を印加するか否かを映
像信号ないしは画像データSに基づいて制御する。つま
り、第4及び第5電極WA1〜WAt,WB1〜WBt
に、並行してデータパルス22をそれぞれ印加する。
According to the plasma display device 1B,
The W drive circuits 280A and 280B have the fourth and fifth electrodes W.
Since they are provided for A and WB, respectively, a voltage can be applied independently to the fourth and fifth electrodes WA and WB. Therefore, the driving device 201B of the plasma display device 1B performs the address by the dual scan method. Specifically, in the address period AD, the scan pulse (or scan voltage) 21 of the voltage (-Vxa) is sequentially applied to the first electrodes X1 to Xs. And each first
Whether to apply the data pulse (or data voltage) 22 to the fourth and fifth electrodes WA1 to WAt and WB1 to WBt in synchronization with the application of the scan pulse 21 to the electrode X is determined based on the video signal or the image data S. Control. That is, the fourth and fifth electrodes WA1 to WAt, WB1 to WBt
Then, the data pulses 22 are applied in parallel.

【0091】なお、X駆動回路240は、画面の左端及
び右端から同時に第1電極Xを走査しても良いし、パネ
ル中央部から両端に向かって走査しても良い。また、X
駆動回路240は、画面の左半分及び右半分を同じ方向
に走査しても良い。
The X drive circuit 240 may scan the first electrode X from the left end and the right end of the screen at the same time, or may scan from the center of the panel toward both ends. Also, X
The drive circuit 240 may scan the left half and the right half of the screen in the same direction.

【0092】プラズマディスプレイ装置1Bによれば、
実施の形態1の効果に加えて以下の効果が得られる。ま
ず、デュアルスキャン方式の適用によってアドレス時間
を、既述のプラズマディスプレイ装置1の例えば半分に
短縮することができる。このとき、アドレス時間の短縮
化に伴ってできた時間余裕を利用して例えばスキャンパ
ルス21及びデータパルス22のパルス幅を実施の形態
1よりも大きくすることにより、安定したアドレスマー
ジンを得ることができる。
According to the plasma display device 1B,
The following effects are obtained in addition to the effects of the first embodiment. First, by applying the dual scan method, the address time can be shortened to, for example, half that of the plasma display device 1 described above. At this time, a stable address margin can be obtained by making the pulse widths of the scan pulse 21 and the data pulse 22 larger than that in the first embodiment by using the time margin created by shortening the address time. it can.

【0093】既述のように第5の従来技術に係るデュア
ルスキャン用のPDP(縦ストライプ構造を有する)は
プロセス精度が厳しく、多少のプロセスミスが起こって
も境界線が見えてしまう。しかし、PDP101B(横
ストライプ構造を有する)では第4電極WAと第5電極
WBとの境界線がPDP101Bの短辺120Sと同程
度の長さである。このため、境界線がPDPの長辺と同
程度の長さを有する第5の従来技術に係るPDPより
も、PDP101Bの方がプロセスマージン上(例えば
ガラス基板102,103の位置合わせマージン上)、
優位である、換言すれば歩留まり良く製造することがで
きる。仮に境界線が筋状に観測されてしまう場合であっ
ても、PDP101Bにおける画面縦方向に短い線の方
が、第5の従来技術に係るPDPにおける画面横方向に
長い線よりも目立たない。
As described above, the dual scan PDP (having the vertical stripe structure) according to the fifth conventional technique has a severe process accuracy, and the boundary line is visible even if some process errors occur. However, in the PDP 101B (having a horizontal stripe structure), the boundary line between the fourth electrode WA and the fifth electrode WB is as long as the short side 120S of the PDP 101B. Therefore, the PDP 101B has a process margin (for example, an alignment margin of the glass substrates 102 and 103) more than that of the PDP according to the fifth conventional technique in which the boundary line has a length similar to the long side of the PDP.
It is advantageous, in other words, can be manufactured with high yield. Even if the boundary line is observed as a streak, a short line in the vertical direction of the screen in the PDP 101B is less noticeable than a long line in the horizontal direction of the PDP according to the fifth conventional technique.

【0094】<実施の形態4>図6に実施の形態4に係
るプラズマディスプレイ装置1Cを説明するためのブロ
ック図を示す。図6に示すように、プラズマディスプレ
イ装置1CはPDP101及びPDP101を駆動する
駆動装置201Cを備えている。なお、駆動装置201
Cは既述の駆動装置201(図1参照)と同様であり、
図面の煩雑化を避けるため図6では駆動装置201Cの
一部の図示化を省略している。
<Fourth Preferred Embodiment> FIG. 6 shows a block diagram for explaining a plasma display device 1C according to a fourth preferred embodiment. As shown in FIG. 6, the plasma display device 1C includes a PDP 101 and a driving device 201C that drives the PDP 101. The drive device 201
C is the same as the driving device 201 (see FIG. 1) described above,
In order to avoid complication of the drawing, a part of the driving device 201C is not shown in FIG.

【0095】特に、プラズマディスプレイ装置1Cで
は、第2電極Y1〜Ysの両端が共通に接続されてY駆
動回路250ないしはYドライバ251に(従って駆動
装置201Cに)接続されている。換言すれば、各第2
電極Yの両端が互いに接続されると共に全ての第2電極
Y1〜Ysが共通に接続されており、これにより駆動装
置201Cは各2電極Yの両端から電圧を印加する。
In particular, in the plasma display device 1C, both ends of the second electrodes Y1 to Ys are commonly connected and connected to the Y drive circuit 250 or the Y driver 251 (and thus to the drive device 201C). In other words, each second
Both ends of the electrode Y are connected to each other and all the second electrodes Y1 to Ys are connected in common, whereby the driving device 201C applies a voltage from both ends of each two electrodes Y.

【0096】次に、図7にプラズマディスプレイ装置1
Cにおける駆動装置201Cの配置形態を説明するため
の模式的な外観図を示す。なお、図7では駆動装置20
1Cの一部の図示化を省略している。
Next, FIG. 7 shows the plasma display device 1.
The typical external view for demonstrating the arrangement form of the drive device 201C in C is shown. In addition, in FIG.
Illustration of a part of 1C is omitted.

【0097】図7に示すように、駆動装置201Cの駆
動回路240,250はPDP101のガラス基板10
3側に配置されている。X駆動回路240は、図2のプ
ラズマディスプレイ装置1と同様に配置され、X駆動回
路240の出力端はフレキシブルケーブル81によって
第1電極Xと接続されている。
As shown in FIG. 7, the driving circuits 240 and 250 of the driving device 201C are the glass substrate 10 of the PDP 101.
It is located on the 3rd side. The X drive circuit 240 is arranged similarly to the plasma display device 1 of FIG. 2, and the output end of the X drive circuit 240 is connected to the first electrode X by the flexible cable 81.

【0098】他方、Y駆動回路250ないしはYドライ
バ251は、図2のプラズマディスプレイ装置1と同様
に、ガラス基板103の中央付近に対面して配置されて
おり、金属板83によってPDP101の画面下方端部
において全ての第2電極Yに接続されている。
On the other hand, the Y drive circuit 250 or the Y driver 251 is arranged facing the vicinity of the center of the glass substrate 103 as in the plasma display device 1 of FIG. 2, and the metal plate 83 is used to face the lower end of the screen of the PDP 101. Connected to all the second electrodes Y in the section.

【0099】特に、第2電極Yは画面上方端部において
上記フレキシブルケーブル81を介して(このためフレ
キシブルケーブル81は2×t本の配線を有してい
る)、ガラス基板103に対面して設けられた金属板8
4に共通に接続されている。そして、金属板84がY駆
動回路250ないしはYドライバ251に接続されてい
る。金属板84は必ずしも大面積である必要はなく、例
えばパネル長辺120Lの1/10〜1/20程度の幅
を有する金属板を複数、並列に設けて構成しても良い。
In particular, the second electrode Y is provided facing the glass substrate 103 via the flexible cable 81 (therefore, the flexible cable 81 has 2 × t wirings) at the upper end portion of the screen. Metal plate 8
4 are commonly connected. The metal plate 84 is connected to the Y drive circuit 250 or the Y driver 251. The metal plate 84 does not necessarily have a large area, and for example, a plurality of metal plates having a width of about 1/10 to 1/20 of the long side 120L of the panel may be provided in parallel.

【0100】なお、X駆動回路240の回路基板(図示
せず)として2層以上の多層配線基板を用い、当該多層
配線基板における、X駆動回路240とは絶縁された配
線層を介してフレキシブルケーブル81(の第2電極Y
用の配線)と金属板84とを接続しても良い。
A multilayer wiring board having two or more layers is used as a circuit board (not shown) of the X drive circuit 240, and the flexible cable is provided via a wiring layer of the multilayer drive board which is insulated from the X drive circuit 240. 81 (second electrode Y of
Wiring) and the metal plate 84 may be connected.

【0101】プラズマディスプレイ装置1Cによれば、
実施の形態1の効果に加えて、以下の効果が得られる。
すなわち、Yドライバ251からの電力は金属板83,
84を介した2つ経路によって第2電極Yの両端から供
給される。これにより、第2電極Yでの電圧ドロップを
低減することができる。このとき、第4の従来技術に係
るプラズマディスプレイ装置ではYドライバを第2電極
Yの両側にそれぞれ設けているのに対して、プラズマデ
ィスプレイ装置1CではYドライバ251は1つであ
る。このため、プラズマディスプレイ装置1Cの方が回
路コストが安い。つまり、第4の従来技術よりも簡単な
構成で以て電圧ドロップを小さくすることができる。
According to the plasma display device 1C,
In addition to the effects of the first embodiment, the following effects can be obtained.
That is, the electric power from the Y driver 251 is supplied to the metal plate 83,
It is supplied from both ends of the second electrode Y by two paths via 84. Thereby, the voltage drop at the second electrode Y can be reduced. At this time, in the plasma display device according to the fourth conventional technique, Y drivers are provided on both sides of the second electrode Y, whereas in the plasma display device 1C, there is one Y driver 251. Therefore, the circuit cost of the plasma display device 1C is lower. That is, the voltage drop can be reduced with a simpler configuration than the fourth conventional technique.

【0102】なお、従来のプラズマディスプレイ装置5
0(図2参照)において、PDP101Pの長辺に平行
に延在する第2電極Yを金属板84を介してYドライバ
15に接続することも可能ではあろう。しかし、この場
合には金属板84が長くなってしまうので、プラズマデ
ィスプレイ装置1Cに比べて簡便とは言えない。
The conventional plasma display device 5
0 (see FIG. 2), the second electrode Y extending parallel to the long side of the PDP 101P may be connected to the Y driver 15 via the metal plate 84. However, in this case, since the metal plate 84 becomes long, it cannot be said that it is simpler than the plasma display device 1C.

【0103】第2電極Yに加えて又は変えて各第1電極
Xの両端を互いに接続した上でX駆動回路240に接続
しても良く、かかる構成によっても第4の従来技術より
も簡単な構成で以て電圧ドロップを小さくすることがで
きる。
In addition to or in addition to the second electrode Y, both ends of each first electrode X may be connected to each other and then connected to the X drive circuit 240. Even with such a configuration, it is simpler than the fourth prior art. The configuration can reduce the voltage drop.

【0104】さて、図8のブロック図に示すプラズマデ
ィスプレイ装置1Dのように、PDP101を用いて第
4の従来技術に係るプラズマディスプレイ装置と同様に
構成することも可能である。詳細には、プラズマディス
プレイ装置1Dの駆動装置201Dは2つのX駆動回路
240A,240B及び2つのY駆動回路250A,2
50Bを備えている。なお、図8への図示化は省略する
が、駆動装置201Dの他の構成は駆動装置201と同
様である。
As in the plasma display device 1D shown in the block diagram of FIG. 8, it is also possible to use the PDP 101 and configure it in the same manner as the plasma display device according to the fourth prior art. Specifically, the driving device 201D of the plasma display device 1D includes two X driving circuits 240A and 240B and two Y driving circuits 250A and 2A.
It is equipped with 50B. Although not illustrated in FIG. 8, the other configuration of the drive device 201D is the same as that of the drive device 201.

【0105】X駆動回路240AはPDP101の画面
上方において第1電極Xの一方端に接続されており、X
駆動回路240Bは画面下方において第1電極Xの他方
端に接続されている。そして、X駆動回路240A,2
40Bは単一の第1電極Xには両端から同じ電圧を印加
する。同様に、Y駆動回路250AはPDP101の画
面上方において第2電極Yの一方端に共通に接続されて
おり、Y駆動回路250Bは画面下方において第2電極
Yの他方端に共通に接続されている。そして、Y駆動回
路250A,250Bは全ての第2電極Yに両端から同
じ電圧を印加する。これにより、第1及び第2電極X,
Yでの電圧ドロップを低減することができる。
The X drive circuit 240A is connected to one end of the first electrode X above the screen of the PDP 101.
The drive circuit 240B is connected to the other end of the first electrode X below the screen. Then, the X drive circuits 240A, 2
40B applies the same voltage from both ends to the single first electrode X. Similarly, the Y drive circuit 250A is commonly connected to one end of the second electrode Y above the screen of the PDP 101, and the Y drive circuit 250B is commonly connected to the other end of the second electrode Y below the screen. . Then, the Y drive circuits 250A and 250B apply the same voltage from both ends to all the second electrodes Y. Thereby, the first and second electrodes X,
The voltage drop at Y can be reduced.

【0106】プラズマディスプレイ装置1D及び第4の
従来技術に係るプラズマディスプレイ装置では第1及び
第2電極X,Yの両端にそれぞれ駆動回路が設けられて
いるので、例えばプラズマディスプレイ装置1と比べて
各駆動回路用の基板面積が増大する。このとき、第4の
従来技術に係るプラズマディスプレイ装置では第1及び
第2電極X,Yの電極端がPDPの短辺に沿って並んで
いるので、パネル短辺付近に駆動回路を集中させざるを
得ず、基板の設置面積が足りなくなる場合がある。これ
に対して、プラズマディスプレイ装置1Dでは第1及び
第2電極X,Yの電極端はPDP101の長辺120L
に沿って並んでいるので、第4の従来技術に係るプラズ
マディスプレイ装置よりも設置面積に余裕を持って、各
長辺120L付近に駆動回路240A,240B及び駆
動回路250A,250Bを配置することができる。こ
のため、基板の設計が容易である(設計の自由度が大き
い)。
In the plasma display device 1D and the plasma display device according to the fourth conventional technique, since drive circuits are provided at both ends of the first and second electrodes X and Y, for example, compared to the plasma display device 1, The substrate area for the drive circuit increases. At this time, since the electrode ends of the first and second electrodes X and Y are arranged along the short side of the PDP in the plasma display device according to the fourth conventional technique, the drive circuits must be concentrated near the short side of the panel. In some cases, the installation area of the substrate may be insufficient due to lack of advantages. On the other hand, in the plasma display device 1D, the electrode ends of the first and second electrodes X and Y are the long sides 120L of the PDP 101.
The drive circuits 240A and 240B and the drive circuits 250A and 250B can be arranged near each long side 120L with a larger installation area than the plasma display device according to the fourth conventional technique. it can. Therefore, the design of the substrate is easy (the degree of freedom in design is large).

【0107】なお、プラズマディスプレイ装置1C,1
Dと同様にして、デュアルスキャン方式のプラズマディ
スプレイ装置1B(図5参照)においても第1又は/及
び第2電極の両端から電圧を印加するように構成するこ
とは可能である。
The plasma display devices 1C, 1
Similarly to D, the dual scan type plasma display device 1B (see FIG. 5) can also be configured to apply a voltage from both ends of the first or / and the second electrode.

【0108】<実施の形態1乃至4の共通の変形例>P
DP101,101Bにおいて第1電極Xと第2電極Y
とは互いに交換可能であるので、上述の説明において第
1電極Xと第2電極Yとを互いに読み替え、X駆動回路
とY駆動回路とを互いに読み替えてプラズマディスプレ
イ装置を構成することもできる。
<Modifications Common to Embodiments 1 to 4> P
First electrode X and second electrode Y in DP 101 and 101B
Can be exchanged with each other, and therefore, in the above description, the first electrode X and the second electrode Y can be replaced with each other, and the X drive circuit and the Y drive circuit can be replaced with each other to configure the plasma display device.

【0109】[0109]

【発明の効果】請求項1に係る発明によれば、第1及び
第2電極はプラズマディスプレイパネル(PDP)を成
す容器の短辺に平行に延在している。このため、第1及
び第2電極が容器の長辺に平行に延在する従来のPDP
よりも第1及び第2電極を短くすることができるので、
第1及び第2電極の抵抗成分を従来よりも小さくするこ
とができる。更に、第1及び第2電極を共有している放
電セルの数を上記従来のPDPよりも減らすことができ
るので、第1及び第2電極に流れる放電電流を従来より
も小さくすることができる。これらの結果、第1及び第
2電極での電圧ドロップを小さくすることができる。
According to the first aspect of the invention, the first and second electrodes extend parallel to the short side of the container forming the plasma display panel (PDP). Therefore, the conventional PDP in which the first and second electrodes extend parallel to the long side of the container.
Since the first and second electrodes can be made shorter than
The resistance components of the first and second electrodes can be made smaller than before. Further, since the number of discharge cells sharing the first and second electrodes can be reduced as compared with the conventional PDP, the discharge current flowing through the first and second electrodes can be made smaller than in the conventional case. As a result, the voltage drop at the first and second electrodes can be reduced.

【0110】請求項2に係る発明によれば、駆動装置は
複数の第4及び第5電極に、並行してデータ電圧をそれ
ぞれ印加する(いわゆるデュアルスキャン方式)ので、
アドレス時間を短縮することができる。更に、アドレス
時間の短縮化に伴ってできた時間余裕を例えば走査電圧
及びデータ電圧の印加時間の増大に利用することによ
り、安定したアドレスマージンを得ることができる。
According to the invention of claim 2, the driving device applies the data voltage to the plurality of fourth and fifth electrodes in parallel (so-called dual scan system).
Address time can be shortened. Furthermore, a stable address margin can be obtained by utilizing the time margin created by shortening the address time, for example, for increasing the application time of the scan voltage and the data voltage.

【0111】更に、第4電極と第5電極との境界線は容
器の短辺に平行であるので、容器の長辺に平行に境界線
が形成される場合よりも、PDPのプロセスマージン上
(例えば第1及び第2基板の位置合わせマージン上)、
優位である、換言すれば歩留まり良く製造することがで
きる。更に、上述のように上記境界線は容器の短辺に平
行であるので、仮に当該境界線が筋状に観測されてしま
う場合であっても容器の長辺に平行に観測されるよりも
目立たない。
Further, since the boundary line between the fourth electrode and the fifth electrode is parallel to the short side of the container, the process margin of the PDP is smaller than that when the boundary line is formed parallel to the long side of the container. For example, on the alignment margin of the first and second substrates),
It is advantageous, in other words, can be manufactured with high yield. Further, as described above, since the boundary line is parallel to the short side of the container, even if the boundary line is observed in a streak shape, it is more conspicuous than the parallel direction to the long side of the container. Absent.

【0112】請求項3に係る発明によれば、第1及び第
2電極はプラズマディスプレイパネル(PDP)を成す
容器の短辺に平行に延在している。このため、第1及び
第2電極が容器の長辺に平行に延在する従来のPDPよ
りも第1及び第2電極を短くすることができるので、第
1及び第2電極の抵抗成分を従来よりも小さくすること
ができる。更に、第1及び第2電極を共有している放電
セルの数を上記従来のPDPよりも減らすことができる
ので、第1及び第2電極に流れる放電電流を従来よりも
小さくすることができる。これらの結果、第1及び第2
電極での電圧ドロップを小さくすることができる。
According to the invention of claim 3, the first and second electrodes extend parallel to the short sides of the container forming the plasma display panel (PDP). For this reason, the first and second electrodes can be made shorter than the conventional PDP in which the first and second electrodes extend parallel to the long side of the container, so that the resistance components of the first and second electrodes can be reduced. Can be smaller than. Further, since the number of discharge cells sharing the first and second electrodes can be reduced as compared with the conventional PDP, the discharge current flowing through the first and second electrodes can be made smaller than in the conventional case. As a result of these, the first and second
The voltage drop at the electrodes can be reduced.

【0113】更に、複数の第1又は第2電極のいずれか
一方のみにデータ電圧を印加するので、第1及び第2電
極の両方にデータ電圧を入力する場合よりも、容易に安
定したアドレスを実現することができる。
Further, since the data voltage is applied to only one of the plurality of first or second electrodes, a stable address can be provided more easily than the case where the data voltage is input to both the first and second electrodes. Can be realized.

【0114】請求項4に係る発明によれば、例えば複数
の第2電極が共通にドライバに接続されている場合、第
2電極の端部に近接してドライバを配置するよりも、第
2電極を流れる電流が分散してドライバへ流れる。この
ため、ドライバの負荷を均一にすることができ、駆動装
置での電圧ドロップを低減することができる。
According to the fourth aspect of the present invention, for example, when a plurality of second electrodes are commonly connected to the driver, the second electrode can be disposed rather than the driver being arranged close to the end of the second electrode. The current that flows through is dispersed and flows to the driver. Therefore, the load on the driver can be made uniform, and the voltage drop in the drive device can be reduced.

【0115】請求項5に係る発明によれば、第1又は/
及び第2電極の両端に駆動回路を設ける場合よりも簡単
な構成で以て第1又は/及び第2電極の両端から電圧を
供給することができる。つまり、簡単な構成で以て電圧
ドロップを小さくすることができる。
According to the invention of claim 5, the first or / and
The voltage can be supplied from both ends of the first or / and the second electrode with a simpler structure than in the case where the drive circuit is provided at both ends of the and / or the second electrode. That is, the voltage drop can be reduced with a simple configuration.

【図面の簡単な説明】[Brief description of drawings]

【図1】 実施の形態1に係るプラズマディスプレイ装
置を説明するためのブロック図である。
FIG. 1 is a block diagram for explaining a plasma display device according to a first embodiment.

【図2】 実施の形態1に係るプラズマディスプレイ装
置を説明するための模式的な外観図である。
FIG. 2 is a schematic external view for explaining the plasma display device according to the first embodiment.

【図3】 実施の形態1に係るプラズマディスプレイ装
置の動作を説明するためのタイミングチャートである。
FIG. 3 is a timing chart for explaining the operation of the plasma display device according to the first embodiment.

【図4】 実施の形態2に係るプラズマディスプレイ装
置の動作を説明するためのタイミングチャートである。
FIG. 4 is a timing chart for explaining the operation of the plasma display device according to the second embodiment.

【図5】 実施の形態3に係るプラズマディスプレイ装
置を説明するためのブロック図である。
FIG. 5 is a block diagram illustrating a plasma display device according to a third embodiment.

【図6】 実施の形態4に係るプラズマディスプレイ装
置を説明するためのブロック図である。
FIG. 6 is a block diagram illustrating a plasma display device according to a fourth embodiment.

【図7】 実施の形態4に係るプラズマディスプレイ装
置を説明するための模式的な外観図である。
FIG. 7 is a schematic external view for explaining a plasma display device according to a fourth embodiment.

【図8】 実施の形態4に係る他のプラズマディスプレ
イ装置を説明するためのブロック図である。
FIG. 8 is a block diagram for explaining another plasma display device according to the fourth embodiment.

【図9】 第1の従来技術に係るプラズマディスプレイ
パネルを説明するための斜視図である。
FIG. 9 is a perspective view illustrating a plasma display panel according to a first conventional technique.

【図10】 第2の従来技術に係るプラズマディスプレ
イ装置を説明するためのブロック図である。
FIG. 10 is a block diagram illustrating a plasma display device according to a second conventional technique.

【図11】 第3の従来技術に係るプラズマディスプレ
イパネルの駆動方法を説明するためのタイミングチャー
トである。
FIG. 11 is a timing chart for explaining a driving method of the plasma display panel according to the third conventional technique.

【図12】 第6の従来技術に係るプラズマディスプレ
イ装置を説明するためのブロック図である。
FIG. 12 is a block diagram illustrating a plasma display device according to a sixth conventional technique.

【符号の説明】[Explanation of symbols]

1,1B,1C,1D プラズマディスプレイ装置、2
1 走査電圧、22データ電圧、101,101B プ
ラズマディスプレイパネル、102 ガラス基板(第1
基板)、103 ガラス基板(第2基板)、104,
X,X1〜Xs第1電極、105,Y,Y1〜Ys 第
2電極、108,W,W1〜Wt 第3電極、110
隔壁、120 容器、120L 長辺、120S 短
辺、201,201B,201C,201D 駆動装
置、240,240A,240BX駆動回路、241
Xドライバ、242 X駆動IC、250,250A,
250B Y駆動回路、251 Yドライバ、280,
280A,280B W駆動回路、281,281A,
281B Wドライバ、282,282A,282B
W駆動IC、AD アドレス期間、C 放電セル、S
映像信号(画像データ)、WA,WA1〜WAt 第4
電極、WB,WB1〜WBt 第5電極。
1, 1B, 1C, 1D Plasma display device, 2
1 scan voltage, 22 data voltage, 101, 101B plasma display panel, 102 glass substrate (first
Substrate), 103 glass substrate (second substrate), 104,
X, X1 to Xs first electrode, 105, Y, Y1 to Ys second electrode, 108, W, W1 to Wt third electrode, 110
Partition wall, 120 container, 120L long side, 120S short side, 201, 201B, 201C, 201D drive device, 240, 240A, 240BX drive circuit, 241
X driver, 242 X drive IC, 250, 250A,
250B Y drive circuit, 251 Y driver, 280,
280A, 280B W drive circuit, 281, 281A,
281B W driver, 282, 282A, 282B
W drive IC, AD address period, C discharge cell, S
Video signal (image data), WA, WA1 to WAt Fourth
Electrodes, WB, WB1 to WBt fifth electrodes.

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/288 H04N 5/66 101A H01J 11/02 G09G 3/28 J H04N 5/66 101 B E Fターム(参考) 5C040 FA01 FA04 GB03 GB14 GC11 GF16 LA02 LA05 LA08 LA18 MA03 MA12 MA17 5C058 AA11 AB06 BA02 BA35 5C080 AA05 BB05 DD05 DD09 FF12 HH05 JJ02 JJ04 JJ06 ─────────────────────────────────────────────────── ─── Continuation of front page (51) Int.Cl. 7 Identification code FI theme code (reference) G09G 3/288 H04N 5/66 101A H01J 11/02 G09G 3/28 J H04N 5/66 101 B EF Term (Reference) 5C040 FA01 FA04 GB03 GB14 GC11 GF16 LA02 LA05 LA08 LA18 MA03 MA12 MA17 5C058 AA11 AB06 BA02 BA35 5C080 AA05 BB05 DD05 DD09 FF12 HH05 JJ02 JJ04 JJ06

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 プラズマディスプレイパネルと、 前記プラズマディスプレイパネルを駆動する駆動装置と
を備え、 前記プラズマディスプレイパネルは、 互いに対面配置されて平面視長方形の容器を成す第1及
び第2基板と、 前記第1基板上に前記容器の短辺と平行に延在する、対
を成す第1及び第2電極の複数と、 前記第2基板上に前記容器の長辺と平行に延在する複数
の第3電極と、 前記第1及び第2電極の複数の対と前記複数の第3電極
との各立体交差点に対応して規定される複数の放電セル
とを含み、 前記駆動装置は、 前記複数の放電セルに対して画像データに基づく書き込
みを行うアドレス期間において、前記複数の第1又は第
2電極に順次に走査電圧を印加し、前記複数の第3電極
に前記画像データに基づいてデータ電圧を印加する、プ
ラズマディスプレイ装置。
1. A plasma display panel, and a driving device for driving the plasma display panel, wherein the plasma display panel includes first and second substrates which face each other and form a rectangular container in plan view, A plurality of paired first and second electrodes extending in parallel with the short side of the container on the first substrate, and a plurality of first electrodes extending in parallel with the long side of the container on the second substrate. Three electrodes, a plurality of pairs of the first and second electrodes, and a plurality of discharge cells defined corresponding to each three-dimensional intersection of the plurality of third electrodes, the drive device, In the address period in which the writing is performed on the discharge cells based on the image data, the scanning voltage is sequentially applied to the plurality of first or second electrodes, and the data voltage is applied to the plurality of third electrodes based on the image data. mark The plasma display device.
【請求項2】 請求項1に記載のプラズマディスプレイ
装置であって、 前記複数の第3電極は、 前記複数の第1及び第2電極の一部と立体交差するよう
に設けられた複数の第4電極と、 前記複数の第1及び第2電極の残りの一部と立体交差す
るように設けられた複数の第5電極とを含み、 前記駆動装置は、 前記複数の第4及び第5電極に、並行して前記データ電
圧をそれぞれ印加する、プラズマディスプレイ装置。
2. The plasma display device according to claim 1, wherein the plurality of third electrodes are provided so as to intersect with some of the plurality of first and second electrodes in a three-dimensional manner. Four electrodes and a plurality of fifth electrodes provided so as to intersect with the remaining part of the plurality of first and second electrodes in a three-dimensional manner, and the drive device includes the plurality of fourth and fifth electrodes. A plasma display device, wherein the data voltage is applied in parallel to each other.
【請求項3】 プラズマディスプレイパネルと、 前記プラズマディスプレイパネルを駆動する駆動装置と
を備え、 前記プラズマディスプレイパネルは、 互いに対面配置されて平面視長方形の容器を成す第1及
び第2基板と、 前記第1基板上に前記容器の短辺と平行に延在する、対
を成す第1及び第2電極の複数と、 前記第2基板上に前記容器の長辺と平行に延在する複数
の第3電極と、 前記複数の第3電極間を区切るように設けられた複数の
隔壁と、 前記第1及び第2電極の複数の対と前記複数の第3電極
との各立体交差点に対応して規定される複数の放電セル
とを含み、 前記駆動装置は、 前記複数の放電セルに対して画像データに基づく書き込
みを行うアドレス期間において、前記複数の第3電極に
順次に走査電圧を印加し、前記複数の第1又は第2電極
のいずれか一方のみに前記画像データに基づいてデータ
電圧を印加する、プラズマディスプレイ装置。
3. A plasma display panel, and a driving device for driving the plasma display panel, wherein the plasma display panel includes first and second substrates which face each other and form a rectangular container in plan view, A plurality of paired first and second electrodes extending in parallel with the short side of the container on the first substrate, and a plurality of first electrodes extending in parallel with the long side of the container on the second substrate. Three electrodes, a plurality of partition walls provided so as to partition the plurality of third electrodes, and a plurality of pairs of the first and second electrodes and three-dimensional intersections of the plurality of third electrodes. A plurality of defined discharge cells, the driving device sequentially applies a scanning voltage to the plurality of third electrodes in an address period in which writing is performed on the plurality of discharge cells based on image data, The plurality A plasma display device, wherein a data voltage is applied to only one of the first and second electrodes of the image data based on the image data.
【請求項4】 請求項1乃至請求項3のいずれかに記載
のプラズマディスプレイ装置であって、 前記駆動装置は、前記データ電圧よりも絶対値が大きい
電圧を生成するドライバを含み、 前記ドライバは、前記第1又は第2基板の中央付近に対
面して配置されている、プラズマディスプレイ装置。
4. The plasma display device according to claim 1, wherein the driving device includes a driver that generates a voltage whose absolute value is larger than the data voltage, and the driver is A plasma display device facing the center of the first or second substrate.
【請求項5】 請求項1乃至請求項4のいずれかに記載
のプラズマディスプレイ装置であって、 前記複数の第1又は/及び第2電極のそれぞれの両端が
互いに接続されている、プラズマディスプレイ装置。
5. The plasma display device according to claim 1, wherein both ends of each of the plurality of first or / and second electrodes are connected to each other. .
JP2001300217A 2001-09-28 2001-09-28 Plasma display device Pending JP2003109510A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001300217A JP2003109510A (en) 2001-09-28 2001-09-28 Plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001300217A JP2003109510A (en) 2001-09-28 2001-09-28 Plasma display device

Publications (1)

Publication Number Publication Date
JP2003109510A true JP2003109510A (en) 2003-04-11

Family

ID=19120826

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001300217A Pending JP2003109510A (en) 2001-09-28 2001-09-28 Plasma display device

Country Status (1)

Country Link
JP (1) JP2003109510A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008040407A (en) * 2006-08-10 2008-02-21 Matsushita Electric Ind Co Ltd Plasma display device
CN100426346C (en) * 2004-03-31 2008-10-15 筱田等离子有限公司 Light-emitting array display device and driving method thereof
KR101030657B1 (en) * 2003-12-19 2011-04-20 사천홍시현시기건유한공사 Flat display panel and image display method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101030657B1 (en) * 2003-12-19 2011-04-20 사천홍시현시기건유한공사 Flat display panel and image display method
CN100426346C (en) * 2004-03-31 2008-10-15 筱田等离子有限公司 Light-emitting array display device and driving method thereof
JP2008040407A (en) * 2006-08-10 2008-02-21 Matsushita Electric Ind Co Ltd Plasma display device

Similar Documents

Publication Publication Date Title
US6587084B1 (en) Driving method of a plasma display panel of alternating current for creation of gray level gradations
KR20020075710A (en) Method and apparatus for driving plasma display panel and image display apparatus
JP3421578B2 (en) Driving method of PDP
JP3331918B2 (en) Driving method of discharge display panel
JP2005316480A (en) Plasma display apparatus and method of driving same
JP2003233346A (en) Method for driving plasma display panel, and plasma display device
US6956546B1 (en) Method of driving AC plasma display panel, plasma display device and AC plasma display panel
JP2002251165A (en) Plasma display panel, driving device for plasma display panel, plasma display device and driving method for plasma display panel
JP2000206926A (en) Plasma display panel drive device
JP2005215692A (en) Plasma display panel and driving method thereof
JPH1039834A (en) Driving method for color plasma display
JP2003109510A (en) Plasma display device
KR100643747B1 (en) Display apparatus and method for driving display panel
JP2000298451A (en) Method for driving alternating-current type plasma display panel, plasma display device, and alternating- current type plasma display panel
JP2001166734A (en) Plasma display panel driving method
JPH0997570A (en) Plasma display panel, its drive method, and plasma display device
JP4012529B2 (en) Plasma display panel and driving method thereof
JP2007242353A (en) Plasma display device
EP1505564A1 (en) Drive method for plasma display panel
KR100482023B1 (en) Plasma display panel and drive method for the same
JP5011615B2 (en) Plasma display device
JP2000172227A (en) Plasma display panel driving method and plasma display panel device
JP2006258924A (en) Plasma display apparatus and driving method for the same
JP2003302928A (en) Plasma display device and driving circuit therefor, and driving method
KR100469174B1 (en) Drive method for ac plasma display panel, plasma display unit and ac plasma display panel