JP2003092520A - Multistage power amplifier - Google Patents

Multistage power amplifier

Info

Publication number
JP2003092520A
JP2003092520A JP2001282472A JP2001282472A JP2003092520A JP 2003092520 A JP2003092520 A JP 2003092520A JP 2001282472 A JP2001282472 A JP 2001282472A JP 2001282472 A JP2001282472 A JP 2001282472A JP 2003092520 A JP2003092520 A JP 2003092520A
Authority
JP
Japan
Prior art keywords
stage
amplifier
gain
band
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2001282472A
Other languages
Japanese (ja)
Inventor
Morio Nakamura
守雄 中村
Toshimichi Ota
順道 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001282472A priority Critical patent/JP2003092520A/en
Publication of JP2003092520A publication Critical patent/JP2003092520A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a multistage power amplifier, with which circuit configuration is simplified and gain flatness is improved. SOLUTION: In the cascade connected multistage power amplifier, the amplifier of a final stage is set to obtain desired characteristics closely to the center of a band to be used and the operating band of the amplifier of a driving stage is deviated to compensate lowering of a gain on the low frequency side and high frequency side of the band to be used so that gain flatness can be provided. Thus, since each of amplifiers can be designed into comparatively narrow band, designing is facilitated and circuit configuration can be made simple and compact as well.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、移動体通信に用い
られる送信用電力増幅器に関し、特に基地局の送信部に
用いられるもので、平坦な利得特性を得ることができる
多段電力増幅器に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmission power amplifier used in mobile communication, and more particularly to a multistage power amplifier used in a transmitter of a base station and capable of obtaining a flat gain characteristic. is there.

【0002】[0002]

【従来の技術】移動体通信システムの基地局では、送信
系の増幅器として極めて直線性の高い高出力の増幅器が
必要で、これらの装置においてはデバイス単独で特性を
満足することはできないため、何らかの歪み補償が不可
欠である。歪補償としては、一般的にフィードフォワー
ド増幅器が知られており、図6にこの方式の基本構成を
示す。
2. Description of the Related Art In a base station of a mobile communication system, an amplifier having a very high linearity and a high output is required as an amplifier for a transmission system, and these devices cannot satisfy the characteristics by themselves. Distortion compensation is essential. As a distortion compensation, a feedforward amplifier is generally known, and FIG. 6 shows a basic configuration of this system.

【0003】図6において、入力端60に入力された入
力信号は信号成分J1でその周波数成分を模式的に図示
できる。横軸が周波数、縦軸がレベルである。この入力
信号は、電力分配器66で分配され、分配された一方の
信号は増幅器61〜63からなる主増幅系で増幅され
る。この増幅の際に歪が発生する。増幅器63の出力信
号は、信号成分J1に比例した成分J2と前記歪成分J
3として模式的に図示できる。
In FIG. 6, the frequency component of the input signal input to the input terminal 60 can be schematically illustrated as a signal component J1. The horizontal axis represents frequency and the vertical axis represents level. This input signal is distributed by the power distributor 66, and one of the distributed signals is amplified by the main amplification system including the amplifiers 61 to 63. Distortion occurs during this amplification. The output signal of the amplifier 63 includes a component J2 proportional to the signal component J1 and the distortion component J2.
3 can be schematically illustrated.

【0004】増幅器63の出力信号は電力分配器67で
さらに分配され、ここで分配された一方の信号は電力合
成器68に入力される。この成分は、成分J2とは波形
が同じでレベルが異なる成分J21と、歪成分J3とは
波形が同じでレベルが異なる成分J31として模式的に
図示できる。
The output signal of the amplifier 63 is further distributed by the power distributor 67, and one of the distributed signals is input to the power combiner 68. This component can be schematically illustrated as a component J21 having the same waveform and different level as the component J2, and a component J31 having the same waveform and different level as the distortion component J3.

【0005】一方、増幅前の電力分配器66で分配され
た他方の信号は、成分J1とは波形が同じでレベルが異
なる成分J11として模式的に図示でき、この信号は遅
延回路70を通り電力合成器68に入力され、上記した
増幅後の歪成分を含んだ信号と合成される。
On the other hand, the other signal distributed by the power distributor 66 before amplification can be schematically illustrated as a component J11 which has the same waveform as the component J1 but a different level, and this signal passes through the delay circuit 70 to generate power. The signal is input to the combiner 68 and is combined with the signal containing the above-described amplified distortion component.

【0006】このとき、合成される2種の信号が同振幅
かつ逆位相となるように制御することにより、歪成分J
31が検出される。ここで検出された歪成分J31は、
増幅器64,65からなる補助増幅系で増幅され電力合
成器69に入力される。この成分は、歪成分J31とは
波形が同じでレベルが異なる成分J32として模式的に
図示できる。
At this time, the distortion component J is controlled by controlling the two kinds of combined signals to have the same amplitude and opposite phases.
31 is detected. The distortion component J31 detected here is
It is amplified by an auxiliary amplification system composed of amplifiers 64 and 65 and input to the power combiner 69. This component can be schematically illustrated as a component J32 having the same waveform as the distortion component J31 but a different level.

【0007】電力合成器69では、主増幅系を経て遅延
回路71を通過した信号と、補助増幅系を経た歪成分が
合成されるが、主増幅系側から入力される信号に含まれ
る歪成分と、補助増幅系側から入力される歪成分とが、
同振幅かつ逆位相になるように制御することにより、電
力合成器69から出力端80に出力される出力信号は、
歪が抑圧された成分J22として模式的に図示したもの
となる。
In the power combiner 69, the signal passing through the delay circuit 71 via the main amplifying system and the distortion component passing through the auxiliary amplifying system are combined, and the distortion component contained in the signal input from the main amplifying system side. And the distortion component input from the auxiliary amplification system side,
By controlling so as to have the same amplitude and opposite phase, the output signal output from the power combiner 69 to the output end 80 is
The component J22 in which the distortion is suppressed is schematically illustrated.

【0008】この方式の歪み抑圧量は2種の増幅系の利
得偏差、位相偏差(周波数に対する利得、位相の偏差
分)により支配されており、例えば30dBc以上の歪
み改善を行うには、使用帯域内において利得偏差は0.
5dB以内という極めて高い利得平坦性が要求される。
送信部に必要とされる送信出力を得るため、主増幅系、
補助増幅系とも複数の増幅器が多段に接続されて構成さ
れるが、小型化や調整の簡略化のため、2〜3段構成の
モジュール化への需要が高い。
The amount of distortion suppression of this system is governed by the gain deviation and phase deviation (gain with respect to frequency, phase deviation) of two types of amplification systems. For example, in order to improve distortion of 30 dBc or more, a usable band is used. The gain deviation is 0.
Very high gain flatness within 5 dB is required.
In order to obtain the transmission output required for the transmitter, the main amplification system,
The auxiliary amplification system is also configured by connecting a plurality of amplifiers in multiple stages, but there is a high demand for modularization of a two- to three-stage configuration for downsizing and simplification of adjustment.

【0009】図6のように主増幅系の増幅器の一部を破
線61,62,64で囲むようにモジュール化しようと
する場合、このモジュールに対しては高利得化、小型化
という要求に加えて、帯域内で0.2dB以内という極
めて小さい利得偏差、すなわち利得平坦性が要求され
る。
When it is attempted to modularize a part of the main amplification system amplifier so as to be surrounded by broken lines 61, 62 and 64 as shown in FIG. 6, in addition to the demand for high gain and miniaturization of this module. Therefore, a very small gain deviation within 0.2 dB within the band, that is, a gain flatness is required.

【0010】[0010]

【発明が解決しようとする課題】上記したような利得平
坦性を得るためには、図7に示すように増幅器の広帯域
化が考えられる。
In order to obtain the above-described gain flatness, it is possible to widen the band of the amplifier as shown in FIG.

【0011】図7(a)では増幅器81,82,83を
縦続接続して、入力端84に入力された信号を出力端8
5に出力している。増幅器81,82,83は、図7
(b)に示すように使用帯域に比べて十分広い帯域で増
幅器を動作させることにより、使用帯域内でみれば、ほ
ぼ平坦な利得特性とみなすことができる。
In FIG. 7A, amplifiers 81, 82 and 83 are connected in series so that a signal inputted to an input end 84 is output to an output end 8.
It outputs to 5. The amplifiers 81, 82, 83 are shown in FIG.
By operating the amplifier in a band sufficiently wider than the used band as shown in (b), it can be regarded as a substantially flat gain characteristic in the used band.

【0012】例えば、100MHz幅の使用帯域に対し
て、1GHzの帯域幅で利得偏差2dBの広帯域増幅器
を設計すれば、100MHzの使用帯域においては、偏
差0.2dB以内の利得平坦性を実現することができ
る。この例では、増幅器81,82,83の各々の利得
特性がG1´,G2´,G3´の3段で構成されてお
り、全体では、G1´+G2´+G3´の合成利得特性
が得られている。この構成では、各段を構成する増幅器
を各々十分に広帯域化しておく必要があるが、この広帯
域化においては、種々の問題が生じる。
For example, if a wide band amplifier with a gain deviation of 2 dB is designed with a bandwidth of 1 GHz for a use band of 100 MHz, a gain flatness within a deviation of 0.2 dB can be realized in the use band of 100 MHz. You can In this example, the gain characteristics of each of the amplifiers 81, 82, and 83 are composed of three stages G1 ′, G2 ′, and G3 ′, and as a whole, a combined gain characteristic of G1 ′ + G2 ′ + G3 ′ is obtained. There is. In this configuration, it is necessary to sufficiently widen the bandwidth of each amplifier constituting each stage, but various problems arise in this widening of the bandwidth.

【0013】増幅器を構成する電界効果トランジスタ
(FET)等の増幅素子の利得は、図7(c)に示すよ
うな周波数特性を有しており、低周波側で利得が高い。
広帯域化はこの低周波側の利得を抑圧することにより実
現可能であるが、高周波側の利得で全帯域の利得が限定
されてしまうため、広帯域化にするほど利得の低下が問
題となる。
The gain of an amplifying element such as a field effect transistor (FET) forming an amplifier has a frequency characteristic as shown in FIG. 7C, and the gain is high on the low frequency side.
Broadening of the band can be realized by suppressing the gain on the low frequency side, but the gain on the high frequency side limits the gain of the entire band. Therefore, the wider the band is, the lower the gain becomes a problem.

【0014】また出力電力が大きくなるに伴い、増幅素
子の入出力インピーダンスが低くなるため、整合が取り
にくく、広帯域化が難しくなる。広帯域整合を実現する
ためには、回路構成が複雑化、大型化せざるを得ない
が、回路構成が大型化した場合、図6に示す遅延回路7
0,71においても遅延線路の増大を必要とし、損失の
増大、効率の低下という問題を引き起こす。また、部品
点数も増加するため、部品ばらつきの影響も大きくなっ
てしまう。基地局のような高出力の増幅器では、ドライ
バー段においても、数W〜数十WクラスのFETが必要
であり、これらの問題は顕著になり、広帯域化は非常に
困難である。
Further, as the output power increases, the input / output impedance of the amplifying element decreases, which makes it difficult to achieve matching and to broaden the band. In order to realize wide band matching, the circuit configuration must be complicated and large, but when the circuit configuration is large, the delay circuit 7 shown in FIG.
Even at 0 and 71, it is necessary to increase the delay line, which causes problems of increased loss and reduced efficiency. Further, since the number of parts also increases, the influence of part variation also increases. In a high-power amplifier such as a base station, several W to several tens W class FETs are required even in the driver stage, and these problems become remarkable, and it is very difficult to widen the band.

【0015】さらに、広帯域化を行った場合、必要な帯
域外においても高利得を有しているため不要な発振等の
問題が生じやすいという欠点もある。一方、帯域の異な
る複数の増幅器を組み合わせる方法として、特開平6−
252658号公報に開示されている構成を図8(a)
に示す。この構成は、入力された信号を分配するパワー
ディバイダ91と、分配された信号を増幅する単位増幅
器a1〜an、およびこれらの増幅器からの出力信号を
合成して出力するパワーコンバイナ92を備えている。
各単位増幅器a1〜anは、増幅素子として電界効果ト
ランジスタQ1〜Qn、入力整合回路B(in)1〜B
(in)n、および出力整合回路B(out)1〜B
(out)nを備えている。各単位増幅器a1〜an
の、いくつかずつが集まって、所定の帯域で動作する複
数の帯域増幅器A1〜Amを構成している。これらA1
〜Amの帯域増幅器を互いに異なる帯域で動作するよう
に調整することにより、図8(b)に示すように広帯域
化を図っている。
Further, when the band is widened, there is a disadvantage that a problem such as unnecessary oscillation is likely to occur because the high gain is provided even outside the required band. On the other hand, as a method of combining a plurality of amplifiers having different bands, Japanese Patent Laid-Open No.
The configuration disclosed in Japanese Patent No. 252658 is shown in FIG.
Shown in. This configuration includes a power divider 91 that distributes the input signal, unit amplifiers a1 to an that amplify the distributed signal, and a power combiner 92 that combines and outputs the output signals from these amplifiers. .
Each of the unit amplifiers a1 to an has a field effect transistor Q1 to Qn as an amplifying element and an input matching circuit B (in) 1 to B.
(In) n and output matching circuits B (out) 1 to B
(Out) n. Each unit amplifier a1 to an
A plurality of band amplifiers A1 to Am that operate in a predetermined band. These A1
By adjusting the band amplifiers Am to Am so that they operate in different bands, the band is widened as shown in FIG. 8B.

【0016】しかしながら、この構成では増幅器が並列
に接続されているため、高利得化には対応できない。ま
た、電力分配/合成が必要なこと、さらに各帯域毎に整
合回路が必要となるため回路構成も大きくなってしまう
ため、小型化には対応できない。
However, in this configuration, since the amplifiers are connected in parallel, it is not possible to cope with a high gain. In addition, since power distribution / combination is required and a matching circuit is required for each band, the circuit configuration also becomes large, so that miniaturization cannot be accommodated.

【0017】本発明の目的は、これらの問題点に鑑み、
小型で、かつ利得平坦性の良好な増幅器を提供すること
にある。
In view of these problems, an object of the present invention is to
An object of the present invention is to provide an amplifier having a small size and a good gain flatness.

【0018】[0018]

【課題を解決するための手段】本発明は上記課題を解決
するために、多段に縦続に構成された電力増幅器におい
て、各段の増幅器の動作帯域を互いに少しずつ、ずらし
た構成とする。ここで各段の増幅器の動作帯域は、最終
段の増幅器が使用周波数帯の中心付近になるように設定
し、前段部の増幅器の動作帯域をその両側に設定する。
In order to solve the above-mentioned problems, the present invention has a structure in which a plurality of stages of power amplifiers are cascaded and the operating bands of the amplifiers at the respective stages are slightly shifted from each other. Here, the operating band of the amplifier at each stage is set so that the amplifier at the final stage is near the center of the frequency band used, and the operating band of the amplifier at the front stage is set on both sides thereof.

【0019】上記のような構成により、増幅器全体とし
て合成された利得特性は広帯域化され、平坦性を実現す
ることができる。また、増幅器の特性を支配する最終段
の増幅器を動作帯域の中心に設定しているため、動作周
波数をずらしたことによる特性劣化を抑えることができ
る。
With the above-described structure, the gain characteristics of the amplifier as a whole are broadened in bandwidth and flatness can be realized. Further, since the final stage amplifier that controls the characteristics of the amplifier is set at the center of the operating band, it is possible to suppress the characteristic deterioration due to the shift of the operating frequency.

【0020】さらに、個々の増幅器は狭帯域で設計する
ことができるため、高利得化、高効率化等の高性能化が
図りやすく、回路構成も簡素化できるため、小型化が可
能となる。
Furthermore, since individual amplifiers can be designed in a narrow band, high performance such as high gain and high efficiency can be easily achieved, and the circuit configuration can be simplified, so that miniaturization is possible.

【0021】本発明の請求項1記載の多段電力増幅器
は、複数段の増幅器を縦続接続して構成され使用周波数
で規定利得帯域を有する電力増幅用の多段電力増幅器で
あって、入力段の第1増幅器とこの出力側に縦続接続し
た出力段の第2増幅器とで構成され、第1増幅器は、利
得が最大となる周波数が前記規定利得帯域の中心周波数
より低い周波数から高い周波数まで互いにずらして設定
した複数の増幅器を縦続接続して構成し、第2増幅器
は、前記規定利得帯域の中心近傍で利得が最大となるよ
う設定したことを特徴とする。
A multi-stage power amplifier according to claim 1 of the present invention is a multi-stage power amplifier for power amplification, which is constituted by connecting a plurality of stages of amplifiers in a cascade connection and has a specified gain band at a use frequency. 1 amplifier and a second amplifier of an output stage cascade-connected to this output side. The first amplifier shifts the frequency at which the maximum gain is from a frequency lower than the center frequency of the specified gain band to a higher frequency. It is characterized in that a plurality of set amplifiers are connected in cascade, and the second amplifier is set so that the gain becomes maximum near the center of the specified gain band.

【0022】本発明の請求項2記載の多段電力増幅器
は、複数段(n段:n≧3)の増幅器を縦続接続して構
成され使用周波数で規定利得帯域を有する電力増幅用の
多段電力増幅器であって、利得が最大となる周波数が前
記規定利得帯域の中心周波数より低い周波数から高い周
波数まで互いにずらして設定した(n−1)段までの前
段増幅器と、縦続接続して構成された前記(n−1)段
の前段増幅器の出力側に縦続接続され利得の最大値が前
記規定利得帯域の中心周波数またはその近傍に設定され
たn段目の終段増幅器とを備えたことを特徴とする。
A multi-stage power amplifier according to a second aspect of the present invention is a multi-stage power amplifier for power amplification, which is configured by cascade-connecting a plurality of stages (n stages: n ≧ 3) of amplifiers and has a specified gain band at a used frequency. In addition, the pre-amplifiers up to (n-1) stages in which the frequency at which the maximum gain is maximized are set to be shifted from a frequency lower than the center frequency of the specified gain band to a high frequency, and are connected in cascade. And an n-th stage final stage amplifier connected in cascade to the output side of the (n-1) th stage pre-stage amplifier and having a maximum gain value set at or near the center frequency of the specified gain band. To do.

【0023】本発明の請求項3記載の多段電力増幅器
は、請求項2において、少なくとも(n−1)段目の前
段増幅器より前段に周波数特性の調整機能を有する整合
回路を設けたことを特徴とする。
A multistage power amplifier according to a third aspect of the present invention is characterized in that, in the second aspect, a matching circuit having a frequency characteristic adjusting function is provided at least before the (n-1) th stage preceding amplifier. And

【0024】[0024]

【発明の実施の形態】以下、本発明の各実施の形態を図
1〜図5に基づいて説明する。 (実施の形態1)図1と図2は本発明の多段電力増幅器
の(実施の形態1)を示す。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to FIGS. (Embodiment 1) FIGS. 1 and 2 show (Embodiment 1) of a multistage power amplifier of the present invention.

【0025】図1(a)に示すように入力段の第1増幅
器1,2とこの出力側に縦続接続した出力段の第2増幅
器3の複数段の増幅器を縦続接続して電力増幅用の多段
電力増幅器が構成されている。
As shown in FIG. 1 (a), the first amplifiers 1 and 2 of the input stage and a plurality of amplifiers of the second amplifier 3 of the output stage cascade-connected to this output side are cascade-connected for power amplification. A multi-stage power amplifier is constructed.

【0026】高利得化を図るため、複数の増幅器を縦続
に接続しているが、ここでは3段構成の場合を例に挙
げ、実際に必要な整合回路やバイアス回路は省略してい
る。縦続に接続された増幅器において、個々の増幅器の
整合は、少しずつ帯域をずらして設計されており、最終
段の増幅器が帯域の中心で整合がとれるように設計され
ている。
To increase the gain, a plurality of amplifiers are connected in series, but here, the case of a three-stage configuration is taken as an example, and the matching circuits and bias circuits actually required are omitted. In the amplifiers connected in cascade, the matching of the individual amplifiers is designed to shift the band little by little, and the final stage amplifier is designed to be matched at the center of the band.

【0027】入力端4から入力された高周波信号は、1
段目の増幅器1である出力レベルまで増幅される。増幅
された信号は、次段の増幅器2においてさらに高いレベ
ルまで増幅され、さらに最終段の増幅器3に入力され
る。そして増幅器3で所望の出力レベルまで増幅された
信号は、出力端5から出力される。
The high frequency signal input from the input terminal 4 is 1
It is amplified to the output level which is the amplifier 1 of the stage. The amplified signal is amplified to a higher level in the amplifier 2 in the next stage, and is further input to the amplifier 3 in the final stage. The signal amplified by the amplifier 3 to a desired output level is output from the output terminal 5.

【0028】ここで各段の増幅器を構成する半導体素子
は、同じものでも、また異なるものでも構わないが、各
段を構成する増幅器は、少しずつ動作帯域がずれている
必要がある。図1(b)に示すように、1段目、2段
目、3段目の増幅器の利得特性を各々G1、G2、G3
のように調整することにより、全体としてG1+G2+
G3の平坦な合成利得特性を得ることができる。
The semiconductor elements forming the amplifiers of the respective stages may be the same or different, but the amplifiers constituting the respective stages need to have their operating bands slightly shifted. As shown in FIG. 1B, the gain characteristics of the first-stage, second-stage, and third-stage amplifiers are set to G1, G2, and G3, respectively.
G1 + G2 + as a whole by adjusting like
It is possible to obtain a flat combined gain characteristic of G3.

【0029】具体的には、図中では省略されている入力
整合回路、出力整合回路および段間の整合回路におい
て、1段目の増幅器1は動作帯域の中心周波数f1、2
段目の増幅器2は動作帯域の中心周波数f2、3段目の
増幅器3は動作帯域の中心周波数f3で動作するように
設計することにより実現できる。
Specifically, in the input matching circuit, the output matching circuit and the inter-stage matching circuit which are omitted in the figure, the amplifier 1 of the first stage has the center frequencies f1 and f2 of the operating band.
The second stage amplifier 2 can be realized by designing it so that it operates at the center frequency f2 of the operating band and the third stage amplifier 3 operates at the center frequency f3 of the operating band.

【0030】ここで、本発明の重要な構成方法は、動作
帯域がf1<f3<f2となるように設計されているこ
と、すなわち最終段の増幅器3が使用周波数で規定利得
帯域の中心付近で動作するように設計されている点にあ
る。
Here, the important construction method of the present invention is that the operating band is designed so that f1 <f3 <f2, that is, the amplifier 3 at the final stage is near the center of the specified gain band at the used frequency. It is in the point that it is designed to work.

【0031】なぜなら、増幅器全体の主要特性(例え
ば、出力電力や消費電流、歪特性等)を支配しているの
は最も出力電力の大きい最終段の増幅器(3段目の増幅
器3)であり、その駆動段(1段目の増幅器1および2
段目の増幅器2)においては出力電力が小さいことに加
え、特性ばらつきが影響を与えないよう、特性に余裕の
ある動作領域で使用されるからである。
This is because it is the final stage amplifier (third stage amplifier 3) that has the largest output power that controls the main characteristics (for example, output power, current consumption, distortion characteristics, etc.) of the entire amplifier. The drive stage (the first stage amplifiers 1 and 2
This is because, in addition to the low output power, the amplifier 2) in the second stage is used in an operating region where there is a margin in characteristics so that variations in characteristics do not affect it.

【0032】したがって、前記規定利得帯域内で必要と
される特性を満足するためには、3段目の増幅器3を使
用周波数で規定利得帯域の中心付近で動作するように整
合を取ることが重要になる。1段目および2段目の増幅
器1,2に関しては、特性に余裕があるため、動作帯域
をずらしたことによる個々の増幅器の特性劣化は、増幅
器全体の特性に対しては影響を与えない。従って1段
目,2段目の増幅器1,2で、3段目の増幅器3の帯域
外の利得を補うように調整して、利得の平坦化を図るこ
とが可能となる。
Therefore, in order to satisfy the characteristics required in the specified gain band, it is important to match the third stage amplifier 3 so that it operates near the center of the specified gain band at the used frequency. become. Since the characteristics of the amplifiers 1 and 2 in the first and second stages have a margin, the characteristic deterioration of each amplifier due to the shift of the operation band does not affect the characteristics of the entire amplifier. Therefore, the first and second stage amplifiers 1 and 2 can be adjusted so as to compensate for the out-of-band gain of the third stage amplifier 3 to flatten the gain.

【0033】さらに本実施の形態では、上述したような
構成にすることにより、個々の増幅器に関しては比較的
狭帯域に設計することができる。そのため、設計が容易
であり、回路構成も簡素化できる。従って、利得平坦性
を実現しながら、回路の小型化や部品点数の削減が可能
となる。
Further, in the present embodiment, by adopting the above-mentioned configuration, it is possible to design each amplifier in a relatively narrow band. Therefore, the design is easy and the circuit configuration can be simplified. Therefore, it is possible to reduce the size of the circuit and the number of parts while realizing the gain flatness.

【0034】このように本実施の形態によれば、縦続に
接続された多段電力増幅器において、使用帯域内で所望
の特性が満足できるように、最終段の増幅器を使用帯域
の中心付近で所望の特性が得られるよう動作帯域を調整
し、駆動段の増幅器を使用帯域の低周波側および高周波
側で利得の低下を補うように動作帯域をずらすことによ
り利得平坦性を実現することができる。
As described above, according to the present embodiment, in the multistage power amplifiers connected in cascade, the final-stage amplifier is desired to have a desired characteristic in the vicinity of the center of the use band so that desired characteristics can be satisfied within the use band. Gain flatness can be realized by adjusting the operating band so that the characteristics are obtained and shifting the operating band so as to compensate the decrease in gain on the low frequency side and the high frequency side of the use band of the amplifier of the driving stage.

【0035】このような構成にすることにより、個々の
増幅器に関しては比較的狭帯域に設計することができる
ため、設計が容易であり、回路構成も簡素化できる。従
って、利得平坦性を実現しながら、小型化や部品点数の
削減が可能となる。
With such a structure, the individual amplifiers can be designed in a relatively narrow band, so that the design is easy and the circuit structure can be simplified. Therefore, it is possible to reduce the size and the number of parts while realizing the gain flatness.

【0036】なお、上記の実施の形態では、動作帯域の
中心周波数がf1<f3<f2となるように設計した
が、1段目を高周波側、2段目を低周波側に動作帯域を
設定した場合、すなわちf2<f3<f1となるように
設定した場合も同様の効果が得られる。
In the above embodiment, the center frequency of the operating band is designed to be f1 <f3 <f2, but the operating band is set to the high frequency side for the first stage and the low frequency side for the second stage. In that case, that is, in the case of setting so that f2 <f3 <f1, the same effect can be obtained.

【0037】また、3段の場合に限定されるものではな
く、図2(a)に示すようにn段(n≧4)の増幅器1
1,112,・・・・,11n-1,11nが縦列に接続さ
れた構成において、図2(b)に示すようにn段目の増
幅器11nの利得が最大となる周波数fnは使用帯域(規
定利得帯域)の中心またはその近傍で設定し、1段目か
ら(n−1)段目までの増幅器111,112,・・・
・,11n-1の利得が最大となる周波数f1,f2,・・
・・,fn-1を使用帯域の低周波側および高周波側で利
得の低下を補うように動作帯域を設定することにより、
4段以上に段数が増えた場合も同様の効果が得られる。
The number of stages is not limited to three, and as shown in FIG. 2 (a), the amplifier 1 has n stages (n ≧ 4).
In the configuration in which 11 1 , 11 2 , ..., 11 n-1 , 11 n are connected in cascade, the frequency at which the gain of the n-th stage amplifier 11 n becomes maximum as shown in FIG. 2B. The f n is set at the center of the used band (specified gain band) or in the vicinity thereof, and the amplifiers 11 1 , 11 2 , ... From the first stage to the (n−1) th stage.
.., frequencies f 1 and f 2 at which the gain of 11 n-1 is maximum,
..., by setting the operating band to compensate for a decrease in the gain in the low frequency side and high frequency side of the band used to f n-1,
The same effect can be obtained when the number of stages is increased to four or more.

【0038】(実施の形態2)図3と図4は本発明の多
段電力増幅器の(実施の形態2)を示す。図3(a)に
示すように入力段の第1増幅器1,2とこの出力側に縦
続接続した出力段の第2増幅器3の複数段の増幅器を縦
続接続して電力増幅用の多段電力増幅器が構成されてい
る。増幅器の全体的な構成は、(実施の形態1)と同じ
で、3段の増幅器が縦続に接続された構成となってお
り、(実施の形態1)と同様に帯域を調整することによ
り利得平坦性を実現している。本実施の形態の特徴的な
構成は、1段目と2段目の段間の整合回路242に周波
数特性の調整機能を設けている点にある。241は入力
の整合回路、243は2段と3段間の整合回路、244
出力の整合回路である。
(Second Embodiment) FIGS. 3 and 4 show a second embodiment of a multistage power amplifier according to the present invention. As shown in FIG. 3A, a multi-stage power amplifier for power amplification by cascade-connecting a plurality of stages of first amplifiers 1 and 2 of an input stage and a second amplifier 3 of an output stage cascade-connected to this output side. Is configured. The overall configuration of the amplifier is the same as that of (Embodiment 1), and has a configuration in which three stages of amplifiers are connected in cascade, and the gain is adjusted by adjusting the band as in (Embodiment 1). Achieves flatness. The characteristic configuration of the present embodiment is that the matching circuit 24 2 between the first and second stages is provided with a frequency characteristic adjusting function. 24 1 is an input matching circuit, 24 3 is a matching circuit between two and three stages, and 24 4 is an output matching circuit.

【0039】図6に示すようなフィードフォワード増幅
器を組み立てる際には、様々なばらつき要因が存在する
ため、最終的に利得平坦性を微調整できる調整ポイント
を設けることが製造上望まれる。しかし、通常の広帯域
増幅器では回路構成が複雑で、調整箇所の設定が難し
く、調整作業も煩雑になる。しかし、本実施の形態では
以下に述べるように調整が容易になる。
When assembling the feedforward amplifier as shown in FIG. 6, various factors of variation exist, so that it is desirable in manufacturing to finally provide an adjustment point capable of finely adjusting the gain flatness. However, the circuit configuration of an ordinary wide band amplifier is complicated, setting of adjustment points is difficult, and adjustment work is complicated. However, in the present embodiment, adjustment becomes easy as described below.

【0040】(実施の形態1)と同じく、1段目の増幅
器1の動作帯域の中心周波数をf1、2段目の増幅器2
の動作帯域の中心周波数をf2、3段目の増幅器3の動
作帯域の中心周波数をf3とし、f1<f3<f2とな
るように設計することにより利得平坦性が実現される。
このような構成において、1段目と2段目の段間の整合
回路242を調整することにより、主要特性には影響を
与えず、利得平坦性のみ調整が可能になる。
As in the first embodiment, the center frequency of the operating band of the first stage amplifier 1 is f1, and the second stage amplifier 2 is
The gain flatness is realized by designing f1 <f3 <f2 with the center frequency of the operation band of f2 as the center frequency of the operation band of the third stage amplifier 3 as f3.
In such a configuration, by adjusting the matching circuit 24 2 between the first and second stages, it is possible to adjust only the gain flatness without affecting the main characteristics.

【0041】なぜなら、最終段の増幅器3に影響を与え
ないように、調整部を駆動段の段間部分に設けているか
らである。1段目と2段目の段間の整合回路242は、
1段目の増幅器の出力整合回路と2段目の増幅器の入力
整合回路の機能を兼ね備えており、この部分を調整する
ことにより、1段目と2段目の増幅器の周波数特性が変
わる。そのため、全体として利得平坦性を調整すること
ができる。しかし、3段目の増幅器の動作に対しては、
調整の影響を与えないため、増幅器全体の特性を変動さ
せず利得特性のみ調整が可能となる。
This is because the adjusting unit is provided in the interstage portion of the drive stage so as not to affect the amplifier 3 in the final stage. The matching circuit 24 2 between the first and second stages is
It has the functions of the output matching circuit of the first-stage amplifier and the input matching circuit of the second-stage amplifier, and the frequency characteristics of the first-stage and second-stage amplifiers are changed by adjusting this part. Therefore, the gain flatness can be adjusted as a whole. However, for the operation of the third stage amplifier,
Since it does not affect the adjustment, only the gain characteristic can be adjusted without changing the characteristic of the entire amplifier.

【0042】図3(b)は整合回路242の具体例を示
す。増幅素子としてFET31,36を使用し、バイア
ス回路は省略している。32,34は使用周波数に応じ
たマイクロストリップ線路,35はコンデンサである。
FIG. 3B shows a concrete example of the matching circuit 24 2 . FETs 31 and 36 are used as amplifying elements, and the bias circuit is omitted. 32 and 34 are microstrip lines according to the used frequency, and 35 is a capacitor.

【0043】2GHz帯の3段構成の増幅器の整合回路2
2として図3(b)の回路構成を適用し、調整方法と
してトリマコンデンサ33を用いた場合の試作結果を図
5に示す。
Matching circuit 2 for an amplifier having a three-stage configuration in the 2 GHz band
4 2 as applied to the circuit configuration of FIG. 3 (b), shows the trial results using the trimmer capacitor 33 as an adjustment method in FIG.

【0044】図5(a)は帯域幅100MHzでの利得偏
差、図5(b)は飽和出力、図5(c)は相互変調歪、
図5(d)は消費電流の特性変動を示すもので、横軸は
トリマコンデンサ33の容量値に対応している。1段目
と2段目の段間の整合回路242に調整機能を設けた場
合の特性を実線、2段目と3段目の段間の整合回路24
3に調整機能を設けた場合の特性を破線で示す。図5
(a)〜(d)から分かるように、2段目と3段目の段
間の整合回路243に調整機能を設けた場合は、利得偏
差のみならず他の特性も変動していることが分かる。こ
れは2段目と3段目の段間の整合回路243が、全体の
特性に影響を及ぼす3段目の増幅器の入力整合としての
機能を持つためであり、利得特性を調整しようとすると
他の特性の変動も避けられない。これに対して1段目と
2段目の段間の整合回路242に調整機能を設けた場合
は、利得偏差のみが大きく変動し、他の特性変動は無視
しうるものとなっている。このように、最終段に影響を
与えない駆動段の整合回路に調整機能を備えることによ
り、利得特性のみ調整が可能となる。
FIG. 5A is a gain deviation at a bandwidth of 100 MHz, FIG. 5B is a saturated output, and FIG. 5C is an intermodulation distortion.
FIG. 5D shows the characteristic variation of the consumed current, and the horizontal axis corresponds to the capacitance value of the trimmer capacitor 33. The characteristics when the adjusting function is provided in the matching circuit 24 2 between the first and second stages are shown by the solid line and the matching circuit 24 between the second and third stages is shown.
The characteristic when the adjustment function is provided in 3 is shown by the broken line. Figure 5
(A) As can be seen from ~ (d), the case of providing the adjustment feature to the matching circuit 24 3 between the second and third stages of the stage, the other characteristics not only gain deviation also varies I understand. This is because the matching circuit 24 3 between the second stage and the third stage has a function as the input matching of the amplifier of the third stage, which affects the overall characteristic, and it is attempted to adjust the gain characteristic. Fluctuations in other characteristics are inevitable. On the other hand, when the adjusting function is provided in the matching circuit 24 2 between the first stage and the second stage, only the gain deviation largely changes and the other characteristic changes can be ignored. In this way, by providing the adjusting function in the matching circuit of the driving stage that does not affect the final stage, only the gain characteristic can be adjusted.

【0045】このように本発明の実施の形態によれば、
縦続に接続された多段電力増幅器において、最終段の増
幅器を使用帯域の中心付近で所望の特性が得られるよう
に設定し、駆動段の増幅器を使用帯域の低周波側および
高周波側で利得の低下を補うように動作帯域をずらすこ
とにより利得平坦性を実現することができる。このよう
な構成において、駆動段の段間整合回路に調整部を設け
ることにより、利得平坦性のみ調整が可能となる。
As described above, according to the embodiment of the present invention,
In multi-stage power amplifiers connected in cascade, set the final stage amplifier to obtain the desired characteristics near the center of the operating band, and lower the gain of the driving stage amplifier on the low frequency side and high frequency side of the operating band. Gain flatness can be realized by shifting the operating band so as to compensate for In such a configuration, only the gain flatness can be adjusted by providing the adjusting unit in the inter-stage matching circuit of the driving stage.

【0046】また本発明の効果は、図3(b)に示した
回路構成に限定されるものではなく、他の回路構成や他
の部品を調整した場合も同様の効果が得られる。また本
発明は3段構成の場合に限定されるものではなく、図4
に示すようにn段の増幅器が縦列に接続された構成にお
いても同様に実施できる。
The effects of the present invention are not limited to the circuit configuration shown in FIG. 3B, and similar effects can be obtained when other circuit configurations or other components are adjusted. Further, the present invention is not limited to the case of the three-stage configuration, and the configuration of FIG.
As shown in FIG. 5, the same operation can be performed in a configuration in which n-stage amplifiers are connected in cascade.

【0047】図4の多段電力増幅器は、入力端4と1段
目の増幅器111の間に整合回路241を介装し、1段目
の増幅器111と2段目の増幅器112の間に整合回路2
2を介装し、以下同様に、・・・(n−1)段目の増
幅器11n-1とn段目の増幅器11nの間に整合回路24
nを介装し、n段目の増幅器11nと出力端5の間に整合
回路24n+1を介装して構成されており、n段目の増幅
器11nを使用帯域の利得が最大となる周波数fnを使用
帯域(規定利得帯域)の中心またはその近傍で調整し、
1段目から(n−1)段目までの増幅器111,112
・・・・,11n-1の利得が最大となる周波数f1
2,・・・・,fn-1を使用帯域の低周波側および高周
波側で利得の低下を補うように動作帯域を設定し、n段
目の増幅器11nには影響を与えないようにn−1段目
の増幅器11n-1より前の整合回路242〜24n-1で利
得を調整することにより、4段以上に段数が増えた場合
も同様の調整機能が得られる。
In the multi-stage power amplifier of FIG. 4, a matching circuit 24 1 is provided between the input terminal 4 and the first-stage amplifier 11 1 , and the first-stage amplifier 11 1 and the second-stage amplifier 11 2 are connected. Matching circuit 2 between
4 2 interposed, Similarly, · · · (n-1) matching between the stage of the amplifier 11 n-1 and n-th amplifier 11 n circuit 24
n is provided, and a matching circuit 24 n + 1 is provided between the n- th stage amplifier 11 n and the output terminal 5, and the n-th stage amplifier 11 n has the maximum gain in the used band. And adjust the frequency f n to be at or near the center of the used band (specified gain band),
The amplifiers 11 1 , 11 2 , from the first stage to the (n-1) th stage,
..... The frequency f 1 at which the gain of 11 n-1 is maximum,
The operating band is set so that f 2 , ..., F n-1 are compensated for the decrease in gain on the low frequency side and the high frequency side of the use band so that the n-th stage amplifier 11 n is not affected. By adjusting the gain with the matching circuits 24 2 to 24 n-1 before the n- 1th stage amplifier 11 n-1 , the same adjustment function can be obtained even when the number of stages is increased to four or more.

【0048】[0048]

【発明の効果】以上のように本発明の多段電力増幅器
は、最終段の増幅器を使用帯域の中心またはその付近で
所望の特性が得られるように設定し、駆動段の増幅器を
使用帯域の低周波側および高周波側で利得の低下を補う
ように動作帯域をずらすことにより利得平坦性を実現す
ることができる。
As described above, in the multistage power amplifier of the present invention, the final stage amplifier is set so that desired characteristics can be obtained at or near the center of the use band, and the drive stage amplifier is used in the low use band. Gain flatness can be realized by shifting the operating band so as to compensate the decrease in gain on the high frequency side and the high frequency side.

【0049】この構成により、個々の増幅器に関しては
比較的狭帯域に設計することができるため、設計が容易
であり、回路構成も簡素化できる。従って、利得平坦性
を実現しながら、小型化や部品点数の削減が可能とな
る。
With this configuration, each amplifier can be designed in a relatively narrow band, which facilitates the design and simplifies the circuit configuration. Therefore, it is possible to reduce the size and the number of parts while realizing the gain flatness.

【0050】また、上記構成において、駆動段の増幅器
の整合回路に調整機能を設けることにより、利得平坦性
の調整が容易となる。従って、小型、安価で利得平坦性
の優れたモジュールを提供することが可能となる。
Further, in the above-mentioned structure, the gain flatness can be easily adjusted by providing the adjusting circuit with the matching circuit of the amplifier in the driving stage. Therefore, it is possible to provide a module that is small in size, inexpensive, and excellent in gain flatness.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の(実施の形態1)の3段電力増幅器の
構成図と周波数特性図
FIG. 1 is a configuration diagram and frequency characteristic diagram of a three-stage power amplifier according to (Embodiment 1) of the present invention.

【図2】同実施の形態のn段の場合の構成図と周波数特
性図
FIG. 2 is a configuration diagram and frequency characteristic diagram in the case of n stages of the same embodiment.

【図3】本発明の(実施の形態2)の3段電力増幅器の
構成図と周波数特性図と段間整合回路の構成図
FIG. 3 is a configuration diagram of a three-stage power amplifier according to (Embodiment 2) of the present invention, a frequency characteristic diagram, and a configuration diagram of an interstage matching circuit.

【図4】同実施の形態のn段の場合の構成図FIG. 4 is a configuration diagram in the case of n stages of the embodiment.

【図5】同実施の形態の段間整合回路を調整した時の利
得偏差,飽和出力,消費電流,相互変調歪の特性変動を
示す図
FIG. 5 is a diagram showing characteristic variations of gain deviation, saturated output, current consumption, and intermodulation distortion when the interstage matching circuit of the same embodiment is adjusted.

【図6】フィードフォワード型増幅器の構成図FIG. 6 is a configuration diagram of a feedforward amplifier.

【図7】従来の広帯域増幅器の構成図と周波数特性図FIG. 7 is a block diagram and a frequency characteristic diagram of a conventional wide band amplifier.

【図8】従来の複数の帯域を重ねる増幅器の構成図と周
波数特性図
FIG. 8 is a configuration diagram and a frequency characteristic diagram of a conventional amplifier that overlaps a plurality of bands.

【符号の説明】[Explanation of symbols]

1 1段目の増幅器 2 2段目の増幅器 3 3段目の増幅器 4 入力端 5 出力端 111 1段目の増幅器 112 2段目の増幅器 11n-1 n−1段目の増幅器 11n n段目の増幅器 241,・・・,24n-1,24n,24n+1 整合回路 31,36 FET 32,34 マイクロストリップ線路 33 トリマコンデンサ 35 コンデンサ1 1st stage amplifier 2 2nd stage amplifier 3 3rd stage amplifier 4 Input terminal 5 Output terminal 11 1 1st stage amplifier 11 2 2nd stage amplifier 11 n-1 n-1 stage amplifier 11 n n- th stage amplifier 24 1 , ..., 24 n-1 , 24 n , 24 n + 1 matching circuit 31, 36 FET 32, 34 Microstrip line 33 Trimmer capacitor 35 Capacitor

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5J069 AA01 AA41 CA64 CA92 FA15 HA09 HA29 HA30 KA15 KA29 MA08 SA14 TA01 TA02 TA03 5J091 AA01 AA41 CA64 CA92 FA15 HA09 HA29 HA30 KA15 KA29 MA08 SA14 TA01 TA02 TA03 5J500 AA01 AA41 AC64 AC92 AF15 AH09 AH29 AH30 AK15 AK29 AM08 AS14 AT01 AT02 AT03   ─────────────────────────────────────────────────── ─── Continued front page    F term (reference) 5J069 AA01 AA41 CA64 CA92 FA15                       HA09 HA29 HA30 KA15 KA29                       MA08 SA14 TA01 TA02 TA03                 5J091 AA01 AA41 CA64 CA92 FA15                       HA09 HA29 HA30 KA15 KA29                       MA08 SA14 TA01 TA02 TA03                 5J500 AA01 AA41 AC64 AC92 AF15                       AH09 AH29 AH30 AK15 AK29                       AM08 AS14 AT01 AT02 AT03

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】複数段の増幅器を縦続接続して構成され使
用周波数で規定利得帯域を有する電力増幅用の多段電力
増幅器であって、 入力段の第1増幅器とこの出力側に縦続接続した出力段
の第2増幅器とで構成され、 第1増幅器は、利得が最大となる周波数が前記規定利得
帯域の中心周波数より低い周波数から高い周波数まで互
いにずらして設定した複数の増幅器を縦続接続して構成
し、 第2増幅器は、前記規定利得帯域の中心近傍で利得が最
大となるよう設定した多段電力増幅器。
1. A multistage power amplifier for power amplification, comprising a plurality of stages of amplifiers connected in series and having a specified gain band at a use frequency, wherein a first amplifier of an input stage and an output connected in cascade to this output side. And a second amplifier of a stage, wherein the first amplifier is configured by cascade-connecting a plurality of amplifiers set such that a frequency at which a gain is maximum is shifted from a frequency lower than a center frequency of the specified gain band to a frequency higher than the center frequency. The second amplifier is a multi-stage power amplifier set so that the gain becomes maximum near the center of the specified gain band.
【請求項2】複数段(n段:n≧3)の増幅器を縦続接
続して構成され使用周波数で規定利得帯域を有する電力
増幅用の多段電力増幅器であって、 利得が最大となる周波数が前記規定利得帯域の中心周波
数より低い周波数から高い周波数まで互いにずらして設
定した(n−1)段までの前段増幅器と、 縦続接続して構成された前記(n−1)段の前段増幅器
の出力側に縦続接続され利得の最大値が前記規定利得帯
域の中心周波数またはその近傍に設定されたn段目の終
段増幅器とを備えた多段電力増幅器。
2. A multistage power amplifier for power amplification, comprising a plurality of stages (n stages: n ≧ 3) of cascade connection and having a specified gain band at a used frequency, wherein a frequency at which the gain is maximum is Output of (n-1) stage pre-stage amplifiers, which are set to be shifted from a frequency lower than the center frequency of the specified gain band to a higher frequency, and the output of the (n-1) stage pre-stage amplifiers configured in cascade connection. A multi-stage power amplifier including a n-th stage final stage amplifier connected in cascade to the side and having a maximum gain value set at or near the center frequency of the specified gain band.
【請求項3】少なくとも(n−1)段目の前段増幅器よ
り前段に周波数特性の調整機能を有する整合回路を設け
た請求項2記載の多段電力増幅器。
3. A multi-stage power amplifier according to claim 2, wherein a matching circuit having a function of adjusting frequency characteristics is provided in a stage preceding at least the (n-1) -th stage preceding stage amplifier.
JP2001282472A 2001-09-18 2001-09-18 Multistage power amplifier Withdrawn JP2003092520A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001282472A JP2003092520A (en) 2001-09-18 2001-09-18 Multistage power amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001282472A JP2003092520A (en) 2001-09-18 2001-09-18 Multistage power amplifier

Publications (1)

Publication Number Publication Date
JP2003092520A true JP2003092520A (en) 2003-03-28

Family

ID=19106118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001282472A Withdrawn JP2003092520A (en) 2001-09-18 2001-09-18 Multistage power amplifier

Country Status (1)

Country Link
JP (1) JP2003092520A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008118321A (en) * 2006-11-02 2008-05-22 Renesas Technology Corp Amplifier
WO2017098580A1 (en) * 2015-12-08 2017-06-15 三菱電機株式会社 Multi-stage high frequency amplifier
WO2017169769A1 (en) * 2016-03-31 2017-10-05 日本電信電話株式会社 Driver circuit and optical transmitter
JP2019149675A (en) * 2018-02-27 2019-09-05 日本電信電話株式会社 Active noise filter and active noise filter characteristic method
JP2020136729A (en) * 2019-02-13 2020-08-31 株式会社デンソー Frequency band variable high frequency amplifier

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008118321A (en) * 2006-11-02 2008-05-22 Renesas Technology Corp Amplifier
WO2017098580A1 (en) * 2015-12-08 2017-06-15 三菱電機株式会社 Multi-stage high frequency amplifier
JPWO2017098580A1 (en) * 2015-12-08 2018-06-07 三菱電機株式会社 High frequency multistage amplifier
CN108292908A (en) * 2015-12-08 2018-07-17 三菱电机株式会社 High frequency casacade multi-amplifier
US10574197B2 (en) 2015-12-08 2020-02-25 Mitsubishi Electric Corporation Multi-stage high frequency amplifier
CN108292908B (en) * 2015-12-08 2021-05-07 三菱电机株式会社 High frequency multi-stage amplifier
WO2017169769A1 (en) * 2016-03-31 2017-10-05 日本電信電話株式会社 Driver circuit and optical transmitter
JPWO2017169769A1 (en) * 2016-03-31 2018-09-20 日本電信電話株式会社 Driver circuit and optical transmitter
US10666212B2 (en) 2016-03-31 2020-05-26 Nippon Telegraph And Telephone Corporation Driver circuit and optical transmitter
JP2019149675A (en) * 2018-02-27 2019-09-05 日本電信電話株式会社 Active noise filter and active noise filter characteristic method
JP2020136729A (en) * 2019-02-13 2020-08-31 株式会社デンソー Frequency band variable high frequency amplifier
JP7275624B2 (en) 2019-02-13 2023-05-18 株式会社デンソー Frequency band variable high frequency amplifier

Similar Documents

Publication Publication Date Title
US6603351B2 (en) Power amplifier with gain change compensation
US9614480B2 (en) Wide-band multi stage doherty power amplifier
US6326845B1 (en) Feedforward amplifier
US7336125B2 (en) Power amplifier and transmitter
US8115546B2 (en) Apparatus and method for maximizing performance of peaking amplifier in doherty amplifier
JP6160689B2 (en) Power amplifier
JPH10261925A (en) High frequency amplifier
US7528652B2 (en) Amplifying device and radio communication circuit
US20120112833A1 (en) 3-way doherty power amplifier using driving amplifier
JP2001217659A (en) Microwave amplifier
JP5599364B2 (en) Doherty amplifier
JP2003092520A (en) Multistage power amplifier
WO2005029695A1 (en) Amplifier
US10574197B2 (en) Multi-stage high frequency amplifier
WO2020166196A1 (en) Bidirectional amplifier
WO2004112244A1 (en) High-frequency amplifier
KR20240070517A (en) Balanced amplifier with wideband linearization
KR100983517B1 (en) Power amplifier for improving output signal in eebts
JP2002314355A (en) Multistage amplifier circuit
JP4628175B2 (en) amplifier
WO2003005573A1 (en) Multicell amplifier &amp; power divider/combiner employable in same
JP2001094359A (en) Distortion compensating amplifier
WO2022219799A1 (en) Doherty amplifier
JP2008042625A (en) Semiconductor amplifying device
JP2000244253A (en) Feed forward amplifier

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070801

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20090311