JP2002366094A - Plasma display - Google Patents

Plasma display

Info

Publication number
JP2002366094A
JP2002366094A JP2001178085A JP2001178085A JP2002366094A JP 2002366094 A JP2002366094 A JP 2002366094A JP 2001178085 A JP2001178085 A JP 2001178085A JP 2001178085 A JP2001178085 A JP 2001178085A JP 2002366094 A JP2002366094 A JP 2002366094A
Authority
JP
Japan
Prior art keywords
pulse
initialization
voltage
electrode
scan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001178085A
Other languages
Japanese (ja)
Inventor
Hiroshi Okada
拓 岡田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001178085A priority Critical patent/JP2002366094A/en
Publication of JP2002366094A publication Critical patent/JP2002366094A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

PROBLEM TO BE SOLVED: To overcome the problem in which erroneous electric discharging is generated while an initialization pulse returns to a voltage prior to the applica tion and the quality of an image is deteriorated. SOLUTION: While the initialization pulse returns to the voltage prior to the application of the pulse, an auxiliary pulse having a reverse polarity of the initialization pulse is applied to a data electrode.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は交流型プラズマデ
ィスプレイパネル(以下、AC−PDPと称する)の駆
動装置に関し、特に面放電型AC−PDPの駆動方法に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving apparatus for an AC plasma display panel (hereinafter referred to as an AC-PDP), and more particularly to a method for driving a surface discharge AC-PDP.

【0002】[0002]

【従来の技術】一般的なAC−PDPの構成は例えば特
開平8−212930に開示されている。従来の駆動電
圧波形は前記公報の図1に示されているように、初期化
期間、書き込み期間、維持期間、消去期間に分かれてお
り、このうち初期化期間ではアドレス期間における書き
込み放電を補助するために初期化パルスを印加して初期
化放電を行う期間である。
2. Description of the Related Art The configuration of a general AC-PDP is disclosed, for example, in Japanese Patent Application Laid-Open No. Hei 8-212930. The conventional drive voltage waveform is divided into an initializing period, a writing period, a sustaining period, and an erasing period as shown in FIG. 1 of the above-mentioned publication, and the initializing period assists the writing discharge in the address period. This is a period in which an initialization pulse is applied to perform an initialization discharge.

【0003】初期化放電が生じた後には、書き込み放電
に関係する走査電極およびデータ電極に書きこみ放電が
起きやすいような極性の壁電化が蓄積されてデータの書
込みがしやすくなる。走査パルスが負極性、書き込みパ
ルスが正極性の場合には、初期化によって走査電極には
負極性の壁電荷が、そしてデータ電極には正極性の壁電
荷が初期化放電によって蓄積されるため、それぞれの電
圧に壁電荷が重畳されることによって低い電圧で書き込
み放電を生じさせることができる。
After the initializing discharge occurs, a wall charge of a polarity such that a write discharge easily occurs is accumulated in a scan electrode and a data electrode related to the write discharge, thereby facilitating data writing. When the scan pulse is negative and the write pulse is positive, initialization causes negative wall charges to accumulate on the scan electrodes and data electrodes to store positive wall charges by the initialization discharge. By superimposing the wall charges on the respective voltages, a writing discharge can be generated at a low voltage.

【0004】書き込みに関する技術としては、特許公報
第2770726号に開示されているようなものがあ
る。前記公報では、表示データの書き込み前で、しか
も、維持電極と走査電極間で放電が生じる期間に、デー
タ電極にデータパルスと逆極性の補助パルスを印加する
ことによって、従来より低いデータパルス電圧でも、書
き込み放電を開始することができるとしている。
[0004] As a technique relating to writing, there is a technique disclosed in Japanese Patent Publication No. 2770726. According to the above publication, before display data is written, and during a period in which a discharge occurs between the sustain electrode and the scan electrode, an auxiliary pulse having a polarity opposite to that of the data pulse is applied to the data electrode, so that the data pulse voltage is lower than that of the related art. , The writing discharge can be started.

【0005】[0005]

【発明が解決しようとする課題】従来の駆動方法では、
初期化パルスがパルスを印加する前の電圧に戻る際に、
初期化放電で蓄積した壁電荷による放電(以降、自己消
去放電とする)が生じ、この放電が大きいと画面上の輝
点となったり、あたかも書き込みを行ったのと同じよう
な働きをして、データが書きこまれていないセルでも維
持放電が発生してしまうなどの画質劣化を引き起こす問
題があった。
In the conventional driving method,
When the initialization pulse returns to the voltage before applying the pulse,
The discharge due to the wall charge accumulated in the initialization discharge (hereinafter referred to as self-erasing discharge) occurs, and if this discharge is large, it becomes a bright spot on the screen or acts as if writing was performed. However, there is a problem that image quality is deteriorated such that sustain discharge occurs even in a cell where data is not written.

【0006】また、維持電極と走査電極間で放電が生じ
る期間に、データ電極にデータパルスと逆極性の補助パ
ルスを印加するような方法を用いると、補助パルスを印
加しないときよりもデータ電極上に多くの壁電荷を蓄積
してしまうため、データパルス電圧の低減はできるとし
ても、最後のプライミングパルスが印加前の電圧に戻る
際に、さらに大きな自己消去放電が生じてしまうと考え
られる。
When a method of applying an auxiliary pulse having a polarity opposite to that of a data pulse to a data electrode during a period in which a discharge occurs between a sustain electrode and a scan electrode is used, a method of applying an auxiliary pulse having a polarity opposite to that of a data pulse to a data electrode is higher than when no auxiliary pulse is applied. Therefore, even if the data pulse voltage can be reduced, a larger self-erasing discharge will occur when the last priming pulse returns to the voltage before the application.

【0007】本発明はこのような誤放電が生じるのを抑
制できることを特徴とするプラズマディスプレイを提供
することを目的とする。
An object of the present invention is to provide a plasma display characterized in that occurrence of such erroneous discharge can be suppressed.

【0008】[0008]

【課題を解決するための手段】この課題を解決するため
に本発明は、初期化パルスがパルスを印加する前の電圧
に戻る際に、初期化パルスとは逆極性の補助パルスを列
電極に印加することを特徴とするプラズマディスプレイ
を提供するものである。
SUMMARY OF THE INVENTION In order to solve this problem, the present invention provides an auxiliary pulse having a polarity opposite to that of an initialization pulse applied to a column electrode when the initialization pulse returns to a voltage before applying the pulse. It is intended to provide a plasma display characterized by applying a voltage.

【0009】[0009]

【発明の実施の形態】本発明は、基板に対となる複数の
行電極対を互いに平行に配し、対向する基板に行電極対
と垂直に配された複数の列電極を有し、行電極対の一方
に初期化パルスを印加して初期化放電を生じさせる初期
化期間と、走査パルスを行電極対の一方(以降、走査パ
ルスが印加される電極を走査電極とする)に印加し、走
査パルス印加時に走査パルスと逆極性の書き込みパルス
を印加することによって表示データの書き込みを行う書
き込み期間と、行電極対に維持パルスを交互に印加する
維持期間とを有するプラズマディスプレイであって、初
期化パルスがパルス印加前の電圧に戻る際の、行電極電
位が変化している期間内に、初期化パルスとは逆極性の
補助パルスを列電極に印加することによって、初期化放
電によって列電極上および初期化パルスが印加された行
電極上に蓄積された壁電荷による放電(自己消去放電)
を抑制することができ、自己消去放電が大きくなること
による輝点の発生や、書き込んでいないセルが誤点灯す
るといった画質劣化が抑えられる。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention has a plurality of row electrode pairs arranged in parallel on a substrate, and a plurality of column electrodes arranged perpendicular to the row electrode pairs on an opposite substrate. An initialization period in which an initialization pulse is applied to one of the electrode pairs to generate an initialization discharge, and a scan pulse is applied to one of the row electrode pairs (hereinafter, the electrode to which the scan pulse is applied is referred to as a scan electrode). A plasma display having a write period in which display data is written by applying a write pulse having a polarity opposite to that of a scan pulse when a scan pulse is applied, and a sustain period in which a sustain pulse is alternately applied to a row electrode pair, During the period in which the row electrode potential changes when the reset pulse returns to the voltage before the pulse application, an auxiliary pulse having a polarity opposite to that of the reset pulse is applied to the column electrode. electrode And discharging the initialization pulse by the wall charges accumulated on the applied row electrodes (self-erase discharge)
Can be suppressed, and image quality deterioration such as generation of a bright spot due to an increase in self-erasing discharge and erroneous lighting of an unwritten cell can be suppressed.

【0010】また、本発明は、書き込み期間において、
走査パルスと逆極性の走査ベース電圧を走査電極に印加
し、走査ベース電圧の印加中に、補助パルスを補助パル
ス印加前の電圧に戻すことによって、補助パルスが印加
前の電圧に戻る際に生じる可能性のある、列電極および
行電極の一方に蓄積された壁電荷の電位差による放電を
抑制でき、画質の劣化を抑えられる。
[0010] In the present invention, the writing period includes:
Applying a scan base voltage having a polarity opposite to that of the scan pulse to the scan electrode, and returning the auxiliary pulse to the voltage before the application of the auxiliary pulse during the application of the scan base voltage. Potential discharge due to a potential difference of wall charges accumulated on one of the column electrode and the row electrode can be suppressed, and deterioration of image quality can be suppressed.

【0011】また、本発明は、初期化パルスが印加前の
電圧に戻る際の行電極の電位の変化の大きさを10V/
μ秒以下にし、かつ、このときに列電極に補助パルスを
印加することによって、誤放電となる大きな自己消去放
電が発生する頻度をさらに下げることができる。
Further, according to the present invention, the magnitude of the change in the potential of the row electrode when the initialization pulse returns to the voltage before application is set to 10 V /
By applying the auxiliary pulse to the column electrode at μs or less and at this time, it is possible to further reduce the frequency of occurrence of a large self-erasing discharge which is an erroneous discharge.

【0012】以下、本発明の実施の形態について、図を
参照しながら説明する。なお、パネル構造、電極構成は
従来と同様である。
An embodiment of the present invention will be described below with reference to the drawings. Note that the panel structure and the electrode configuration are the same as those in the related art.

【0013】(実施の形態1)図1は、本発明の実施の
形態1における駆動電圧波形の一例である。初期化期間
では、走査電極SC1〜SCnに一斉に初期化パルスP
rが印加される。初期化パルスが立ち下がるのと同時に
負極性の補助パルスPp1がデータ電極D1〜Dmに一
斉に印加される。書き込み期間では、走査パルスPsc
nが印加され、走査パルス印加と同時に表示データに応
じて書き込みパルスPaがデータ電極に印加されること
によってデータ書き込みが行われる。維持期間では、維
持パルスPsx、Psyがそれぞれ維持電極SU1〜S
Unおよび走査電極に交互に印加され、前の書き込み期
間においてデータ書き込みが行われたセルで表示発光が
行われる。
(Embodiment 1) FIG. 1 is an example of a drive voltage waveform according to Embodiment 1 of the present invention. In the initialization period, an initialization pulse P is applied to scan electrodes SC1 to SCn all at once.
r is applied. Simultaneously with the fall of the initialization pulse, a negative auxiliary pulse Pp1 is simultaneously applied to the data electrodes D1 to Dm. In the writing period, the scanning pulse Psc
n is applied, and a write pulse Pa is applied to the data electrode according to the display data at the same time as the application of the scan pulse, whereby data writing is performed. In the sustain period, sustain pulses Psx and Psy are applied to sustain electrodes SU1 to SU1, respectively.
The light is alternately applied to Un and the scan electrode, and display light emission is performed in the cell in which data has been written in the previous writing period.

【0014】図2は本形態の駆動電圧波形を実現するた
めの駆動装置の構成例を示したものである。パネルから
引き出された走査電極SC1〜SCnには走査電極側駆
動回路としてスキャンドライバと初期化パルス発生回路
および維持パルス発生回路が接続されており、それぞれ
走査パルス、初期化パルス、維持パルスを発生する。ま
た、維持電極SU1〜SUnには維持パルス発生回路の
みが接続されて維持パルスの印加を行う。一方、データ
電極D1〜Dmにはデータドライバが接続されて、表示
データに応じて書き込みパルスを印加するとともに、ス
イッチ手段としてのFET10、11をスイッチ制御信
号40によって制御し、信号がONのときに電圧Vpの
補助パルスが印加される。図中のダイオード20はGN
DからVpの電源へ電流が流れるのを防止するためのダ
イオードであり、FET10およびFET11が同時に
ONとならないように、インバータ30が設けられてい
る。
FIG. 2 shows an example of the configuration of a driving device for realizing the driving voltage waveform of the present embodiment. A scan driver, an initialization pulse generation circuit, and a sustain pulse generation circuit are connected to the scan electrodes SC1 to SCn drawn from the panel as a scan electrode side drive circuit, and generate a scan pulse, an initialization pulse, and a sustain pulse, respectively. . Further, only the sustain pulse generating circuit is connected to sustain electrodes SU1 to SUn to apply the sustain pulse. On the other hand, a data driver is connected to the data electrodes D1 to Dm to apply a write pulse in accordance with display data, and to control the FETs 10 and 11 as switch means by a switch control signal 40. An auxiliary pulse of voltage Vp is applied. The diode 20 in the figure is GN
The diode is a diode for preventing a current from flowing from D to the power supply of Vp, and an inverter 30 is provided so that the FET 10 and the FET 11 are not turned on at the same time.

【0015】以下、初期化期間および書き込み期間の各
動作について説明する。まず、初期化パルスPrが印加
されると図1の時間aにおいてデータ電極−走査電極間
で初期化放電が生じる。初期化放電後にはデータ電極に
は正極性の、走査電極には負極性の壁電荷がセル内に形
成される。書き込み期間にはデータパルスと走査パルス
による電圧によってデータ電極−走査電極間で書き込み
放電が生じる。初期化放電によってデータ電極および走
査電極に蓄積された壁電荷は、正極性の書き込みパルス
および負極性の走査パルスにそれぞれ重畳されることに
よって低い電圧で書き込み放電を生じさせることを可能
としている。
Hereinafter, each operation of the initialization period and the writing period will be described. First, when the initializing pulse Pr is applied, an initializing discharge occurs between the data electrode and the scanning electrode at time a in FIG. After the initializing discharge, a positive wall charge is formed in the data electrode and a negative wall charge is formed in the scan electrode in the cell. In the writing period, a writing discharge is generated between the data electrode and the scanning electrode by a voltage generated by the data pulse and the scanning pulse. The wall charges accumulated on the data electrode and the scan electrode by the initialization discharge are superimposed on the positive write pulse and the negative scan pulse, respectively, so that a write discharge can be generated at a low voltage.

【0016】従来の駆動方法では、図1の時間bにあた
る初期化パルス立ち下がり時に、データ電極上の正の壁
電荷と走査電極上の負の壁電荷による電位差によって自
己消去放電が生じており、これが大きくなって誤放電と
なり、誤書き込みや輝点が発生するなどの画質劣化の原
因となっていた。
In the conventional driving method, a self-erasing discharge occurs due to a potential difference between a positive wall charge on the data electrode and a negative wall charge on the scan electrode at the time of the fall of the initialization pulse corresponding to the time b in FIG. This increased the size and caused erroneous discharge, which caused image quality deterioration such as erroneous writing and bright spots.

【0017】本構成のように、データ電極に補助パルス
Pp1を印加し、時間bでデータ電極電位が低くなって
いれば、データ電極上の正極性の壁電荷と差し引きされ
ることによって、データ電極−走査電極間の電圧が低く
なり、自己消去放電が生じにくくなって誤放電が生じに
くくなる。このため、画質の劣化を抑制することができ
る。つまり、初期化パルスが立ち下がる際にデータ電極
に負極性の補助パルスを印加することによって、画質の
劣化を防ぐことが可能となる。なお、補助パルスを印加
する期間が、初期化パルスが立ち下がる期間の一部だけ
に重なっていてもこのような効果が得られるが、本構成
のように初期化パルスが立ち下がる期間全てにわたっ
て、補助パルスを印加するようにすれば、より大きな効
果が得られる。
As in the present configuration, when the auxiliary pulse Pp1 is applied to the data electrode and the potential of the data electrode becomes low at time b, the data electrode is subtracted from the positive wall charge on the data electrode, thereby obtaining the data electrode. -The voltage between the scan electrodes is reduced, so that self-erasing discharge is less likely to occur and erroneous discharge is less likely to occur. For this reason, deterioration of image quality can be suppressed. That is, it is possible to prevent the image quality from deteriorating by applying a negative auxiliary pulse to the data electrode when the initialization pulse falls. Note that such an effect can be obtained even when the period in which the auxiliary pulse is applied overlaps only a part of the period in which the initialization pulse falls, but over the entire period in which the initialization pulse falls as in this configuration, If an auxiliary pulse is applied, a greater effect can be obtained.

【0018】(実施の形態2)図3は、本発明の実施の
形態2における駆動電圧波形の一例である。第1形態と
異なる点は、書き込み期間において、走査電極に正極性
の走査ベース電圧Vscnが印加され、それに重畳して
負極性の走査パルスPscnが印加される点と、走査ベ
ース電圧印加時(時間d)において、補助パルスPp2
が印加前の電圧に戻っている点である。
(Embodiment 2) FIG. 3 shows an example of a drive voltage waveform according to Embodiment 2 of the present invention. The difference from the first embodiment is that, during the writing period, a positive scan base voltage Vscn is applied to the scan electrode, and a negative scan pulse Pscn is applied in superposition on the scan base voltage Vscn. In d), the auxiliary pulse Pp2
Is that the voltage has returned to the voltage before application.

【0019】第1形態では、データ電極上の正の壁電荷
および走査電極上の負の壁電荷によって、補助パルスが
印加前の電圧に戻る際(図1の時間c)においてデータ
電極−走査電極間で放電が生じることがある。この放電
は時間bにおける放電ほど大きなものにはならないもの
の、誤放電となって画質の劣化につながることがある。
In the first embodiment, when the auxiliary pulse returns to the voltage before application (time c in FIG. 1) due to the positive wall charge on the data electrode and the negative wall charge on the scan electrode, the data electrode-scan electrode is used. A discharge may occur between them. Although this discharge is not as large as the discharge at time b, it may result in erroneous discharge and lead to deterioration of image quality.

【0020】本構成の利点は、図3に示されるように、
補助パルスが印加前の電圧に戻るタイミングを、書き込
み期間において走査電極に印加される走査ベース電圧V
scnが印加されている時間dにすることによって、初
期化放電によって蓄積された走査電極上の負の壁電荷が
Vscnに重畳して、データ電極−走査電極間の電位差
が小さくなり、このときに生じる誤放電を抑制できる。
つまり、書き込み期間に走査電極に走査ベース電圧Vs
cnを印加し、かつ、補助パルスが印加前の電圧に戻る
タイミングを、走査ベース電圧が印加されている間にす
ることによって、さらに誤放電が生じにくくなって画質
の劣化が少なくなるという効果が得られる。
The advantage of this configuration is that, as shown in FIG.
The timing at which the auxiliary pulse returns to the voltage before application is determined by the scan base voltage V applied to the scan electrode during the writing period.
By setting the time d during which the scn is applied, the negative wall charge on the scan electrode accumulated by the setup discharge is superimposed on Vscn, and the potential difference between the data electrode and the scan electrode is reduced. The generated erroneous discharge can be suppressed.
That is, the scan base voltage Vs is applied to the scan electrode during the writing period.
By applying the timing at which cn is applied and the timing at which the auxiliary pulse returns to the voltage before the application is made while the scanning base voltage is being applied, the erroneous discharge is less likely to occur and the effect of reducing the deterioration of the image quality is reduced. can get.

【0021】(実施の形態3)図4は、本発明の実施の
形態3における駆動電圧波形の一例である。第1形態と
は、初期化パルスの立ち下がり波形がランプ状になって
いる点が異なり、その他の部分の波形は同じである。ラ
ンプ波形の傾きの大きさは10V/μ秒以下である。ま
た、駆動装置の構成は第1形態と同じである。
(Embodiment 3) FIG. 4 is an example of a drive voltage waveform according to Embodiment 3 of the present invention. The difference from the first embodiment is that the falling waveform of the initialization pulse has a ramp shape, and the waveforms of the other portions are the same. The magnitude of the slope of the ramp waveform is 10 V / μsec or less. The configuration of the driving device is the same as that of the first embodiment.

【0022】初期化パルスの立ち下がりにおける行電極
電位の変化の割合を平均10V/μ秒以下といった緩や
かなものにすることによって、立ち下がり時の自己消去
放電が微弱なものになり、急峻に立ち下げを行う時より
も誤放電が生じにくくなるが、本構成のようにデータ電
極に印加する負極性の補助パルスPp1と併用すること
によって、さらに誤放電が生じにくくなり、さらなる画
質劣化の抑制を実現できる。なお、本構成では、初期化
パルスの立ち下がりの変化がランプ状になっている場合
を例にとっているが、もちろん、電位変化の割合の大き
さが平均10V/μ秒以下であれば、初期化パルスの立
ち下がりの変化が指数関数的である部分を含む場合な
ど、他の変化形状であっても効果は同じである。
By making the rate of change of the row electrode potential at the fall of the initialization pulse gentle at an average of 10 V / .mu.sec or less, the self-erasing discharge at the fall becomes weak and sharply rises. Although the erroneous discharge is less likely to occur than when lowering, the erroneous discharge is further less likely to occur by using together with the negative auxiliary pulse Pp1 applied to the data electrode as in this configuration, and further suppression of image quality deterioration is achieved. realizable. In this configuration, the case where the change of the falling edge of the initialization pulse is a ramp is taken as an example. Of course, if the rate of the potential change is 10 V / μsec or less on average, the initialization is performed. The effect is the same even if the change shape of the pulse falls to another change shape such as a case where the change in the falling edge includes an exponential portion.

【0023】なお、これまでに挙げた各実施の形態にお
ける初期化パルスの立ち上がりの変化は急峻なものであ
るが、もちろん、立ち上がりの変化がランプ状もしくは
指数関数的な部分を含んだものであっても効果は同じで
ある。また、データ電極に印加される補助パルスのパル
ス幅がどのような大きさであっても効果は同じである。
Although the rise of the reset pulse in each of the above-described embodiments is steep, the rise of the pulse includes, for example, a ramp-like or exponential function. The effect is the same. The effect is the same regardless of the pulse width of the auxiliary pulse applied to the data electrode.

【0024】[0024]

【発明の効果】以上のように本発明によれば、初期化パ
ルスがパルスを印加する前の電圧に戻る際に、初期化パ
ルスとは逆極性の補助パルスを列電極に印加しておくこ
とによって、その際に生じる誤放電を抑制し、画質の劣
化を防ぐことができる。
As described above, according to the present invention, when the initialization pulse returns to the voltage before applying the pulse, an auxiliary pulse having a polarity opposite to that of the initialization pulse is applied to the column electrode. As a result, erroneous discharge occurring at that time can be suppressed, and deterioration of image quality can be prevented.

【0025】また、本発明によれば、書き込み期間にお
いて、走査パルスと逆極性の走査ベース電圧を走査電極
に印加し、走査ベース電圧の印加中に、補助パルスを補
助パルス印加前の電圧に戻すことによって、補助パルス
が印加前の電圧に戻る際に生じる可能性のある、列電極
および行電極の一方に蓄積された壁電荷の電位差による
放電を抑制でき、画質の劣化を抑えられる。
According to the present invention, a scan base voltage having a polarity opposite to that of the scan pulse is applied to the scan electrode during the writing period, and the auxiliary pulse is returned to the voltage before the application of the auxiliary pulse during the application of the scan base voltage. As a result, the discharge due to the potential difference of the wall charges accumulated on one of the column electrode and the row electrode, which may occur when the auxiliary pulse returns to the voltage before the application, can be suppressed, and the deterioration of the image quality can be suppressed.

【0026】また、本発明によれば、初期化パルスが印
加前の電圧に戻る際の行電極の電位の変化の大きさを1
0V/μ秒以下にし、かつ、このときに列電極に補助パ
ルスを印加することによって、さらに誤放電を抑制で
き、画質の劣化を抑えることができる。
Further, according to the present invention, the magnitude of the change in the potential of the row electrode when the reset pulse returns to the voltage before application is set to 1
By setting the voltage to 0 V / μsec or less and applying an auxiliary pulse to the column electrode at this time, erroneous discharge can be further suppressed, and deterioration in image quality can be suppressed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施の形態におけるプラズマデ
ィスプレイの駆動電圧印加タイミングチャート
FIG. 1 is a driving voltage application timing chart of a plasma display according to a first embodiment of the present invention.

【図2】本発明のプラズマディスプレイの駆動装置の構
成図
FIG. 2 is a configuration diagram of a driving device for a plasma display of the present invention.

【図3】本発明の第2の実施の形態におけるプラズマデ
ィスプレイの駆動電圧印加タイミングチャート
FIG. 3 is a drive voltage application timing chart of a plasma display according to a second embodiment of the present invention.

【図4】本発明の第3の実施の形態におけるプラズマデ
ィスプレイの駆動電圧印加タイミングチャート
FIG. 4 is a driving voltage application timing chart of a plasma display according to a third embodiment of the present invention.

【符号の説明】[Explanation of symbols]

10,11 スイッチングFET 20 ダイオード 30 インバータ 40 制御信号 a〜d 時間区切り D1〜Dm データ電極 Pa 書き込みパルス Pp1,Pp2 補助パルス Pr 初期化パルス Psx,Psy 維持パルス Vp 補助パルス電圧 Vscn 走査ベース電圧 SC1〜SCn 走査電極 SU1〜SUn 維持電極 10, 11 Switching FET 20 Diode 30 Inverter 40 Control signal ad Time interval D1 to Dm Data electrode Pa Write pulse Pp1, Pp2 Auxiliary pulse Pr Initialization pulse Psx, Psy Sustain pulse Vp Auxiliary pulse voltage Vscn Scan base voltage SC1 to SCn Scan electrode SU1 to SUn Sustain electrode

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 行電極対の一方に初期化パルスを加えて
初期化放電を生じさせる初期化期間と、前記行電極対の
一方に走査パルスを印加し、前記走査パルス印加時に前
記走査パルスと逆極性の書き込みパルスを列電極に印加
する書き込み期間を有し、前記初期化パルスが印加前の
電圧に戻る際の前記行電極電位が変化している期間内
に、前記列電極に前記初期化パルスと逆極性の補助パル
スが印加されていることを特徴とするプラズマディスプ
レイ。
1. An initialization period in which an initialization pulse is applied to one of a pair of row electrodes to generate an initialization discharge, and a scan pulse is applied to one of the pair of row electrodes, and the scan pulse is applied when the scan pulse is applied. A write period for applying a write pulse of the opposite polarity to the column electrode, and during the period in which the row electrode potential changes when the reset pulse returns to the voltage before application, the reset is applied to the column electrode. A plasma display, wherein an auxiliary pulse having a polarity opposite to that of the pulse is applied.
【請求項2】 前記初期化パルスが印加前の電圧に戻る
際の前記行電極電位が変化している期間全てにまたがっ
て、前記列電極に前記初期化パルスと逆極性の補助パル
スを印加することを特徴とする請求項1記載のプラズマ
ディスプレイ。
2. An auxiliary pulse having a polarity opposite to that of the initialization pulse is applied to the column electrode over the entire period in which the row electrode potential changes when the initialization pulse returns to the voltage before application. The plasma display according to claim 1, wherein:
【請求項3】 前記書き込み期間において、前記初期化
パルスが印加される行電極に前記初期化パルスと同極性
のベース電圧を印加し、前記ベース電圧に重畳して前記
走査パルスを印加する際に、前記ベース電圧の印加中か
つ書き込みパルス印加前に前記補助パルスを印加前の電
圧に戻すことを特徴とする請求項1または2記載のプラ
ズマディスプレイ。
3. The method according to claim 2, wherein in the writing period, a base voltage having the same polarity as the initialization pulse is applied to a row electrode to which the initialization pulse is applied, and the scan pulse is applied while being superimposed on the base voltage. 3. The plasma display according to claim 1, wherein the auxiliary pulse is returned to a voltage before the application of the auxiliary pulse during the application of the base voltage and before the application of the write pulse.
【請求項4】 前記初期化パルスが印加前の電圧に戻る
際に、前記走査電極の電圧変化の割合の絶対値が平均1
0V/μ秒以下である部分を含むことを特徴とする請求
項1〜3のいずれかに記載のプラズマディスプレイ。
4. When the initialization pulse returns to the voltage before application, the absolute value of the rate of change in the voltage of the scan electrode is 1 on average.
The plasma display according to any one of claims 1 to 3, further comprising a portion at 0 V / μsec or less.
【請求項5】 前記初期化パルスが印加前の電圧に戻る
際の電圧変化がランプ状である部分を含むことを特徴と
する請求項1〜4のいずれかに記載のプラズマディスプ
レイ。
5. The plasma display according to claim 1, wherein a voltage change when the reset pulse returns to a voltage before application includes a ramp-shaped portion.
【請求項6】 前記初期化パルスが印加前の電圧に戻る
際の電圧変化が指数関数的である部分を含むことを特徴
とする請求項1〜4のいずれかに記載のプラズマディス
プレイ。
6. The plasma display according to claim 1, wherein a voltage change when the initialization pulse returns to a voltage before application is exponential.
JP2001178085A 2001-06-13 2001-06-13 Plasma display Pending JP2002366094A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001178085A JP2002366094A (en) 2001-06-13 2001-06-13 Plasma display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001178085A JP2002366094A (en) 2001-06-13 2001-06-13 Plasma display

Publications (1)

Publication Number Publication Date
JP2002366094A true JP2002366094A (en) 2002-12-20

Family

ID=19018834

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001178085A Pending JP2002366094A (en) 2001-06-13 2001-06-13 Plasma display

Country Status (1)

Country Link
JP (1) JP2002366094A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391390B2 (en) 2003-10-16 2008-06-24 Samsung Sdi Co., Ltd. Plasma display panel driving method and device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391390B2 (en) 2003-10-16 2008-06-24 Samsung Sdi Co., Ltd. Plasma display panel driving method and device

Similar Documents

Publication Publication Date Title
JP3692827B2 (en) Driving method of AC type plasma display panel
US6608609B1 (en) Method for driving plasma display panel
KR100292190B1 (en) Method of driving discharge tube for display
KR980004289A (en) Driving Method of Plasma Display Panel and Plasma Display
JP4248511B2 (en) Plasma display device
US7053559B2 (en) Method and apparatus for driving plasma display panel
JP2005301259A (en) Driving method for plasma display panel and plasma display panel
JP3526179B2 (en) Plasma display device
JP2004191530A (en) Plasma display panel driving method
JPH1165516A (en) Method and device for driving plasma display panel
JP2002215085A (en) Plasma display panel and driving method therefor
JP3628195B2 (en) Plasma display panel device
JPH09244575A (en) Plasma display panel driving device
US8199072B2 (en) Plasma display device and method of driving the same
US7825874B2 (en) Plasma display panel initialization and driving method and apparatus
JP2005321804A (en) Plasma display apparatus and its driving method
US6661395B2 (en) Method and device to drive a plasma display
JPH09251841A (en) Manufacture of plasma display panel and plasma display apparatus
JP2002366094A (en) Plasma display
JP2003122295A (en) Plasma display device
JP3439462B2 (en) Aging method for plasma display panel
JPWO2007023526A1 (en) Plasma display device
JP2002366090A (en) Driving method of plasma display
JP2002351391A (en) Plasma display
JP2002132206A (en) Plasma display