JP2002198855A - Transmission-reception control circuit - Google Patents

Transmission-reception control circuit

Info

Publication number
JP2002198855A
JP2002198855A JP2000396626A JP2000396626A JP2002198855A JP 2002198855 A JP2002198855 A JP 2002198855A JP 2000396626 A JP2000396626 A JP 2000396626A JP 2000396626 A JP2000396626 A JP 2000396626A JP 2002198855 A JP2002198855 A JP 2002198855A
Authority
JP
Japan
Prior art keywords
transmission
terminal
reception
control circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000396626A
Other languages
Japanese (ja)
Inventor
Motoo Nakagawa
元雄 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2000396626A priority Critical patent/JP2002198855A/en
Publication of JP2002198855A publication Critical patent/JP2002198855A/en
Pending legal-status Critical Current

Links

Landscapes

  • Waveguide Switches, Polarizers, And Phase Shifters (AREA)
  • Transceivers (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a transmission-reception control circuit which removes harmonic components of a transmission signal in the control circuit to enable the transmission with a little transmission loss. SOLUTION: The transmission-reception control circuit has a first PIN diode 20 connected between an antenna terminal 14 and a transmit terminal 13, a transmission line 24 connected between a receive terminal 16 and the antenna terminal 14, and a second PIN diode 26 connected between the receive terminal of the transmission line 24 and a ground electrode. A parallel resonance circuit P revealing an infinity impedance at a transmission frequency, and a series resonance circuit P revealing a substantially zero impedance at harmonic components of the transmission signal, are disposed between the first PIN diode 20 and the ground potential.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、送信信号の中心的
な送信周波数の波長に対して有する1/4相当の長さの
伝送線路を利用した送受信制御回路に関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a transmission / reception control circuit using a transmission line having a length corresponding to 1/4 of a wavelength of a central transmission frequency of a transmission signal.

【0002】[0002]

【従来の技術】携帯電話機などで用いられるアンテナス
イッチ回路は、図5のように送信回路Txと受信回路R
xにて同じアンテナを共用するために、このアンテナと
送信回路Tx及び受信回路Rxとの間に送受信制御回路
SWを設けていた。尚、図6において、送受信制御回路
SWと送信端子TXとの間には、増幅回路PA、送信信
号の高調波成分を除去するローパスフィルタLPFが配
置されていた。
2. Description of the Related Art As shown in FIG. 5, an antenna switch circuit used in a portable telephone or the like has a transmitting circuit Tx and a receiving circuit Rx.
In order to share the same antenna at x, a transmission / reception control circuit SW is provided between the antenna and the transmission circuit Tx and the reception circuit Rx. In FIG. 6, between the transmission / reception control circuit SW and the transmission terminal TX, an amplification circuit PA and a low-pass filter LPF for removing a harmonic component of the transmission signal are arranged.

【0003】この送受信制御回路SWの構成を図6に示
す。送受信制御回路SWは、送信回路Tx側に接続され
る送信端子1と、アンテナに接続されるアンテナ端子2
と、受信回路Rxに接続される受信端子3とを有してい
る。
FIG. 6 shows the configuration of the transmission / reception control circuit SW. The transmission / reception control circuit SW includes a transmission terminal 1 connected to the transmission circuit Tx side, and an antenna terminal 2 connected to the antenna.
And a receiving terminal 3 connected to the receiving circuit Rx.

【0004】送信端子1は、コンデンサ4を介して第1
のPINダイオード5のアノード側に接続されている。
この第1のPINダイオード5のカソード側にはコンデ
ンサ6を介してアンテナ端子2及び伝送線路7に接続さ
れている。
A transmitting terminal 1 is connected to a first terminal via a capacitor 4.
Are connected to the anode side of the PIN diode 5.
The cathode side of the first PIN diode 5 is connected to the antenna terminal 2 and the transmission line 7 via the capacitor 6.

【0005】この伝送線路7は送信端子1に入力される
送信信号の中心的な周波数の波長をλとした時、λ/4
となるような線路長を有している。また、この伝送線路
7は、コンデンサ8を介して受信端子3に接続されてい
る。さらに、伝送線路7の受信端側とグラウンド電位と
の間に第2のPINダイオード9が接続される。
When the wavelength of the central frequency of the transmission signal input to the transmission terminal 1 is λ, the transmission line 7 has λ / 4
Has a line length such that The transmission line 7 is connected to the receiving terminal 3 via a capacitor 8. Further, a second PIN diode 9 is connected between the receiving end side of the transmission line 7 and the ground potential.

【0006】第1のPINダイオード5のアノード側に
は、2つのPINダイオード5、9にバイアス電流を与
え、両PINダイオード5、9をオン状態とするコント
ロール端子12が形成されている。尚、コントロール端
子から第1のPINダイオード5にかけて、抵抗11、
コイル10が介在されている。
On the anode side of the first PIN diode 5, there is formed a control terminal 12 for applying a bias current to the two PIN diodes 5, 9 and turning on both PIN diodes 5, 9. In addition, from the control terminal to the first PIN diode 5, a resistor 11,
The coil 10 is interposed.

【0007】ここでコンデンサ4、6、8は第1のPI
Nダイオード5、第2のPINダイオード9に流れるバ
イアス電流が送受信制御回路の外に流れ出すことを防止
するためのカップリングコンデンサである。また、コイ
ル10はコントロール端子12と送信端子1間をハイイ
ンピーダンスに保ち、送信信号がコントロール端子12
に流れることを防ぐために用いられる。
Here, the capacitors 4, 6, and 8 are connected to the first PI
It is a coupling capacitor for preventing a bias current flowing through the N diode 5 and the second PIN diode 9 from flowing out of the transmission / reception control circuit. The coil 10 maintains a high impedance between the control terminal 12 and the transmission terminal 1 so that the transmission signal is transmitted to the control terminal 12.
Used to prevent flow.

【0008】この回路において送信時には、コントロー
ル端子12より第1のPINダイオード5、第2のPI
Nダイオード9をオン状態にするバイアス信号(バイア
ス電流)を供給する。これにより、バアイス電流が、抵
抗11、コイル10、第1のPINダイオード5、伝送
線路7、第2のPINダイオード9、グランド電位に流
れ、両PINダイオード5、9がオン状態となる。この
結果、送信端子1とアンテナ端子2間は第1のPINダ
イオード5によりほとんど損失がなく接続される。ま
た、アンテナ端子2と受信端子3間の伝送線路7が第2
のPINダイオード9により接地されるため、ショート
スタブとして動作する。しかも、この伝送線路7が中心
的な送信周波数のλ/4の線路長を有しているので、ア
ンテナ端子2と受信端子3間は高インピーダンス状態と
なる。その結果、アンテナ端子2と受信端子3は切り離
された状態となり、送信端子1に入力された送信信号は
受信端子3側にほとんど流れずにアンテナ端子2に伝送
される。
At the time of transmission in this circuit, the first PIN diode 5 and the second PI
A bias signal (bias current) for turning on the N diode 9 is supplied. As a result, a Bais current flows to the resistor 11, the coil 10, the first PIN diode 5, the transmission line 7, the second PIN diode 9, and the ground potential, and both PIN diodes 5, 9 are turned on. As a result, the transmission terminal 1 and the antenna terminal 2 are connected by the first PIN diode 5 with almost no loss. The transmission line 7 between the antenna terminal 2 and the receiving terminal 3 is the second
Operate as a short stub. Moreover, since the transmission line 7 has a line length of λ / 4 of the central transmission frequency, a high impedance state is established between the antenna terminal 2 and the reception terminal 3. As a result, the antenna terminal 2 and the reception terminal 3 are separated from each other, and the transmission signal input to the transmission terminal 1 is transmitted to the antenna terminal 2 without flowing to the reception terminal 3 side.

【0009】また受信時には、コントロール端子12に
第1及び第2のPINダイオード5、9を共にオフ状態
とするバイアス信号(負の電圧のバイアス信号、ゼロ電
位信号など)を供給し、両PINダイオード5、9をオ
フ状態とする。これにより、送信端子1とアンテナ端子
2の間は、オフ状態の第1のPINダイオード5によっ
て切断状態となる。また、アンテナ端子2と受信端子3
との間は、伝送線路7が単なる伝送線路として動作する
ため、アンテナ端子2と受信端子3間はほとんど損失が
なく接続される状態となる。したがってアンテナ端子2
に入力された受信信号は送信端子1側にほとんど流れず
に、受信端子3のみに伝送される。
At the time of reception, a bias signal (a negative voltage bias signal, a zero potential signal, or the like) for turning off both the first and second PIN diodes 5 and 9 is supplied to the control terminal 12, and both PIN diodes are turned off. 5 and 9 are turned off. As a result, the transmission terminal 1 and the antenna terminal 2 are disconnected by the first PIN diode 5 in the off state. Also, the antenna terminal 2 and the receiving terminal 3
Since the transmission line 7 operates as a simple transmission line between the antenna terminal 2 and the antenna terminal 2, the antenna terminal 2 and the reception terminal 3 are connected with almost no loss. Therefore, antenna terminal 2
Is hardly flown to the transmission terminal 1 side, and is transmitted only to the reception terminal 3.

【0010】[0010]

【発明が解決しようとする課題】この回路構成の送受信
制御回路の送信端子1の前段には、図5に示すように、
パワーアンプPAが存在している。そして、アンテナ回
路では、パワーアンプPAで発生する送信信号の2倍高
調波の歪や3倍高調波の歪を除去するために、パワーア
ンプPAと送受信制御回路SWとの間に、低域通過型フ
ィルタLPFを接続していた。この低域通過型フィルタ
LPFは十分な減衰量を得るために、例えば図7に示す
ように、主線Lに挿入された二つの伝送線路81、81
と主線Lとグラウンド電位との間に接続されたシャント
コンデンサ82、82、82から成る5次の低域通過型
フィルタなどを用いる。
As shown in FIG. 5, at the preceding stage of the transmission terminal 1 of the transmission / reception control circuit having this circuit configuration,
A power amplifier PA is present. Then, in the antenna circuit, a low-pass filter is provided between the power amplifier PA and the transmission / reception control circuit SW in order to remove the second harmonic distortion and the third harmonic distortion of the transmission signal generated in the power amplifier PA. Type filter LPF was connected. In order to obtain a sufficient attenuation, the low-pass filter LPF has two transmission lines 81 and 81 inserted into the main line L, for example, as shown in FIG.
A fifth-order low-pass filter composed of shunt capacitors 82, 82, 82 connected between the main line L and the ground potential is used.

【0011】しかしながら低域通過型フィルタLPFは
5つの素子を用いるために伝送損失が比較的大きい
(0.3〜0.5dB)という問題があった。
However, the low-pass filter LPF has a problem that the transmission loss is relatively large (0.3 to 0.5 dB) because it uses five elements.

【0012】また送受信制御回路と低域通過型フィルタ
を組み合わせて一つの部品とすることも提案されている
が、低域通過型フィルタの素子数が多くフィルタの占有
体積が大きく小型化の妨げとなっていた。
It has also been proposed to combine a transmission / reception control circuit with a low-pass filter to form a single component. Had become.

【0013】本発明は上述の問題的に鑑みて案出された
ものであり、その目的は、送受信制御回路内で、送信信
号の高調波成分を除去し、伝送損失の少ない状態で送信
が可能な送受信制御回路を提供することにある。
SUMMARY OF THE INVENTION The present invention has been made in view of the above problems, and has as its object to eliminate a harmonic component of a transmission signal in a transmission / reception control circuit, thereby enabling transmission with a small transmission loss. To provide a simple transmission / reception control circuit.

【0014】[0014]

【課題を解決するための手段】本発明は、アンテナが接
続されるアンテナ端子と、送信回路が接続される送信端
子と、受信回路が接続される受信端子と、アンテナ端子
と送信端子との間に接続される第1のPINダイオード
と、前記受信端子とアンテナ端子との間に接続される伝
送線路と、前記伝送線路の受信端子側とグランド電極と
の間に接続される第2のPINダイオードと、送信時に
第1及び第2のPINダイオードをオン状態とする制御
信号を供給する制御端子とからなる送受信制御回路にお
いて、前記第2のPINダイオードとグランド電位との
間には、送信信号の送信周波数に対してインピーダンス
が無限大となる並列共振回路部、送信信号の高調波成分
に対してインピーダンスが実質的にゼロとなる直列共振
回路部を配置した。
SUMMARY OF THE INVENTION The present invention provides an antenna terminal to which an antenna is connected, a transmission terminal to which a transmission circuit is connected, a reception terminal to which a reception circuit is connected, and an antenna terminal and a transmission terminal. , A transmission line connected between the reception terminal and the antenna terminal, and a second PIN diode connected between the reception terminal side of the transmission line and the ground electrode. And a control terminal for supplying a control signal for turning on the first and second PIN diodes at the time of transmission, a transmission signal between the second PIN diode and the ground potential. The parallel resonance circuit part whose impedance becomes infinite with respect to the transmission frequency and the series resonance circuit part whose impedance becomes substantially zero with respect to the harmonic components of the transmission signal are arranged.

【0015】尚、前記並列共振回路部及び直列共振回路
部は、インダクタンス素子と容量素子とからなり、且つ
前記容量素子が両共振回路部で共用されている。
The parallel resonance circuit section and the series resonance circuit section each include an inductance element and a capacitance element, and the capacitance element is shared by both resonance circuit sections.

【作用】本発明では、送信端子とアンテナとの間で、送
信時にオン状態となる第1のPINダイオードとグラン
ド電位との間には、送信信号の送信周波数に対してイン
ピーダンスが無限大となる並列共振回路部、送信信号の
高調波成分に対してインピーダンスが実質的にゼロとな
る直列共振回路部を配置した。
According to the present invention, the impedance becomes infinite with respect to the transmission frequency of the transmission signal between the transmission terminal and the antenna and between the first PIN diode which is turned on at the time of transmission and the ground potential. A parallel resonance circuit unit and a series resonance circuit unit having an impedance substantially zero with respect to a harmonic component of a transmission signal are arranged.

【0016】これにより、減衰特性中に送信信号の2倍
高調波あるいは3倍高調波に対応して減衰極を形成する
ことができ、低域通過フィルタの素子数を削減または低
域通過フィルタを不要として、この高調波成分を除去で
ある。
With this arrangement, it is possible to form an attenuation pole corresponding to the second harmonic or the third harmonic of the transmission signal in the attenuation characteristic, thereby reducing the number of low-pass filter elements or reducing the number of low-pass filters. This harmonic component is eliminated as unnecessary.

【0017】即ち、上述のLC直列共振回路部で、例え
ば3倍の高調波成分に対してインピーダンスがゼロとな
る(高調波成分と共振周波数を合わせる)ように、L、
Cを夫々設定する。そして、また、上述のLC並列共振
回路部で、送信信号に対してインピーダンスが無限大と
なる(送信信号と***振周波数を合わせる)ようにL、
Cを夫々設定する。尚、両共振回路部の容量Cを供給す
れば、素子数の減少も可能となる。
That is, in the above-described LC series resonance circuit section, L, L is set so that the impedance becomes zero (for example, the harmonic component and the resonance frequency are matched) with respect to the triple harmonic component.
C is set respectively. Further, in the above-described LC parallel resonance circuit section, L and L are set so that the impedance becomes infinite with respect to the transmission signal (the transmission signal and the anti-resonance frequency are matched).
C is set respectively. If the capacitance C of both resonance circuit units is supplied, the number of elements can be reduced.

【0018】[0018]

【発明の実施の形態】以下、本発明の送受信制御回路を
図面に基づいて詳説する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, a transmission / reception control circuit according to the present invention will be described in detail with reference to the drawings.

【0019】図1は、本発明の送受信制御回路の実施例
を示す回路図である。図1において、13は送信端子、
16は受信端子、14はアンテナ端子であり、20は第
1のPINダイオード、26は第2のPINダイオー
ド、24は伝送線路である。
FIG. 1 is a circuit diagram showing an embodiment of the transmission / reception control circuit of the present invention. In FIG. 1, 13 is a transmission terminal,
Reference numeral 16 denotes a reception terminal, 14 denotes an antenna terminal, 20 denotes a first PIN diode, 26 denotes a second PIN diode, and 24 denotes a transmission line.

【0020】送信端子13は、コンデンサ18を介して
第1のPINダイオード20のアノード側に接続されて
いる。この第1のPINダイオード20のカソード側に
はコンデンサ19を介してアンテナ端子14及び伝送線
路24に接続されている。
The transmission terminal 13 is connected to the anode side of the first PIN diode 20 via the capacitor 18. The cathode side of the first PIN diode 20 is connected to the antenna terminal 14 and the transmission line 24 via the capacitor 19.

【0021】この伝送線路24は送信端子13に入力さ
れる送信信号の中心的な周波数の波長をλとした時、λ
/4となるような線路長を有している。この伝送線路2
4は、コンデンサ27を介して受信端子16に接続され
ている。また、伝送線路24の受信端側とグラウンド電
位との間に第2のPINダイオード26が接続される。
When the wavelength of the central frequency of the transmission signal input to the transmission terminal 13 is λ, the transmission line
It has a line length of / 4. This transmission line 2
4 is connected to the receiving terminal 16 via a capacitor 27. Also, a second PIN diode 26 is connected between the receiving end side of the transmission line 24 and the ground potential.

【0022】また、第1のPINダイオード20のアノ
ード側には、2つのPINダイオード20、26にバイ
アス電流を与え、両PINダイオード20、26をオン
状態とするコントロール端子15が形成されている。
On the anode side of the first PIN diode 20, there is formed a control terminal 15 for applying a bias current to the two PIN diodes 20 and 26 and turning on both PIN diodes 20 and 26.

【0023】また、第1のPINダイオード20のアノ
ード側は、直列共振回路部、並列共振回路部を介して、
グランド電位に接地されている。
The anode side of the first PIN diode 20 is connected via a series resonance circuit section and a parallel resonance circuit section.
Grounded to ground potential.

【0024】例えば、図において、直列共振回路部S
は、インダタンス成分を有するコイル、ストリップライ
ン、マイクロストリップ線路などからインダクタンス素
子21と、容量素子23とから構成さてれる。即ち、両
者は直列的に接続されている。
For example, in FIG.
Is composed of an inductance element 21 and a capacitance element 23 using a coil, a strip line, a microstrip line or the like having an inductance component. That is, both are connected in series.

【0025】また、並列共振回路部Pは、インダタンス
成分を有するコイル、ストリップライン、マイクロスト
リップ線路などからインダクタンス素子22と、直列共
振回路部と共用される容量素子23とから構成さてれ
る。即ち、両者は並列的に接続されている。
The parallel resonance circuit section P is composed of an inductance element 22 composed of a coil having an inductance component, a strip line, a microstrip line, and the like, and a capacitance element 23 shared with the series resonance circuit section. That is, both are connected in parallel.

【0026】尚、コンデンサ25はバイパスコンデンサ
であり、制御端子から供給供給されるバイアス信号のノ
イズ除去及びバイアス信号がグランドに流れないように
するために設けられている。
The capacitor 25 is a bypass capacitor, and is provided to remove noise of the bias signal supplied from the control terminal and to prevent the bias signal from flowing to the ground.

【0027】ここでコンデンサ18、19、27はPI
Nダイオード20、26に流れるバイアス電流が送受信
制御回路の外に流れ出すことを防止するためのカップリ
ングコンデンサであり、インダクタンス素子21、2
2、コンデンサ23は、コントロール端子15と送信端
子13間をハイインピーダンスに保ち送信信号がコント
ロール端子1 15に流れることを防ぐために用いられ
る。
Here, the capacitors 18, 19 and 27 are PI
A coupling capacitor for preventing a bias current flowing through the N diodes 20 and 26 from flowing out of the transmission / reception control circuit.
2. The capacitor 23 is used to keep a high impedance between the control terminal 15 and the transmission terminal 13 to prevent a transmission signal from flowing to the control terminal 115.

【0028】上述の送受信制御回路において、受信時に
は、コントロール端子15に、第1のPINダイオード
20、第2のPINダイオード26をオフ状態とするバ
イアス信号(負の逆バイアス電圧やゼロ電位の信号)を
供給する。これにより、第1のPINダイオード20、
第2のPINダイオード26をオフとする。これによ
り、アンテナ端子14と送信端子13間が、第1のPI
Nダイオード20により切断状態される。
In the above-described transmission / reception control circuit, at the time of reception, a bias signal (a negative reverse bias voltage or a signal of zero potential) for turning off the first PIN diode 20 and the second PIN diode 26 is applied to the control terminal 15. Supply. Thereby, the first PIN diode 20,
The second PIN diode 26 is turned off. Thereby, the first PI is connected between the antenna terminal 14 and the transmission terminal 13.
It is cut off by the N diode 20.

【0029】また、アンテナ端子14と受信端子16間
の伝送線路24は、単なる伝送線路として動作し、アン
テナ端子14と受信端子16を接続する。このときの受
信周波数特性は平坦であり、通過帯域にてアンテナ端子
14と受信端子16間の良好な挿入損失を得ることが
できる。
The transmission line 24 between the antenna terminal 14 and the reception terminal 16 operates as a simple transmission line, and connects the antenna terminal 14 and the reception terminal 16. The reception frequency characteristic at this time is flat, and a good insertion loss between the antenna terminal 14 and the reception terminal 16 can be obtained in the pass band.

【0030】送信時には、コントロール端子15に、第
1のPINダイオード20、第2のPINダイオード2
6をオン状態とするバイアス信号(バアイス電流)を供
給する。これにより、第1のPINダイオード20及び
第2のPINダイオード26がオン状態となる。特に、
第2のPINダイオード26がオン状態となるため、伝
送線路24の一端が接地されることになり、送信信号に
対してインピーダンスが実質的に無限大とするショート
スタブとして動作する。これにより、アンテナ端子14
と受信端子16との間がハイインピーダンス状態とな
り、アンテナ端子14と受信端子16間が切断された状
態となる。したがって送信端子13に入力された送信信
号は受信端子16にほとんど流れずにアンテナ端子14
に伝送される。
At the time of transmission, the first PIN diode 20 and the second PIN diode 2 are connected to the control terminal 15.
A bias signal (Baise current) for turning ON the transistor 6 is supplied. As a result, the first PIN diode 20 and the second PIN diode 26 are turned on. In particular,
Since the second PIN diode 26 is turned on, one end of the transmission line 24 is grounded and operates as a short stub whose impedance with respect to a transmission signal is substantially infinite. Thereby, the antenna terminal 14
And the receiving terminal 16 is in a high impedance state, and the antenna terminal 14 and the receiving terminal 16 are disconnected. Therefore, the transmission signal input to the transmission terminal 13 hardly flows to the reception terminal 16 and the antenna terminal 14
Is transmitted to

【0031】このとき送信信号の2倍高調波または3倍
高調波成分は、インダクタンス素子21、22と、容量
素子23から構成される直列共振回路部S、並列共振回
路部Pにより除去される。
At this time, the second harmonic or the third harmonic component of the transmission signal is removed by the series resonance circuit section S and the parallel resonance circuit section P composed of the inductance elements 21 and 22 and the capacitance element 23.

【0032】図3は、直列共振回路部Sによって、3倍
高調波成分を除去するように設定した。この時のカップ
リングコンデンサ18と第1のPINダイオード20の
間での通過特性を示す。図3の中、符号Xは通過特性で
あり、Yは反射特性である。尚、3倍の高調波成分を除
去するにあたり、先ず、インダクタンス素子22と容量
素子23とからなる並列共振回路部Pにおける***振周
波数が送信信号の中心的な周波数となるように、インダ
クタンス素子22のインダクタンス値、コンデンサ23
の容量値を設定する。そして、このコンデンサ23の容
量値を考慮して、インダクタンス素子21とコンデンサ
23とからなる直列共振回路部Sの回路定数を決定し、
共振周波数が送信信号の中心的な周波数の3倍の高調波
成分の値となるようにする。
FIG. 3 shows a configuration in which the third harmonic component is removed by the series resonance circuit section S. The pass characteristic between the coupling capacitor 18 and the first PIN diode 20 at this time is shown. In FIG. 3, the symbol X is a pass characteristic, and Y is a reflection characteristic. When removing the triple harmonic component, first, the inductance element 22 is set so that the anti-resonance frequency in the parallel resonance circuit portion P including the inductance element 22 and the capacitance element 23 becomes the central frequency of the transmission signal. Inductance value of the capacitor 23
Set the capacitance value of. Then, in consideration of the capacitance value of the capacitor 23, the circuit constant of the series resonance circuit portion S including the inductance element 21 and the capacitor 23 is determined,
The resonance frequency is set to a value of a harmonic component three times the central frequency of the transmission signal.

【0033】さらに、伝送線路24は送信周波数のλ/4
波長であるために2倍高調波に対して低インピーダンス
となり、アンテナ端子14への2倍の高調波の輻射が抑
制される。この時の第1のPINダイオード20とカッ
プリングコンデンサ19の間での通過特性の様子を図4
に示す。尚、図4においても、Xは通過特性を示し、Y
は反射特性を示す。
Further, the transmission line 24 has a transmission frequency of λ / 4.
Because of the wavelength, the impedance becomes low with respect to the double harmonic, and the radiation of the double harmonic to the antenna terminal 14 is suppressed. FIG. 4 shows the state of the passing characteristic between the first PIN diode 20 and the coupling capacitor 19 at this time.
Shown in It should be noted that also in FIG.
Indicates reflection characteristics.

【0034】具体的なインダクタンス素子21、22
と、コンデンサ23から構成される回路の素子値は、伝
送線路24を、例えば、比誘電率10の基板上に形成
し、図4に示すような特性を持たせる。例えば、インダ
クタンス素子21、22をストリップ線路で構成し、送
信信号の中心的な周波数F1を1GHzとした時、その3
倍高調波を減衰させる場合には、ストリップ線路21,
22と、コンデンサ23は各々1.5mm,10mm、
3.0PFとする。これにより、送信端子13からアンテ
ナ端子14までの間の通過特性は、実質的に図3に示し
た通過特性と図4に示した通過特性の合成で表され、送
信信号の中心的な周波数F1においては、減衰をさせる
ことなく、且つ、2倍の高調波成分、3倍の高調波成分
などの高周波領域を安定して、且つ十分に減衰させるこ
とができる。これは、低域通過型フィルタを送信端子1
3の前段に設ける必要がないことを示し、送受信制御回
路を含むアンテナ回路の部品素子定数を削減でき、ま
た、送受信制御回路も小型化できることを意味してい
る。
Specific inductance elements 21 and 22
And the element value of the circuit composed of the capacitor 23, the transmission line 24 is formed, for example, on a substrate having a relative dielectric constant of 10 so as to have characteristics as shown in FIG. For example, when the inductance elements 21 and 22 are formed of strip lines and the central frequency F1 of the transmission signal is 1 GHz,
To attenuate the second harmonic, the strip line 21,
22 and the condenser 23 are 1.5 mm and 10 mm, respectively.
3.0 PF. Thereby, the pass characteristic from the transmission terminal 13 to the antenna terminal 14 is substantially expressed by a combination of the pass characteristic shown in FIG. 3 and the pass characteristic shown in FIG. In this case, high-frequency regions such as a double harmonic component and a triple harmonic component can be stably and sufficiently attenuated without attenuation. This means that the low-pass filter is connected to the transmission terminal 1
3, which means that it is not necessary to provide the antenna element in the preceding stage, which means that the component element constants of the antenna circuit including the transmission / reception control circuit can be reduced, and that the transmission / reception control circuit can be downsized.

【0035】上述の実施例においては、伝送線路24と
してストリップ線路を用いているが、マイクロストリッ
プ線路やコイル素子を用いても構わない。また、インダ
クタンス素子21、22も、同様、ストリップ線路、マ
イクロストリップ線路、コイル素子などを用いても構わ
ない。
In the above embodiment, a strip line is used as the transmission line 24, but a microstrip line or a coil element may be used. Similarly, strip lines, microstrip lines, coil elements, etc. may be used as the inductance elements 21 and 22.

【0036】また、コンデンサ23、27はディスクリ
ートタイプのコンデンサ、あるいは伝送線路とグラウン
ド間の層間に設けられた容量形成用電極を用いた層間容
量のいずれでも良く、一個あるいは複数のコンデンサで
も良い。
The capacitors 23 and 27 may be discrete capacitors or interlayer capacitors using a capacitor forming electrode provided between the transmission line and the ground, and may be one or a plurality of capacitors.

【0037】図2は、本発明の他の実施例を示す。この
実施例では、制御端子15から供給される第1のPIN
ダイオード20及び第2のPINダイオード26をオン
状態とするバイアス信号の供給方向が、図1に示す実施
例と相違する。
FIG. 2 shows another embodiment of the present invention. In this embodiment, the first PIN supplied from the control terminal 15
The supply direction of the bias signal for turning on the diode 20 and the second PIN diode 26 is different from the embodiment shown in FIG.

【0038】即ち、図1では、バイアス信号が第1のP
INダイオード20のアノードに供給され、伝送線路2
4を介して第2のPINダイオード26に供給されてい
るが、図2の実施例では、制御端子15は、第2のPI
Nダイオード26のアノード側に設けられ、バアイス信
号は、第2のPINダイオード26から伝送線路24を
介して、第1のPINダイオード20、インダクタンス
素子21、22を介して接地に流れることになる。
That is, in FIG. 1, the bias signal is the first P
The transmission line 2 is supplied to the anode of the IN diode 20 and
4, the control terminal 15 is connected to the second PIN diode 26 through the second PI diode 26.
The bias signal provided on the anode side of the N diode 26 flows from the second PIN diode 26 to the ground via the transmission line 24, the first PIN diode 20, and the inductance elements 21 and 22.

【0039】この場合においても、送信信号の3倍の高
調波成分は、第1のPINダイオード20のカソード側
とグランド電位との間の直列共振回路部、並列共振回路
部を介してグランド電位に流れることになる。
Also in this case, the harmonic component three times as large as the transmission signal becomes the ground potential via the series resonance circuit portion between the cathode side of the first PIN diode 20 and the ground potential and the parallel resonance circuit portion. Will flow.

【0040】尚、上述の実施例では、1つの通信システ
ムの送受信制御回路を例に説明したが、例えば、GSM
通信システムやDCS通信システムのかつの通信システ
ムの送受信号を制御するデュアルモード型送受信制御回
路の一方の送受信制御回路に適用することができる。
In the above embodiment, the transmission / reception control circuit of one communication system has been described as an example.
The present invention can be applied to one transmission / reception control circuit of a dual mode transmission / reception control circuit for controlling transmission / reception of a communication system or a DCS communication system.

【0041】[0041]

【発明の効果】以上のように、本発明の送受信制御回路
では、この送受信制御回路ないで、送信信号の高調波成
分を除去またはアンテナに出力させないようにすること
ができそるため、送信回路側に付加する低域通過型フィ
ルタの素子数を削減、あるいは低域通過型フィルタの削
減が可能となり、送受信制御回路を全体の小型化が容易
となる。
As described above, in the transmission / reception control circuit of the present invention, it is possible to eliminate the harmonic components of the transmission signal or to prevent the output from the antenna without using the transmission / reception control circuit. It is possible to reduce the number of elements of a low-pass filter to be added to or to reduce the number of low-pass filters, and to easily reduce the size of the transmission / reception control circuit as a whole.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の送受信制御回路の回路構成図であるFIG. 1 is a circuit configuration diagram of a transmission / reception control circuit of the present invention.

【図2】本発明の他の送受信制御回路の回路構成図であ
FIG. 2 is a circuit configuration diagram of another transmission / reception control circuit of the present invention.

【図3】本発明の直列共振回路部及び並列共振回路部に
よる減衰特性を示す特性図である。
FIG. 3 is a characteristic diagram showing attenuation characteristics of a series resonance circuit unit and a parallel resonance circuit unit of the present invention.

【図4】本発明のストリップ線路による減衰特性を示す
特性図である。
FIG. 4 is a characteristic diagram showing an attenuation characteristic of the strip line of the present invention.

【図5】従来のアンテナスイッチ回路を実際の送受信ブ
ロックに使用する場合の一般的なブロック回路図であ
る。
FIG. 5 is a general block circuit diagram when a conventional antenna switch circuit is used for an actual transmission / reception block.

【図6】従来の送受信制御回路の回路構成図であるFIG. 6 is a circuit configuration diagram of a conventional transmission / reception control circuit.

【図7】従来の送受信制御回路とともに用いられる低域
通過型フィルタの回路図である。
FIG. 7 is a circuit diagram of a low-pass filter used with a conventional transmission / reception control circuit.

【符号の説明】[Explanation of symbols]

13…受信端子 14…アンテナ端子 15…送信端子 20、26…PINダイオード 21、22…インダクタンス素子 23…コンデンサ 24…伝送線路 S…直列共振回路部 P…並列共振回路部 DESCRIPTION OF SYMBOLS 13 ... Receiving terminal 14 ... Antenna terminal 15 ... Transmission terminal 20, 26 ... PIN diode 21, 22 ... Inductance element 23 ... Capacitor 24 ... Transmission line S ... Series resonance circuit part P ... Parallel resonance circuit part

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】アンテナが接続されるアンテナ端子と、送
信回路が接続される送信端子と、受信回路が接続される
受信端子と、アンテナ端子と送信端子との間に接続され
る第1のPINダイオードと、前記受信端子とアンテナ
端子との間に接続される伝送線路と、前記伝送線路の受
信端子側とグランド電極との間に接続される第2のPI
Nダイオードと、送信時に第1及び第2のPINダイオ
ードをオン状態とする制御信号を供給する制御端子とか
らなる送受信制御回路において、 前記第2のPINダイオードとグランド電位との間に
は、送信信号の送信周波数に対してインピーダンスが無
限大となる並列共振回路部、送信信号の高調波成分に対
してインピーダンスが実質的にゼロとなる直列共振回路
部を配置したことを特徴とする送受信制御回路。
An antenna terminal to which an antenna is connected, a transmission terminal to which a transmission circuit is connected, a reception terminal to which a reception circuit is connected, and a first PIN connected between the antenna terminal and the transmission terminal. A diode, a transmission line connected between the reception terminal and the antenna terminal, and a second PI connected between the reception terminal side of the transmission line and a ground electrode.
In a transmission / reception control circuit including an N diode and a control terminal for supplying a control signal for turning on the first and second PIN diodes during transmission, a transmission terminal is provided between the second PIN diode and a ground potential. A transmission / reception control circuit comprising: a parallel resonance circuit unit having an infinite impedance with respect to a signal transmission frequency; and a series resonance circuit unit having an impedance substantially zero with respect to a harmonic component of a transmission signal. .
【請求項2】 前記並列共振回路部及び直列共振回路部
は、インダクタンス素子と容量素子とからなり、且つ前
記容量素子が両共振回路部で共用されていることを特徴
とする請求項1記載の送受信制御回路。
2. The parallel resonance circuit section and the series resonance circuit section each include an inductance element and a capacitance element, and the capacitance element is shared by both resonance circuit sections. Transmission / reception control circuit.
JP2000396626A 2000-12-27 2000-12-27 Transmission-reception control circuit Pending JP2002198855A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000396626A JP2002198855A (en) 2000-12-27 2000-12-27 Transmission-reception control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000396626A JP2002198855A (en) 2000-12-27 2000-12-27 Transmission-reception control circuit

Publications (1)

Publication Number Publication Date
JP2002198855A true JP2002198855A (en) 2002-07-12

Family

ID=18861884

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000396626A Pending JP2002198855A (en) 2000-12-27 2000-12-27 Transmission-reception control circuit

Country Status (1)

Country Link
JP (1) JP2002198855A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008004396A1 (en) * 2006-07-05 2008-01-10 Murata Manufacturing Co., Ltd. Filter module and communication apparatus
JP2014127812A (en) * 2012-12-26 2014-07-07 Icom Inc Communication device and circuit switching method

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008004396A1 (en) * 2006-07-05 2008-01-10 Murata Manufacturing Co., Ltd. Filter module and communication apparatus
US7586388B2 (en) 2006-07-05 2009-09-08 Murata Manufacturing Co., Ltd. Filter module and communication apparatus
JPWO2008004396A1 (en) * 2006-07-05 2009-12-03 株式会社村田製作所 Filter module and communication device
KR100956297B1 (en) 2006-07-05 2010-05-10 가부시키가이샤 무라타 세이사쿠쇼 Filter module and communication apparatus
JP4692631B2 (en) * 2006-07-05 2011-06-01 株式会社村田製作所 Filter module and communication device
JP2014127812A (en) * 2012-12-26 2014-07-07 Icom Inc Communication device and circuit switching method

Similar Documents

Publication Publication Date Title
US6625470B1 (en) Transmitter
US7650163B2 (en) Impedance matching circuit for a multi-band radio frequency device
US6496083B1 (en) Diode compensation circuit including two series and one parallel resonance points
JP5259182B2 (en) Quadrature offset power amplifier
US6982614B2 (en) Multi-mode filter
EP1515450B1 (en) Antenna switching circuit
JP4531399B2 (en) Transmit and / or receive module
JP4494204B2 (en) Multimode radio module and multimode radio
KR100322989B1 (en) High-Frequency Amplifier
JP3454163B2 (en) Variable frequency filter, antenna duplexer and communication device
US6983129B2 (en) Radio frequency switch and wireless communication apparatus using the same
JP3163918B2 (en) High frequency switch
JP2000349580A (en) Variable frequency filter, antenna sharing device and communication equipment
JPH09289421A (en) High frequency power amplifier
JP2002198855A (en) Transmission-reception control circuit
US20220085794A1 (en) Configurable micro-acoustic rf filter
JPH11205066A (en) Filter
EP1035657B1 (en) Transmitter
JP4071549B2 (en) Multistage amplifier
JP2001160729A (en) Diplexer
JP3196539B2 (en) High frequency switch
JP3232928B2 (en) High frequency switch
JPH11127045A (en) High frequency power amplifier
JPH06252669A (en) Output matching circuit and microwave amplifier
JPH11313002A (en) Antenna switching circuit