JP2002163868A - Address detecting device and optical disc device - Google Patents

Address detecting device and optical disc device

Info

Publication number
JP2002163868A
JP2002163868A JP2000356689A JP2000356689A JP2002163868A JP 2002163868 A JP2002163868 A JP 2002163868A JP 2000356689 A JP2000356689 A JP 2000356689A JP 2000356689 A JP2000356689 A JP 2000356689A JP 2002163868 A JP2002163868 A JP 2002163868A
Authority
JP
Japan
Prior art keywords
signal
address
sync
sync signal
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000356689A
Other languages
Japanese (ja)
Inventor
Takanori Kishida
孝範 岸田
Saneyuki Okamoto
実幸 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2000356689A priority Critical patent/JP2002163868A/en
Publication of JP2002163868A publication Critical patent/JP2002163868A/en
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an address detecting device that can conduct tilt and detect correctly a sync in an optical disc device even if a regenerating wave form deteriorates. SOLUTION: Formerly the sync is detected by pattern matching of only partial bits of a sync pattern to improve the efficiency of detecting address. However, this device judges the sync if all bits of sync patterns are corresponding when the matching is conducted over all bits of the sync patterns.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、光ディスク装置に
関するものであり、特に、ランドとグルーブとを有する
光ディスクに利用する光ディスク装置のアドレス検出装
置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical disk device, and more particularly to an address detection device of an optical disk device used for an optical disk having lands and grooves.

【0002】[0002]

【従来の技術】従来より、光磁気ディスクや相変化ディ
スク等の光ディスクが知られている。このような光ディ
スクでは、記録データの大容量化のために、ランド及び
グルーブを形成して、このランド及びグルーブの双方
に、データを記録するいわゆるランドグルーブ記録され
るものがある。このような光ディスクでは、データの記
録及び再生の際にサーボ情報及びアドレス情報を与える
ために、記録トラックを蛇行させるいわゆるウォブル
(WOBBLE)を施している。
2. Description of the Related Art Hitherto, optical disks such as magneto-optical disks and phase change disks have been known. In such an optical disk, there is a so-called land / groove recording in which lands and grooves are formed in order to increase the capacity of recording data, and data is recorded in both the lands and the grooves. In such an optical disk, a so-called wobble (WOBBLE) that makes a recording track meander is applied in order to provide servo information and address information when recording and reproducing data.

【0003】また、従来における光ディスクの構造の一
例を示すと、図5に示すように、光ディスク10には、
記録単位であるフレームが等間隔で配置されており、各
フレームは、39個のセグメントS0〜S38から構成
されている。この先頭のセグメントS0には、ファイン
クロックマーク203に続いて、光ディスク10上のア
ドレスを示すアドレス情報がウォブルにより光ディスク
10の製造時にプリフォーマットされている。
[0005] In addition, an example of the structure of a conventional optical disk is shown in FIG.
Frames as recording units are arranged at equal intervals, and each frame is composed of 39 segments S0 to S38. Subsequent to the fine clock mark 203, address information indicating an address on the optical disk 10 is preformatted by wobble in the head segment S0 when the optical disk 10 is manufactured.

【0004】このアドレス情報は、図6に示すように、
フレームアドレス、バンドアドレス、トラックアドレス
(第1アドレス)、CRC1、プリアンブル、リシン
ク、トラックアドレス(第2アドレス)、CRC2の順
に構成されている。
The address information is, as shown in FIG.
The frame address, band address, track address (first address), CRC1, preamble, resync, track address (second address), and CRC2 are arranged in this order.

【0005】ここで、上記2番目のトラックアドレスを
検出するに際しては、その直前のシンク(SYNC)信
号である上記リシンク(RESYNC)(8ビット)の
信号を検出するが、従来では、PLL不安定時でもアド
レス検出率を上げるために、このリシンク信号を検出す
るためのマッチング用のマスク(シンクマスク)を6ビ
ットと狭くしていた。例えば、リシンク信号を「011
10001」とした場合に、「111000」が検出さ
れた場合に、リシンク信号を検出していた。
Here, when detecting the second track address, the signal of the resync (RESYNC) (8 bits) which is the immediately preceding sync (SYNC) signal is detected. However, in order to increase the address detection rate, a matching mask (sync mask) for detecting the resync signal is narrowed to 6 bits. For example, if the resync signal is "011
When "10001" is set, when "111000" is detected, a resync signal is detected.

【0006】[0006]

【発明が解決しようとする課題】しかし、チルトを行っ
た場合に、図7に示すように、CRC1の波形が崩れ
て、リシンク信号に似た波形が発生するため、CRC1
中の波形を誤ってリシンク信号と誤検出する問題があっ
た。つまり、上記の例で、チルトを行うことにより、
「111000」の信号をCRC1中に検出してしま
い、誤ってリシンク信号を検出してしまう。なお、この
CRC1は、上記第1アドレスとしてのトラックアドレ
スのCRCである。
However, when tilting is performed, as shown in FIG. 7, the waveform of the CRC1 is broken and a waveform similar to the resync signal is generated.
There was a problem that the inner waveform was erroneously detected as a resync signal. That is, in the above example, by performing the tilt,
The signal "111000" is detected in the CRC1, and a resync signal is erroneously detected. This CRC1 is the CRC of the track address as the first address.

【0007】そこで、本発明は、チルトを行った場合で
も、第2アドレスとしてのトラックアドレスのシンク信
号であるリシンクを正しく検出することができる光ディ
スク装置のアドレス検出装置を提供することを目的とす
るものである。
SUMMARY OF THE INVENTION It is an object of the present invention to provide an address detecting device of an optical disk device capable of correctly detecting resync which is a sync signal of a track address as a second address even when tilting is performed. Things.

【0008】[0008]

【課題を解決するための手段】本発明は上記問題点を解
決するために創作されたものであって、第1には、光デ
ィスク装置におけるアドレス検出装置であって、光ディ
スクに記録されたアドレス情報におけるシンク信号を検
出するためのシンク信号検出部であって、アドレス情報
において、シンク信号を構成する全てのビットについて
一致する信号が存在する場合に、シンク信号を検出する
シンク信号検出部を有することを特徴とする。
SUMMARY OF THE INVENTION The present invention has been made in order to solve the above-mentioned problems, and, first, is an address detecting device in an optical disk device, which comprises address information recorded on an optical disk. A sync signal detector for detecting a sync signal in the above, and having a sync signal detector for detecting a sync signal when there is a signal that matches all the bits constituting the sync signal in the address information. It is characterized by.

【0009】この第1の構成のアドレス検出装置によれ
ば、シンク信号検出部が、いわゆるフルビットマッチン
グを行って、シンク信号の検出強度を最大にするので、
このシンク信号検出部により、上記リシンク信号を検出
するようにすれば、チルトを行った場合にも、CRC1
中に発生したリシンク信号に似た信号をリシンク信号と
して誤検出することを防止することが可能となる。
According to the address detecting device of the first configuration, the sync signal detector performs so-called full bit matching to maximize the detection strength of the sync signal.
If the resync signal is detected by the sync signal detection unit, the CRC1 can be detected even when tilting is performed.
It is possible to prevent a signal similar to the resync signal generated therein from being erroneously detected as a resync signal.

【0010】また、第2には、上記第1の構成におい
て、上記シンク信号がnビットの場合において、上記シ
ンク信号検出部は、検出対象のnビットの信号における
各ビットが、シンク信号のおける各ビットと一致する場
合に、シンク信号を検出することを特徴とする。
Secondly, in the first configuration, when the sync signal has n bits, the sync signal detecting section sets each bit in the n-bit signal to be detected in the sync signal. When each bit matches, a sync signal is detected.

【0011】また、第3には、上記第1又は第2の構成
において、上記シンク信号が01110001の信号で
ある場合において、上記シンク信号検出部は、検出対象
の信号中に01110001の信号がある場合に、シン
ク信号を検出することを特徴とする。
Thirdly, in the first or second configuration, when the sync signal is a signal of 01110001, the sync signal detecting section includes the signal of 01110001 in the signals to be detected. In this case, a sync signal is detected.

【0012】また、第4には、上記第1から第3までの
いずれかの構成において、上記シンク信号検出部は、上
記アドレス情報において、第2アドレスの前に位置する
リシンク信号を検出することを特徴とする。
Fourthly, in any one of the first to third configurations, the sync signal detecting section may detect a resync signal located before a second address in the address information. It is characterized by.

【0013】また、第5には、光ディスク装置であっ
て、上記第1から第5までのいずれかの構成のアドレス
検出装置を有することを特徴とする。
Fifthly, an optical disc device is provided with an address detecting device having any one of the above-described first to fifth configurations.

【0014】[0014]

【発明の実施の形態】本発明の実施の形態としての実施
例を図面を利用して説明する。本発明に基づく光ディス
ク装置におけるアドレス検出装置Pは、図1に示される
ように、光ディスク10の記録及び再生を行うためのも
ので、ピックアップ20と、アドレス演算部30と、A
/D変換部32と、FCM(ファインクロックマーク)
検出部34と、PLL(Phase Locked L
oop)36と、分周部38と、アドレスデコード部4
0とを有している。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described with reference to the drawings. As shown in FIG. 1, an address detection device P in an optical disk device according to the present invention is for performing recording and reproduction of the optical disk 10, and includes a pickup 20, an address calculation unit 30,
/ D converter 32 and FCM (fine clock mark)
The detection unit 34 and a PLL (Phase Locked L)
(op) 36, a frequency divider 38, and an address decoder 4
0.

【0015】ここで、上記ピックアップ20は、半導体
レーザを出力する出力部、対物レンズ、フォトディテク
タ22等を有している。このフォトディテクタ22は、
図2に示すように、4分割フォトディテクタである。
The pickup 20 has an output section for outputting a semiconductor laser, an objective lens, a photodetector 22, and the like. This photo detector 22
As shown in FIG. 2, it is a four-segment photodetector.

【0016】また、上記アドレス演算部30は、4分割
フォトディテクタからの検出信号について所定の演算を
行うものであり、検出信号をそれぞれA、B、C、Dと
した場合に、(A+C)−(B+D)を演算して、その
演算結果をアドレス情報として出力する。
The address calculation section 30 performs a predetermined calculation on the detection signal from the four-divided photodetector. When the detection signals are A, B, C, and D, respectively, (A + C)-( B + D) and outputs the result of the operation as address information.

【0017】また、FCM検出部34は、ファインクロ
ックマーク(FCM)203(図5参照)を検出するも
のであり、具体的には、検出信号をそれぞれA、B、
C、Dとした場合に、(A+B)−(C+D)を演算し
て、その演算結果を出力する。また、PLL36は、F
CM検出部34からの出力信号に基づきクロック信号を
出力する。また、分周部38における分周比は3であ
る。
The FCM detector 34 detects a fine clock mark (FCM) 203 (see FIG. 5).
When C and D are set, (A + B)-(C + D) is calculated, and the calculation result is output. Further, the PLL 36
A clock signal is output based on the output signal from the CM detector 34. The frequency division ratio in the frequency dividing section 38 is 3.

【0018】また、アドレスデコード部40は、アドレ
ス情報を復号するものであり、図3に示すように、バイ
フェーズチェック(Biphase Check)部4
2と、シンク(SYNC)信号検出部44と、タイミン
グ信号生成部46と、CRCチェック部48と、グレー
コードデコード部50と、出力制御部52とを有してい
る。
The address decoding unit 40 decodes address information, and as shown in FIG. 3, a biphase check (Biphase Check) unit 4
2, a sync (SYNC) signal detecting unit 44, a timing signal generating unit 46, a CRC checking unit 48, a gray code decoding unit 50, and an output control unit 52.

【0019】バイフェーズチェック42は、A/D変換
部32を介して送られたアドレス情報に対して、バイフ
ェーズチェックを行う回路である。バイフェーズチェッ
クの結果は、出力制御部52に送られる。
The bi-phase check 42 is a circuit that performs a bi-phase check on the address information sent via the A / D converter 32. The result of the bi-phase check is sent to the output control unit 52.

【0020】また、シンク信号検出部44は、A/D変
換部32を介して送られたアドレス情報において、シン
ク信号を検出する回路である。このシンク信号検出部4
4の具体的な構成は、図4に示すように構成されてい
て、Dフリップフロップ回路101〜108と、AND
回路110、112、114、116、120、122
を有している。つまり、「10001110」が入力さ
れると、AND回路122から1(High)が出力さ
れ、また、「01110001」が入力されると、AN
D回路120から1(High)が出力されるようにな
っている。
The sync signal detector 44 is a circuit for detecting a sync signal in the address information sent via the A / D converter 32. This sync signal detector 4
4 is configured as shown in FIG. 4 and includes D flip-flop circuits 101 to 108 and AND gates.
Circuits 110, 112, 114, 116, 120, 122
have. That is, when “10001110” is input, 1 (High) is output from the AND circuit 122, and when “01110001” is input,
The D circuit 120 outputs 1 (High).

【0021】なお、第2アドレスとしてのトラックアド
レスの前のリシンク信号は「01110001」である
ので、AND回路120から1が出力されることによ
り、該リシンク信号が検出されることになる。つまり、
このシンク信号検出部44は、リシンク信号についてフ
ルビットマッチングを行うようになっている。なお、A
ND回路122は、第1アドレスとしてのトラックアド
レスを検出するためのシンク信号を検出するためのもの
である。このシンク信号検出部44は、シンク信号やリ
シンク信号を検出すると、シンク検出信号をタイミング
信号生成部46に出力する。つまり、AND回路120
やAND回路122の出力がタイミング信号生成部46
に送られる。
Since the resync signal before the track address as the second address is "01110001", when the AND circuit 120 outputs 1, the resync signal is detected. That is,
The sync signal detector 44 performs full bit matching on the resync signal. A
The ND circuit 122 is for detecting a sync signal for detecting a track address as a first address. When detecting the sync signal or the resync signal, the sync signal detector 44 outputs a sync detection signal to the timing signal generator 46. That is, the AND circuit 120
And the output of the AND circuit 122 is
Sent to

【0022】また、タイミング信号生成部46は、シン
ク信号検出部44からの信号に基づいてタイミング信号
を生成する回路である。つまり、バイフェーズチェック
部42と、CRCチェック部48に対して、タイミング
信号を出力する。
The timing signal generator 46 is a circuit for generating a timing signal based on a signal from the sync signal detector 44. That is, a timing signal is output to the bi-phase check unit 42 and the CRC check unit 48.

【0023】また、CRCチェック部48は、A/D変
換部32を介して送られたアドレス情報についてCRC
チェックを行う回路である。つまり、図7に示すアドレ
ス情報において、CRC1とCRC2のチェックを行
う。このCRCチェック部48におけるチェックの結果
は、出力制御部52に送られる。
The CRC check unit 48 performs a CRC on the address information transmitted through the A / D conversion unit 32.
This is the circuit that performs the check. That is, CRC1 and CRC2 are checked in the address information shown in FIG. The result of the check in the CRC check unit 48 is sent to the output control unit 52.

【0024】また、グレーコードデコード部50は、グ
レーコード符号化されているアドレス情報を復号する回
路である。つまり、A/D変換部32を介して送られる
アドレス情報は、グレーコード化されているので、これ
を復号する。
The gray code decoding section 50 is a circuit that decodes gray code encoded address information. That is, the address information sent via the A / D conversion unit 32 is gray-coded and is decoded.

【0025】また、出力制御部52は、グレーコードデ
コード部50により復号されたアドレス情報の出力を制
御するものであり、上記バイフェーズチェック部42や
CRCチェック部48においてエラーが検出された場合
には、出力制御部52は、グレーコードデコード部50
から送られたアドレス情報の出力を停止する。一方、上
記バイフェーズチェック部42やCRCチェック部48
においてエラーが検出されない場合には、後段のDSP
(Digital Signal Processo
r)等に出力する。つまり、出力制御部52の後段に
は、DSP等が設けられている。
The output control unit 52 controls the output of the address information decoded by the gray code decoding unit 50. When an error is detected in the bi-phase check unit 42 or the CRC check unit 48, Is the output control unit 52, the gray code decoding unit 50
Stops outputting the address information sent from. On the other hand, the bi-phase check unit 42 and the CRC check unit 48
If no error is detected in
(Digital Signal Processo
r) and the like. That is, a DSP or the like is provided at a stage subsequent to the output control unit 52.

【0026】次に、本発明の光ディスク装置Pに用いら
れる光ディスク10について説明すると、この光ディス
ク10には、図5に示すように、記録単位であるフレー
ム(Frame)が等間隔で配置されており、各フレー
ムは39個のセグメント(Segment)S0〜S3
8により構成されている。この光ディスク10は、グル
ーブ201とランド202とを径方向に交互に形成した
平面構造を呈していて、該グルーブ201とランド20
2とがスパイラル状又は同心円状に配設されている。各
セグメントの先頭には、データの記録及び再生を行うク
ロックの位相情報を示すファインクロックマーク(Fi
ne Clock Mark(FCM))203が形成
されている。このファインクロックマーク203は、グ
ルーブ201に所定間隔ごとに所定長さのランドを儲
け、ランド202に所定間隔ごとに所定長さのグルーブ
を設けることによって形成されている。
Next, the optical disk 10 used in the optical disk apparatus P according to the present invention will be described. As shown in FIG. 5, frames, which are recording units, are arranged at equal intervals as shown in FIG. , Each frame has 39 segments (Segments) S0 to S3
8. The optical disk 10 has a planar structure in which grooves 201 and lands 202 are alternately formed in the radial direction.
2 are arranged spirally or concentrically. At the beginning of each segment, a fine clock mark (Fi) indicating phase information of a clock for recording and reproducing data is provided.
ne Clock Mark (FCM) 203 is formed. The fine clock mark 203 is formed by forming lands of a predetermined length at predetermined intervals on the groove 201 and providing grooves of a predetermined length at predetermined intervals on the lands 202.

【0027】そして、フレームの先頭のセグメントであ
るセグメントS0には、ファインクロックマーク203
に続いて、光ディスク10上のアドレスを示すアドレス
情報がウォブル204〜209により光ディスク10の
製造時にプリフォーマットされている。
The segment S0, which is the head segment of the frame, has a fine clock mark 203.
Subsequently, address information indicating an address on the optical disk 10 is preformatted by the wobbles 204 to 209 when the optical disk 10 is manufactured.

【0028】ウォブル204とウォブル205、ウォブ
ル206とウォブル207、ウォブル208とウォブル
209とはグルーブ201の互いの反対側の壁に形成さ
れていて、同じアドレス情報が記録されている。このよ
うなアドレス情報の記録方式を片側スタガ方式という。
The wobbles 204 and 205, the wobbles 206 and 207, and the wobbles 208 and 209 are formed on opposite walls of the groove 201, and record the same address information. Such a recording method of address information is called a one-sided staggered method.

【0029】このセグメントS0に記録されるアドレス
情報は、図6に示すように、フレームアドレス、バンド
アドレス、トラックアドレス(第1アドレス)、CRC
1、プリアンブル、リシンク、トラックアドレス(第2
アドレス)、CRC2の順に構成されている。
The address information recorded in the segment S0 includes a frame address, a band address, a track address (first address), a CRC,
1, preamble, resync, track address (second
Address) and CRC2.

【0030】また、セグメントS1〜S38は、ユーザ
データの記録領域として確保されたデータセグメントで
ある。
The segments S1 to S38 are data segments secured as recording areas for user data.

【0031】なお、本実施例に用いる光ディスクとして
は、光磁気ディスク、相変化型光ディスク、再生専用の
ディスク等が挙げられる。
The optical disk used in this embodiment includes a magneto-optical disk, a phase-change optical disk, a read-only disk, and the like.

【0032】上記構成のアドレス検出装置Pの動作につ
いて説明する。光ディスク10から読み取られた信号
は、アドレス演算部30とFCM検出部34に送られ
る。つまり、光ディスク10に形成されたウォブルにピ
ックアップ20からレーザ光が照射されると、その反射
光がフォトディテクタ22により受信され、このフォト
ディテクタ22で受信された各信号がアドレス演算部3
0とFCM検出部34に送られる。
The operation of the address detecting device P having the above configuration will be described. The signal read from the optical disk 10 is sent to the address calculation unit 30 and the FCM detection unit 34. That is, when the wobble formed on the optical disk 10 is irradiated with the laser light from the pickup 20, the reflected light is received by the photodetector 22, and each signal received by the photodetector 22 is processed by the address calculation unit 3.
0 is sent to the FCM detection unit 34.

【0033】上記アドレス演算部30は、フォトディテ
クタで受信された信号について、(A+C)−(B+
D)を演算して、アドレス情報を生成して出力する。こ
の出力されたアドレス情報は、A/D変換部32でA/
D変換されて、アドレスデコード部40に送られる。
The address operation unit 30 calculates (A + C)-(B +
D) is calculated to generate and output address information. The output address information is converted by the A / D converter 32 into A / D
The data is D-converted and sent to the address decoding unit 40.

【0034】一方、FCM検出部34は上記の所定の演
算を行い、その演算結果をPLL36に送る。PLL3
6は、FCM検出部34からの出力信号に基づきクロッ
ク信号を出力し、分周部38は、該クロック信号の分周
を行って、アドレスデコード部40における各構成に入
力する。
On the other hand, the FCM detecting section 34 performs the above-mentioned predetermined calculation, and sends the calculation result to the PLL 36. PLL3
6 outputs a clock signal based on the output signal from the FCM detection unit 34, and the frequency division unit 38 divides the frequency of the clock signal and inputs the frequency-divided signal to each component of the address decoding unit 40.

【0035】アドレスデコード部40においては、バイ
フェーズチェック部42がバイフェーズチェックを行
い、CRCチェック部48は、CRCチェックを行う。
In the address decoding unit 40, the bi-phase check unit 42 performs a bi-phase check, and the CRC check unit 48 performs a CRC check.

【0036】また、シンク信号検出部44においては、
シンク信号の検出が行われるが、例えば、リシンクの信
号(リシンク信号)については、「01110001」
の信号が入力されると、リシンク信号がリシンク信号検
出部44により検出され、リシンク信号が検出された旨
の情報(つまり、Highの情報)は、タイミング信号
生成部46に送られる。すると、タイミング信号生成部
46は、バイフェーズチェック部42、CRCチェック
部48、グレーコード部50にそれぞれ所定のタイミン
グ信号を出力する。
In the sync signal detector 44,
Detection of a sync signal is performed. For example, for a resync signal (resync signal), “01110001”
Is input, the resync signal is detected by the resync signal detection unit 44, and information indicating that the resync signal is detected (that is, High information) is sent to the timing signal generation unit 46. Then, the timing signal generator 46 outputs predetermined timing signals to the bi-phase checker 42, the CRC checker 48, and the gray code unit 50, respectively.

【0037】グレーコードデコード部50は、グレーコ
ード符号化されているアドレス情報を復号し、出力制御
部52に出力する。出力制御部52では、バイフェーズ
チェック部42や、CRCチェック部48におけるチェ
ックに異常がなければ、後段のDSP等に出力する。
The gray code decoding unit 50 decodes the gray code coded address information and outputs the decoded address information to the output control unit 52. In the output control unit 52, if there is no abnormality in the check in the bi-phase check unit 42 or the CRC check unit 48, the output is output to the subsequent DSP or the like.

【0038】このシンク信号検出部44は、図4に示す
ように構成され、シンク信号についてフルビットマッチ
ングを行うようになっているので、チルトを行った場合
に、CRC1の波形が崩れてリシンク信号に似た波形が
発生した場合でも、CRC1中の波形を誤ってリシンク
信号と誤検出するおそれがなく、正確にリシンク信号を
検出することが可能となる。
The sync signal detector 44 is configured as shown in FIG. 4 and performs full bit matching on the sync signal. Therefore, when tilting is performed, the waveform of the CRC1 is broken and the resync signal is distorted. Even if a waveform similar to the above occurs, there is no possibility that the waveform in the CRC1 is erroneously detected as a resync signal, and the resync signal can be detected accurately.

【0039】つまり、従来であるならば、アドレス情報
中に「111000」が検出された場合にリシンク信号
を検出するものとしていたが、本実施例においては、シ
ンクマスクを広げることによりシンク検出強度を最大に
強くして、「01110001」の信号が検出されては
じめてリシンク信号を検出するので、リシンク信号の誤
検出を防止することが可能となる。
That is, in the prior art, the resync signal is detected when "111000" is detected in the address information. However, in the present embodiment, the sync detection strength is increased by expanding the sync mask. Since the resync signal is detected only when the signal “01110001” is detected at the maximum, the erroneous detection of the resync signal can be prevented.

【0040】なお、上記の説明では、リシンク信号とし
て「01110001」の信号を例に取って説明した
が、他の信号であってもよい。
In the above description, the signal "01110001" has been described as an example of the resync signal, but another signal may be used.

【0041】[0041]

【発明の効果】本発明に基づくアドレス検出装置及びこ
れを備えた光ディスク装置によれば、シンク信号検出部
が、いわゆるフルビットマッチングを行って、シンク信
号の検出強度を最大にするので、このシンク信号検出部
により、上記リシンク信号を検出するようにすれば、チ
ルトを行った場合にも、CRC1中に発生したリシンク
信号に似た信号をリシンク信号として誤検出することを
防止することが可能となる。
According to the address detecting apparatus and the optical disk apparatus having the same according to the present invention, the sync signal detecting section performs so-called full bit matching to maximize the detection strength of the sync signal. If the resync signal is detected by the signal detection unit, it is possible to prevent a signal similar to the resync signal generated in the CRC 1 from being erroneously detected as a resync signal even when tilting is performed. Become.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施例に基づくアドレス検出装置の構
成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an address detection device according to an embodiment of the present invention.

【図2】フォトディテクタとその動作状態を示す説明図
である。
FIG. 2 is an explanatory diagram showing a photodetector and an operation state thereof.

【図3】アドレス検出装置におけるアドレスデコード部
の構成を示すブロック図である。
FIG. 3 is a block diagram illustrating a configuration of an address decoding unit in the address detection device.

【図4】シンク信号検出部の構成を示すブロック図であ
る。
FIG. 4 is a block diagram illustrating a configuration of a sync signal detection unit.

【図5】光ディスクの構成を示す説明図である。FIG. 5 is an explanatory diagram illustrating a configuration of an optical disc.

【図6】アドレス情報の構成を示す説明図である。FIG. 6 is an explanatory diagram showing a configuration of address information.

【図7】従来における問題点を説明するための説明図で
ある。
FIG. 7 is an explanatory diagram for explaining a conventional problem.

【符号の説明】 10 光ディスク 20 ピックアップ 22 フォトディテクタ 30 アドレス演算部 32 A/D変換部 34 FCM検出部 36 PLL 38 分周部 40 アドレスデコード部 42 バイフェーズチェック部 44 シンク信号検出部 46 タイミング信号生成部 48 CRCチェック部 50 グレーコードデコード部 52 出力制御部DESCRIPTION OF SYMBOLS 10 Optical disk 20 Pickup 22 Photodetector 30 Address calculation unit 32 A / D conversion unit 34 FCM detection unit 36 PLL 38 Frequency division unit 40 Address decoding unit 42 Biphase check unit 44 Sync signal detection unit 46 Timing signal generation unit 48 CRC check unit 50 Gray code decode unit 52 Output control unit

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 光ディスク装置におけるアドレス検出装
置であって、 光ディスクに記録されたアドレス情報におけるシンク信
号を検出するためのシンク信号検出部であって、アドレ
ス情報において、シンク信号を構成する全てのビットに
ついて一致する信号が存在する場合に、シンク信号を検
出するシンク信号検出部を有することを特徴とするアド
レス検出装置。
1. An address detecting device for an optical disc device, comprising: a sync signal detecting section for detecting a sync signal in address information recorded on an optical disc, wherein all bits constituting a sync signal in the address information are provided. An address detection device, comprising: a sync signal detection unit that detects a sync signal when a signal that matches the above exists.
【請求項2】 上記シンク信号がnビットの場合におい
て、上記シンク信号検出部は、検出対象のnビットの信
号における各ビットが、シンク信号のおける各ビットと
一致する場合に、シンク信号を検出することを特徴とす
る請求項1に記載のアドレス検出装置。
2. When the sync signal has n bits, the sync signal detecting section detects the sync signal when each bit in the n-bit signal to be detected matches each bit in the sync signal. 2. The address detecting device according to claim 1, wherein
【請求項3】 上記シンク信号が01110001の信
号である場合において、上記シンク信号検出部は、検出
対象の信号中に01110001の信号がある場合に、
シンク信号を検出することを特徴とする請求項1又は2
に記載のアドレス検出装置。
3. In a case where the sync signal is a signal of 01110001, the sync signal detecting section detects a signal of 01110001 in a signal to be detected.
3. The method according to claim 1, wherein a sync signal is detected.
3. The address detection device according to claim 1.
【請求項4】 上記シンク信号検出部は、上記アドレス
情報において、第2アドレスの前に位置するリシンク信
号を検出することを特徴とする請求項1又は2又は3に
記載のアドレス検出装置。
4. The address detection device according to claim 1, wherein the sync signal detection unit detects a resync signal located before the second address in the address information.
【請求項5】 光ディスク装置であって、 上記請求項1又は2又は3又は4に記載のアドレス検出
装置を有することを特徴とする光ディスク装置。
5. An optical disk device, comprising: the address detection device according to claim 1 or 2 or 3 or 4.
JP2000356689A 2000-11-22 2000-11-22 Address detecting device and optical disc device Pending JP2002163868A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000356689A JP2002163868A (en) 2000-11-22 2000-11-22 Address detecting device and optical disc device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000356689A JP2002163868A (en) 2000-11-22 2000-11-22 Address detecting device and optical disc device

Publications (1)

Publication Number Publication Date
JP2002163868A true JP2002163868A (en) 2002-06-07

Family

ID=18828879

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000356689A Pending JP2002163868A (en) 2000-11-22 2000-11-22 Address detecting device and optical disc device

Country Status (1)

Country Link
JP (1) JP2002163868A (en)

Similar Documents

Publication Publication Date Title
JP2954083B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
US5185732A (en) Recording medium and recording and reproducing apparatus employing the recording medium
KR19990082553A (en) Optical disc, optical disc apparatus, and optical disc reproducing method
EP1093123A1 (en) Information record disc and information recording apparatus
US8098566B2 (en) Optical disc, optical disc drive, optical disc recording/reproducing method, and integrated circuit
US6594215B2 (en) Information record and playback apparatus
US6687206B1 (en) Information recording method and apparatus
KR20050014887A (en) Optical recording medium, information processing device using the recording medium, and data recording method
KR20030005313A (en) Recording/reproducing device
JP2002163868A (en) Address detecting device and optical disc device
US20030117926A1 (en) Address decoder
JP2001101659A (en) Optical disk recording and reproducing device
JP3219393B2 (en) optical disk
JP2954135B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954134B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954129B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954128B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JPH10312639A (en) Method of manufacturing optical disk, optical disk and optical disk device
JP2954132B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954130B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954131B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP2954133B2 (en) Information recording / reproducing medium, information recording / reproducing medium format device, and information recording / reproducing device
JP3062500B2 (en) optical disk
JP2007157326A (en) Information recording/reproducing device
JP2000057706A (en) Optical disk

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050111

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050517