JP2002150945A - Gas discharge panel - Google Patents

Gas discharge panel

Info

Publication number
JP2002150945A
JP2002150945A JP2001017036A JP2001017036A JP2002150945A JP 2002150945 A JP2002150945 A JP 2002150945A JP 2001017036 A JP2001017036 A JP 2001017036A JP 2001017036 A JP2001017036 A JP 2001017036A JP 2002150945 A JP2002150945 A JP 2002150945A
Authority
JP
Japan
Prior art keywords
electrode
gap
gas discharge
line
width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001017036A
Other languages
Japanese (ja)
Other versions
JP3670971B2 (en
Inventor
Nobuaki Nagao
宣明 長尾
Hidetaka Tono
秀隆 東野
Toru Ando
亨 安藤
Yusuke Takada
祐助 高田
Ryuichi Murai
隆一 村井
Seiki Nishimura
征起 西村
Koichi Wani
浩一 和迩
Yoshio Watanabe
由雄 渡辺
Naotaka Kosugi
直貴 小杉
Hiroyuki Tachibana
弘之 橘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001017036A priority Critical patent/JP3670971B2/en
Publication of JP2002150945A publication Critical patent/JP2002150945A/en
Application granted granted Critical
Publication of JP3670971B2 publication Critical patent/JP3670971B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Gas-Filled Discharge Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a gas discharge panel having proper display performance that has superior luminous efficiency. SOLUTION: In a cell corresponding to two neighboring partition walls 30, a pair of display electrodes 22, 23 (scan electrode 22, sustaining electrode 23), made of metal materials (Ag or Cr/Cu/Cr, etc.), are provided split in three thin line parts 22a-22c, 23a-23c respectively. Here, as an example, with the main discharge gap G=80 μm, depth of the line parts L1 to L3=40 μm, a first electrode gap S1=80 μm, a second electrode gap S2=80 μm, the discharge current waveform peak at the driving of the PDP is established so as to be single.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、プラズマディスプ
レイパネルなどのガス放電パネルに関する。
[0001] 1. Field of the Invention [0002] The present invention relates to a gas discharge panel such as a plasma display panel.

【0002】[0002]

【従来の技術】プラズマディスプレイパネル(PDP)は
プラズマディスプレイ表示装置の一種であり、小さい奥
行きでも大画面化が比較的容易であることから次世代の
ディスプレイパネルとして注目されている。現在では、
60インチクラスのものも商品化されている。
2. Description of the Related Art A plasma display panel (PDP) is a type of plasma display device, and has attracted attention as a next-generation display panel because it is relatively easy to increase the screen size even with a small depth. Currently,
A 60-inch class product has also been commercialized.

【0003】図42は、一般的な交流面放電型PDPの主要
構成を示す部分的な断面斜視図である。図中、z方向が
PDPの厚み方向、xy平面がPDPのパネル面に平行な平面に
相当する。当図に示すように、本PDP1は互いに主面を対
峙させて配設されたフロントパネル20およびバックパネ
ル26から構成される。フロントパネル20の基板となるフ
ロントパネルガラス21には、その片側の主面に一対をな
す2つの表示電極22、23(スキャン電極22、サステイン
電極23)がx方向に沿って複数対構成され、それぞれ一
対の表示電極22、23間で面放電を行うようになってい
る。表示電極22、23は、ここでは一例としてAgにガラス
を混合してなる。
FIG. 42 is a partial cross-sectional perspective view showing the main structure of a general AC surface discharge type PDP. In the figure, the z direction is
The xy plane in the thickness direction of the PDP corresponds to a plane parallel to the panel surface of the PDP. As shown in the figure, the present PDP 1 includes a front panel 20 and a back panel 26 arranged with their main surfaces facing each other. On a front panel glass 21 serving as a substrate of the front panel 20, a plurality of pairs of two display electrodes 22 and 23 (scan electrodes 22 and sustain electrodes 23) are formed along the x direction on one main surface thereof, Surface discharge is performed between the pair of display electrodes 22 and 23, respectively. The display electrodes 22 and 23 are, for example, a mixture of Ag and glass.

【0004】スキャン電極22は、各個が電気的に独立し
て給電されるようになっている。またサステイン電極23
は、各個がすべて電気的に同電位に接続されている。上
記表示電極22、23を配設したフロントパネルガラス21の
主面には、絶縁性材料からなる誘電体層24と保護層25が
順次コートされている。バックパネル26の基板となるバ
ックパネルガラス27には、その片側主面に複数のアドレ
ス電極28がy方向を長手方向として一定間隔でストライ
プ状に並設される。このアドレス電極28はAgとガラスを
混合してなる。
[0006] Each of the scan electrodes 22 is electrically independently supplied with power. Sustain electrode 23
Are all electrically connected to the same potential. On the main surface of the front panel glass 21 on which the display electrodes 22 and 23 are disposed, a dielectric layer 24 made of an insulating material and a protective layer 25 are sequentially coated. On a back panel glass 27 serving as a substrate of the back panel 26, a plurality of address electrodes 28 are arranged on a main surface on one side in a stripe pattern at regular intervals with the y direction as a longitudinal direction. This address electrode 28 is formed by mixing Ag and glass.

【0005】アドレス電極28を配設したバックパネルガ
ラス27の主面には、絶縁性材料からなる誘電体層29がコ
ートされる。誘電体層29上には、隣接する2つのアドレ
ス電極28の間隙に合わせて隔壁30が配設される。そし
て、隣接する2つの隔壁30の各側壁とその間の誘電体層2
9の面上には、赤色(R)、緑色(G)、青色(B)の何れ
かの色に対応する蛍光体層31〜33が形成される。
The main surface of the back panel glass 27 on which the address electrodes 28 are provided is coated with a dielectric layer 29 made of an insulating material. On the dielectric layer 29, a partition 30 is arranged in accordance with a gap between two adjacent address electrodes 28. Then, each side wall of two adjacent partition walls 30 and the dielectric layer 2 between them
On the surface of 9, phosphor layers 31 to 33 corresponding to any of red (R), green (G), and blue (B) are formed.

【0006】このような構成を有するフロントパネル20
とバックパネル26は、アドレス電極28と表示電極22、23
の互いの長手方向が直交するように対向させられる。フ
ロントパネル20とバックパネル26は、フリットガラス等
の封止部材により、それぞれの周縁部にて封止され、両
パネル20、26の内部が密封されている。なお当図では、
説明のため、表示電極22、23およびアドレス電極28の各
本数を実際よりも少なく実線で図示している。
The front panel 20 having such a configuration
And the back panel 26 includes an address electrode 28 and display electrodes 22, 23.
Are opposed to each other so that their longitudinal directions are orthogonal to each other. The front panel 20 and the back panel 26 are sealed at their respective peripheral edges by a sealing member such as frit glass, and the inside of both panels 20 and 26 is sealed. In this figure,
For the sake of explanation, the numbers of the display electrodes 22, 23 and the address electrodes 28 are shown by solid lines, which are smaller than the actual numbers.

【0007】このように封止されたフロントパネル20と
バックパネル26の内部には、Xeを含む放電ガス(封入ガ
ス)が所定の圧力(従来は通常40kPa〜66.5kPa程度)
で封入される。これにより、フロントパネル20とバック
パネル26の間において、誘電体層24と蛍光体層31〜33、
および隣接する2つの隔壁30で仕切られた空間が放電空
間38となる。また、隣り合う一対の表示電極22、23と、
1本のアドレス電極28が放電空間38を挟んで交叉する領
域が、画像表示にかかるセル(不図示)となる。ここで
図43は、PDPの複数対の表示電極22、23(N行)と複数の
アドレス電極28(M行)が形成するマトリックスを示
す。
A discharge gas (encapsulated gas) containing Xe is supplied to the interior of the front panel 20 and the back panel 26 sealed as described above at a predetermined pressure (usually about 40 kPa to 66.5 kPa).
Enclosed. Thereby, between the front panel 20 and the back panel 26, the dielectric layer 24 and the phosphor layers 31 to 33,
A space partitioned by two adjacent partition walls 30 is a discharge space 38. Further, a pair of adjacent display electrodes 22, 23,
A region where one address electrode 28 intersects the discharge space 38 is a cell (not shown) for image display. Here, FIG. 43 shows a matrix formed by a plurality of pairs of display electrodes 22, 23 (N rows) and a plurality of address electrodes 28 (M rows) of the PDP.

【0008】PDP駆動時には各セルにおいて、アドレス
電極28と表示電極22、23のいずれかの間で放電が開始さ
れ、一対の表示電極22、23同士での放電によって短波長
の紫外線(Xe共鳴線、波長約147nm)が発生し、この紫
外線を受けて蛍光体層31〜33が発光する。これにより画
像表示がなされる。次に、従来のPDPの具体的な駆動方
法について図44、45を用いて説明する。
When driving the PDP, in each cell, a discharge is started between the address electrode 28 and one of the display electrodes 22 and 23, and the discharge between the pair of display electrodes 22 and 23 causes short-wavelength ultraviolet (Xe resonance lines). 147 nm), and the phosphor layers 31 to 33 emit light upon receiving the ultraviolet rays. As a result, an image is displayed. Next, a specific driving method of the conventional PDP will be described with reference to FIGS.

【0009】図44に、従来のPDPを用いた画像表示装置
(PDP表示装置)のブロック概念図を、図45にパネルの
各電極に印加される駆動波形の一例を示す。図44に示さ
れるように、PDP表示装置には、PDPを駆動するた
めの、フレームメモリ10、出力処理回路11、アドレス電
極駆動装置12、サステイン電極駆動装置13、スキャン電
極駆動装置14等が内蔵されている。各電極22、23、28
は、スキャン電極駆動装置14、サステイン電極駆動装置
13、アドレス電極駆動装置12に、それぞれこの順に接続
されている。これら12、13、14は、出力処理回路11に接
続されている。 そしてPDP駆動時には、外部より画
像情報がフレームメモリ10に一旦格納され、タイミング
情報に基づいて、フレームメモリ10から出力処理回路11
へと導入される。その後、画像情報とタイミング情報に
基づいて出力処理回路11が駆動し、アドレス電極駆動装
置12、サステイン電極駆動装置13、スキャン電極駆動装
置14に指示を出し、各電極22、23、28にパルス電圧を印
加して、画面表示をなす。
FIG. 44 shows a block diagram of a conventional image display device (PDP display device) using a PDP, and FIG. 45 shows an example of a driving waveform applied to each electrode of the panel. As shown in FIG. 44, the PDP display device includes a frame memory 10, an output processing circuit 11, an address electrode driver 12, a sustain electrode driver 13, a scan electrode driver 14, and the like for driving the PDP. Have been. Each electrode 22, 23, 28
Is the scan electrode driver 14, the sustain electrode driver
13, and are connected to the address electrode driving device 12 in this order. These 12, 13, and 14 are connected to the output processing circuit 11. At the time of driving the PDP, image information is temporarily stored in the frame memory 10 from the outside, and is output from the frame memory 10 to the output processing circuit 11 based on the timing information.
Introduced to. Thereafter, the output processing circuit 11 is driven based on the image information and the timing information, and issues instructions to the address electrode driving device 12, the sustain electrode driving device 13, and the scan electrode driving device 14, and the pulse voltage is applied to each of the electrodes 22, 23, 28. Is applied to display a screen.

【0010】PDP駆動時には、図45において、まずスキ
ャン電極22に初期化パルスを印加し、パネルのセル内の
壁電荷を初期化する。次に、y方向最上位(ディスプレ
イ最上位)のスキャン電極22に走査パルスを、サステイ
ン電極23に書き込みパルスをそれぞれ印加し、書き込み
放電を行う。これにより、上記スキャン電極22とサステ
イン電極23に対応するセルの誘電体層24の表面に壁電荷
を蓄積する。
At the time of driving the PDP, an initialization pulse is first applied to the scan electrode 22 in FIG. 45 to initialize wall charges in the cells of the panel. Next, a scan pulse is applied to the scan electrode 22 at the top in the y direction (top of the display), and a write pulse is applied to the sustain electrode 23 to perform a write discharge. As a result, wall charges are accumulated on the surface of the dielectric layer 24 of the cell corresponding to the scan electrode 22 and the sustain electrode 23.

【0011】その後、上記と同様にして、上記最上位に
続く二番目以降のスキャン電極22とサステイン電極23に
それぞれ走査パルスと書き込みパルスを印加し、各セル
に対応する誘電体層24の表面に壁電荷を蓄積する。これ
をディスプレイ表面全体の表示電極22、23について行
い、1画面分の潜像を書き込む。次に、アドレス電極28
を接地し、スキャン電極22とサステイン電極23に交互に
維持パルスを印加することによって維持放電を行う。誘
電体層24の表面に壁電荷が蓄積されたセルでは誘電体24
の表面の電位が放電開始電圧を上回ることによって放電
が発生し、維持パルスが印加されている期間(維持期
間)、書き込みパルスによって選択された表示セルの維
持放電がなされる。その後、幅の狭い消去パルスを印加
することによって、不完全な放電が発生し、壁電荷が消
滅して画面消去が行われる。
Thereafter, in the same manner as described above, a scan pulse and a write pulse are applied to the second and subsequent scan electrodes 22 and the sustain electrodes 23 following the uppermost position, respectively, and the surface of the dielectric layer 24 corresponding to each cell is applied. Accumulate wall charges. This is performed for the display electrodes 22 and 23 on the entire display surface, and a latent image for one screen is written. Next, the address electrodes 28
Are grounded, and a sustain pulse is alternately applied to the scan electrode 22 and the sustain electrode 23 to perform sustain discharge. In a cell in which wall charges are accumulated on the surface of the dielectric layer 24, the dielectric 24
When the potential of the surface of the display cell exceeds the discharge start voltage, a discharge occurs, and during the period in which the sustain pulse is applied (sustain period), the sustain discharge of the display cell selected by the write pulse is performed. Thereafter, by applying a narrow erasing pulse, an incomplete discharge occurs, the wall charges disappear, and the screen is erased.

【0012】テレビ映像を表示する場合、NTSC方式にお
いて映像は、1秒間に60枚のフィールドで構成されてい
る。元来、プラズマディスプレイパネルでは、点灯か消
灯の2階調しか表現できないため中間色を表示するため
に、赤(R)、緑(G)、青(B)の各色の点灯時間を時
分割し、1フィールドを数個のサブフィールドに分割
し、その組み合わせによって中間色を表現する方法が用
いられている。
When displaying a television image, the image is composed of 60 fields per second in the NTSC system. Originally, in plasma display panels, only two gradations of lighting or extinguishing can be expressed, so in order to display intermediate colors, the lighting time of each color of red (R), green (G), blue (B) is time-divided, A method is used in which one field is divided into several subfields, and an intermediate color is expressed by a combination of the subfields.

【0013】ここで図46は、従来の交流駆動型プラズマ
ディスプレイパネルにおいて各色256階調を表現する場
合のサブフィールドの分割方法を示す図である。ここで
は、各サブフィールドの放電維持期間内に印加する維持
パルス数の比を1、2、4、8、16、32、64、128のように
バイナリで重み付けを行い、この8ビットの組み合わせ
によって265階調を表現している。
FIG. 46 is a diagram showing a method of dividing a subfield when expressing 256 gradations for each color in a conventional AC drive type plasma display panel. Here, the ratio of the number of sustain pulses applied during the sustain period of each subfield is weighted in binary such as 1, 2, 4, 8, 16, 32, 64, 128, and the combination of these 8 bits is used. Expresses 265 gradations.

【0014】このように、従来のPDPの駆動方法では、
初期化期間、書き込み期間、維持期間、消去期間という
一連のシーケンスによって表示を行っている。
As described above, in the conventional PDP driving method,
Display is performed according to a series of sequences including an initialization period, a writing period, a sustaining period, and an erasing period.

【0015】[0015]

【発明が解決しようとする課題】ところで、できるだけ
消費電力を抑えた電気製品が望まれる今日では、PDP
においても駆動時の消費電力を低くする期待が寄せられ
ている。特に昨今の大画面化および高精細化の動向によ
って、開発されるPDPの消費電力が増加傾向にあるた
め、省電力化を実現させる技術への要望が高くなってい
る。このようなことから、PDPの消費電力を低減させ
ることが望まれる。
In today's world where electrical products with as low power consumption as possible are desired, PDPs
Also, there is an expectation that the power consumption during driving will be reduced. In particular, the power consumption of PDPs to be developed is increasing due to the recent trend of larger screens and higher definition, and there is an increasing demand for technologies for realizing power saving. For this reason, it is desired to reduce the power consumption of the PDP.

【0016】しかしながら、単にPDPの消費電力を減
らす対策を行うだけでは、前記複数対の表示電極間で発
生する放電規模が小さくなってしまい、十分な発光量が
得られなくなるので、消費電力を抑えながらも良好な表
示性能を得る(すなわち良好な発光効率を得る)必要が
ある。発光量が不足すればPDPの表示性能が低下する
ため、単純にPDPの消費電力を減らすといった対策
は、発光効率を向上させるための有効な対策とは言いが
たい。
However, simply taking measures to reduce the power consumption of the PDP reduces the magnitude of the discharge generated between the plurality of pairs of display electrodes, making it impossible to obtain a sufficient light emission amount. However, it is necessary to obtain good display performance (that is, to obtain good luminous efficiency). If the amount of light emission is insufficient, the display performance of the PDP is reduced. Therefore, a measure of simply reducing the power consumption of the PDP cannot be said to be an effective measure for improving the luminous efficiency.

【0017】また発光効率を向上させるために、例えば
蛍光体が紫外線を可視光に変換する際の変換効率を向上
させる研究もなされているが、現段階ではあまり際だっ
た改善は見られておらず、依然として研究の余地が残さ
れている。このようにPDPなどのガス放電パネルにお
いて、発光効率を適切に確保することは、現在では非常
に困難が伴うとされている。
In order to improve the luminous efficiency, for example, studies have been made to improve the conversion efficiency when a phosphor converts ultraviolet light into visible light, but at this stage, a remarkable improvement has not been observed. There is still room for research. As described above, it is said that it is very difficult at present to properly secure luminous efficiency in a gas discharge panel such as a PDP.

【0018】[0018]

【課題を解決するための手段】発明の開示 本発明は上記課題を鑑みてなされたものであって、優れ
た発光効率を有する良好な表示性能のガス放電パネルを
提供することを目的とする。上記課題を解決するため
に、本発明は、対向して設けられた一対の基板間に、放
電ガスが封入された複数のセルがマトリクス状に配さ
れ、前記一対の基板のうち、第一の基板の第二の基板に
対向する面上に、サステイン電極およびスキャン電極を
一対としてなる複数の表示電極が複数のセルにまたがる
状態で配設されたガス放電パネルにおいて、前記サステ
イン電極および前記スキャン電極は、それぞれ前記マト
リクスの行方向に延伸された複数本のライン部からな
り、且つ駆動時において、前記表示電極の放電電流波形
のピークが単一になるように、隣接する2つの前記ライ
ン部間のライン部ギャップと主放電ギャップを設定する
ことによって実現できる。
DISCLOSURE OF THE INVENTION The present invention has been made in view of the above problems, and has as its object to provide a gas discharge panel having excellent luminous efficiency and good display performance. In order to solve the above-described problems, the present invention provides a method in which a plurality of cells filled with a discharge gas are arranged in a matrix between a pair of substrates provided to face each other. In a gas discharge panel in which a plurality of display electrodes each including a pair of a sustain electrode and a scan electrode are arranged over a plurality of cells on a surface of a substrate facing a second substrate, the sustain electrode and the scan electrode Is formed of a plurality of line portions each extending in the row direction of the matrix, and between the two adjacent line portions so that the peak of the discharge current waveform of the display electrode becomes single during driving. By setting the line gap and the main discharge gap.

【0019】より具体的には、上記ライン部としては、
セル内のスキャン電極またはサステイン電極の少なくと
もいずれかにおいて、3本以上形成するのが望ましい。
また前記ライン部ギャップのピッチは、前記主放電ギャ
ップから遠ざかるにつれて狭くなるようにするのが望ま
しい。このような構成によれば、放電電流波形が単一ピ
ークになるように設定されているため、1回の駆動パル
スにおける放電発光が1μs以内に終了する。これに加
え、駆動パルスが立ち上がってから放電電流が最大値を
示すまでの時間(すなわち放電遅れ時間)が約0.2μs
程度と短いので、数μs程度での高速駆動が可能であ
る。
More specifically, as the line portion,
It is desirable to form three or more scan electrodes or sustain electrodes in the cell.
Further, it is desirable that the pitch of the line portion gap is narrowed as the distance from the main discharge gap increases. According to such a configuration, since the discharge current waveform is set to have a single peak, the discharge light emission in one drive pulse is completed within 1 μs. In addition, the time from the rise of the drive pulse until the discharge current shows the maximum value (that is, the discharge delay time) is about 0.2 μs.
Since it is as short as about, high-speed driving in about several μs is possible.

【0020】さらに、上記効果に加え、表示電極22、23
をライン状パターンで構成しているため、従来の帯状の
表示電極よりも放電にかかる静電容量が少なくてすむ。
ここで、一般的には、一対の表示電極がライン状のパタ
ーンで形成される場合には放電が分離し、放電電流波形
が複数のピークを呈す傾向がみられ、放電開始電圧が上
昇するために電力消費量が大きくなりやすい性質がある
が、本発明では上記のように放電電流波形のピークが単
一であるため、比較的低い電圧で駆動することが可能で
あり、従来より消費電力を抑えることができ、良好な発
光効率(駆動効率)を得ることができる。
Further, in addition to the above effects, the display electrodes 22, 23
Are formed in a line pattern, so that the capacitance required for discharge is smaller than that of a conventional strip-shaped display electrode.
Here, in general, when a pair of display electrodes are formed in a linear pattern, the discharge is separated, and the discharge current waveform tends to exhibit a plurality of peaks, and the discharge starting voltage increases. However, in the present invention, since the discharge current waveform has a single peak as described above, it is possible to drive at a relatively low voltage, and the power consumption is lower than before. Thus, good luminous efficiency (driving efficiency) can be obtained.

【0021】したがって、本発明のガス放電パネルは、
表示電極22、23を従来の表示電極より面積の小さい形状
パターン(ライン部22a〜22c、23a〜23c)として消費電
力を低減しながら、単一の放電電流ピーク波形を確保す
ることによって、優れた発光効率の獲得と高速駆動が可
能となっている。さらに本発明では、単一の放電電流ピ
ークを良好に得るために、前記ライン部ギャップのピッ
チを、等比級数的または等差級数的に狭くするようにし
てもよい。
Therefore, the gas discharge panel of the present invention is
Excellent by securing a single discharge current peak waveform while reducing power consumption by using the display electrodes 22 and 23 as a shape pattern (line portions 22a to 22c and 23a to 23c) having a smaller area than conventional display electrodes. It is possible to obtain luminous efficiency and drive at high speed. Furthermore, in the present invention, in order to obtain a single discharge current peak favorably, the pitch of the line portion gap may be narrowed geometrically or geometrically.

【0022】また、実際に本発明を製造する上では、前
記マトリクスの列方向に沿ったセルサイズが480μm〜14
00μmの範囲であり、セル中における全てのライン部ギ
ャップの平均値をS、主放電ギャップの値をGとすると
き、G-60μm≦S≦G+20μmの関係式が成立するように設
定するのが望ましい。さらに、主放電ギャップより最も
遠い位置にあるライン部の幅が、これ以外のライン部幅
または全てのライン部の平均幅よりも幅広になるように
してもよい。
Further, in actually manufacturing the present invention, the cell size along the column direction of the matrix is 480 μm to 14 μm.
When the average value of all the line gaps in the cell is S and the value of the main discharge gap is G, the relational expression of G-60 μm ≦ S ≦ G + 20 μm is set. It is desirable. Further, the width of the line portion farthest from the main discharge gap may be wider than the width of other line portions or the average width of all the line portions.

【0023】また、前記ライン部の幅は、前記主放電か
ら遠ざかるにつれて太くなるようにしてもよい。ここ
で、n本のライン部からなるサステイン電極またはスキ
ャン電極のいずれかにおいて、前記マトリクスの列方向
に沿ったセルサイズをP、主放電ギャップより最も遠い
位置にあるライン部の幅をLn、全てのライン部の平均値
をLaveとするとき、関係式Lave≦Ln≦{0.35P-(L1+L2+
……Ln-1)}が成立するように各ライン幅を設定するの
が望ましい。
Further, the width of the line portion may be increased as the distance from the main discharge increases. Here, in either the sustain electrode or the scan electrode composed of n line parts, the cell size along the column direction of the matrix is P, and the width of the line part located farthest from the main discharge gap is L n , When the average value of all the line portions is L ave , the relational expression L ave ≦ L n ≦ {0.35P- (L 1 + L 2 +
It is desirable to set each line width such that L n-1 )} is satisfied.

【0024】また前記主放電ギャップより最も遠い位置
にあるライン部の抵抗値Rが、0.1Ω≦R≦80Ωの範囲の
値であるのが望ましい。
It is desirable that the resistance value R of the line portion located farthest from the main discharge gap is in the range of 0.1Ω ≦ R ≦ 80Ω.

【0025】[0025]

【発明の実施の形態】発明の実施の形態におけるPDPの
全体的な構成は前述した従来例とほぼ同様であり、本発
明の特徴は主に表示電極とその周辺の構造にあるので、
以下は当該表示電極を中心に説明する。 <実施の形態1> 1-1.表示電極の構成 図1は、本実施の形態1にかかる表示電極パターンの上面
図(模式図)である。
BEST MODE FOR CARRYING OUT THE INVENTION The overall structure of a PDP according to an embodiment of the present invention is almost the same as that of the conventional example described above, and the feature of the present invention lies mainly in the structure of the display electrode and its surroundings.
Hereinafter, the display electrode will be mainly described. First Embodiment 1-1. Configuration of Display Electrode FIG. 1 is a top view (schematic diagram) of a display electrode pattern according to a first embodiment.

【0026】当図のように、本実施の形態1の特徴は、2
つの隣接する隔壁30に対応したセル内において、一対の
表示電極22、23(スキャン電極22、サステイン電極23)
をそれぞれ3本の細いライン部22a〜22c、23a〜23cに分
割して配設したことである。一例として、ここでは画素
ピッチ(y方向セルサイズ)P=1.08mm、主放電ギャップ
G=80μm、ライン部幅L1〜L3=40μm、第1電極ギャップ
S1=80μm、第2電極ギャップS2=80μmとしている。こ
の表示電極22、23は、金属材料(AgまたはCr/Cu/Cr
など)で作製している。
As shown in the figure, the feature of the first embodiment is that
In a cell corresponding to two adjacent partition walls 30, a pair of display electrodes 22, 23 (scan electrode 22, sustain electrode 23)
Are divided into three thin line portions 22a to 22c and 23a to 23c, respectively. As an example, here, the pixel pitch (cell size in the y direction) P = 1.08 mm, the main discharge gap
G = 80 μm, line width L 1 to L 3 = 40 μm, first electrode gap
S 1 = 80 μm and the second electrode gap S 2 = 80 μm. The display electrodes 22 and 23 are made of a metal material (Ag or Cr / Cu / Cr).
Etc.).

【0027】なお、1画素はRGB3色に対応する3つのセル
で構成されるので、画素ピッチPに対するセルのx方向幅
(x方向セルサイズ)はP/3となる。このような表示電極
のパターンは、PDP駆動時の放電電流波形ピークが単一
になるようにし、かつ、優れた発光効率が得られるよう
に設定した一例である。 1-3.実施の形態の効果 PDPにおける放電時では、複数のライン形状を有する場
合には、一般に放電電流の波形ピークが複数存在する。
そして、任意の放電電流ピークによる放電の状態は、そ
れ以前の放電電流ピークで発生した放電による影響(残
留イオンや準安定粒子などによるプライミング効果)を
非常に受けやすい性質がある。具体的には、ある放電の
状態は、これより先行する放電によって、駆動パルスの
立ち上がり時間が変動したり、電圧ドロップ等の影響を
受けて発光輝度や発光効率が変動してしまう。従って、
放電電流波形のピークが複数存在すると、階調制御が不
安定になりやすくなる。このようなことは、テレビ受像
器等のフルカラー動画表示を良好に行う上で大きな障害
となりうる。
Since one pixel is composed of three cells corresponding to three RGB colors, the width of the cell in the x direction (cell size in the x direction) with respect to the pixel pitch P is P / 3. Such a pattern of the display electrode is an example in which the discharge current waveform peak at the time of driving the PDP is set to be unitary, and excellent luminous efficiency is obtained. 1-3. Effects of Embodiments At the time of discharging in a PDP, if there are a plurality of line shapes, generally, there are a plurality of waveform peaks of the discharging current.
The state of a discharge caused by an arbitrary discharge current peak is very susceptible to the influence of the discharge generated at the previous discharge current peak (priming effect due to residual ions and metastable particles). Specifically, in a certain discharge state, the rise time of the drive pulse fluctuates due to the preceding discharge, and the light emission luminance and the light emission efficiency fluctuate under the influence of a voltage drop or the like. Therefore,
If there are a plurality of peaks in the discharge current waveform, gradation control tends to be unstable. Such a situation can be a major obstacle in favorably displaying a full-color moving image on a television receiver or the like.

【0028】これに対し、本実施の形態1では、放電電
流ピークが単一であるので安定した維持放電を行うこと
が出来るため、パルス変調による階調制御を安定に行え
るようになっている。ここで図2は、本実施の形態1によ
る構成のPDPにおける、駆動電圧波形と放電電流波形の
時間変化を示す。この図から明らかなように、本実施の
形態1では、放電電流波形が単一ピークであるため、1回
の駆動パルスにおける放電発光が1μs以内に終了す
る。これに加え、駆動パルスが立ち上がってから放電電
流が最大値を示すまでの時間(すなわち放電遅れ時間)
が約0.2μs程度と短いので、数μs程度での高速駆動
が可能である。ここで、本実施の形態1では、放電電流
波形のピークが単一になることによって、放電発光波形
のピークも単一として現れる。当図から、本発明として
は、単一ピークの放電発光波形の半値幅Thwは、特に50n
s≦Thw≦700μsの範囲が望ましいと言える。
On the other hand, in the first embodiment, since the discharge current has a single peak, stable sustain discharge can be performed, so that gradation control by pulse modulation can be stably performed. Here, FIG. 2 shows a temporal change of the drive voltage waveform and the discharge current waveform in the PDP having the configuration according to the first embodiment. As is apparent from this figure, in the first embodiment, since the discharge current waveform has a single peak, the discharge light emission in one drive pulse is completed within 1 μs. In addition to this, the time from the rise of the drive pulse until the discharge current shows the maximum value (that is, the discharge delay time)
Is as short as about 0.2 μs, so that high-speed driving in about several μs is possible. Here, in the first embodiment, since the discharge current waveform has a single peak, the discharge light emission waveform also has a single peak. From this figure, according to the present invention, the half width Thw of the discharge emission waveform of a single peak is particularly 50 n
It can be said that the range of s ≦ Thw ≦ 700 μs is desirable.

【0029】また図3は、本実施の形態1による構成のPD
Pにおける、従来の駆動波形(図47を参照)で駆動した
際の点灯電圧と主放電ギャップGと電極間隔S(=S1
S2)の差S−G、並びに放電電流ピーク回数の関係を示す
ものである。このグラフから明らかなように、電極ギャ
ップS1、S2(図中ではS)が主放電ギャップG以下(すな
わちS-Gが負の値をとる範囲)であれば、放電電流波形
のピークが単一になるように設定でき、PDPの高速駆動
が可能となる。
FIG. 3 shows a PD having a configuration according to the first embodiment.
In P, the lighting voltage, the main discharge gap G, and the electrode spacing S (= S 1 =) when driven by the conventional driving waveform (see FIG. 47)
It shows the relationship between the difference S−G of S 2 ) and the number of peak discharge currents. As is clear from this graph, when the electrode gaps S 1 and S 2 (S in the figure) are equal to or smaller than the main discharge gap G (that is, in the range where SG takes a negative value), the discharge current waveform has a single peak. , Which enables high-speed driving of the PDP.

【0030】さらに、本実施の形態1では、表示電極2
2、23をライン状パターンで構成しているため、従来の
帯状の表示電極よりも放電にかかる静電容量が少なくて
すむ。このため、消費電力を抑えることができ、良好な
発光効率(駆動効率)を得ることができる。このように
本実施の形態1のPDPは、表示電極22、23を従来の表示電
極より面積の小さい形状パターン(ライン部22a〜22c、
23a〜23c)として消費電力を低減しながら、単一の放電
電流ピーク波形を確保することによって、優れた発光効
率の獲得と高速駆動が可能なPDPを実現することができ
る。
Further, in the first embodiment, the display electrode 2
Since the lines 2 and 23 are configured in a line pattern, the capacitance required for discharge is smaller than that of the conventional band-shaped display electrode. Therefore, power consumption can be suppressed, and good luminous efficiency (drive efficiency) can be obtained. As described above, in the PDP of the first embodiment, the display electrodes 22 and 23 are formed in a shape pattern (line portions 22a to 22c,
By securing a single discharge current peak waveform while reducing power consumption as 23a to 23c), it is possible to realize a PDP capable of obtaining excellent luminous efficiency and driving at high speed.

【0031】なお、本願発明における「放電電流の波形
が単一ピークである」との定義は、放電電流波形におい
て、見かけ上最大ピークの他にピークがあっても、それ
が最大ピークの10%以下の高さである場合としている。
ここで本実施の形態1では、画素ピッチPを0.5mm≦P≦1.
4mm、主放電ギャップGを60μm≦G≦140μm、電極幅L1
L3を10μm≦L1、L2、L3≦60μm、第1、第2電極ギャップ
S1、S2を50μm≦S1、S2≦140μmの各範囲に設定するこ
とによって、上記と同様の効果が得られることが分かっ
ている。
In the present invention, the definition of "the discharge current waveform is a single peak" means that even if there is an apparent maximum peak in the discharge current waveform, it is 10% of the maximum peak. It is assumed that the height is below.
Here, in the first embodiment, the pixel pitch P is set to 0.5 mm ≦ P ≦ 1.
4mm, main discharge gap G is 60μm ≦ G ≦ 140μm, electrode width L 1 ~
L 3 10 [mu] m ≦ L 1 a, L 2, L 3 ≦ 60 [mu] m, first, second electrode gap
By setting the S 1, S 2 in each range of 50μm ≦ S 1, S 2 ≦ 140μm, it has been found that similar effects can be obtained.

【0032】また、セルサイズ(画素ピッチP)として
は、本発明を適用するためには480μm〜1400μmに設定
するのが適当である。また、本発明では、セル中におけ
る全てのライン部の電極ギャップの平均値をS、主放電
ギャップの値をGとするとき、G-60μm≦S≦G+20μmの関
係式が成立するようにしてもよいことが分かっている。
The cell size (pixel pitch P) is suitably set to 480 μm to 1400 μm in order to apply the present invention. Further, in the present invention, when the average value of the electrode gaps of all the line portions in the cell is S and the value of the main discharge gap is G, the relational expression of G-60 μm ≦ S ≦ G + 20 μm is satisfied. I know I can.

【0033】また、隣接する2つ隔壁のピッチはP/3に限
定されるものではなく、これ以外の値に設定してもよ
い。例えば、R、G、B各セルの前記隔壁の各ピッチ比を
この順にP/3:P/3.75:P/2.5のように不均等に設定する
ことによって、各色の輝度バランスを改善させることも
可能である。 1-2.プラズマディスプレイパネルの製造方法 次に、上記した実施の形態1のPDPの作製方法について、
その一例を説明する。なお、ここに挙げる作製方法は、
これ以降の実施の形態のものとほぼ同様である。
Further, the pitch between two adjacent partition walls is not limited to P / 3, but may be set to any other value. For example, it is also possible to improve the luminance balance of each color by setting the pitch ratios of the partition walls of R, G, and B cells in this order to be non-uniform, such as P / 3: P / 3.75: P / 2.5. It is possible. 1-2. Manufacturing method of plasma display panel Next, regarding the manufacturing method of the PDP of the first embodiment described above,
An example will be described. In addition, the manufacturing method mentioned here is
This is almost the same as that of the following embodiments.

【0034】1-2-1.フロントパネルの作製 厚さ約2.6mmのソーダライムガラスからなるフロントパ
ネルガラスの面上に表示電極を作製する。ここでは金属
材料(Ag)を用いた金属電極で表示電極を形成する例
(厚膜形成法)を示す。まず、金属(Ag)粉末と有機ビ
ヒクルに感光性樹脂(光分解性樹脂)を混合してなる感
光性ペーストを作製する。これをフロントパネルガラス
の片主面上に塗布し、形成する表示電極のパターンを有
するマスクで覆う。そして、当該マスク上から露光し、
現像・焼成(590〜600℃程度の焼成温度)する。これに
より、従来は100μmの線幅が限界とされていたスクリー
ン印刷法に比べ、30μm程度の線幅まで細線化すること
が可能である。なお、この金属材料としては、この他に
Pt、Au、Ag、Al、Ni、Cr、また酸化錫、酸化インジウム
等を用いることができる。
1-2-1. Fabrication of Front Panel Display electrodes are fabricated on the surface of a front panel glass made of soda lime glass having a thickness of about 2.6 mm. Here, an example of forming a display electrode with a metal electrode using a metal material (Ag) (thick film formation method) will be described. First, a photosensitive paste is prepared by mixing a photosensitive resin (photodegradable resin) with a metal (Ag) powder and an organic vehicle. This is applied onto one main surface of the front panel glass and covered with a mask having a pattern of display electrodes to be formed. Then, exposure from above the mask,
Development and baking (a baking temperature of about 590 to 600 ° C.). As a result, it is possible to reduce the line width to about 30 μm as compared with the screen printing method in which the line width of 100 μm was conventionally limited. In addition, as this metal material,
Pt, Au, Ag, Al, Ni, Cr, tin oxide, indium oxide, and the like can be used.

【0035】また、前記電極は上記方法以外にも、蒸着
法、スパッタリング法などで電極材料を成膜したのち、
エッチング処理して形成することも可能である。次に、
誘電体層の表面に、厚さ約0.3〜0.6μmの保護層を蒸着
法あるいはCVD(化学蒸着法)などにより形成する。保
護層には酸化マグネシウム(MgO)が好適である。
The electrode is formed by depositing an electrode material by a vapor deposition method, a sputtering method, or the like in addition to the above method.
It is also possible to form by etching. next,
A protective layer having a thickness of about 0.3 to 0.6 μm is formed on the surface of the dielectric layer by a vapor deposition method or a CVD (chemical vapor deposition) method. Magnesium oxide (MgO) is suitable for the protective layer.

【0036】これでフロントパネルが作製される。 1-2-2.バックパネルの作製 厚さ約2.6mmのソーダライムガラスからなるバックパネ
ルガラスの表面上に、スクリーン印刷法によりAgを主成
分とする導電体材料を一定間隔でストライプ状に塗布
し、厚さ約5μmのアドレス電極を形成する。ここで、作
製するPDPを例えば40インチクラスのNTSCもしくはVGAと
するためには、隣り合う2つのアドレス電極の間隔を0.4
mm程度以下に設定する。
Thus, a front panel is manufactured. 1-2-2. Fabrication of back panel A conductor material mainly composed of Ag is applied in a stripe pattern at regular intervals on the surface of a back panel glass made of soda lime glass with a thickness of about 2.6 mm by screen printing. Then, an address electrode having a thickness of about 5 μm is formed. Here, for example, in order to produce a 40-inch class NTSC or VGA PDP, the distance between two adjacent address electrodes must be 0.4
Set to about mm or less.

【0037】続いて、アドレス電極を形成したバックパ
ネルガラスの面全体にわたって鉛系ガラスペーストを厚
さ約20〜30μmで塗布して焼成し、誘電体膜を形成す
る。次に、誘電体膜と同じ鉛系ガラス材料を用いて、誘
電体膜の上に、隣り合うアドレス電極の間毎に高さ約60
〜100μmの隔壁を形成する。この隔壁は、例えば上記ガ
ラス材料を含むペーストを繰り返しスクリーン印刷し、
その後焼成して形成できる。
Subsequently, a lead-based glass paste is applied to a thickness of about 20 to 30 μm over the entire surface of the back panel glass on which the address electrodes have been formed, and baked to form a dielectric film. Next, using the same lead-based glass material as the dielectric film, a height of approximately 60
A partition of about 100 μm is formed. This partition is, for example, repeatedly screen-printed paste containing the above glass material,
Thereafter, it can be formed by firing.

【0038】隔壁が形成できたら、隔壁の壁面と、隔壁
間で露出している誘電体膜の表面に、赤色(R)蛍光
体、緑色(G)蛍光体、青色(B)蛍光体のいずれかを含
む蛍光インクを塗布し、これを乾燥・焼成してそれぞれ
蛍光体層とする。一般的にPDPに使用されている蛍光体
材料の一例を以下に列挙する。 赤色蛍光体; (YxGd1-x)BO:Eu3+ 緑色蛍光体; Zn2SiO4:Mn3+ 青色蛍光体; BaMgAl10O17:Eu3+(或いはBaMgAl14O
23:Eu3+) 各蛍光体材料は、例えば平均粒径約3μm程度の粉末が使
用できる。蛍光体インクの塗布法は幾つかの方法が考え
られるが、ここでは公知のメニスカス法と称される極細
ノズルからメニスカス(表面張力による架橋)を形成し
ながら蛍光体インクを吐出する方法を用いる。この方法
は蛍光体インクを目的の領域に均一に塗布するのに好都
合である。なお、本発明は当然ながらこの方法に限定す
るものではなく、スクリーン印刷法など他の方法も使用
可能である。
After the partition walls are formed, any one of red (R) phosphor, green (G) phosphor, and blue (B) phosphor is formed on the wall surfaces of the partition walls and on the surface of the dielectric film exposed between the partition walls. A fluorescent ink containing the above is applied, and this is dried and fired to form a phosphor layer. Examples of phosphor materials generally used for PDPs are listed below. Red phosphor; (Y x Gd 1-x ) BO: Eu 3+ green phosphor; Zn 2 SiO 4 : Mn 3+ blue phosphor; BaMgAl 10 O 17 : Eu 3+ (or BaMgAl 14 O)
23 : Eu 3+ ) For each phosphor material, for example, a powder having an average particle size of about 3 μm can be used. There are several methods for applying the phosphor ink. Here, a method of discharging the phosphor ink while forming a meniscus (crosslinking by surface tension) from an extremely fine nozzle, which is known as a meniscus method, is used. This method is advantageous for uniformly applying the phosphor ink to a target area. Note that the present invention is not limited to this method as a matter of course, and other methods such as a screen printing method can be used.

【0039】以上でバックパネルが完成される。なおフ
ロントパネルガラスおよびバックパネルガラスをソーダ
ライムガラスからなるものとしたが、これは材料の一例
として挙げたものであって、これ以外の材料でもよい。 1-2-3.PDPの完成 作製したフロントパネルとバックパネルを、封着用ガラ
スを用いて貼り合わせる。その後、放電空間の内部を高
真空(1.1×10-4Pa)程度に排気し、これに所定の圧力
(ここでは2.7×105Pa)でNe-Xe系やHe-Ne-Xe系、He-Ne
-Xe-Ar系などの放電ガスを封入する。
Thus, the back panel is completed. Although the front panel glass and the back panel glass are made of soda lime glass, this is an example of a material, and other materials may be used. 1-2-3. Completion of PDP The produced front panel and back panel are bonded together using sealing glass. Thereafter, the inside of the discharge space is evacuated to a high vacuum (1.1 × 10 -4 Pa) degree, to which a predetermined pressure (2.7 × 10 5 Pa in this embodiment) in the Ne-Xe-based or He-Ne-Xe-based, He -Ne
-Discharge gas such as Xe-Ar type is sealed.

【0040】<実施の形態2>図4に、本実施の形態2に
かかる表示電極の上面図を示す。本実施の形態2の特徴
は、表示電極22、23をライン部22a〜22c、23a〜23cで構
成しつつ、第一、第二放電ギャップS1、S2を主放電ギャ
ップGから遠ざかるにしたがって狭くしたことである。
一例として、放電セルの各部分の寸法は、画素ピッチP
=1.08mm、主放電ギャップG=80μm、電極幅L1〜L3=40
μm、第1電極ギャップS1=90μm、第2電極ギャップS2
70μmとしている。
Second Embodiment FIG. 4 is a top view of a display electrode according to a second embodiment. The feature of the second embodiment is that the first and second discharge gaps S 1 and S 2 are farther from the main discharge gap G while the display electrodes 22 and 23 are configured by the line portions 22 a to 22 c and 23 a to 23 c. It is narrow.
As an example, the size of each part of the discharge cell is the pixel pitch P
= 1.08mm, main discharge gap G = 80μm, electrode width L 1 -L 3 = 40
μm, first electrode gap S 1 = 90 μm, second electrode gap S 2 =
70 μm.

【0041】このような構成によれば、PDPの駆動時に
おいて、実施の形態1とほぼ同様の効果が得られるほ
か、以下の効果を得ることができる。図5は、本実施の
形態2のPDPにおける主放電ギャップG、第1電極ギャップ
S1、第2電極ギャップS2と放電電流ピーク数の関係を示
す。このグラフから明らかなように、S1、S2がGより10
μm程度広くとも、S2がS1より狭い場合には、放電ピー
クは分離することなく単一となるのでパルス変調による
階調制御を安定に行うことができ、高速駆動が可能とな
る。第一電極ギャップS1における放電の拡大は、S1の位
置が放電が発生する主放電ギャップGに近いため、比較
的スムーズに移行される。
According to such a configuration, when the PDP is driven, substantially the same effects as those of the first embodiment can be obtained, and the following effects can be obtained. FIG. 5 shows the main discharge gap G and the first electrode gap in the PDP of the second embodiment.
S 1, showing a second electrode gap S 2 and the discharge current peak number of relationships. As is clear from this graph, S 1 and S 2 are 10
Even μm about widely, if S 2 is smaller than S 1, the discharge peak is single and can perform gradation control by pulse modulation stable since without separation, thereby enabling high-speed driving. Expansion of the discharge in the first electrode gap S 1 is close to the main discharge gap G where the position of S 1 is discharge occurs, it is relatively smooth transition.

【0042】ここで本実施の形態2においては、放電セ
ルの各部分の寸法を、画素ピッチP=1.08mm、主放電ギ
ャップG=80μm、電極幅L1〜L3=40μm、第1電極ギャッ
プS1=90μm、第2電極ギャップS2=70μmとしたが、本
願発明はこれに限定するものではなく、0.5mm≦P≦1.4m
m、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μm、50
μm≦S1≦150μm、40μm≦S2≦140μmの範囲であっても
同様の効果が得られることが分かっている。
In the second embodiment, the dimensions of each part of the discharge cell are as follows: pixel pitch P = 1.08 mm, main discharge gap G = 80 μm, electrode widths L 1 to L 3 = 40 μm, first electrode gap Although S 1 = 90 μm and the second electrode gap S 2 = 70 μm, the present invention is not limited to this, and 0.5 mm ≦ P ≦ 1.4 m
m, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μm, 50
It has been found that similar effects can be obtained even in the range of μm ≦ S 1 ≦ 150 μm and 40 μm ≦ S 2 ≦ 140 μm.

【0043】<実施の形態3>図6に本実施の形態3にか
かる表示電極の上面図を示す。実施の形態2ではS1、S 2
を等比級数的に小さくする例を示したが、本実施の形態
3では、表示電極22、23をそれぞれ4本のライン部22a〜2
2d、23a〜23dで構成し、主放電ギャップGから遠ざかる
にしたがって、各表示電極ギャップS1〜S3をこの順に等
差級数的に狭くしたことを特徴とする。ここでは一例と
して、画素ピッチP=1.08mm、主放電ギャップG=80μ
m、電極幅L1〜L4=40μm、第1電極ギャップS1=90μm、
第2電極ギャップS2=70μm、第3電極ギャップS3=50μm
にそれぞれ設定している。
<Third Embodiment> FIG. 6 shows a third embodiment.
The top view of the display electrode is shown. In the second embodiment, S1, S Two
In the above, an example has been shown in which the geometric series is reduced geometrically.
In FIG. 3, the display electrodes 22 and 23 are each connected to four line portions 22a to 22a.
2d, composed of 23a to 23d, keep away from main discharge gap G
According to each display electrode gap S1~ SThreeIn this order etc.
It is characterized in that it has a narrower exponential series. Here is an example
Then, pixel pitch P = 1.08mm, main discharge gap G = 80μ
m, electrode width L1~ LFour= 40μm, 1st electrode gap S1= 90 μm,
Second electrode gap STwo= 70μm, third electrode gap SThree= 50 μm
Is set to each.

【0044】このような構成によっても、上記実施の形
態1とほぼ同様の効果が奏されるほか、以下の特性も発
揮される。図7は、本実施の形態3のPDPにおける、主放
電ギャップG、平均電極間隔Save、各電極間隔差△Sと放
電電流ピーク数の関係を示す。このグラフから明らかな
ように、第1電極ギャップS1が主放電ギャップGよりも10
μm程度広くとも、平均電極間隔Saveが主放電ギャップG
より狭く各表示電極ギャップ差が10μm以上であれば、
放電ピークは単一となり高速駆動が可能となる。
With such a structure, substantially the same effects as in the first embodiment can be obtained, and the following characteristics are also exhibited. FIG. 7 shows the relationship between the main discharge gap G, the average electrode spacing S ave , each electrode spacing difference ΔS , and the number of discharge current peaks in the PDP of the third embodiment. As is apparent from this graph, the first electrode gap S 1 is than the main discharge gap G 10
The average electrode gap Save is the main discharge gap G
If each display electrode gap difference is 10 μm or more narrower,
The discharge peak becomes single and high-speed driving becomes possible.

【0045】図8aに実施の形態2の構成(3本ライン部)
と本実施の形態3の構成(4本ライン部)のそれぞれにお
ける電力−輝度特性の一例を、図8bに維持電圧−電力特
性の一例をそれぞれ示す。これらのグラフにおける表示
点灯領域は約4000画素分で、図8aのグラフの傾きは効率
の程度を示している。図8aでは、本実施の形態3の電力
−輝度曲線は、実施の形態2の電極構造の電力−輝度曲
線とほぼ重なっており、実施の形態3のPDPの性能は実施
の形態2のPDPの延長線上にあることが分かる。
FIG. 8A shows the configuration of the second embodiment (three-line section).
8b shows an example of the power-luminance characteristic in each of the configurations (four lines) of the present embodiment and FIG. 8b shows an example of the sustain voltage-power characteristic. The display lighting area in these graphs is about 4000 pixels, and the slope of the graph in FIG. 8A indicates the degree of efficiency. 8A, the power-luminance curve of the third embodiment substantially overlaps the power-luminance curve of the electrode structure of the second embodiment, and the performance of the PDP of the third embodiment is different from that of the PDP of the second embodiment. It can be seen that it is on an extension line.

【0046】また図8bでは、同一の印加電圧条件におい
て、4本ライン状表示電極構造は、3本のライン状表示電
極構造よりも投入電力が豊富なことがわかる。このよう
なことから、実施の形態2と実施の形態3のPDPにそれ
ぞれ同一の電力を供給すれば、駆動時にほぼ同一の輝度
を得ることができるが、さらに実施の形態3では、駆動
電圧が比較的低くてすむ分、ガス放電パネルと当該パネ
ル駆動装置を含めた全体での電力損失や回路への負担を
低減させることが期待できる。
FIG. 8B shows that, under the same applied voltage condition, the input power of the four-line display electrode structure is greater than that of the three-line display electrode structure. For this reason, if the same power is supplied to each of the PDPs of the second and third embodiments, almost the same luminance can be obtained during driving. However, in the third embodiment, the driving voltage is reduced. The relatively low power consumption can be expected to reduce the power loss and the load on the circuit as a whole including the gas discharge panel and the panel driving device.

【0047】なお本実施の形態3においては、一例とし
て画素ピッチP=1.08mm、主放電ギャップG=80μm、電
極幅L1〜L4=40μm、第1電極ギャップS1=90μm、第2電
極ギャップS2=70μm、第3電極ギャップS3=50μmとし
たが、本願発明はこれに限定するものではなく、0.5mm
≦P≦1.4mm、70μm≦G≦120μm、10μm≦L1、L2、L3、L
4≦60μm、80μm≦S1≦130μm、70μm≦S2≦120μm、60
μm≦S3≦110μmの範囲であっても同様の効果が得られ
ることが分かっている。
In the third embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 4 = 40 μm, the first electrode gap S 1 = 90 μm, and the second electrode Although the gap S 2 was set to 70 μm and the third electrode gap S 3 was set to 50 μm, the present invention is not limited to this.
≦ P ≦ 1.4mm, 70μm ≦ G ≦ 120μm, 10μm ≦ L 1, L 2, L 3, L
4 ≦ 60μm, 80μm ≦ S 1 ≦ 130μm, 70μm ≦ S 2 ≦ 120μm, 60
It has been found that similar effects can be obtained even in the range of μm ≦ S 3 ≦ 110 μm.

【0048】<実施の形態4>図9に本実施の形態4にか
かる表示電極の正面図を示す。本実施の形態4の特徴
は、各表示電極22、23をそれぞれ4本のライン部22a〜22
d、23a〜23dで構成し、このうちライン部22a、22b、23
a、23bよりライン部22c、22d、23c、23dを幅広にし、主
放電ギャップGから遠ざかるにしたがって、各電極ギャ
ップS1〜S3をこの順に等比級数的に狭くしたことを特徴
とする。ここでは一例として、画素ピッチP=1.08mm、
主放電ギャップG=80μm、電極幅L1、L2=30μm、L3、L
4=40μm、第1電極ギャップS1=90μm、第2電極ギャッ
プS2=60μm、第3電極ギャップS3=40μmに設定してい
る。
<Fourth Embodiment> FIG. 9 is a front view of a display electrode according to a fourth embodiment. The feature of the fourth embodiment is that each of the display electrodes 22 and 23 has four line portions 22a to 22
d, 23a to 23d, of which line portions 22a, 22b, 23
a, and the line portion 22c from 23b, 22 d, 23c, the 23d wider, as the distance from the main discharge gap G, each electrode gap S 1 to S 3, characterized in that it has a geometrically smaller in this order. Here, as an example, the pixel pitch P = 1.08 mm,
The main discharge gap G = 80 [mu] m, electrode width L 1, L 2 = 30μm, L 3, L
4 = 40 μm, the first electrode gap S 1 = 90 μm, the second electrode gap S 2 = 60 μm, and the third electrode gap S 3 = 40 μm.

【0049】このような構成によっても、上記実施の形
態1とほぼ同様の効果が奏されるほか、以下の特性も発
揮される。図10に、本実施の形態4のPDPにおける放電発
光波形の一例を示す。このデータは、PDPの1セルのみを
表示点灯させ、光ファイバーをアバランシェフォトダイ
オードを接続し、これに1セルのみの光を取り入れ、デ
ジタルオシロスコープを用いて駆動電圧波形と同時に測
定したものである。当図の発光ピーク波形は、デジタル
オシロスコープ上で1000回分の積算を行いその平均値を
求めている。
According to such a configuration, substantially the same effects as in the first embodiment can be obtained, and the following characteristics are also exhibited. FIG. 10 shows an example of a discharge light emission waveform in the PDP of the fourth embodiment. This data was obtained by displaying and lighting only one cell of the PDP, connecting an optical fiber to an avalanche photodiode, taking in the light of only one cell, and measuring the driving voltage waveform simultaneously with a digital oscilloscope. The emission peak waveform in this figure is obtained by integrating 1000 times on a digital oscilloscope and calculating the average value.

【0050】この図から明らかなように、本実施の形態
4のPDPのでは、放電発光波形が単一ピークであるため
に、駆動パルスにおける放電発光が短期間(400ns)以
内に終了し、またピークの半値幅が200ns程度と非常に
急峻になっている。また、駆動パルスが立ち上がってか
ら発光波形が最大値を示すまでの時間(放電遅れ時間)
も100〜200ns程度と短く、したがって1.25μs程度で
の高速駆動が可能であることがわかる。これは、S1〜S3
を等比級数的に減少させることによって、ライン部22
d、23d付近での電界強度が高まり放電が素早く終了する
ため、放電の形成遅れや統計遅れが減少して、放電発光
ピークの半値幅および放電遅れのバラツキが減少したた
めであると考えられる。
As is apparent from FIG.
In the PDP of No. 4, since the discharge light emission waveform has a single peak, the discharge light emission in the drive pulse is completed within a short period (400 ns), and the half width of the peak is very steep at about 200 ns. . Also, the time from the rise of the drive pulse to the time when the emission waveform shows the maximum value (discharge delay time)
Is also as short as about 100 to 200 ns, so that high-speed driving at about 1.25 μs is possible. This is S 1 to S 3
Is reduced by a geometric series,
This is considered to be because the electric field intensity around d and 23d increased and the discharge was terminated quickly, so that the discharge formation delay and the statistical delay were reduced, and the half-width of the discharge emission peak and the dispersion of the discharge delay were reduced.

【0051】一般にPDPにおいて、書き込み期間におけ
る放電セル選択時のアドレス放電の放電確率が低下する
と、画面のチラツキや、ザラツキ等の画質の低下を引き
起こすことが知られている。このアドレス放電の放電確
率は、99.9%を下回ると画面のザラツキ感が増し、99%
を下回ると画面にチラツキが生じる。このため、アドレ
ス放電時の書き込み不良は、少なくとも0.1%以下に抑
制する必要がある。これを実現するためには、放電遅れ
の平均時間が書き込みパルス幅の約1/3以下でなければ
ならない。
In general, it is known that in a PDP, when the discharge probability of an address discharge when a discharge cell is selected during a writing period is reduced, image quality such as flickering of a screen and roughness is caused. If the discharge probability of this address discharge is less than 99.9%, the roughness of the screen will increase and 99%
If it is less than, the screen will flicker. For this reason, it is necessary to suppress the writing failure at the time of address discharge to at least 0.1% or less. To achieve this, the average time of the discharge delay must be about 1/3 or less of the write pulse width.

【0052】PDPの精細度がNTSC或いはVGA程度であれば
走査線数は500本程度であるので、書き込みパルス幅
は、2〜3μs程度で駆動が可能であるが、SXGA或いはフ
ルスペックのハイビジョン等に対応するためには、走査
線数が1080本となり、書き込みパルス幅を1〜1.3μs程
度で駆動しなければならない。このため、放電発光が複
数回発生する電極構造では、放電が終了するまでの時間
が長いため高精細化に対応することが困難である。
If the definition of the PDP is about NTSC or VGA, the number of scanning lines is about 500, so that the write pulse width can be driven at about 2 to 3 μs. In order to cope with this, the number of scanning lines must be 1080 and the write pulse width must be driven at about 1 to 1.3 μs. For this reason, in an electrode structure in which discharge light emission occurs a plurality of times, it is difficult to cope with high definition because the time until the discharge ends is long.

【0053】これに対して、本実施の形態4による電極
構造を用いたPDPは、単一の放電が素早く終了し、放電
遅れも非常に短いため、高速駆動が可能で高精細化が容
易である。なお、本実施の形態4においては、各維持電
極を4本のライン状表示電極で構成する電極構造を用い
ているが、これ以上の本数のライン部(例えば5本のラ
イン部)を有する表示電極としても同様の効果が得られ
ることが分かっている。
On the other hand, in the PDP using the electrode structure according to the fourth embodiment, since a single discharge is completed quickly and the discharge delay is very short, high-speed driving is possible and high definition is easy. is there. In the fourth embodiment, an electrode structure in which each sustain electrode is formed of four linear display electrodes is used. However, a display having a greater number of line portions (for example, five line portions) is used. It has been found that a similar effect can be obtained as an electrode.

【0054】また、本実施の形態4においては、画素ピ
ッチP=1.08mm、主放電ギャップG=80μm、電極幅L1、L
2=30μm、L3、L4=40μm、第1電極ギャップS1=90μ
m、第2電極ギャップS2=60μm、第3電極ギャップS3=40
μmとしたが、本願発明はこれに限定するものではな
く、0.5mm≦P≦1.4mm、70μm≦G≦120μm、10μm≦L1
L2≦50μm、20μm≦L3、L4≦60μm、80μm≦S1≦130μ
m、70μm≦S2≦120μm、30μm≦S3≦110μmの範囲であ
っても同様の効果が得られることが分かっている。
In the fourth embodiment, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 and L
2 = 30 μm, L 3 , L 4 = 40 μm, first electrode gap S 1 = 90 μ
m, second electrode gap S 2 = 60 μm, third electrode gap S 3 = 40
Although the [mu] m, the present invention is not limited to this, 0.5mm ≦ P ≦ 1.4mm, 70μm ≦ G ≦ 120μm, 10μm ≦ L 1,
L 2 ≦ 50 μm, 20 μm ≦ L 3 , L 4 ≦ 60 μm, 80 μm ≦ S 1 ≦ 130 μ
m, 70 μm ≦ S 2 ≦ 120 μm, and 30 μm ≦ S 3 ≦ 110 μm.

【0055】このようにライン幅L1〜L4を調整する場合
には、特に主放電ギャップGよりもっとも遠いライン部
の幅Lnを設定する場合、全てのライン部の平均値をLave
とするとき、関係式Lave≦Ln≦{0.35P-(L1+L2+……L
n-1)}が成立するように設定するのが望ましいことが
わかっている。また、L1およびL2については、0.5Lave
≦L1およびL2≦Laveの各関係式が成立するように設定す
ると望ましいことが実験により明らかになっている。
When the line widths L 1 to L 4 are adjusted as described above, especially when the width L n of the line portion farthest from the main discharge gap G is set, the average value of all the line portions is L ave.
Where L ave ≦ L n ≦ {0.35P- (L 1 + L 2 + ... L
n-1 ) It is known that it is desirable to set so that} is satisfied. As for L 1 and L 2, 0.5 L ave
It has been clarified by experiments that it is desirable to set the relational expressions of ≦ L 1 and L 2 ≦ L ave to be satisfied.

【0056】また、前記電極幅L1〜L4を同一の幅に設定
しても本実施の形態の効果が奏される。さらに、ここで
は4本のライン部22a〜22d、23a〜23dで表示電極を構成
しているが、5本以上のライン部を形成してもよい。 <実施の形態5>図11に本実施の形態5にかかる表示電極
の上面図を示す。本実施の形態5の特徴は、表示電極2
2、23をそれぞれ同一幅の4本のライン部22a〜22d、23a
〜23dで構成し、電極ギャップS1〜S3を主放電ギャップG
から遠ざかるにしたがって等比級数的に狭くしたことで
ある。ここでは一例として、画素ピッチP=1.08mm、主
放電ギャップG=80μm、電極幅L1〜L4=40μm、第1電極
ギャップS1=120μm、第2電極ギャップS2=90μm、第3
電極ギャップS3=67.5μmにそれぞれ設定している。
The effect of the present embodiment can be obtained even if the electrode widths L 1 to L 4 are set to the same width. Further, although the display electrodes are constituted by four line portions 22a to 22d and 23a to 23d here, five or more line portions may be formed. Fifth Embodiment FIG. 11 is a top view of a display electrode according to a fifth embodiment. The feature of the fifth embodiment is that the display electrode 2
2, 23 are four line portions 22a to 22d, 23a of the same width, respectively.
Constituted by ~23D, main discharge electrode gap S 1 to S 3 gap G
That is, the geometric series became narrower as the distance from the object increased. Here, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 4 = 40 μm, the first electrode gap S 1 = 120 μm, the second electrode gap S 2 = 90 μm, and the third
The electrode gap S 3 is set to 67.5 μm.

【0057】このような構成によっても、上記実施の形
態1とほぼ同様の効果が奏されるほか、以下の特性も発
揮される。図12は、本実施の形態5による構成のPDPにお
ける、主放電ギャップGに対する第1電極ギャップS1
(S1/G)と、電極ギャップ比率(α=Sn+1/Sn)にかかる
放電電流ピーク回数の関係を示す。このグラフから明ら
かなように、第1電極ギャップS1が主放電ギャップGより
1.5倍程度広くとも(すなわちS1/Gが1.5程度であって
も)、電極ギャップ比率(α=Sn+1/Sn)が0.8以下であ
れば、放電ピークは単一となり高速駆動が可能となる。
According to such a configuration, substantially the same effects as in the first embodiment can be obtained, and the following characteristics are also exhibited. FIG. 12 shows the ratio of the first electrode gap S 1 to the main discharge gap G (S 1 / G) and the electrode gap ratio (α = S n + 1 / S n ) in the PDP configured according to the fifth embodiment. The relationship between the peak numbers of the discharge current is shown. As is apparent from this graph, the first electrode gap S 1 is than the main discharge gap G
Both widely about 1.5 times (i.e., a S 1 / G of about 1.5), as long as the electrode gap ratio (α = S n + 1 / S n) is 0.8 or less, the discharge peak at high speed becomes a single It becomes possible.

【0058】一方、本実施の形態5による電極構造を用
いることによって、放電電流ピークが分離することなく
安定した維持放電を行うことが出来るため、パルス変調
による階調制御を安定に行うことが可能となる。ここで
本実施の形態5においては、一例として画素ピッチP=1.
08mm、主放電ギャップG=80μm、電極幅L1〜L4=40μ
m、第1電極ギャップP1=120μm、第2電極ギャップP2=9
0μm、第3電極ギャップP3=67.5μmとしたが、本願発明
はこれに限定するものではなく、0.5mm≦P≦1.4mm、60
μm≦G≦140μm、10μm≦L1、L2、L3、L4≦60μm、50μ
m≦P1≦150μm、40μm≦P2≦140μm、30μm≦P3≦130μ
mの範囲であっても同様の効果が得られることが分かっ
ている。
On the other hand, by using the electrode structure according to the fifth embodiment, a stable sustain discharge can be performed without separating the discharge current peak, so that gradation control by pulse modulation can be stably performed. Becomes Here, in the fifth embodiment, as an example, the pixel pitch P = 1.
08 mm, main discharge gap G = 80 μm, electrode width L 1 to L 4 = 40 μ
m, first electrode gap P 1 = 120 μm, second electrode gap P 2 = 9
0 μm and the third electrode gap P 3 = 67.5 μm, but the present invention is not limited to this, and 0.5 mm ≦ P ≦ 1.4 mm, 60 mm
μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3, L 4 ≦ 60μm, 50μ
m ≦ P 1 ≦ 150 μm, 40 μm ≦ P 2 ≦ 140 μm, 30 μm ≦ P 3 ≦ 130 μ
It is known that the same effect can be obtained even in the range of m.

【0059】<実施の形態6>図13に本実施の形態6にか
かる表示電極の上面図を示す。本実施の形態6の特徴
は、一対の表示電極22、23をそれぞれ4本のライン部22a
〜22d、23a〜23dで構成し、このうちライン部22d、23d
を幅広にし、各電極ギャップS1〜S3を同一の値に設定し
たことである。ここでは一例として、画素ピッチP=1.0
8mm、主放電ギャップG=80μm、電極幅L1〜L3=40μm、
L4=80μm、電極間隔S1〜S3=70μmに設定している。
<Sixth Embodiment> FIG. 13 is a top view of a display electrode according to the sixth embodiment. A feature of the sixth embodiment is that the pair of display electrodes 22 and 23 are each formed of four line portions 22a.
~ 22d, 23a ~ 23d, of which line sections 22d, 23d
And the electrode gaps S 1 to S 3 are set to the same value. Here, as an example, the pixel pitch P = 1.0
8 mm, main discharge gap G = 80 μm, electrode width L 1 to L 3 = 40 μm,
L 4 = 80 μm, and the electrode spacing S 1 to S 3 = 70 μm.

【0060】このような構成によっても、上記実施の形
態1とほぼ同様の効果が奏されるほか、以下の特性が発
揮される。図14は、本実施の形態6のPDPにおける、駆動
電圧波形と放電電流波形の時間変化を示す。この図から
明らかなように、本実施の形態6では、放電電流波形が
単一ピークであるため1回の駆動パルスにおける放電発
光が1μs以内に終了し、尚かつ、駆動パルスが立ち上
がってから放電電流が最大値を示すまでの時間即ち放電
遅れ時間が約0.2μs程度と短い。したがって、2〜3μ
s程度での高速駆動が可能であることがわかる。
With such a configuration, substantially the same effects as in the first embodiment can be obtained, and the following characteristics can be exhibited. FIG. 14 shows a temporal change of a drive voltage waveform and a discharge current waveform in the PDP according to the sixth embodiment. As is apparent from this figure, in the sixth embodiment, since the discharge current waveform has a single peak, the discharge emission in one drive pulse is completed within 1 μs, and the discharge is performed after the drive pulse rises. The time until the current reaches the maximum value, that is, the discharge delay time is as short as about 0.2 μs. Therefore, 2-3μ
It can be seen that high-speed driving at about s is possible.

【0061】また、次の表1は、本実施の形態6のPDPに
おける、ライン部22d、23dの幅L4を変化させたときのラ
イン抵抗値の変化、最小アドレス電圧Vdminおよび放電
電流波形のピーク数をそれぞれ測定したときの結果を示
すものである。
[0061] Further, the following Table 1, in the PDP according to the sixth embodiment, the change in the line resistance when the line portion 22 d, the 23d width L 4 of varying the minimum address voltage V dmin and the discharge current waveform 3 shows the results obtained when the number of peaks was measured.

【0062】[0062]

【表1】 【table 1】

【0063】この表1から、実施の形態6では、放電電流
の単一ピークを確保しつつ、L4を増加させてライン抵抗
値を減少させ、書き込み期間でのアドレス動作に必要な
アドレス印加電圧値を低減できると言える。ここで本実
施の形態6においては、一例として画素ピッチP=1.08m
m、主放電ギャップG=80μm、電極幅L1〜L3=40μm、L4
=80μm、電極間隔S1〜S3=70μmとしたが、0.5mm≦P≦
1.4mm、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μ
m、L1≦L4≦3L1、50μm≦S≦140μmの範囲であっても同
様の効果が得られることが分かっている。
[0063] From Table 1, in the sixth embodiment, while ensuring a single peak of the discharge current, increasing the L 4 decreases the line resistance, the address applied voltage required to address operation in the write period It can be said that the value can be reduced. Here, in the sixth embodiment, as an example, the pixel pitch P = 1.08 m
m, main discharge gap G = 80 μm, electrode width L 1 to L 3 = 40 μm, L 4
= 80 μm and electrode spacing S 1 to S 3 = 70 μm, but 0.5 mm ≦ P ≦
1.4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μ
m, L 1 ≦ L 4 ≦ 3L 1 , 50 μm ≦ S ≦ 140 μm.

【0064】<実施の形態7>図15に本実施の形態7の表
示電極パターンの上面図を示す。実施の形態7の特徴
は、一対の表示電極22、23をそれぞれ4本のライン部22a
〜22d、23a〜23dで構成し、このうちライン部22c、22
d、23c、23dを幅広にし、各電極ギャップS1〜S3を主放
電ギャップGから遠ざかるほど小さく設定したことであ
る。一例として、ここでは画素ピッチP=1.08mm、主放
電ギャップG=80μm、電極幅L1、L2=30μm、L3、L4=4
0μm、第1電極ギャップS1=90μm、第2電極ギャップS2
=70μm、第3電極ギャップS3=50μmに設定している。
Seventh Embodiment FIG. 15 is a top view of a display electrode pattern according to a seventh embodiment. A feature of the seventh embodiment is that the pair of display electrodes 22 and 23 are each formed of four line portions 22a.
~ 22d, 23a ~ 23d, of which line sections 22c, 22
d, 23c, 23d and the wider is that set smaller as the distance of each electrode gap S 1 to S 3 from the main discharge gap G. As an example, here, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 , L 2 = 30 μm, L 3 , L 4 = 4
0 μm, first electrode gap S 1 = 90 μm, second electrode gap S 2
= 70 μm and the third electrode gap S 3 = 50 μm.

【0065】このような構成によっても実施の形態1と
同様の効果が得られるほか、以下の効果も奏される。図
16は、実施の形態6および7のPDPにおける電力−輝度曲
線を示す。一般にPDPにおいては、投入する電力とパネ
ル輝度は比例関係にあるが、この関係を示す電力−輝度
曲線は飽和する傾向にある。このため、発光効率は投入
電力の増加によって悪くなる。
With such a configuration, the same effects as those of the first embodiment can be obtained, and the following effects can be obtained. Figure
16 shows a power-luminance curve in the PDPs of Embodiments 6 and 7. Generally, in a PDP, the input power and the panel luminance are in a proportional relationship, but the power-luminance curve showing this relationship tends to be saturated. For this reason, the luminous efficiency deteriorates with an increase in the input power.

【0066】しかしながら図16に示すように、実施の形
態7では、実施の形態6と同一の電力条件でも高い輝度が
実現されており、優れた発光効率が奏されている。なお
本実施の形態7においては、一例として画素ピッチP=1.
08mm、主放電ギャップG=80μm、電極幅L1〜L3=40μ
m、第1電極ギャップS1=90μm、第2電極ギャップS2=70
μmとしたが、本願発明はこれに限定するものではな
く、0.5mm≦P≦1.4mm、60μm≦G≦140μm、10μm≦L1
L2≦60μm、20μm≦L3、L4≦70μm、50μm≦S1≦150μ
m、40μm≦S2≦140μm、30μm≦S3≦130μmの範囲であ
っても同様の効果が得られることが分かっている。
However, as shown in FIG. 16, in the seventh embodiment, high luminance is realized even under the same power condition as in the sixth embodiment, and excellent luminous efficiency is achieved. In the seventh embodiment, as an example, the pixel pitch P = 1.
08 mm, main discharge gap G = 80 μm, electrode width L 1 to L 3 = 40 μ
m, first electrode gap S 1 = 90 μm, second electrode gap S 2 = 70
Although the [mu] m, the present invention is not limited to this, 0.5mm ≦ P ≦ 1.4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1,
L 2 ≦ 60 μm, 20 μm ≦ L 3 , L 4 ≦ 70 μm, 50 μm ≦ S 1 ≦ 150 μ
m, 40 μm ≦ S 2 ≦ 140 μm, and 30 μm ≦ S 3 ≦ 130 μm.

【0067】<実施の形態8>図17に、本実施の形態8の
表示電極の上面図を示す。実施の形態8では、一対の表
示電極22、23をそれぞれ4本のライン部22a〜22d、23a〜
23dで構成し、このうちライン部22c、22d、23c、23dを
幅広にし、各電極ギャップS1〜S3を主放電ギャップGか
ら遠ざかるほど小さく設定している。そして、当該表示
電極22、23とフロントパネルガラス21の間には、前記表
示電極22、23の形状パターンに合わせて、酸化ルテニウ
ム等の黒色材料を含有する黒色層(不図示)を設けるこ
とにより、ディスプレイの視認性を高めている。
Eighth Embodiment FIG. 17 shows a top view of a display electrode according to the eighth embodiment. In the eighth embodiment, the pair of display electrodes 22 and 23 are each formed of four line portions 22a to 22d and 23a to
Constituted by 23d, these line portions 22c, 22 d, 23c, 23d and the wider, each electrode gap S 1 to S 3 is set to be smaller as the distance from the main discharge gap G. A black layer (not shown) containing a black material such as ruthenium oxide is provided between the display electrodes 22 and 23 and the front panel glass 21 in accordance with the shape pattern of the display electrodes 22 and 23. , To enhance the visibility of the display.

【0068】ここでは一例として、画素ピッチP=1.08m
m、主放電ギャップG=80μm、電極幅L1、L2=35μm、L3
=45μm、L4=85μm、第1電極ギャップS1=90μm、第2
電極ギャップS2=70μm、第3電極ギャップS3=50μmに
それぞれ設定している。このような構成によっても実施
の形態1と同様の効果が得られるほか、以下の効果も奏
される。
Here, as an example, the pixel pitch P = 1.08 m
m, main discharge gap G = 80 μm, electrode width L 1 , L 2 = 35 μm, L 3
= 45 μm, L 4 = 85 μm, first electrode gap S 1 = 90 μm, second
The electrode gap S 2 is set to 70 μm, and the third electrode gap S 3 is set to 50 μm. With such a configuration, the same effects as those of the first embodiment can be obtained, and the following effects are also obtained.

【0069】図18は、本実施の形態8のPDPにおいて、L4
を変化させた場合の黒比率と明所コントラストの関係を
示す。当図における明所コントラストは、PDPの表示面
に対して垂直照度70Lx、水平照度150Lx下において、白
色表示時と黒色表示時の輝度比を測定することによって
求めた。一般にPDPにおいては、蛍光体層や隔壁等が白
色であるためパネル表示面側の外光反射が大きく、明所
でのコントラスト比は20〜50:1程度である。これに対
し、本実施の形態8では、L4を増加させることによって
十分な放電規模を得ながら、前記黒色層の効果を相乗さ
せることにより、明所コントラストが約70:1と非常に
高い比率を実現することが可能となる。
[0069] Figure 18, in the PDP of the present embodiment 8, L 4
Shows the relationship between the black ratio and the bright place contrast when the image is changed. The bright place contrast in this figure was obtained by measuring the luminance ratio between white display and black display under 70 Lx vertical illuminance and 150 Lx horizontal illuminance with respect to the display surface of the PDP. Generally, in a PDP, since the phosphor layer and the partition walls are white, reflection of external light on the panel display surface side is large, and the contrast ratio in a bright place is about 20 to 50: 1. In contrast, in the eighth embodiment, while obtaining a sufficient discharge scale by increasing the L 4, by the synergistic effect of the black layer, photopic contrast is about 70: 1 and very high proportion Can be realized.

【0070】なお、L4の値と黒比率を増加させると明所
コントラストは更に上昇するが、黒比率を増加させすぎ
るとセル開口率が減少して輝度の低下する(黒比率が50
%では約1割程度輝度が低下する)。このため黒比率
は、最大でも60%程度までが望ましいと考えられる。な
お本実施の形態3では、一例として画素ピッチP=1.08m
m、主放電ギャップG=80μm、電極幅L1、L2=35μm、L3
=45μm、L4=85μm、第1電極ギャップS1=90μm、第2
電極ギャップS2=70μm、第3電極ギャップS3=50μmと
したが、本願発明はこれに限定するものではなく、0.5m
m≦P≦1.4mm、60μm≦G≦140μm、10μm≦L1、L2≦60μ
m、20μm≦L3≦70μm、20μm≦L4≦{0.3P−(L1+L2
L3)}μm、50μm≦S1≦150μm、40μm≦S2≦140μm、3
0μm≦S3≦130μmの範囲であっても同様の効果が得られ
ることが分かっている。
[0070] Incidentally, increasing the value of L 4 and black ratio photopic contrast is further increased, too increase the black ratio decreased cell opening ratio decreases the luminance (black ratio is 50
% Lowers the brightness by about 10%). Therefore, it is considered that the black ratio is desirably up to about 60%. In the third embodiment, as an example, the pixel pitch P = 1.08 m
m, main discharge gap G = 80 μm, electrode width L 1 , L 2 = 35 μm, L 3
= 45 μm, L 4 = 85 μm, first electrode gap S 1 = 90 μm, second
Although the electrode gap S 2 was set to 70 μm and the third electrode gap S 3 was set to 50 μm, the present invention is not limited to this.
m ≦ P ≦ 1.4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2 ≦ 60μ
m, 20 μm ≦ L 3 ≦ 70 μm, 20 μm ≦ L 4 ≦ {0.3P− (L 1 + L 2 +
L 3)} μm, 50μm ≦ S 1 ≦ 150μm, 40μm ≦ S 2 ≦ 140μm, 3
It has been found that similar effects can be obtained even in the range of 0 μm ≦ S 3 ≦ 130 μm.

【0071】また、上記黒色層の材料には、ニッケル、
クロム、鉄等の金属酸化物を含有する黒色材料用いても
よい。 <実施の形態9> 9-1.表示電極の構成 図19に本実施の形態9の表示電極の上面図を示す。本実
施の形態9では、一対の表示電極22、23をそれぞれ4本の
ライン部22a〜22d、23a〜23dで構成し、このうちライン
部22d、23dを幅広にし、各電極ギャップS1〜S3をこの順
に狭く設定している。さらに本実施の形態9の最大の特
徴として、各ライン部22a〜22d、23a〜23dを電気的に接
続するショートバー22Sb1〜22Sb3、23Sb1〜23Sb3をラン
ダムに配置している。ショートバー22Sb1〜22Sb3、23Sb
1〜23Sb3は、ここではy方向を長手方向とする帯状とし
ているが、これ以外の形状であってもよい。
The material of the black layer is nickel,
A black material containing a metal oxide such as chromium or iron may be used. Ninth Embodiment 9-1. Configuration of Display Electrode FIG. 19 is a top view of a display electrode according to a ninth embodiment. In the ninth embodiment, each of the pair of display electrodes 22 and 23 includes four line portions 22a to 22d and 23a to 23d, of which the line portions 22d and 23d are widened and the electrode gaps S 1 to S 3 is set narrower in this order. Further, the greatest feature of the ninth embodiment is that short bars 22Sb1 to 22Sb3 and 23Sb1 to 23Sb3 for electrically connecting the line portions 22a to 22d and 23a to 23d are arranged at random. Short bar 22Sb1 ~ 22Sb3, 23Sb
Here, 1 to 23Sb3 have a band shape whose longitudinal direction is the y direction, but may have other shapes.

【0072】本実施の形態9では、一例として画素ピッ
チP=1.08mm、主放電ギャップG=80μm、電極幅L1、L2
=35μm、L3=45μm、L4=85μm、第1電極ギャップS1
90μm、第2電極ギャップS2=70μm、第3電極ギャップS3
=50μm、ショートバー線幅Ws b=40μmである。 9-2.実施の形態9の効果 以上の構成を有する実施の形態9のPDPにおいても、実施
の形態1とほぼ同様の効果が得られるほか、以下の効果
も奏される。
In the ninth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, and the electrode widths L 1 and L 2
= 35 μm, L 3 = 45 μm, L 4 = 85 μm, first electrode gap S 1 =
90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3
= 50μm, is a short bar line width W s b = 40μm. 9-2. Effects of Ninth Embodiment The PDP of the ninth embodiment having the above configuration can obtain substantially the same effects as in the first embodiment, and also has the following effects.

【0073】表2に、本実施の形態9のPDPにかかる性能
測定データ(ショートバー有無、間隔と断線発生率(回
/ライン)、ライン抵抗値及び断線のリペア性)を示
す。ここではL4を50μm〜85μmまで変化させたときの性
能測定を行った。また、ここでいう「リペア性」とは、
断線を起こしたライン部22d、23dを修理できる難易度
(表中では○、△、×の順に難易度が高くなることを表
している)を表すものである。
Table 2 shows the performance measurement data (short bar presence / absence, interval and disconnection occurrence rate (number of times) for the PDP of the ninth embodiment.
/ Line), line resistance value, and repairability of disconnection. Here the performance was measured while changing the L 4 until 50Myuemu~85myuemu. Also, "repairability" here means
It indicates the difficulty level of repairing the broken line portions 22d and 23d (in the table, the difficulty level increases in the order of ○, Δ, ×).

【0074】[0074]

【表2】 [Table 2]

【0075】この表2から明らかなように、ショートバ
ーを設けたPDPは、ショートバーが無いPDPに比べてライ
ン抵抗値が低く、断線の発生確率も15%から0.4%に低
下し、非常に効果が高いことが分かる。本実施の形態4
では、各電極間にショートバーを設け、その位置をラン
ダムに配置したことによって、断線の発生確率を低減
し、モアレが抑制された良好な表示性能が期待できる。
As is clear from Table 2, the PDP provided with the short bar has a lower line resistance value and the probability of occurrence of disconnection is reduced from 15% to 0.4% as compared with the PDP without the short bar. It turns out that the effect is high. Embodiment 4
By providing short bars between the electrodes and arranging the positions randomly, it is possible to reduce the probability of occurrence of disconnection and to expect good display performance in which moire is suppressed.

【0076】なお本実施の形態9においては、一例とし
て画素ピッチP=1.08mm、主放電ギャップG=80μm、電
極幅L1、L2=35μm、L3=45μm、L4=85μm、第1電極ギ
ャップS1=90μm、第2電極ギャップS2=70μm、第3電極
ギャップS3=50μmとしたが、0.5mm≦P≦1.4mm、60μm
≦G≦140μm、10μm≦L1、L2≦60μm、20μm≦L3≦70μ
m、40μm≦L4≦{0.3P−(L1+L2+L3)}μm、50μm≦
S1≦150μm、40μm≦S2≦140μm、30μm≦S3≦130μm、
10μm≦Wsb≦80μmの範囲であっても同様の効果が得ら
れることが分かっている。 <実施の形態10>図20に、本実施の形態10のPDPの隔壁3
0に沿った部分断面図を示す(当図では放電空間38の紙
面奥側が隔壁30となる)。本実施の形態10の表示電極パ
ターンは実施の形態9と同様であるが、当図に示すよう
に、ライン部22d、23dの主放電ギャップG側と反対側
に、前記ライン部の長手方向に沿って、補助隔壁(第二
隔壁)34を設けたことを特徴とする。この補助隔壁34
は、一対の表示電極22、23を区切るように、かつ、隔壁
(第一隔壁)30と直交してマトリクスを形成するように
配設されている。
In the ninth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 , L 2 = 35 μm, L 3 = 45 μm, L 4 = 85 μm, Electrode gap S 1 = 90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 = 50 μm, but 0.5 mm ≦ P ≦ 1.4 mm, 60 μm
≦ G ≦ 140μm, 10μm ≦ L 1, L 2 ≦ 60μm, 20μm ≦ L 3 ≦ 70μ
m, 40 μm ≦ L 4 ≦ {0.3P− (L 1 + L 2 + L 3 )} μm, 50 μm ≦
S 1 ≦ 150 μm, 40 μm ≦ S 2 ≦ 140 μm, 30 μm ≦ S 3 ≦ 130 μm,
It has been found that similar effects can be obtained even in the range of 10 μm ≦ W sb ≦ 80 μm. <Embodiment 10> FIG. 20 shows a partition wall 3 of a PDP according to the tenth embodiment.
A partial cross-sectional view along 0 is shown (in this figure, the partition 30 is located on the far side of the discharge space 38 in the drawing). The display electrode pattern of the tenth embodiment is the same as that of the ninth embodiment, but, as shown in this figure, on the side opposite to the main discharge gap G side of the line portions 22d, 23d, in the longitudinal direction of the line portion. Along with this, an auxiliary partition (second partition) 34 is provided. This auxiliary partition 34
Are arranged so as to separate the pair of display electrodes 22 and 23 and to form a matrix perpendicular to the partition (first partition) 30.

【0077】本実施の形態10では、一例として画素ピッ
チP=1.08mm、主放電ギャップG=80μm、電極幅L1、L2
=35μm、L3=45μm、L4=85μm、第1電極ギャップS1
90μm、第2電極ギャップS2=70μm、第3電極ギャップS3
=50μm、ショートバー線幅Ws b=40μm、隔壁高さH=11
0μm、補助隔壁高さh=60μm、補助隔壁頂部幅Walt=60
μm、補助隔壁底部幅Walb=100μmとしている。
In the tenth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 and L 2
= 35 μm, L 3 = 45 μm, L 4 = 85 μm, first electrode gap S 1 =
90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3
= 50μm, short bar line width W s b = 40μm, partition height H = 11
0 μm, auxiliary partition height h = 60 μm, auxiliary partition top width W alt = 60
μm, and the auxiliary partition bottom width W alb = 100 μm.

【0078】このような構成によれば、実施の形態9の
効果に加え、以下の効果も奏される。表3に、本実施の
形態10のPDPにおいて、Ipg(y方向で隣接する2つの各セ
ル間で隣り合うライン部22d、23d間の距離)を60μm〜3
60μmに変化させた場合、および補助隔壁の有無とクロ
ストークによる誤放電の有無に関する各データを示す。
According to such a configuration, the following effects can be obtained in addition to the effects of the ninth embodiment. Table 3 shows that in the PDP of the tenth embodiment, Ipg (distance between adjacent line portions 22d and 23d between two cells adjacent in the y direction) is 60 μm to 3 μm.
Each data regarding the case where the thickness is changed to 60 μm, the presence / absence of the auxiliary partition wall, and the presence / absence of erroneous discharge due to crosstalk are shown.

【0079】[0079]

【表3】 [Table 3]

【0080】この表3から明らかなように、補助隔壁34
が無い場合には、Ipgが約300μm以下になると、クロス
トークに起因する誤放電が発生しやすい。これはPDP駆
動時において、表示画面のザラツキ感やチラツキの原因
となる。一方、本実施の形態10では、補助隔壁34によっ
てIpgが120μm程度まで小さくてもクロストーク等の誤
放電が発生せず、良好な表示性能が得られることが分か
る。これは、放電にかかるプラズマによって発生した荷
電粒子等のプライミング粒子や真空紫外域での共鳴線が
補助隔壁34によって放電セル周辺部から隣接セルへ拡散
することが抑制されたためである。
As is apparent from Table 3, the auxiliary partition 34
If Ipg is less than about 300 μm, erroneous discharge due to crosstalk is likely to occur. This causes the display screen to be rough or flickering when driven by the PDP. On the other hand, in the tenth embodiment, even if Ipg is reduced to about 120 μm by the auxiliary partition wall 34, erroneous discharge such as crosstalk does not occur, and it can be seen that good display performance is obtained. This is because priming particles such as charged particles generated by the plasma involved in the discharge and resonance lines in the vacuum ultraviolet region are suppressed from diffusing from the peripheral portion of the discharge cell to the adjacent cells by the auxiliary partition wall.

【0081】ここで、補助隔壁34の高さh(図20を参
照)を増加するとクロストークの抑制効果は増すが、あ
まり隔壁30の高さHと同様程度まで高めると、製造工程
時に良好に放電空間38内を脱気して放電ガスを注入する
ことができなくなる。このため、補助隔壁34の高さh
は、隔壁30の高さHより10μm以上低いことが望ましい。
具体的には、50μm以上120μm以下の範囲とするのが望
ましい。
Here, if the height h (see FIG. 20) of the auxiliary partition wall 34 is increased, the effect of suppressing the crosstalk is increased. The inside of the discharge space 38 is evacuated, so that the discharge gas cannot be injected. Therefore, the height h of the auxiliary partition 34
Is preferably at least 10 μm lower than the height H of the partition 30.
Specifically, it is desirable that the thickness be in the range of 50 μm or more and 120 μm or less.

【0082】さらに、補助隔壁34の頂部幅Waltおよび底
部幅Walbとしては、あまり広く取ると放電規模を低下さ
せてしまうため、具体的には特に30μm以上300μm以下
の幅が望ましい。なお本実施の形態10においては、一例
として画素ピッチP=1.08mm、主放電ギャップG=80μ
m、電極幅L1、L2=35μm、L3=45μm、L4=85μm、第1
電極ギャップS1=90μm、第2電極ギャップS2=70μm、
第3電極ギャップS3=50μmとしたが、0.5mm≦P≦1.4m
m、60μm≦G≦140μm、10μm≦L1、L2≦60μm、20μm≦
L3≦70μm、20μm≦L4≦{0.3P−(L1+L2+L3)}μ
m、50μm≦S1≦150μm、40μm≦S 2≦140μm、30μm≦S3
≦130μm、10μm≦Wsb≦80μm、50μm≦Walt≦450μm、
60μm≦h≦H−10μmの範囲であっても同様の効果が得ら
れることが分かっている。
Further, the top width W of the auxiliary partition 34altAnd bottom
Width WalbAs it takes too wide, the discharge scale is reduced
To be specific, specifically, 30μm or more and 300μm or less
Is desirable. In Embodiment 10, an example
Pixel pitch P = 1.08mm, main discharge gap G = 80μ
m, electrode width L1, LTwo= 35 μm, LThree= 45μm, LFour= 85μm, 1st
Electrode gap S1= 90μm, 2nd electrode gap STwo= 70 μm,
Third electrode gap SThree= 50μm, but 0.5mm ≦ P ≦ 1.4m
m, 60μm ≦ G ≦ 140μm, 10μm ≦ L1, LTwo≦ 60μm, 20μm ≦
LThree≦ 70μm, 20μm ≦ LFour≤ {0.3P- (L1+ LTwo+ LThree)} Μ
m, 50μm ≦ S1≤150μm, 40μm≤S Two≤140μm, 30μm≤SThree
≦ 130μm, 10μm ≦ Wsb≦ 80μm, 50μm ≦ Walt≤450 μm,
The same effect is obtained even in the range of 60 μm ≦ h ≦ H−10 μm.
I know it will be.

【0083】また、この補助隔壁34は、他の実施の形態
に適用してもよい。 <実施の形態11> 11-1.表示電極の構成 図21に本実施の形態11の表示電極の上面図を示す。本実
施の形態11では、一対の表示電極22、23をそれぞれ4本
のライン部22a〜22d、23a〜23dで構成し、このうちライ
ン部22d、23dを幅広にし、各電極ギャップS1〜S3を一定
にしている。さらに本実施の形態11の最大の特徴とし
て、各ライン部22a〜22d、23a〜23dを電気的に接続する
ショートバー22Sbg、23Sbgを、緑色を表示する放電セル
(Gセル)内に配置したことを特徴とする。ここでは一
例として、画素ピッチP=1.08mm、主放電ギャップG=80
μm、電極幅L1〜L3=40μm、L4=80μm、電極間隔S(S1
〜S 3)=70μm、ショートバー線幅Wsb=40μmとしてい
る。
The auxiliary partition wall 34 is provided in another embodiment.
May be applied. Eleventh Embodiment 11-1. Configuration of Display Electrode FIG. 21 is a top view of a display electrode according to an eleventh embodiment. Real truth
In the eleventh embodiment, each of the pair of display electrodes 22 and 23 has four
Line sections 22a to 22d and 23a to 23d.
Electrodes 22d and 23d are wide, and the electrode gaps S1 to S3 are constant.
I have to. Further, the greatest feature of the eleventh embodiment is
And electrically connect the line portions 22a to 22d and 23a to 23d.
Discharge cells that display short bars 22Sbg and 23Sbg in green
(G cell). Here one
For example, pixel pitch P = 1.08 mm, main discharge gap G = 80
μm, electrode width L1~ LThree= 40 μm, LFour= 80μm, electrode spacing S (S1
~ S Three) = 70μm, short bar line width Wsb= 40 μm
You.

【0084】11-2.実施の形態11の効果 以上の構成によれば、実施の形態1とほぼ同様の効果が
得られるほか、以下の効果も奏される。すなわち図22
は、本実施の形態11のPDPにおける、駆動電圧波形と放
電電流波形の時間変化を示すグラフである。この図から
明らかなように、本実施の形態11による構成の電極構造
では放電電流波形が単一ピークであるため、1回の駆動
パルスにおける放電発光が1μs以内に終了し、尚か
つ、駆動パルスが立ち上がってから放電電流が最大値を
示すまでの時間即ち放電遅れ時間が約0.2μs程度と短
く、2〜3μs程度での高速駆動が可能である。
11-2. Effects of the Eleventh Embodiment According to the above configuration, substantially the same effects as those of the first embodiment can be obtained, and the following effects can be obtained. That is, FIG.
17 is a graph showing a temporal change of a drive voltage waveform and a discharge current waveform in the PDP according to the eleventh embodiment. As is apparent from this figure, in the electrode structure of the eleventh embodiment, since the discharge current waveform has a single peak, the discharge light emission in one drive pulse is completed within 1 μs, and the drive pulse The time from the rise to the time when the discharge current reaches the maximum value, that is, the discharge delay time is as short as about 0.2 μs, and high-speed driving in about 2 to 3 μs is possible.

【0085】次に表4は、本実施の形態11のPDPにおけ
る、R、G、B各セルの最小維持電圧Vsu sminのショートバ
ー依存性を示すデータである。
Next, Table 4 shows data indicating the short bar dependency of the minimum sustaining voltage V su smin of each of the R, G, and B cells in the PDP of the eleventh embodiment.

【0086】[0086]

【表4】 [Table 4]

【0087】この表から明らかなように、ショートバー
がセル内に無いPDPでは、R、G、B各セルのVsusminが異
なる。ここで、パネル全体での最小印加電圧は最も電圧
値の高いGセルのVsusmin以上に設定するので、各セルご
とにVsusminが異なると、駆動マージンの下限が上昇す
るが、そのために駆動電圧の設定マージンが狭くなる。
As is clear from this table, in a PDP having no short bar in a cell, the V susmin of each of the R, G, and B cells is different. Here, since the minimum applied voltage for the entire panel is set to be equal to or higher than the V susmin of the G cell having the highest voltage value, if the V susmin differs for each cell, the lower limit of the drive margin increases. Setting margin becomes narrow.

【0088】これに対し本実施の形態11では、Gセル内
にショートバー22Sbg、23Sbgを設けることによって、V
susminを10V程度低下することが可能になっている。こ
れにより、R、G、B間でのVsusminのバラツキが小さくな
り、印加電圧の設定値を低下させて駆動電圧マージンを
拡大することが可能となった。これは、Gセルに設けた
ショートバーによって、この部分での表示電極22、23の
面積が増加し、Gセルに蓄積される壁電荷量が増加し
て、放電開始電圧が低減されたことによるものと考えら
れる。
On the other hand, in the eleventh embodiment, by providing short bars 22Sbg and 23Sbg in the G cell,
It is possible to lower susmin by about 10V. As a result, the variation in V susmin among R, G, and B was reduced, and it was possible to increase the drive voltage margin by lowering the set value of the applied voltage. This is because the short bar provided in the G cell increases the area of the display electrodes 22 and 23 in this portion, increases the amount of wall charges accumulated in the G cell, and reduces the firing voltage. It is considered something.

【0089】なお本実施の形態1においては、一例とし
て画素ピッチP=1.08mm、主放電ギャップG=80μm、電
極幅L1〜L3=40μm、L4=80μm、電極間隔S1〜S3=70μ
m、ショートバー線幅Wsb=40μmとしたが、0.5mm≦P≦
1.4mm、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μ
m、L1≦L4≦3L1、50μm≦S≦140μm、10μm≦Wsb≦100
μmの範囲であっても同様の効果が得られることが分か
っている。
In the first embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 3 = 40 μm, L 4 = 80 μm, and the electrode intervals S 1 to S 3 = 70μ
m, short bar line width W sb = 40 μm, but 0.5 mm ≦ P ≦
1.4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μ
m, L 1 ≦ L 4 ≦ 3L 1 , 50 μm ≦ S ≦ 140 μm, 10 μm ≦ W sb ≦ 100
It has been found that the same effect can be obtained even in the range of μm.

【0090】<実施の形態12>図23に本実施の形態12の
表示電極の上面図を示す。本実施の形態12は、一対の表
示電極22、23をそれぞれ4本のライン部22a〜22d、23a〜
23dで構成し、このうちライン部22d、23dを幅広にし、
各電極ギャップS1〜S3を主放電ギャップGから遠ざかる
ほど狭くしている。さらに、各ライン部22a〜22d、23a
〜23dを電気的に接続するショートバー22Sbg、22sb
r、23Sbg、23sbrを、緑色を表示するセル(Gセル)
内と、赤色を表示するセル(Rセル)内に配置したこと
を特徴とする。ここでは一例として、画素ピッチP=1.0
8mm、主放電ギャップG=80μm、電極幅L 1〜L3=40μm、
L4=80μm、第1電極ギャップS1=90μm、第2電極ギャッ
プS2=70μm、第3電極ギャップS3=50μm、ショートバ
ー線幅Wsb=40μmである。
<Twelfth Embodiment> FIG. 23 shows a twelfth embodiment.
FIG. 3 shows a top view of a display electrode. The twelfth embodiment has a pair of tables.
The display electrodes 22 and 23 are respectively connected to four line portions 22a to 22d and 23a to
23d, of which the line sections 22d and 23d are widened,
Each electrode gap S1~ SThreeAway from the main discharge gap G
As narrow as possible. Furthermore, each line part 22a to 22d, 23a
Short bar 22Sbg, 22sb for electrically connecting ~ 23d
r, 23Sbg, 23sbr, green cell (G cell)
And inside the cell that displays red (R cell)
It is characterized by. Here, as an example, the pixel pitch P = 1.0
8mm, main discharge gap G = 80μm, electrode width L 1~ LThree= 40 μm,
LFour= 80μm, 1st electrode gap S1= 90 μm, second electrode gap
Step STwo= 70μm, third electrode gap SThree= 50μm, short bar
ー Line width Wsb= 40 μm.

【0091】このような構成は、発光効率の向上に加
え、以下の効果も奏するようになされたものである。す
なわち、R、G、B各セルを備えるPDPでは、一般的にR、
G、B各セルのTsが互いに異なっているため、書き込み
期間におけるアドレス放電時の放電遅れ時間も異なる。
特に、Rセル及びGセルのTsが大きいため、これらのセ
ルにおけるアドレス放電の確率が若干低く、書き込み不
良が比較的発生し易い性質がある。このことは、PDP駆
動時においてチラツキ等を発生し画質を低下させる原因
となっている。
Such a configuration has the following effects in addition to the improvement of the luminous efficiency. That is, in a PDP having R, G, and B cells, generally, R,
Since Ts of the G and B cells are different from each other, the discharge delay time during the address discharge in the writing period is also different.
In particular, since the Ts of the R cell and the G cell are large, the probability of address discharge in these cells is slightly low, and there is a property that writing defects are relatively likely to occur. This causes flickers and the like during PDP driving, which causes image quality to deteriorate.

【0092】これを改善する方法として、書き込みパル
ス電圧を上昇させてTsを減少させて書き込み時の放電
確率を向上させる方法があるが、データドライバー回路
の消費電力が増加し、消費電力を増加させてしまうとい
う大きな問題を生じてしまう。これに対して本実施の形
態12は、発光効率の改善とともに、上記問題に対しても
解決手段となる。すなわちRセル及びGセル内にショート
バーを設け、これらのセルで部分的に電極面積を増加さ
せて静電容量を増やし、Tsの短期化を図る。これによ
って、従来に比べてアドレス放電時の放電確率が1桁程
度向上し、チラツキ等のアドレス不良による画質劣化が
改善される。また、従来より低いアドレス放電電圧(V
data)でも良好な表示性能が得られるため、駆動電圧マ
ージンを拡大させることも可能となっている。
As a method of improving this, there is a method of increasing the write pulse voltage to decrease Ts to improve the discharge probability at the time of writing. However, the power consumption of the data driver circuit increases, and the power consumption increases. The big problem that it does. On the other hand, the twelfth embodiment is a means for solving the above-mentioned problem as well as improving the luminous efficiency. That is, a short bar is provided in the R cell and the G cell, the electrode area is partially increased in these cells to increase the capacitance, and Ts is shortened. As a result, the discharge probability at the time of address discharge is improved by about one digit as compared with the related art, and the image quality deterioration due to an address defect such as flicker is improved. In addition, the address discharge voltage (V
Data ) also provides good display performance, so that the drive voltage margin can be expanded.

【0093】ここで表5は、本実施の形態2による構成の
PDPにおける、R、G、B各セルの統計遅れ時間Tsのショ
ートバー依存性を示す。
Table 5 shows the configuration of the second embodiment.
9 shows the short bar dependency of the statistical delay time Ts of each of the R, G, and B cells in the PDP.

【0094】[0094]

【表5】 [Table 5]

【0095】この表5から明らかなように、すなわち、
ショートバーがセル内に無いPDPでは、R、G、B各セルの
Tsが互いに異なるため、書き込み期間におけるアドレ
ス放電時の放電遅れ時間も異なる。一方、本実施の形態
2による電極構造を用いたPDPは、ショートバーをRセル
及びGセル内に配置することによって、統計遅れ時間が
改善され、放電確率のバラツキが抑制されており、優れ
た表示性能のPDPが実現可能になっていることがわか
る。
As apparent from Table 5, that is,
In a PDP without a short bar in a cell, the R, G, and B cells
Since Ts are different from each other, the discharge delay time during the address discharge in the writing period is also different. On the other hand, this embodiment
In the PDP using the electrode structure according to 2, the short delay bar is arranged in the R cell and the G cell, so that the statistical delay time is improved, the variation in the discharge probability is suppressed, and a PDP with excellent display performance is realized. You can see that it is possible.

【0096】なお本実施の形態12においては、一例とし
て画素ピッチP=1.08mm、主放電ギャップG=80μm、電
極幅L1〜L3=40μm、L4=80μm、第1電極ギャップS1=9
0μm、第2電極ギャップS2=70μm、第3電極ギャップS3
=50μm、ショートバー線幅Ws b=40μmとしたが、本願
発明はこれに限定するものではなく、0.5mm≦P≦1.4m
m、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μm、L1
≦L4≦3L1、50≦S1≦150μm、40μm≦S2≦140μm、30μ
m≦S3≦130μm、10μm≦Wsb≦100μmの範囲であっても
同様の効果が得られることが分かっている。
In the twelfth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 3 = 40 μm, L 4 = 80 μm, and the first electrode gap S 1 = 9
0 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3
= 50 [mu] m, although the short bar line width W s b = 40μm, the present invention is not limited to this, 0.5mm ≦ P ≦ 1.4m
m, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μm, L 1
≦ L 4 ≦ 3L 1 , 50 ≦ S 1 ≦ 150 μm, 40 μm ≦ S 2 ≦ 140 μm, 30 μ
It has been found that the same effect can be obtained even in the range of m ≦ S 3 ≦ 130 μm and 10 μm ≦ W sb ≦ 100 μm.

【0097】<実施の形態13>図24に本実施の形態13の
表示電極の上面図を示す。実施の形態12との違いは、シ
ョートバー22sbb、23sbbを青色を表示するセル(Bセ
ル)内のみに配置したことである。ここでは一例として
画素ピッチP=1.08mm、主放電ギャップG=80μm、電極
幅L1〜L3=40μm、L4=80μm、第1電極ギャップS1=90
μm、第2電極ギャップS2=70μm、第3電極ギャップS3
50μm、ショートバー線幅Wsb=40μmに設定している。
<Thirteenth Embodiment> FIG. 24 is a top view of a display electrode according to a thirteenth embodiment. The difference from the twelfth embodiment is that the short bars 22sbb and 23sbb are arranged only in the cell (B cell) that displays blue. Here, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 3 = 40 μm, L 4 = 80 μm, and the first electrode gap S 1 = 90.
μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 =
50 μm and short bar line width W sb = 40 μm.

【0098】このような構成は、発光効率の向上に加
え、以下の効果をも奏するようになされたものである。
従来のPDPにおいては、一般にR、G、B各セルの輝度のバ
ランスが取りにくく、パネルの色温度が5000〜7000K程
度にとどまっている。このパネルの色温度を11000K程度
にまで向上させる為には、例えばPDP駆動時のGセルやR
セルの輝度を落としてBセルの輝度・色度に合わせるこ
とによりホワイトバランスを取る方法がなされている
が、ディスプレイの表示輝度が低下するという大きな問
題がある。
Such a configuration has the following effects in addition to the improvement of the luminous efficiency.
In the conventional PDP, it is generally difficult to balance the luminance of each of the R, G, and B cells, and the color temperature of the panel is limited to about 5000 to 7000K. In order to increase the color temperature of this panel to about 11000K, for example, the G cell or R
There is a method in which the white balance is obtained by lowering the luminance of the cell and adjusting it to the luminance and chromaticity of the B cell, but there is a major problem that the display luminance of the display is reduced.

【0099】これに対して本実施の形態13は、発光効率
の改善とともに、上記問題に対しても構成されている。
すなわち、Bセル内にショートバー22sbb、23sbbを設
けることによって、Bセルにおける電極面積を増加さ
せ、G、Rセルに対する相対輝度を向上させている。この
ため、従来のようにディスプレイの表示輝度を損なうこ
となくパネルの色温度を改善することができる。
On the other hand, the thirteenth embodiment is designed not only to improve the luminous efficiency but also to solve the above problem.
That is, by providing the short bars 22 sbb and 23 sbb in the B cell, the electrode area in the B cell is increased, and the relative luminance with respect to the G and R cells is improved. For this reason, the color temperature of the panel can be improved without impairing the display brightness of the display as in the related art.

【0100】ここで表3は、本実施の形態3による構成の
PDPにおける、白色表示時の色温度のショートバー依存
性を示す。
Table 3 shows the configuration of the third embodiment.
The short bar dependence of the color temperature at the time of white display in PDP is shown.

【0101】[0101]

【表6】 [Table 6]

【0102】この表から明らかなように、本実施の形態
13のPDPは、Bセル内に配置したショートバー22sbb、23
sbbによって、色温度が9500〜13000Kと非常に高いPDP
を実現することができる。なお本実施の形態13において
は、一例として画素ピッチP=1.08mm、主放電ギャップG
=80μm、電極幅L1〜L3=40μm、L4=80μm、第1電極ギ
ャップS1=90μm、第2電極ギャップS2=70μm、第3電極
ギャップS3=50μm、ショートバー線幅Ws b=40μmとし
たが、本実施の形態13はこれに限定するものではなく、
0.5mm≦P≦1.4mm、60μm≦G≦140μm、10μm≦L1、L2
L3≦60μm、L1≦L4≦3L1、50≦S1≦150μm、40μm≦S2
≦140μm、30μm≦S3≦130μm、10μm≦Wsb≦100μmの
範囲であっても同様の効果が得られることが分かってい
る。
As is clear from this table, the present embodiment
13 PDPs consist of short bars 22sbb, 23
Very high PDP with color temperature of 9500-13000K by sbb
Can be realized. In the thirteenth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G
= 80 μm, electrode width L 1 to L 3 = 40 μm, L 4 = 80 μm, first electrode gap S 1 = 90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 = 50 μm, short bar line width W s b = 40 μm, but Embodiment 13 is not limited to this.
0.5mm ≦ P ≦ 1.4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2,
L 3 ≦ 60 μm, L 1 ≦ L 4 ≦ 3L 1 , 50 ≦ S 1 ≦ 150 μm, 40 μm ≦ S 2
It is known that the same effect can be obtained even in the range of ≦ 140 μm, 30 μm ≦ S 3 ≦ 130 μm, and 10 μm ≦ W sb ≦ 100 μm.

【0103】<実施の形態14>図25に本実施の形態14の
表示電極の上面図を示す。実施の形態12との違いは、シ
ョートバー22sbをスキャン電極22のみに配置したこと
である。ここでは一例として、画素ピッチP=1.08mm、
主放電ギャップG=80μm、電極幅L1〜L3=40μm、L4=8
0μm、第1電極ギャップS1=90μm、第2電極ギャップS2
=70μm、第3電極ギャップS3=50μm、ショートバー線
幅Wsb=40μmに設定している。
Fourteenth Embodiment FIG. 25 is a top view of a display electrode according to a fourteenth embodiment. The difference from the twelfth embodiment is that the short bar 22sb is arranged only on the scan electrode 22. Here, as an example, the pixel pitch P = 1.08 mm,
Main discharge gap G = 80 μm, electrode width L 1 -L 3 = 40 μm, L 4 = 8
0 μm, first electrode gap S 1 = 90 μm, second electrode gap S 2
= 70 μm, third electrode gap S 3 = 50 μm, and short bar line width W sb = 40 μm.

【0104】ここで、ショートバー22sbはR、G、B各セ
ルのいずれのスキャン電極22に設けてもよい。本実施の
形態14では、全てのセルにショートバー22sbを設けて
いる。このような構成は、発光効率の向上に加え、以下
の効果をも奏するようになされたものである。
Here, the short bar 22sb may be provided on any of the scan electrodes 22 of the R, G, and B cells. In the fourteenth embodiment, a short bar 22sb is provided in all cells. Such a configuration has the following effects in addition to the improvement of the luminous efficiency.

【0105】すなわち、一般にPDPにおいては、特定の
発光画素を選択する書き込み期間に先立って、パネル内
の全ての放電セルの壁電荷の状態を均一にするための初
期化放電を少なくとも1フィールドに1回以上行う必要が
ある。この初期化の際、パネル内の全放電セルが一斉に
発光(初期化発光)するため、駆動時にパネルで黒色を
表示しても正確に再現されず(すなわち完全な非点灯状
態ではないため)、コントラスト比が優れない原因とな
っていた。このため、従来のPDPでは、例えばコントラ
ストが500:1程度であった。
That is, in general, in a PDP, prior to a writing period for selecting a specific light-emitting pixel, an initialization discharge for equalizing the state of wall charges of all discharge cells in a panel is performed at least in one field. Need to be done more than once. During this initialization, all the discharge cells in the panel emit light at the same time (initialized light emission), so that even if black is displayed on the panel during driving, it is not accurately reproduced (that is, it is not a completely non-lighting state). And the contrast ratio was not excellent. For this reason, the conventional PDP has, for example, a contrast of about 500: 1.

【0106】これに対し本実施の形態14のPDPでは、ス
キャン電極22に設けたショートバー22sbによってスキ
ャン電極22の面積が増加し、当該スキャン電極22に蓄積
される壁電荷量が増加する。これにより壁電圧が増加し
て放電開始電圧が低下するので、初期化放電時のパネル
投入電力が低下し、このときのコントラストが向上して
優れた表示性能を発揮することが可能となっている。
On the other hand, in the PDP of the fourteenth embodiment, the area of the scan electrode 22 increases due to the short bar 22sb provided on the scan electrode 22, and the amount of wall charges accumulated in the scan electrode 22 increases. As a result, the wall voltage increases and the discharge starting voltage decreases, so that the panel input power at the time of the initializing discharge decreases, and the contrast at this time improves, and it is possible to exhibit excellent display performance. .

【0107】表7は、本実施の形態14による構成のPDPに
おける、初期化電圧(Vset)およびコントラストのショ
ートバー依存性を示す。
Table 7 shows the dependence of the initializing voltage (V set ) and the contrast on the short bar in the PDP having the configuration according to the fourteenth embodiment.

【0108】[0108]

【表7】 [Table 7]

【0109】この表から明らかなように、ショートバー
の無い比較例に比べ、ショートバーをスキャン電極に設
けたPDP(実施の形態14)では、Vsetが低下しているの
が分かる。また、これによってコントラストが従来の2
倍に改善されているのが分かる。なお本実施の形態14に
おいては、一例として画素ピッチP=1.08mm、主放電ギ
ャップG=80μm、電極幅L1〜L3=40μm、L4=80μm、第
1電極ギャップS1=90μm、第2電極ギャップS2=70μm、
第3電極ギャップS3=50μm、ショートバー線幅Ws b=40
μmとしたが、0.5mm≦P≦1.4mm、60μm≦G≦140μm、10
μm≦L1、L2、L3≦60μm、L1≦L4≦3L1、50μm≦S1≦15
0μm、40μm≦S2≦140μm、30μm≦S3≦130μm、10μm
≦Wsb≦100μmの範囲であっても同様の効果が得られる
ことが分かっている。
As is apparent from this table, Vset is lower in the PDP (Embodiment 14) in which the short bar is provided on the scan electrode than in the comparative example having no short bar. This also reduces the contrast of conventional 2
You can see that it has improved twice. In the fourteenth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm, the electrode widths L 1 to L 3 = 40 μm, and L 4 = 80 μm.
1 electrode gap S 1 = 90 μm, 2nd electrode gap S 2 = 70 μm,
Third electrode gap S 3 = 50 μm, short bar line width W s b = 40
μm, but 0.5mm ≦ P ≦ 1.4mm, 60μm ≦ G ≦ 140μm, 10
μm ≦ L 1 , L 2 , L 3 ≦ 60 μm, L 1 ≦ L 4 ≦ 3L 1 , 50 μm ≦ S 1 ≦ 15
0μm, 40μm ≦ S 2 ≦ 140μm , 30μm ≦ S 3 ≦ 130μm, 10μm
It has been found that similar effects can be obtained even in the range of ≦ W sb ≦ 100 μm.

【0110】<実施の形態15>図26に本実施の形態15に
よる表示電極の上面図を示す。実施の形態14との違い
は、ショートバー22sbを、スキャン電極22の中央(ラ
イン部22b、22cの間)に配置したことである。ここでは
一例として、画素ピッチP=1.08mm、主放電ギャップG=
80μm、電極幅L1〜L3=40μm、L4=80μm、第1電極ギャ
ップS1=90μm、第2電極ギャップS2=70μm、第3電極ギ
ャップS3=50μm、ショートバー線幅Wsb=40μmに設定
している。
<Fifteenth Embodiment> FIG. 26 is a top view of a display electrode according to the fifteenth embodiment. The difference from the fourteenth embodiment is that the short bar 22sb is arranged at the center of the scan electrode 22 (between the line portions 22b and 22c). Here, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G =
80 μm, electrode width L 1 -L 3 = 40 μm, L 4 = 80 μm, first electrode gap S 1 = 90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 = 50 μm, short bar line width W sb = 40 μm.

【0111】このような構成においても、上記実施の形
態14とほぼ同様の効果が奏されるほか、以下の効果が得
られる。すなわち、ショートバー22sbをスキャン電極2
2の中央部に設けたことによって、セル内における発光
輝度分布が最も高い主放電ギャップG付近のセル開口率
を維持しつつ、比較的広い電極面積を確保できる。した
がって、本実施の形態15によれば、単純な複数ライン構
造の表示電極よりも、良好なパネル輝度が確保される。
With such a configuration, substantially the same effects as in the fourteenth embodiment can be obtained, and the following effects can be obtained. That is, the short bar 22sb is connected to the scan electrode 2
The provision of the electrode in the center of the cell 2 makes it possible to secure a relatively large electrode area while maintaining the cell aperture ratio in the vicinity of the main discharge gap G having the highest light emission luminance distribution in the cell. Therefore, according to the fifteenth embodiment, better panel luminance is ensured than with a display electrode having a simple multi-line structure.

【0112】表8は、本実施の形態5による構成のPDPに
おける、データ電圧(Vdata)のショートバー依存性を
示す。
Table 8 shows the short bar dependency of the data voltage (V data ) in the PDP having the configuration according to the fifth embodiment.

【0113】[0113]

【表8】 [Table 8]

【0114】この表から明らかなように、ショートバー
ショートバー22sbを設けたセルでは、初期化電圧(V
set)の低減化に成功している。一般に駆動時のアドレ
ス放電電圧のパルスには、200〜400V/μs程度の立ち上
がり速度が必要とされる。アドレス放電にかかる無効電
力WLdは、 WLd=Cp・Vdata 2・f (Vdata:アドレス放電電圧、Cp:パネル静電容量、f:
書き込み周波数) で表され、データ電圧の2乗に比例する。本実施の形態1
5では、アドレス放電電圧を従来より2割ほど削減でき、
結果的に無効電力WLdは従来より36%程度まで低下させ
ることができる。
As is clear from this table, in the cell provided with the short bar 22sb, the initialization voltage (V
set ) has been successfully reduced. Generally, the pulse of the address discharge voltage at the time of driving needs a rising speed of about 200 to 400 V / μs. Reactive power W Ld according to the address discharge, W Ld = Cp · V data 2 · f (V data: address discharge voltage, Cp: panel capacitance, f:
And is proportional to the square of the data voltage. Embodiment 1
5, the address discharge voltage can be reduced by about 20%
As a result, the reactive power WLd can be reduced to about 36% as compared with the conventional case.

【0115】なお、本実施の形態15においては、一例と
して画素ピッチP=1.08mm、主放電ギャップG=80μm、
電極幅L1〜L3=40μm、L4=80μm、第1電極ギャップS1
=90μm、第2電極ギャップS2=70μm、第3電極ギャップ
S3=50μm、ショートバー線幅Wsb=40μmとしたが、本
願発明はこれに限定するものではなく、0.5mm≦P≦1.4m
m、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μm、L1
≦L4≦3L1、50μm≦S1≦150μm、40μm≦S2≦140μm、3
0μm≦S3≦130μm、10μm≦Wsb≦100μmの範囲であって
も同様の効果が得られることが分かっている。
In the fifteenth embodiment, as an example, the pixel pitch P = 1.08 mm, the main discharge gap G = 80 μm,
Electrode width L 1 -L 3 = 40 μm, L 4 = 80 μm, first electrode gap S 1
= 90 μm, second electrode gap S 2 = 70 μm, third electrode gap
Although S 3 = 50 μm and short bar line width W sb = 40 μm, the present invention is not limited to this, and 0.5 mm ≦ P ≦ 1.4 m
m, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μm, L 1
≦ L 4 ≦ 3L 1 , 50 μm ≦ S 1 ≦ 150 μm, 40 μm ≦ S 2 ≦ 140 μm, 3
It has been found that similar effects can be obtained even in the range of 0 μm ≦ S 3 ≦ 130 μm and 10 μm ≦ W sb ≦ 100 μm.

【0116】なお、本実施の形態15ではショートバー22
sbをスキャン電極22の中央(ライン部22b、22cの間)
に設ける例を示したが、これ以外に例えばライン部22
c、22dの間に設けてもよい。 <実施の形態16>図27に本実施の形態16の表示電極の上
面図を示す。実施の形態15との違いは、ショートバー22
sbを、スキャン電極22のライン部22a、22bの間のみに
配置したことである。ここでは一例として、画素ピッチ
P=1.08mm、主放電ギャップG=80μm、電極幅L1〜L3=4
0μm、L4=80μm、第1電極ギャップS1=90μm、第2電極
ギャップS2=70μm、第3電極ギャップS3=50μm、ショ
ートバー線幅Wsb=40μmとしている。
In the fifteenth embodiment, the short bar 22
sb at the center of the scan electrode 22 (between the line portions 22b and 22c)
Although the example shown in FIG.
It may be provided between c and 22d. <Sixteenth Embodiment> FIG. 27 is a top view of a display electrode according to the sixteenth embodiment. The difference from the fifteenth embodiment is that the short bar 22
sb is arranged only between the line portions 22a and 22b of the scan electrode 22. Here, as an example, the pixel pitch
P = 1.08 mm, main discharge gap G = 80 μm, electrode width L 1 -L 3 = 4
0 μm, L 4 = 80 μm, first electrode gap S 1 = 90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 = 50 μm, and short bar line width W sb = 40 μm.

【0117】このような構成においても、上記実施の形
態14とほぼ同様の効果が奏されるほか、以下の効果が得
られる。すなわち本実施の形態16では、ショートバー22
sbをライン部22a、22bの間に配置したことによって、
主放電ギャップG付近の壁電荷量或いは壁電圧が増加さ
れ、Vset、Vdataが低下して初期化放電やアドレス放電
が容易に発生するようになっている。また、Vset及びV
dataの低下にともない、初期化不良或いはアドレス不良
が改善されるので駆動マージンが広がり、Vsusも低減で
きる。このようなことから、良好にパネルの消費電力を
抑えることが可能となる。
With such a structure, substantially the same effects as those of the fourteenth embodiment can be obtained, and the following effects can be obtained. That is, in the sixteenth embodiment, the short bar 22
By disposing sb between the line portions 22a and 22b,
The wall charge amount or wall voltage near the main discharge gap G is increased, V set and V data are reduced, and an initializing discharge and an address discharge are easily generated. V set and V
Since the initialization failure or the address failure is improved with a decrease in data, the drive margin is widened and Vsus can be reduced. Thus, it is possible to satisfactorily suppress the power consumption of the panel.

【0118】ここで表9は、本実施の形態16のPDPにおけ
る、Vset、Vsus、Vdataのショートバー依存性を示す。
Here, Table 9 shows the short bar dependence of V set , V sus , and V data in the PDP of the sixteenth embodiment.

【0119】[0119]

【表9】 [Table 9]

【0120】この表から明らかなように、ショートバー
の無い電極構造のパネルに比べてショートバーをスキャ
ン電極の主放電ギャップ側に設けたパネルでは、Vset
Vsus、Vdataの何れも駆動電圧の低減に成功している。
なお本実施の形態16においては、放電セルの各部分の寸
法を、画素ピッチP=1.08mm、主放電ギャップG=80μ
m、電極幅L1〜L3=40μm、L4=80μm、第1電極ギャップ
S1=90μm、第2電極ギャップS2=70μm、第3電極ギャッ
プS3=50μm、ショートバー線幅Wsb=40μmとしたが、
本願発明はこれに限定するものではなく、0.5mm≦P≦1.
4mm、60μm≦G≦140μm、10μm≦L1、L2、L3≦60μm、L
1≦L4≦3L1、50μm≦S1≦150μm、40μm≦S2≦140μm、
30μm≦S3≦130μm、10μm≦Wsb≦100μmの範囲であっ
ても同様の効果が得られることが分かっている。
As is clear from this table, in the panel having the short bar provided on the main discharge gap side of the scan electrode as compared with the panel having the electrode structure having no short bar, V set ,
Both V sus and V data have succeeded in reducing the drive voltage.
In the sixteenth embodiment, the dimensions of each part of the discharge cell are set as follows: pixel pitch P = 1.08 mm, main discharge gap G = 80 μm.
m, electrode width L 1 to L 3 = 40 μm, L 4 = 80 μm, first electrode gap
S 1 = 90 μm, second electrode gap S 2 = 70 μm, third electrode gap S 3 = 50 μm, and short bar line width W sb = 40 μm,
The present invention is not limited to this, and 0.5 mm ≦ P ≦ 1.
4mm, 60μm ≦ G ≦ 140μm, 10μm ≦ L 1, L 2, L 3 ≦ 60μm, L
1 ≦ L 4 ≦ 3L 1 , 50 μm ≦ S 1 ≦ 150 μm, 40 μm ≦ S 2 ≦ 140 μm,
It is known that the same effect can be obtained even in the range of 30 μm ≦ S 3 ≦ 130 μm and 10 μm ≦ W sb ≦ 100 μm.

【0121】また、本実施の形態16においては、ショー
トバー22sbをR、G、B各色すべてのセルに設け、かつ
R、G、B各セルに対応するショートバーの面積SbR、Sb
G、SbBをSbB≦SbR≦SbGとすると、R、G各セルの壁電荷
がBセルの壁電荷に対して増加し、アドレス放電時のTs
が減少して、R、G、B、各セル間の放電遅れの差が低減
されるといった効果が得られるので望ましい。
Also, in the sixteenth embodiment, the short bar 22sb is provided in all the R, G, B color cells, and
Area SbR, Sb of short bar corresponding to each cell of R, G, B
Assuming that G and SbB are SbB ≦ SbR ≦ SbG, the wall charge of each of the R and G cells increases with respect to the wall charge of the B cell, and Ts at the time of address discharge is increased.
Is reduced, and the effect of reducing the difference in discharge delay between R, G, B and each cell is obtained, which is desirable.

【0122】<実施の形態17> 17-1.表示電極の構成 図28に本実施の形態17の表示電極の上面図を示す。本実
施の形態17の特徴は、上記した実施の形態1〜16とは大
きく異なっている。すなわち、ここでは表示電極22(2
3)を、ライン部221(231)と、これに電気的に接続し
つつ主放電ギャップG側に設けられた内側突出部222(23
2)とから構成している。内側突出部222、232は、互い
に上底を平行に対向させた中抜きの台形状パターンとし
ている。ここでは一例として、画素ピッチP=1.08mm、
電極長L=0.37mm、Wf=220μmとした。また、表示電極2
2、23のライン抵抗を低下させる為、内側突出部の線幅W
2≦ライン部幅W1としている。
Seventeenth Embodiment 17-1. Configuration of Display Electrode FIG. 28 is a top view of a display electrode according to a seventeenth embodiment. The features of the seventeenth embodiment are significantly different from the above-described first to sixteenth embodiments. That is, here, the display electrode 22 (2
3) is connected to a line portion 221 (231) and an inner protruding portion 222 (23) provided on the main discharge gap G side while being electrically connected thereto.
2). The inner protruding portions 222 and 232 have a hollow trapezoidal pattern in which the upper bases are opposed to each other in parallel. Here, as an example, the pixel pitch P = 1.08 mm,
The electrode length L was set to 0.37 mm, and W f was set to 220 μm. Also, the display electrode 2
To reduce the line resistance of 2, 23, the line width W of the inner protruding part
Is a 2 ≦ line portion width W 1.

【0123】このような表示電極のパターンは、PDP駆
動時の放電電流波形ピークが単一になるようにし、か
つ、優れた発光効率が得られるように設定したものであ
る。 17-2.実施の形態の効果 以上の構成によっても、実施の形態1とほぼ同様の効果
が得られる。すなわち、放電開始時には比較的細い(電
極面積の小さい)突出部222、232において、少ない静電
容量で放電を開始でき、その後はライン部221、231のギ
ャップにまで放電規模を拡大することができる。このよ
うに放電開始電圧を抑えることができ、良好な省電化が
期待できる。
Such a pattern of the display electrodes is set so that the discharge current waveform peak at the time of driving the PDP becomes single and excellent luminous efficiency is obtained. 17-2. Effects of the Embodiment According to the above configuration, substantially the same effects as those of the first embodiment can be obtained. That is, at the start of the discharge, the discharge can be started with a small capacitance at the relatively thin (small electrode area) protruding portions 222 and 232, and thereafter the discharge scale can be expanded to the gap between the line portions 221 and 231. . Thus, the discharge starting voltage can be suppressed, and good power saving can be expected.

【0124】また、これに加えて表示電極22、23で発生
する放電の電流波形が単一ピークであるため、1回の駆
動パルスにおける放電発光が1μs以内に終了する。こ
れに加え、駆動パルスが立ち上がってから放電電流が最
大値を示すまでの時間(すなわち放電遅れ時間)が約0.
2μs程度と短いので、数μs程度での高速駆動が可能
であり、高い描画性能が期待できる。
In addition, since the current waveform of the discharge generated in the display electrodes 22 and 23 has a single peak, the discharge light emission in one drive pulse is completed within 1 μs. In addition, the time from when the drive pulse rises until the discharge current reaches the maximum value (that is, the discharge delay time) is about 0.
Since it is as short as about 2 μs, high-speed driving in about several μs is possible, and high drawing performance can be expected.

【0125】ここで図29は、本実施の形態17のPDPにお
ける、W1=W2としたときの表示電極の面積と輝度の関係
を示している。この図から明らかなように、電極幅が40
μm以下では表示電極の面積が減少し、放電電流が減少
するために輝度が減少する。逆に、電極幅が80μm以上
では表示電極面積が増加して、開口率が減少するために
輝度が減少する。このようなことから、本実施の形態17
では、電極幅(ライン部と内側突出部の各幅)が40〜80
μmの範囲において、パネル輝度が極大となる。
Here, FIG. 29 shows the relationship between the area of the display electrode and the luminance when W 1 = W 2 in the PDP of the seventeenth embodiment. As is clear from this figure, the electrode width is 40
If it is less than μm, the area of the display electrode decreases, and the luminance decreases because the discharge current decreases. Conversely, when the electrode width is 80 μm or more, the display electrode area increases, and the aperture ratio decreases, so that the luminance decreases. For this reason, Embodiment 17
Then, the electrode width (the width of the line part and the inner protruding part) is 40 to 80
In the range of μm, the panel luminance becomes maximum.

【0126】一方、発光効率は当図において、各点と原
点を結ぶ直線の傾きで表されている。当図によれば、発
光効率のためには電極幅は細い方がよいと言える。この
ため、実際の作製方法を考慮に入れると、電極幅はそれ
ぞれ40≦W1≦80(μm)、10≦W2≦40(μm)とするのが
好ましい。なお本実施の形態17においては、放電セルの
各部分の寸法は、画素ピッチP=1.08mm、隔壁間隔を画
素ピッチPの3分の1、電極長L=0.37mm、Wf=220μmとし
たが、本願発明はこれに限定するものではなく、0.9mm
≦P≦1.4mm、0.05mm≦L<0.4mm、0.08mm≦Wf≦0.4の範
囲であっても同様の効果が得られる。
On the other hand, the luminous efficiency is represented by the inclination of a straight line connecting each point and the origin in FIG. According to this figure, it can be said that a narrow electrode width is better for luminous efficiency. For this reason, in consideration of an actual manufacturing method, it is preferable that the electrode widths are respectively 40 ≦ W 1 ≦ 80 (μm) and 10 ≦ W 2 ≦ 40 (μm). In yet embodiment 17 of the present embodiment, the dimensions of each portion of the discharge cell, and the pixel pitch P = 1.08 mm, the partition wall interval one-third of the pixel pitch P, the electrode length L = 0.37 mm, and W f = 220 .mu.m However, the present invention is not limited to this, and 0.9 mm
The same effect can be obtained even in the range of ≦ P ≦ 1.4 mm, 0.05 mm ≦ L <0.4 mm, and 0.08 mm ≦ W f ≦ 0.4.

【0127】また、突出部222、232のy方向側面部を隔
壁30に近い位置に配置すると、隔壁30近くの蛍光体層31
〜33の壁電荷を利用して放電規模が大きくなるので望ま
しい。これは以下の実施の形態18〜24のいずれに適用し
てもよい。 <実施の形態18>図30に本実施の形態18による表示電極
の上面図を示す。実施の形態17との違いは、突出部22
2、232が中空の長方形状パターンとされていることであ
る。このとき、電極線幅は、実施の形態17と同様の目的
でW2≦W1に設定している。
When the y-direction side surfaces of the protrusions 222 and 232 are arranged at positions near the partition 30, the phosphor layer 31 near the partition 30 is formed.
This is desirable because the discharge scale is increased by utilizing the wall charges of ~ 33. This may be applied to any of the following embodiments 18 to 24. <Embodiment 18> FIG. 30 is a top view of a display electrode according to the eighteenth embodiment. The difference from the seventeenth embodiment is that
2 and 232 are hollow rectangular patterns. At this time, the electrode line width is set to W 2 ≦ W 1 for the same purpose as in the seventeenth embodiment.

【0128】このような構成によれば、ほぼ実施の形態
17と同様の効果が奏されるほか、以下の効果が得られ
る。図31は、本実施の形態18のPDPにおける、W1=W2
したときの電極面積と輝度の関係である。この図から明
らかなように、電極幅が40μm以下ではと電極面積が減
少し、放電電流が減少するために輝度が減少し、逆に電
極幅が70μm以上では電極面積の増加により開口率が減
少するために輝度が減少する。このため実施の形態18で
は、電極幅が50〜80μmの範囲において輝度が極大とな
る。一方の発光効率は、当図においては各点と原点を結
ぶ曲線の傾きで表されるため、電極幅は細い方が良いこ
とがわかる。これの実際の作製条件を鑑みて整理する
と、電極幅はそれぞれ40≦W1≦70(μm)、10≦W2≦40
(μm)が好ましい。
According to such a configuration, almost the embodiment
The same effects as those of 17 are obtained, and the following effects are obtained. FIG. 31 shows the relationship between the electrode area and the luminance when W 1 = W 2 in the PDP of the eighteenth embodiment. As is clear from this figure, when the electrode width is 40 μm or less, the electrode area decreases, and the discharge current decreases, so that the brightness decreases.On the contrary, when the electrode width is 70 μm or more, the aperture ratio decreases due to the increase in the electrode area. To reduce the brightness. For this reason, in the eighteenth embodiment, the brightness becomes maximum when the electrode width is in the range of 50 to 80 μm. On the other hand, the luminous efficiency is represented by the slope of a curve connecting each point and the origin in this figure. Taking the actual manufacturing conditions into consideration, the electrode widths are 40 ≦ W 1 ≦ 70 (μm) and 10 ≦ W 2 ≦ 40, respectively.
(Μm) is preferred.

【0129】また、本実施の形態18においては、一例と
して画素ピッチP=1.08mm、隔壁間隔を画素ピッチPの3
分の1、電極長L=0.37mm、Wf=220μmとしたが、本願発
明はこれに限定するものではなく、0.9mm≦P≦1.4mm、
0.05mm≦L<0.4mm、0.08mm≦W f≦0.4の範囲であっても
同様の効果が得られる。 <実施の形態19>図32a、図32bに本実施の形態19にかか
る表示電極の上面図をそれぞれ示す。図32aは台形型突
出部、図32bは三角形型突出部をそれぞれ有する表示電
極22、23の構成を示している。これらの実施の形態19と
実施の形態17との主な違いは、主放電ギャップGから遠
ざかるに従って、突出部幅W2、W3の幅をこの順に細く
した点にある。
In the eighteenth embodiment, one example is given.
Pixel pitch P = 1.08mm
1 / electrode length L = 0.37mm, Wf= 220 μm
Akira is not limited to this, 0.9mm ≤ P ≤ 1.4mm,
0.05mm ≦ L <0.4mm, 0.08mm ≦ W f≦ 0.4
Similar effects can be obtained. <Embodiment 19> FIGS. 32A and 32B show the structure of the nineteenth embodiment.
FIG. Figure 32a shows a trapezoidal projection
FIG. 32b shows a display electrode having a triangular projection.
The configuration of the poles 22 and 23 is shown. These embodiments 19 and
The main difference from the seventeenth embodiment is that
The width of the protrusion WTwo, WThreeNarrow the width of this order
It is in the point which did.

【0130】このような構成によっても、実施の形態17
とほぼ同様の効果が奏されるほか、以下の効果も得られ
る。すなわち、PDP駆動時において、幅広の突出部幅W2
を有する突出部222部分で十分量の静電容量を確保する
ことで、主放電ギャップG付近で円滑に放電を開始した
のち、放電プラズマが放電電極(ここでは表示電極)の
外側へ成長する性質を利用して、突出部幅W3を細くし
ても良好な放電規模が得られる。この細い突出部幅W3
によって、放電プラズマを蛍光体が塗布された隔壁30付
近にまで導かれ、プラズマ密度の低下が抑制される。こ
れにより従来より放電に必要とされていた静電容量が少
なくてすみ、PDPの消費電力が低減できる。
According to such a structure, the seventeenth embodiment
In addition to the effects similar to the above, the following effects are also obtained. That is, at the time of driving the PDP, the wide protrusion portion width W 2
By ensuring a sufficient amount of capacitance at the protruding portion 222 having a protrusion, a discharge is started smoothly near the main discharge gap G, and then the discharge plasma grows outside the discharge electrode (here, the display electrode). utilizing, good discharge scale can be obtained even if thin protrusion width W 3. This narrow projection width W 3
As a result, the discharge plasma is guided to the vicinity of the partition wall 30 on which the phosphor is applied, and a decrease in the plasma density is suppressed. As a result, the capacitance required for discharging can be reduced, and the power consumption of the PDP can be reduced.

【0131】ここで図33は、本実施の形態3による構成
のPDPにおける、W1=W2としたときの電極面積と輝度の
関係を示している。この図から明らかなように、電極幅
が50μm以下では電極面積が減少して放電電流が減少す
るために輝度が減少する。また、電極幅が120μm以上で
は電極面積が増加して開口率が減少するために輝度が減
少する。このバランスを取るため、本実施の形態19で
は、電極幅が80〜120μmの範囲において輝度が極大とな
る。一方、発光効率は、各点と原点を結ぶ直線の傾きで
表されるため、電極幅は細い方が良い。このため、電極
幅はそれぞれ50≦W1≦100(μm)、10≦W2≦50(μm)
が好ましい。また、W3については10≦W3≦40(μm)の
範囲が望ましい。
Here, FIG. 33 shows the relationship between the electrode area and the luminance when W 1 = W 2 in the PDP having the configuration according to the third embodiment. As is apparent from this figure, when the electrode width is 50 μm or less, the luminance decreases because the electrode area decreases and the discharge current decreases. When the electrode width is 120 μm or more, the luminance decreases because the electrode area increases and the aperture ratio decreases. In order to balance this, in the nineteenth embodiment, the brightness is maximized when the electrode width is in the range of 80 to 120 μm. On the other hand, since the luminous efficiency is represented by the inclination of a straight line connecting each point and the origin, the narrower the electrode width, the better. Therefore, the electrode width is 50 ≦ W 1 ≦ 100 (μm) and 10 ≦ W 2 ≦ 50 (μm), respectively.
Is preferred. Further, the range of 10 ≦ W 3 ≦ 40 (μm ) for W 3 is desirable.

【0132】<実施の形態20>図34a、図34bに本実施の
形態20にかかる表示電極の上面図をそれぞれ示す。図34
a、図34bに示すように、本実施の形態20の表示電極22、
23は、ともにライン部221、231と、y方向を長手とする
帯状の内側突出部222、232とを備えている。セル内にお
いて、1つの表示電極22(23)には、2つの内側突出部22
2(232)を形成している。ここでは、電極幅の関係をW2
≦W1としており、上記実施の形態17と同様の効果を図っ
ている。
Twentieth Embodiment FIGS. 34a and 34b are top views of a display electrode according to the twentieth embodiment. Figure 34
a, as shown in FIG. 34b, the display electrode 22 of the twentieth embodiment,
Each of the 23 has line portions 221, 231 and band-shaped inner protruding portions 222, 232 having a length in the y direction. In the cell, one display electrode 22 (23) has two inner protrusions 22.
2 (232). Here, the relation of the electrode width is W 2
≦ W 1 and to which is aimed the same effect as in the embodiment 17.

【0133】さらに本実施の形態20の特徴として、図34
aに示す例では、2つの内側突出部222(232)の間のライ
ン部221(231)幅W3が太くなっており、当該ライン部2
21(231)の電気抵抗値を低下させつつ、PDP駆動時にお
ける初期化発光を前記ライン部221(231)で遮蔽するこ
とによって、コントラスト比を向上できるようになって
いる。
Further, as a feature of the twentieth embodiment, FIG.
In the example shown in a, the line unit 221 (231) the width W 3 of between two inner protrusions 222 (232) has become thick, the line section 2
The contrast ratio can be improved by lowering the electric resistance value of 21 (231) and blocking the initialization light emission at the time of PDP driving by the line section 221 (231).

【0134】また図34bに示す例では、表示電極22、23
に外側突出部223、233を形成している。これにより、PD
P駆動時にライン部221、231より外側にまで放電規模を
確保することができるようになっている。図35は、本実
施の形態20のPDPにおける、W1=W2としたときの電極面
積と輝度の関係を示している。この図から明らかなよう
に、電極幅が40μm以下では電極面積が減少し、放電電
流が減少するためにパネル輝度が低下する。逆に、電極
幅が70μm以上では電極面積の増加によりセル開口率が
減少し、パネル輝度が低下する。このバランスを取るた
め、本実施の形態20では、電極幅が40〜70μmの範囲に
おいて輝度が極大となるので望ましい。一方、発光効率
は当図において、各点と原点を結ぶ直線の傾きで表され
るため、電極幅は細い方が良い。このため、電極幅とし
ては、それぞれ40≦W1≦70(μm)、10≦W2≦70(μm)
が好ましい。
In the example shown in FIG. 34B, the display electrodes 22 and 23
Outside projections 223 and 233 are formed. This allows PD
At the time of P driving, the discharge scale can be secured to the outside of the line portions 221 and 231. FIG. 35 shows the relationship between the electrode area and the luminance when W 1 = W 2 in the PDP of the twentieth embodiment. As is apparent from this figure, when the electrode width is 40 μm or less, the electrode area decreases, and the discharge current decreases, so that the panel luminance decreases. Conversely, when the electrode width is 70 μm or more, the cell aperture ratio decreases due to the increase in the electrode area, and the panel luminance decreases. In order to balance this, in the present twentieth embodiment, the brightness becomes maximum when the electrode width is in the range of 40 to 70 μm, which is desirable. On the other hand, the luminous efficiency is represented by the inclination of a straight line connecting each point and the origin in FIG. Therefore, the electrode widths are 40 ≦ W 1 ≦ 70 (μm) and 10 ≦ W 2 ≦ 70 (μm), respectively.
Is preferred.

【0135】続いて図36に、本実施の形態20におけるセ
ルの輝度分布の試算結果を示す。輝度分布は、電極を分
割し、分割された各部分の電極面積に比例して輝度の分
布の積分値を分配し、それぞれの分布の重ねあわせをセ
ル内部の輝度分布とし、セル開口部から可視光が取り出
されるものとして試算を行った。当図から明らかなよう
に、プラズマ生成部分(放電開始部分)がセルの中心部
(主放電ギャップG付近)に有り、セルの外側へ向かっ
てプラズマが成長するため、セルの中心部分の輝度が高
い。このため、帯状の内側突出部222、232を有する本実
施の形態20では、プラズマ生成部分と成長部分の中央に
沿ってセル開口部が確保されているため、良好なパネル
輝度と発光効率が獲得されるようになっている。
Next, FIG. 36 shows a trial calculation result of the luminance distribution of the cell in the twentieth embodiment. The luminance distribution divides the electrode, distributes the integral value of the luminance distribution in proportion to the electrode area of each divided part, and superimposes each distribution as the luminance distribution inside the cell, and it is visible from the cell opening. Trial calculations were made assuming that light was extracted. As is clear from this figure, the plasma generation portion (discharge start portion) is located at the center of the cell (near the main discharge gap G), and the plasma grows toward the outside of the cell. high. For this reason, in the present twentieth embodiment having the band-shaped inner protruding portions 222 and 232, the cell opening is secured along the center of the plasma generation portion and the growth portion, so that good panel luminance and luminous efficiency are obtained. It is supposed to be.

【0136】ここで、表10に実施の形態17と実施の形態
20のPDPのパネル輝度と発光効率の比較を示す。
Table 17 shows the seventeenth embodiment and the seventeenth embodiment.
The panel brightness and luminous efficiency of 20 PDPs are compared.

【0137】[0137]

【表10】 [Table 10]

【0138】当表から明らかなように、実施の形態20の
PDPは、高輝度で優れたPDPを実現することができる。こ
れは内側突出部222、232と外側突出部223、233を組み合
わせて表示電極22、23を構成したためであると考えられ
る。なお本実施の形態20においては、一例として画素ピ
ッチP=1.08mm、隔壁間隔を画素ピッチPの3分の1、電極
長L=0.37mm、内側突出部の合計幅Wf=220μmとした
が、本願発明はこれに限定するものではなく、0.9mm≦P
≦1.4mm、0.05mm≦L<0.4mm、0.08mm≦Wf≦0.4の範囲で
あっても同様の効果が得られる。
As is clear from the table, the twentieth embodiment
The PDP can realize an excellent PDP with high brightness. It is considered that this is because the display electrodes 22 and 23 were configured by combining the inner protrusions 222 and 232 and the outer protrusions 223 and 233. In the twentieth embodiment, as an example, the pixel pitch P is 1.08 mm, the partition interval is one third of the pixel pitch P, the electrode length L is 0.37 mm, and the total width W f of the inner protruding portions is 220 μm. However, the present invention is not limited to this, and 0.9 mm ≦ P
Similar effects can be obtained even in the ranges of ≦ 1.4 mm, 0.05 mm ≦ L <0.4 mm, and 0.08 mm ≦ W f ≦ 0.4.

【0139】<実施の形態21>図37a、図37bに、本実施
の形態21の表示電極の上面図を示す。実施の形態17との
違いは、内側突出部222、232の形状を中空の三角形状ま
たは中空の砲弾状とし、互いに対向する内側突出部22
2、232の頂点がずれるように、表示電極22、23の形状パ
ターンをセル中心点に対して点対称に配置したことであ
る。このように内側突出部222、232の頂点がずれるよう
に配置すると、特にセルサイズが小さい場合に比較的大
きな表示電極を形成することができる。また、放電プラ
ズマの移動距離(拡大規模)が長くなる(大きくなる)
ため、より多くの蛍光体表面を励起することが可能とな
り、パネル輝度の向上が期待できるといった利点があ
る。
<Embodiment 21> FIGS. 37A and 37B are top views of display electrodes according to Embodiment 21 of the present invention. The difference from the seventeenth embodiment is that the shape of the inner protruding portions 222 and 232 is a hollow triangular shape or a hollow shell shape, and the inner protruding portions 22
That is, the shape patterns of the display electrodes 22, 23 are arranged point-symmetrically with respect to the cell center point so that the vertices of 2, 232 are shifted. By disposing the apexes of the inner protruding portions 222 and 232 in this manner, a relatively large display electrode can be formed, particularly when the cell size is small. In addition, the moving distance (expansion scale) of the discharge plasma is increased (increased).
Therefore, there is an advantage that more phosphor surfaces can be excited, and an improvement in panel luminance can be expected.

【0140】このような構成によっても実施の形態17と
ほぼ同様の効果が奏されるほか、以下の効果も期待でき
る。図38は、本実施の形態21のPDPにおける、W1=W2
したときの表示電極の面積とパネル輝度の関係を示して
いる。この図から明らかなように、電極幅が50μm以下
では電極面積が減少し、放電電流が減少するために輝度
が減少し、逆に電極幅が80μm以上では電極面積の増加
により開口率が減少するために輝度が減少する。このた
め、図6の電極パターンにおいては、電極幅が50〜80μm
の範囲において輝度が極大となる。一方、発光効率は、
各点と原点を結ぶ直線の傾きで表されるため、電極幅は
細い方が良い。このため、電極幅はそれぞれ50≦W1≦80
(μm)、10≦W2≦50(μm)が好ましい。
With such a structure, substantially the same effects as in the seventeenth embodiment can be obtained, and the following effects can be expected. FIG. 38 shows the relationship between the area of the display electrode and the panel luminance when W 1 = W 2 in the PDP of the twenty- first embodiment. As is clear from this figure, the electrode area decreases when the electrode width is 50 μm or less, and the brightness decreases due to the decrease in the discharge current. Conversely, when the electrode width is 80 μm or more, the aperture ratio decreases due to the increase in the electrode area. Therefore, the brightness decreases. Therefore, in the electrode pattern of FIG. 6, the electrode width is 50 to 80 μm
Is maximized in the range of. On the other hand, the luminous efficiency is
The electrode width is preferably narrow because it is represented by the slope of a straight line connecting each point and the origin. Therefore, the electrode width is 50 ≦ W 1 ≦ 80
(Μm) and 10 ≦ W 2 ≦ 50 (μm) are preferable.

【0141】次に、表11に実施形態17と実施の形態21の
パネル輝度および発光効率の比較を示す。
Next, Table 11 shows a comparison of panel luminance and luminous efficiency between the seventeenth embodiment and the twenty-first embodiment.

【0142】[0142]

【表11】 [Table 11]

【0143】この表から明らかなように、本実施の形態
21のPDPは、実施の形態17のPDP以上に優れた発光効率と
高輝度を有していることがわかる。なお実施の形態21に
おいては、一例として画素ピッチP=1.08mm、隔壁間隔
を画素ピッチPの3分の1、電極長L=0.37mm、Wf=220μm
としたが、本願発明はこれに限定するものではなく、0.
9mm≦P≦1.4mm、0.05mm≦L<0.4mm、0.08mm≦Wf≦0.4の
範囲であっても同様の効果が得られる。
As is clear from this table, the present embodiment
It can be seen that the 21 PDP has higher luminous efficiency and higher brightness than the PDP of the seventeenth embodiment. In the twenty-first embodiment, as an example, the pixel pitch P = 1.08 mm, the partition interval is one third of the pixel pitch P, the electrode length L = 0.37 mm, and W f = 220 μm.
However, the present invention is not limited to this.
Similar effects can be obtained even in the range of 9 mm ≦ P ≦ 1.4 mm, 0.05 mm ≦ L <0.4 mm, and 0.08 mm ≦ W f ≦ 0.4.

【0144】<実施の形態22> 22-1.表示電極の構成 図39a、図39bに本実施の形態22による表示電極の上面図
を示す。本実施の形態22では、当図が示すように、まず
サステイン電極23がライン部と突出部232a、232bで構成
されており、これによってy方向上下に向かい、菱形
(図39a)または変形六角形(図39b)の突出部が設けら
れている。そして、これら突出部232a、232bと対向する
ように、ライン部22a、22bで構成されるスキャン電極22
が配設されている。このような構成により、本実施の形
態22では、セル内に主放電ギャップが2箇所設けられて
いる。当図において、ライン部22a、22b、231の幅W
1は、突出部232a、232bの幅W2よりも細く形成されてお
り、ライン部22a、22b、231での静電容量の低減が図ら
れている。
Twenty-second Embodiment 22-1. Configuration of Display Electrode FIGS. 39a and 39b are top views of a display electrode according to a twenty-second embodiment. In the twenty-second embodiment, as shown in the figure, first, the sustain electrode 23 is composed of a line portion and protrusions 232a and 232b, and thereby, is directed upward and downward in the y direction, and has a rhombus (FIG. 39a) or a modified hexagon. A protrusion (FIG. 39b) is provided. Then, the scan electrode 22 composed of the line portions 22a and 22b is opposed to the protrusions 232a and 232b.
Are arranged. With such a configuration, in Embodiment 22, two main discharge gaps are provided in the cell. In this figure, the width W of the line portions 22a, 22b, 231
1, the protruding portion 232a, which is narrower than the width W 2 of 232b, the line section 22a, a reduction in the capacitance at 22b, 231 is achieved.

【0145】このような構成によれば、実施の形態17と
ほぼ同様の効果が得られるほか、以下の効果も奏され
る。表12に実施形態17と実施の形態22における表示電極
とパネル輝度等の性能比較データを示す。
According to such a structure, substantially the same effects as those of the seventeenth embodiment can be obtained, and also the following effects can be obtained. Table 12 shows performance comparison data such as display electrodes and panel luminances in Embodiments 17 and 22.

【0146】[0146]

【表12】 [Table 12]

【0147】当表から明らかなように、実施の形態17に
比べて実施の形態22ではパネル輝度および発光効率が高
いことがわかる。維持放電はPDP駆動時において、主放
電ギャップG付近から開始され、この主放電ギャップG付
近の発光輝度が最も高いことが知られている。このた
め、主放電ギャップGを2箇所有する本実施の形態22で
は、優れたパネル輝度を発揮することができたものと考
えられる。
As is clear from this table, it is understood that the panel brightness and the light emission efficiency are higher in the twenty-second embodiment than in the seventeenth embodiment. It is known that the sustain discharge is started near the main discharge gap G when driving the PDP, and the light emission luminance near the main discharge gap G is the highest. For this reason, it is considered that in Embodiment 22 having two main discharge gaps G, excellent panel luminance could be exhibited.

【0148】なお本実施の形態17においては、スキャン
電極22のライン部22a、22bでサステイン電極23を挟む構
成を示したが、これとは逆に、サステイン電極23をライ
ン部23a、23bとして構成し、これにスキャン電極22を挟
んで配設するようにしてもよい。 <実施の形態23>図40a、図40bに本実施の形態23におけ
る表示電極の上面図を示す。実施の形態22との違いは、
セル内にサステイン電極23を挟んでスキャン電極22のラ
イン部22a、22bを設け、当該ライン部22a、22bからサス
テイン電極23に対向して中空台形状(図40a)あるいは
中空三角状(図40b)の突出部222a、232aを設けること
によって、セル内に2箇所の主放電ギャップGを確保して
いる点である。
In the seventeenth embodiment, the sustain electrode 23 is sandwiched between the line portions 22a and 22b of the scan electrode 22. On the contrary, the sustain electrode 23 is constituted as the line portions 23a and 23b. Alternatively, the scan electrodes 22 may be disposed therebetween. Twenty-third Embodiment FIGS. 40a and 40b are top views of a display electrode according to a twenty-third embodiment. The difference from the twenty-second embodiment is that
Line portions 22a and 22b of the scan electrode 22 are provided in the cell with the sustain electrode 23 interposed therebetween, and the trapezoidal hollow shape (FIG. 40a) or the hollow triangular shape (FIG. 40b) faces the sustain electrode 23 from the line portions 22a and 22b. Is that two main discharge gaps G are secured in the cell by providing the protrusions 222a and 232a.

【0149】このような構成は、以下の理由によりなさ
れたものである。すなわち、近年になって本願発明者ら
は、AC型PDPにおけるセル内の放電が発生する際のプラ
ズマの成長過程を、Xe発光の時間空間分解測定等によっ
て詳細に検討してきた。そして、同一プレート面上に形
成された一対の表示電極22、23においては、放電にかか
るプラズマは主放電ギャップGに面した陽極側の表示電
極の側端部より発生し、陰極側の表示電極の側端部へ向
かってグローが成長し、当該放電がセル内全体に広がる
ことを見いだした。また、これとほぼ同時に、前記陽極
側の表示電極上にも発光個所が生じ、その発光位置は、
放電が持続している期間中において、ほぼ不変であるこ
とを観察した。
This configuration is made for the following reason. That is, in recent years, the inventors of the present application have studied in detail the plasma growth process when a discharge occurs in a cell in an AC PDP, by measuring the spatial and temporal resolution of Xe emission, and the like. In the pair of display electrodes 22 and 23 formed on the same plate surface, the plasma for discharge is generated from the side end of the display electrode on the anode side facing the main discharge gap G, and the display electrode on the cathode side. Glow grew toward the side edge of the cell, and the discharge was found to spread throughout the cell. Almost at the same time, a light emitting point is also generated on the display electrode on the anode side, and the light emitting position is
It was observed that it was almost unchanged during the duration of the discharge.

【0150】本実施の形態23はこの性質を利用したもの
であり、維持放電を開始する2つの主放電ギャップGをセ
ル内の中央部分に位置し、この2つの主放電ギャップGで
生じた十分な輝度の放電が徐々に突出部222a、232aに沿
ってライン部221a、231aにまで広がるようにしている。
このような構成によっても実施の形態17とほぼ同様の効
果が得られるほか、以下の効果も奏される。
The twenty-third embodiment utilizes this property. The two main discharge gaps G for starting the sustain discharge are located at the central portion in the cell, and the two main discharge gaps G generated by the two main discharge gaps G are generated. Discharge with a high luminance gradually spreads to the line portions 221a and 231a along the protruding portions 222a and 232a.
With such a configuration, substantially the same effects as in the seventeenth embodiment can be obtained, and also the following effects can be obtained.

【0151】表13に、実施の形態17、22、23の各PDPに
おける表示性能比較(パネル輝度及び発光効率の比較)
を示す。
Table 13 shows a display performance comparison (comparison of panel luminance and luminous efficiency) in each of the PDPs of Embodiments 17, 22, and 23.
Is shown.

【0152】[0152]

【表13】 [Table 13]

【0153】当表から明らかなように、他の実施の形態
17および22に比べ、上記効果によって、本実施の形態23
のパネル輝度および発光効率が最も優れているのが分か
る。なお本実施の形態23においては、実施の形態22と同
様に、表示電極パターンをそのままにしてスキャン電極
22とサステイン電極23とを入れ換えた構造としてもよ
い。
As is clear from this table, other embodiments are described.
As compared with 17 and 22, the effect of the twenty-third embodiment
It can be seen that the panel luminance and luminous efficiency of the panel were the most excellent. In the twenty-third embodiment, as in the twenty-second embodiment, the scanning electrode
A structure in which 22 and the sustain electrode 23 are exchanged may be adopted.

【0154】<実施の形態24>図41a、41bに、本実施の
形態24の表示電極の上面図を示す。本実施の形態24の特
徴は、表示電極22、23が、ライン部221、231と、y方向
を長手方向とする帯状ライン状突出部(図41a)また
は、鉤状突出部(図41b)とで構成されていることであ
る。これらの例では、図41aでは突出部222と232の最短
距離が主放電ギャップGとなり、図41bでは突出部232の
先端(突出部222)と突出部232(突出部222の先端)の
最短距離がこれに相当する。
<Twenty-fourth Embodiment> FIGS. 41a and 41b are top views of a display electrode according to a twenty-fourth embodiment. The feature of the present Embodiment 24 is that the display electrodes 22 and 23 are composed of the line portions 221 and 231 and the band-like linear protrusion (FIG. 41a) or the hook-like protrusion (FIG. 41b) whose longitudinal direction is the y direction. It is composed of In these examples, the shortest distance between the projections 222 and 232 in FIG. 41a is the main discharge gap G, and the shortest distance between the tip (projection 222) of the projection 232 and the tip of the projection 232 (tip of the projection 222) in FIG. 41b. Corresponds to this.

【0155】このような構成によっても、実施の形態17
と同様の効果が得られるほか、以下の効果も奏される。
すなわち、従来は、主放電ギャップGを大きく確保する
ことによって発光効率を向上させる場合があるが、この
ためには一般に高い放電開始電圧が必要となる。この対
策として、セル内の放電ガス圧を低下させるか、放電ガ
ス中のXe濃度を低下させて放電開始電圧の抑制する方法
があるが、これによればパネル輝度が低下してしまうた
め、発光効率が優れなくなる問題があった。
According to such a structure, Embodiment 17
In addition to the same effects as described above, the following effects are also achieved.
That is, conventionally, the luminous efficiency may be improved by securing a large main discharge gap G, but a high firing voltage is generally required for this purpose. As a countermeasure, there is a method of suppressing the discharge starting voltage by lowering the discharge gas pressure in the cell or lowering the Xe concentration in the discharge gas. There was a problem that the efficiency was not excellent.

【0156】これに対し、本実施の形態24aおよび24bで
は、一対の表示電極22、23が形成する主放電ギャップG
の領域(本実施の形態24aおよび24bでは突出部222、232
のy方向に沿った側面)を広く確保することによって、
ギャップ値が小さくても良好な発光効率が得られるよう
になっている。次の表14に実施の形態17と実施の形態24
aおよび24bによるPDPの性能比較データを示す。
On the other hand, in the present embodiments 24a and 24b, the main discharge gap G formed by the pair of display electrodes 22 and 23 is formed.
(In the present embodiment 24a and 24b, the protrusions 222, 232
Side surface along the y-direction)
Good luminous efficiency can be obtained even if the gap value is small. Table 14 below shows Embodiments 17 and 24.
Fig. 3 shows performance comparison data of PDP by a and 24b.

【0157】[0157]

【表14】 [Table 14]

【0158】当表から明らかなように、実施の形態24a
および24bでは、パネル輝度および発光効率のいずれも
優れた性能を有していることが分かる。これは、y方向
に沿って長い突出部222、232に十分な静電量が確保さ
れ、良好な放電規模と発光効率が確保されたためである
と考えられる。
As is clear from this table, Embodiment 24a
24b show that both panel luminance and luminous efficiency have excellent performance. This is considered to be because a sufficient amount of static electricity was secured in the protruding portions 222 and 232 long in the y direction, and a good discharge scale and luminous efficiency were secured.

【0159】[0159]

【発明の効果】以上のことから明らかなように、本発明
は、対向して設けられた一対の基板間に、放電ガスが封
入された複数のセルがマトリクス状に配され、前記一対
の基板のうち、第一の基板の第二の基板に対向する面上
に、主放電ギャップを介して配されたサステイン電極お
よびスキャン電極を一対としてなる複数の表示電極が、
複数のセルにまたがる状態で配設されたガス放電パネル
において、前記サステイン電極および前記スキャン電極
は、それぞれ前記マトリクスの行方向に延伸された複数
本のライン部からなり、且つ駆動時において、前記表示
電極の放電電流波形のピークが単一になるように、隣接
する2つの前記ライン部間のライン部ギャップと主放電
ギャップが設定されているので、消費電力を低減しなが
ら、単一の放電電流ピーク波形を確保することによっ
て、優れた発光効率の獲得と高速駆動が可能となってい
る。
As is apparent from the above description, the present invention is characterized in that a plurality of cells filled with a discharge gas are arranged in a matrix between a pair of substrates provided facing each other. Among them, on the surface of the first substrate facing the second substrate, a plurality of display electrodes, which constitute a pair of the sustain electrode and the scan electrode arranged via the main discharge gap,
In a gas discharge panel arranged to extend over a plurality of cells, the sustain electrode and the scan electrode each include a plurality of line portions extending in a row direction of the matrix, and the display is performed during driving. The line gap and the main discharge gap between the two adjacent line sections are set so that the peak of the discharge current waveform of the electrode becomes unity, so that a single discharge current is reduced while reducing power consumption. By securing a peak waveform, it is possible to obtain excellent luminous efficiency and drive at high speed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】実施の形態1の表示電極の上面図である。FIG. 1 is a top view of a display electrode according to Embodiment 1.

【図2】駆動電圧波形と放電電流波形の時間変化の関係
を示す波形図である。
FIG. 2 is a waveform diagram showing a relationship between a drive voltage waveform and a discharge current waveform over time.

【図3】点灯電圧(駆動電圧)と、主放電ギャップGと電
極間隔S(=S1=S2)の差S−Gの関係により表された放
電電流ピーク回数の関係を示すグラフである。
FIG. 3 is a graph showing a relationship between a lighting voltage (drive voltage) and a discharge current peak frequency expressed by a relationship between a main discharge gap G and a difference SG between electrode intervals S (= S1 = S2).

【図4】実施の形態2にかかる表示電極パターンの上面図
である。
FIG. 4 is a top view of a display electrode pattern according to the second embodiment.

【図5】実施の形態2のPDPにおける主放電ギャップG、第
1電極ギャップS1、第2電極ギャップS2と放電電流ピーク
数の関係を示すグラフである。
FIG. 5 is a diagram showing a main discharge gap G in the PDP according to the second embodiment,
6 is a graph showing the relationship between the first electrode gap S1, the second electrode gap S2, and the number of discharge current peaks.

【図6】実施の形態3にかかる表示電極の上面図である。FIG. 6 is a top view of the display electrode according to the third embodiment.

【図7】実施の形態3のPDPにおける、主放電ギャップG、
平均電極間隔Save、各電極間隔差△Sと放電電流ピーク
数の関係を示すグラフである。
FIG. 7 shows a main discharge gap G in the PDP according to the third embodiment.
5 is a graph showing a relationship between an average electrode interval Save, each electrode interval difference ΔS, and the number of discharge current peaks.

【図8】実施の形態2および3の性能比較図である。FIG. 8 is a performance comparison diagram of Embodiments 2 and 3.

【図9】実施の形態4にかかる表示電極の上面図である。FIG. 9 is a top view of the display electrode according to the fourth embodiment.

【図10】実施の形態4のPDPにおける放電発光波形の一例
を示すグラフである。
FIG. 10 is a graph showing an example of a discharge light emission waveform in the PDP of the fourth embodiment.

【図11】実施の形態5にかかる表示電極の上面図であ
る。
FIG. 11 is a top view of the display electrode according to the fifth embodiment.

【図12】実施の形態5による構成のPDPにおける、主放電
ギャップGに対する第1電極ギャップS1比(S1/G)と、電
極ギャップ比率(α=Sn+1/Sn)にかかる放電電流ピーク
回数の関係を示すグラフである。
FIG. 12 shows the ratio of the first electrode gap S1 to the main discharge gap G (S1 / G) and the number of discharge current peaks applied to the electrode gap ratio (α = Sn + 1 / Sn) in the PDP configured according to the fifth embodiment. 6 is a graph showing the relationship of.

【図13】実施の形態6にかかる表示電極の上面図であ
る。
FIG. 13 is a top view of the display electrode according to the sixth embodiment.

【図14】実施の形態6のPDPにおける、駆動電圧波形と放
電電流波形の時間変化の関係を示すグラフである。
FIG. 14 is a graph showing a time-dependent relationship between a drive voltage waveform and a discharge current waveform in the PDP according to the sixth embodiment.

【図15】実施の形態8の表示電極の上面図を示す図であ
る。
FIG. 15 is a diagram illustrating a top view of a display electrode according to Embodiment 8.

【図16】実施の形態6および7のPDPにおける電力−輝度
曲線を示すグラフである。
FIG. 16 is a graph showing a power-luminance curve in PDPs according to the sixth and seventh embodiments.

【図17】実施の形態8の表示電極の上面図を示す図であ
る。
FIG. 17 is a diagram illustrating a top view of the display electrode according to the eighth embodiment.

【図18】実施の形態8のPDPにおいて、L4を変化させた場
合の黒比率と明所コントラストの関係を示すグラフであ
る。
FIG. 18 is a graph showing a relationship between a black ratio and a light place contrast when L4 is changed in the PDP of the eighth embodiment.

【図19】実施の形態9の表示電極の上面図を示す図であ
る。
FIG. 19 is a diagram illustrating a top view of a display electrode in Embodiment 9;

【図20】実施の形態10のPDPの隔壁30に沿った部分断面
図を示す図である。
FIG. 20 is a diagram showing a partial cross-sectional view along a partition wall 30 of the PDP according to the tenth embodiment.

【図21】実施の形態11の表示電極の上面図を示す図であ
る。
FIG. 21 is a diagram illustrating a top view of a display electrode in Embodiment 11.

【図22】実施の形態11のPDPにおける、駆動電圧波形と
放電電流波形の時間変化を示すグラフである。
FIG. 22 is a graph showing a temporal change of a drive voltage waveform and a discharge current waveform in the PDP of the eleventh embodiment.

【図23】実施の形態12の表示電極の上面図を示す図であ
る。
FIG. 23 is a diagram illustrating a top view of a display electrode in Embodiment 12.

【図24】実施の形態13の表示電極の上面図を示す図であ
る。
FIG. 24 is a diagram illustrating a top view of a display electrode in Embodiment 13.

【図25】実施の形態14の表示電極の上面図を示す図であ
る。
FIG. 25 is a diagram illustrating a top view of a display electrode according to Embodiment 14.

【図26】実施の形態15の表示電極の上面図を示す図であ
る。
FIG. 26 is a diagram illustrating a top view of a display electrode in Embodiment 15.

【図27】実施の形態16の表示電極の上面図を示す図であ
る。
FIG. 27 is a diagram illustrating a top view of the display electrode in the sixteenth embodiment.

【図28】実施の形態17の表示電極の上面図を示す図であ
る。
FIG. 28 is a diagram illustrating a top view of the display electrode in the seventeenth embodiment.

【図29】実施の形態17のPDPにおける、W1=W2としたと
きの表示電極の面積と輝度の関係を示すグラフである。
FIG. 29 is a graph showing a relationship between the area of the display electrode and the luminance when W1 = W2 in the PDP of the seventeenth embodiment.

【図30】実施の形態18による表示電極の上面図を示す図
である。
FIG. 30 is a diagram illustrating a top view of the display electrode according to the eighteenth embodiment.

【図31】実施の形態18のPDPにおける、W1=W2としたと
きの電極面積と輝度の関係を示すグラフである。
FIG. 31 is a graph showing a relationship between an electrode area and luminance when W1 = W2 in the PDP according to the eighteenth embodiment.

【図32】実施の形態19の表示電極の上面図を示す図であ
る。
FIG. 32 is a diagram illustrating a top view of the display electrode according to the nineteenth embodiment.

【図33】実施の形態19のPDPにおける、W1=W2としたと
きの電極面積と輝度の関係を示すグラフである。
FIG. 33 is a graph showing a relationship between an electrode area and luminance when W1 = W2 in the PDP according to the nineteenth embodiment.

【図34】実施の形態20の表示電極の上面図を示す図であ
る。
FIG. 34 is a diagram illustrating a top view of the display electrode in the twentieth embodiment.

【図35】実施の形態20のPDPにおける、W1=W2としたと
きの電極面積と輝度の関係を示すグラフである。
FIG. 35 is a graph showing a relationship between an electrode area and luminance when W1 = W2 in the PDP of the twentieth embodiment.

【図36】実施の形態20におけるセルの輝度分布の試算結
果を示すグラフである。
FIG. 36 is a graph showing a trial calculation result of a luminance distribution of a cell in the twentieth embodiment.

【図37】実施の形態21の表示電極の上面図を示す図であ
る。
FIG. 37 is a diagram illustrating a top view of the display electrode in the twenty-first embodiment.

【図38】実施の形態21のPDPにおける、W1=W2としたと
きの表示電極の面積とパネル輝度の関係を示すグラフで
ある。
FIG. 38 is a graph showing the relationship between the area of the display electrode and the panel luminance when W1 = W2 in the PDP according to the twenty-first embodiment.

【図39】実施の形態22の表示電極の上面図を示す図であ
る。
FIG. 39 is a diagram illustrating a top view of the display electrode in the twenty-second embodiment.

【図40】実施の形態23の表示電極の上面図を示す図であ
る。
FIG. 40 is a diagram illustrating a top view of the display electrode in the twenty-third embodiment.

【図41】実施の形態24の表示電極の上面図を示す図であ
る。
FIG. 41 is a diagram illustrating a top view of the display electrode in the twenty-fourth embodiment.

【図42】一般的な交流面放電型PDPの主要構成を示す部
分的な断面斜視図である。
FIG. 42 is a partial cross-sectional perspective view illustrating a main configuration of a general AC surface discharge type PDP.

【図43】PDPの複数対の表示電極22、23(N行)と複数の
アドレス電極28(M行)が形成するマトリックスを示す
グラフである。
FIG. 43 is a graph showing a matrix formed by a plurality of pairs of display electrodes 22, 23 (N rows) and a plurality of address electrodes 28 (M rows) of the PDP.

【図44】従来のPDPを用いた画像表示装置のブロック概
念図である。
FIG. 44 is a conceptual block diagram of an image display device using a conventional PDP.

【図45】PDPの各電極(スキャン電極、サステイン電
極、アドレス電極)にそれぞれ印加する駆動波形の一例
を示す。
FIG. 45 shows an example of a drive waveform applied to each electrode (scan electrode, sustain electrode, address electrode) of the PDP.

【図46】従来の交流駆動型PDPにおいて、各色256階調を
表現する場合のサブフィールドの分割方法を示す図であ
る。
[Fig. 46] Fig. 46 is a diagram illustrating a subfield division method when expressing 256 gradations for each color in a conventional AC-driven PDP.

【符号の説明】[Explanation of symbols]

22 表示電極(スキャン電極) 22a〜22d、23a〜23d、221、231 ライン部 22sb、22sbg、22sbr、22sbb、23sb、23sbg、23sbr、23s
bb、22sb1〜22sb3、23sb1〜23sb3 ショートバー 23 表示電極(サステイン電極) 28 アドレス電極 30 隔壁 34 補助隔壁 222、232、222a、222b、232a、232b 内側突出部 223、233 外側突出部
22 Display electrode (scan electrode) 22a-22d, 23a-23d, 221,231 Line section 22sb, 22sbg, 22sbr, 22sbb, 23sb, 23sbg, 23sbr, 23s
bb, 22sb1 to 22sb3, 23sb1 to 23sb3 Short bar 23 Display electrode (sustain electrode) 28 Address electrode 30 Partition wall 34 Auxiliary partition wall 222, 232, 222a, 222b, 232a, 232b Inside protrusion 223, 233 Outside protrusion

───────────────────────────────────────────────────── フロントページの続き (31)優先権主張番号 特願2000−260391(P2000−260391) (32)優先日 平成12年8月30日(2000.8.30) (33)優先権主張国 日本(JP) (72)発明者 安藤 亨 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 高田 祐助 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 村井 隆一 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 西村 征起 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 和迩 浩一 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 渡辺 由雄 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 小杉 直貴 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 橘 弘之 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 5C040 FA01 GB03 GB14 GC11 MA03 MA12  ──────────────────────────────────────────────────続 き Continued on the front page (31) Priority claim number Japanese Patent Application No. 2000-260391 (P2000-260391) (32) Priority date August 30, 2000 (2000.30.30) (33) Priority claim country Japan (JP) (72) Inventor Tohru Ando 1006 Kadoma Kadoma, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (72) Inventor Yusuke Takada 1006 Odaka Kadoma Kadoma City, Osaka Matsushita Electric Industrial Co., Ltd. (72) Invention Person Ryuichi Murai 1006 Kazuma Kadoma, Kadoma City, Osaka Prefecture, Japan Matsushita Electric Industrial Co., Ltd. (72) Inventor Seiki Nishimura 1006 Kadoma Odama, Kadoma City, Osaka Prefecture Inside Matsushita Electric Industrial Co., Ltd. 1006 Oaza Kadoma Matsushita Electric Industrial Co., Ltd. (72) Inventor Yoshio Watanabe 1006 Oaza Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. 1006, Kazuma Kadoma, Osaka Pref. Matsushita Electric Industrial Co., Ltd.

Claims (27)

【特許請求の範囲】[Claims] 【請求項1】 対向して設けられた一対の基板間に、放
電ガスが封入された複数のセルがマトリクス状に配さ
れ、前記一対の基板のうち、第一の基板の第二の基板に
対向する面上に、主放電ギャップを介して配されたサス
テイン電極およびスキャン電極を一対としてなる複数の
表示電極が、複数のセルにまたがる状態で配設されたガ
ス放電パネルにおいて、 前記サステイン電極および前記スキャン電極は、それぞ
れ前記マトリクスの行方向に延伸された複数本のライン
部からなり、 且つ駆動時において、前記表示電極の放電電流波形のピ
ークが単一になるように、隣接する2つの前記ライン部
間のライン部ギャップと主放電ギャップが設定されてい
ることを特徴とするガス放電パネル。
A plurality of cells filled with a discharge gas are arranged in a matrix between a pair of substrates provided to face each other, and a plurality of cells are arranged on a second substrate of a first substrate among the pair of substrates. In a gas discharge panel in which a plurality of display electrodes each including a pair of a sustain electrode and a scan electrode disposed on a facing surface with a main discharge gap interposed therebetween are disposed so as to extend over a plurality of cells, The scan electrode includes a plurality of line portions each extending in a row direction of the matrix, and at the time of driving, the two adjacent ones so that the discharge current waveform of the display electrode has a single peak. A gas discharge panel, wherein a line gap and a main discharge gap are set between line sections.
【請求項2】 前記サステイン電極およびスキャン電極
は、それぞれ3本以上のライン部を備えることを特徴と
する請求項1に記載のガス放電パネル。
2. The gas discharge panel according to claim 1, wherein each of the sustain electrode and the scan electrode includes three or more line portions.
【請求項3】 前記ライン部ギャップのピッチは、前記
主放電ギャップから遠ざかるにつれて狭くなることを特
徴とする請求項1に記載のガス放電パネル。
3. The gas discharge panel according to claim 1, wherein a pitch of the line gap decreases as the distance from the main discharge gap increases.
【請求項4】 前記ライン部ギャップのピッチは、等比
級数的または等差級数的に狭くなることを特徴とする請
求項3に記載のガス放電パネル。
4. The gas discharge panel according to claim 3, wherein a pitch of the line gap is reduced in a geometric series or an arithmetic series.
【請求項5】 前記マトリクスの列方向に沿ったセルサ
イズが480μm〜1400μmの範囲であり、セル中における
全てのライン部ギャップの平均値をS、主放電ギャップ
の値をGとするとき、G-60μm≦S≦G+20μmの関係式が成
立することを特徴とする請求項2に記載のガス放電パネ
ル。
5. When the cell size along the column direction of the matrix is in the range of 480 μm to 1400 μm, the average value of all line gaps in the cell is S, and the value of the main discharge gap is G. 3. The gas discharge panel according to claim 2, wherein a relational expression of -60 μm ≦ S ≦ G + 20 μm is satisfied.
【請求項6】 主放電ギャップより最も遠い位置にある
ライン部の幅が、これ以外のライン部幅または全てのラ
イン部の平均幅よりも幅広であることを特徴とする請求
項1に記載のガス放電パネル。
6. The method according to claim 1, wherein the width of the line portion farthest from the main discharge gap is wider than the width of the other line portions or the average width of all the line portions. Gas discharge panel.
【請求項7】 前記ライン部の幅は、前記主放電から遠
ざかるにつれて太くなることを特徴とする請求項6に記
載のガス放電パネル。
7. The gas discharge panel according to claim 6, wherein the width of the line portion increases as the distance from the main discharge increases.
【請求項8】 n本のライン部からなるサステイン電極ま
たはスキャン電極のいずれかにおいて、前記マトリクス
の列方向に沿ったセルサイズをP、主放電ギャップより
最も遠い位置にあるライン部の幅をLn、全てのライン部
の平均値をLaveとするとき、関係式Lave≦Ln≦{0.35P-
(L1+L2+……Ln-1)}が成立することを特徴とする請求
項6に記載のガス放電パネル。
8. In either the sustain electrode or the scan electrode composed of n lines, the cell size along the column direction of the matrix is P, and the width of the line furthest from the main discharge gap is L. n , when the average value of all the line portions is L ave , the relational expression L ave ≦ L n ≦ {0.35P-
7. The gas discharge panel according to claim 6, wherein (L 1 + L 2 +... L n-1 )} is satisfied.
【請求項9】 前記主放電ギャップより最も遠い位置に
あるライン部の抵抗値Rが、0.1Ω≦R≦80Ωの範囲の値
であることを特徴とする請求項1に記載のガス放電パネ
ル。
9. The gas discharge panel according to claim 1, wherein a resistance value R of a line portion located farthest from the main discharge gap is a value in a range of 0.1Ω ≦ R ≦ 80Ω.
【請求項10】 主放電ギャップに最も近い第一ライン部
の幅が、これ以外のライン部の幅よりも狭いことを特徴
とする請求項1に記載のガス放電パネル。
10. The gas discharge panel according to claim 1, wherein the width of the first line portion closest to the main discharge gap is smaller than the width of the other line portions.
【請求項11】 主放電ギャップに最も近い第一ライン部
と、これに隣接する第二ライン部の各幅が、これ以外の
ライン部の幅またはライン部の平均幅よりも狭いことを
特徴とする請求項1に記載のガス放電パネル。
11. The width of each of the first line portion closest to the main discharge gap and the second line portion adjacent thereto is smaller than the width of the other line portions or the average width of the line portions. The gas discharge panel according to claim 1, wherein
【請求項12】 前記第一ライン部の幅をL1、前記第二ラ
イン部の幅をL2とするとき、0.5Lave≦ L1およびL2≦L
aveの各関係式が成立することを特徴とする請求項11に
記載のガス放電パネル。
12. When the width of the first line portion is L 1 and the width of the second line portion is L 2 , 0.5L ave ≦ L 1 and L 2 ≦ L
12. The gas discharge panel according to claim 11, wherein each relational expression of ave holds.
【請求項13】 前記サステイン電極または前記スキャン
電極は、さらにその少なくともいずれかにおいて、隣接
する2本のライン部を電気的に接続する接続部を有して
いることを特徴とする請求項1に記載のガス放電パネ
ル。
13. The method according to claim 1, wherein the sustain electrode or the scan electrode further has a connection portion for electrically connecting two adjacent line portions in at least one of the sustain electrode and the scan electrode. A gas discharge panel as described.
【請求項14】 前記接続部は、スキャン電極に設けられ
ていることを特徴とする請求項13に記載のガス放電パネ
ル。
14. The gas discharge panel according to claim 13, wherein the connection part is provided on a scan electrode.
【請求項15】 前記マトリクスの行方向に沿って複数本
配された第一隔壁と、当該マトリクスの列方向に沿って
複数本配された第二隔壁により、前記複数のセルが配さ
れていることを特徴とする請求項1に記載のガス放電パ
ネル。
15. The plurality of cells are arranged by a plurality of first partitions arranged in a row direction of the matrix and a plurality of second partitions arranged in a column direction of the matrix. 2. The gas discharge panel according to claim 1, wherein:
【請求項16】 前記第二隔壁の幅は、30μm以上300μm
以下の範囲に設定されていることを特徴とする請求項15
に記載のガス放電パネル。
16. The width of the second partition is 30 μm or more and 300 μm
Claim 15 characterized by being set in the following range:
The gas discharge panel according to claim 1.
【請求項17】 前記第二隔壁の高さは、50μm以上120μ
m以下の範囲に設定されていることを特徴とする請求項1
5に記載のガス放電パネル。
17. The height of the second partition is 50 μm or more and 120 μm.
m.
6. The gas discharge panel according to 5.
【請求項18】 前記単一ピークの発光波形の半値幅をTh
wとするとき、50ns≦Thw≦700μsの範囲であることを
特徴とする請求項1に記載のガス放電パネル。
18. The half width of the single peak emission waveform is Th
2. The gas discharge panel according to claim 1, wherein w is in a range of 50 ns ≦ Thw ≦ 700 μs.
【請求項19】 対向して設けられた一対の基板間に、放
電ガスが封入された複数のセルがマトリクス状に配さ
れ、当該マトリクスの行方向に、R、G、Bの各色に対応
した蛍光体層がセル内に形成され、前記一対の基板のう
ち、第一の基板の第二の基板に対向する面上に、サステ
イン電極およびスキャン電極を一対としてなる複数対の
表示電極が複数のセルにまたがる状態で配設されたガス
放電パネルにおいて、 前記サステイン電極および前記スキャン電極は、それぞ
れ主放電ギャップをおいて配され、前記マトリクスの行
方向に延伸された複数本のライン部とからなり、前記
R、G、Bの蛍光体層の少なくともいずれかに合わせて、
前記サステイン電極または前記スキャン電極のいずれか
一方もしくは両方において、隣接する2本のライン部を
電気的に接続する接続部とを備え、 且つ駆動時において、前記表示電極の放電電流波形のピ
ークが単一になるように、隣接する2つの前記ライン部
間のライン部ギャップと主放電ギャップが設定されてい
ることを特徴とするガス放電パネル。
19. A plurality of cells filled with discharge gas are arranged in a matrix between a pair of substrates provided to face each other, and correspond to each color of R, G, and B in a row direction of the matrix. A phosphor layer is formed in a cell, and among the pair of substrates, a plurality of pairs of display electrodes including a pair of a sustain electrode and a scan electrode are provided on a surface of the first substrate facing the second substrate. In the gas discharge panel provided so as to straddle a cell, the sustain electrode and the scan electrode are each disposed with a main discharge gap, and include a plurality of line portions extending in a row direction of the matrix. And said
R, G, according to at least one of the phosphor layers of B,
A connection portion for electrically connecting two adjacent line portions in one or both of the sustain electrode and the scan electrode; and, during driving, a discharge current waveform of the display electrode has a single peak. A gas discharge panel, wherein a line gap and a main discharge gap between two adjacent line sections are set to be one.
【請求項20】前記接続部は、R、G、Bの蛍光体層の全て
に対応して配されており、当該R、G、Bの蛍光体層のそ
れぞれに対応して設ける接続部の各面積をSbR、SbG、Sb
Bとするとき、関係式SbB≦SbR≦SbGが成立する構成であ
ることを特徴とする請求項19に記載のガス放電パネル。
20. The connection portion, which is provided corresponding to all of the R, G, and B phosphor layers, and is provided for each of the R, G, and B phosphor layers. Each area is SbR, SbG, Sb
20. The gas discharge panel according to claim 19, wherein when B, the relational expression SbB ≦ SbR ≦ SbG is satisfied.
【請求項21】対向して設けられた一対の基板間に、放電
ガスが封入された複数のセルがマトリクス状に配され、
前記一対の基板のうち、第一の基板の第二の基板に対向
する面上に、主放電ギャップを介して配されたサ00ステ
イン電極およびスキャン電極を一対としてなる複数対の
表示電極が複数のセルにまたがる状態で配設されたガス
放電パネルにおいて、 前記一対をなすサステイン電極およびスキャン電極のう
ちの少なくとも一方は、 表示電極の長手方向に沿って延伸されたライン部と、 前記ライン部の幅方向端部に電気的に接触しつつ、主放
電ギャップに臨んで他方の表示電極に対向するように配
された線状または環状の内側突出部とを備え、 且つ駆動時において、主放電ギャップで生じた放電によ
り単一ピーク波長の発光が生じるように、主放電ギャッ
プが設定されていることを特徴とするガス放電パネル。
A plurality of cells filled with a discharge gas are arranged in a matrix between a pair of substrates provided opposite to each other,
Of the pair of substrates, on a surface of the first substrate facing the second substrate, a plurality of pairs of display electrodes each including a pair of a sustain electrode and a scan electrode arranged via a main discharge gap are provided. In the gas discharge panel arranged so as to straddle the cell, at least one of the pair of the sustain electrode and the scan electrode includes: a line portion extending along a longitudinal direction of the display electrode; A linear or annular inner protruding portion arranged so as to face the main discharge gap and face the other display electrode while being in electrical contact with the width direction end; and, when driving, the main discharge gap A gas discharge panel, wherein a main discharge gap is set so that a light emission having a single peak wavelength is generated by the discharge generated in (1).
【請求項22】前記内側突出部は、三角形、四角形、砲弾
形のいずれかの周縁形状を有する環状パターンであるこ
とを特徴とする請求項21に記載のガス放電パネル。
22. The gas discharge panel according to claim 21, wherein the inner protrusion has an annular pattern having a peripheral shape of any one of a triangle, a square, and a shell.
【請求項23】前記一対をなす2つの表示電極のうちの少
なくとも一方では、前記ライン部において、主放電ギャ
ップに臨むライン部の幅方向端部と反対の幅方向端部
に、外側突出部が設けられていることを特徴とする請求
項21に記載のガス放電パネル。
23. At least one of the pair of two display electrodes has an outer protruding portion at the width direction end of the line portion opposite to the width direction end of the line portion facing the main discharge gap. 22. The gas discharge panel according to claim 21, wherein the gas discharge panel is provided.
【請求項24】前記一対の表示電極における2つの表示電
極はそれぞれ前記ライン部と前記内側突出部を備えてお
り、 セル内における一対の表示電極のパターンが、セルの中
心点に対して点対称であることを特徴とする請求項21に
記載のガス放電パネル。
24. The two display electrodes of the pair of display electrodes each include the line portion and the inner protruding portion, and the pattern of the pair of display electrodes in the cell is point-symmetric with respect to the center point of the cell. 22. The gas discharge panel according to claim 21, wherein:
【請求項25】一対の表示電極において、主放電ギャップ
を挟んで互いに設けられた2つの内側突出部の頂部が、
マトリクスの行方向からずれていることを特徴とする請
求項24に記載のガス放電パネル。
25. A pair of display electrodes, wherein the tops of two inwardly projecting portions provided mutually with a main discharge gap interposed therebetween are:
25. The gas discharge panel according to claim 24, wherein the gas discharge panel is shifted from a row direction of the matrix.
【請求項26】駆動時において、内側突出部の静電容量
が、これ以外の表示電極の部分の静電容量よりも小さく
なるように設定されていることを特徴とする請求項21に
記載のガス放電パネル。
26. The device according to claim 21, wherein during driving, the capacitance of the inner protruding portion is set to be smaller than the capacitance of other display electrode portions. Gas discharge panel.
【請求項27】一対の表示電極のサステイン電極またはス
キャン電極のいずれか一方の電極は、マトリクスの行方
向に延伸された2本のライン部を備え、かつ、他方の電
極では前記2本のライン部の間に1本のライン部が挿設さ
れており、 当該合計3本のライン部によって、前記一対の表示電極
のパターン中に、2つの主放電ギャップが確保されてい
ることを特徴とする請求項21に記載のガス放電パネル。
27. One of a sustain electrode and a scan electrode of a pair of display electrodes includes two line portions extending in a row direction of a matrix, and the other electrode includes the two line portions. One line portion is inserted between the portions, and two main discharge gaps are secured in the pattern of the pair of display electrodes by the three line portions in total. 22. The gas discharge panel according to claim 21.
JP2001017036A 2000-01-25 2001-01-25 Gas discharge panel Expired - Fee Related JP3670971B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001017036A JP3670971B2 (en) 2000-01-25 2001-01-25 Gas discharge panel

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP2000-15302 2000-01-25
JP2000015302 2000-01-25
JP2000253723 2000-08-24
JP2000-253723 2000-08-24
JP2000258661 2000-08-29
JP2000-258661 2000-08-29
JP2000260391 2000-08-30
JP2000-260391 2000-08-30
JP2001017036A JP3670971B2 (en) 2000-01-25 2001-01-25 Gas discharge panel

Publications (2)

Publication Number Publication Date
JP2002150945A true JP2002150945A (en) 2002-05-24
JP3670971B2 JP3670971B2 (en) 2005-07-13

Family

ID=27531386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001017036A Expired - Fee Related JP3670971B2 (en) 2000-01-25 2001-01-25 Gas discharge panel

Country Status (1)

Country Link
JP (1) JP3670971B2 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005347115A (en) * 2004-06-03 2005-12-15 Sumitomo Rubber Ind Ltd Lamp unit and flat fluorescent lamp
KR100658723B1 (en) 2005-08-01 2006-12-15 삼성에스디아이 주식회사 Plasma display panel
WO2007023568A1 (en) * 2005-08-26 2007-03-01 Fujitsu Hitachi Plasma Display Limited Plasma display panel and plasma display
JP2007324115A (en) * 2006-05-30 2007-12-13 Lg Electronics Inc Plasma display device
WO2008010301A1 (en) * 2006-07-19 2008-01-24 Hitachi Plasma Display Limited Plasma display panel
KR100862566B1 (en) * 2006-08-28 2008-10-09 엘지전자 주식회사 Plasma Display Panel
KR100872366B1 (en) 2006-10-26 2008-12-05 엘지전자 주식회사 Plasma Display Panel
US7518312B2 (en) 2005-02-28 2009-04-14 Samsung Sdi Co., Ltd. Plasma display panel (PDP) having low capacitance and high discharge efficiency
WO2009060497A1 (en) * 2007-11-06 2009-05-14 Hitachi, Ltd. Plasma display device

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005347115A (en) * 2004-06-03 2005-12-15 Sumitomo Rubber Ind Ltd Lamp unit and flat fluorescent lamp
JP4583813B2 (en) * 2004-06-03 2010-11-17 Nec液晶テクノロジー株式会社 Lamp unit and flat fluorescent lamp
US7518312B2 (en) 2005-02-28 2009-04-14 Samsung Sdi Co., Ltd. Plasma display panel (PDP) having low capacitance and high discharge efficiency
KR100658723B1 (en) 2005-08-01 2006-12-15 삼성에스디아이 주식회사 Plasma display panel
US7538492B2 (en) 2005-08-01 2009-05-26 Samsung Sdi Co., Ltd. Plasma display panel
WO2007023568A1 (en) * 2005-08-26 2007-03-01 Fujitsu Hitachi Plasma Display Limited Plasma display panel and plasma display
JP2007324115A (en) * 2006-05-30 2007-12-13 Lg Electronics Inc Plasma display device
WO2008010301A1 (en) * 2006-07-19 2008-01-24 Hitachi Plasma Display Limited Plasma display panel
KR100862566B1 (en) * 2006-08-28 2008-10-09 엘지전자 주식회사 Plasma Display Panel
KR100872366B1 (en) 2006-10-26 2008-12-05 엘지전자 주식회사 Plasma Display Panel
WO2009060497A1 (en) * 2007-11-06 2009-05-14 Hitachi, Ltd. Plasma display device

Also Published As

Publication number Publication date
JP3670971B2 (en) 2005-07-13

Similar Documents

Publication Publication Date Title
KR100880774B1 (en) Gas discharge panel
JP4828781B2 (en) Gas discharge panel
US6670754B1 (en) Gas discharge display and method for producing the same
JP3329285B2 (en) Color plasma display panel
US6861803B1 (en) Full color surface discharge type plasma display device
KR20010022986A (en) Gas discharge panel
JP3670971B2 (en) Gas discharge panel
JP2000100338A (en) Ac-type plasma display panel
JP2000133143A (en) Plasma display panel, its manufacture, and display device using the same
JP2003157042A (en) Method of driving ac-type plasma display panel
JP2001118520A (en) Gas discharge panel
KR100850906B1 (en) Plasma Display Panel
JP2000040471A (en) Plasma display panel, its manufacture and display device using it
KR100811529B1 (en) Plasma display panel
KR100545072B1 (en) Gas discharge panel
JP2003282012A (en) Gas discharge panel
JP2004158462A (en) Ac type plasma display panel
JP2003282011A (en) Gas discharge panel

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040106

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040226

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050415

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080422

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090422

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100422

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110422

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120422

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130422

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130422

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140422

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees