JP2002111537A - Demodulation method and communication apparatus - Google Patents

Demodulation method and communication apparatus

Info

Publication number
JP2002111537A
JP2002111537A JP2000294059A JP2000294059A JP2002111537A JP 2002111537 A JP2002111537 A JP 2002111537A JP 2000294059 A JP2000294059 A JP 2000294059A JP 2000294059 A JP2000294059 A JP 2000294059A JP 2002111537 A JP2002111537 A JP 2002111537A
Authority
JP
Japan
Prior art keywords
control information
data
demodulating
demodulator
matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000294059A
Other languages
Japanese (ja)
Inventor
Hirotaka Haga
宏貴 芳賀
Hideo Fujii
英夫 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2000294059A priority Critical patent/JP2002111537A/en
Publication of JP2002111537A publication Critical patent/JP2002111537A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a demodulation method, in which processing delays can be reduced, when a control signal is demodulated in a communication apparatus which performs a demodulation by using a matrix computing operation, and to demodulate a received signal by the demodulation method. SOLUTION: Data 401 and control information 403 are separated from the received signal, and the separated data 401 is demodulated by joint detection in a JD demodulator 104. The control information 403 is subjected to RAKE composition and demodulated by a RAKE demodulator 105.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、CDMA(Code D
ivision Multiple Access)方式の通信装置において、
行列演算を用いた復調方法に関する。
The present invention relates to a CDMA (Code D)
ivision Multiple Access) communication device,
The present invention relates to a demodulation method using a matrix operation.

【0002】[0002]

【従来の技術】従来、マルチパスフェージングによる干
渉、シンボル間干渉及び多元接続干渉等の様々な干渉を
除去して復調信号を取り出す方法として、ジョイント・
ディテクション(Joint Detection;以下「JD」とい
う。)を用いる方法がある。このJDについては、「Int
erference Cancellation vs. Channel Equalization an
dJoint Detection for the Downlink of C/TDMA Mobile
Radio Concepts」(BerndSteiner, Proceedings of EPMC
C Conference Germany 1997, No.145, pp.253-260)また
は、「EFFICIENT MULTI-RATE MULTI-USER DETECTION FOR
THE ASYNCHRONOUS WCDMA UPLINK」(H.R.Karimi, VTC'9
9, pp.593-597)等において、開示されている。
2. Description of the Related Art Conventionally, as a method of extracting a demodulated signal by removing various interferences such as interference due to multipath fading, inter-symbol interference, and multiple access interference, a joint signal is used.
There is a method using detection (Joint Detection; hereinafter, referred to as “JD”). For this JD, see "Int
erference Cancellation vs. Channel Equalization an
dJoint Detection for the Downlink of C / TDMA Mobile
Radio Concepts '' (BerndSteiner, Proceedings of EPMC
C Conference Germany 1997, No.145, pp.253-260) or `` EFFICIENT MULTI-RATE MULTI-USER DETECTION FOR
THE ASYNCHRONOUS WCDMA UPLINK '' (HRKarimi, VTC'9
9, pp. 593-597).

【0003】JDは、行列演算を用いた復調方法の一例
である。すなわち、JDは、各通信端末(ユーザ)毎の
チャネル推定値と、各通信端末(ユーザ)に割り当てら
れた拡散コードと、の畳み込み演算結果を行列配置した
システムマトリクスを用いて所定の行列演算を行い、そ
の行列演算結果を受信信号のデータ部分に乗算すること
により、干渉を除去して復調信号を取り出す。上記JD
によれば、逆拡散及びRAKE合成を行うことなく、干
渉を除去した復調データが得られる。JDは、RAKE
合成と比較して干渉除去能力が高く、復調データの信頼
度が高いという特徴を有する。
[0003] JD is an example of a demodulation method using a matrix operation. That is, the JD performs a predetermined matrix operation using a system matrix in which the convolution operation results of the channel estimation value for each communication terminal (user) and the spreading code assigned to each communication terminal (user) are arranged in a matrix. Then, by multiplying the matrix operation result by the data portion of the received signal, interference is removed and a demodulated signal is extracted. JD above
Thus, demodulated data from which interference has been removed can be obtained without performing despreading and RAKE combining. JD is RAKE
The feature is that the interference removal ability is higher and the reliability of demodulated data is higher than that of combining.

【0004】以下、従来のJDにより復調を行う通信装
置について、図4及び図7を参照して説明する。図4
は、JDにより復調を行う通信装置において送受信する
信号のスロット構成例を示す図である。この図に示すよ
うに、スロットはデータ401の間にパイロットデータ
402、及び制御情報403が割り当てられて構成され
る。制御情報403は、通信装置に備えられた様々な機
能の制御内容を指示する信号であり、送信電力の上げ下
げを指示するTPC(Transmit Power Control)コマン
ドや、チャネルの変調方式、伝送レート、ユーザ割り当
て等の伝送フォーマットを制御するTFCI(Transmit
Format Combination Indicator)等を例として挙げる
ことが出来る。
[0004] A conventional communication device that performs demodulation by JD will be described below with reference to FIGS. 4 and 7. FIG.
FIG. 3 is a diagram illustrating an example of a slot configuration of a signal transmitted and received in a communication device that performs demodulation by JD. As shown in this figure, a slot is configured by allocating pilot data 402 and control information 403 between data 401. The control information 403 is a signal for instructing control contents of various functions provided in the communication device, and includes a TPC (Transmit Power Control) command for instructing to increase or decrease transmission power, a channel modulation method, a transmission rate, and a user assignment. TFCI (Transmit
Format Combination Indicator) and the like.

【0005】図7は、JDにより復調を行う従来の通信
装置の構成を示すブロック図である。ここでは、通信装
置を基地局に搭載した場合を例に説明する。なお、JD
復調器104は、JDにより復調を行う復調器である。
このJD復調器104については、後述する図1におい
て詳しく説明する。基地局10は、通信端末20−1〜
通信端末20−nと無線通信を行っている。基地局10
は、通信端末20−1〜通信端末20−nから送信され
た信号をアンテナ11から受信し、無線受信器12で、
その受信信号にダウンコンバート等の無線受信処理を施
し、JD復調器104で干渉を除去して復調を行い、復
調データ#1〜復調データ#nを得る。
FIG. 7 is a block diagram showing the configuration of a conventional communication device that performs demodulation by JD. Here, a case where the communication device is mounted on a base station will be described as an example. In addition, JD
The demodulator 104 is a demodulator that performs demodulation by JD.
The JD demodulator 104 will be described later in detail with reference to FIG. The base station 10 includes communication terminals 20-1 to 20-1.
The wireless communication is performed with the communication terminal 20-n. Base station 10
Receives a signal transmitted from the communication terminal 20-1 to the communication terminal 20-n from the antenna 11, and the radio receiver 12
The received signal is subjected to radio reception processing such as down-conversion, and the JD demodulator 104 removes interference to perform demodulation, thereby obtaining demodulated data # 1 to demodulated data #n.

【0006】[0006]

【発明が解決しようとする課題】しかしながら、上述し
たJDによる復調では、行列演算を行うため、RAKE
合成を用いた復調方法と比較して処理遅延が大きくなる
という問題がある。特に、図4に示すフレームフォーマ
ットで構成された信号の制御情報403の処理遅延が大
きくなると、その制御情報403を用いた制御処理を適
切なタイミングで行うことが出来ないという問題が生じ
る。
However, in the above-mentioned demodulation by JD, since a matrix operation is performed, RAKE
There is a problem that a processing delay is increased as compared with the demodulation method using synthesis. In particular, if the processing delay of the control information 403 of the signal configured in the frame format shown in FIG. 4 increases, a problem arises in that control processing using the control information 403 cannot be performed at an appropriate timing.

【0007】上記問題点について具体例を挙げて説明す
る。例えば、基地局10が下り回線のクローズドループ
型送信電力制御を行っているとする。この場合、基地局
10は、受信信号に含まれるTPCコマンド(制御信
号)の制御内容に従って、下り回線の送信電力の上げ下
げを行う。クローズドループ型送信電力制御は通常1ス
ロット毎に行われるため、制御信号の復調に1スロット
長を超える処理遅延が発生すると、送信電力制御のタイ
ミングが遅れて適切に送信電力制御を行うことが出来な
いという問題が生じる。
The above problem will be described with a specific example. For example, it is assumed that the base station 10 is performing closed-loop transmission power control on the downlink. In this case, the base station 10 raises or lowers the transmission power of the downlink according to the control content of the TPC command (control signal) included in the received signal. Since the closed-loop transmission power control is normally performed for each slot, if a processing delay exceeding one slot length occurs in the demodulation of the control signal, the transmission power control timing is delayed and the transmission power control can be appropriately performed. There is a problem that there is no.

【0008】本発明はかかる点に鑑みてなされたもので
あり、行列演算を用いて復調を行う通信装置において、
制御信号を復調する際の処理遅延を低減することが出来
る復調方法、及びその復調方法により受信信号を復調す
る通信装置を提供することを目的とする。
[0008] The present invention has been made in view of the above points, and a communication apparatus that performs demodulation using a matrix operation includes:
An object of the present invention is to provide a demodulation method capable of reducing a processing delay when demodulating a control signal, and a communication device for demodulating a received signal by the demodulation method.

【0009】[0009]

【課題を解決するための手段】本発明の通信装置は、受
信信号からデータ部分と制御情報部分とを分離する分離
手段と、前記データ部分を行列演算を用いた復調方法に
より復調する第1の復調手段と、前記制御情報部分を前
記行列演算よりも演算量の少ない演算を用いて復調する
第2の復調手段と、を具備する構成を採る。
According to the present invention, there is provided a communication apparatus comprising: a separating unit for separating a data part and a control information part from a received signal; and a first means for demodulating the data part by a demodulation method using a matrix operation. A configuration including demodulation means and second demodulation means for demodulating the control information portion using an operation having a smaller operation amount than the matrix operation is employed.

【0010】この構成によれば、受信信号に含まれる制
御情報を、行列演算よりも演算量の少ない演算を用いて
復調するので、制御情報を復調する際の処理遅延を低減
することができる。これにより、送信電力制御、変調方
式の切替等の制御処理を適切に行うことが出来る。
According to this configuration, the control information included in the received signal is demodulated using an operation having a smaller operation amount than the matrix operation, so that a processing delay in demodulating the control information can be reduced. This makes it possible to appropriately perform control processing such as transmission power control and modulation scheme switching.

【0011】本発明の通信装置は、上記通信装置におい
て、第1の復調手段は、ジョイントデテクションにより
データ部分を復調する構成を採る。
The communication device according to the present invention, in the above communication device, employs a configuration in which the first demodulation means demodulates a data portion by joint detection.

【0012】この構成によれば、制御情報を復調する際
の処理遅延を低減することができるとともに、受信信号
に含まれるデータ部分をジョイントデテクションにより
復調するので、干渉を除去して正確に復調することが出
来る。
According to this configuration, it is possible to reduce the processing delay when demodulating the control information and demodulate the data portion included in the received signal by joint detection, thereby eliminating interference and accurately demodulating. You can do it.

【0013】本発明の通信装置は、上記通信装置におい
て、第2の復調手段は、RAKE合成を用いて制御情報
部分を復調する構成を採る。
[0013] The communication device of the present invention, in the above communication device, employs a configuration in which the second demodulation means demodulates the control information portion using RAKE combining.

【0014】この構成によれば、受信信号に含まれる制
御情報をRAKE合成を用いて復調するので、制御情報
を復調する際の処理遅延を低減することができる。
According to this configuration, since the control information included in the received signal is demodulated using RAKE combining, a processing delay in demodulating the control information can be reduced.

【0015】本発明の基地局装置は、第1のチャネルに
データ部分のみを割り当て、第2のチャネルに少なくと
も制御情報部分を割り当てて構成された信号を受信する
受信手段と、受信信号からデータ部分と制御情報部分と
を分離する分離手段と、前記データ部分を行列演算を用
いた復調方法により復調する第1の復調手段と、前記制
御情報部分を前記行列演算よりも演算量の少ない演算を
用いて復調する第2の復調手段と、を具備する構成を採
る。
The base station apparatus according to the present invention comprises: a receiving means for allocating only a data portion to a first channel and allocating at least a control information portion to a second channel; Separation means for separating the control information portion from the control information portion; first demodulation means for demodulating the data portion by a demodulation method using a matrix operation; and using an operation having a smaller operation amount than the matrix operation for the control information portion. And a second demodulating means for demodulating the data.

【0016】この構成によれば、上り回線にI/Q多重
された信号を用いて通信が行われる場合に、基地局装置
において制御情報を復調する際の処理遅延を低減するこ
とができる。これにより、上り回線の制御情報に含まれ
るTPCコマンドを復調する際の処理遅延を低減するこ
とができるので、クローズドループ型送信電力制御を適
切に行うことが出来る。
According to this configuration, when communication is performed using an I / Q-multiplexed signal on the uplink, it is possible to reduce a processing delay when demodulating control information in the base station apparatus. By this means, it is possible to reduce processing delay when demodulating a TPC command included in uplink control information, so that closed-loop transmission power control can be appropriately performed.

【0017】本発明の通信端末装置は、第1のチャネル
にデータ部分のみを割り当て、第2のチャネルに少なく
とも制御情報部分を割り当てて構成された信号を受信す
る受信手段と、受信信号からデータ部分と制御情報部分
とを分離する分離手段と、前記データ部分を行列演算を
用いた復調方法により復調する第1の復調手段と、前記
制御情報部分を前記行列演算よりも演算量の少ない演算
を用いて復調する第2の復調手段と、を具備する構成を
採る。
The communication terminal device according to the present invention comprises: a receiving means for receiving a signal constituted by allocating only a data portion to a first channel and allocating at least a control information portion to a second channel; Separation means for separating the control information portion from the control information portion; first demodulation means for demodulating the data portion by a demodulation method using a matrix operation; and using an operation having a smaller operation amount than the matrix operation for the control information portion. And a second demodulating means for demodulating the data.

【0018】この構成によれば、通信端末装置において
下り回線の受信信号に含まれる制御情報を復調する際の
処理遅延を低減することができる。これにより、下り回
線の制御情報に含まれるTFCIを復調する際の処理遅
延を低減することができるので、変調方式の切替や伝送
レートの切替を適切に行うことが出来る。
According to this configuration, it is possible to reduce a processing delay when demodulating control information included in a downlink received signal in the communication terminal device. This makes it possible to reduce the processing delay when demodulating the TFCI included in the downlink control information, so that the switching of the modulation scheme and the transmission rate can be appropriately performed.

【0019】本発明の復調方法は、受信信号からデータ
部分と制御情報部分を分離し、前記データ部分を行列演
算を用いて復調し、前記制御情報部分を前記行列演算よ
りも演算量の少ない演算を用いて復調するようにした。
According to the demodulation method of the present invention, a data portion and a control information portion are separated from a received signal, and the data portion is demodulated using a matrix operation. And demodulated using.

【0020】この方法によれば、受信信号に含まれる制
御情報を、行列演算よりも演算量の少ない演算を用いて
復調するので、制御情報を復調する際の処理遅延を低減
することができる。これにより、送信電力制御、変調方
式の切替等の制御処理を適切に行うことが出来る。
According to this method, the control information included in the received signal is demodulated using an operation having a smaller operation amount than the matrix operation, so that a processing delay in demodulating the control information can be reduced. This makes it possible to appropriately perform control processing such as transmission power control and modulation scheme switching.

【0021】本発明の復調方法は、受信信号からデータ
部分と制御情報部分を分離し、前記データ部分をジョイ
ントデテクションにより復調し、前記制御情報部分を前
記ジョイントデテクションに用いる行列演算よりも演算
量の少ない演算を用いて復調するようにした。
According to the demodulation method of the present invention, a data part and a control information part are separated from a received signal, the data part is demodulated by joint detection, and the control information part is calculated more than a matrix operation used for the joint detection. Demodulation is performed using a small amount of calculation.

【0022】この方法によれば、受信信号に含まれる制
御情報をジョイントデテクションに用いる行列演算より
も演算量の少ない演算を用いて復調するので、制御情報
を復調する際の処理遅延を低減することができる。これ
により、送信電力制御、変調方式の切替等の制御処理を
適切に行うことが出来る。
According to this method, the control information included in the received signal is demodulated using an operation having a smaller operation amount than the matrix operation used for joint detection, so that a processing delay in demodulating the control information is reduced. be able to. This makes it possible to appropriately perform control processing such as transmission power control and modulation scheme switching.

【0023】本発明の復調方法は、受信信号からデータ
部分と制御情報部分を分離し、前記データ部分をジョイ
ントデテクションにより復調し、前記制御情報部分をR
AKE合成により復調するようにした。
In the demodulation method of the present invention, a data part and a control information part are separated from a received signal, the data part is demodulated by joint detection, and the control information part is demodulated by R.
Demodulation was performed by AKE synthesis.

【0024】この方法によれば、受信信号に含まれる制
御情報部分をRAKE合成により復調するので、制御情
報を復調する際の処理遅延を低減することができる。
According to this method, since the control information portion included in the received signal is demodulated by RAKE combining, the processing delay in demodulating the control information can be reduced.

【0025】[0025]

【発明の実施の形態】本発明の骨子は、受信信号に含ま
れる制御情報部分を、ジョイントデテクションにより復
調し、受信信号に含まれるデータ部分を、ジョイントデ
テクションと比較して演算量の少ない復調方法により復
調することである。
BEST MODE FOR CARRYING OUT THE INVENTION The gist of the present invention is that a control information portion included in a received signal is demodulated by joint detection, and a data portion included in the received signal is compared with joint detection to reduce the amount of operation. That is, demodulation is performed by a demodulation method.

【0026】以下、本発明の各実施形態について、添付
図面を参照して詳しく説明する。 (実施の形態1)図1は、本実施の形態に係るJDによ
り復調を行う通信装置の構成を示すブロック図である。
ここでは、図7に示す場合と同様に、通信装置が基地局
に搭載されて通信端末20−1〜通信端末20−nと無
線通信を行う場合を例に説明する。通信端末20−1〜
通信端末20−nから送信された信号は、図4に示すよ
うにフレーム構成されている。
Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. (Embodiment 1) FIG. 1 is a block diagram showing a configuration of a communication apparatus for performing demodulation by JD according to the present embodiment.
Here, as in the case shown in FIG. 7, a case will be described as an example where the communication apparatus is mounted on a base station and performs wireless communication with communication terminals 20-1 to 20-n. Communication terminal 20-1
The signal transmitted from the communication terminal 20-n has a frame configuration as shown in FIG.

【0027】図4は、本発明の実施の形態1に係る通信
装置において送受信する信号のスロット構成例を示す図
である。この図に示すように、スロットは、データ40
1(データ部分)の間にパイロットデータ402(パイ
ロットデータ部分)、及び制御情報403(制御情報部
分)が挿入された構成を採る。このパイロットデータ4
02としては、ミッドアンブルを採用することが好まし
い。ミッドアンブルは、所定のチップ周期で巡回する既
知のベーシックコードを所定のチップ単位ずつシフトさ
せることによって生成されるパイロットデータであり、
チャネル推定等に用いられる。制御情報403は、通信
装置に備えられた様々な機能の制御内容を示す信号であ
り、送信電力の上げ下げを指示するTPCコマンドや、
チャネルの変調方式、伝送レート、ユーザ割り当て等の
伝送フォーマットを制御するTFCI等を例として挙げ
ることが出来る。
FIG. 4 is a diagram showing an example of a slot configuration of a signal transmitted / received in the communication apparatus according to Embodiment 1 of the present invention. As shown in FIG.
A configuration is adopted in which pilot data 402 (pilot data portion) and control information 403 (control information portion) are inserted between 1 (data portion). This pilot data 4
As 02, it is preferable to adopt a midamble. The midamble is pilot data generated by shifting a known basic code circulating at a predetermined chip cycle by a predetermined chip unit,
Used for channel estimation and the like. The control information 403 is a signal indicating the content of control of various functions provided in the communication device, and includes a TPC command for instructing an increase or decrease in transmission power,
A TFCI that controls a transmission format such as a channel modulation method, a transmission rate, and a user assignment can be given as an example.

【0028】図1において、無線受信器102は、アン
テナ101から受信した信号に増幅、ダウンコンバート
等の無線受信処理を施す。受信信号は図4に示すように
構成されている。分離器103は、受信信号をデータ4
01とパイロットデータ402と制御情報403とに分
離し、データ401をJD復調器104に、パイロット
データ402をチャネル推定器106に、制御情報40
3をRAKE復調器105に出力する。
In FIG. 1, a radio receiver 102 performs radio reception processing such as amplification and down-conversion on a signal received from an antenna 101. The received signal is configured as shown in FIG. Separator 103 converts the received signal into data 4
01, pilot data 402, and control information 403, the data 401 is transmitted to the JD demodulator 104, the pilot data 402 is transmitted to the channel estimator 106, and the control information 40 is transmitted.
3 is output to the RAKE demodulator 105.

【0029】チャネル推定器106は、入力されたパイ
ロットデータ402を用いて、ユーザ毎にチャネル推定
を行う。すなわち、チャネル推定器106は、それぞれ
通信端末20−1〜通信端末20−nに割り当てられた
既知のパイロットデータと、上記受信信号から分離した
パイロットデータ402と、の相関を、想定される最大
遅延幅の範囲においてとり、各ユーザ毎のチャネル推定
値#1〜チャネル推定値#nを得る。得られたチャネル
推定値は、行列演算回路202(図2参照)及び対応す
るRAKE合成回路302−1〜302−n(図3参
照)に送られる。
Channel estimator 106 performs channel estimation for each user using inputted pilot data 402. That is, the channel estimator 106 determines the correlation between the known pilot data assigned to each of the communication terminals 20-1 to 20-n and the pilot data 402 separated from the received signal, by an assumed maximum delay. In the range of the width, channel estimation values # 1 to #n for each user are obtained. The obtained channel estimation values are sent to the matrix operation circuit 202 (see FIG. 2) and the corresponding RAKE combining circuits 302-1 to 302-n (see FIG. 3).

【0030】JD復調器104は、各通信端末(ユー
ザ)毎のチャネル推定値と、各通信端末(ユーザ)に割
り当てられた拡散コードと、の畳み込み演算結果を行列
配置したシステムマトリクスを用いて所定の行列演算を
行い、その行列演算結果を分離器103の出力信号(デ
ータ401)に乗算する。この乗算処理により、マルチ
パスフェージングによる干渉、シンボル間干渉及び多元
接続干渉等の様々な干渉を除去するとともに、各ユーザ
毎の復調データ#1〜復調データ#nを得る。RAKE
復調器105は、分離器103の出力信号(制御情報4
03)をRAKE合成により復調して制御情報#1〜制
御情報#nを得る。これらの制御情報#1〜制御情報#
nは、送信電力制御や変調方式の切替等の後段の処理に
用いられる。
The JD demodulator 104 uses a system matrix in which the convolution operation results of the channel estimation value for each communication terminal (user) and the spreading code assigned to each communication terminal (user) are arranged in a matrix. And the result of the matrix operation is multiplied by the output signal (data 401) of the separator 103. By this multiplication processing, various interferences such as interference due to multipath fading, intersymbol interference, and multiple access interference are removed, and demodulated data # 1 to #n for each user are obtained. RAKE
The demodulator 105 outputs the output signal of the separator 103 (control information 4
03) is demodulated by RAKE combining to obtain control information # 1 to control information #n. These control information # 1 to control information #
n is used for subsequent processing such as transmission power control and switching of modulation scheme.

【0031】図2は、JD復調器104の構成を示す機
能ブロック図である。分離器103より出力されたデー
タ401は、遅延回路201に入力される。遅延回路2
01は、入力されたデータ401を、後述する乗算回路
203の処理タイミングまで遅延する。
FIG. 2 is a functional block diagram showing the configuration of the JD demodulator 104. Data 401 output from the separator 103 is input to the delay circuit 201. Delay circuit 2
01 delays the input data 401 until the processing timing of the multiplication circuit 203 described later.

【0032】行列演算回路202は、チャネル推定器1
06より出力された各ユーザ毎のチャネル推定値#1〜
チャネル推定値#nを用いて以下に述べる行列演算を行
う。まず、各ユーザ毎のチャネル推定値と、それぞれの
ユーザに割り当てられた拡散コードと、の畳み込み演算
を行い、行列で表現された畳み込み演算結果を得る。以
下、この各ユーザ毎の畳み込み演算結果を規則的に配置
した行列を、システムマトリクスという。ここでは、説
明を簡単にするために、システムマトリクスを[A]と表
現する。行列演算回路202は、さらに、システムマト
リクス[A]を用いて次式に示す行列乗算を行い、行列
[B]を得る。
The matrix operation circuit 202 includes a channel estimator 1
Channel estimation values # 1 to # 1 for each user outputted from
The following matrix operation is performed using the channel estimation value #n. First, a convolution operation of a channel estimation value for each user and a spreading code assigned to each user is performed to obtain a convolution operation result represented by a matrix. Hereinafter, a matrix in which the convolution operation results for each user are regularly arranged is referred to as a system matrix. Here, for simplicity of description, the system matrix is represented as [A]. The matrix operation circuit 202 further performs a matrix multiplication represented by the following equation using the system matrix [A], and
Obtain [B].

【0033】 [B]=([A]H・[A])-1・[A]H − ただし、[A]Hは、システムマトリクスの共役転置行列
であり、([A]H・[A]) -1は、[A]H・[A]の逆行列で
ある。
[B] = ([A]H・ [A])-1・ [A]H -However, [A]HIs the conjugate transpose of the system matrix
And ([A]H・ [A]) -1Is [A]H・ In the inverse matrix of [A]
is there.

【0034】上記のような行列演算により得られた行列
[B]は、乗算回路203に送られる。乗算回路203
は、遅延回路201からタイミングを合わせて送られた
受信信号のデータ401と、行列演算回路202から送
られた行列[B]と、の間で乗算処理を行い、干渉を除去
した各ユーザ毎の軟判定データを得る。なお、データ4
01は、乗算回路203においてベクトル量として取り
扱われる。
The matrix obtained by the above matrix operation
[B] is sent to the multiplication circuit 203. Multiplication circuit 203
Is a multiplication process between the data 401 of the received signal transmitted from the delay circuit 201 at the same timing and the matrix [B] transmitted from the matrix operation circuit 202 to remove interference for each user. Obtain soft decision data. Note that data 4
01 is treated as a vector amount in the multiplication circuit 203.

【0035】このとき得られた各ユーザ毎の軟判定デー
タは、識別回路204に送られる。識別回路204は、
乗算回路203から送られた各ユーザ毎のデータを、硬
判定して各ユーザ毎の復調データ#1〜復調データ#n
を得る。
The soft decision data for each user obtained at this time is sent to the identification circuit 204. The identification circuit 204
The data for each user sent from the multiplication circuit 203 is hard-decided and demodulated data # 1 to demodulated data #n for each user.
Get.

【0036】図3は、RAKE復調器105の構成を示
す機能ブロック図である。RAKE復調器105におい
て、逆拡散回路301−1〜逆拡散回路301−nは、
分離器103から出力された制御情報403に対して各
ユーザに固有の拡散コードを乗算して逆拡散処理を行
い、処理結果を対応するRAKE合成回路302−1〜
RAKE合成回路302−nに出力する。RAKE合成
回路302−1〜RAKE合成回路302−nは、チャ
ネル推定器106において求められた対応するチャネル
推定値を参照して逆拡散処理結果をRAKE合成し、R
AKE合成結果を対応する識別回路303−1〜識別回
路303−nに出力する。識別回路303−1〜識別回
路303−nは、RAKE合成結果を硬判定し、ディジ
タルの制御情報#1〜制御情報#nを得る。この制御情
報#1〜制御情報#nは、図4に示す制御情報403の
各ユーザ毎の復調結果である。なお、逆拡散回路301
−1〜逆拡散回路301−n、RAKE合成回路302
−1〜RAKE合成回路302−n、及び識別回路30
3−1〜識別回路303−nは、通信端末20−1〜通
信端末20−nのそれぞれから送信された信号を復調す
るため、ユーザと同じ数(=n)だけ備えられている。
FIG. 3 is a functional block diagram showing the configuration of the RAKE demodulator 105. In the RAKE demodulator 105, the despreading circuits 301-1 to 301-n
The control information 403 output from the demultiplexer 103 is multiplied by a spreading code unique to each user to perform a despreading process, and the processing result is associated with a corresponding RAKE combining circuit 302-1 to 302-1.
Output to the RAKE combining circuit 302-n. RAKE combining circuits 302-1 to 302-n RAKE combine the result of the despread processing with reference to the corresponding channel estimation value obtained in channel estimator 106, and
The AKE combining result is output to the corresponding identification circuits 303-1 to 303-n. The identification circuits 303-1 to 303-n make a hard decision on the RAKE combining result and obtain digital control information # 1 to control information #n. The control information # 1 to control information #n are demodulation results for each user of the control information 403 shown in FIG. The despreading circuit 301
-1 to despreading circuit 301-n, RAKE combining circuit 302
-1 to RAKE combining circuit 302-n, and identification circuit 30
3-1 to identification circuits 303-n are provided by the same number (= n) as the number of users in order to demodulate signals transmitted from the communication terminals 20-1 to 20-n.

【0037】次いで、上記構成の通信装置の動作につい
て説明する。アンテナ101から受信された信号は、無
線受信器102で所定の無線受信処理を施され、分離器
103でデータ401とパイロットデータ402と制御
情報403とに分離される。分離された受信信号のう
ち、データ401はJD復調器104に、パイロットデ
ータ402はチャネル推定器106に、制御情報403
はRAKE復調器105に出力される。
Next, the operation of the communication device having the above configuration will be described. The signal received from the antenna 101 is subjected to predetermined radio reception processing by a radio receiver 102, and is separated into data 401, pilot data 402, and control information 403 by a separator 103. Among the separated received signals, data 401 is transmitted to JD demodulator 104, pilot data 402 is transmitted to channel estimator 106, and control information 403 is transmitted.
Is output to the RAKE demodulator 105.

【0038】分離器103より出力されたパイロットデ
ータ402は、チャネル推定器106に入力され、既知
のミッドアンブルとの相関がとられ、各ユーザ毎のチャ
ネル推定値#1〜チャネル推定値#nが得られる。得ら
れたチャネル推定値#1〜チャネル推定値#nは、JD
復調器104に備えられた行列演算回路202、及び対
応するRAKE合成回路302−1〜RAKE合成回路
302−nに送られる。
The pilot data 402 output from the separator 103 is input to the channel estimator 106, where it is correlated with a known midamble, and channel estimation values # 1 to #n for each user are calculated. can get. The obtained channel estimation value # 1 to channel estimation value #n
The signal is sent to the matrix operation circuit 202 provided in the demodulator 104 and the corresponding RAKE combining circuits 302-1 to 302-n.

【0039】制御情報403は、RAKE復調器105
においてRAKE合成を用いて復調され、硬判定された
制御情報#1〜制御情報#nが得られる。一方、データ
401はJDを用いて復調される。すなわち、データ4
01は、JD復調器104において、システムマトリク
ス[A]に式に示す処理を施した行列[B]を乗算され、
復調データ#1〜復調データ#nが得られる。
The control information 403 is transmitted to the RAKE demodulator 105
, Demodulated using RAKE combining to obtain hard-decided control information # 1 to control information #n. On the other hand, data 401 is demodulated using JD. That is, data 4
01 is multiplied in the JD demodulator 104 by the system matrix [A] multiplied by the matrix [B] subjected to the processing shown in the equation,
Demodulated data # 1 to demodulated data #n are obtained.

【0040】このように、制御情報403はRAKE合
成を用いて復調されるので、JDを用いて復調される場
合と比較して処理遅延を低減することが出来る。一方、
データ401の復調データは、JDを用いて復調される
ので、干渉を低減して精度の良い復調データを得ること
が出来る。
As described above, since the control information 403 is demodulated using RAKE combining, the processing delay can be reduced as compared with the case where demodulation is performed using JD. on the other hand,
Since the demodulated data of the data 401 is demodulated using JD, it is possible to reduce interference and obtain highly accurate demodulated data.

【0041】次いで、JD復調器104の動作について
説明する。JD復調器104では、JDを用いて受信信
号のデータ部分(データ401)の復調が行われる。
Next, the operation of the JD demodulator 104 will be described. The JD demodulator 104 demodulates the data portion (data 401) of the received signal using JD.

【0042】JD復調器104において、分離器103
より出力されたデータ401は、遅延回路201に入力
され、後述する乗算回路203の処理タイミングまで遅
延される。
In the JD demodulator 104, the separator 103
The output data 401 is input to the delay circuit 201 and is delayed until the processing timing of the multiplication circuit 203 described later.

【0043】行列演算回路202では、まず、各ユーザ
毎のチャネル推定値と、それぞれのユーザに割り当てら
れた拡散コードと、の畳み込み演算を行い、システムマ
トリクスを[A]が得られる。次いで、システムマトリク
ス[A]を用いて式に示す行列乗算が行われ、行列[B]
が得られる。
The matrix operation circuit 202 first performs a convolution operation on the channel estimation value for each user and the spreading code assigned to each user to obtain a system matrix [A]. Next, the matrix multiplication shown in the equation is performed using the system matrix [A], and the matrix [B]
Is obtained.

【0044】上記のような行列演算により得られた行列
[B]は、乗算回路203に送られる。乗算回路203
は、遅延回路201から送られた受信信号のデータ40
1に行列演算回路202から送られた行列[B]を乗算
し、干渉を除去した各ユーザ毎の軟判定データが得られ
る。このとき得られた各ユーザ毎のデータは、識別回路
204で硬判定されて復調データ#1〜復調データ#n
が得られる。
The matrix obtained by the above matrix operation
[B] is sent to the multiplication circuit 203. Multiplication circuit 203
Is the data 40 of the received signal sent from the delay circuit 201.
1 is multiplied by the matrix [B] sent from the matrix operation circuit 202 to obtain soft decision data for each user from which interference has been removed. The data for each user obtained at this time is hard-decided by the identification circuit 204, and the demodulated data # 1 to the demodulated data #n
Is obtained.

【0045】次いで、RAKE復調器105の動作につ
いて説明する。RAKE復調器105では、分離器10
3から出力された制御情報403が逆拡散回路301−
1〜逆拡散回路301−nにおいて逆拡散処理され、R
AKE合成回路302−1〜RAKE合成回路302−
nでRAKE合成され、識別回路303−1〜識別回路
303−nで硬判定され、各ユーザ毎の制御情報#1〜
制御情報#nが得られる。これらの制御情報#1〜制御
情報#nは、送信電力制御や変調方式の切替等の後段で
の処理に用いられる。
Next, the operation of the RAKE demodulator 105 will be described. In the RAKE demodulator 105, the demultiplexer 10
3 is output from the despreading circuit 301-
1 to the despreading circuit 301-n.
AKE combining circuit 302-1 to RAKE combining circuit 302-
n, and the hard decision is made by the discriminating circuits 303-1 to 303-n.
Control information #n is obtained. These pieces of control information # 1 to control information #n are used for processing at a later stage such as transmission power control and switching of modulation scheme.

【0046】次に、JD復調器104の演算量とRAK
E復調器105の演算量とを比較する。この場合、RA
KE復調器105に備えられた逆拡散回路106−1〜
106−nは、チャネル推定器106と同様の相関処理
を行うので、逆拡散回路106−1〜106−nの処理
は処理遅延に影響を与えない。したがって、JD復調器
104の演算量とRAKE復調器105の演算量との比
較は、JD復調器104における行列演算回路202及
び乗算回路203の演算量と、RAKE復調器105に
おけるRAKE合成回路302−1〜RAKE合成回路
302−nの演算量とを比較することによって行う。
Next, the calculation amount of the JD demodulator 104 and the RAK
The calculation amount of the E demodulator 105 is compared. In this case, RA
Despreading circuits 106-1 to 106-1 provided in KE demodulator 105
Since 106-n performs the same correlation processing as that of the channel estimator 106, the processing of the despreading circuits 106-1 to 106-n does not affect the processing delay. Therefore, the comparison between the calculation amount of the JD demodulator 104 and the calculation amount of the RAKE demodulator 105 is based on the calculation amounts of the matrix operation circuit 202 and the multiplication circuit 203 in the JD demodulator 104 and the RAKE combining circuit 302 in the RAKE demodulator 105. 1 to RAKE combining circuit 302-n.

【0047】まず、JD復調器104における行列演算
回路202及び乗算回路203の演算量について説明す
る。行列演算回路202における演算は、 (ステップA1)各ユーザ毎のチャネル推定値と、それ
ぞれのユーザに割り当てられた拡散コードとの畳み込み
演算 (ステップA2)システムマトリクス[A]を用いた式
に示す演算の2ステップである。また、乗算回路203
における演算は (ステップA3)マトリクス[B]とデータ401との乗
算である。これらの(ステップA1)〜(ステップA
3)における各演算の演算量について順に説明する。た
だし、ここでは、ユーザ数をn、受信信号のデータ40
1のシンボル数をN、受信信号の拡散率をQ、最大遅延
幅(チップ数)をWとする。また、K番目のユーザのW
チップ分のチャネル推定値を、H=(H1 (K),H2 (K),…
…,Hw (K))とし、拡散コードをC=(C1 (K),C2 (K),
……,CQ (K))とする。
First, the calculation amounts of the matrix operation circuit 202 and the multiplication circuit 203 in the JD demodulator 104 will be described. The operation in the matrix operation circuit 202 is as follows: (Step A1) Convolution operation of the channel estimation value for each user and the spreading code assigned to each user (Step A2) Operation shown in the equation using the system matrix [A] These are two steps. Further, the multiplication circuit 203
Is a multiplication of (step A3) matrix [B] and data 401. These (Step A1) to (Step A)
The calculation amount of each calculation in 3) will be described in order. However, here, the number of users is n, and the received signal data 40
The number of symbols of 1 is N, the spreading factor of the received signal is Q, and the maximum delay width (number of chips) is W. Also, the K-th user W
The channel estimation values for the chips are represented by H = (H 1 (K) , H 2 (K) ,.
, H w (K) ) and the spreading code is C = (C 1 (K) , C 2 (K) ,
……, C Q (K) ).

【0048】(ステップA1)の演算量 各ユーザ毎のチャネル推定値と、それぞれのユーザに割
り当てられた拡散コードとの畳み込み演算の演算量は、
上記H=(H1 (K),H2 (K),……,Hw (K))とC=(C1
(K),C2 (K),……,CQ (K))との畳み込み演算の演算量で
表される。
The amount of operation of (Step A1) The amount of operation of the convolution operation of the channel estimation value for each user and the spreading code assigned to each user is as follows:
The above H = (H 1 (K) , H 2 (K) ,..., H w (K) ) and C = (C 1
(K) , C 2 (K) ,..., C Q (K) ).

【0049】(ステップA2)の演算量 システムマトリクス[A]を用いた式に示す演算の演算
量について説明する。上記条件の下でのシステムマトリ
クス[A]のサイズは、前記「EFFICIENT MULTI-RATE MULT
I-USER DETECTION FOR THE ASYNCHRONOUS WCDMA UPLIN
K」(H.R.Karimi,VTC'99, pp.593-597)等に示されるよう
に、(N×Q+W−1)行×(n×N)列となる。した
がって、式の[A]H・[A]部分での乗算回数は(N×
Q+W−1)×(N×Q+W−1)×(n×N)回であ
る。また、([A]H・[A])-1のサイズは(n×N)行
×(n×N)列であるから、([A]H・[A])-1・[A]H
部分の演算(([A]H・[A])-1に右から[A]Hを掛ける
演算)は、(n×N)×(n×N)×(N×Q+W−
1)回である。なお、ステップA2における乗算は、複
素乗算処理である。
(Step A2) Calculation Amount The calculation amount of the calculation shown in the equation using the system matrix [A] will be described. The size of the system matrix [A] under the above conditions is as described in the above “EFFICIENT MULTI-RATE MULTI”.
I-USER DETECTION FOR THE ASYNCHRONOUS WCDMA UPLIN
K ”(HRKarimi, VTC'99, pp. 593-597) and the like, the size is (N × Q + W−1) rows × (n × N) columns. Therefore, the number of multiplications in the [A] H. [A] part of the equation is (N ×
(Q + W-1) * (N * Q + W-1) * (n * N) times. Further, since the size of ([A] H · [A]) −1 is (n × N) rows × (n × N) columns, ([A] H · [A]) −1 · [A] H
The operation of the part (the operation of multiplying ([A] H · [A]) -1 by [A] H from the right) is (n × N) × (n × N) × (N × Q + W−
1) times. The multiplication in step A2 is a complex multiplication process.

【0050】(ステップA3)の演算量 マトリクス[B]とデータ401との乗算の演算量につい
て説明する。マトリクス[B]=([A]H・[A])-1
[A]Hのサイズは、(n×N)行×(N×Q+W−1)
列で、このマトリクス[B]をベクトル量で表されたデー
タ401に乗算する。したがって、この場合の乗算回数
は(n×N)×(N×Q+W−1)回である。
Calculation Amount of (Step A3) The calculation amount of the multiplication of the matrix [B] and the data 401 will be described. Matrix [B] = ([A] H · [A]) -1 ·
[A] The size of H is (n × N) rows × (N × Q + W−1)
In a column, the matrix [B] is multiplied by the data 401 represented by the vector amount. Therefore, the number of multiplications in this case is (n × N) × (N × Q + W−1).

【0051】次いで、RAKE合成回路302−1〜R
AKE合成回路302−nの演算量について説明する。
RAKE合成回路302−1〜RAKE合成回路302
−nでは、対応するチャネル推定器106で作成された
遅延プロファイルを参照して、各パスのチャネル推定値
を逆拡散結果に複素乗算して足し合わせる。したがっ
て、この場合の処理量は、各ユーザ毎の遅延波数分の複
素乗算処理となる。
Next, the RAKE combining circuits 302-1 to 302-1R
The calculation amount of the AKE combining circuit 302-n will be described.
RAKE combining circuit 302-1 to RAKE combining circuit 302
In −n, the despread result is complex-multiplied with the channel estimation value of each path and added together with reference to the delay profile created by the corresponding channel estimator 106. Therefore, the processing amount in this case is a complex multiplication process for the number of delayed waves for each user.

【0052】このように、JD復調器104における処
理は行列演算であるため、乗算処理を数多く繰り返す。
一方、RAKE復調器105における処理は、各ユーザ
毎の遅延波数分の複素乗算処理である。この場合、RA
KE復調器105における乗算回数は、JD復調器10
4における乗算回数よりも大幅に少ない。したがって、
RAKE復調器105による復調処理は、JD復調器1
04による復調処理よりも大幅に処理量が少なくなって
いる。これにより、データ401をRAKE復調器10
5を用いて復調することによって、大幅に処理量を減ら
して処理遅延の影響を低減することが出来る。
As described above, since the processing in the JD demodulator 104 is a matrix operation, many multiplications are repeated.
On the other hand, the process in RAKE demodulator 105 is a complex multiplication process for the number of delayed waves for each user. In this case, RA
The number of multiplications in the KE demodulator 105 is determined by the JD demodulator 10
4 is significantly less than the number of multiplications. Therefore,
The demodulation processing by the RAKE demodulator 105 is performed by the JD demodulator 1
The amount of processing is significantly smaller than the demodulation processing performed by the D.04. As a result, the data 401 is stored in the RAKE demodulator 10.
5, demodulation can greatly reduce the amount of processing and the effect of processing delay.

【0053】以上説明したように、本実施の形態によれ
ば、受信信号に含まれる制御情報403をRAKE復調
器105を用いて復調するので、制御情報403を復調
する際の処理遅延を低減することができる。これによ
り、送信電力制御、変調方式の切替等の制御処理を適切
に行うことが出来る。
As described above, according to the present embodiment, control information 403 included in a received signal is demodulated using RAKE demodulator 105, so that processing delay when demodulating control information 403 is reduced. be able to. This makes it possible to appropriately perform control processing such as transmission power control and modulation scheme switching.

【0054】なお、上記通信装置は、復調器として、J
Dにより復調を行うJD復調器104と、RAKE合成
を行うRAKE復調器105とを備えているが、本発明
はこれに限られず、RAKE復調器105はJD復調器
104よりも少ない演算量で復調することができる他の
復調器で代替することができる。
Note that the above communication device uses J as a demodulator.
A JD demodulator 104 that performs demodulation by D and a RAKE demodulator 105 that performs RAKE combining are provided. However, the present invention is not limited to this, and the RAKE demodulator 105 demodulates with a smaller amount of computation than the JD demodulator 104. It can be replaced by other demodulators that can.

【0055】なお、本実施の形態においては、JDによ
り復調を行う通信装置を基地局に搭載した場合について
説明したが、本発明はこれに限られず、通信端末に搭載
することも出来る。
In the present embodiment, a case has been described in which a communication device that performs demodulation by JD is mounted on a base station. However, the present invention is not limited to this, and may be mounted on a communication terminal.

【0056】(実施の形態2)図5は、本発明の実施の
形態2に係る通信装置において送受信する信号のスロッ
ト構成例を示す図である。この図5には、上り回線のI
chにデータ501を割り当て、Qchにパイロットデ
ータ502及び制御情報503を割り当てたスロット構
成を示している。
(Embodiment 2) FIG. 5 is a diagram showing an example of a slot configuration of a signal transmitted / received in a communication apparatus according to Embodiment 2 of the present invention. FIG. 5 shows the I
A slot configuration in which data 501 is assigned to a channel and pilot data 502 and control information 503 are assigned to a Qch is shown.

【0057】本実施の形態においては、実施の形態1に
構成された通信装置が基地局に搭載されて通信端末20
−1〜通信端末20−nと無線通信を行う場合を例に説
明する。図5に示すI/Q多重された信号を受信した基
地局は、分離器103において、受信信号をデータ50
1とパイロットデータ502と制御情報503とに分離
し、データ501をJD復調器104に、パイロットデ
ータ502をチャネル推定器106に、制御情報503
をRAKE復調器105に出力する。この場合、Ich
に含まれるデータ501は全てJD復調器104に出力
されるので、Ichは信号を分離する必要が無い。
In the present embodiment, the communication device constructed in the first embodiment is
A case will be described as an example where wireless communication is performed with the communication terminal 20-n. The base station having received the I / Q-multiplexed signal shown in FIG.
1, the pilot data 502 and the control information 503, the data 501 to the JD demodulator 104, the pilot data 502 to the channel estimator 106, and the control information 503.
Is output to the RAKE demodulator 105. In this case, Ich
Are output to the JD demodulator 104, so that the Ich need not separate the signals.

【0058】このように、本実施の形態によれば、I/
Q多重された信号を用いて通信が行われる場合であって
も、受信信号の制御情報503をRAKE復調器105
を用いて復調するので、制御情報503を復調する際の
処理遅延を低減することができる。
As described above, according to the present embodiment, I / O
Even when communication is performed using the Q-multiplexed signal, the control information 503 of the received signal is transmitted to the RAKE demodulator 105.
Therefore, the processing delay when demodulating the control information 503 can be reduced.

【0059】上り回線の制御情報503に、下り回線の
送信電力の増減を指示するTPCコマンドを含める。本
実施の形態によれば、TPCコマンドを復調する際の処
理遅延を低減することができるので、クローズドループ
型送信電力制御を適切に行うことが出来る。
The uplink control information 503 includes a TPC command for increasing or decreasing the transmission power of the downlink. According to the present embodiment, it is possible to reduce a processing delay when demodulating a TPC command, so that closed-loop transmission power control can be appropriately performed.

【0060】(実施の形態3)図6は、本発明の実施の
形態3に係る通信装置において下り回線で送受信する信
号のスロット構成例を示す図である。ダウンリンクシェ
アードチャネル(DSCH:Downlink Shared CHanne
l)は、データを高速伝送するためのチャネルである。
個別物理チャネル(DPCH:Dedicated Physical CHa
nnel)は、各通信端末毎にデータの伝送や呼び出しを行
うチャネルであり、下り回線については、データと、パ
イロットデータと、制御情報(例えば、TPCコマンド
やTFCI)が時間多重される。DSCHには、データ
601のみが割り当てられ、DPCHにはデータ602
と、パイロットデータ603と、制御情報604とが割
り当てられている。
(Embodiment 3) FIG. 6 is a diagram showing an example of a slot configuration of a signal transmitted / received on a downlink in a communication apparatus according to Embodiment 3 of the present invention. Downlink Shared Channel (DSCH)
l) is a channel for transmitting data at high speed.
Dedicated Physical CHa (DPCH)
nnel) is a channel for transmitting and paging data for each communication terminal. For downlink, data, pilot data, and control information (for example, TPC commands and TFCI) are time-multiplexed. Only data 601 is assigned to DSCH, and data 602 is assigned to DPCH.
, Pilot data 603, and control information 604.

【0061】本実施の形態においては、実施の形態1に
おいて説明した通信装置が通信端末に搭載されて基地局
と無線通信を行う場合を例に説明する。図6に示すフレ
ーム構成の信号を受信した通信端末は、分離器103に
おいて受信信号をデータ601とデータ602とパイロ
ットデータ603と制御情報604とに分離し、データ
601とデータ602とをJD復調器104に、パイロ
ットデータ603をチャネル推定器106に、制御情報
604をRAKE復調器105に出力する。
In the present embodiment, a case will be described as an example where the communication apparatus described in the first embodiment is mounted on a communication terminal to perform wireless communication with a base station. The communication terminal that has received the signal having the frame configuration shown in FIG. 6 separates the received signal into data 601, data 602, pilot data 603, and control information 604 in separator 103, and converts data 601 and data 602 into a JD demodulator. In step 104, pilot data 603 is output to channel estimator 106, and control information 604 is output to RAKE demodulator 105.

【0062】このように、本実施の形態によれば、高速
データ通信を行うチャネル(DSCH)を用いて通信が
行われる場合であっても、制御情報604を復調する際
の処理遅延を低減することができる。
As described above, according to the present embodiment, even when communication is performed using a channel (DSCH) for performing high-speed data communication, processing delay when demodulating control information 604 is reduced. be able to.

【0063】下り回線の制御情報604に、チャネルの
変調方式、伝送レート等の伝送フォーマットを制御する
TFCIを含める。DSCHとDPCHは、同一時間に
同一周波数帯域でコード多重して送信される。基地局よ
りコード多重されたDSCHとDPCHを受信した各通
信端末は、DPCHに含まれる1フレーム分のTFCI
を復調してDSCHの伝送フォーマットを知ることがで
きる。本実施の形態によれば、TFCIを復調する際の
処理遅延を低減することができるので、TFCIにより
制御される伝送フォーマットの制御を適切に行うことが
出来る。
The TFCI for controlling the transmission format such as the channel modulation method and transmission rate is included in the downlink control information 604. The DSCH and the DPCH are code-multiplexed and transmitted at the same time in the same frequency band. Each communication terminal that has received the code-multiplexed DSCH and DPCH from the base station transmits the TFCI for one frame included in the DPCH.
Is demodulated to know the transmission format of DSCH. According to the present embodiment, processing delay when demodulating TFCI can be reduced, so that the transmission format controlled by TFCI can be appropriately controlled.

【0064】[0064]

【発明の効果】以上説明したように、本発明によれば、
受信信号に含まれる制御情報をRAKE復調器を用いて
復調するので、制御情報を復調する際の処理遅延を低減
することができる。これにより、送信電力制御、変調方
式の切替等の制御処理を適切に行うことが出来る。
As described above, according to the present invention,
Since the control information included in the received signal is demodulated using the RAKE demodulator, a processing delay when demodulating the control information can be reduced. This makes it possible to appropriately perform control processing such as transmission power control and modulation scheme switching.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態に係るJDを用いて復調
を行う通信装置の構成を示すブロック図
FIG. 1 is a block diagram illustrating a configuration of a communication device that performs demodulation using JD according to an embodiment of the present invention.

【図2】JD復調器の構成を示す機能ブロック図FIG. 2 is a functional block diagram showing a configuration of a JD demodulator;

【図3】RAKE復調器の構成を示す機能ブロック図FIG. 3 is a functional block diagram showing a configuration of a RAKE demodulator;

【図4】JDにより復調を行う通信装置において送受信
する信号のスロット構成例を示す図
FIG. 4 is a diagram illustrating an example of a slot configuration of a signal transmitted and received in a communication device that performs demodulation by JD.

【図5】本発明の実施の形態2に係る通信装置において
送受信する信号のスロット構成例を示す図
FIG. 5 is a diagram showing an example of a slot configuration of a signal transmitted and received in the communication device according to the second embodiment of the present invention.

【図6】本発明の実施の形態3に係る通信装置において
送受信する信号のスロット構成例を示す図
FIG. 6 is a diagram showing an example of a slot configuration of a signal transmitted and received in a communication device according to a third embodiment of the present invention.

【図7】従来のJDを用いた復調器を備えた通信装置の
構成を示すブロック図
FIG. 7 is a block diagram showing a configuration of a communication device including a conventional demodulator using JD.

【符号の説明】[Explanation of symbols]

103 分離器 104 JD復調器 105 RAKE復調器 202 行列演算回路 203 乗算回路 302−1〜302−n RAKE合成回路 401、501、601、602 データ 402、502、603 パイロットデータ 403、604 制御情報 103 Separator 104 JD demodulator 105 RAKE demodulator 202 Matrix operation circuit 203 Multiplication circuit 302-1 to 302-n RAKE synthesis circuit 401, 501, 601, 602 Data 402, 502, 603 Pilot data 403, 604 Control information

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 受信信号からデータ部分と制御情報部分
とを分離する分離手段と、前記データ部分を行列演算を
用いた復調方法により復調する第1の復調手段と、前記
制御情報部分を前記行列演算よりも演算量の少ない演算
を用いて復調する第2の復調手段と、を具備することを
特徴とする通信装置。
1. A separating means for separating a data part and a control information part from a received signal; a first demodulating means for demodulating the data part by a demodulation method using a matrix operation; A second demodulating means for demodulating using an operation having a smaller amount of operation than the operation.
【請求項2】 第1の復調手段は、ジョイントデテクシ
ョンによりデータ部分を復調することを特徴とする請求
項1に記載の通信装置。
2. The communication device according to claim 1, wherein the first demodulation unit demodulates a data portion by joint detection.
【請求項3】 第2の復調手段は、RAKE合成を用い
て制御情報部分を復調することを特徴とする請求項1又
は請求項2に記載の通信装置。
3. The communication device according to claim 1, wherein the second demodulation unit demodulates the control information portion using RAKE combining.
【請求項4】 第1のチャネルにデータ部分のみを割り
当て、第2のチャネルに少なくとも制御情報部分を割り
当てて構成された信号を受信する受信手段と、受信信号
からデータ部分と制御情報部分とを分離する分離手段
と、前記データ部分を行列演算を用いた復調方法により
復調する第1の復調手段と、前記制御情報部分を前記行
列演算よりも演算量の少ない演算を用いて復調する第2
の復調手段と、を具備することを特徴とする基地局装
置。
4. A receiving means for receiving a signal constituted by allocating only a data portion to a first channel and allocating at least a control information portion to a second channel, and allocating a data portion and a control information portion from the received signal. Separating means for separating, first demodulating means for demodulating the data part by a demodulation method using matrix operation, and second demodulating means for demodulating the control information part using an operation having a smaller operation amount than the matrix operation.
And a demodulating means.
【請求項5】 第1のチャネルにデータ部分のみを割り
当て、第2のチャネルに少なくとも制御情報部分を割り
当てて構成された信号を受信する受信手段と、受信信号
からデータ部分と制御情報部分とを分離する分離手段
と、前記データ部分を行列演算を用いた復調方法により
復調する第1の復調手段と、前記制御情報部分を前記行
列演算よりも演算量の少ない演算を用いて復調する第2
の復調手段と、を具備することを特徴とする通信端末装
置。
5. A receiving means for receiving a signal constituted by allocating only a data portion to a first channel and allocating at least a control information portion to a second channel, and comprising a data portion and a control information portion from the received signal. Separating means for separating, first demodulating means for demodulating the data part by a demodulation method using matrix operation, and second demodulating means for demodulating the control information part using an operation having a smaller operation amount than the matrix operation.
And a demodulating means.
【請求項6】 受信信号からデータ部分と制御情報部分
を分離し、前記データ部分を行列演算を用いて復調し、
前記制御情報部分を前記行列演算よりも演算量の少ない
演算を用いて復調することを特徴とする復調方法。
6. Separating a data portion and a control information portion from a received signal, demodulating the data portion using a matrix operation,
A demodulation method, wherein the control information portion is demodulated using an operation having a smaller operation amount than the matrix operation.
【請求項7】 受信信号からデータ部分と制御情報部分
を分離し、前記データ部分をジョイントデテクションに
より復調し、前記制御情報部分を前記ジョイントデテク
ションに用いる行列演算よりも演算量の少ない演算を用
いて復調することを特徴とする復調方法。
7. A data portion and a control information portion are separated from a received signal, the data portion is demodulated by joint detection, and the control information portion is subjected to an operation having a smaller operation amount than a matrix operation used for the joint detection. A demodulation method characterized in that demodulation is performed using the demodulation method.
【請求項8】 受信信号からデータ部分と制御情報部分
を分離し、前記データ部分をジョイントデテクションに
より復調し、前記制御情報部分をRAKE合成により復
調することを特徴とする復調方法。
8. A demodulation method comprising separating a data portion and a control information portion from a received signal, demodulating the data portion by joint detection, and demodulating the control information portion by RAKE combining.
JP2000294059A 2000-09-27 2000-09-27 Demodulation method and communication apparatus Pending JP2002111537A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000294059A JP2002111537A (en) 2000-09-27 2000-09-27 Demodulation method and communication apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000294059A JP2002111537A (en) 2000-09-27 2000-09-27 Demodulation method and communication apparatus

Publications (1)

Publication Number Publication Date
JP2002111537A true JP2002111537A (en) 2002-04-12

Family

ID=18776737

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000294059A Pending JP2002111537A (en) 2000-09-27 2000-09-27 Demodulation method and communication apparatus

Country Status (1)

Country Link
JP (1) JP2002111537A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7372892B2 (en) 2002-04-29 2008-05-13 Interdigital Technology Corporation Simple and robust digital code tracking loop for wireless communication systems
US7463694B2 (en) 2002-07-19 2008-12-09 Interdigital Technology Corporation Groupwise successive interference cancellation for block transmission with reception diversity

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7372892B2 (en) 2002-04-29 2008-05-13 Interdigital Technology Corporation Simple and robust digital code tracking loop for wireless communication systems
US8379694B2 (en) 2002-04-29 2013-02-19 Interdigital Technology Corporation Simple and robust digital code tracking loop for wireless communication systems
US9525455B2 (en) 2002-04-29 2016-12-20 Interdigital Technology Corporation Simple and robust digital code tracking loop for wireless communication systems
US7463694B2 (en) 2002-07-19 2008-12-09 Interdigital Technology Corporation Groupwise successive interference cancellation for block transmission with reception diversity
US8284854B2 (en) 2002-07-19 2012-10-09 Interdigital Technology Corporation Groupwise successive interference cancellation for block transmission with reception diversity
US8553820B2 (en) 2002-07-19 2013-10-08 Interdigital Technology Corporation Groupwise successive interference cancellation for block transmission with reception diversity

Similar Documents

Publication Publication Date Title
US6529545B2 (en) Rake receiver
JP3522678B2 (en) Communication terminal device and demodulation method
US6798737B1 (en) Use of Walsh-Hadamard transform for forward link multiuser detection in CDMA systems
US20040116122A1 (en) Enhancing reception using intercellular interference cancellation
TWI484794B (en) A radio receiver in a wireless communications system
EP2162994B1 (en) Efficient method for forming and sharing impairment covariance matrix
US8781043B2 (en) Successive equalization and cancellation and successive mini multi-user detection for wireless communication
WO2000054446A1 (en) Interference signal eliminator
KR20050005565A (en) Multi-user detection using an adaptive combination of joint detection and successive interference cancellation
JP2002535913A (en) Apparatus and method for interference cancellation in spread spectrum communications
EP1582008A4 (en) Generalized two-stage data estimation
TWI481231B (en) Processing digital samples in a wireless receiver
JPH09505199A (en) Receiving method and receiver
JP2734952B2 (en) CDMA base station receiver
JP2007515109A (en) Frequency estimation method and apparatus for downlink of TD-SCDMA system
US8036325B2 (en) Wireless communication method and apparatus for performing knowledge-based and blind interference cancellation
EP1143630B1 (en) A receiver for a CDMA mobile radiocommunication system
JP2001251236A (en) Communications equipment
EP0993127A1 (en) Method and apparatus using Walsh-Hadamard transformation for forward link multiuser detection in CDMA systems
EP1124346A1 (en) Method and apparatus for radio reception
EP1299961A1 (en) Receiver and method of receiving a cdma signal in presence of interferers with unknown spreading factors
US20030147455A1 (en) Low complexity detection in digital receivers
WO2002009304A1 (en) Interference estimation in a communications system
JP2002111537A (en) Demodulation method and communication apparatus
JP2001217814A (en) Communication system