JP2002090480A - Clock signal supply device and its control method - Google Patents

Clock signal supply device and its control method

Info

Publication number
JP2002090480A
JP2002090480A JP2000281668A JP2000281668A JP2002090480A JP 2002090480 A JP2002090480 A JP 2002090480A JP 2000281668 A JP2000281668 A JP 2000281668A JP 2000281668 A JP2000281668 A JP 2000281668A JP 2002090480 A JP2002090480 A JP 2002090480A
Authority
JP
Japan
Prior art keywords
temperature
correction
clock signal
signal
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000281668A
Other languages
Japanese (ja)
Other versions
JP3702768B2 (en
Inventor
Toru Shiratori
透 白鳥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2000281668A priority Critical patent/JP3702768B2/en
Publication of JP2002090480A publication Critical patent/JP2002090480A/en
Application granted granted Critical
Publication of JP3702768B2 publication Critical patent/JP3702768B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Oscillators With Electromechanical Resonators (AREA)

Abstract

PROBLEM TO BE SOLVED: To perform proper frequency correction by monitoring the state of an external processing unit. SOLUTION: An RTC-IC 10 has a temperature correction request signal input terminal 12, and a temperature correction request signal A is inputted from the correction request input terminal 12 from a CPU operation detecting circuit 104 which detects the operation of the CPU 100 of a device. When the temperature correction request signal A is supplied to the RTC-IC 10, a switching circuit 13 switches a switching signal B from an L level to an H level and a correcting circuit 15 corrects the frequency of a reference clock signal CLK. Consequently, even if the temperature in the device varies, the frequency can be corrected and the frequency error of a time signal C outputted from the RTC-IC 10 is reduced.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、例えば、動作モー
ドと待機モードとを有するマイクロコンピュータ等に用
いて好適なクロック信号供給装置およびその制御方法に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a clock signal supply device suitable for use in, for example, a microcomputer having an operation mode and a standby mode, and a control method thereof.

【0002】[0002]

【従来の技術】例えば、複写器、ファックス等のOA機
器、パーソナルコンピュータ、このパソコンの周辺機器
等のOA機器、テレビ、ビデオ、エアコン等の電化製品
等には、時計機能或いはタイマ機能を具備したものがあ
る。これらの装置には基準クロック信号(例えば、3
2.768kHz)によって駆動される時刻&カレンダ
機能を有するRTC(Real Time Clock)−ICが搭載
され、このRTC−ICからは時刻信号が出力される。
2. Description of the Related Art For example, OA devices such as copiers and fax machines, personal computers, OA devices such as peripheral devices of personal computers, and electric appliances such as televisions, videos and air conditioners have a clock function or a timer function. There is something. These devices have a reference clock signal (eg, 3
A RTC (Real Time Clock) -IC having a time & calendar function driven by 2.768 kHz) is mounted, and a time signal is output from the RTC-IC.

【0003】例えば、これらの装置の一例としてファッ
クを例に挙げて説明する。このファックスは、例えばメ
インスイッチによってオン/オフ駆動され、オフのとき
には、ファックス本来の機能動作を一切停止し、RTC
−ICによる時刻計時のみを行う待機状態となり、オン
のときには、本来の機能動作を行う動作状態となるもの
である。
[0003] For example, a facsimile will be described as an example of these devices. This facsimile is driven on / off by, for example, a main switch.
-A standby state in which only time measurement by the IC is performed, and when it is on, an operation state in which an original functional operation is performed.

【0004】[0004]

【発明が解決しようとする課題】ところで、RTC−I
Cには、その殆どが32.768kHzのXカット音叉
型水晶振動子が使用され、この型の水晶振動子の共振周
波数は、大きな温度依存性を持っていることが一般に広
く知られている。しかも、前述したファックス等におい
ては、動作状態で装置本来の機能動作を行うことによ
り、ヒータや光源の熱によってRTC−ICの周囲温度
が待機状態時に比べて大幅に上昇することになる。この
ため、RTC−IC内の水晶振動子の共振周波数が大き
く変化し、出力される時刻信号に狂いが生じてしまうこ
とがある。
By the way, RTC-I
For C, an X-cut tuning-fork type quartz oscillator, most of which is 32.768 kHz, is used, and it is generally widely known that the resonance frequency of this type of quartz oscillator has a large temperature dependency. In addition, in the above-described facsimile and the like, by performing the original function operation of the apparatus in the operating state, the ambient temperature of the RTC-IC is greatly increased by the heat of the heater and the light source as compared with the standby state. For this reason, the resonance frequency of the crystal oscillator in the RTC-IC may change greatly, and the output time signal may be out of order.

【0005】本発明は、以上の問題に鑑みてなされたも
のであり、外部の処理ユニットの状態を監視して適切な
周波数補正を行うことのできるクロック信号供給装置お
よびその制御方法を提供することを目的としている。
The present invention has been made in view of the above problems, and provides a clock signal supply device capable of monitoring the state of an external processing unit and performing appropriate frequency correction, and a control method therefor. It is an object.

【0006】[0006]

【課題を解決するための手段】上記課題を解決するた
め、請求項1記載の発明は、一定の周波数の基準クロッ
ク信号を発生する基準クロック信号発生手段と、周囲温
度の変化による周波数変動の補正(温度周波数補正)を
行うか否かを決める温度補正要求信号が入力される温度
補正要求信号入力部と、前記温度補正要求信号に基づ
き、前記温度周波数補正を禁止状態から動作状態、動作
状態から禁止状態に切換える切換信号を出力する切換信
号出力手段と、周波数補正に用いられる補正データを、
前記切換信号が切換わってからの経過時間に対応させた
データとして予め記憶する記憶手段と、前記切換信号が
切換わった場合に、前記経過時間に対応した補正データ
に基づいて前記基準クロック信号の周波数を補正する補
正手段と、を具備したことを特徴としている。
In order to solve the above-mentioned problems, the invention according to claim 1 comprises a reference clock signal generating means for generating a reference clock signal having a constant frequency, and a correction of a frequency fluctuation due to a change in ambient temperature. A temperature correction request signal input unit for inputting a temperature correction request signal for determining whether or not to perform (temperature frequency correction); and, based on the temperature correction request signal, the temperature frequency correction from a prohibiting state to an operating state and from an operating state. A switching signal output means for outputting a switching signal for switching to a prohibited state, and correction data used for frequency correction,
Storage means for storing in advance as data corresponding to an elapsed time after the switching signal is switched; and, when the switching signal is switched, the reference clock signal based on correction data corresponding to the elapsed time. Correction means for correcting the frequency.

【0007】請求項2記載の発明は、請求項1記載のク
ロック信号供給装置において、前記補正手段は、前記基
準クロック信号の周波数を補正する緩急回路と、前記時
間に対応した補正データを読出し、前記緩急回路に出力
する制御レジスタと、を具備したことを特徴としてい
る。
According to a second aspect of the present invention, in the clock signal supply device according to the first aspect, the correction means reads out a correction circuit corresponding to the time and a correction circuit for correcting the frequency of the reference clock signal, And a control register for outputting to the acceleration / deceleration circuit.

【0008】請求項3記載の発明は、請求項1記載のク
ロック信号供給装置において、前記補正手段は、前記基
準クロック信号の周波数を補正する緩急回路と、前記時
間に対応した補正データを読出し、前記緩急回路に出力
する制御レジスタと、前記緩急回路から出力されるクロ
ック信号を時刻信号に変換する時計レジスタと、を具備
したことを特徴としている。
According to a third aspect of the present invention, in the clock signal supply device according to the first aspect, the correction means reads out a correction circuit corresponding to the time and a correction circuit for correcting the frequency of the reference clock signal, It is characterized by comprising a control register for outputting to the speed control circuit, and a clock register for converting a clock signal output from the speed control circuit to a time signal.

【0009】請求項4記載の発明は、請求項2または3
記載のクロック信号供給装置において、前記制御レジス
タは、前記切換信号が切換わってからの時間を計時し、
時間に応じた補正データを前記記憶手段から読出して確
定し、この補正データを前記緩急回路に出力することを
特徴としている。
The invention according to claim 4 is the invention according to claim 2 or 3.
In the clock signal supply device according to the aspect, the control register measures time since the switching signal is switched,
It is characterized in that correction data corresponding to time is read out from the storage means and determined, and this correction data is output to the slow / fast circuit.

【0010】請求項5記載の発明は、一定の周波数の基
準クロック信号を発生する基準クロック信号発生手段
と、周囲温度の変化による周波数変動の補正(温度周波
数補正)を行うか否かを決める温度補正要求信号が入力
される温度補正要求信号入力部と、当該クロック信号供
給装置内の温度を検出する温度検出手段と、前記温度補
正要求信号に基づき、前記温度周波数補正を禁止状態か
ら動作状態、動作状態から禁止状態に切換える切換信号
を出力する切換信号出力手段と、周波数補正に用いられ
る補正データを、複数の温度に対応させたデータとして
予め記憶する記憶手段と、前記切換信号が切換わった場
合に、前記温度に対応した補正データに基づいて前記基
準クロック信号の周波数を補正する補正手段と、を具備
したことを特徴としている。
According to a fifth aspect of the present invention, there is provided a reference clock signal generating means for generating a reference clock signal having a constant frequency, and a temperature for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit to which a correction request signal is input, temperature detection means for detecting the temperature in the clock signal supply device, and an operation state from a temperature frequency correction request signal to a temperature frequency correction prohibition state based on the temperature correction request signal; A switching signal output unit for outputting a switching signal for switching from an operating state to a prohibiting state, a storage unit for previously storing correction data used for frequency correction as data corresponding to a plurality of temperatures, and the switching signal is switched. Correction means for correcting the frequency of the reference clock signal based on the correction data corresponding to the temperature. There.

【0011】請求項6記載の発明は、請求項5記載のク
ロック信号供給装置において、前記補正手段は、前記基
準クロック信号の周波数を補正する緩急回路と、前記温
度に対応した補正データを読出し、前記緩急回路に出力
する制御レジスタと、を具備したことを特徴としてい
る。
According to a sixth aspect of the present invention, in the clock signal supply device of the fifth aspect, the correction means reads out a correction circuit for correcting the frequency of the reference clock signal, and correction data corresponding to the temperature. And a control register for outputting to the acceleration / deceleration circuit.

【0012】請求項7記載の発明は、請求項5記載のク
ロック信号供給装置において、前記補正手段は、前記基
準クロック信号の周波数を補正する緩急回路と、前記温
度に対応した補正データを読出し、前記緩急回路に出力
する制御レジスタと、前記緩急回路から出力されるクロ
ック信号を時刻信号に変換する時計レジスタと、を具備
したことを特徴としている。
According to a seventh aspect of the present invention, in the clock signal supply device according to the fifth aspect, the correction means reads a correction circuit for correcting the frequency of the reference clock signal and correction data corresponding to the temperature. It is characterized by comprising a control register for outputting to the speed control circuit, and a clock register for converting a clock signal output from the speed control circuit to a time signal.

【0013】請求項8記載の発明は、請求項6または7
記載のクロック信号供給装置において、前記制御レジス
タは、前記切換信号が切換わってからの温度検出手段か
らの温度を読込み、この温度に応じた補正データを前記
記憶手段から読出して確定し、この補正データを前記緩
急回路に出力することを特徴としている。
The invention according to claim 8 is the invention according to claim 6 or 7.
In the clock signal supply device described above, the control register reads a temperature from the temperature detecting means after the switching signal is switched, reads correction data corresponding to the temperature from the storage means, determines the correction data, and It is characterized in that data is output to the regulation circuit.

【0014】請求項9記載の発明は、一定の周波数の基
準クロック信号を発生する基準クロック信号発生手段
と、周囲温度の変化による周波数変動の補正(温度周波
数補正)を行うか否かを決める温度補正要求信号が入力
される温度補正要求信号入力部と、当該クロック信号供
給装置内の温度を検出する温度検出手段と、前記温度補
正要求信号に基づき、前記温度周波数補正を禁止状態か
ら動作状態、動作状態から禁止状態に切換える切換信号
を出力する切換信号出力手段と、前記切換信号が切換わ
った場合に、前記温度検出手段からの検出温度に対応す
る検出温度信号を外部に出力する温度信号出力部と、前
記検出温度信号に対応した補正データが外部から供給さ
れる補正信号入力部と、前記供給された補正データに基
づいて前記基準クロック信号の周波数を補正する補正手
段と、を具備したことを特徴としている。
According to a ninth aspect of the present invention, there is provided a reference clock signal generating means for generating a reference clock signal having a constant frequency, and a temperature for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit to which a correction request signal is input, temperature detection means for detecting the temperature in the clock signal supply device, and an operation state from a temperature frequency correction request signal to a temperature frequency correction prohibition state based on the temperature correction request signal; Switching signal output means for outputting a switching signal for switching from an operating state to a prohibited state; and a temperature signal output for outputting a detected temperature signal corresponding to a detected temperature from the temperature detecting means to the outside when the switching signal is switched. A correction signal input unit to which correction data corresponding to the detected temperature signal is externally supplied, and the reference clock based on the supplied correction data. It is characterized by comprising a correction means for correcting the frequency of the click signal.

【0015】請求項10記載の発明は、請求項9記載の
クロック信号供給装置において、前記補正手段は、前記
基準クロック信号の周波数を補正する緩急回路と、前記
温度に対応した補正データを読出し、前記緩急回路に出
力する制御レジスタと、を具備したことを特徴としてい
る。
According to a tenth aspect of the present invention, in the clock signal supply device according to the ninth aspect, the correction means reads out a correction circuit for correcting the frequency of the reference clock signal and correction data corresponding to the temperature. And a control register for outputting to the acceleration / deceleration circuit.

【0016】請求項11記載の発明は、請求項9記載の
クロック信号供給装置において、前記補正手段は、前記
基準クロック信号の周波数を補正する緩急回路と、前記
温度に対応した補正データを読出し、前記緩急回路に出
力する制御レジスタと、前記緩急回路から出力されるク
ロック信号を時刻信号に変換する時計レジスタと、を具
備したことを特徴としている。
According to an eleventh aspect of the present invention, in the clock signal supply device according to the ninth aspect, the correction means reads out a correction circuit for correcting the frequency of the reference clock signal and correction data corresponding to the temperature. It is characterized by comprising a control register for outputting to the speed control circuit, and a clock register for converting a clock signal output from the speed control circuit to a time signal.

【0017】請求項12記載の発明は、請求項10また
は11記載のクロック信号供給装置において、前記制御
レジスタは、前記切換信号が切換わってからの温度検出
手段からの検出温度信号を温度信号出力部を介して外部
に出力し、検出された温度に対応した補正データを前記
補正信号入力部を介して読込み、この補正データによっ
て前記緩急回路を制御することを特徴としている。
According to a twelfth aspect of the present invention, in the clock signal supply device of the tenth or eleventh aspect, the control register outputs a detected temperature signal from the temperature detecting means after the switching signal is switched to a temperature signal. The correction data corresponding to the detected temperature is output to the outside through the section, and the correction data corresponding to the detected temperature is read through the correction signal input section, and the slowing / fastening circuit is controlled by the correction data.

【0018】請求項13記載の発明は、請求項2、3、
6、7、10または11のうちいずれかに記載のクロッ
ク信号供給装置において、前記緩急回路は、論理緩急回
路であることを特徴としている。
The invention according to claim 13 is the invention according to claims 2, 3,
12. The clock signal supply device according to any one of 6, 7, 10 and 11, wherein the regulation circuit is a logic regulation circuit.

【0019】請求項14記載の発明は、請求項2、3、
6、7、10または11のうちいずれかに記載のクロッ
ク信号供給装置において、前記緩急回路は、容量緩急回
路であることを特徴としている。
The invention according to claim 14 is the invention according to claims 2, 3,
12. The clock signal supply device according to any one of 6, 7, 10 and 11, wherein the regulation circuit is a capacitance regulation circuit.

【0020】請求項15記載の発明は、請求項1、2、
3、5、6、7,9、10または11のうちいずれかに
記載のクロック信号供給装置において、前記基本クロッ
ク発振手段は、圧電振動子と、この圧電振動子から安定
した信号を取り出すための発振回路とを備えたことを特
徴としている。
The invention according to claim 15 is the invention according to claims 1, 2,
12. The clock signal supply device according to any one of 3, 5, 6, 7, 9, 10 and 11, wherein the basic clock oscillating means includes a piezoelectric vibrator and a circuit for extracting a stable signal from the piezoelectric vibrator. And an oscillation circuit.

【0021】請求項16記載の発明は、請求項15記載
のクロック信号供給装置において、前記圧電振動子は、
水晶振動子であることを特徴としている。
According to a sixteenth aspect of the present invention, in the clock signal supply device according to the fifteenth aspect, the piezoelectric vibrator comprises:
It is characterized by being a crystal oscillator.

【0022】請求項17記載の発明は、請求項15記載
のクロック信号供給装置において、前記圧電振動子を除
く構成部品がICチップとして構成されていることを特
徴としている。
According to a seventeenth aspect of the present invention, in the clock signal supply device according to the fifteenth aspect, the components other than the piezoelectric vibrator are configured as an IC chip.

【0023】請求項18記載の発明は、請求項17記載
のクロック信号供給装置において、前記ICチップおよ
び前記圧電振動子が一体としてモールド封止されている
ことを特徴としている。
The invention according to claim 18 is the clock signal supply device according to claim 17, wherein the IC chip and the piezoelectric vibrator are integrally molded and sealed.

【0024】請求項19記載の発明は、請求項17記載
のクロック信号供給装置において、前記ICチップおよ
び前記圧電振動子が一のパッケージに収納されているこ
とを特徴としている。
According to a nineteenth aspect of the present invention, in the clock signal supply device of the seventeenth aspect, the IC chip and the piezoelectric vibrator are housed in one package.

【0025】請求項20記載の発明は、一定の周波数の
基準クロック信号を発生する基準クロック信号発生器
と、周囲温度の変化による周波数変動の補正(温度周波
数補正)を行うか否かを決める温度補正要求信号が入力
される温度補正要求信号入力部と、前記温度補正要求信
号に基づき、前記温度周波数補正を禁止状態から動作状
態、動作状態から禁止状態に切換える切換信号を出力す
る切換信号出力回路と、周波数補正に用いられる補正デ
ータを、前記切換信号が切換わってからの経過時間に対
応したデータとして予め記憶する記憶回路と、を具備し
たクロック信号供給装置の制御方法であって、前記切換
信号が切換わった場合に、切換わってからの経過時間を
計測する工程と、前記計測された経過時間に対応した補
正データを前記記憶回路から読出す工程と、読出された
補正データによって、前記基準クロック信号の周波数を
補正する工程と、を備えたことを特徴としている。
According to a twentieth aspect of the present invention, there is provided a reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature for determining whether or not to perform frequency fluctuation correction (temperature frequency correction) due to a change in ambient temperature. A temperature correction request signal input unit to which a correction request signal is input, and a switching signal output circuit for outputting a switching signal for switching the temperature frequency correction from a prohibited state to an operating state and from the operating state to a prohibited state based on the temperature correction request signal. And a storage circuit for storing in advance correction data used for frequency correction as data corresponding to an elapsed time from when the switching signal is switched, wherein the switching signal comprises: A step of measuring an elapsed time after the signal is switched, and storing the correction data corresponding to the measured elapsed time; A reading step from the road, by read-out correction data, and comprising the a step of correcting the frequency of the reference clock signal.

【0026】請求項21記載の発明は、一定の周波数の
基準クロック信号を発生する基準クロック信号発生器
と、周囲温度の変化による周波数変動の補正(温度周波
数補正)を行うか否かを決める温度補正要求信号が入力
される温度補正要求信号入力部と、当該クロック信号供
給装置内の温度を検出する温度検出回路と、前記温度補
正要求信号に基づき、前記温度周波数補正を禁止状態か
ら動作状態、動作状態から禁止状態に切換える切換信号
を出力する切換信号出力回路と、周波数補正に用いられ
る補正データを、複数の温度に対応させたデータとして
予め記憶する記憶回路と、を具備したクロック信号供給
装置の制御方法であって、前記切換信号が切換わった場
合に、前記温度検出回路からの温度を読込む工程と、前
記読込まれた温度に対応した補正データを前記記憶回路
から読出す工程と、読出された補正データによって、前
記基準クロック信号の周波数を補正する工程と、を備え
たことを特徴としている。
According to a twenty-first aspect of the present invention, there is provided a reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit to which a correction request signal is input, a temperature detection circuit that detects a temperature in the clock signal supply device, and an operation state from the prohibited state of the temperature frequency correction based on the temperature correction request signal, A clock signal supply device comprising: a switching signal output circuit that outputs a switching signal for switching from an operating state to a prohibiting state; and a storage circuit that stores correction data used for frequency correction as data corresponding to a plurality of temperatures in advance. Reading the temperature from the temperature detection circuit when the switching signal is switched, and controlling the read temperature. A reading step the correction data from said memory circuit and response, by read-out correction data, and comprising the a step of correcting the frequency of the reference clock signal.

【0027】請求項22記載の発明は、一定の周波数の
基準クロック信号を発生する基準クロック信号発生器
と、周囲温度の変化による周波数変動の補正(温度周波
数補正)を行うか否かを決める温度補正要求信号が入力
される温度補正要求信号入力部と、当該クロック信号供
給装置内の温度を検出する温度検出回路と、前記温度補
正要求信号に基づき、前記温度周波数補正を禁止状態か
ら動作状態、動作状態から禁止状態に切換える切換信号
を出力する切換信号出力回路と、前記切換信号が切換わ
った場合に、前記温度検出回路からの検出温度に対応す
る検出温度信号を外部に出力する温度信号出力部と、前
記検出温度信号に対応した補正データが外部から供給さ
れる補正信号入力部と、を具備したクロック信号供給装
置の制御方法であって、前記切換信号が切換わった場合
に、前記温度検出回路からの検出温度信号を温度信号出
力部を介して外部に出力する工程と、検出された温度に
対応した補正データを前記補正信号入力部を介して読込
む工程と、読込まれた補正データによって、前記基準ク
ロック信号の周波数を補正する工程と、を備えたことを
特徴としている。
According to a twenty-second aspect of the present invention, there is provided a reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature for determining whether or not to perform frequency fluctuation correction (temperature frequency correction) due to a change in ambient temperature. A temperature correction request signal input unit to which a correction request signal is input, a temperature detection circuit that detects a temperature in the clock signal supply device, and an operation state from the prohibited state of the temperature frequency correction based on the temperature correction request signal, A switching signal output circuit for outputting a switching signal for switching from an operating state to a prohibiting state, and a temperature signal output for outputting a detected temperature signal corresponding to a detected temperature from the temperature detecting circuit to the outside when the switching signal is switched And a correction signal input unit to which correction data corresponding to the detected temperature signal is externally supplied. Outputting a detected temperature signal from the temperature detection circuit to the outside via a temperature signal output unit when the switching signal is switched; and outputting correction data corresponding to the detected temperature to the correction signal input unit. And a step of correcting the frequency of the reference clock signal based on the read correction data.

【0028】[0028]

【発明の実施の形態】次に、図面を参照して本発明の好
適な実施形態について説明する。 [1] 第1実施形態 [1・1] 第1実施形態の大略構成 図1は、第1実施形態によるRTC−IC10が搭載さ
れた装置として、例えばファックスを例示し、駆動電圧
VCCの供給経路を示している。このRTC−IC10
は、ファックスに限らず、例えば、複写器等のOA機
器、パーソナルコンピュータ、このパソコンの周辺機器
等のOA機器、テレビ、ビデオ、エアコン等の電化製品
等に搭載されている。そして、RTC−IC10は、こ
れらの装置に対して時刻信号Cを供給するものである。
Next, a preferred embodiment of the present invention will be described with reference to the drawings. [1] First Embodiment [1.1] Schematic Configuration of First Embodiment FIG. 1 illustrates, for example, a facsimile as an apparatus on which an RTC-IC 10 according to the first embodiment is mounted, and a supply path of a driving voltage VCC. Is shown. This RTC-IC10
Is mounted on not only fax machines but also, for example, OA devices such as copiers, personal computers, OA devices such as peripheral devices of personal computers, and electric appliances such as televisions, videos, and air conditioners. The RTC-IC 10 supplies a time signal C to these devices.

【0029】まず、RTC−IC10の周辺回路、特に
駆動電圧VCCの供給経路について説明する。CPU1
00は装置本来の機能動作を司るもので、図示しないR
AM、ROM等が備えられ、入力側にはスイッチ101
および各種機能を設定するスイッチが接続され、出力側
には液晶パネル(いずれも図示せず)を駆動するLCD
(液晶ドライバ回路)102および各種機能を動作させ
るドライバ回路等が接続されている。このCPU100
は、スイッチ101がオン状態にある動作モードにあっ
てはRTC−IC10から供給される時刻信号を受け、
LCD102を介して液晶パネルに年月日および時刻を
表示させ、一方スイッチ101がオフ状態にある待機モ
ードにあってCPU100が司る機能動作を停止させる
ものである。CPU動作検出回路104は、スイッチ1
01のオン/オフ状態を検出し、オン状態にあるときに
Hレベルの温度補正要求信号AをRTC−IC10の温
度補正要求信号入力端子12に供給するものである。主
電源103は、商用電源(図示せず)からの商用電力を
変圧・整流することによって、例えば5Vの駆動電圧V
CCを生成するものである。この駆動電圧VCCはCP
U100およびRTC−IC10の高電位側電源端子1
7に供給される。バックアップ電源105は駆動電圧V
CCを発生するバッテリィからなり、この駆動電圧VC
CをRTC−IC10の高電位側電源端子17に供給す
るものである。主電源103の出力側に整流器106が
接続され、バックアップ電源105の出力側に整流器1
07が接続されている。この整流器106、107は、
互いの電源に駆動電圧VCCが供給されるのを防止する
ものである。このように、通常主電源103から供給さ
れる駆動電圧VCCによって、CPU100およびRT
C−IC10は駆動され、主電源103からの供給が停
止したときのみ、バックアップ電源105からの駆動電
圧VCCがRTC−IC10に供給される。そして、R
TC−IC10は、主電源103或いはバックアップ電
源104から駆動電圧VCCが常に供給されることによ
り、動作状態に保たれる。
First, the peripheral circuits of the RTC-IC 10, particularly the supply path of the drive voltage VCC will be described. CPU1
00 controls the original functional operation of the apparatus.
AM, ROM, etc. are provided, and a switch 101 is provided on the input side.
And a switch for setting various functions, and an LCD for driving a liquid crystal panel (both not shown) is provided on the output side.
(Liquid crystal driver circuit) 102 and a driver circuit for operating various functions are connected. This CPU 100
Receives a time signal supplied from the RTC-IC 10 in the operation mode in which the switch 101 is on,
The date and time are displayed on the liquid crystal panel via the LCD 102, and the function operation controlled by the CPU 100 is stopped in the standby mode in which the switch 101 is off. The CPU operation detection circuit 104 includes the switch 1
The on / off state of the RTC-IC 01 is detected, and an H-level temperature correction request signal A is supplied to the temperature correction request signal input terminal 12 of the RTC-IC 10 when in the ON state. The main power supply 103 transforms and rectifies commercial power from a commercial power supply (not shown), and thereby, for example, a driving voltage V of 5V.
The CC is generated. This drive voltage VCC is CP
U100 and high potential side power supply terminal 1 of RTC-IC10
7 is supplied. The backup power supply 105 has a drive voltage V
This drive voltage VC consists of a battery that generates CC.
C is supplied to the high potential side power supply terminal 17 of the RTC-IC 10. A rectifier 106 is connected to an output side of the main power supply 103, and a rectifier 1 is connected to an output side of the backup power supply 105.
07 is connected. The rectifiers 106 and 107 are
This is to prevent the drive voltage VCC from being supplied to each power supply. As described above, the CPU 100 and the RT are driven by the drive voltage VCC normally supplied from the main power supply 103.
The C-IC 10 is driven, and the drive voltage VCC from the backup power supply 105 is supplied to the RTC-IC 10 only when the supply from the main power supply 103 is stopped. And R
The TC-IC 10 is kept in the operating state by being constantly supplied with the drive voltage VCC from the main power supply 103 or the backup power supply 104.

【0030】[1・2] RTC10の構成 次に、RTC−IC10について説明する。ここで、R
TC−IC10は、例えば音叉型水晶振動子からなる振
動子Xおよびこの振動子Xから安定した基準クロック信
号CLK(例えば、32.768kHz)を取り出すた
めの発振回路OSCからなる基準クロック発振器11
と、CPU100のモードに基づいたCPU動作検出回
路104からの温度補正要求信号Aが入力される温度補
正要求信号入力端子12と、この温度補正要求信号Aに
基づき、定常周波数補正から温度周波数補正、または温
度周波数補正から定常周波数補正に切換える切換信号B
を出力する切換回路13と、温度周波数補正に用いられ
るデータテーブル14A、14B(図4参照)として予
め記憶する記憶回路14と、切換回路13から出力され
る切換信号Bが切換わった場合、データテーブル14
A、14Bの補正データに基づいて基準クロック信号C
LKの周波数を補正した上で時刻信号Cを出力する補正
回路15とを備えている。
[1.2] Configuration of RTC 10 Next, the RTC-IC 10 will be described. Where R
The TC-IC 10 includes, for example, a resonator X composed of a tuning-fork type crystal resonator and a reference clock oscillator 11 composed of an oscillation circuit OSC for extracting a stable reference clock signal CLK (for example, 32.768 kHz) from the resonator X.
A temperature correction request signal input terminal 12 to which a temperature correction request signal A from the CPU operation detection circuit 104 based on the mode of the CPU 100 is input, based on the temperature correction request signal A, Or switching signal B for switching from temperature frequency correction to steady frequency correction
, A storage circuit 14 which stores in advance as data tables 14A and 14B (see FIG. 4) used for temperature frequency correction, and a switching signal B output from the switching circuit 13 when data is switched. Table 14
A, the reference clock signal C based on the 14B correction data
A correction circuit 15 that corrects the frequency of LK and then outputs the time signal C.

【0031】RTC−IC10は、図3に例示する如
く、圧電振動子Xを除く構成部品をICチップ16とし
て構成し、さらにICチップ16および圧電振動子Xを
モールド封止した構成となっている。そして、外部に露
出する端子は、温度補正要求信号入力端子12、高電位
側電源端子17、出力端子18およびGND端子となっ
ている。そして、高電位側電源端子17を介して駆動電
圧VCCが常に供給される。また、補正回路15から出
力される時刻信号Cは、出力端子18を介してCPU1
00に供給される。
As shown in FIG. 3, the RTC-IC 10 has a configuration in which components other than the piezoelectric vibrator X are configured as an IC chip 16, and the IC chip 16 and the piezoelectric vibrator X are molded and sealed. . The terminals exposed to the outside are the temperature correction request signal input terminal 12, the high potential side power supply terminal 17, the output terminal 18, and the GND terminal. Then, the drive voltage VCC is always supplied via the high potential side power supply terminal 17. The time signal C output from the correction circuit 15 is supplied to the CPU 1 via an output terminal 18.
00 is supplied.

【0032】ここで、定常周波数補正とは、CPU10
0が待機モードにある場合、予め決められた定常補正デ
ータX0を用いて補正回路15による周波数補正を行う
ことであり、温度周波数補正とは、CPU100が動作
モードにある場合、後述する処理によって補正回路15
によって周波数補正を行うことである。
Here, the steady frequency correction means that the CPU 10
When 0 is in the standby mode, the frequency correction is performed by the correction circuit 15 using predetermined steady-state correction data X0. The temperature frequency correction is performed by a process described later when the CPU 100 is in the operation mode. Circuit 15
Frequency correction.

【0033】[1・3] 補正回路15の構成 周波数の補正を行う補正回路15は、図2に示すよう
に、基準クロック信号CLKの周波数を補正する論理緩
急回路21と、切換信号Bおよびデータテーブル14
A、14Bからの補正データを受けて論理緩急回路21
を制御する制御レジスタ22と、論理緩急回路21から
出力される信号を時刻信号Cに変換する時計レジスタ2
3と、を具備して構成されている。ここで、制御レジス
タ22は、切換回路13からの切換信号Bが切換わった
場合、この際の時間を計時する計時機能と、この時間に
応じた補正データをデータテーブル14A、14Bから
読出す機能と、この補正データを緩急データとして論理
緩急回路21を制御する機能とを備えている。ここで、
論理緩急回路21は、分周回路と緩急データに基づいて
シフトするシフトレジスタ(いずれも図示せず)とを備
えている。この論理緩急回路21は、シフトレジスタに
よって所定のタイミングで分周回路の状態を適宜操作す
ることによって、分周回路に供給される基本クロック信
号CLKに対して遅れ或いは進み方向の論理緩急を行
い、周波数補正を行うものである。なお、特開平9−1
27272号公報等に記載されているため、その詳細に
ついては省略するものとする。
[1.3] Configuration of Correction Circuit 15 As shown in FIG. 2, the correction circuit 15 that corrects the frequency includes a logic moderation circuit 21 that corrects the frequency of the reference clock signal CLK, a switching signal B and data. Table 14
A, logic correction circuit 21 receiving correction data from 14B
And a clock register 2 for converting a signal output from the logical regulation circuit 21 into a time signal C.
3 is provided. Here, when the switching signal B from the switching circuit 13 is switched, the control register 22 has a timing function for timing the time at this time and a function for reading correction data corresponding to the time from the data tables 14A and 14B. And a function of controlling the logical acceleration / deceleration circuit 21 using the correction data as acceleration / deceleration data. here,
The logical speed-up / down circuit 21 includes a frequency dividing circuit and a shift register (both not shown) for shifting based on the speed-up / down data. The logic slowing circuit 21 performs a slow or fast logic slowing or advancing on the basic clock signal CLK supplied to the frequency dividing circuit by appropriately operating the state of the frequency dividing circuit at a predetermined timing by the shift register. This is to perform frequency correction. Incidentally, Japanese Patent Application Laid-Open No. 9-1
No. 27272, the details thereof are omitted.

【0034】[1・4] データテーブル14A、1
4Bの説明 図4に示すデータテーブル14A、14Bは記憶回路1
4に予め記憶されたもので、データテーブル14Aは切
換信号BがLレベルからHレベルに切換わった場合の補
正開始時における温度周波数補正に用いられるものであ
り、データテーブル14Bは切換信号BがHレベルから
Lレベルに切換わった場合の補正終了時における温度周
波数補正に用いられるものである。
[1.4] Data table 14A, 1
Description of 4B The data tables 14A and 14B shown in FIG.
4, the data table 14A is used for the temperature frequency correction at the start of the correction when the switching signal B switches from the L level to the H level, and the data table 14B stores the switching signal B This is used for temperature frequency correction at the end of correction when switching from H level to L level.

【0035】ここで、データテーブル14A、14Bの
生成について説明する。RTC−IC10は、音叉型水
晶振動子等からなる振動子Xを有する基準クロック発振
器11を備え、この音叉型水晶振動子は、一般に図5に
示すような周波数温度特性となる。この図5の特性線図
では、横軸に温度(℃)、縦軸に周波数安定度Δf/f
(ppm)を示したもので、この場合25℃時の周波数
を基準とし、周囲温度の変化による周波数変化を示した
ものであり、この周波数安定度は下記の(1)式によっ
て表される。 Δf/f=a(θT−T)2・・・(1) ここで、仮に上記(1)式で示される温度特性だけを考
えた場合、もし装置内温度が25℃から40℃まで上昇
したとすれば−7.875ppmの周波数偏差を生じ、
RTC−IC10から出力される時刻信号Cによって表
示される時計は、年差約4分の遅れとなってしまうこと
になる。
Here, generation of the data tables 14A and 14B will be described. The RTC-IC 10 includes a reference clock oscillator 11 having a vibrator X composed of a tuning fork type crystal resonator or the like, and this tuning fork type crystal resonator generally has a frequency-temperature characteristic as shown in FIG. In the characteristic diagram of FIG. 5, the horizontal axis represents temperature (° C.), and the vertical axis represents frequency stability Δf / f.
(Ppm), in this case, a frequency change due to a change in ambient temperature with reference to the frequency at 25 ° C., and this frequency stability is expressed by the following equation (1). Δf / f = a (θT−T) 2 (1) Here, if only the temperature characteristic represented by the above equation (1) is considered, if the temperature inside the apparatus rises from 25 ° C. to 40 ° C. Then, a frequency deviation of -7.875 ppm occurs,
The clock displayed by the time signal C output from the RTC-IC 10 has a delay of about 4 minutes per year.

【0036】次に、装置内の温度上昇(下降)について
説明する。図6は、装置が待機モードから動作モードに
切換わった場合の時間に対する温度上昇を実線で示し、
動作モードから待機モードに切換わった場合の温度下降
を点線で示している。図示の如く、装置が動作モードに
切換わってから所定時間tsが経過した後に安定した温
度(例えば、70℃)になり、ファックスが待機モード
に切換わってから所定時間te経過後に安定した温度
(例えば、25℃)になることが分かる。即ち、モード
が切換わった場合には、温度が安定するまでに時間が掛
かり、このため、その温度毎に信号の周波数補正が必要
になる。
Next, the temperature rise (fall) in the apparatus will be described. FIG. 6 shows, with a solid line, the temperature rise over time when the device switches from the standby mode to the operation mode;
The temperature drop when switching from the operation mode to the standby mode is indicated by a dotted line. As shown in the figure, a stable temperature (for example, 70 ° C.) is reached after a predetermined time ts has elapsed since the apparatus was switched to the operation mode, and a stable temperature (for example, 70 ° C.) after the predetermined time te elapsed after the fax was switched to the standby mode ( (For example, 25 ° C.). That is, when the mode is switched, it takes time for the temperature to stabilize, and therefore, it is necessary to correct the frequency of the signal for each temperature.

【0037】これらのことを加味した上で、図4のデー
タテーブル14A、14Bが作成され、出荷時に例えば
外部コントローラ等によって記憶回路14に書き込まれ
ることになる。
After taking these factors into account, the data tables 14A and 14B shown in FIG. 4 are created and written into the storage circuit 14 by, for example, an external controller at the time of shipment.

【0038】このデータテーブル14A、14Bについ
てさらに詳述する。まず、装置が待機モードから動作モ
ードに切換わった場合の温度周波数補正に用いられるデ
ータテーブル14Aは、切換タイミングから計測された
開始時間tsがts1未満では殆ど温度が変化していな
い。このため、補正データは、待機モード時の定常周波
数補正に用いられる定常補正データX0とし、その後t
s1、ts2・・・と開始時間が経過する毎に、図6の
温度Tと図5の周波数温度特性から各開始時間に対応し
た開始補正データをXs1、Xs2・・・とし、装置内
温度Tが最高温度で安定した場合、即ち開始時間tsn
以降は一定の補正データXsnとする。一方、装置が動
作モードから待機モードに切換わった場合の温度周波数
補正に用いられるデータテーブル14Bは、切換タイミ
ングから計測された終了時間teがte1未満では殆ど
最高温度で変化していない。このため、補正データは、
切換タイミング時の温度Tに対応した開始補正データX
snとし、その後te1、te2・・・と時間が経過す
る毎に、図6の温度Tと図5の周波数温度特性から各終
了時間に対応した終了補正データをXe1、Xe2・・
・とし、装置内温度Tが常温で安定した場合、即ち終了
時間tsm以降は定常補正データX0とする。このよう
に、図4のデータテーブル14A、14Bは、装置内の
温度上昇或いは下降に応じた時間に対応させた補正デー
タXによって作成されるものである。
The data tables 14A and 14B will be described in more detail. First, in the data table 14A used for temperature frequency correction when the apparatus switches from the standby mode to the operation mode, the temperature hardly changes when the start time ts measured from the switching timing is less than ts1. For this reason, the correction data is used as the steady-state correction data X0 used for the steady-state frequency correction in the standby mode.
Each time the start time elapses as s1, ts2..., the start correction data corresponding to each start time is Xs1, Xs2. Is stable at the maximum temperature, that is, the start time tsn
Hereinafter, it is assumed that the correction data Xsn is constant. On the other hand, in the data table 14B used for temperature frequency correction when the apparatus switches from the operation mode to the standby mode, the end temperature te measured from the switching timing is almost unchanged at the maximum temperature when the end time te is less than te1. Therefore, the correction data is
Start correction data X corresponding to the temperature T at the switching timing
.., sn, te1, te2,..., and each time the time elapses, the end correction data corresponding to each end time is obtained from the temperature T in FIG. 6 and the frequency temperature characteristics in FIG.
When the internal temperature T is stabilized at room temperature, that is, after the end time tsm, the correction data is set to the steady-state correction data X0. As described above, the data tables 14A and 14B in FIG. 4 are created based on the correction data X corresponding to the time corresponding to the temperature rise or fall in the apparatus.

【0039】[1・5] 制御レジスタ22の動作 次に、制御レジスタ22の動作について、図7の流れ図
を参照しつつ説明する。実際には、制御レジスタ22
は、ロジック回路によって構成されているが、処理動作
を明瞭にするために、ここでは流れ図を使って説明す
る。
[1.5] Operation of Control Register 22 Next, the operation of the control register 22 will be described with reference to the flowchart of FIG. In practice, the control register 22
Is constituted by a logic circuit. However, in order to clarify the processing operation, it will be described here using a flowchart.

【0040】まず、この制御レジスタ22は、装置が待
機モードにある場合、即ち常温にある場合には、定常補
正データX0を論理緩急回路21に供給し、この論理緩
急回路21は受け取った定常補正データX0を緩急デー
タとして論理緩急を行い、クロック信号CLKの定常周
波数補正を行う。ここで、装置のスイッチ101がオフ
状態からオン状態に切換わり、CPU100が待機モー
ドから動作モードに切換わった場合、CPU動作検出回
路104はHレベルの温度補正要求信号AをRTC−I
C10の温度補正要求信号入力端子12に出力する。そ
して、切換回路13は、温度補正要求信号入力端子12
を介して供給された温度補正要求信号Aを受け、切換信
号BをLレベルからHレベルに切換える。これにより、
温度周波数補正処理を開始する。
First, when the device is in the standby mode, that is, at room temperature, the control register 22 supplies the steady-state correction data X0 to the logical acceleration / deceleration circuit 21. The logical speed is adjusted using the data X0 as the speed data, and the steady frequency correction of the clock signal CLK is performed. Here, when the switch 101 of the apparatus is switched from the off state to the on state and the CPU 100 is switched from the standby mode to the operation mode, the CPU operation detection circuit 104 outputs the H-level temperature correction request signal A to the RTC-I
It outputs to the temperature correction request signal input terminal 12 of C10. The switching circuit 13 is connected to the temperature correction request signal input terminal 12
Receives the temperature correction request signal A supplied through the switch, and switches the switching signal B from L level to H level. This allows
The temperature frequency correction process starts.

【0041】まず、制御レジスタ22は、開始タイマt
sをリセットしてスタートし(ステップS1)、記憶回
路14からデータテーブル14Aを読出す(ステップS
2)次に、制御レジスタ22は、開始時間tsが時間t
s1になったか否かを判定し(ステップS3)、時間t
s1に達していない場合(ステップS3;NO)には、
定常補正データX0を緩急データとして論理緩急回路2
1に供給する。そして、論理緩急回路21は、補正デー
タX0を緩急データとして論理緩急処理を行う(ステッ
プS4)。これにより、論理緩急回路21は、開始時間
tsが時間ts1に達するまでの間、常温における定常
周波数補正を行い、補正した信号を時計レジスタ23に
出力し、時計レジスタ23は、この信号を受けて時刻信
号Cを出力端子18から装置のCPU100に供給す
る。
First, the control register 22 stores a start timer t
s is reset and started (step S1), and the data table 14A is read from the storage circuit 14 (step S1).
2) Next, the control register 22 determines that the start time ts is equal to the time t.
It is determined whether or not s1 has been reached (step S3), and the time t
If s1 has not been reached (step S3; NO),
Logic slow / fast circuit 2 using steady-state correction data X0 as slow / fast data
Feed to 1. Then, the logical acceleration / deceleration circuit 21 performs a logical acceleration / deceleration process using the correction data X0 as the acceleration / deceleration data (step S4). As a result, until the start time ts reaches the time ts1, the logical acceleration / deceleration circuit 21 performs steady-state frequency correction at room temperature, outputs a corrected signal to the clock register 23, and the clock register 23 receives this signal. The time signal C is supplied from the output terminal 18 to the CPU 100 of the device.

【0042】一方、開始時間tsが時間ts1を経過し
た場合(ステップS3;YES)には、予めデータテー
ブル14Aによって決められた時間ts1、ts2・・
・毎に対応した開始補正データXsを読出し、この開始
補正データXsを緩急データとして論理緩急回路21に
供給する。そして、論理緩急回路21は、補正データX
sを緩急データとして論理緩急処理を行う(ステップS
5)。これにより、論理緩急回路21は、時間ts1、
ts2・・・に対応した開始補正データXs1、Xs2
に基づいた温度周波数補正を行い、補正した信号を時計
レジスタ23に出力し、時計レジスタ23は、この信号
を受けて時刻信号Cを出力端子18から装置のCPU1
00に供給する。
On the other hand, if the start time ts has passed the time ts1 (step S3; YES), the times ts1, ts2,.
Read the start correction data Xs corresponding to each case, and supply the start correction data Xs to the logical acceleration / deceleration circuit 21 as acceleration / deceleration data. Then, the logical acceleration / deceleration circuit 21 outputs the correction data X
The logical acceleration / deceleration processing is performed using s as acceleration / deceleration data (step S
5). As a result, the logic moderation circuit 21 sets the time ts1,
start correction data Xs1, Xs2 corresponding to ts2.
, And outputs the corrected signal to the clock register 23. The clock register 23 receives the signal and outputs a time signal C from the output terminal 18 to the CPU 1 of the apparatus.
Supply to 00.

【0043】制御レジスタ22は、開始時間tsが装置
内温度が最高温度で安定する時間tsnに達したか否か
を判定し(ステップS6)、達していない場合(ステッ
プS6;NO)には、ステップS5の処理を繰り返し、
達した場合(ステップS6;YES)には、装置内温度
が安定しているため、開始補正データXsnを緩急デー
タとして論理緩急回路21に供給する(ステップS
7)。そして、論理緩急回路21は、補正データXsn
を緩急データとして論理緩急処理を行う(ステップS
7)。
The control register 22 determines whether or not the start time ts has reached the time tsn at which the internal temperature of the apparatus is stabilized at the maximum temperature (step S6). If the start time ts has not reached (step S6; NO), Repeat the process of step S5,
If the temperature has reached (step S6; YES), the start correction data Xsn is supplied to the logical acceleration / deceleration circuit 21 as acceleration / deceleration data because the temperature in the apparatus is stable (step S6).
7). Then, the logical acceleration / deceleration circuit 21 outputs the correction data Xsn
Is used as the speed data to perform logical speed processing (step S
7).

【0044】その後、制御レジスタ22は、切換回路1
3からの切換信号Bを監視し(ステップS8)、切換信
号BがHレベルからLレベルに切換わるまで、即ち装置
が動作モードから待機モードに切換わるまでステップS
7の処理を続行する。
Thereafter, the control register 22 sets the switching circuit 1
3 is monitored (step S8) until the switching signal B switches from the H level to the L level, that is, until the device switches from the operation mode to the standby mode.
7 is continued.

【0045】スイッチ101がオン状態からオフ状態に
切換わり、装置が動作モードから待機モードに切換わっ
た場合、即ち切換回路13から出力される切換信号Bが
HレベルからLレベルに切換わった場合には(ステップ
S8;YES)、制御レジスタ22は終了タイマteを
リセットしてスタートし(ステップS9)、記憶回路1
4からデータテーブル14Bを読出す(ステップS1
0)
When switch 101 is switched from the on state to the off state and the device is switched from the operation mode to the standby mode, that is, when switch signal B output from switch circuit 13 is switched from the H level to the L level. (Step S8; YES), the control register 22 resets the start timer te and starts the operation (Step S9).
4 is read from the data table 14B (step S1).
0)

【0046】次に、制御レジスタ22は、終了時間te
が時間te1に達するまでの間、終了補正データXen
を緩急データとして論理緩急回路21に供給し、最高温
度における周波数補正を行い、補正した信号を時計レジ
スタ23に出力し、時計レジスタ23は、この信号を受
けて時刻信号Cを出力端子18から装置のCPU100
に供給する。
Next, the control register 22 determines the end time te
Until the time reaches the time te1, the end correction data Xen
Is supplied to the logical acceleration / deceleration circuit 21 as the acceleration / deceleration data, frequency correction at the highest temperature is performed, and the corrected signal is output to the clock register 23. The clock register 23 receives the signal and outputs the time signal C from the output terminal 18 to the device. CPU 100
To supply.

【0047】一方、終了時間teが時間te1を経過し
た場合には、予めデータテーブル14Bによって決めら
れた時間te1、te2・・・毎に対応した終了補正デ
ータXeを読出し、この終了補正データXeを緩急デー
タとして論理緩急回路21に供給する。そして、論理緩
急回路21は、補正データXeを緩急データとして論理
緩急処理を行う(ステップS11)。これにより、論理
緩急回路21は、時間te1、te2・・・に対応した
終了補正データXe1、Xe2・・・に基づいた温度周
波数補正を行い、補正した信号を時計レジスタ23に出
力し、時計レジスタ23は、この信号を受けて時刻信号
Cを出力端子18から装置のCPU100に供給する。
On the other hand, when the end time te has passed the time te1, the end correction data Xe corresponding to each of the times te1, te2... Determined in advance by the data table 14B is read, and this end correction data Xe is read. It is supplied to the logic acceleration / deceleration circuit 21 as acceleration / deceleration data. Then, the logical acceleration / deceleration circuit 21 performs a logical acceleration / deceleration process using the correction data Xe as acceleration / deceleration data (step S11). Thus, the logical acceleration / deceleration circuit 21 performs the temperature frequency correction based on the end correction data Xe1, Xe2,... Corresponding to the times te1, te2, and so on, and outputs the corrected signal to the clock register 23. 23 receives the signal and supplies a time signal C from the output terminal 18 to the CPU 100 of the apparatus.

【0048】制御レジスタ22は、開始時間teが装置
内温度が常温で安定する時間temに達したか否かを判
定し(ステップS12)、達していない場合(ステップ
S12;NO)には、ステップS11の処理を繰り返
し、達した場合(ステップS12;YES)には、装置
内温度が常温になっているとして温度周波数補正を終了
する。その後、制御レジスタ22は、定常補正データX
0を緩急データとして論理緩急回路21に供給し、論理
緩急回路21は、定常補正データX0を緩急データとし
て論理緩急を行い、通常周波数処理を行う。
The control register 22 determines whether or not the start time te has reached the time tem at which the temperature in the apparatus is stabilized at room temperature (step S12). If not (step S12; NO), The process of S11 is repeated, and when the temperature has reached (step S12; YES), the temperature-frequency correction is terminated, assuming that the temperature in the device is at room temperature. Thereafter, the control register 22 stores the steady-state correction data X
0 is supplied to the logic acceleration / deceleration circuit 21 as acceleration / deceleration data, and the logic acceleration / deceleration circuit 21 performs logic acceleration / deceleration using the steady-state correction data X0 as acceleration / deceleration data, and performs normal frequency processing.

【0049】[1・6] 第1実施形態の効果 このように、本実施形態によるRTC−IC10は、温
度依存性の高い圧電振動子Xを用いた場合であっても、
温度補正要求信号入力端子12に入力される温度補正要
求信号Aによって装置の動作状態(動作モード或いは待
機モード)を監視し、装置動作状態が切換わった場合、
制御レジスタ22からは緩急データとしての補正データ
を論理緩急回路21に漸次可変にして供給する。これに
より、装置内の温度変化に拘わらず、論理緩急回路21
は周波数の安定した信号を時計レジスタ23に供給し、
この時計レジスタ23から出力端子18を介して外部の
CPU100に時刻信号を供給する。この結果、RTC
−IC10から出力される時刻信号の信頼性を高めるこ
とができる。
[1 · 6] Effects of the First Embodiment As described above, the RTC-IC 10 according to the present embodiment can be used even when the piezoelectric vibrator X having high temperature dependence is used.
The operation state (operation mode or standby mode) of the apparatus is monitored by the temperature correction request signal A input to the temperature correction request signal input terminal 12, and when the apparatus operation state is switched,
The control register 22 supplies correction data as speed data to the logic speed circuit 21 while gradually varying the correction data. As a result, regardless of the temperature change in the device, the logical acceleration / deceleration circuit 21
Supplies a signal with a stable frequency to the clock register 23,
A time signal is supplied from the clock register 23 to the external CPU 100 via the output terminal 18. As a result, RTC
-The reliability of the time signal output from the IC 10 can be improved.

【0050】[1・7] 第1実施形態の変形例 第1実施形態では、主電源103から高電位側電源端子
17に常時駆動電圧VCCが供給されるようにしたが、
図8に示すように、主電源103をスイッチ101によ
って駆動制御するようにしてCPU100を動作モード
にするときに主電源103から駆動電圧VCCを供給す
るようにしてもよい。この場合、主電源103と整流器
106との間に、装置の動作状態に対応した温度補正要
求信号Aを発生する主電源検出回路110を接続すれば
よい。このように構成される変形例においても、主電源
103からの駆動電圧VCCがCPU100およびRT
C−IC10の高電位側電源端子17に供給された場
合、主電源検出回路110からHレベルの温度補正要求
信号Aが温度補正要求信号入力端子12に供給されるこ
とになる。これにより、RTC−IC10内では、装置
内の温度変化に対応した周波数補正を行うことができ
る。しかも、この変形例では、装置が待機モードにある
場合には、主電源103からの電圧供給を停止している
から、待機モード時における消費電力を大幅に低減する
ことが可能となる。
[1.7] Modification of First Embodiment In the first embodiment, the drive voltage VCC is always supplied from the main power supply 103 to the high-potential power supply terminal 17.
As shown in FIG. 8, the drive voltage VCC may be supplied from the main power supply 103 when driving the CPU 100 in the operation mode by controlling the drive of the main power supply 103 by the switch 101. In this case, a main power detection circuit 110 that generates a temperature correction request signal A corresponding to the operation state of the device may be connected between the main power 103 and the rectifier 106. Also in the modified example configured as described above, the driving voltage VCC from the main power
When the power is supplied to the high-potential-side power supply terminal 17 of the C-IC 10, the H-level temperature correction request signal A is supplied from the main power supply detection circuit 110 to the temperature correction request signal input terminal 12. Thereby, in the RTC-IC 10, frequency correction corresponding to a temperature change in the device can be performed. Moreover, in this modification, when the apparatus is in the standby mode, the voltage supply from the main power supply 103 is stopped, so that the power consumption in the standby mode can be significantly reduced.

【0051】[2] 第2実施形態 本実施形態によるRTC−ICの特徴は、ICチップ内
に温度センサを持たせ、この温度センサから検出される
温度に応じた補正データによって、温度周波数補正を行
った点にある。なお、前述した第1実施形態と同一の構
成要素に同一の符号を付し、その説明を省略するものと
する。
[2] Second Embodiment The feature of the RTC-IC according to the present embodiment is that a temperature sensor is provided in the IC chip, and the temperature frequency is corrected by the correction data corresponding to the temperature detected from the temperature sensor. It is in the point which went. The same components as those in the first embodiment described above are denoted by the same reference numerals, and description thereof will be omitted.

【0052】[2・1] 第2実施形態の大略構成 図9は、第2実施形態によるRTC−IC30の周辺回
路、特に駆動電圧VCCの供給経路を示した図である。
この供給経路については第1実施形態と同様であるので
説明を省略するものとする。
[2.1] Schematic Configuration of Second Embodiment FIG. 9 is a diagram showing peripheral circuits of the RTC-IC 30 according to the second embodiment, in particular, a supply path of the driving voltage VCC.
This supply route is the same as in the first embodiment, and a description thereof will be omitted.

【0053】[2・2] RTC30の構成 次に、RTC−IC30について説明する。ここで、R
TC−IC30は、基準クロック発振器11と、温度補
正要求信号入力端子12と、切換回路13と、温度周波
数補正に用いられるデータテーブル32A(図11参
照)として予め記憶する記憶回路32と、装置内温度を
検出する温度センサ33と、補正回路15とを備えてい
る。
[2.2] Configuration of RTC 30 Next, the RTC-IC 30 will be described. Where R
The TC-IC 30 includes a reference clock oscillator 11, a temperature correction request signal input terminal 12, a switching circuit 13, a storage circuit 32 previously stored as a data table 32A (see FIG. 11) used for temperature frequency correction, A temperature sensor 33 for detecting a temperature and a correction circuit 15 are provided.

【0054】RTC−IC30は、第1実施形態と同様
に、圧電振動子Xを除く構成部品をICチップ16とし
て構成し、さらにICチップ16および圧電振動子Xを
モールド封止した構成となっている。
As in the first embodiment, the RTC-IC 30 is configured such that components other than the piezoelectric vibrator X are configured as an IC chip 16 and the IC chip 16 and the piezoelectric vibrator X are molded and sealed. I have.

【0055】[2・3] 補正回路15の構成 周波数の補正を行う補正回路15は、図10に示すよう
に、論理緩急回路21と、データテーブル32Aからの
補正データを受けて論理緩急回路21を制御する制御レ
ジスタ22と、論理緩急回路21から出力される信号を
時刻信号Cに変換する時計レジスタ23と、を具備して
構成されている。ここで、制御レジスタ22は、切換回
路13からの切換信号Bが切換わった場合、温度センサ
31からの温度を読込む機能と、図11に示すように読
出した温度に応じた補正データをデータテーブル32A
から読出す機能と、この補正データを緩急データとして
論理緩急回路21を制御する機能とを備えている。
[2-3] Configuration of Correction Circuit 15 As shown in FIG. 10, the correction circuit 15 for correcting the frequency receives the correction data from the logic table 21 and the data table 32A, and receives the correction data from the data table 32A. , And a clock register 23 for converting a signal output from the logical acceleration / deceleration circuit 21 into a time signal C. Here, when the switching signal B from the switching circuit 13 is switched, the control register 22 has a function of reading the temperature from the temperature sensor 31 and a correction data corresponding to the read temperature as shown in FIG. Table 32A
And a function of controlling the logical acceleration / deceleration circuit 21 using the correction data as acceleration / deceleration data.

【0056】[2・4] データテーブル32Aの説
明 第1実施形態で述べた如く、音叉型水晶振動子の周波数
は温度依存性を有している。このため、データテーブル
32Aは、図11に示すように、装置内の温度Tに応じ
た補正データXによって作成されている。
[2.4] Description of Data Table 32A As described in the first embodiment, the frequency of the tuning-fork type quartz resonator has temperature dependence. Therefore, as shown in FIG. 11, the data table 32A is created based on the correction data X corresponding to the temperature T in the apparatus.

【0057】[2・5] 制御レジスタ22の動作 次に、制御レジスタ22の動作について、図12の流れ
図を参照しつつ説明する。実際には、制御レジスタ22
は、ロジック回路によって構成されているが、処理動作
を明瞭にするために、ここでは流れ図を使って説明す
る。
[2.5] Operation of Control Register 22 Next, the operation of the control register 22 will be described with reference to the flowchart of FIG. In practice, the control register 22
Is constituted by a logic circuit. However, in order to clarify the processing operation, it will be described here using a flowchart.

【0058】まず、この制御レジスタ22は、装置が待
機モードにある場合、即ち常温にある場合には、定常補
正データX0を論理緩急回路21に供給し、この論理緩
急回路21は受け取った定常補正データX0を緩急デー
タとして論理緩急してクロック信号CLKの定常周波数
補正を行っている。ここで、装置のスイッチ101がオ
フ状態からオン状態に切換わり、CPU100が待機モ
ードから動作モードに切換わった場合、CPU動作検出
回路104はHレベルの温度補正要求信号AをRTC−
IC10の温度補正要求信号入力端子12に出力する。
そして、切換回路13は、温度補正要求信号入力端子1
2を介して供給された温度補正要求信号Aを受け、切換
信号BをLレベルからHレベルに切換える。これによ
り、温度周波数補正処理を開始する。
First, when the apparatus is in the standby mode, that is, at room temperature, the control register 22 supplies the steady-state correction data X0 to the logical acceleration / deceleration circuit 21. The steady frequency correction of the clock signal CLK is performed by logically changing the data X0 as the speed data. Here, when the switch 101 of the apparatus is switched from the off state to the on state and the CPU 100 is switched from the standby mode to the operation mode, the CPU operation detection circuit 104 outputs the H-level temperature correction request signal A to the RTC-
It outputs to the temperature correction request signal input terminal 12 of the IC 10.
The switching circuit 13 is connected to the temperature correction request signal input terminal 1
Upon receiving the temperature correction request signal A supplied through the switch 2, the switching signal B is switched from L level to H level. Thereby, the temperature frequency correction processing is started.

【0059】まず、制御レジスタ22は、温度センサ3
1から装置内の温度Tを読込み(ステップS21)、記
憶回路32からデータテーブル32Aからこの温度Tに
対応した補正データを読出し(ステップS22)、この
補正データXTを緩急データとして論理緩急回路21に
供給する。そして、論理緩急回路21は、補正データX
Tを緩急データとして論理緩急処理を行う(ステップS
23)。これにより、論理緩急回路21は、装置内温度
に対応した周波数補正を行い、補正した信号を時計レジ
スタ23に出力し、時計レジスタ23は、この信号を受
けて時刻信号Cを出力端子18から装置のCPU100
に供給する。その後、制御レジスタ22は、切換回路1
3からの切換信号Bを監視し(ステップS24)、切換
信号BがHレベルからLレベルに切換わるまで、即ち装
置が動作モードから待機モードに切換わるまでステップ
S21以降の処理を繰り返す。
First, the control register 22 stores the temperature sensor 3
1, the temperature T in the apparatus is read (step S21), the correction data corresponding to the temperature T is read from the data table 32A from the storage circuit 32 (step S22), and the correction data XT is converted into the logical speed circuit 21 as the speed data. Supply. Then, the logical acceleration / deceleration circuit 21 outputs the correction data X
Perform logical acceleration / deceleration processing using T as acceleration / deceleration data (step S
23). Accordingly, the logic moderating / decreasing circuit 21 performs frequency correction corresponding to the internal temperature of the device, outputs a corrected signal to the clock register 23, and the clock register 23 receives the signal and outputs a time signal C from the output terminal 18 to the device. CPU 100
To supply. Thereafter, the control register 22 reads the switching circuit 1
3 is monitored (step S24), and the processing from step S21 is repeated until the switching signal B switches from the H level to the L level, that is, until the apparatus switches from the operation mode to the standby mode.

【0060】スイッチ101がオン状態からオフ状態に
切換わり、装置が動作モードから待機モードに切換わっ
た場合、温度補正要求信号AがLレベルになる(ステッ
プS24;YES)。即ち、切換回路13から出力され
る切換信号BがHレベルからLレベルに切換わる。しか
し、装置が動作モードから待機モードに切換わった場合
でも、温度が急激に低下しない。そこで、制御レジスタ
22は、温度センサ31から装置内の温度Tを読込み
(ステップS25)、この温度Tが室温であるか否かを
判定し(ステップS26)、室温に達していない場合に
は(ステップS26;NO)、記憶回路32からデータ
テーブル32Aからこの温度Tに対応した補正データを
読出し(ステップS27)、この補正データXTを緩急
データとして論理緩急回路21で論理緩急処理を行わせ
る(ステップS28)。一方、温度Tが常温になった場
合には(ステップS26;YES)、この温度周波数補
正処理を終了する。そして、制御レジスタ22は、定常
補正データX0を緩急データとして論理緩急回路21に
供給し、論理緩急回路21は、定常補正データX0を緩
急データとして論理緩急処理を行う。
When the switch 101 is switched from the on state to the off state and the apparatus is switched from the operation mode to the standby mode, the temperature correction request signal A goes low (step S24; YES). That is, the switching signal B output from the switching circuit 13 switches from the H level to the L level. However, even when the device switches from the operation mode to the standby mode, the temperature does not drop sharply. Therefore, the control register 22 reads the temperature T in the apparatus from the temperature sensor 31 (step S25), determines whether or not the temperature T is room temperature (step S26). (Step S26; NO), the correction data corresponding to the temperature T is read from the data table 32A from the storage circuit 32 (Step S27), and the logical acceleration / deceleration circuit 21 performs the logical acceleration / deceleration processing using the correction data XT as acceleration / deceleration data (Step S27). S28). On the other hand, when the temperature T has reached the normal temperature (step S26; YES), the temperature frequency correction processing ends. Then, the control register 22 supplies the steady-state correction data X0 as acceleration / deceleration data to the logic acceleration / deceleration circuit 21. The logic acceleration / deceleration circuit 21 performs logic acceleration / deceleration processing using the steady-state correction data X0 as acceleration / deceleration data.

【0061】[2・6] 第2実施形態の効果 このように、本実施形態によるRTC−IC30は、I
Cチップ16内に温度センサ31を持たせ、この温度セ
ンサ31によって装置内温度を検出し、この検出した温
度に基づいてデータテーブル32Aから補正データXT
を読出し、この補正データXTを緩急データとして周波
数補正を行う。これにより、装置内の温度変化に拘わら
ず、論理緩急回路21は周波数の安定した信号を時計レ
ジスタ23に供給し、この時計レジスタ23から出力端
子18を介して外部のCPU100に時刻信号を供給す
る。この結果、RTC−IC30から出力される時刻信
号の信頼性を高めることができる。
[2.6] Effect of Second Embodiment As described above, the RTC-IC 30 according to the present embodiment has
A temperature sensor 31 is provided in the C chip 16, the temperature inside the device is detected by the temperature sensor 31, and correction data XT is read from a data table 32A based on the detected temperature.
And frequency correction is performed using the correction data XT as slow / fast data. Thus, regardless of the temperature change in the apparatus, the logical regulation circuit 21 supplies a signal having a stable frequency to the clock register 23, and supplies a time signal from the clock register 23 to the external CPU 100 via the output terminal 18. . As a result, the reliability of the time signal output from the RTC-IC 30 can be improved.

【0062】[2・7] 第2実施形態の変形例 第2実施形態では、主電源103から高電位側電源端子
17に常時駆動電圧VCCが供給されるようにしたが、
図13に示すように、主電源103をスイッチ101に
よって駆動制御するようにしてCPU100を動作モー
ドにするときに主電源103から駆動電圧VCCを供給
するようにしてもよい。この場合、主電源103と整流
器106との間に、装置の動作状態に対応した温度補正
要求信号Aを発生する主電源検出回路110を接続すれ
ばよい。このように構成される変形例においても、主電
源103からの駆動電圧VCCがCPU100およびR
TC−IC30の高電位側電源端子17に供給された場
合、主電源検出回路110からHレベルの温度補正要求
信号Aが温度補正要求信号入力端子12に供給されるこ
とになる。これにより、RTC−IC30内では、装置
内の温度変化に対応した周波数補正を行うことができ
る。しかも、この変形例では、装置が待機モードにある
場合には、主電源103からの電圧供給を停止している
から、待機モード時における消費電力を大幅に低減する
ことが可能となる。
[2.7] Modification of Second Embodiment In the second embodiment, the drive voltage VCC is always supplied from the main power supply 103 to the high potential side power supply terminal 17.
As shown in FIG. 13, the drive voltage VCC may be supplied from the main power supply 103 when the CPU 100 is set in the operation mode by controlling the drive of the main power supply 103 by the switch 101. In this case, a main power detection circuit 110 that generates a temperature correction request signal A corresponding to the operation state of the device may be connected between the main power 103 and the rectifier 106. Also in the modified example configured as described above, the driving voltage VCC from the main power
When supplied to the high-potential-side power supply terminal 17 of the TC-IC 30, the H-level temperature correction request signal A is supplied from the main power supply detection circuit 110 to the temperature correction request signal input terminal 12. Thereby, in the RTC-IC 30, frequency correction corresponding to a temperature change in the device can be performed. Moreover, in this modification, when the apparatus is in the standby mode, the voltage supply from the main power supply 103 is stopped, so that the power consumption in the standby mode can be significantly reduced.

【0063】[3] 第3実施形態 本実施形態によるRTC−ICの特徴は、ICチップ内
に温度センサを持たせると共に、温度周波数補正に用い
られるデータテーブルを外部の記憶手段に持たせた点に
ある。なお、前述した実施形態と同一の構成要素に同一
の符号を付し、その説明を省略するものとする。
[3] Third Embodiment The feature of the RTC-IC according to the present embodiment is that an IC chip has a temperature sensor and a data table used for temperature frequency correction is provided in an external storage means. It is in. The same components as those in the above-described embodiment are denoted by the same reference numerals, and description thereof will be omitted.

【0064】[3・1] 第3実施形態の大略構成 図14は、第3実施形態によるRTC−IC40の周辺
回路、特に駆動電圧VCCの供給経路を示した図であ
る。この供給経路については第1実施形態と同様である
ので説明を省略するものとする。また、A/D変換回路
50は、温度センサ31から出力される検出温度信号を
デジタルに変換するもので、温度センサ31にA/D変
換を持たせた場合には、不必要になるものである。
[3.1] Schematic Configuration of Third Embodiment FIG. 14 is a diagram showing a peripheral circuit of the RTC-IC 40 according to the third embodiment, in particular, a supply path of the drive voltage VCC. This supply route is the same as in the first embodiment, and a description thereof will be omitted. Further, the A / D conversion circuit 50 converts the detected temperature signal output from the temperature sensor 31 into a digital signal, and becomes unnecessary when the temperature sensor 31 is provided with A / D conversion. is there.

【0065】[3・2] RTC40の構成 次に、RTC−IC40について説明する。ここで、R
TC−IC40は、基準クロック発振器11、温度補正
要求信号入力端子12、切換回路13、温度センサ31
および補正回路15に加え、検出温度を外部に出力する
温度信号出力端子41と、温度に対応した補正データを
有する補正信号を入力する補正信号入力端子42とを備
えている。
[3.2] Configuration of RTC 40 Next, the RTC-IC 40 will be described. Where R
The TC-IC 40 includes a reference clock oscillator 11, a temperature correction request signal input terminal 12, a switching circuit 13, and a temperature sensor 31.
A temperature signal output terminal 41 for outputting a detected temperature to the outside; and a correction signal input terminal 42 for inputting a correction signal having correction data corresponding to the temperature.

【0066】RTC−IC40は、第1実施形態と同様
に、圧電振動子Xを除く構成部品をICチップ16とし
て構成し、さらにICチップ16および圧電振動子Xを
モールド封止した構成となっている。
As in the first embodiment, the RTC-IC 40 is configured such that components other than the piezoelectric vibrator X are configured as an IC chip 16 and the IC chip 16 and the piezoelectric vibrator X are molded and sealed. I have.

【0067】[3・3] 補正回路15の構成 周波数の補正を行う補正回路15は、図15に示すよう
に、論理緩急回路21と、補正信号入力端子42を介し
て外部から供給される補正データを受け、この補正デー
タによって論理緩急回路21を制御する制御レジスタ2
2と、論理緩急回路21から出力される信号を時刻信号
Cに変換する時計レジスタ23と、を具備して構成され
ている。
[3-3] Configuration of Correction Circuit 15 As shown in FIG. 15, the correction circuit 15 for correcting the frequency is provided with a correction circuit supplied from the outside via the logical regulation circuit 21 and the correction signal input terminal 42. Control register 2 which receives the data and controls the logical acceleration / deceleration circuit 21 based on the correction data.
2 and a clock register 23 for converting a signal output from the logical regulation circuit 21 into a time signal C.

【0068】[3・4] CPU100の構成 本実施形態では、このCPU100に温度周波数補正を
行うためのデータテーブル32Aが記憶されており、こ
のCPU100は、温度センサ31から検出温度信号が
出力された場合、この温度に対応した補正データをRT
C−IC40の補正信号入力端子42に供給するもので
ある。
[3-4] Configuration of CPU 100 In the present embodiment, a data table 32 A for performing temperature frequency correction is stored in the CPU 100, and the CPU 100 outputs a detected temperature signal from the temperature sensor 31. In this case, the correction data corresponding to this temperature is
It is supplied to the correction signal input terminal 42 of the C-IC 40.

【0069】制御レジスタ22の動作についての説明
は、温度Tに対応した補正データXTを記憶回路32か
ら読出す点と、外部のCPU100から読出す点で異な
る他は、前述した第2実施形態における図12の流れ図
とほぼ同一であるので、その説明を省略するものとす
る。
The operation of control register 22 is described in the second embodiment except that correction data XT corresponding to temperature T is read from storage circuit 32 and that it is read from external CPU 100. Since the flowchart is almost the same as that of FIG. 12, the description thereof will be omitted.

【0070】[3・5] 第3実施形態の効果 このように、本実施形態によるRTC−IC40におい
ても、ICチップ16内に持たせた温度センサ31によ
って装置内温度を検出し、この検出した温度に基づいて
外部のCPU100から補正データXTを読出し、この
補正データXTを緩急データとして周波数補正を行う。
これにより、装置内の温度変化に拘わらず、論理緩急回
路21は周波数の安定した信号を時計レジスタ23に供
給し、この時計レジスタ23から出力端子18を介して
外部のCPU100に時刻信号を供給する。この結果、
RTC−IC40から出力される時刻信号の信頼性を高
めることができる。しかも、他の実施形態と異なり、温
度周波数補正のためのデータテーブルをRTC−IC4
0内に設ける必要がないため、RTC−IC40を装置
に組み込んだ後であっても、温度に対する補正データを
新たに設定することができ、他の実施形態に比べて補正
精度をより高めることが可能となる。
[3.5] Effect of Third Embodiment As described above, also in the RTC-IC 40 according to the present embodiment, the temperature inside the device is detected by the temperature sensor 31 provided in the IC chip 16 and the detected temperature is detected. The correction data XT is read from the external CPU 100 based on the temperature, and the frequency correction is performed using the correction data XT as slow / fast data.
Thus, regardless of the temperature change in the apparatus, the logical regulation circuit 21 supplies a signal having a stable frequency to the clock register 23, and supplies a time signal from the clock register 23 to the external CPU 100 via the output terminal 18. . As a result,
The reliability of the time signal output from the RTC-IC 40 can be improved. Moreover, unlike the other embodiments, the data table for the temperature frequency correction is stored in the RTC-IC4.
Since it is not necessary to provide the correction data for the temperature, even after the RTC-IC 40 is incorporated in the device, it is possible to newly set the correction data for the temperature, and it is possible to further improve the correction accuracy as compared with the other embodiments. It becomes possible.

【0071】[3・6] 第3実施形態の変形例 [3・6・1] 変形例1 第3実施形態では、主電源103から高電位側電源端子
17に常時駆動電圧VCCが供給されるようにしたが、
図16に示すように、主電源103をスイッチ101に
よって駆動制御するようにしてCPU100を動作モー
ドにするときに主電源103から駆動電圧VCCを供給
するようにしてもよい。この場合、主電源103と整流
器106との間に、装置の動作状態に対応した温度補正
要求信号Aを発生する主電源検出回路110を接続すれ
ばよい。このように構成される変形例においても、主電
源103からの駆動電圧VCCがCPU100およびR
TC−IC40の高電位側電源端子17に供給された場
合、主電源検出回路110からHレベルの温度補正要求
信号Aが温度補正要求信号入力端子12に供給されるこ
とになる。これにより、RTC−IC40内では、装置
内の温度変化に対応した周波数補正を行うことができ
る。しかも、この変形例では、装置が待機モードにある
場合には、主電源103からの電圧供給を停止している
から、待機モード時における消費電力を大幅に低減する
ことが可能となる。
[3.6] Modification of Third Embodiment [3.6.1] Modification 1 In the third embodiment, the drive voltage VCC is constantly supplied from the main power supply 103 to the high-potential-side power supply terminal 17. I did,
As shown in FIG. 16, the drive voltage VCC may be supplied from the main power supply 103 when the CPU 100 is set to the operation mode by controlling the drive of the main power supply 103 by the switch 101. In this case, a main power detection circuit 110 that generates a temperature correction request signal A corresponding to the operation state of the device may be connected between the main power 103 and the rectifier 106. Also in the modified example configured as described above, the driving voltage VCC from the main power supply 103 is applied to the CPU 100 and R
When the power is supplied to the high-potential-side power supply terminal 17 of the TC-IC 40, the H-level temperature correction request signal A is supplied from the main power detection circuit 110 to the temperature correction request signal input terminal 12. Thereby, in the RTC-IC 40, frequency correction corresponding to a temperature change in the device can be performed. Moreover, in this modification, when the apparatus is in the standby mode, the voltage supply from the main power supply 103 is stopped, so that the power consumption in the standby mode can be significantly reduced.

【0072】[3・6・2] 変形例2 この実施形態では、温度センサ31からの検出温度信号
を温度信号出力端子41を介して外部に出力し、補正信
号入力端子42を介して外部から検出温度信号に対応し
た補正データを受け取るようにしたが、これに限らず、
温度信号出力端子41および補正信号入力端子42に赤
外線或いは電磁波等による通信手段を設け、この通信手
段を用いてCPU100との間で信号の授受を行うよう
にしてもよい。
[3.6.2] Modification 2 In this embodiment, the detected temperature signal from the temperature sensor 31 is output to the outside via the temperature signal output terminal 41, and from the outside via the correction signal input terminal 42. Correction data corresponding to the detected temperature signal is received, but is not limited to this.
The temperature signal output terminal 41 and the correction signal input terminal 42 may be provided with communication means using infrared rays, electromagnetic waves, or the like, and signals may be exchanged with the CPU 100 using the communication means.

【0073】[4] 変形例 [4・1] 変形例1 なお、前述した各実施形態によるRTC−ICでは、基
準クロック信号CLK1の周波数を32.768kHz
としたが、本発明はこれに限定されるものではなく。任
意に設定することも可能である。また、前記実施形態で
は、CPUが待機モードにある場合、予め決められた定
常補正データX0を用いた周波数補正(定常周波数補
正)を行い、CPUが動作モードにある場合、可変する
補正データを用いた周波数補正(温度周波数補正)を行
うようにしたクロック信号供給装置を例に挙げて説明し
ている。しかし、本発明はこれに限らず、CPUが待機
モードにある場合には、定常周波数補正を行わずに、基
準クロック発振器からの基準クロック信号CLKをその
まま出力し、動作モードにある場合に温度周波数補正を
行うようにしてもよい。
[4] Modifications [4.1] Modification 1 In the RTC-IC according to each of the above-described embodiments, the frequency of the reference clock signal CLK1 is 32.768 kHz.
However, the present invention is not limited to this. It can be set arbitrarily. In the above embodiment, when the CPU is in the standby mode, frequency correction (steady frequency correction) using predetermined steady-state correction data X0 is performed, and when the CPU is in the operation mode, variable correction data is used. A clock signal supply device that performs frequency correction (temperature frequency correction) is described as an example. However, the present invention is not limited to this. When the CPU is in the standby mode, the reference clock signal CLK from the reference clock oscillator is output as it is without performing the steady-state frequency correction. Correction may be performed.

【0074】[4・2] 変形例2 前記各実施形態では、温度補正要求信号入力端子12、
出力端子18、温度信号出力端子41、補正信号入力端
子42等を介して外部装置との間で信号の授受を行うよ
うにしたが、本発明はこれに限らず、端子を複数にして
外部の装置との間を所謂インターフェースによって接続
させるようにしてもよい。
[4.2] Modification 2 In the above embodiments, the temperature correction request signal input terminal 12
Signals are exchanged with an external device via the output terminal 18, the temperature signal output terminal 41, the correction signal input terminal 42, and the like. However, the present invention is not limited to this. You may make it connect with a device by what is called an interface.

【0075】[4・3] 変形例3 前記各実施形態では、切換回路13が、CPU動作検出
回路104或いは主電源検出回路110からの温度補正
要求信号Aを用いてCPU100の動作状態を待機モー
ドであるか動作モードであるかを判定するようにした。
しかし、本発明はCPU動作検出回路104或いは主電
源検出回路110に限らず、例えば屋外に設置して使用
する装置にRTC−ICを搭載した場合には、スイッチ
101の動作によって温度補正要求信号Aを生成するも
の、光熱センサからの出力信号、或いは各種制御信号で
あってもよく、要は装置内の温度環境が変わったことを
検知できるものであればよい。
[4.3] Modification 3 In the above embodiments, the switching circuit 13 changes the operating state of the CPU 100 to the standby mode using the temperature correction request signal A from the CPU operation detecting circuit 104 or the main power supply detecting circuit 110. Or the operation mode.
However, the present invention is not limited to the CPU operation detection circuit 104 or the main power supply detection circuit 110. For example, when the RTC-IC is mounted on a device that is installed outdoors and used, the temperature correction request signal A , An output signal from a photothermal sensor, or various control signals. In short, any signal that can detect a change in the temperature environment in the device may be used.

【0076】[4・4] 変形例4 前記各実施形態では、装置が駆動モードになったときに
温度が上昇するときに温度周波数補正を行うようにした
場合について詳述したが、逆に動作モード時に装置内温
度が安定し、待機モード時に外界からの影響で温度が変
化する場合には、温度補正要求信号AのHレベルとLレ
ベル、或いは切換回路13のHレベルとLレベルを入れ
替えることによって、容易に対応させることができる。
[4.4] Modification 4 In the above embodiments, the case where the temperature and frequency are corrected when the temperature rises when the apparatus is in the drive mode has been described in detail. In the case where the temperature inside the device is stabilized in the mode and the temperature changes under the influence of the outside world in the standby mode, the H level and the L level of the temperature correction request signal A or the H level and the L level of the switching circuit 13 are switched. Can be easily handled.

【0077】[4・5] 変形例5 前記各実施形態では、基準クロック信号CLKの周波数
補正を論理緩急回路21によって行うものとして述べた
が、基準クロック発振器11の出力側に容量アレイを持
たせ、この容量を選択することによって周波数補正を行
う容量緩急回路を用いるようにしてもよい。
[4.5] Modification 5 In each of the above embodiments, the frequency correction of the reference clock signal CLK has been described as being performed by the logical regulation circuit 21. However, the output side of the reference clock oscillator 11 has a capacitance array. Alternatively, a capacitance grading circuit that performs frequency correction by selecting this capacitance may be used.

【0078】[4・6] 変形例6 第1、第2実施形態では、記憶回路14に予めデータテ
ーブルが記憶されているものとして述べたが、別途記憶
回路14にユーザがデータを書き込むためのデータ書込
端子を設けてもよい。この場合、外部のコントローラか
ら書き込まれるデータは、装置の使用環境に対応させて
ユーザが設定することが可能となり、より正確な周波数
補正を実現することが可能となる。また、RTC−IC
内に、コイル、赤外線等の光、無線による通信手段を設
けるようにすれば、データテーブルはデータ書込端子を
介さずに非接触でデータを書き込むことも可能となる。
[4.6] Modification 6 In the first and second embodiments, it has been described that the data table is stored in the storage circuit 14 in advance, but it is necessary for the user to write data in the storage circuit 14 separately. A data write terminal may be provided. In this case, the data written from the external controller can be set by the user in accordance with the usage environment of the device, and more accurate frequency correction can be realized. Also, RTC-IC
When a coil, light such as infrared light, or wireless communication means is provided therein, the data table can also write data in a non-contact manner without passing through a data writing terminal.

【0079】[0079]

【発明の効果】以上に説明したように、本発明に係るク
ロック信号供給装置は、外部の処理ユニットの状態を監
視して適切な周波数補正を可能にする。
As described above, the clock signal supply device according to the present invention monitors the state of the external processing unit and enables appropriate frequency correction.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 第1実施形態のRTC−ICおよび周辺の電
源経路を示すブロック図である。
FIG. 1 is a block diagram showing an RTC-IC of a first embodiment and a peripheral power supply path.

【図2】 同実施形態によるRTC−ICの構成を示す
ブロック図である。
FIG. 2 is a block diagram showing a configuration of an RTC-IC according to the embodiment.

【図3】 同実施形態によるRTC−ICの斜視図であ
る。
FIG. 3 is a perspective view of the RTC-IC according to the embodiment.

【図4】 記憶回路に記憶されるデータテーブルを示す
図である。
FIG. 4 is a diagram showing a data table stored in a storage circuit.

【図5】 音叉型水晶振動子の周波数温度特性を示す図
である。
FIG. 5 is a diagram illustrating frequency-temperature characteristics of a tuning-fork type crystal resonator.

【図6】 装置内温度の時間に対応した上昇或いは下降
を示す図である。
FIG. 6 is a diagram showing a rise or fall of the temperature in the apparatus corresponding to time.

【図7】 同実施形態による温度周波数補正処理を示す
流れ図である。
FIG. 7 is a flowchart showing a temperature frequency correction process according to the embodiment.

【図8】 第1実施形態の変形例によるRTC−ICお
よび周辺の電源経路を示すブロック図である。
FIG. 8 is a block diagram showing an RTC-IC and a peripheral power supply path according to a modification of the first embodiment.

【図9】 第2実施形態のRTC−ICおよび周辺の電
源経路を示すブロック図である。
FIG. 9 is a block diagram illustrating an RTC-IC according to a second embodiment and a peripheral power supply path;

【図10】 同実施形態によるRTC−ICの構成を示
すブロック図である。
FIG. 10 is a block diagram showing a configuration of an RTC-IC according to the same embodiment.

【図11】 記憶回路に記憶されるデータテーブルを示
す図である。
FIG. 11 illustrates a data table stored in a storage circuit.

【図12】 同実施形態による温度周波数補正処理を示
す流れ図である。
FIG. 12 is a flowchart showing a temperature frequency correction process according to the embodiment.

【図13】 第2実施形態の変形例によるRTC−IC
および周辺の電源経路を示すを示すブロック図である。
FIG. 13 is an RTC-IC according to a modification of the second embodiment.
FIG. 2 is a block diagram showing a power supply path of a peripheral device.

【図14】 第3実施形態のRTC−ICおよび周辺の
電源経路を示すブロック図である。
FIG. 14 is a block diagram illustrating an RTC-IC according to a third embodiment and a peripheral power supply path;

【図15】 同実施形態によるRTC−ICの構成を示
すブロック図である。
FIG. 15 is a block diagram showing a configuration of an RTC-IC according to the same embodiment.

【図16】 第3実施形態の変形例によるRTC−IC
および周辺の電源経路を示すを示すブロック図である。
FIG. 16 shows an RTC-IC according to a modification of the third embodiment.
FIG. 2 is a block diagram showing a power supply path of a peripheral device.

【符号の説明】[Explanation of symbols]

10、30、40…RTC−IC(クロック信号供給装
置) 11…基準クロック発振器 12…温度補正要求信号入力端子 13…切換回路 14、32…記憶回路 14A、14B、32A…データベース 15…補正回路 16…ICチップ 17…高電位側電源端子 18…出力端子 21…論理緩急回路 22…制御レジスタ 23…時計レジスタ 31…温度センサ 41…温度信号出力端子 42…補正信号入力端子
10, 30, 40: RTC-IC (clock signal supply device) 11: Reference clock oscillator 12: Temperature correction request signal input terminal 13: Switching circuit 14, 32: Storage circuit 14A, 14B, 32A: Database 15: Correction circuit 16 ... IC chip 17 ... High potential side power supply terminal 18 ... Output terminal 21 ... Logic regulation circuit 22 ... Control register 23 ... Clock register 31 ... Temperature sensor 41 ... Temperature signal output terminal 42 ... Correction signal input terminal

Claims (22)

【特許請求の範囲】[Claims] 【請求項1】 一定の周波数の基準クロック信号を発生
する基準クロック信号発生手段と、 周囲温度の変化による周波数変動の補正(温度周波数補
正)を行うか否かを決める温度補正要求信号が入力され
る温度補正要求信号入力部と、 前記温度補正要求信号に基づき、前記温度周波数補正を
禁止状態から動作状態、動作状態から禁止状態に切換え
る切換信号を出力する切換信号出力手段と、 周波数補正に用いられる補正データを、前記切換信号が
切換わってからの経過時間に対応させたデータとして予
め記憶する記憶手段と、 前記切換信号が切換わった場合に、前記経過時間に対応
した補正データに基づいて前記基準クロック信号の周波
数を補正する補正手段と、を具備したことを特徴とする
クロック信号供給装置。
1. A reference clock signal generating means for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, a switching signal output unit for outputting a switching signal for switching the temperature frequency correction from a prohibiting state to an operating state and from an operating state to a prohibiting state based on the temperature correction request signal; Storage means for previously storing the correction data to be applied as data corresponding to the elapsed time since the switching signal was switched, and based on the correction data corresponding to the elapsed time when the switching signal was switched. A clock signal supply device comprising: a correction unit configured to correct a frequency of the reference clock signal.
【請求項2】 請求項1記載のクロック信号供給装置に
おいて、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記時間に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、を具備したことを特徴とす
るクロック信号供給装置。
2. The clock signal supply device according to claim 1, wherein the correction means reads out correction data corresponding to the time, and outputs the correction data corresponding to the time to the correction circuit for correcting the frequency of the reference clock signal. A clock signal supply device, comprising: a control register.
【請求項3】 請求項1記載のクロック信号供給装置に
おいて、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記時間に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、 前記緩急回路から出力されるクロック信号を時刻信号に
変換する時計レジスタと、を具備したことを特徴とする
クロック信号供給装置。
3. The clock signal supply device according to claim 1, wherein the correction means reads out correction data corresponding to the time, and outputs the correction data corresponding to the time to the correction circuit for correcting the frequency of the reference clock signal. A clock signal supply device comprising: a control register; and a clock register that converts a clock signal output from the regulation circuit into a time signal.
【請求項4】 請求項2または3記載のクロック信号供
給装置において、 前記制御レジスタは、前記切換信号が切換わってからの
時間を計時し、時間に応じた補正データを前記記憶手段
から読出して確定し、この補正データを前記緩急回路に
出力することを特徴とするクロック信号供給装置。
4. The clock signal supply device according to claim 2, wherein the control register measures a time since the switching signal is switched, and reads correction data according to the time from the storage unit. A clock signal supply device that determines the correction data and outputs the correction data to the acceleration / deceleration circuit.
【請求項5】 一定の周波数の基準クロック信号を発生
する基準クロック信号発生手段と、 周囲温度の変化による周波数変動の補正(温度周波数補
正)を行うか否かを決める温度補正要求信号が入力され
る温度補正要求信号入力部と、 当該クロック信号供給装置内の温度を検出する温度検出
手段と、 前記温度補正要求信号に基づき、前記温度周波数補正を
禁止状態から動作状態、動作状態から禁止状態に切換え
る切換信号を出力する切換信号出力手段と、 周波数補正に用いられる補正データを、複数の温度に対
応させたデータとして予め記憶する記憶手段と、 前記切換信号が切換わった場合に、前記温度に対応した
補正データに基づいて前記基準クロック信号の周波数を
補正する補正手段と、を具備したことを特徴とするクロ
ック信号供給装置。
5. A reference clock signal generating means for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, a temperature detection unit for detecting a temperature in the clock signal supply device, and a temperature frequency correction from a prohibiting state to an operating state and from an operating state to a prohibiting state based on the temperature correction request signal. Switching signal output means for outputting a switching signal for switching; storage means for previously storing correction data used for frequency correction as data corresponding to a plurality of temperatures; and when the switching signal is switched, the temperature is reduced to the temperature. Correction means for correcting the frequency of the reference clock signal based on the corresponding correction data. Location.
【請求項6】 請求項5記載のクロック信号供給装置に
おいて、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記温度に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、を具備したことを特徴とす
るクロック信号供給装置。
6. The clock signal supply device according to claim 5, wherein the correction means reads out correction data corresponding to the temperature, and outputs the correction data to the correction circuit, the correction circuit correcting the frequency of the reference clock signal. A clock signal supply device, comprising: a control register.
【請求項7】 請求項5記載のクロック信号供給装置に
おいて、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記温度に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、 前記緩急回路から出力されるクロック信号を時刻信号に
変換する時計レジスタと、を具備したことを特徴とする
クロック信号供給装置。
7. The clock signal supply device according to claim 5, wherein the correction means reads out correction data corresponding to the temperature, and outputs the correction data to the correction circuit, the correction circuit correcting the frequency of the reference clock signal. A clock signal supply device comprising: a control register; and a clock register that converts a clock signal output from the regulation circuit into a time signal.
【請求項8】 請求項6または7記載のクロック信号供
給装置において、 前記制御レジスタは、前記切換信号が切換わってからの
温度検出手段からの温度を読込み、この温度に応じた補
正データを前記記憶手段から読出して確定し、この補正
データを前記緩急回路に出力することを特徴とするクロ
ック信号供給装置。
8. The clock signal supply device according to claim 6, wherein the control register reads a temperature from a temperature detecting unit after the switching signal is switched, and outputs correction data corresponding to the temperature. A clock signal supply device, wherein the clock signal is read from a storage means and determined, and the correction data is output to the acceleration / deceleration circuit.
【請求項9】 一定の周波数の基準クロック信号を発生
する基準クロック信号発生手段と、 周囲温度の変化による周波数変動の補正(温度周波数補
正)を行うか否かを決める温度補正要求信号が入力され
る温度補正要求信号入力部と、 当該クロック信号供給装置内の温度を検出する温度検出
手段と、 前記温度補正要求信号に基づき、前記温度周波数補正を
禁止状態から動作状態、動作状態から禁止状態に切換え
る切換信号を出力する切換信号出力手段と、 前記切換信号が切換わった場合に、前記温度検出手段か
らの検出温度に対応する検出温度信号を外部に出力する
温度信号出力部と、 前記検出温度信号に対応した補正データが外部から供給
される補正信号入力部と、 前記供給された補正データに基づいて前記基準クロック
信号の周波数を補正する補正手段と、を具備したことを
特徴とするクロック信号供給装置。
9. A reference clock signal generating means for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, a temperature detection unit for detecting a temperature in the clock signal supply device, and a temperature frequency correction from a prohibiting state to an operating state and from an operating state to a prohibiting state based on the temperature correction request signal. A switching signal output unit for outputting a switching signal for switching; a temperature signal output unit for outputting a detected temperature signal corresponding to a detected temperature from the temperature detecting unit to the outside when the switching signal is switched; A correction signal input unit to which correction data corresponding to the signal is externally supplied; and a frequency of the reference clock signal based on the supplied correction data. A clock signal supply device, comprising: a correction unit configured to perform correction.
【請求項10】 請求項9記載のクロック信号供給装置
において、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記温度に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、を具備したことを特徴とす
るクロック信号供給装置。
10. The clock signal supply device according to claim 9, wherein the correction means reads out correction data corresponding to the temperature, and outputs the correction data to the correction circuit, the correction circuit correcting the frequency of the reference clock signal. A clock signal supply device, comprising: a control register.
【請求項11】 請求項9記載のクロック信号供給装置
において、 前記補正手段は、 前記基準クロック信号の周波数を補正する緩急回路と、 前記温度に対応した補正データを読出し、前記緩急回路
に出力する制御レジスタと、 前記緩急回路から出力されるクロック信号を時刻信号に
変換する時計レジスタと、を具備したことを特徴とする
クロック信号供給装置。
11. The clock signal supply device according to claim 9, wherein the correction means reads out correction data corresponding to the temperature and outputs the correction data to the correction circuit, the correction circuit correcting the frequency of the reference clock signal. A clock signal supply device comprising: a control register; and a clock register that converts a clock signal output from the regulation circuit into a time signal.
【請求項12】 請求項10または11記載のクロック
信号供給装置において、 前記制御レジスタは、前記切換信号が切換わってからの
温度検出手段からの検出温度信号を温度信号出力部を介
して外部に出力し、検出された温度に対応した補正デー
タを前記補正信号入力部を介して読込み、この補正デー
タによって前記緩急回路を制御することを特徴とするク
ロック信号供給装置。
12. The clock signal supply device according to claim 10, wherein the control register outputs a detected temperature signal from a temperature detecting unit after the switching signal is switched to an external device via a temperature signal output unit. A clock signal supply device which outputs and reads correction data corresponding to a detected temperature via the correction signal input unit, and controls the slow / fast circuit based on the correction data.
【請求項13】 請求項2、3、6、7、10または1
1のうちいずれかに記載のクロック信号供給装置におい
て、 前記緩急回路は、論理緩急回路であることを特徴とする
クロック信号供給装置。
13. The method of claim 2, 3, 6, 7, 10 or 1.
The clock signal supply device according to any one of the preceding claims, wherein the regulation circuit is a logic regulation circuit.
【請求項14】 請求項2、3、6、7、10または1
1のうちいずれかに記載のクロック信号供給装置におい
て、 前記緩急回路は、容量緩急回路であることを特徴とする
クロック信号供給装置。
14. The method of claim 2, 3, 6, 7, 10, or 1.
The clock signal supply device according to any one of the preceding claims, wherein the regulation circuit is a capacitance regulation circuit.
【請求項15】 請求項1、2、3、5、6、7,9、
10または11のうちいずれかに記載のクロック信号供
給装置において、 前記基本クロック発振手段は、圧電振動子と、この圧電
振動子から安定した信号を取り出すための発振回路とを
備えたことを特徴とするクロック信号供給装置。
15. The method according to claim 1, 2, 3, 5, 6, 7, 9,
The clock signal supply device according to any one of claims 10 and 11, wherein the basic clock oscillation means includes a piezoelectric vibrator and an oscillation circuit for extracting a stable signal from the piezoelectric vibrator. Clock signal supply device.
【請求項16】 請求項15記載のクロック信号供給装
置において、 前記圧電振動子は、水晶振動子であることを特徴とする
クロック信号供給装置。
16. The clock signal supply device according to claim 15, wherein the piezoelectric vibrator is a crystal vibrator.
【請求項17】 請求項15記載のクロック信号供給装
置において、 前記圧電振動子を除く構成部品がICチップとして構成
されていることを特徴とするクロック信号供給装置。
17. The clock signal supply device according to claim 15, wherein components other than the piezoelectric vibrator are configured as an IC chip.
【請求項18】 請求項17記載のクロック信号供給装
置において、 前記ICチップおよび前記圧電振動子が一体としてモー
ルド封止されていることを特徴とするクロック信号供給
装置。
18. The clock signal supply device according to claim 17, wherein the IC chip and the piezoelectric vibrator are integrally molded and sealed.
【請求項19】 請求項17記載のクロック信号供給装
置において、 前記ICチップおよび前記圧電振動子が一のパッケージ
に収納されていることを特徴とするクロック信号供給装
置。
19. The clock signal supply device according to claim 17, wherein the IC chip and the piezoelectric vibrator are housed in one package.
【請求項20】 一定の周波数の基準クロック信号を発
生する基準クロック信号発生器と、周囲温度の変化によ
る周波数変動の補正(温度周波数補正)を行うか否かを
決める温度補正要求信号が入力される温度補正要求信号
入力部と、前記温度補正要求信号に基づき、前記温度周
波数補正を禁止状態から動作状態、動作状態から禁止状
態に切換える切換信号を出力する切換信号出力回路と、
周波数補正に用いられる補正データを、前記切換信号が
切換わってからの経過時間に対応したデータとして予め
記憶する記憶回路と、を具備したクロック信号供給装置
の制御方法であって、 前記切換信号が切換わった場合に、切換わってからの経
過時間を計測する工程と、 前記計測された経過時間に対応した補正データを前記記
憶回路から読出す工程と、 読出された補正データによって、前記基準クロック信号
の周波数を補正する工程と、を備えたことを特徴とする
クロック信号供給装置の制御方法。
20. A reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, based on the temperature correction request signal, a switching signal output circuit for outputting a switching signal for switching the temperature frequency correction from a prohibiting state to an operating state and from an operating state to a prohibiting state;
A storage circuit for storing correction data used for frequency correction in advance as data corresponding to an elapsed time since the switching signal was switched, a control method of a clock signal supply device, comprising: A step of measuring an elapsed time after the switching; a step of reading correction data corresponding to the measured elapsed time from the storage circuit; and a step of reading the reference clock by the read correction data. Correcting the frequency of the signal.
【請求項21】 一定の周波数の基準クロック信号を発
生する基準クロック信号発生器と、周囲温度の変化によ
る周波数変動の補正(温度周波数補正)を行うか否かを
決める温度補正要求信号が入力される温度補正要求信号
入力部と、当該クロック信号供給装置内の温度を検出す
る温度検出回路と、前記温度補正要求信号に基づき、前
記温度周波数補正を禁止状態から動作状態、動作状態か
ら禁止状態に切換える切換信号を出力する切換信号出力
回路と、周波数補正に用いられる補正データを、複数の
温度に対応させたデータとして予め記憶する記憶回路
と、を具備したクロック信号供給装置の制御方法であっ
て、 前記切換信号が切換わった場合に、前記温度検出回路か
らの温度を読込む工程と、 前記読込まれた温度に対応した補正データを前記記憶回
路から読出す工程と、読出された補正データによって、
前記基準クロック信号の周波数を補正する工程と、を備
えたことを特徴とするクロック信号供給装置の制御方
法。
21. A reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, a temperature detection circuit for detecting a temperature in the clock signal supply device, and a temperature frequency correction from the prohibition state to the operation state and from the operation state to the prohibition state based on the temperature correction request signal. A control method for a clock signal supply device, comprising: a switching signal output circuit that outputs a switching signal for switching; and a storage circuit that stores correction data used for frequency correction in advance as data corresponding to a plurality of temperatures. Reading the temperature from the temperature detection circuit when the switching signal is switched, and correcting the data corresponding to the read temperature. A reading step from the serial memory circuit, the read-out correction data,
Correcting the frequency of the reference clock signal.
【請求項22】 一定の周波数の基準クロック信号を発
生する基準クロック信号発生器と、周囲温度の変化によ
る周波数変動の補正(温度周波数補正)を行うか否かを
決める温度補正要求信号が入力される温度補正要求信号
入力部と、当該クロック信号供給装置内の温度を検出す
る温度検出回路と、前記温度補正要求信号に基づき、前
記温度周波数補正を禁止状態から動作状態、動作状態か
ら禁止状態に切換える切換信号を出力する切換信号出力
回路と、前記切換信号が切換わった場合に、前記温度検
出回路からの検出温度に対応する検出温度信号を外部に
出力する温度信号出力部と、前記検出温度信号に対応し
た補正データが外部から供給される補正信号入力部と、
を具備したクロック信号供給装置の制御方法であって、 前記切換信号が切換わった場合に、前記温度検出回路か
らの検出温度信号を温度信号出力部を介して外部に出力
する工程と、 検出された温度に対応した補正データを前記補正信号入
力部を介して読込む工程と、 読込まれた補正データによって、前記基準クロック信号
の周波数を補正する工程と、を備えたことを特徴とする
クロック信号供給装置の制御方法。
22. A reference clock signal generator for generating a reference clock signal having a constant frequency, and a temperature correction request signal for determining whether or not to correct a frequency variation due to a change in ambient temperature (temperature frequency correction). A temperature correction request signal input unit, a temperature detection circuit for detecting a temperature in the clock signal supply device, and a temperature frequency correction from the prohibition state to the operation state and from the operation state to the prohibition state based on the temperature correction request signal. A switching signal output circuit for outputting a switching signal for switching, a temperature signal output unit for outputting a detected temperature signal corresponding to a detected temperature from the temperature detecting circuit to the outside when the switching signal is switched; A correction signal input unit to which correction data corresponding to the signal is externally supplied;
A method for controlling a clock signal supply device, comprising: when the switching signal is switched, outputting a detected temperature signal from the temperature detection circuit to the outside via a temperature signal output unit. A step of reading correction data corresponding to the detected temperature via the correction signal input unit, and a step of correcting the frequency of the reference clock signal based on the read correction data. A control method of the supply device.
JP2000281668A 2000-09-18 2000-09-18 Clock signal supply device Expired - Fee Related JP3702768B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000281668A JP3702768B2 (en) 2000-09-18 2000-09-18 Clock signal supply device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000281668A JP3702768B2 (en) 2000-09-18 2000-09-18 Clock signal supply device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2004157564A Division JP2004258045A (en) 2004-05-27 2004-05-27 Clock signal supply device, and its control method

Publications (2)

Publication Number Publication Date
JP2002090480A true JP2002090480A (en) 2002-03-27
JP3702768B2 JP3702768B2 (en) 2005-10-05

Family

ID=18766287

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000281668A Expired - Fee Related JP3702768B2 (en) 2000-09-18 2000-09-18 Clock signal supply device

Country Status (1)

Country Link
JP (1) JP3702768B2 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008271355A (en) * 2007-04-24 2008-11-06 Nippon Dempa Kogyo Co Ltd Surface-mounting temperature-compensated crystal oscillator
JP2010088123A (en) * 2009-11-26 2010-04-15 Seiko Epson Corp Piezoelectric oscillator, and reception device using piezoelectric oscillator
JP2010088124A (en) * 2009-11-26 2010-04-15 Seiko Epson Corp Satellite acquisition control method of reception device using piezoelectric oscillator
JP2010102487A (en) * 2008-10-23 2010-05-06 Nohmi Bosai Ltd Alarm
US7793135B2 (en) 2003-03-20 2010-09-07 Sony Ericsson Mobile Communications Ab Mobile equipment with time control for DRM schemes
JP2011014991A (en) * 2009-06-30 2011-01-20 Kyocera Kinseki Corp Oscillator
JP2011035482A (en) * 2009-07-30 2011-02-17 Kyocera Kinseki Corp Oscillator device
JP2011035487A (en) * 2009-07-30 2011-02-17 Kyocera Kinseki Corp Oscillator device
JP2015537226A (en) * 2012-12-21 2015-12-24 ウーテーアー・エス・アー・マニファクチュール・オロロジェール・スイス Temperature compensated chronometer circuit

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7793135B2 (en) 2003-03-20 2010-09-07 Sony Ericsson Mobile Communications Ab Mobile equipment with time control for DRM schemes
JP2008271355A (en) * 2007-04-24 2008-11-06 Nippon Dempa Kogyo Co Ltd Surface-mounting temperature-compensated crystal oscillator
JP2010102487A (en) * 2008-10-23 2010-05-06 Nohmi Bosai Ltd Alarm
JP2011014991A (en) * 2009-06-30 2011-01-20 Kyocera Kinseki Corp Oscillator
JP2011035482A (en) * 2009-07-30 2011-02-17 Kyocera Kinseki Corp Oscillator device
JP2011035487A (en) * 2009-07-30 2011-02-17 Kyocera Kinseki Corp Oscillator device
JP2010088123A (en) * 2009-11-26 2010-04-15 Seiko Epson Corp Piezoelectric oscillator, and reception device using piezoelectric oscillator
JP2010088124A (en) * 2009-11-26 2010-04-15 Seiko Epson Corp Satellite acquisition control method of reception device using piezoelectric oscillator
JP2015537226A (en) * 2012-12-21 2015-12-24 ウーテーアー・エス・アー・マニファクチュール・オロロジェール・スイス Temperature compensated chronometer circuit

Also Published As

Publication number Publication date
JP3702768B2 (en) 2005-10-05

Similar Documents

Publication Publication Date Title
JP3887285B2 (en) Display device
US9467090B2 (en) Semiconductor device
JP2002090480A (en) Clock signal supply device and its control method
US8988159B2 (en) Oscillator and IC chip
JP2004258045A (en) Clock signal supply device, and its control method
US20230034239A1 (en) Circuit device, oscillator, and processing system
JP2007241995A (en) Semiconductor integrated circuit device
JP6237992B2 (en) OSCILLATOR CIRCUIT CONTROL METHOD, OSCILLATION CIRCUIT, OSCILLATOR, ELECTRONIC DEVICE, AND MOBILE BODY
JP2007208584A (en) Frequency adjusting circuit
US9015508B2 (en) Semiconductor device and automobile control system
US11791770B2 (en) Circuit device and oscillator
JP2009130587A (en) Oscillation circuit and oscillator
JP5673044B2 (en) Temperature compensated piezoelectric oscillator, frequency correction system, frequency drift correction method
JP2002228778A (en) Real-time clock and clocking circuit
JP5291564B2 (en) Oscillator
JP2001044759A (en) Reference clock frequency temperature control circuit
JP3567725B2 (en) Capacitive sensor device
US11664765B2 (en) Circuit device and oscillator
JP2001311786A (en) Rtc device
JP2002181971A (en) Real-time clock
US20040164814A1 (en) Clock generating circuit
US11205996B2 (en) Oscillation circuit, oscillator, and operation mode switching method of oscillation circuit
JP3194696B2 (en) Liquid container with temperature display function
JP5831002B2 (en) Oscillators and electronics
JPH06175747A (en) Information processor

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040330

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040527

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041116

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050111

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050628

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050711

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080729

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090729

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100729

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110729

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110729

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120729

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120729

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130729

Year of fee payment: 8

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees