JP2002077662A - Spot killer control circuit - Google Patents

Spot killer control circuit

Info

Publication number
JP2002077662A
JP2002077662A JP2000253853A JP2000253853A JP2002077662A JP 2002077662 A JP2002077662 A JP 2002077662A JP 2000253853 A JP2000253853 A JP 2000253853A JP 2000253853 A JP2000253853 A JP 2000253853A JP 2002077662 A JP2002077662 A JP 2002077662A
Authority
JP
Japan
Prior art keywords
circuit
spot killer
spot
switching
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000253853A
Other languages
Japanese (ja)
Inventor
Kimihiko Fujii
公彦 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Viewtechnology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Viewtechnology Ltd filed Critical NEC Viewtechnology Ltd
Priority to JP2000253853A priority Critical patent/JP2002077662A/en
Publication of JP2002077662A publication Critical patent/JP2002077662A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

PROBLEM TO BE SOLVED: To discharge electric charge stored at an anode of a CRT at an off of a main power source and at a shift of a standby mode. SOLUTION: At the off of the main power source, a transistor Q2 is turned on to impress electric charge stored in a capacitor C1 to an RGB output circuit 3, so that a beam current of a CRT 4 is increased momentarily before stop of a deflection circuit. At a result, the electric charge stored at the anode is discharged to prevent spot remaining on a tube surface caused by high voltage remaining in the CRT 4. At the shift to a standby mode, transistors Q1 and Q2 are tuned on by a spot killer control signal from a CPU 2 to discharge the electric charge stored at the anode in the same way as at the off of the main power source. Moreover, if a timing of the control signal from the CPU 2 is changed, a spot killer circuit 1 can be operated at an appropriate timing even at a changing of peripheral circuits.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はテレビジョン受信機
等のCRT表示装置に関し、特に主電源のオフ時に発生
するCRT管面のスポット残りを防止するスポットキラ
ー制御回路に関する。
[0001] 1. Field of the Invention [0002] The present invention relates to a CRT display device such as a television receiver, and more particularly to a spot killer control circuit for preventing a spot remaining on a CRT screen generated when a main power supply is turned off.

【0002】[0002]

【従来の技術】従来のテレビジョン受信機におけるスポ
ットキラー制御回路は、主電源がオンした後の定常状態
において所定の電圧を保持する電圧保持回路と、主電源
がオフすると、電源電圧の立下りによってオンするとと
もに、電圧保持回路に保持された所定電圧により電流を
流すスイッチング回路とで構成され、主電源オフ時にス
イッチング回路に流れる電流を利用してCRT管面のス
ポット残りを防止するものである。
2. Description of the Related Art A spot killer control circuit in a conventional television receiver includes a voltage holding circuit for holding a predetermined voltage in a steady state after a main power supply is turned on, and a fall of the power supply voltage when the main power supply is turned off. And a switching circuit for supplying a current at a predetermined voltage held in the voltage holding circuit, and using a current flowing in the switching circuit when the main power supply is turned off to prevent a spot remaining on the CRT tube surface. .

【0003】例えば、かかる技術は、特開平3−231
567号公報などに開示され、相反する黒レベルの安定
化とスポット残りの防止とを実現するものとして用いら
れている。
For example, such a technique is disclosed in Japanese Unexamined Patent Publication No. 3-231.
No. 567, for example, which is used to stabilize conflicting black levels and prevent spot remaining.

【0004】図4はこのような従来の一例を示すスポッ
トキラー回路を備えたテレビジョン受信機のブロック構
成図である。図4に示すように、従来のテレビジョン受
信機は、CRT4と、このCRT4に対し映像を表示す
るためのRGB出力回路3と、電源オフ時にのみオン
(電源オン時にはオフ)となるスポットキラー回路1a
と、オン/スタンバイ切替制御等を行うCPU2aと、
CRT4などを駆動するフライバックトランス10と、
このフライバックトランス10への水平出力を供給する
ために、CPU2aからのオン/スタンバイ切替出力を
受信して制御する水平発振スイッチ5,水平発振回路
6,水平出力回路7と、主電源スイッチ8および回路各
部へ所定の電圧を供給する電源回路9とを備えている。
なお、ここでは、スポットキラーに関係した主要回路部
のみを示しており、映像受信部や音声回路部などについ
ては、省略している。
FIG. 4 is a block diagram showing a television receiver provided with a spot killer circuit as an example of the related art. As shown in FIG. 4, a conventional television receiver includes a CRT 4, an RGB output circuit 3 for displaying an image on the CRT 4, and a spot killer circuit that is turned on only when the power is off (off when the power is on). 1a
A CPU 2a for performing on / standby switching control and the like;
A flyback transformer 10 for driving a CRT 4 or the like;
In order to supply a horizontal output to the flyback transformer 10, a horizontal oscillation switch 5, a horizontal oscillation circuit 6, a horizontal output circuit 7, which receives and controls an on / standby switching output from the CPU 2a, a main power switch 8, And a power supply circuit 9 for supplying a predetermined voltage to each section of the circuit.
Here, only a main circuit unit related to the spot killer is shown, and a video receiving unit, an audio circuit unit, and the like are omitted.

【0005】また、スポットキラー回路1aは、フライ
バックトランス10からの電源ライン(+B1)に接続
され、ダイオードD1,電圧保持手段としてのコンデン
サC1,スイッチング回路としてのPNPトンランジス
タQ2および抵抗素子R1を備えている。
The spot killer circuit 1a is connected to a power supply line (+ B1) from the flyback transformer 10, and includes a diode D1, a capacitor C1 as a voltage holding means, a PNP transistor Q2 as a switching circuit, and a resistance element R1. Have.

【0006】かかるテレビジョン受信機のスポットキラ
ー回路1aにおいては、まず電源オン後の定常状態にお
いて、抵抗素子R1を通して供給されるベース電圧によ
りトランジスタQ2はカットオフしている。すなわち、
スポットキラー回路1aは動作せず、このため+Bライ
ンの電圧がダイオードD1を通してコンデンサC1に印
加され、電荷が充電されるので、トランジスタQ2のエ
ミッタ側は所定の電位に保たれる。
In the spot killer circuit 1a of such a television receiver, first, in a steady state after power-on, the transistor Q2 is cut off by the base voltage supplied through the resistance element R1. That is,
The spot killer circuit 1a does not operate. Therefore, the voltage of the + B line is applied to the capacitor C1 through the diode D1, and the electric charge is charged. Therefore, the emitter of the transistor Q2 is maintained at a predetermined potential.

【0007】ついで、主電源スイッチ8がオフされる
と、電源回路9から供給されるフライバックトランス1
0の+B2電圧が降下する。この結果、フライバックト
ランス10より供給される+B1ラインの電圧もそれに
応じて降下するので、トランジスタQ2のベース電圧も
降下する。一方、トランジスタQ2のエミッタ電圧は、
+B1ラインの電圧降下後もコンデンサC1の充電電荷
により保持されるため、トランジスタQ2がオンする。
したがって、充電電圧がトランジスタQ2を通してRG
B出力回路3に加えられることにより、白側にクランプ
されたRGB信号がCRT4に加えられる。この結果、
CRT4は瞬間的にビーム電流を増加させ、偏向回路
(図示省略)が停止する前にCRT4のアノードAに蓄
積された電荷を放出させることにより、CRT4の管面
のスポット残りを防止している。
When the main power switch 8 is turned off, the flyback transformer 1 supplied from the power circuit 9 is turned off.
The + B2 voltage of 0 drops. As a result, the voltage of the + B1 line supplied from the flyback transformer 10 also drops accordingly, so that the base voltage of the transistor Q2 also drops. On the other hand, the emitter voltage of the transistor Q2 is
Even after the voltage drop of the + B1 line, the transistor Q2 is turned on because it is held by the charge of the capacitor C1.
Therefore, the charging voltage becomes RG through the transistor Q2.
By being applied to the B output circuit 3, the RGB signal clamped to the white side is applied to the CRT 4. As a result,
The CRT 4 instantaneously increases the beam current and discharges the electric charge stored in the anode A of the CRT 4 before the deflection circuit (not shown) stops, thereby preventing the spot on the tube surface of the CRT 4 from remaining.

【0008】[0008]

【発明が解決しようとする課題】しかしながら、従来の
スポットキラー回路は、リモートコントロール送信機等
による電源オフ時、すなわちスタンバイモードへの移行
時に、CPUにより水平発振を停止させるような回路構
成においては、水平出力が+B1ラインの立下りより先
にオフするため、偏向回路停止後にスポットキラー回路
が動作することになり、CRTのアノードに蓄積された
電荷を放出させることはできないという欠点がある。
However, the conventional spot killer circuit has a circuit configuration in which horizontal oscillation is stopped by the CPU when the power is turned off by a remote control transmitter or the like, that is, when the mode shifts to a standby mode. Since the horizontal output is turned off before the fall of the + B1 line, the spot killer circuit operates after the deflection circuit is stopped, and there is a disadvantage that the electric charge accumulated in the anode of the CRT cannot be discharged.

【0009】本発明の目的は、主電源オフ時だけでな
く、スタンバイモード移行時においても、スポット残り
を防止し、テレビジョン受信機の特性・性能を向上する
ことのできるスポットキラー制御回路を提供することに
ある。
An object of the present invention is to provide a spot killer control circuit capable of preventing a spot remaining and improving the characteristics and performance of a television receiver not only when the main power supply is turned off but also when a standby mode is entered. Is to do.

【0010】[0010]

【課題を解決するための手段】本発明のスポットキラー
制御回路は、カラー表示手段を駆動するRGB出力回路
に接続され且つ前記カラー表示手段のアノードに蓄積さ
れた電荷を放電させるスポットキラー回路と、前記スポ
ットキラー回路への所定電圧および前記カラー表示手段
のアノードに対する高電圧を供給するフライバックトラ
ンスに対し水平出力を作成するための制御を前記カラー
表示手段のオン/スタンバイ切替出力に基づいて行うと
ともに、前記オン/スタンバイ切替出力に同期したスポ
ットキラー制御信号により前記スポットキラー回路を制
御するCPUとを有して構成される。
A spot killer control circuit according to the present invention is connected to an RGB output circuit for driving a color display means, and discharges a charge stored in an anode of the color display means. A control for generating a horizontal output to a flyback transformer for supplying a predetermined voltage to the spot killer circuit and a high voltage to the anode of the color display means is performed based on an on / standby switching output of the color display means. And a CPU for controlling the spot killer circuit by a spot killer control signal synchronized with the on / standby switching output.

【0011】このスポットキラー制御回路におけるスポ
ットキラー回路は、電源ラインにダイオードを介して接
続されるコンデンサーと、前記電源ラインに直列接続さ
れる第1および第2の抵抗と、前記第2の抵抗およびG
ND間に接続され且つオン/オフを前記CPUからの前
記スポットキラー制御信号により制御される第1のスイ
ッチング素子と、前記ダイオード,前記コンデンサーの
接続点および前記スポットキラー回路の出力間に接続さ
れ且つオン/オフを前記第1,第2の抵抗の接続点電位
により制御される第2のスイッチング素子とで形成す
る。
The spot killer circuit in the spot killer control circuit includes a capacitor connected to a power supply line via a diode, first and second resistors connected in series to the power supply line, G
A first switching element connected between the ND and on / off controlled by the spot killer control signal from the CPU; a connection point between the diode and the capacitor; and an output of the spot killer circuit; ON / OFF is formed by a second switching element controlled by a potential at a connection point between the first and second resistors.

【0012】さらに、このスポットキラー制御回路にお
けるスポットキラー回路は、前記第1のスイッチング素
子としてNPNトランジスタを用い、コレクタを前記第
2の抵抗に,エミッタを前記GNDに接続し且つベース
を前記CPUの前記スポットキラー制御信号端子に接続
するとともに、前記第2のスイッチング素子としてPN
Pトランジスタを用い、コレクタを前記スポットキラー
回路の出力に,エミッタを前記コンデンサーに接続し且
つベースを前記第1,第2の抵抗の接続点に接続した形
成される。
Further, the spot killer circuit in the spot killer control circuit uses an NPN transistor as the first switching element, connects a collector to the second resistor, connects an emitter to the GND, and connects a base to the CPU. The second switching element is connected to the spot killer control signal terminal.
A P-transistor is formed with a collector connected to the output of the spot killer circuit, an emitter connected to the capacitor, and a base connected to a connection point of the first and second resistors.

【0013】また、本発明のスポットキラー制御回路
は、リモコン電源がオンした後の定常状態において所定
の電圧を保持する電圧保持手段と、前記リモコン電源が
オフしたとき、前記電圧保持手段の電荷を放電するスイ
ッチング回路と、フライバックトランスに対する水平出
力が前記電圧保持手段の前記所定電圧よりも先に下った
ときに前記スイッチング回路を任意のタイミングでオン
させる制御手段とを有して構成される。
Further, the spot killer control circuit of the present invention comprises a voltage holding means for holding a predetermined voltage in a steady state after the remote control power supply is turned on, and a charge of the voltage holding means when the remote control power supply is turned off. The switching circuit is configured to include a switching circuit for discharging, and control means for turning on the switching circuit at an arbitrary timing when the horizontal output to the flyback transformer falls before the predetermined voltage of the voltage holding means.

【0014】このスポットキラー制御回路における制御
手段は、オン/スタンバイ切替出力に同期したスポット
キラー制御信号を出力するCPUと、前記CPUの前記
スポットキラー制御信号によって制御されるスイッチン
グ素子と、抵抗素子とを備え、前記スイッチング素子が
駆動されたとき、前記スイッチング回路を駆動するよう
に形成される。
The control means in the spot killer control circuit includes: a CPU for outputting a spot killer control signal synchronized with an on / standby switching output; a switching element controlled by the spot killer control signal of the CPU; And is configured to drive the switching circuit when the switching element is driven.

【0015】さらに、このスポットキラー制御回路にお
ける制御手段は、前記CPU内部で前記スポットキラー
制御信号のタイミングを変更できるようにし、前記スイ
ッチング回路を任意のタイミングでオンさせるように形
成することができる。
Further, the control means in the spot killer control circuit can be formed so that the timing of the spot killer control signal can be changed inside the CPU and the switching circuit is turned on at an arbitrary timing.

【0016】[作用]本発明では、主電源オフ時とスタ
ンバイモード移行時の両方に有効な共通のスイッチング
回路をスポットキラー回路に設け、そのスイッチング回
路を動作させることにより、CRTのアノードに蓄積さ
れた電荷を放出させ、CRT管面のスポット残りを防止
する。
[Operation] In the present invention, a common switching circuit that is effective both when the main power supply is turned off and when the apparatus shifts to the standby mode is provided in the spot killer circuit, and the switching circuit is operated. And discharge the remaining charge to prevent the spot remaining on the CRT tube surface.

【0017】[0017]

【発明の実施の形態】次に、本発明の実施の形態につい
て図面を参照して詳細に説明する。図1は本発明の一実
施の形態を示すスポットキラー回路を備えたテレビジョ
ン受信機のブロック構成図である。図1に示すように、
本実施の形態によるテレビジョン受信機は、CRT4
と、このCRT4に対し映像を表示するためのRGB出
力回路3と、主電源のオフやリモコンによるスタンバイ
時にのみ動作するスポットキラー回路1と、オン/スタ
ンバイ切替制御等の各種制御を行うCPU2と、CRT
4を駆動するフライバックトランス10と、このフライ
バックトランス10への水平出力を供給するために、C
PU2からのオン/スタンバイ切替出力を受信して制御
する水平発振スイッチ5,水平発振回路6,水平出力回
路7と、主電源スイッチ8および回路各部へ所定の電圧
を供給する電源回路9とを備えている。また、スポット
キラー回路1は、フライバックトランス10からの電源
ライン(+B1)に接続され、ダイオードD1,電圧保
持手段としてのコンデンサC1,スイッチング回路とし
てのPNPトンランジスタQ1,Q2および抵抗素子R
1,R2を備えている。なお、ここでは、スポットキラ
ーに関係した主要回路部のみを示しており、映像受信部
や音声回路部などについては、前述した従来例と同様省
略している。
Next, embodiments of the present invention will be described in detail with reference to the drawings. FIG. 1 is a block diagram of a television receiver including a spot killer circuit according to an embodiment of the present invention. As shown in FIG.
The television receiver according to the present embodiment is a CRT 4
An RGB output circuit 3 for displaying an image on the CRT 4, a spot killer circuit 1 that operates only when the main power supply is turned off or in standby by a remote controller, and a CPU 2 that performs various controls such as on / standby switching control. CRT
4 and a horizontal output to the flyback transformer 10,
It comprises a horizontal oscillation switch 5, a horizontal oscillation circuit 6, a horizontal output circuit 7 for receiving and controlling an on / standby switching output from the PU2, and a power supply circuit 9 for supplying a predetermined voltage to the main power supply switch 8 and the circuit components. ing. The spot killer circuit 1 is connected to a power supply line (+ B1) from the flyback transformer 10, and includes a diode D1, a capacitor C as a voltage holding means, PNP transistors Q1 and Q2 as a switching circuit, and a resistance element R
1, R2. Here, only the main circuit section related to the spot killer is shown, and the image receiving section, the audio circuit section, and the like are omitted as in the above-described conventional example.

【0018】特に、スポットキラー回路1は、電源ライ
ン(+B1ライン)にダイオードD1を介して接続され
るコンデンサーC1と、電源ラインに直列接続される第
1および第2の抵抗R1,R2と、第2の抵抗R2およ
びGND間に接続され、オン/オフをCPU2からのス
ポットキラー制御信号により制御される第1のスイッチ
ング素子Q1と、ダイオードD1,コンデンサーC1の
接続点およびスポットキラー回路1の出力間に接続され
且つオン/オフを第1,第2の抵抗R1,R2の接続点
電位により制御される第2のスイッチング素子Q2とで
構成される。しかも、このスポットキラー回路1は、第
1のスイッチング素子Q1としてNPNトランジスタを
用い、コレクタを第2の抵抗R2に,エミッタをGND
にそれぞれ接続し且つベースをCPU2のスポットキラ
ー制御信号端子に接続するとともに、第2のスイッチン
グ素子Q2としてPNPトランジスタを用い、コレクタ
をスポットキラー回路1の出力に,エミッタをコンデン
サーC1にそれぞれ接続し且つベースを第1,第2の抵
抗R1,R2の接続点に接続して構成される。
In particular, the spot killer circuit 1 includes a capacitor C1 connected to a power supply line (+ B1 line) via a diode D1, first and second resistors R1 and R2 connected in series to the power supply line, 2 between the first switching element Q1 which is connected between the resistor R2 and GND and whose on / off is controlled by the spot killer control signal from the CPU 2, and the connection point of the diode D1 and the capacitor C1 and the output of the spot killer circuit 1. And a second switching element Q2 whose on / off is controlled by the potential at the connection point of the first and second resistors R1 and R2. In addition, the spot killer circuit 1 uses an NPN transistor as the first switching element Q1, has a collector connected to the second resistor R2, and an emitter connected to GND.
And the base is connected to the spot killer control signal terminal of the CPU 2, a PNP transistor is used as the second switching element Q2, the collector is connected to the output of the spot killer circuit 1, the emitter is connected to the capacitor C1, and The base is connected to a connection point of the first and second resistors R1 and R2.

【0019】また、機能的に言えば、スポットキラー回
路1のコンデンサC1は、電源オン後の定常状態におい
て+B1ラインの電圧を充電し保持することにより、映
像信号を白側にクランプする機能を有する一方、電源オ
フ時にはCRT4に充電された高電圧を放電させる機能
を備えている。また、ダイオードD1は、電源オフによ
る+B1ラインの電圧の立下りによりコンデンサC1が
+B1ラインに放電されることを防止するために設けて
いる。また、本発明の特徴的な第1のスイッチングトラ
ンジスタQ1は、水平出力回路7の出力が+B1ライン
より先にオフする場合に第2のスイッチングトランジス
タQ2をオンさせるトランジスタであり、第2のスイッ
チングトランジスタQ2は、+B1ラインの電圧の立下
りによりオンし、コンデンサC1に保持された電圧によ
り電流を流すトランジスタである。なお、この第2のス
イッチングトランジスタQ2は、前述した図4の従来例
におけるトランジスタQ2と同等である。さらに、抵抗
素子R1及びR2は、第2のスイッチングトランジスタ
Q2のベース抵抗である。また、本発明の特徴的なCP
U2は、第1のスイッチングトランジスタQ1を任意の
タイミングでオンさせるスポットキラー制御信号を出力
する機能を有している。
Functionally speaking, the capacitor C1 of the spot killer circuit 1 has a function of clamping the video signal to the white side by charging and holding the voltage of the + B1 line in a steady state after the power is turned on. On the other hand, it has a function of discharging the high voltage charged in the CRT 4 when the power is off. Further, the diode D1 is provided to prevent the capacitor C1 from being discharged to the + B1 line due to the fall of the voltage of the + B1 line due to power-off. Further, the first switching transistor Q1 characteristic of the present invention is a transistor that turns on the second switching transistor Q2 when the output of the horizontal output circuit 7 turns off before the + B1 line, and the second switching transistor Q1 Q2 is a transistor which is turned on when the voltage of the + B1 line falls and flows a current by the voltage held in the capacitor C1. The second switching transistor Q2 is equivalent to the transistor Q2 in the conventional example of FIG. 4 described above. Further, the resistance elements R1 and R2 are base resistances of the second switching transistor Q2. Further, the characteristic CP of the present invention
U2 has a function of outputting a spot killer control signal for turning on the first switching transistor Q1 at an arbitrary timing.

【0020】次に、上述したスポットキラー制御回路の
動作を、主電源オフ時とスタンバイモード移行時のそれ
ぞれにおいて、図2および図3を参照して説明する。
Next, the operation of the above-described spot killer control circuit will be described with reference to FIGS. 2 and 3 when the main power supply is turned off and when the standby mode is entered.

【0021】図2は図1に示すテレビジョン受信機の主
電源オフ時のスポットキラー信号を説明するための各部
信号のタイミング図である。図2に示すように、まず電
源オン後の定常状態では、CPU2からのスポットキラ
ー制御信号はオフしているため、トランジスタQ1及び
Q2はカットオフ状態であり、スポットキラー回路1は
動作しない。このため、コンデンサC1には+B1ライ
ンの電圧がダイオードD1を通して充電される。
FIG. 2 is a timing chart of signals of respective parts for explaining a spot killer signal when the main power of the television receiver shown in FIG. 1 is turned off. As shown in FIG. 2, in a steady state after the power is first turned on, the spot killer control signal from the CPU 2 is off, so that the transistors Q1 and Q2 are in a cutoff state, and the spot killer circuit 1 does not operate. Therefore, the capacitor C1 is charged with the voltage of the + B1 line through the diode D1.

【0022】次に、主電源スイッチ8がオフされると、
電源回路9の動作が停止し、フライバックトランス10
の+B2電圧が立ち下がると共に、フライバックトラン
ス10から供給される+B1ラインも同様に立ち下が
る。この+B1ラインの電圧の立下りは抵抗素子R1を
通してトランジスタQ2のベースに伝達される。一方、
このトランジスタQ2のエミッタ電位は、ダイオードD
1によりコンデンサC1に充電された電圧が保持される
ため、トランジスタQ2のエミッタ・ベース間に電圧差
が生じ、この結果トランジスタQ2がオンする。このト
ランジスタQ2がオンすると、コンデンサC1に充電さ
れた電圧は、スポットキラー信号としてトランジスタQ
2を通してRGB出力回路3に印加され、映像信号を白
側にクランプする。この白側にクランプされた映像信号
がCRT4に加えられることにより、水平出力の停止前
すなわち偏向回路の停止前にCRT4のビーム電流を瞬
間的に増加させ、アノードに蓄積された電荷を放電させ
るため、CRT4の高圧残りによって生じるCRT管面
のスポット残りを防止することができる。
Next, when the main power switch 8 is turned off,
The operation of the power supply circuit 9 stops, and the flyback transformer 10
+ B2 voltage falls, and the + B1 line supplied from the flyback transformer 10 also falls. The falling of the voltage on the + B1 line is transmitted to the base of the transistor Q2 through the resistance element R1. on the other hand,
The emitter potential of this transistor Q2 is
1, the voltage charged in the capacitor C1 is held, so that a voltage difference occurs between the emitter and the base of the transistor Q2, and as a result, the transistor Q2 is turned on. When the transistor Q2 is turned on, the voltage charged in the capacitor C1 is converted into a spot killer signal by the transistor Q2.
2 is applied to the RGB output circuit 3 to clamp the video signal to the white side. When the video signal clamped to the white side is applied to the CRT 4, the beam current of the CRT 4 is instantaneously increased before the horizontal output is stopped, that is, before the deflection circuit is stopped, and the electric charge accumulated on the anode is discharged. , CRT 4 can be prevented from remaining on the CRT surface.

【0023】図3は図1に示すテレビジョン受信機のス
タンバイモード移行時のスポットキラー信号を説明する
ための各部信号のタイミング図である。図3に示すよう
に、リモートコントロール送信器等による電源オフ時、
すなわちスタンバイモード移行時においては、CPU2
はオン/スタンバイ切替出力をオンからスタンバイ状態
に移行させるよりも先にスポットキラー制御信号をオン
させる。このスポットキラー制御信号がオンすることに
より、トランジスタQ1がオンするので、抵抗素子R2
を通してトランジスタQ2のベース電圧を引き下げ、ト
ランジスタQ2をオンさせる。この結果、コンデンサC
1に充電された電圧は、スポットキラー信号としてトラ
ンジスタQ2を通してRGB出力回路3に印加されるの
で、映像信号を白側にクランプする。
FIG. 3 is a timing chart of signals of each section for explaining a spot killer signal when the television receiver shown in FIG. 1 shifts to a standby mode. As shown in FIG. 3, when the power is turned off by a remote control transmitter or the like,
That is, at the time of transition to the standby mode, the CPU 2
Turns on the spot killer control signal before shifting the on / standby switching output from on to the standby state. When the spot killer control signal is turned on, the transistor Q1 is turned on.
, The base voltage of the transistor Q2 is lowered, and the transistor Q2 is turned on. As a result, the capacitor C
Since the voltage charged to 1 is applied to the RGB output circuit 3 through the transistor Q2 as a spot killer signal, the video signal is clamped to the white side.

【0024】一方、CPU2のオン/スタンバイ切替出
力は、スポットキラー制御信号がオンした後一定の時間
をおいてスタンバイ状態に切り替わり、水平発振スイッ
チ5がオフし、それに応じて水平発振回路6、水平出力
回路7及びフライバックトランス10が一定時間後に停
止する。従って、CPU2のスポットキラー制御信号を
水平出力回路7の停止に合わせてオフすると、前述した
主電源オフ時の動作と同様に、偏向回路の停止前にCR
T4のビーム電流を瞬間的に増加させ、アノードに蓄積
された電荷を放電させ、CRT4の高圧残りによって生
じるCRT管面のスポット残りを防止することができ
る。
On the other hand, the on / standby switching output of the CPU 2 is switched to a standby state at a fixed time after the spot killer control signal is turned on, and the horizontal oscillation switch 5 is turned off. The output circuit 7 and the flyback transformer 10 stop after a certain time. Therefore, when the spot killer control signal of the CPU 2 is turned off in synchronization with the stop of the horizontal output circuit 7, the CR before stop of the deflection circuit is stopped, similarly to the operation at the time of turning off the main power supply.
It is possible to instantaneously increase the beam current of T4 and discharge the electric charge stored in the anode, thereby preventing a spot remaining on the CRT tube surface caused by the high voltage residue of the CRT4.

【0025】さらに、周辺回路の変更等によりオン/ス
タンバイ切替出力と水平出力オフのタイミングが変化し
た場合でも、CPU2からの信号設定を点線のように変
更することができ、したがってスポットキラー信号のオ
ン及びオフのタイミングを点線のように変更することが
できる。
Further, even when the timing of the on / standby switching output and the horizontal output off is changed due to a change of a peripheral circuit or the like, the signal setting from the CPU 2 can be changed as shown by a dotted line, so that the spot killer signal is turned on. And the off timing can be changed as shown by the dotted line.

【0026】[0026]

【発明の効果】以上説明したように、本発明のスポット
キラー制御回路は、スポットキラー回路にスポットキラ
ー信号のスイッチング制御手段を設けることにより、主
電源オフ時だけでなくスタンバイモード移行時において
も、偏向回路停止前に適切なタイミングでスポットキラ
ー回路を動作させることができるので、確実にCRTの
アノードに蓄積された電荷を放出させることができると
いう効果がある。
As described above, the spot killer control circuit of the present invention is provided with the switching control means of the spot killer signal in the spot killer circuit, so that not only when the main power supply is turned off but also when the standby mode is entered. Since the spot killer circuit can be operated at an appropriate timing before the deflection circuit stops, there is an effect that the electric charge accumulated in the anode of the CRT can be reliably discharged.

【0027】また、本発明は、周辺回路の変更等により
オン/スタンバイ切替出力と水平出力オフのタイミング
が変化した場合においても、CPUからの信号設定の変
更によりスポットキラー制御信号のオン及びオフのタイ
ミングを変更することが可能であるため、回路及びCP
Uのソフトウェアを修正する必要がなくなり、開発工
数、開発コスト及び回路再検討の工数を削減できるとい
う効果もある。
Further, even when the timing of the on / standby switching output and the horizontal output off is changed due to a change of a peripheral circuit or the like, the on / off of the spot killer control signal is changed by changing the signal setting from the CPU. Since the timing can be changed, the circuit and the CP
There is no need to modify the software of U, and there is also an effect that the number of development steps, development cost, and the number of steps for circuit review can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態を示すスポットキラー回
路を備えたテレビジョン受信機のブロック構成図であ
る。
FIG. 1 is a block diagram of a television receiver including a spot killer circuit according to an embodiment of the present invention.

【図2】図1に示すテレビジョン受信機の主電源オフ時
のスポットキラー信号を説明するための各部信号のタイ
ミング図である。
FIG. 2 is a timing chart of signals of each section for explaining a spot killer signal when the main power of the television receiver shown in FIG. 1 is turned off.

【図3】図1に示すテレビジョン受信機のスタンバイモ
ード移行時のスポットキラー信号を説明するための各部
信号のタイミング図である。
FIG. 3 is a timing chart of signals of each section for explaining a spot killer signal when the television receiver shown in FIG. 1 shifts to a standby mode.

【図4】従来の一例を示すスポットキラー回路を備えた
テレビジョン受信機のブロック構成図である。
FIG. 4 is a block diagram of a television receiver provided with a spot killer circuit showing an example of the related art.

【符号の説明】[Explanation of symbols]

1 スポットキラー回路 2 CPU 3 RGB出力回路 4 CRT 5 水平発振スイッチ 6 水平発振回路 7 水平出力回路 8 主電源スイッチ 9 電源回路 10 フライバックトランス R1,R2 抵抗素子 Q1,Q2 トランジスタ D1 ダイオード C1 コンデンサ Reference Signs List 1 spot killer circuit 2 CPU 3 RGB output circuit 4 CRT 5 horizontal oscillation switch 6 horizontal oscillation circuit 7 horizontal output circuit 8 main power switch 9 power supply circuit 10 flyback transformer R1, R2 resistive element Q1, Q2 transistor D1 diode C1 capacitor

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 カラー表示手段を駆動するRGB出力回
路に接続され且つ前記カラー表示手段のアノードに蓄積
された電荷を放電させるスポットキラー回路と、前記ス
ポットキラー回路への所定電圧および前記カラー表示手
段のアノードに対する高電圧を供給するフライバックト
ランスに対し水平出力を作成するための制御を前記カラ
ー表示手段のオン/スタンバイ切替出力に基づいて行う
とともに、前記オン/スタンバイ切替出力に同期したス
ポットキラー制御信号により前記スポットキラー回路を
制御するCPUとを有することを特徴とするスポットキ
ラー制御回路。
1. A spot killer circuit connected to an RGB output circuit for driving a color display means and discharging electric charges stored in an anode of the color display means, a predetermined voltage to the spot killer circuit and the color display means. Control for generating a horizontal output for a flyback transformer that supplies a high voltage to the anode based on the on / standby switching output of the color display means, and spot killer control synchronized with the on / standby switching output A spot killer control circuit comprising: a CPU that controls the spot killer circuit by a signal.
【請求項2】 前記スポットキラー回路は、電源ライン
にダイオードを介して接続されるコンデンサーと、前記
電源ラインに直列接続される第1および第2の抵抗と、
前記第2の抵抗およびGND間に接続され且つオン/オ
フを前記CPUからの前記スポットキラー制御信号によ
り制御される第1のスイッチング素子と、前記ダイオー
ド,前記コンデンサーの接続点および前記スポットキラ
ー回路の出力間に接続され且つオン/オフを前記第1,
第2の抵抗の接続点電位により制御される第2のスイッ
チング素子とで構成した請求項1記載のスポットキラー
制御回路。
2. The spot killer circuit includes: a capacitor connected to a power supply line via a diode; first and second resistors connected in series to the power supply line;
A first switching element which is connected between the second resistor and GND and whose on / off is controlled by the spot killer control signal from the CPU, a connection point between the diode and the capacitor, and a connection between the first switching element and the spot killer circuit; Connected between outputs and turned on / off in the first,
2. The spot killer control circuit according to claim 1, comprising a second switching element controlled by a potential at a connection point of the second resistor.
【請求項3】 前記スポットキラー回路は、前記第1の
スイッチング素子としてNPNトランジスタを用い、コ
レクタを前記第2の抵抗に,エミッタを前記GNDに接
続し且つベースを前記CPUの前記スポットキラー制御
信号端子に接続するとともに、前記第2のスイッチング
素子としてPNPトランジスタを用い、コレクタを前記
スポットキラー回路の出力に,エミッタを前記コンデン
サーに接続し且つベースを前記第1,第2の抵抗の接続
点に接続した請求項2記載のスポットキラー制御回路。
3. The spot killer circuit uses an NPN transistor as the first switching element, connects a collector to the second resistor, connects an emitter to the GND, and connects a base to the spot killer control signal of the CPU. Connected to a terminal, a PNP transistor is used as the second switching element, a collector is connected to the output of the spot killer circuit, an emitter is connected to the capacitor, and a base is connected to a connection point of the first and second resistors. 3. The spot killer control circuit according to claim 2, wherein the spot killer control circuit is connected.
【請求項4】 リモコン電源がオンした後の定常状態に
おいて所定の電圧を保持する電圧保持手段と、前記リモ
コン電源がオフしたとき、前記電圧保持手段の電荷を放
電するスイッチング回路と、フライバックトランスに対
する水平出力が前記電圧保持手段の前記所定電圧よりも
先に下ったときに前記スイッチング回路を任意のタイミ
ングでオンさせる制御手段とを有することを特徴とする
スポットキラー制御回路。
4. A voltage holding means for holding a predetermined voltage in a steady state after a remote control power supply is turned on, a switching circuit for discharging a charge of the voltage holding means when the remote control power supply is turned off, and a flyback transformer. Control means for turning on the switching circuit at an arbitrary timing when a horizontal output of the switching circuit falls below the predetermined voltage of the voltage holding means.
【請求項5】 前記制御手段は、オン/スタンバイ切替
出力に同期したスポットキラー制御信号を出力するCP
Uと、前記CPUの前記スポットキラー制御信号によっ
て制御されるスイッチング素子と、抵抗素子とを備え、
前記スイッチング素子が駆動されたとき、前記スイッチ
ング回路を駆動する請求項4記載のスポットキラー制御
回路。
5. The control unit outputs a spot killer control signal synchronized with an on / standby switching output.
U, a switching element controlled by the spot killer control signal of the CPU, and a resistance element,
The spot killer control circuit according to claim 4, wherein the switching circuit is driven when the switching element is driven.
【請求項6】 前記制御手段は、前記CPU内部で前記
スポットキラー制御信号のタイミングを変更できるよう
にし、前記スイッチング回路を任意のタイミングでオン
させる請求項4記載のスポットキラー制御回路。
6. The spot killer control circuit according to claim 4, wherein said control means is capable of changing the timing of said spot killer control signal inside said CPU and turns on said switching circuit at an arbitrary timing.
JP2000253853A 2000-08-24 2000-08-24 Spot killer control circuit Pending JP2002077662A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000253853A JP2002077662A (en) 2000-08-24 2000-08-24 Spot killer control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000253853A JP2002077662A (en) 2000-08-24 2000-08-24 Spot killer control circuit

Publications (1)

Publication Number Publication Date
JP2002077662A true JP2002077662A (en) 2002-03-15

Family

ID=18742887

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000253853A Pending JP2002077662A (en) 2000-08-24 2000-08-24 Spot killer control circuit

Country Status (1)

Country Link
JP (1) JP2002077662A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7079204B2 (en) 2003-06-16 2006-07-18 Nitto Denko Corporation Laminated optical film, elliptically polarizing plate, and image viewing display
US7130007B2 (en) 2003-06-16 2006-10-31 Nitto Denko Corporation Optical film, polarizing optical film, and image viewing display
KR100814307B1 (en) * 2004-12-16 2008-03-18 닛토덴코 가부시키가이샤 Liquid crystal display

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7079204B2 (en) 2003-06-16 2006-07-18 Nitto Denko Corporation Laminated optical film, elliptically polarizing plate, and image viewing display
US7130007B2 (en) 2003-06-16 2006-10-31 Nitto Denko Corporation Optical film, polarizing optical film, and image viewing display
KR100814307B1 (en) * 2004-12-16 2008-03-18 닛토덴코 가부시키가이샤 Liquid crystal display

Similar Documents

Publication Publication Date Title
JPH037184B2 (en)
JP2002077662A (en) Spot killer control circuit
KR930004006B1 (en) Frequency switching circuit for multiple scan display
JPS625559B2 (en)
JPH10335089A (en) Dimming burst pulse generating circuit for backlight lighting system
JP4161226B2 (en) LCD television equipment
US4814880A (en) Blanking circuit for use in a display apparatus which has a cathode-ray tube
JP3244346B2 (en) Switch circuit
KR100247596B1 (en) Raster control circuit of display apparatus
KR200158543Y1 (en) Compensation circuit of picture size for monitor
KR970004906Y1 (en) The start beam restriction device of image tools
KR200161114Y1 (en) Circuit for screen stabilizer
JPH09266541A (en) Television receiver
JPH07302691A (en) Discharge lamp drive device
JP3266044B2 (en) Television receiver
JPH05145865A (en) Slave screen circuit
KR100203276B1 (en) A/d convertor input stabilization circuit
KR0134616Y1 (en) Crt spot killer circuit
JP2001223916A (en) Spot killer circuit, video signal processor and cathode ray tube display system
JP2925243B2 (en) Video signal switching circuit
KR200146200Y1 (en) Vertical sync signal stabilization circuit in supplying main power
JP2577437Y2 (en) Display protection device
KR0127171Y1 (en) Image clamp circuit of a monitor
KR100781639B1 (en) CRT display apparatus
JP2004349770A (en) Automatic cut-off circuit and mute releasing method therefor

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040309