JP2002043807A - Waveguide-type dielectric filter - Google Patents

Waveguide-type dielectric filter

Info

Publication number
JP2002043807A
JP2002043807A JP2000231518A JP2000231518A JP2002043807A JP 2002043807 A JP2002043807 A JP 2002043807A JP 2000231518 A JP2000231518 A JP 2000231518A JP 2000231518 A JP2000231518 A JP 2000231518A JP 2002043807 A JP2002043807 A JP 2002043807A
Authority
JP
Japan
Prior art keywords
substrate
input
pattern
dielectric filter
waveguide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000231518A
Other languages
Japanese (ja)
Inventor
Tatsuya Uetake
達哉 上竹
Takamitsu Kitayama
隆満 北山
Kazuhisa Sano
和久 佐野
Akiji Miyashita
明司 宮下
Kenichi Shirota
健一 城田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Toko Inc
Original Assignee
Sharp Corp
Toko Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp, Toko Inc filed Critical Sharp Corp
Priority to JP2000231518A priority Critical patent/JP2002043807A/en
Publication of JP2002043807A publication Critical patent/JP2002043807A/en
Pending legal-status Critical Current

Links

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

PROBLEM TO BE SOLVED: To obtain a waveguide-type dielectric filter which makes sure input/ output connection and shielding, so as to improve the filter characteristic. SOLUTION: The input/output electrodes of a dielectric block 10 are connected to a conductor pattern provided on a double-sided wiring board 20, and terminals and led out from the conductor pattern. A grounding conductor pattern is also formed on the double-sided wiring board 20; moreover the double- sided wiring board 20 is mounted on a board 30 on which a shielding pattern has been formed; and then the dielectric block 10 and boards 20 and 30 are jointed together.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、高周波帯域で使用
する誘電体フィルタに係るもので、特に、その入出力構
造に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a dielectric filter used in a high frequency band, and more particularly to an input / output structure thereof.

【0002】[0002]

【従来の技術】移動体通信技術等の進歩により、通信に
利用される電波の周波数帯域も高域に広がっており、MH
z帯からGHz帯が一般化しており、10GHzを超える周波数
も使われ始めている。これらの通信機器に使用されるフ
ィルタも当然高周波化に対応する必要があり、導波管フ
ィルタや誘電体フィルタが実用化されている。
2. Description of the Related Art With the advance of mobile communication technology, the frequency band of radio waves used for communication has been widened to a high frequency band.
The band from the z band to the GHz band has been generalized, and frequencies exceeding 10 GHz have begun to be used. Of course, filters used in these communication devices also need to cope with higher frequencies, and waveguide filters and dielectric filters have been put to practical use.

【0003】これまで使用されている導波管フィルタや
誘電体フィルタでは構造上の制約から小型化が難しく、
10GHz以上の高周波領域において小型化が可能なフィル
タの要求が高まっている。その1つとして、直方体の誘
電体の表面にアース電極となる導体膜と入出力電極とな
る導体膜を形成し、複数の共振器を一体化した導波管型
誘電体フィルタが提案されている。これらの、導波管型
誘電体フィルタは、特開平11−195906号、特開平11−19
5907号等に開示されている。
Conventional waveguide filters and dielectric filters are difficult to miniaturize due to structural restrictions.
There is an increasing demand for a filter that can be miniaturized in a high frequency region of 10 GHz or more. As one of them, a waveguide type dielectric filter has been proposed in which a conductor film serving as an earth electrode and a conductor film serving as an input / output electrode are formed on the surface of a rectangular parallelepiped dielectric, and a plurality of resonators are integrated. . These waveguide-type dielectric filters are disclosed in JP-A-11-195906 and JP-A-11-1995.
No. 5907 and the like.

【0004】上記の導波管型誘電体フィルタは、小型で
30GHz程度までの周波数に利用できるとともに、従来の
導波管フィルタ等に比較して簡単な構造であり、製造も
容易で安価なフィルタが実現できる利点を持っている。
The above-mentioned waveguide type dielectric filter is small in size.
It can be used for frequencies up to about 30 GHz, has a simpler structure than conventional waveguide filters, etc., and has the advantage that an inexpensive filter that is easy to manufacture can be realized.

【0005】[0005]

【発明が解決しようとする課題】しかし、構造上、入出
力電極が同一表面に端面から離れて共振素子の中央部に
位置することから実装が難しいという問題がある。ま
た、誘電体が露出する部分が存在するので、高周波化し
た場合にはこの部分から電磁界が漏れ易く、損失が非常
に大きくなって実用化が難しくなる。また、実装時に単
に周辺回路とのインピーダンス整合を行うだけでは全て
の周波数で正常に動作するとは限らず、正常に動作させ
るためには、フィルタ素子の内部や端子部の周辺の電磁
界分布を考慮した接続、実装方法が必要となり、小型化
や表面実装化が難しくなる。
However, there is a problem that mounting is difficult because the input / output electrodes are located on the same surface and apart from the end face in the center of the resonance element. Further, since there is a portion where the dielectric is exposed, when the frequency is increased, the electromagnetic field easily leaks from this portion, and the loss becomes extremely large, which makes practical use difficult. In addition, simply performing impedance matching with peripheral circuits during mounting does not always result in normal operation at all frequencies.For normal operation, consider the electromagnetic field distribution inside the filter element and around the terminals. Connection and mounting methods are required, and miniaturization and surface mounting are difficult.

【0006】したがって、この導波管型誘電体フィルタ
を実用化するためには、実装の容易化、シールドの強化
とともに、周辺回路との電磁界分布の整合が不可避の課
題となる。本発明は、これらの課題を解決するものであ
る。
Therefore, in order to put this waveguide-type dielectric filter into practical use, it is inevitable to make the mounting easier, strengthen the shield, and match the electromagnetic field distribution with peripheral circuits. The present invention solves these problems.

【0007】[0007]

【課題を解決するための手段】本発明は、導波管型誘電
体フィルタに配線基板とシールド基板を組み合わせるこ
とによって、上記の課題を解決するものである。
The present invention solves the above-mentioned problems by combining a waveguide type dielectric filter with a wiring substrate and a shield substrate.

【0008】すなわち、両端の共振素子を入出力段とす
る複数の共振素子を具えた直方体の誘電体ブロックを配
線基板に搭載してなる導波管型誘電体フィルタにおい
て、誘電体ブロックは、入出力段の同一表面に島状の導
体膜による入出力電極と、入出力電極が形成された表面
に入出力電極と絶縁分離されてその表面の残りのほぼ全
面を覆う導体膜と他の表面のほぼ全面を覆う導体膜から
なるアース電極を具え、その誘電体ブロックは、誘電体
ブロックの入出力電極に対向する位置に島状に形成され
た導体膜とその導体膜に接続されたスルーホールの導体
膜を介して接続されて対向面の端面に引き出されるよう
に形成された導体膜からなる配線パターンと、配線パタ
ーンと絶縁分離されて配線パターンの周囲に形成された
アースパターンを具えた第1の基板に搭載され、第1の基
板は、少なくとも第1の基板との接合面に対向する表面
の全面にシールド用の導体パターンを具えた第2の基板
に搭載されたことに特徴を有するものである。
That is, in a waveguide-type dielectric filter in which a rectangular parallelepiped dielectric block having a plurality of resonance elements having resonance elements at both ends as input / output stages is mounted on a wiring board, the dielectric block has An input / output electrode made of an island-shaped conductive film on the same surface of the output stage, and a conductive film that is insulated and separated from the input / output electrode on the surface where the input / output electrode is formed and covers almost the entire remaining surface of the input / output electrode and the other surface. The dielectric block is provided with an earth electrode made of a conductive film that covers almost the entire surface, and the dielectric block has a conductive film formed in an island shape at a position facing the input / output electrodes of the dielectric block and a through hole connected to the conductive film. A wiring pattern composed of a conductive film connected through a conductive film and drawn to the end face of the opposing surface, and an earth pattern formed around the wiring pattern insulated and separated from the wiring pattern. The first substrate is mounted on a second substrate provided with a conductive pattern for shielding over the entire surface at least opposite to a bonding surface with the first substrate. It has.

【0009】[0009]

【発明の実施の形態】本発明による導波管型誘電体フィ
ルタは次の構成要素からなる。入出力電極とアース電極
を具えた導波管型誘電体フィルタの本体である誘電体ブ
ロック、入出力電極に接続される導体パターンとアース
電極に接続されるアースパターンを具えた両面配線基
板、誘電体ブロックの入出力電極側をシールドする導体
膜を具えた配線基板、である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A waveguide type dielectric filter according to the present invention comprises the following components. A dielectric block which is a main body of a waveguide type dielectric filter having an input / output electrode and a ground electrode, a double-sided wiring board having a conductor pattern connected to the input / output electrode and a ground pattern connected to the ground electrode, A wiring board provided with a conductor film for shielding the input / output electrode side of the body block.

【0010】[0010]

【実施例】以下、図面を参照して、本発明の実施例につ
いて説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0011】図1から図4は本発明の第1の実施例を示
すもので、図1は組み立て後の斜視図、図2は誘電体ブ
ロックの底面図、図3は第1の基板の(A)平面図、
(B)底面図、図4は第2の基板の平面図である。
FIGS. 1 to 4 show a first embodiment of the present invention. FIG. 1 is a perspective view after assembly, FIG. 2 is a bottom view of a dielectric block, and FIG. A) plan view,
FIG. 4B is a bottom view, and FIG. 4 is a plan view of the second substrate.

【0012】図1に示したように、誘電体ブロック10は
第1の基板20に搭載され、第1の基板20はさらに第2の基
板30に搭載されている。これらは、表面に形成されてい
る導体膜がはんだ付けされることによって接着され、所
定の導体膜が導通されている。
As shown in FIG. 1, the dielectric block 10 is mounted on a first substrate 20, and the first substrate 20 is further mounted on a second substrate 30. These are adhered by soldering a conductor film formed on the surface, and a predetermined conductor film is conducted.

【0013】誘電体ブロック10は直方体の細長いセラミ
ック誘電体からなり、15.6×4.9mmで厚みが1.5mmであ
り、誘電率が21の材料を用いている。中に4個の共振子
を構成するように、中間に側面から切りこみ14を形成し
て共振子間の結合を調整している。両端の共振子は4.0
×4.9mmで中間の共振子は2.7×4.9mmとしてあり、切り
こみ14は0.7mm幅で深さ1.5mmとしてある。
The dielectric block 10 is made of a rectangular parallelepiped elongated ceramic dielectric, and is made of a material having a size of 15.6 × 4.9 mm, a thickness of 1.5 mm, and a dielectric constant of 21. A cutout 14 is formed in the middle from the side so as to form four resonators inside to adjust the coupling between the resonators. The resonator at both ends is 4.0
The size of the middle resonator is set to 2.7 × 4.9 mm at × 4.9 mm, and the cutout 14 is set to 0.7 mm width and 1.5 mm depth.

【0014】図2に示すように、誘電体ブロック10の両
端の共振素子には入出力電極16が形成してあり、その周
囲に誘電体12が露出した領域を形成し、その外側全面に
導体膜によってアース電極18が形成されている。このよ
うに入出力電極16とアース電極18は絶縁分離されてお
り、アース電極18は他の表面の全面にも形成される。こ
の例では、入出力電極16の直径を2.4mmとし、アース電
極18の内径を3.4mmとして0.5mmのギャップを持たせてあ
る。
As shown in FIG. 2, input / output electrodes 16 are formed on the resonance elements at both ends of the dielectric block 10, a region where the dielectric 12 is exposed is formed around the input / output electrodes 16, and a conductor is An earth electrode 18 is formed by the film. As described above, the input / output electrode 16 and the ground electrode 18 are insulated and separated, and the ground electrode 18 is also formed on the entire other surface. In this example, the input / output electrode 16 has a diameter of 2.4 mm, and the inner diameter of the ground electrode 18 is 3.4 mm, with a gap of 0.5 mm.

【0015】誘電体ブロックを搭載する第1の基板20
は、図3に示すように両面配線基板となっている。誘電
体ブロックを搭載する面(A)には、入出力電極と対向
する導体パターン26が形成されており、その周囲はギャ
ップを置いてアース用の導体パターン28が形成されてい
る。導体パターン26の直径は入出力電極と同じ2.4mmと
してあり、アース用の導体パターン28の内径は2.5mmと
してある。
First substrate 20 on which a dielectric block is mounted
Is a double-sided wiring board as shown in FIG. On the surface (A) on which the dielectric block is mounted, a conductor pattern 26 facing the input / output electrode is formed, and a conductor pattern 28 for grounding is formed around the periphery with a gap. The diameter of the conductor pattern 26 is 2.4 mm, which is the same as that of the input / output electrodes, and the inner diameter of the conductor pattern 28 for grounding is 2.5 mm.

【0016】導体パターン26は、スルーホール25の壁面
の導体膜によって裏面の導体パターン27と接続される。
導体パターン27には引き出し用の導体パターンが接続さ
れており。基板の端面に向かって伸びている。なお、ア
ース用の導体パターン29が表面と同様に形成されてい
る。導体パターンの形状とサイズは、引き出し用の導体
パターンが存在する部分を除いて同じである。
The conductor pattern 26 is connected to the conductor pattern 27 on the back surface by the conductor film on the wall surface of the through hole 25.
A conductor pattern for drawing is connected to the conductor pattern 27. It extends toward the end face of the substrate. The conductor pattern 29 for grounding is formed in the same manner as the surface. The shape and size of the conductor pattern are the same except for the portion where the conductor pattern for extraction exists.

【0017】第2の基板30は、第1の基板の導体パターン
27と対向する部分には導体膜が形成されずその他の部分
が導体パターン38で覆われている。なお、この例では導
体パターン27の引き出し部に対向する位置に導体パター
ン37を形成し、搭載時に導体パターン27が導体パターン
37に接続されるようにしてある。なお、図示しないが、
第2の基板30の裏面にも全面に導体パターンが形成して
あり、シールドのために用いられる。
The second substrate 30 is formed of a conductor pattern of the first substrate.
No conductor film is formed on the portion facing 27, and the other portions are covered with the conductor pattern. In this example, the conductor pattern 37 is formed at a position facing the lead portion of the conductor pattern 27, and the conductor pattern 27 is mounted at the time of mounting.
It is connected to 37. Although not shown,
A conductor pattern is also formed on the entire back surface of the second substrate 30, and is used for shielding.

【0018】図には示さないが、第1の基板20と第2の
基板30には、アース電極が形成される部分に多数の小径
のスルーホールを形成しておき、このスルーホールの壁
面にも導体膜を形成して、表裏面の導体膜を導通させて
おくとよい。
Although not shown in the drawing, a large number of small-diameter through holes are formed in the first substrate 20 and the second substrate 30 at a portion where the ground electrode is formed, and the wall surfaces of the through holes are formed on the first substrate 20 and the second substrate 30. It is also preferable to form a conductive film so as to keep the conductive films on the front and back surfaces conductive.

【0019】このように、第1の基板が入出力の配線基
板の機能を果たし、第1の基板と第2の基板とでシールド
の機能を果たす。このような、機能を有する基板であれ
ば、本発明に使用する基板は他の形状、構造を採用して
もよい。
As described above, the first substrate functions as an input / output wiring substrate, and the first substrate and the second substrate function as a shield. As long as the substrate has such a function, the substrate used in the present invention may adopt other shapes and structures.

【0020】図8は、上記の実施例によるフィルタの特
性図を示すもので、12GHz帯で広帯域の通過帯域を有
し、しかもその帯域で20dB程度のリターンロスを呈して
いる。従来の構造では、損失が大きすぎて実用に耐えな
いものであったが、本発明によれば良好なフィルタ特性
が得られることを示している。
FIG. 8 shows a characteristic diagram of the filter according to the above-described embodiment. The filter has a wide pass band in the 12 GHz band, and exhibits a return loss of about 20 dB in that band. In the conventional structure, the loss is too large to withstand practical use. However, according to the present invention, it is shown that good filter characteristics can be obtained.

【0021】図3に示した第1の基板の構造を変えた、
本発明の他の実施例について説明する。図5は第1の基
板の他の構造を示す(A)は平面図、(B)は底面図で
ある。図示しないが、図1に示した例と同様に、誘電体
ブロックは第1の基板40に搭載され、第1の基板40はさ
らに第2の基板に搭載されることになる。それらの表面
に形成されている導体膜がはんだ付けされることによっ
て接着され、所定の導体膜同士が導通されている。
The structure of the first substrate shown in FIG. 3 is changed.
Another embodiment of the present invention will be described. 5A and 5B show another structure of the first substrate, wherein FIG. 5A is a plan view and FIG. 5B is a bottom view. Although not shown, as in the example shown in FIG. 1, the dielectric block is mounted on the first substrate 40, and the first substrate 40 is further mounted on the second substrate. The conductor films formed on the surfaces thereof are bonded by soldering, and predetermined conductor films are conducted.

【0022】誘電体ブロックを搭載する第1の基板40
は、図5に示したように両面配線基板となっている。誘
電体ブロックを搭載する面(A)には、入出力電極と対
向する導体パターン46が形成されており、その周囲はギ
ャップを置いてアース用の導体パターン48が形成されて
いる。
First substrate 40 on which a dielectric block is mounted
Is a double-sided wiring board as shown in FIG. On the surface (A) on which the dielectric block is mounted, a conductor pattern 46 facing the input / output electrodes is formed, and a conductor pattern 48 for grounding is formed around the periphery with a gap.

【0023】導体パターン46はスルーホール45の壁面の
導体膜によって裏面の導体パターン47と接続される。導
体パターン47には引き出し用の導体パターン43が接続さ
れており、基板の端面に向かって伸びている。なお、ア
ース用の導体パターン148が表面と同様に形成されてい
る。
The conductor pattern 46 is connected to the conductor pattern 47 on the back surface by the conductor film on the wall surface of the through hole 45. The conductor pattern 47 is connected to the conductor pattern 43 for drawing and extends toward the end face of the substrate. In addition, the conductor pattern 148 for grounding is formed similarly to the surface.

【0024】アース用の導体パターン48の中に設けたス
ルーホール41を導体パターン47の周囲に配置し、かつ導
体パターン47にも同様にスルーホール45を複数個設け
る。これによって、基板40内部の電磁界分布が、同軸伝
送線路内部のように、軸対称形に近くなる。このため、
基板40の上面に接続される誘電体ブロック10の入出力電
極16周辺部における電磁界分布の連続性が高くなり、そ
の作用によって不要な伝播モードの励振が抑圧される。
また、複数個のスルーホール45を並列に接続することに
より、スルーホール45に起因する寄生インダクタンスが
減少する。その結果、フィルタの通過域での挿入損失、
平坦度、反射損および阻止帯域での減衰量で代表される
フィルタの周波数特性を改善できる。基板40の中央付近
のアース用導体パターン48に設けたスルーホール49によ
って入出力端子間の不要な結合を抑圧でき、誘電体ブロ
ックが本来有している阻止域での減衰特性を損ねること
を防ぐことができる。
The through holes 41 provided in the conductor pattern 48 for grounding are arranged around the conductor pattern 47, and a plurality of through holes 45 are similarly provided in the conductor pattern 47. As a result, the electromagnetic field distribution inside the substrate 40 becomes closer to the axially symmetric shape as inside the coaxial transmission line. For this reason,
The continuity of the electromagnetic field distribution around the input / output electrodes 16 of the dielectric block 10 connected to the upper surface of the substrate 40 is increased, and the excitation of unnecessary propagation modes is suppressed by the action.
Further, by connecting a plurality of through holes 45 in parallel, the parasitic inductance caused by the through holes 45 is reduced. As a result, the insertion loss in the pass band of the filter,
The frequency characteristics of a filter represented by flatness, reflection loss and attenuation in a stop band can be improved. Unnecessary coupling between the input and output terminals can be suppressed by the through hole 49 provided in the grounding conductor pattern 48 near the center of the substrate 40, preventing the attenuation characteristic in the blocking region inherently possessed by the dielectric block from being impaired be able to.

【0025】図6は1の基板の他の構造を示す(A)は
平面図、(B)は底面図である。図示しないが、図1に
示した例と同様に、誘電体ブロックは第1の基板50に搭
載され、第1の基板50はさらに第2の基板に搭載される
ことになる。それらの表面に形成されている導体膜がは
んだ付けされることによって接着され、所定の導体膜同
士が導通されている。
FIGS. 6A and 6B show another structure of one substrate, wherein FIG. 6A is a plan view and FIG. 6B is a bottom view. Although not shown, as in the example shown in FIG. 1, the dielectric block is mounted on a first substrate 50, and the first substrate 50 is further mounted on a second substrate. The conductor films formed on the surfaces thereof are bonded by soldering, and predetermined conductor films are conducted.

【0026】誘電体ブロックを搭載する第1の基板50
は、図6示したように両面配線基板となっている。誘電
体ブロックを搭載する面(A)には、入出力電極と対向
する導体パターン56が形成されており、その周囲はギャ
ップを置いてアース用の導体パターン58が成されてい
る。
First substrate 50 on which a dielectric block is mounted
Is a double-sided wiring board as shown in FIG. A conductor pattern 56 facing the input / output electrode is formed on the surface (A) on which the dielectric block is mounted, and a conductor pattern 58 for grounding is formed around the periphery with a gap.

【0027】導体パターン56はスルーホール55の壁面の
導体膜によって裏面の導体パターン57と接続される。導
体パターン57には引き出し用の導体パターン53が接続さ
れており、基板の端面に向かって伸びている。なお、ア
ース用の導体パターン158が表面と同様に形成されてい
る。
The conductor pattern 56 is connected to the conductor pattern 57 on the back surface by the conductor film on the wall surface of the through hole 55. The conductor pattern 57 is connected to the conductor pattern 57 for drawing and extends toward the end surface of the substrate. Note that a ground conductor pattern 158 is formed in the same manner as the front surface.

【0028】アース用の導体パターン58の中に設けたス
ルーホール51を導体パターン57の周囲に配置し、かつ導
体パターン57の中心にスルーホール55を設ける。このス
ルーホール55の直径は導体パターン57と同程度か5%程
度小さいものとする。これによって、基板50内部の電磁
界分布が、同軸伝送線路内部のように、軸対称形に近く
なる。このため、基板50の上面に接続される誘電体ブロ
ック10の入出力電極16周辺部における電磁界分布の連続
性が高くなり、その作用によって不要な伝播モードの励
振が抑圧される。また、極端に直径の大きいスルーホー
ル55を接続することにより、スルーホール55に起因する
寄生インダクタンス減少させる。その結果、フィルタの
通過域での挿入損失、平坦度、反射損および阻止帯域で
の減衰量で代表されるフィルタの周波数特性を改善でき
る。基板50の中央付近のアース用導体パターン58に設け
たスルーホール59によって入出力端子間の不要な結合を
抑圧でき、誘電体ブロックが本来有している阻止域での
減衰特性を損ねることを防ぐことができる。
The through hole 51 provided in the conductor pattern 58 for grounding is arranged around the conductor pattern 57, and the through hole 55 is provided at the center of the conductor pattern 57. It is assumed that the diameter of the through hole 55 is equal to or smaller than the conductor pattern 57 by about 5%. As a result, the electromagnetic field distribution inside the substrate 50 becomes closer to the axially symmetric shape as inside the coaxial transmission line. For this reason, the continuity of the electromagnetic field distribution around the input / output electrodes 16 of the dielectric block 10 connected to the upper surface of the substrate 50 increases, and the action suppresses the excitation of unnecessary propagation modes. Further, by connecting the through hole 55 having an extremely large diameter, the parasitic inductance caused by the through hole 55 is reduced. As a result, it is possible to improve the frequency characteristics of the filter represented by the insertion loss, flatness, reflection loss and attenuation in the stop band in the pass band of the filter. Unnecessary coupling between the input and output terminals can be suppressed by the through hole 59 provided in the grounding conductor pattern 58 near the center of the substrate 50, and the attenuation characteristic in the blocking area inherent to the dielectric block is prevented. be able to.

【0029】引き出し用の導体パターンの接続部を変え
た例を図7に示す。図7の(a)はテーパ状に、(b)
はステップ状に形状を変化させたものである。上記のよ
うに、誘電体ブロックの入出力電極の周辺部において電
磁界分布の対称性を保つことで、誘電体ブロックが本来
有するフィルタ特性を損なわずに接続できる。この作用
を実現する方法の一つとして、引き出し用の導体パター
ンの幅を接続部付近で狭くし、対称性の乱れを最小限に
抑えるものである。
FIG. 7 shows an example in which the connecting portions of the conductor pattern for drawing are changed. FIG. 7A shows a tapered shape, and FIG.
Is the one in which the shape is changed stepwise. As described above, by maintaining the symmetry of the electromagnetic field distribution in the periphery of the input / output electrodes of the dielectric block, connection can be made without impairing the filter characteristics that the dielectric block originally has. As one of the methods for realizing this effect, the width of the lead conductor pattern is reduced near the connection portion to minimize the disorder of symmetry.

【0030】図7(A)では、引き出し用の導体パター
ン63と導体パターン67とをテーパ状のパターン62により
接続している。導体パターン67との接続部の幅を最小限
にすることで、導体パターン67の周辺に生じる電磁界分
布の対称性を保つ効果がある。 図7(B)では、引き
出し用の導体パターン73と導体パターン77とをステップ
状のパターン72により接続している。導体パターン77と
の接続部の幅を最小限にすることで、導体パターン77の
周辺に生じる電磁界分布の対称性を保つ効果がある。な
お、これらの例では、導体パターンやアースパターンに
形成するスルーホールは省略してある。
In FIG. 7A, the conductor pattern 63 for extraction and the conductor pattern 67 are connected by a tapered pattern 62. Minimizing the width of the connection with the conductor pattern 67 has the effect of maintaining the symmetry of the electromagnetic field distribution generated around the conductor pattern 67. In FIG. 7B, the conductor pattern 73 for extraction and the conductor pattern 77 are connected by a step-shaped pattern 72. Minimizing the width of the connection portion with the conductor pattern 77 has the effect of maintaining the symmetry of the electromagnetic field distribution generated around the conductor pattern 77. In these examples, through holes formed in the conductor pattern and the ground pattern are omitted.

【0031】[0031]

【発明の効果】本発明によれば、2枚の配線基板を用い
ることによって、入出力の結合が確実に得られ、しか
も、シールドの効果も確実に得ることができるので、フ
ィルタ特性を大幅に向上させることができる。また、薄
い基板を付加するのみで実現できるので、小型、薄型の
利点を損なうこともない。
According to the present invention, by using two wiring boards, the coupling between input and output can be reliably obtained, and the effect of the shield can be surely obtained. Can be improved. In addition, since it can be realized only by adding a thin substrate, the advantages of small size and thinness are not impaired.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の実施例を示す斜視図FIG. 1 is a perspective view showing an embodiment of the present invention.

【図2】 誘電体ブロックの底面図FIG. 2 is a bottom view of a dielectric block.

【図3】 第1の基板の(A)は平面図、(B)は底面
3A is a plan view of the first substrate, and FIG. 3B is a bottom view thereof.

【図4】 第2の基板の平面図FIG. 4 is a plan view of a second substrate.

【図5】 他の実施例の第1の基板の(A)は平面図、
(B)は底面図
5A is a plan view of a first substrate according to another embodiment, FIG.
(B) is a bottom view

【図6】 他の実施例の第1の基板の(A)は平面図、
(B)は底面図
6A is a plan view of a first substrate according to another embodiment, FIG.
(B) is a bottom view

【図7】 他の実施例の第1の基板の平面図FIG. 7 is a plan view of a first substrate according to another embodiment.

【図8】 本発明による導波管型誘電体フィルタの特性
の説明図
FIG. 8 is an explanatory diagram of characteristics of a waveguide type dielectric filter according to the present invention.

【符号の説明】[Explanation of symbols]

10:誘電体ブロック 20、40、50、60、70:第1の(配線)基板 30:第2の(配線)基板 16:入出力電極 26、27、45、46、56、57、67、77:(ホット側)導体パタ
ーン 28、29、38、48、148、58、158、68、78:(アース側)
導体パターン 37、43、53、63、73:(配線用)導体パターン
10: Dielectric block 20, 40, 50, 60, 70: First (wiring) board 30: Second (wiring) board 16: I / O electrodes 26, 27, 45, 46, 56, 57, 67, 77: (hot side) conductor pattern 28, 29, 38, 48, 148, 58, 158, 68, 78: (earth side)
Conductor pattern 37, 43, 53, 63, 73: (for wiring) Conductor pattern

───────────────────────────────────────────────────── フロントページの続き (72)発明者 北山 隆満 大阪府大阪市阿倍野区長池町22番22号 シ ャープ株式会社内 (72)発明者 佐野 和久 埼玉県比企郡玉川村大字玉川字日野原828 番地 東光株式会社玉川工場内 (72)発明者 宮下 明司 埼玉県比企郡玉川村大字玉川字日野原828 番地 東光株式会社玉川工場内 (72)発明者 城田 健一 埼玉県比企郡玉川村大字玉川字日野原828 番地 東光株式会社玉川工場内 Fターム(参考) 5E321 AA14 AA17 BB23 GG01 GG05 5J006 JA01 LA21 NA08 ND01 NE14 ──────────────────────────────────────────────────続 き Continuing on the front page (72) Inventor Takamitsu Kitayama 22-22 Nagaikecho, Abeno-ku, Osaka-shi, Osaka Inside Sharp Corporation (72) Inventor Kazuhisa Sano Inside Tamagawa Plant Co., Ltd. (72) Inventor Meiji Miyashita 828, Hinohara, Tamagawa Village, Hiki-gun, Saitama Prefecture Toko Co., Ltd. F-term in the Tamagawa factory (reference) 5E321 AA14 AA17 BB23 GG01 GG05 5J006 JA01 LA21 NA08 ND01 NE14

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 両端の共振素子を入出力段とする複数の
共振素子を具えた直方体の誘電体ブロックを配線基板に
搭載してなる導波管型誘電体フィルタにおいて、誘電体
ブロックは、入出力段の同一表面に島状の導体膜による
入出力電極と、入出力電極が形成された表面に入出力電
極と絶縁分離されてその表面の残りのほぼ全面を覆う導
体膜と他の表面のほぼ全面を覆う導体膜からなるアース
電極を具え、その誘電体ブロックは、誘電体ブロックの
入出力電極に対向する位置に島状に形成された導体膜と
その導体膜に接続されたスルーホールの導体膜を介して
接続されて対向面の端面に引き出されるように形成され
た導体膜からなる配線パターンと、配線パターンと絶縁
分離されて配線パターンの周囲に形成されたアースパタ
ーンを具えた第1の基板に搭載され、第1の基板は、少な
くとも第1の基板との接合面に対向する表面の全面にシ
ールド用の導体パターンを具えた第2の基板に搭載され
た、ことを特徴とする導波管型誘電体フィルタ。
1. A waveguide type dielectric filter having a rectangular parallelepiped dielectric block provided with a plurality of resonance elements having resonance elements at both ends as input / output stages mounted on a wiring board. An input / output electrode made of an island-shaped conductive film on the same surface of the output stage, and a conductive film that is insulated and separated from the input / output electrode on the surface where the input / output electrode is formed and covers almost the entire remaining surface of the input / output electrode and the other surface. The dielectric block is provided with an earth electrode made of a conductive film that covers almost the entire surface, and the dielectric block has a conductive film formed in an island shape at a position facing the input / output electrodes of the dielectric block and a through hole connected to the conductive film. A first pattern including a wiring pattern formed of a conductive film connected so as to be drawn out to the end face of the facing surface through the conductive film, and a ground pattern formed around the wiring pattern by being insulated and separated from the wiring pattern; of The first substrate is mounted on a second substrate provided with a conductive pattern for shielding on at least the entire surface facing the bonding surface with the first substrate. Wave tube type dielectric filter.
【請求項2】 第1の基板の配線パターンと第2の基板に
形成した引き出し用導体パターンとを接続し、第2の基
板の引き出し用導体を端面に引き出して端子とする請求
項1記載の導波管型誘電体フィルタ。
2. The terminal according to claim 1, wherein the wiring pattern of the first substrate is connected to the lead conductor pattern formed on the second substrate, and the lead conductor of the second substrate is pulled out to the end surface to form a terminal. Waveguide type dielectric filter.
【請求項3】 第1の基板のアースパターン間と第2の基
板のシールド用導体パターン間が、それぞれ基板に形成
された多数のスルーホールの導体膜で接続された請求項
1記載の導波管型誘電体フィルタ。
3. The waveguide according to claim 1, wherein the ground patterns on the first substrate and the conductor patterns for shielding on the second substrate are connected by conductive films of a large number of through holes formed on the substrate. Tube type dielectric filter.
【請求項4】 第1の基板の両面に配線パターンとアー
スパターンが形成され、配線パターン同士とアースパタ
ーン同士を接続する複数のスルーホールが基板内部の電
磁界分布の対称性を保つように配置された請求項1記載
の導波管型誘電体フィルタ。
4. A wiring pattern and a ground pattern are formed on both surfaces of the first substrate, and a plurality of through holes connecting the wiring patterns and the ground pattern are arranged so as to maintain symmetry of an electromagnetic field distribution inside the substrate. The waveguide type dielectric filter according to claim 1, wherein
【請求項5】 第1の基板の両面に配線パターンとアー
スパターンが形成され、アースパターン同士を接続する
複数のスルーホールと、配線パターン同士を接続する配
線パターンと同心円形のスルーホールが基板内部の電磁
界分布の対称性を保つように配置された請求項1記載の
導波管型誘電体フィルタ。
5. A wiring pattern and a ground pattern are formed on both sides of a first substrate, and a plurality of through holes connecting the ground patterns and a through hole concentric with the wiring pattern connecting the wiring patterns are formed inside the substrate. 2. The waveguide-type dielectric filter according to claim 1, wherein the waveguide-type dielectric filter is arranged so as to maintain the symmetry of the electromagnetic field distribution.
【請求項6】 基板の端面に引き出す配線パターンの入
出力電極に対向する部分に接続する位置の幅が狭くし、
基板内部の電磁界分布の非対称性を少なくするように形
成された請求項1記載の導波管型誘電体フィルタ。
6. The width of a position connected to a portion facing an input / output electrode of a wiring pattern drawn to an end face of a substrate is reduced,
2. The waveguide type dielectric filter according to claim 1, wherein the waveguide type dielectric filter is formed so as to reduce the asymmetry of the electromagnetic field distribution inside the substrate.
JP2000231518A 2000-07-31 2000-07-31 Waveguide-type dielectric filter Pending JP2002043807A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000231518A JP2002043807A (en) 2000-07-31 2000-07-31 Waveguide-type dielectric filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000231518A JP2002043807A (en) 2000-07-31 2000-07-31 Waveguide-type dielectric filter

Publications (1)

Publication Number Publication Date
JP2002043807A true JP2002043807A (en) 2002-02-08

Family

ID=18724346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000231518A Pending JP2002043807A (en) 2000-07-31 2000-07-31 Waveguide-type dielectric filter

Country Status (1)

Country Link
JP (1) JP2002043807A (en)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003289201A (en) * 2002-03-28 2003-10-10 Anritsu Corp Post-wall waveguide and junction conversion structure for cavity waveguide
JP2003318614A (en) * 2002-04-26 2003-11-07 Tsutomu Yoneyama Input/output structure of dielectric waveguide
JP2005318360A (en) * 2004-04-30 2005-11-10 Tdk Corp Waveguide type wave guide line and high frequency module
US6977566B2 (en) 2003-02-12 2005-12-20 Tdk Corporation Filter and method of arranging resonators
JP2006279481A (en) * 2005-03-29 2006-10-12 Tdk Corp Waveguide, and structure of input or output of waveguide
KR101089195B1 (en) 2003-11-07 2011-12-02 도꼬가부시끼가이샤 Input/output coupling structure for dielectric waveguide
CN102593565A (en) * 2011-01-13 2012-07-18 东光株式会社 Input/output coupling structure for dielectric waveguide
JP2016171557A (en) * 2015-03-13 2016-09-23 東光株式会社 I/O STRUCTURE OF DIELECTRIC WAVEGUIDE, MOUNTING STRUCTURE OF DIELECTRIC WAVEGUIDE, DIELECTRIC WAVEGUIDE FILTER AND MassiveMIMO SYSTEM
EP3101727A1 (en) 2015-06-02 2016-12-07 Toko, Inc. Dielectric waveguide filter and dielectric waveguide duplexer
EP3118928A1 (en) * 2015-07-17 2017-01-18 Toko, Inc. Input/output coupling structure of dielectric waveguide
JP2018116742A (en) * 2018-04-16 2018-07-26 株式会社ワコム Position detector
US10270147B2 (en) 2015-03-13 2019-04-23 Murata Manufacturing Co., Ltd. Dielectric waveguide, mounting structure for a dielectric waveguide, dielectric waveguide filter and massive MIMO system
US10606424B2 (en) 2014-04-30 2020-03-31 Wacom Co., Ltd. Position detecting device
KR102674497B1 (en) * 2016-12-22 2024-06-13 주식회사 케이엠더블유 Waveguide filter

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003289201A (en) * 2002-03-28 2003-10-10 Anritsu Corp Post-wall waveguide and junction conversion structure for cavity waveguide
JP2003318614A (en) * 2002-04-26 2003-11-07 Tsutomu Yoneyama Input/output structure of dielectric waveguide
US6977566B2 (en) 2003-02-12 2005-12-20 Tdk Corporation Filter and method of arranging resonators
KR101089195B1 (en) 2003-11-07 2011-12-02 도꼬가부시끼가이샤 Input/output coupling structure for dielectric waveguide
JP2005318360A (en) * 2004-04-30 2005-11-10 Tdk Corp Waveguide type wave guide line and high frequency module
JP2006279481A (en) * 2005-03-29 2006-10-12 Tdk Corp Waveguide, and structure of input or output of waveguide
JP4492410B2 (en) * 2005-03-29 2010-06-30 Tdk株式会社 Waveguide and waveguide input or output structure.
CN102593565B (en) * 2011-01-13 2016-07-06 东光株式会社 The input and output connecting structure of dielectric-filled waveguide
KR20120082362A (en) * 2011-01-13 2012-07-23 도꼬가부시끼가이샤 Input/output coupling structure for dielectric waveguide
JP2012147286A (en) * 2011-01-13 2012-08-02 Toko Inc Input output connection structure of dielectric waveguide
CN102593565A (en) * 2011-01-13 2012-07-18 东光株式会社 Input/output coupling structure for dielectric waveguide
KR101895604B1 (en) 2011-01-13 2018-09-06 가부시키가이샤 무라타 세이사쿠쇼 Input/output coupling structure for dielectric waveguide
US10606424B2 (en) 2014-04-30 2020-03-31 Wacom Co., Ltd. Position detecting device
JP2016171557A (en) * 2015-03-13 2016-09-23 東光株式会社 I/O STRUCTURE OF DIELECTRIC WAVEGUIDE, MOUNTING STRUCTURE OF DIELECTRIC WAVEGUIDE, DIELECTRIC WAVEGUIDE FILTER AND MassiveMIMO SYSTEM
US10270147B2 (en) 2015-03-13 2019-04-23 Murata Manufacturing Co., Ltd. Dielectric waveguide, mounting structure for a dielectric waveguide, dielectric waveguide filter and massive MIMO system
EP3101727A1 (en) 2015-06-02 2016-12-07 Toko, Inc. Dielectric waveguide filter and dielectric waveguide duplexer
EP3118928A1 (en) * 2015-07-17 2017-01-18 Toko, Inc. Input/output coupling structure of dielectric waveguide
US9893405B2 (en) 2015-07-17 2018-02-13 Murata Manufacturing Co., Ltd. Input/output coupling structure of dielectric waveguide
KR102674497B1 (en) * 2016-12-22 2024-06-13 주식회사 케이엠더블유 Waveguide filter
JP2018116742A (en) * 2018-04-16 2018-07-26 株式会社ワコム Position detector

Similar Documents

Publication Publication Date Title
KR100418607B1 (en) Bandpass filter, Duplexer, High-frequency module and Communications device
US6577211B1 (en) Transmission line, filter, duplexer and communication device
JP2006311041A (en) Antenna duplexer
JP2002043807A (en) Waveguide-type dielectric filter
US20100141352A1 (en) Duplex Filter with Recessed Top Pattern Cavity
JP2012147286A (en) Input output connection structure of dielectric waveguide
JP2002135003A (en) Waveguide-type dielectric filter
JP3603453B2 (en) Dielectric resonator and bandpass filter
US6677836B2 (en) Dielectric filter device having conductive strip removed for improved filter characteristics
KR20010021163A (en) Dielectric Duplexer and Communication Apparatus
US20060164182A1 (en) Surface acoustic wave filter
KR100550878B1 (en) Laminated dielectric filter
KR102256022B1 (en) Monoblock Dielectric Filter
JP2004312217A (en) Waveguide dielectric filter
JPH11220307A (en) Dielectric filter
JP2001068596A (en) Dielectric circuit substrate and mm-wave semiconductor device including the same
JPH09181501A (en) Stripline filter
KR100323544B1 (en) Dielectric filter &the manufacturing method
JP2002111329A (en) Dielectric resonator and filter
JPH0832307A (en) Dielectric device
KR100319787B1 (en) Distributed constant line type filter
JP2000357902A (en) Planar filter, duplexer using the same, high frequency module using them and communications equipment using the module
JP2000091807A (en) Dielectric band pass filter
JP2002237701A (en) Waveguide dielectric filter
JP2002198702A (en) High frequency filter

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040623

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040623

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20040623

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A681

Effective date: 20040624

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040820

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060110

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060516