JP2001345732A - Radio communication apparatus and its controlling method - Google Patents

Radio communication apparatus and its controlling method

Info

Publication number
JP2001345732A
JP2001345732A JP2001079084A JP2001079084A JP2001345732A JP 2001345732 A JP2001345732 A JP 2001345732A JP 2001079084 A JP2001079084 A JP 2001079084A JP 2001079084 A JP2001079084 A JP 2001079084A JP 2001345732 A JP2001345732 A JP 2001345732A
Authority
JP
Japan
Prior art keywords
signal
reception
reference clock
signal transmission
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001079084A
Other languages
Japanese (ja)
Inventor
Koichi Miyasaka
浩一 宮坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2001079084A priority Critical patent/JP2001345732A/en
Publication of JP2001345732A publication Critical patent/JP2001345732A/en
Pending legal-status Critical Current

Links

Classifications

    • Y02B60/50

Landscapes

  • Transceivers (AREA)
  • Transmitters (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

PROBLEM TO BE SOLVED: To obtain a battery driven radio communication apparatus in which power consumption is reduced during non-transmitting/receiving without complicating the circuitry. SOLUTION: An oscillator 24 generates a first reference clock signal being delivered to an RF circuit 23. The RF circuit 23 transmits/receives a signal by radio to/from an external unit, based on the first reference clock signal, and delivers a second reference clock signal, corresponding to the first reference clock signal, to a base band circuit 25. The base band circuit 25 demodulates a signal received from the RF circuit 23 and modulates a signal being transmitted thereto, based on the second reference clock signal. In parallel therewith, a CPU 27 disables operation of the base band circuit 25 during non-transmitting/ receiving period.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、無線通信装置およ
び無線通信装置の制御方法に係り、特にRF回路および
変復調回路(ベースバンド回路)に対するクロックの供
給技術に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a radio communication apparatus and a control method for a radio communication apparatus, and more particularly to a technique for supplying a clock to an RF circuit and a modulation / demodulation circuit (baseband circuit).

【0002】[0002]

【従来の技術】無線通信装置は、大別すると、RF回路
と、ベースバンド回路と、CPUとを備えて構成されて
いる。ところで、RF回路においては、送受信に用いる
ローカル発振子が必要である。このローカル発振子は、
通常高い発振精度が要求されるため、RF回路部に設置
される。送受信時に動作するこのRF回路は、他の周辺
回路に比較して大電流が流れる。したがって、電池駆動
の無線通信装置などにおいては、消費電力の低減をはか
るべく、送受信を周期的に行い、信号送受信の必要のな
い期間は、RF回路の電源をオフにし、あるいは、ロー
カル発信を止める方式が一般的に用いられている。ベー
スバンド回路部の機能としては、復調の場合には、RF
回路によって受信した信号をCPUが認識可能なデータ
形式に復調する。
2. Description of the Related Art A radio communication apparatus is roughly composed of an RF circuit, a baseband circuit, and a CPU. By the way, in the RF circuit, a local oscillator used for transmission and reception is required. This local oscillator
Normally, since high oscillation accuracy is required, it is installed in the RF circuit section. In this RF circuit operating at the time of transmission / reception, a large current flows as compared with other peripheral circuits. Therefore, in a battery-operated wireless communication device or the like, transmission and reception are periodically performed in order to reduce power consumption, and the power supply of the RF circuit is turned off or local transmission is stopped during a period in which signal transmission and reception are not necessary. The method is generally used. As a function of the baseband circuit, in the case of demodulation, RF
The signal received by the circuit is demodulated into a data format recognizable by the CPU.

【0003】[1]第1従来例 次に図6を参照して第1従来例の無線通信装置について
説明する。無線通信装置は、アンテナ1と、RF回路2
と、発振子3と、ベースバンド(BB)回路4と、発振
子5と、CPU6と、発振子7と、ROM8と、RAM
9と、LCDドライバ10と、LCD(表示パネル)1
1と、を備えて構成されている。アンテナ1は、RF回
路2と協働して外部装置との間で無線信号の送受信を行
う。RF回路2は、後述の第1基準クロック信号に基づ
いて高周波信号処理を行い、実際の送受信回路として機
能する。
[1] First Conventional Example Next, a wireless communication device of a first conventional example will be described with reference to FIG. The wireless communication device includes an antenna 1 and an RF circuit 2
Oscillator 3, baseband (BB) circuit 4, oscillator 5, CPU 6, oscillator 7, ROM 8, RAM
9, an LCD driver 10, and an LCD (display panel) 1
1 is provided. The antenna 1 transmits and receives wireless signals to and from an external device in cooperation with the RF circuit 2. The RF circuit 2 performs high-frequency signal processing based on a first reference clock signal described later, and functions as an actual transmission / reception circuit.

【0004】発振子3は、RF回路2において用いられ
る第1基準クロック信号を生成しRF回路2に出力す
る。ベースバンド(BB)回路4は、後述の第2基準ク
ロック信号に基づいて送信信号を変調し、受信信号を復
調する変復調回路として機能する。発振子5は、ベース
バンド回路4において用いられる第2基準クロック信号
を生成しベースバンド回路4に出力する。CPU6は、
第3基準クロック信号に基づいて無線通信装置全体を制
御する。発振子7は、CPU6において用いられる第3
基準クロック信号を生成しCPU6に出力する。ROM
8は、各種制御用プログラムおよび制御用データなどを
あらかじめ記憶している。RAM9は、処理中のデータ
などの各種データを一時的に記憶する。LCDドライバ
10は、CPU6の制御下で、LCD11に各種情報を
表示する。
[0007] The oscillator 3 generates a first reference clock signal used in the RF circuit 2 and outputs the signal to the RF circuit 2. The baseband (BB) circuit 4 functions as a modulation / demodulation circuit that modulates a transmission signal based on a second reference clock signal described later and demodulates a reception signal. The oscillator 5 generates a second reference clock signal used in the baseband circuit 4 and outputs the second reference clock signal to the baseband circuit 4. CPU 6
The whole wireless communication device is controlled based on the third reference clock signal. The oscillator 7 is a third oscillator used in the CPU 6.
A reference clock signal is generated and output to the CPU 6. ROM
Reference numeral 8 stores various control programs and control data in advance. The RAM 9 temporarily stores various data such as data being processed. The LCD driver 10 displays various information on the LCD 11 under the control of the CPU 6.

【0005】上記構成において、発振子3および発振子
5は、送受信および変復調に用いられるため、通常、第
1基準クロック信号あるいは第2基準クロック信号とし
て比較的高周波数の基準クロック信号を出力可能な発振
子が用いられる。また、発振子7は、CPU6において
処理されるアプリケーションプログラムにより要求され
る第3基準クロック信号の周波数が異なり、複雑な処理
が必要とされるアプリケーションプログラムを実行する
ような仕様下においては、高周波数の第3基準クロック
信号が必要となる。一方、消費電力の観点からは、駆動
可能時間を延ばすべく消費電力をできる限り少なくする
必要があり、第1基準クロック信号、第2基準クロック
信号および第3基準クロック信号の周波数は必要最低限
の周波数に設定されるのが一般的である。さらに消費電
力の低減のために、無線通信を行っていない場合には、
RF回路2を停止状態(オフ状態)としたり、あるい
は、RF回路2へ第1基準クロック信号を供給している
発振子3を停止状態(オフ状態)とするのが一般的であ
る。
In the above configuration, since the oscillator 3 and the oscillator 5 are used for transmission / reception and modulation / demodulation, they can normally output a relatively high-frequency reference clock signal as the first reference clock signal or the second reference clock signal. An oscillator is used. Further, the oscillator 7 has a different frequency of the third reference clock signal required by the application program processed by the CPU 6, and has a high frequency under a specification that executes an application program requiring complicated processing. Of the third reference clock signal is required. On the other hand, from the viewpoint of power consumption, it is necessary to reduce power consumption as much as possible in order to extend the drivable time, and the frequencies of the first reference clock signal, the second reference clock signal, and the third reference clock signal are set to the minimum necessary. Generally, the frequency is set. In order to further reduce power consumption, when wireless communication is not performed,
Generally, the RF circuit 2 is stopped (off state), or the oscillator 3 that supplies the first reference clock signal to the RF circuit 2 is stopped (off state).

【0006】[2]第2従来例 ところで、上記第1従来例の構成では、一つの機器に3
種類の発振子が必要となり、あまり効率的な設計とは言
えない。図7に図6の第1従来例を改良した第2従来例
の無線通信装置について説明する。無線通信装置は、ア
ンテナ12と、RF回路13と、発振子14と、ベース
バンド(BB)回路15と、CPU16と、発振子17
と、ROM18と、RAM19と、LCDドライバ20
と、LCD(表示パネル)21と、を備えて構成されて
いる。アンテナ12は、外部装置との間で無線信号の送
受信を行う。RF回路13は、後述する第1基準クロッ
ク信号に基づいて高周波信号処理を行い、実際の送受信
回路として機能する。
[2] Second Conventional Example By the way, in the configuration of the first conventional example, three devices are
Different types of oscillators are required, which is not a very efficient design. FIG. 7 illustrates a wireless communication device of a second conventional example which is an improvement of the first conventional example of FIG. The wireless communication device includes an antenna 12, an RF circuit 13, an oscillator 14, a baseband (BB) circuit 15, a CPU 16, an oscillator 17
, ROM 18, RAM 19, LCD driver 20
And an LCD (display panel) 21. The antenna 12 transmits and receives wireless signals to and from an external device. The RF circuit 13 performs high-frequency signal processing based on a first reference clock signal described later, and functions as an actual transmission / reception circuit.

【0007】発振子14は、RF回路13およびベース
バンド回路15において用いられる第1基準クロック信
号を生成しRF回路13に出力する。ベースバンド(B
B)回路15は、第1基準クロック信号に基づいて送信
信号を変調し、受信信号を復調する変復調回路として機
能する。CPU16は、後述の第2基準クロック信号に
基づいて無線通信装置全体を制御する。発振子17は、
CPU16において用いられる第2基準クロック信号を
生成しCPU6に出力する。ROM18は、各種制御用
プログラムおよび制御用データなどをあらかじめ記憶し
ている。RAM19は、処理中のデータなどの各種デー
タを一時的に記憶する。LCDドライバ20は、CPU
16の制御下で、LCD21に各種情報を表示する。上
述したように、本第2従来例においては、発振子14を
RF回路13およびベースバンド回路15で共用してい
るため、実装素子数を低減することができる。
[0007] The oscillator 14 generates a first reference clock signal used in the RF circuit 13 and the baseband circuit 15 and outputs the first reference clock signal to the RF circuit 13. Baseband (B
B) The circuit 15 functions as a modulation / demodulation circuit that modulates the transmission signal based on the first reference clock signal and demodulates the reception signal. The CPU 16 controls the entire wireless communication device based on a second reference clock signal described later. The oscillator 17
The second reference clock signal used in the CPU 16 is generated and output to the CPU 6. The ROM 18 stores various control programs and control data in advance. The RAM 19 temporarily stores various data such as data being processed. The LCD driver 20 has a CPU
Under the control of 16, various information is displayed on the LCD 21. As described above, in the second conventional example, since the oscillator 14 is shared by the RF circuit 13 and the baseband circuit 15, the number of mounted elements can be reduced.

【0008】[0008]

【発明が解決しようとする課題】しかしながら、上記第
2従来例において、消費電力のさらなる低減のために、
第1従来例と同様に、無線通信を行っていない場合に
は、RF回路13へ第1基準クロック信号を供給してい
る発振子14を停止状態(オフ状態)としてしまうと、
ベースバンド回路15も停止状態となってしまう。従っ
て、消費電力を低減する目的で、送受信を周期的に行
い、あるいは、送受信の停止期間を任意に設定して回路
の動作および停止を制御するための動作制御回路をベー
スバンド回路15内に設けることはできないという新た
な課題が生じる。また、上記課題を回避するためには、
上記第1従来例と同様の装置構成となり、部品点数が増
加してしまい、回路構成が複雑になってしまうという問
題点が生じることとなる。そこで本発明の目的は、回路
構成を複雑化することなく非送受信時の消費電力低減を
図ることが可能な無線通信装置および無線通信装置の制
御方法を提供することにある。
However, in the second conventional example, in order to further reduce the power consumption,
As in the first conventional example, when the wireless communication is not performed, the oscillator 14 that supplies the first reference clock signal to the RF circuit 13 is stopped (off state).
The baseband circuit 15 is also stopped. Accordingly, for the purpose of reducing power consumption, an operation control circuit for performing transmission / reception periodically or for setting the transmission / reception suspension period arbitrarily and controlling the operation and suspension of the circuit is provided in the baseband circuit 15. A new challenge arises. In order to avoid the above problems,
The device configuration is the same as that of the first conventional example, and the number of components increases, which causes a problem that the circuit configuration becomes complicated. Therefore, an object of the present invention is to provide a wireless communication device and a control method of the wireless communication device that can reduce power consumption during non-transmission and reception without complicating a circuit configuration.

【0009】[0009]

【課題を解決するための手段】上記課題を解決するた
め、無線通信装置は、第1基準クロック信号を生成する
基準クロック信号生成部と、前記第1基準クロック信号
に基づいて外部装置との間で無線により信号送受信を行
うとともに、前記第1基準クロック信号に対応する第2
基準クロック信号を出力する無線信号送受信部と、前記
第2基準クロック信号に基づいて前記無線信号送受信部
からの受信信号の復調および送信信号の変調を行う変復
調部と、非信号送受信期間において、前記無線信号送受
信部および前記変復調部の動作を禁止する動作禁止部
と、を備えたことを特徴としている。上記構成によれ
ば、基準クロック信号生成部は、第1基準クロック信号
を生成して、無線信号送受信部に出力する。無線信号送
受信部は、第1基準クロック信号に基づいて外部装置と
の間で無線により信号送受信を行うとともに、第1基準
クロック信号に対応する第2基準クロック信号を変復調
部に出力する。変復調部は、第2基準クロック信号に基
づいて無線信号送受信部からの受信信号の復調および送
信信号の変調を行う。これらと並行して、動作禁止部
は、非信号送受信期間において、無線信号送受信部およ
び変復調部の動作を禁止する。
In order to solve the above-mentioned problems, a wireless communication apparatus includes a reference clock signal generator for generating a first reference clock signal, and a wireless communication apparatus which is connected to an external device based on the first reference clock signal. Performs wireless signal transmission and reception, and a second signal corresponding to the first reference clock signal.
A wireless signal transmitting / receiving unit that outputs a reference clock signal; a modem unit that demodulates a received signal from the wireless signal transmitting / receiving unit and modulates a transmission signal based on the second reference clock signal; An operation prohibition unit for prohibiting the operation of the radio signal transmission / reception unit and the modulation / demodulation unit is provided. According to the above configuration, the reference clock signal generator generates the first reference clock signal and outputs the first reference clock signal to the wireless signal transceiver. The wireless signal transmitting and receiving unit wirelessly transmits and receives a signal to and from an external device based on the first reference clock signal, and outputs a second reference clock signal corresponding to the first reference clock signal to the modem. The modulation / demodulation unit demodulates a received signal from the radio signal transmitting / receiving unit and modulates a transmitted signal based on the second reference clock signal. In parallel with these, the operation prohibition unit prohibits the operation of the wireless signal transmission / reception unit and the modem unit during the non-signal transmission / reception period.

【0010】この場合において、非信号送受信期間から
信号送受信期間に移行させるに際し、前記基準クロック
信号生成部は、前記信号送受信期間に移行する直前の所
定期間における前記第1基準クロック信号の周波数を前
記信号送受信期間における前記第1基準クロック信号の
周波数よりも所定数だけ高い周波数に設定するようにす
ることができる。
In this case, when shifting from the non-signal transmission / reception period to the signal transmission / reception period, the reference clock signal generation unit changes the frequency of the first reference clock signal in a predetermined period immediately before the transition to the signal transmission / reception period. The frequency may be set to be higher by a predetermined number than the frequency of the first reference clock signal during the signal transmission / reception period.

【0011】また、前記非信号送受信期間において、前
記基準クロック信号生成部の動作を禁止するクロック生
成禁止部を備えるようにするのが好ましい。
It is preferable that a clock generation inhibiting section for inhibiting the operation of the reference clock signal generating section is provided during the non-signal transmission / reception period.

【0012】さらに前記無線信号送受信部および前記変
復調部とは独立して非信号送受信期間から信号送受信期
間に移行するタイミングを検出し、当該タイミングにお
いて、前記無線信号送受信部および前記変復調部を前記
信号送受信期間に移行させるための割り込み信号を生成
し出力する割り込み部を備えるようにすることができ
る。
Further, independently of the radio signal transmission / reception unit and the modem unit, a timing of transition from a non-signal transmission / reception period to a signal transmission / reception period is detected. An interrupt unit for generating and outputting an interrupt signal for shifting to a transmission / reception period can be provided.

【0013】また、無線通信装置は、前記無線信号送受
信部および前記変復調部とは独立して非信号送受信期間
から信号送受信期間に移行するタイミングを検出し、当
該タイミングにおいて、前記無線信号送受信部および前
記変復調部を前記信号送受信期間に移行させる移行部を
備えるようにすることができる。
Further, the radio communication device detects a timing of shifting from a non-signal transmission / reception period to a signal transmission / reception period independently of the radio signal transmission / reception unit and the modulation / demodulation unit. A transition unit that transitions the modulation / demodulation unit to the signal transmission / reception period may be provided.

【0014】また、無線通信装置は、アクティブモード
時に用いられる第1基準クロック信号を生成する第1基
準クロック信号生成部および低消費電力モード時に用い
られる前記第1基準クロック信号よりも周波数の低い第
2基準クロック信号を生成する第2基準クロック信号生
成部を有し、前記第1基準クロック信号に基づいて外部
装置との間で無線により信号送受信を行う無線信号送受
信部と、前記第1基準クロック信号に基づいて前記無線
信号送受信部からの受信信号の復調および送信信号の変
調を行うとともに、前記第2基準クロック信号に基づい
て次回の信号送受信タイミングまでの待機状態動作を行
う変復調部と、を備えたことを特徴としている。上記構
成によれば、無線信号送受信部の第1基準クロック信号
生成部はアクティブモード時に用いられる第1基準クロ
ック信号を生成して無線信号送受信部および変復調部に
出力する。また、無線信号送受信部の第2基準クロック
信号生成部は、低消費電力モード時に用いられる前記第
1基準クロック信号よりも周波数の低い第2基準クロッ
ク信号を生成して変復調部に出力する。そして無線信号
送受信部は、第1基準クロック信号に基づいて外部装置
との間で無線により信号送受信を行う。一方、変復調部
は、第1基準クロック信号に基づいて無線信号送受信部
からの受信信号の復調および送信信号の変調を行うとと
もに、第2基準クロック信号に基づいて次回の信号送受
信タイミングまでの待機状態動作を行う。
The wireless communication apparatus may further include a first reference clock signal generator for generating a first reference clock signal used in the active mode, and a first reference clock signal having a lower frequency than the first reference clock signal used in the low power consumption mode. A second signal generator for generating a second reference clock signal, a wireless signal transceiver for wirelessly transmitting and receiving signals to and from an external device based on the first reference clock signal; A demodulation unit that demodulates a received signal from the radio signal transmitting / receiving unit and modulates a transmission signal based on the signal, and performs a standby state operation until the next signal transmission / reception timing based on the second reference clock signal. It is characterized by having. According to the above configuration, the first reference clock signal generation unit of the wireless signal transmission / reception unit generates the first reference clock signal used in the active mode and outputs the first reference clock signal to the wireless signal transmission / reception unit and the modem. The second reference clock signal generation unit of the wireless signal transmission / reception unit generates a second reference clock signal having a lower frequency than the first reference clock signal used in the low power consumption mode and outputs the second reference clock signal to the modem. The wireless signal transmitting and receiving unit wirelessly transmits and receives signals to and from an external device based on the first reference clock signal. On the other hand, the modem unit demodulates the received signal from the radio signal transmitting / receiving unit and modulates the transmission signal based on the first reference clock signal, and waits until the next signal transmission / reception timing based on the second reference clock signal. Perform the operation.

【0015】この場合において、無線信号送受信部およ
び前記変復調部とは独立して間欠的に前記信号送受信を
行わせるための間欠受信用クロック信号を生成する間欠
受信用クロック生成部を備え、前記変復調部は、前記間
欠受信用クロック信号に基づいて前記次回の信号送受信
タイミングまでの期間、待機状態となる、ように構成す
ることができる。
In this case, an intermittent reception clock generator for generating an intermittent reception clock signal for intermittently transmitting and receiving the signal independently of the radio signal transmission / reception unit and the modem unit is provided. The unit can be configured to be in a standby state until the next signal transmission / reception timing based on the intermittent reception clock signal.

【0016】また、変復調部は、前記間欠受信用クロッ
ク信号をカウントすることにより次回の信号送受信タイ
ミングを検出するためのタイマ部を備えるように構成す
ることができる。
The modem unit may be configured to include a timer unit for detecting the next signal transmission / reception timing by counting the intermittent reception clock signal.

【0017】さらに無線通信装置の制御方法は、第1基
準クロックに基づいて外部装置との間で無線により信号
送受信を行う無線信号送受信過程と、前記第1基準クロ
ックに対応する第2基準クロックに基づいて受信信号の
復調および送信信号の変調を行う変復調過程と、非信号
送受信期間において、無線信号送受信動作および変復調
動作を禁止する動作禁止過程と、を備えたことを特徴と
している。上記構成によれば、無線信号送受信過程は、
第1基準クロックに基づいて外部装置との間で無線によ
り信号送受信を行う。変復調過程は、第1基準クロック
に対応する第2基準クロックに基づいて受信信号の復調
および送信信号の変調を行う。動作禁止過程は、非信号
送受信期間において、無線信号送受信動作および変復調
動作を禁止する。
Further, the control method of the radio communication device includes a radio signal transmission / reception process of transmitting / receiving a signal to / from an external device based on a first reference clock, and a second reference clock corresponding to the first reference clock. A modulation / demodulation process for demodulating a received signal and a transmission signal based on the received signal, and an operation prohibition process for prohibiting a radio signal transmission / reception operation and a modulation / demodulation operation in a non-signal transmission / reception period. According to the above configuration, the wireless signal transmitting / receiving process includes:
Signal transmission / reception is performed wirelessly with an external device based on the first reference clock. The modulation and demodulation process demodulates a received signal and modulates a transmitted signal based on a second reference clock corresponding to the first reference clock. The operation prohibition process prohibits the radio signal transmission / reception operation and the modulation / demodulation operation during the non-signal transmission / reception period.

【0018】この場合において、非信号送受信期間から
信号送受信期間に移行させるに際し、前記信号送受信期
間に移行する直前の所定期間における前記第1基準クロ
ックの周波数を前記信号送受信期間における前記第1基
準クロックの周波数よりも所定数だけ高い周波数に設定
するように構成することができる。
In this case, when shifting from the non-signal transmission / reception period to the signal transmission / reception period, the frequency of the first reference clock in a predetermined period immediately before the transition to the signal transmission / reception period is changed to the first reference clock in the signal transmission / reception period. Can be configured to be set to a frequency higher by a predetermined number than the frequency of.

【0019】また、前記非信号送受信期間において、前
記第1基準クロック信号の生成を禁止するクロック生成
禁止過程をを備えるように構成することができる。さら
に、前記無線信号送受信過程における動作および前記変
復調過程における動作とは独立して非信号送受信期間か
ら信号送受信期間に移行するタイミングを検出し、当該
タイミングにおいて、前記無線信号送受信部および前記
変復調部を前記信号送受信期間に移行させるための割り
込み処理を行う割り込み過程を備えるように構成するこ
とができる。
In the non-signal transmission / reception period, a clock generation inhibiting step of inhibiting generation of the first reference clock signal may be provided. Further, independently of the operation in the radio signal transmission / reception process and the operation in the modulation / demodulation process, a timing of transition from a non-signal transmission / reception period to a signal transmission / reception period is detected, and at the timing, the radio signal transmission / reception unit and the modulation / demodulation unit are detected. An interrupt process for performing an interrupt process for shifting to the signal transmission / reception period may be provided.

【0020】さらにまた、前記無線信号送受信過程にお
ける動作および前記変復調過程における動作とは独立し
て非信号送受信期間から信号送受信期間に移行するタイ
ミングを検出し、当該タイミングにおいて、前記無線信
号送受信過程における動作および前記変復調過程におけ
る動作を前記信号送受信期間における動作に移行させる
移行過程を備えるように構成することができる。
Still further, independently of the operation in the radio signal transmission / reception process and the operation in the modulation / demodulation process, a timing of transition from a non-signal transmission / reception period to a signal transmission / reception period is detected. An operation and an operation in the modulation / demodulation process may be configured to include a transition process of shifting to an operation in the signal transmission / reception period.

【0021】さらにまた、無線通信装置の制御方法は、
アクティブモード時に用いられる第1基準クロックを生
成し、低消費電力モード時に用いられる前記第1基準ク
ロックよりも周波数の低い第2基準クロックを生成し、
前記第1基準クロックに基づいて外部装置との間で無線
により信号送受信を行う無線信号送受信過程と、前記第
1基準クロックに基づいて前記無線信号送受信過程にお
いて受信した受信信号の復調および送信信号の変調を行
うとともに、前記第2基準クロックに基づいて次回の信
号送受信タイミングまでの待機状態動作を行う変復調過
程と、を備えたことを特徴としている。
Further, the control method of the wireless communication device is as follows.
Generating a first reference clock used in the active mode, generating a second reference clock lower in frequency than the first reference clock used in the low power consumption mode;
A wireless signal transmitting / receiving step of wirelessly transmitting / receiving a signal to / from an external device based on the first reference clock; and a demodulation of a received signal received in the wireless signal transmitting / receiving step and a transmission signal based on the first reference clock. A modulation / demodulation step of performing modulation and performing a standby state operation until the next signal transmission / reception timing based on the second reference clock.

【0022】この場合において、前記無線信号送受信過
程における動作および前記変復調過程における動作とは
独立して間欠的に前記信号送受信を行わせるための間欠
受信用クロックを生成する間欠受信用クロック生成過程
を備え、前記変復調過程は、前記間欠受信用クロックに
基づいて前記次回の信号送受信タイミングまでの期間、
待機状態となる、ように構成することができる。
In this case, an intermittent reception clock generation step for generating an intermittent reception clock for intermittently transmitting and receiving the signal is performed independently of the operation in the radio signal transmission / reception step and the operation in the modulation / demodulation step. The modulation and demodulation process, the period until the next signal transmission and reception timing based on the intermittent reception clock,
It can be configured to be in a standby state.

【0023】また、前記変復調過程は、前記間欠受信用
クロック数をカウントすることにより次回の信号送受信
タイミングを検出するように構成することができる。
In the modulation / demodulation step, the next signal transmission / reception timing may be detected by counting the number of intermittent reception clocks.

【0024】[0024]

【発明の実施の形態】次に本発明の好適な実施の形態に
ついて図面を参照して説明する。 [1]第1実施形態 [1.1]第1実施形態の概要構成 図1に第1実施形態の無線通信装置の概要構成ブロック
図を示す。無線通信装置は、アンテナ22と、RF回路
23と、発振子24と、ベースバンド(BB)回路25
と、データバス26と、CPU27と、発振子29と、
ROM30と、RAM31と、LCDドライバ32と、
LCD(表示パネル)33と、を備えて構成されてい
る。アンテナ22は、外部装置との間で無線信号の送受
信を行う。RF回路23は、第1基準クロック信号CL
K1に基づいて高周波信号処理を行い、実際の送受信回
路として機能する。発振子24は、RF回路23および
ベースバンド回路25において用いられる第1基準クロ
ック信号を生成しRF回路23に出力する。ベースバン
ド(BB)回路25は、第1基準クロック信号に基づい
て送信信号を変調し、受信信号を復調する変復調回路と
して機能する。
Next, a preferred embodiment of the present invention will be described with reference to the drawings. [1] First Embodiment [1.1] Schematic Configuration of First Embodiment FIG. 1 shows a schematic configuration block diagram of a wireless communication device of a first embodiment. The wireless communication device includes an antenna 22, an RF circuit 23, an oscillator 24, and a baseband (BB) circuit 25.
, A data bus 26, a CPU 27, an oscillator 29,
ROM 30, RAM 31, LCD driver 32,
And an LCD (display panel) 33. The antenna 22 transmits and receives a radio signal to and from an external device. The RF circuit 23 includes a first reference clock signal CL
It performs high-frequency signal processing based on K1, and functions as an actual transmission / reception circuit. The oscillator 24 generates a first reference clock signal used in the RF circuit 23 and the baseband circuit 25 and outputs the first reference clock signal to the RF circuit 23. The baseband (BB) circuit 25 functions as a modulation / demodulation circuit that modulates a transmission signal based on a first reference clock signal and demodulates a reception signal.

【0025】CPU27は、後述の第2基準クロック信
号に基づいて無線通信装置全体を制御する。発振子29
は、CPU27において用いられる第2基準クロック信
号を生成しCPU27に出力する。ROM30は、各種
制御用プログラムおよび制御用データなどをあらかじめ
記憶している。RAM31は、処理中のデータなどの各
種データを一時的に記憶する。LCDドライバ32は、
CPU27の制御下で、LCD33に各種情報を表示す
る。
The CPU 27 controls the entire wireless communication device based on a second reference clock signal described later. Oscillator 29
Generates a second reference clock signal used in the CPU 27 and outputs it to the CPU 27. The ROM 30 stores various control programs and control data in advance. The RAM 31 temporarily stores various data such as data being processed. The LCD driver 32
Under the control of the CPU 27, various information is displayed on the LCD 33.

【0026】[1.2]受信時の概要動作 次に受信時の概要動作を説明する。アンテナ22を介し
て無線信号が入力されたRF回路23は、第1基準クロ
ック信号CLK1に基づいて高周波信号処理を行い、受
信信号Rxをベースバンド回路25に出力する。受信信
号Rxはベースバンド回路25において復調され、デー
タバス26を介して、受信データ(DATAR)として
CPU27に出力される。CPU27は、受信データD
ATARに基づいて表示制御データDATA1を生成
し、LCDドライバ32に出力する。LCDドライバ3
2は、表示制御データDATA1に基づいてLCD(表
示パネル)33を駆動し、受信データDATARに相当
する情報をLCD33の表示画面に表示することとな
る。さらに必要に応じて受信データDATARは、RA
M31に格納される。
[1.2] Outline Operation During Reception Next, an outline operation during reception will be described. The RF circuit 23 to which the radio signal has been input via the antenna 22 performs high-frequency signal processing based on the first reference clock signal CLK1 and outputs the received signal Rx to the baseband circuit 25. The reception signal Rx is demodulated in the baseband circuit 25 and output to the CPU 27 as reception data (DATAR) via the data bus 26. The CPU 27 receives the data D
It generates display control data DATA1 based on ATAR and outputs it to LCD driver 32. LCD driver 3
2 drives the LCD (display panel) 33 based on the display control data DATA1, and displays information corresponding to the received data DATAR on the display screen of the LCD 33. Further, if necessary, the received data DATAR
It is stored in M31.

【0027】[1.3]送信時の概要動作 次に送信時の概要動作を説明する。CPU27で生成さ
れた送信データDATATは、ベースバンド回路25に
おいて変調され、送信信号TxとしてRF回路23に出
力される。そして、送信信号Txは、RF回路23にお
いて高周波信号処理がなされ、アンテナ22を介して無
線送信信号が送信される。 [1.4]消費電力低減時の動作 次に消費電力を低減するための消費電力低減時動作につ
いて説明する。電池で駆動される機器など消費電力を低
減させる必要の高い機器においては、消費電力を低減す
るための一手法として、送受信回路であるRF回路23
および変復調回路であるベースバンド回路25への電源
供給を停止したり、あるいは、駆動時の基準クロック供
給を停止したりする。このようにRF回路23およびベ
ースバンド回路25への電源供給を停止したりするの
は、これらの回路は、CPU27、ROM30、RAM
31、LCDドライバ32あるいはLCD(表示パネ
ル)33等と比較して消費電力が大きいためである。
[1.3] General Operation During Transmission Next, a general operation during transmission will be described. The transmission data DATAT generated by the CPU 27 is modulated in the baseband circuit 25 and output to the RF circuit 23 as a transmission signal Tx. The transmission signal Tx is subjected to high-frequency signal processing in the RF circuit 23, and a radio transmission signal is transmitted via the antenna 22. [1.4] Operation at the time of power consumption reduction Next, the operation at the time of power consumption reduction for reducing power consumption will be described. In a device that needs to reduce power consumption, such as a device driven by a battery, an RF circuit 23 that is a transmission / reception circuit is used as one method for reducing power consumption.
The power supply to the baseband circuit 25, which is a modulation / demodulation circuit, is stopped, or the supply of the reference clock during driving is stopped. The reason why the power supply to the RF circuit 23 and the baseband circuit 25 is stopped as described above is that these circuits are constituted by the CPU 27, the ROM 30, the RAM 30,
This is because power consumption is larger than that of the LCD driver 31, LCD driver 32 or LCD (display panel) 33.

【0028】そこで、本実施形態では、送信信号Txに
基づいて送信を行っている間あるいは、アンテナ22を
介して受信信号Rxの受信を行っている間以外の期間に
おいては、できる限りRF回路23およびベースバンド
回路25の動作を停止させることにより、無線通信装置
の消費電力を低減している。次に図2の動作タイミング
チャートを参照して、無線通信装置の消費電力低減動作
について説明する。図2(a)に送受信タイミングを示
す。図2(a)においては、受信信号Rxの受信および
送信信号Txの送信は、交互に行われているが、必ずし
もこの順序に従う必要は無い。期間T36において、無
線通信装置がアンテナ22およびRF回路23を介して
受信信号Rxを受信すると、ベースバンド回路25は、
受信信号Rxを復調して受信データDATARをCPU
27に出力する。これによりCPU27は、受信データ
DATARに対応する送信データDATATを生成し、
ベースバンド回路25に出力する。ベースバンド回路2
5は、送信データDATATを変調して、期間T37に
おいて送信信号TxをRF回路23およびアンテナ22
を介して送信することとなる。
Therefore, in the present embodiment, the RF circuit 23 is used as much as possible during periods other than during transmission based on the transmission signal Tx or during reception of the reception signal Rx via the antenna 22. By stopping the operation of the baseband circuit 25, the power consumption of the wireless communication device is reduced. Next, the power consumption reduction operation of the wireless communication device will be described with reference to the operation timing chart of FIG. FIG. 2A shows the transmission / reception timing. In FIG. 2A, the reception of the reception signal Rx and the transmission of the transmission signal Tx are performed alternately, but need not necessarily follow this order. In the period T36, when the wireless communication device receives the reception signal Rx via the antenna 22 and the RF circuit 23, the baseband circuit 25
CPU demodulates received signal Rx and receives received data DATAR
27. Thereby, the CPU 27 generates transmission data DATAT corresponding to the reception data DATAR,
Output to the baseband circuit 25. Baseband circuit 2
5 modulates the transmission data DATAT to transmit the transmission signal Tx in the RF circuit 23 and the antenna 22 in the period T37.
Will be transmitted via the Internet.

【0029】ところで、通信内容によっては、受信信号
Rxを受信する期間(例えば、期間T36)が長く続く
場合や、逆に送信信号Txを送信する期間(例えば、期
間T37)が長く続く場合もあり得る。また、期間T3
8は、外部装置との間で受信信号Rxあるいは送信信号
Txのやりとりを行わない期間である。このような期間
T38は、送受信の信号速度によって期間の長さは、ま
ちまちであり、数[μsec]〜数[sec]の長さと
なる。送受信方式によっては、この期間T38が数分間
に及ぶ場合もある。そして、外部装置との間で通信を行
わないこの期間T38中においては、RF回路23およ
びベースバンド回路25への電力供給をできる限り停止
し、消費電力の低減を図るべき期間である。
By the way, depending on the content of the communication, the period during which the reception signal Rx is received (for example, the period T36) may be long, or the period for transmitting the transmission signal Tx (for example, the period T37) may be long. obtain. In addition, period T3
Reference numeral 8 denotes a period during which the reception signal Rx or the transmission signal Tx is not exchanged with the external device. The length of the period T38 varies depending on the transmission / reception signal speed, and is several [μsec] to several [sec]. Depending on the transmission / reception method, the period T38 may be several minutes. Then, during this period T38 during which communication with an external device is not performed, power supply to the RF circuit 23 and the baseband circuit 25 is stopped as much as possible to reduce power consumption.

【0030】ここで、消費電力低減の具体的な方法につ
いて説明する。RF回路23は、発振子24から出力さ
れる第1基準クロック信号CLK1を基準クロックとし
て動作している。そして、第1基準クロック信号CLK
1のRF回路23への入力に伴って、RF回路23から
ベースバンド回路25へも第1基準クロック信号CLK
1が出力される。従って、CPU27は、RF回路23
の動作電源の供給停止、あるいは、発振子24の動作停
止は、ベースバンド回路25への第1基準クロック信号
CLK1の入力を停止することともなる。ところで、ベ
ースバンド回路25は、第1基準クロック信号CLK1
に基づいて送信信号Txあるいは受信信号Rxとの同期
をとり、送信あるいは受信に対応する各タイムスロット
の切り換えを行っている。具体的には、例えば、期間T
36から期間T37への切り換えタイミングを制御して
いる。さらに外部装置との間で通信を行わない期間T3
8においても、ベースバンド回路25の計測タイマ25
Aは期間T38の経過期間を監視し、どのタイミングで
次の送受信を開始するかを判断している。
Here, a specific method of reducing power consumption will be described. The RF circuit 23 operates using the first reference clock signal CLK1 output from the oscillator 24 as a reference clock. Then, the first reference clock signal CLK
The first reference clock signal CLK is also transmitted from the RF circuit 23 to the baseband circuit 25 in accordance with the input to the first RF circuit 23.
1 is output. Thus, the CPU 27
Stopping the supply of the operation power or stopping the operation of the oscillator 24 also stops the input of the first reference clock signal CLK1 to the baseband circuit 25. By the way, the baseband circuit 25 is connected to the first reference clock signal CLK1.
, And synchronizes with the transmission signal Tx or the reception signal Rx to switch between time slots corresponding to transmission or reception. Specifically, for example, the period T
The switching timing from 36 to the period T37 is controlled. Further, a period T3 during which no communication is performed with the external device.
8, the measurement timer 25 of the baseband circuit 25
A monitors the elapsed period of the period T38 and determines at which timing the next transmission / reception is started.

【0031】従って、第1基準クロック信号CLK1が
供給されていない状態においても、CPU27から第2
基準クロック信号としてのシステムクロック信号SYS
_CLKを計測タイマ25Aに供給することによりベー
スバンド回路25の計測タイマ25Aは期間T38の経
過期間を監視することが可能となる。この場合におい
て、ベースバンド回路25を構成する回路の内、計測タ
イマ25A以外の部分の動作は停止することが可能とな
っている。従って外部装置との間で通信を行わない期間
T38において、無線通信装置において動作している部
分は、計測タイマ25A、CPU27、ROM30、R
AM31、LCDドライバ32およびLCD33のみと
なり、消費電力の低減が図れることとなる。また、図2
(c)に、RF回路23およびベースバンド回路25の
動作(オン状態)/非動作(オフ状態)のタイミングチ
ャートを示す。図2(c)を図2(a)と比較すればわ
かるように、実際の送受信タイミングよりもRF回路2
3およびベースバンド回路25の動作期間T43、T4
5の方が若干(図2(a)では、期間T35あるいは期
間T39に相当)長くなっている。これは、実際に送受
信を行うためには、RF回路23およびベースバンド回
路25が立ち上がるまでの準備期間を考慮する必要があ
るからである。
Therefore, even when the first reference clock signal CLK1 is not supplied, the second
System clock signal SYS as reference clock signal
By supplying _CLK to the measurement timer 25A, the measurement timer 25A of the baseband circuit 25 can monitor the elapsed time of the period T38. In this case, the operation of the part of the circuit constituting the baseband circuit 25 other than the measurement timer 25A can be stopped. Therefore, during the period T38 during which communication with the external device is not performed, the part operating in the wireless communication device includes the measurement timer 25A, the CPU 27, the ROM 30,
Only the AM 31, the LCD driver 32, and the LCD 33 are provided, and power consumption can be reduced. FIG.
(C) shows a timing chart of operation (on state) / non-operation (off state) of the RF circuit 23 and the baseband circuit 25. As can be seen by comparing FIG. 2 (c) with FIG. 2 (a), the RF circuit 2
3 and the operation periods T43 and T4 of the baseband circuit 25
5 is slightly longer (corresponding to the period T35 or the period T39 in FIG. 2A). This is because in order to actually perform transmission and reception, it is necessary to consider a preparation period until the RF circuit 23 and the baseband circuit 25 start up.

【0032】[1.5]第1実施形態の効果 上述したように、本第1実施形態によれば、非送受信期
間における消費電力を低減することができるとともに、
正確な送受信動作を迅速に行うことができる。[1.
6]第1実施形態の変形例上記説明においては、RF回
路23に入力される基準クロック信号と、RF回路23
からベースバンド回路25に入力される基準クロック信
号と、は、同一の基準クロック信号(第1基準クロック
信号CLK1)であったが、RF回路23に入力される
第1基準クロック信号に基づいてRF回路23が第1基
準クロック信号に基づいて第2基準クロック信号を生成
するのであれば同様に処理が可能である。すなわち、第
1基準クロック信号の生成が禁止された場合に、第2基
準クロック信号の生成が禁止され、あるいは、第1基準
クロック信号の周波数が高くなれば、第2基準クロック
信号の周波数もそれに比例して高くなるように構成され
ていれば同様に適用が可能である。
[1.5] Effect of First Embodiment As described above, according to the first embodiment, it is possible to reduce the power consumption during the non-transmission / reception period,
Accurate transmission and reception operations can be performed quickly. [1.
6] Modification of First Embodiment In the above description, the reference clock signal input to the RF circuit 23 and the RF circuit 23
Is the same reference clock signal (first reference clock signal CLK1) as the reference clock signal input to the baseband circuit 25, but based on the first reference clock signal input to the RF circuit 23, The same processing can be performed if the circuit 23 generates the second reference clock signal based on the first reference clock signal. That is, when the generation of the first reference clock signal is prohibited, the generation of the second reference clock signal is prohibited, or when the frequency of the first reference clock signal increases, the frequency of the second reference clock signal also increases. If it is configured to increase proportionally, the same can be applied.

【0033】[2]第2実施形態 次に本発明の第2実施形態について説明する。本第2実
施形態は、第1実施形態よりもより消費電力の低減を図
るための実施形態である。上記第1実施形態における期
間T35あるいは期間T39の期間をいかに小さくし、
かつ、RF回路23およびベースバンド回路25が最低
限必要とする期間にすることが、より一層の消費電力低
減の観点から要求される。図2(b)は、システムクロ
ック信号SYS_CLKのタイミングチャートである。
このシステムクロック信号SYS_CLKは、CPU2
7を駆動する発振子29の出力する第3基準クロックC
LK3に基づいて生成されるため、図2(a)に示した
送受信タイミングとは非同期となっている。従って期間
T35あるいは期間T39は一定ではないので、安定し
た送受信動作を確保するためには、時間的な余裕を考慮
し、RF回路23およびベースバンド回路25を動作状
態(オン状態)とする必要がある。
[2] Second Embodiment Next, a second embodiment of the present invention will be described. The second embodiment is an embodiment for reducing power consumption more than the first embodiment. How the period T35 or T39 in the first embodiment is reduced,
In addition, it is required that the period should be at least required by the RF circuit 23 and the baseband circuit 25 from the viewpoint of further reducing power consumption. FIG. 2B is a timing chart of the system clock signal SYS_CLK.
This system clock signal SYS_CLK is supplied to the CPU 2
The third reference clock C output from the oscillator 29 that drives the
Since it is generated based on LK3, it is asynchronous with the transmission / reception timing shown in FIG. Therefore, since the period T35 or the period T39 is not constant, the RF circuit 23 and the baseband circuit 25 need to be in an operation state (on state) in consideration of a time margin in order to secure a stable transmission / reception operation. is there.

【0034】これを実現するためには、図2(b)に示
したシステムクロック信号SYS_CLKに代えて、図
2(d)に示すより周波数の高いシステムクロック信号
SYS_CLK2を用いる方法が考えられる。このシス
テムクロック信号SYS_CLK2を用いる方法によれ
ば、より安定した送受信動作を確保することが可能とな
るが、消費電力は、図2(b)に示したシステムクロッ
ク信号SYS_CLKを用いる場合と比較して増加する
こととなる。従って、安定した送受信動作を確保し、か
つ、消費電力の低減を図るためには、図2(e)に示す
システムクロック信号SYS_CLK3のように、期間
T35および期間T39においては、期間T48あるい
は期間T49で示すように高い周波数の基準クロック信
号で駆動し、送受信動作を行っている期間(期間T3
6、T37等)およびRF回路23およびベースバンド
回路25を非動作状態としている期間T44において
は、低い周波数の基準クロック信号で駆動する必要があ
る。この周波数可変の基準クロック信号SYS_CLK
2を用いた動作制御を実現するためには、ベースバンド
回路25とCPU27との間で連携が図られている必要
があり、このためには、ベースバンド回路25とCPU
27との間でデータバス26を介して必要な情報をやり
とりする必要がある。
To realize this, a method using a system clock signal SYS_CLK2 having a higher frequency as shown in FIG. 2D can be considered instead of the system clock signal SYS_CLK shown in FIG. 2B. According to the method using the system clock signal SYS_CLK2, a more stable transmission / reception operation can be ensured, but the power consumption is lower than when using the system clock signal SYS_CLK shown in FIG. Will increase. Therefore, in order to secure a stable transmission / reception operation and reduce power consumption, in the period T35 and the period T39, as in the system clock signal SYS_CLK3 illustrated in FIG. As shown by a period, a period during which the transmission and reception operation is performed by driving with a high frequency reference clock signal (period T3)
6, T37, etc.) and the period T44 in which the RF circuit 23 and the baseband circuit 25 are in the non-operating state, it is necessary to drive with a low-frequency reference clock signal. This frequency-variable reference clock signal SYS_CLK
In order to realize the operation control using the communication network 2, it is necessary that the baseband circuit 25 and the CPU 27 cooperate with each other.
It is necessary to exchange necessary information with the data bus 27 via the data bus 26.

【0035】ここで、図3を参照して、ベースバンド回
路25とCPU27との間でデータバス26を介した必
要な情報のやりとりについて説明する。まず、ベースバ
ンド回路25は、送受信が終了すると、送受信終了信号
S55をデータバス26を介してCPU27に送信す
る。さらにベースバンド回路25は、休止期間を通知す
べく、休止期間通知信号S56をCPU27に送信す
る。これによりCPU27は、休止期間通知信号S56
に基づいてベースバンド回路25に供給するクロック信
号のパターン(供給クロック信号パターン)を決定す
る。例えば、図2(e)に示したような波形を供給クロ
ック信号パターンとして決定する。そして決定した供給
クロック信号パターンに基づいて算出した必要クロック
数を通知すべく必要クロック数通知信号S57をベース
バンド回路25に送信する。ベースバンド回路25は、
必要クロック数通知信号S57に基づいて計測タイマ2
5Aをセットするとともに、必要クロック数通知信号S
57を受信したことを示す受領通知信号S58をCPU
27に送信する。受領通知信号S58を受信したCPU
27は、基準クロック信号SYS_CLK2の供給を開
始する。
Here, the exchange of necessary information between the baseband circuit 25 and the CPU 27 via the data bus 26 will be described with reference to FIG. First, when transmission / reception ends, the baseband circuit 25 transmits a transmission / reception end signal S55 to the CPU 27 via the data bus 26. Further, the baseband circuit 25 transmits a pause period notification signal S56 to the CPU 27 in order to report the pause period. As a result, the CPU 27 sets the suspension period notification signal S56
, A pattern of a clock signal to be supplied to the baseband circuit 25 (supply clock signal pattern) is determined. For example, a waveform as shown in FIG. 2E is determined as a supply clock signal pattern. Then, a required clock number notification signal S57 is transmitted to the baseband circuit 25 to notify the required clock number calculated based on the determined supply clock signal pattern. The baseband circuit 25
Measurement timer 2 based on required clock number notification signal S57
5A and the required clock number notification signal S
The reception notification signal S58 indicating that
27. CPU that has received the receipt notification signal S58
27 starts supply of the reference clock signal SYS_CLK2.

【0036】[3]第3実施形態 図2(f)に第3実施形態の説明図を示す。本第3実施
形態は、ベースバンド回路25に計測タイマ25Aを設
けない場合の実施形態である。図2(f)に示すよう
に、CPU27がタイミングT51あるいはタイミング
T52において、ベースバンド回路25に割り込み信号
INTを供給し、この割り込み信号INTの供給により
ベースバンド回路25ひいてはRF回路23の起動タイ
ミングを制御する。この方法を実現するためには、CP
U27側にベースバンド回路25およびRF回路23の
起動タイミング情報をあらかじめデータバス26を介し
て伝達しておく必要がある。なお、この場合には、CP
U27として処理速度が比較的高速なものを用いる必要
がある。
[3] Third Embodiment FIG. 2 (f) is an explanatory diagram of the third embodiment. The third embodiment is an embodiment in which the baseband circuit 25 does not include the measurement timer 25A. As shown in FIG. 2F, at timing T51 or T52, the CPU 27 supplies an interrupt signal INT to the baseband circuit 25, and the supply of the interrupt signal INT causes the baseband circuit 25 and thus the RF circuit 23 to start up. Control. In order to realize this method, CP
It is necessary to transmit start timing information of the baseband circuit 25 and the RF circuit 23 to the U27 via the data bus 26 in advance. In this case, the CP
It is necessary to use a U27 having a relatively high processing speed.

【0037】[4]第4実施形態 本第4実施形態は、無線通信のためブルートゥース(Bl
uetooth;登録商標)を設けた腕時計型情報処理装置の実
施形態である。図4に第4実施形態の腕時計型情報処理
装置の概要構成ブロック図を示す。腕時計型情報処理装
置50は、大別すると、アンテナ51と、アンテナ切換
回路52と、水晶発振子53(例えば、発振周波数13
[MHz])と、RC発振子(例えば、発振周波数32
[kHz])54と、RF回路55と、ベースバンド
(BB)回路56と、データバス57と、MPU58
と、表示パネル59と、水晶発振子60(例えば、発振
周波数32[kHz])と、RC発振子(例えば、発振
周波数1[MHz])61と、を備えて構成されてい
る。アンテナ51は、外部装置との間で無線信号の送受
信を行う。アンテナ切換回路52は、送信時と受信時と
で接続状態を切り換える。
[4] Fourth Embodiment In the fourth embodiment, Bluetooth (Bl) is used for wireless communication.
1 is an embodiment of a wristwatch-type information processing apparatus provided with uetooth (registered trademark). FIG. 4 shows a schematic configuration block diagram of a wristwatch-type information processing apparatus according to the fourth embodiment. The wristwatch-type information processing device 50 is roughly divided into an antenna 51, an antenna switching circuit 52, and a crystal oscillator 53 (for example, an oscillation frequency 13).
[MHz]) and an RC oscillator (for example, oscillation frequency 32
[KHz]) 54, RF circuit 55, baseband (BB) circuit 56, data bus 57, MPU 58
, A display panel 59, a crystal oscillator 60 (for example, an oscillation frequency of 32 [kHz]), and an RC oscillator (for example, an oscillation frequency of 1 [MHz]) 61. The antenna 51 transmits and receives a radio signal to and from an external device. The antenna switching circuit 52 switches the connection state between transmission and reception.

【0038】水晶発振子53の出力する基準クロック信
号CLKH1(発振周波数13[MHz])あるいは基
準クロック信号を分周した分周基準クロック信号CLK
H2は、RF回路55およびベースバンド回路56のシ
ステムクロックとして用いられる。従って、主としてブ
ルートゥースの送受信用に用いられる。RC発振子54
の出力する基準クロック信号CLKLは、水晶発振子5
3が停止しているときのシステムクロックとして用いら
れる。RF回路55は、大別すると、送信回路71と、
受信回路72と、入出力(I/O)部73と、水晶発振
回路74と、分周回路75と、RC発振回路76と、セ
レクタ77と、を備えて構成されている。送信回路71
は、ベースバンド回路56から入出力(I/O)部73
を介して入力される送信信号Txを搬送波に乗せて無線
信号として送出する。受信回路72は、アンテナ51お
よびアンテナ切換回路52を介して入力される無線信号
から搬送波を分離して受信信号Rxとして入出力部73
に出力する。入出力部73は、ベースバンド回路56と
の間のインターフェース的な動作を行う。水晶発振回路
74は、水晶発振子53を安定して発振させ、基準クロ
ック信号CLKH1を出力する。
The reference clock signal CLKH1 (oscillation frequency 13 [MHz]) output from the crystal oscillator 53 or a divided reference clock signal CLK obtained by dividing the reference clock signal.
H2 is used as a system clock of the RF circuit 55 and the baseband circuit 56. Therefore, it is mainly used for transmitting and receiving Bluetooth. RC oscillator 54
Is output from the crystal oscillator 5
3 is used as a system clock when stopped. The RF circuit 55 is roughly divided into a transmission circuit 71,
The receiving circuit 72 includes an input / output (I / O) unit 73, a crystal oscillation circuit 74, a frequency dividing circuit 75, an RC oscillation circuit 76, and a selector 77. Transmission circuit 71
Are input / output (I / O) units 73 from the baseband circuit 56.
The transmission signal Tx input via the carrier is transmitted as a radio signal on a carrier wave. The receiving circuit 72 separates a carrier from a radio signal input via the antenna 51 and the antenna switching circuit 52 and outputs the separated signal as a received signal Rx.
Output to The input / output unit 73 performs an operation like an interface with the baseband circuit 56. Crystal oscillation circuit 74 stably oscillates crystal oscillator 53 and outputs reference clock signal CLKH1.

【0039】分周回路75は、基準クロック信号CLK
H1を分周して、分周基準クロック信号CLKH2とし
て出力する。RC発振回路76は、RC発振子54を安
定して発振させ、基準クロック信号CLKLを出力す
る。セレクタ77は、基準クロック信号CLKH1、分
周基準クロック信号CLKH2あるいは基準クロック信
号CLKLのいずれかを選択的にシステムクロック信号
CLKとして出力する。ベースバンド回路56は、大別
すると、入出力(I/O)部81と、発振制御部82
と、パケット(PKT)タイマ83と、送信制御部84
と、制御CPU85と、受信制御部86と、ROM87
と、RAM88と、割り込み制御回路89と、入出力
(I/O)部90と、を備えて構成されている。MPU
58は、制御CPU91と、ROM92と、RAM93
と、分周回路94と、RC発振回路95と、水晶発振回
路96と、を備えて構成されている。入出力(I/O)
部81は、RF回路55との間のインターフェース的な
動作を行う。
The frequency dividing circuit 75 includes a reference clock signal CLK
H1 is frequency-divided and output as a frequency-divided reference clock signal CLKH2. The RC oscillation circuit 76 oscillates the RC oscillator 54 stably and outputs the reference clock signal CLKL. The selector 77 selectively outputs any of the reference clock signal CLKH1, the divided reference clock signal CLKH2, and the reference clock signal CLKL as the system clock signal CLK. The baseband circuit 56 is roughly divided into an input / output (I / O) unit 81 and an oscillation control unit 82
, A packet (PKT) timer 83, and a transmission control unit 84
, Control CPU 85, reception control unit 86, ROM 87
, A RAM 88, an interrupt control circuit 89, and an input / output (I / O) unit 90. MPU
58 is a control CPU 91, a ROM 92, a RAM 93
, A frequency dividing circuit 94, an RC oscillation circuit 95, and a crystal oscillation circuit 96. Input / output (I / O)
The unit 81 performs an operation like an interface with the RF circuit 55.

【0040】発振制御部82は、入力されたシステムク
ロック信号CLKに基づいてベースバンド回路56の動
作用基準クロックを生成する。パケット(PKT)タイ
マ83は、パケット受信に必要な各種タイミング信号を
生成する。送信制御部84は、制御CPU85の制御下
で送信データの変調を行って送信信号Txを生成する。
制御CPU85は、ベースバンド回路56全体の制御を
行う。受信制御部86は、制御CPU85の制御下で受
信信号Rxを復調し、受信データを生成する。ROM8
7は、各種制御用プログラムおよび各種制御用データな
どを記憶する。RAM88は、処理データ等の各種デー
タを一時的に記憶する。割り込み制御回路89は、各種
割り込み処理を行う。入出力(I/O)部90は、MP
U58との間のインターフェース的な動作を行う。
The oscillation controller 82 generates a reference clock for operating the baseband circuit 56 based on the input system clock signal CLK. The packet (PKT) timer 83 generates various timing signals necessary for packet reception. The transmission controller 84 modulates transmission data under the control of the control CPU 85 to generate a transmission signal Tx.
The control CPU 85 controls the entire baseband circuit 56. The reception control unit 86 demodulates the reception signal Rx under the control of the control CPU 85 and generates reception data. ROM8
Reference numeral 7 stores various control programs and various control data. The RAM 88 temporarily stores various data such as processing data. The interrupt control circuit 89 performs various types of interrupt processing. The input / output (I / O) unit 90
An operation like an interface with U58 is performed.

【0041】MPU58は、制御CPU91と、ROM
92と、RAM93と、分周回路94と、RC発振回路
95と、水晶発振回路96と、を備えて構成されている
制御CPU91は、MPU58全体の制御を行うととも
に、表示パネル59の表示制御を行う。ROM92は、
各種制御用プログラムおよび各種制御用データなどを記
憶する。RAM93は、処理データ等の各種データを一
時的に記憶する。分周回路94は、水晶発振子回路96
の出力する基準クロック信号CLK3を出力する。分周
回路94は、基準クロック信号CLK3を分周して、パ
ケットタイマ用クロック信号CLKPKTとして出力す
る。RC発振回路95は、RC発振子61を安定して発
振させ、制御CPU91の表示制御用の基準クロック信
号(1[MHz])を生成し出力する。水晶発振回路9
6は、水晶発振子60を安定して発振させ、計時用の基
準クロック信号CLK3(32[kHz])を出力す
る。
The MPU 58 includes a control CPU 91 and a ROM
A control CPU 91 including a memory 92, a RAM 93, a frequency dividing circuit 94, an RC oscillation circuit 95, and a crystal oscillation circuit 96 controls the entire MPU 58 and controls the display of the display panel 59. Do. ROM 92 is
Various control programs and various control data are stored. The RAM 93 temporarily stores various data such as processing data. The frequency dividing circuit 94 includes a crystal oscillator circuit 96
Is output as the reference clock signal CLK3. The frequency dividing circuit 94 divides the frequency of the reference clock signal CLK3 and outputs it as a packet timer clock signal CLKPKT. The RC oscillation circuit 95 oscillates the RC oscillator 61 stably, generates and outputs a reference clock signal (1 [MHz]) for display control of the control CPU 91. Crystal oscillation circuit 9
6 stably oscillates the crystal oscillator 60 and outputs a clock reference clock signal CLK3 (32 [kHz]).

【0042】次に第4実施形態の主要部の動作について
説明する。この場合において、ブルートゥース機能部
(MPU58、表示パネル59、水晶発振子60および
RC発振子61を除く部分)50Aは、連続的に送受信
を行うアクティブモードと、間欠的に送受信を行う低消
費電力モードとがあるものとする。また、水晶発振回路
96は、図5(e)に示すように、計時用の基準クロッ
ク信号CLK3(32[kHz])を常に出力している
ものとする。ブルートゥース機能部50Aは、時刻t1
において、オフ状態からアクティブ状態に移行する(図
5(a)参照)。これにより図5(b)に示すように、
水晶発振回路74は、水晶発振子53を安定して発振さ
せ、基準クロック信号CLKH1(発振周波数13[M
Hz])を出力することとなる。そして、セレクタ77
は、基準クロック信号CLKH1(発振周波数13[M
Hz])をベースバンド回路56の発振制御部82に出
力する。これにより、ベースバンド回路56の送信制御
部84および受信制御部86は、制御CPU85の制御
下で連続的に送受信動作を行うこととなる。このとき、
RC発振回路76から出力される基準クロック信号CL
KL(発振周波数32[kHz])は必要ないので、図
5(c)に示すように、RC発振回路76は停止状態と
される。
Next, the operation of the main part of the fourth embodiment will be described. In this case, the Bluetooth function unit (the parts other than the MPU 58, the display panel 59, the crystal oscillator 60 and the RC oscillator 61) 50A includes an active mode for continuously transmitting and receiving and a low power consumption mode for intermittently transmitting and receiving. And there is. Further, it is assumed that the crystal oscillation circuit 96 constantly outputs a clock reference clock signal CLK3 (32 [kHz]) as shown in FIG. The Bluetooth function unit 50A operates at time t1.
, The state shifts from the off state to the active state (see FIG. 5A). As a result, as shown in FIG.
The crystal oscillation circuit 74 causes the crystal oscillator 53 to stably oscillate, and outputs the reference clock signal CLKH1 (oscillation frequency 13 [M
Hz]). Then, the selector 77
Is the reference clock signal CLKH1 (oscillation frequency 13 [M
Hz]) to the oscillation control unit 82 of the baseband circuit 56. Accordingly, the transmission control unit 84 and the reception control unit 86 of the baseband circuit 56 perform the transmission and reception operations continuously under the control of the control CPU 85. At this time,
Reference clock signal CL output from RC oscillation circuit 76
Since KL (oscillation frequency 32 [kHz]) is not required, the RC oscillation circuit 76 is stopped as shown in FIG.

【0043】その後、時刻t2において、表示パネル5
9に表示を行う必要が生じると、RC発振回路95は、
図5(f)に示すように、RC発振子61を安定して発
振させ、制御CPU91の表示制御用の基準クロック信
号(1[MHz])を生成し表示パネル59に出力し、
表示が終了すると、再びRC発振回路95は停止状態と
される。さらに時刻t3において、ブルートゥース機能
部50Aが低消費電力モードに移行すると、ベースバン
ド回路56は、RC発振回路76から出力される基準ク
ロック信号CLKL(発振周波数32[kHz])が必
要となるので、図5(c)に示すように、RC発振回路
76を起動する。そして、安定に基準クロック信号CL
KLが出力されるようになると、セレクタ77をRC発
振回路76側に切換え、その後、水晶発振回路74は停
止状態とされる。また、RC発振回路76の起動と同時
に、MPU58にパケットタイマ用クロック信号CLK
PKTの出力を要求する。これにより、分周回路94
は、図5(d)に示すように、水晶発振子回路96の出
力する基準クロック信号CLK3を1/10分周して、
パケットタイマ用クロック信号CLKPKT(発振周波
数3.2[kHz])を出力する。
Thereafter, at time t2, the display panel 5
9, when the display needs to be performed, the RC oscillation circuit 95
As shown in FIG. 5F, the RC oscillator 61 is oscillated stably, a reference clock signal (1 [MHz]) for display control of the control CPU 91 is generated and output to the display panel 59,
When the display is completed, the RC oscillation circuit 95 is stopped again. Further, at time t3, when the Bluetooth function unit 50A shifts to the low power consumption mode, the baseband circuit 56 needs the reference clock signal CLKL (oscillation frequency 32 [kHz]) output from the RC oscillation circuit 76. As shown in FIG. 5C, the RC oscillation circuit 76 is started. Then, the reference clock signal CL is stably
When KL is output, the selector 77 is switched to the RC oscillation circuit 76 side, and then the crystal oscillation circuit 74 is stopped. At the same time as the activation of the RC oscillation circuit 76, the clock signal CLK for the packet timer is supplied to the MPU 58.
Request output of PKT. Thereby, the frequency dividing circuit 94
As shown in FIG. 5D, the reference clock signal CLK3 output from the crystal oscillator circuit 96 is frequency-divided by 1/10,
It outputs a packet timer clock signal CLKPKT (oscillation frequency 3.2 [kHz]).

【0044】これによりベースバンド回路56は、自分
宛の次のパケットが送られてくる時刻t4となるまで低
消費電力モードとなる。そして、パケットタイマ83が
カウントアップ状態となる時刻t4になると、割り込み
制御回路89により、ベースバンド回路56は起動され
る。これと同時に、水晶発振回路74は起動され、水晶
発振子53を安定して発振させ、基準クロック信号CL
KH1(発振周波数13[MHz])を出力することと
なる。そして、セレクタ77は、再び基準クロック信号
CLKH1(発振周波数13[MHz])をベースバン
ド回路56の発振制御部82に出力する。これにより、
ベースバンド回路56の送信制御部84および受信制御
部86は、制御CPU85の制御下で連続的に送受信動
作を行う。このとき、RC発振回路76から出力される
基準クロック信号CLKL(発振周波数32[kH
z])は必要ないので、図5(c)に示すように、RC
発振回路76は再び停止状態とされる。
Thus, the baseband circuit 56 is in the low power consumption mode until time t4 when the next packet addressed to itself is transmitted. Then, at time t4 when the packet timer 83 enters the count-up state, the baseband circuit 56 is activated by the interrupt control circuit 89. At the same time, the crystal oscillation circuit 74 is started, the crystal oscillator 53 is oscillated stably, and the reference clock signal CL
KH1 (oscillation frequency 13 [MHz]) is output. Then, the selector 77 outputs the reference clock signal CLKH1 (oscillation frequency 13 [MHz]) to the oscillation control unit 82 of the baseband circuit 56 again. This allows
The transmission control unit 84 and the reception control unit 86 of the baseband circuit 56 continuously perform transmission and reception operations under the control of the control CPU 85. At this time, the reference clock signal CLKL (oscillation frequency 32 [kHz]
z]) is not necessary, and as shown in FIG.
The oscillation circuit 76 is again stopped.

【0045】以下同様にして自分宛のパケットが送られ
てくるタイミングではベースバンド回路56が起動され
て送受信を行うこととなる。また、低消費電力モードに
おいても、表示パネル59に表示を行う必要が生じる
と、RC発振回路95は、RC発振子61を安定して発
振させ、制御CPU91の表示制御用の基準クロック信
号(1[MHz])を生成し表示パネル59に出力し、
表示が終了すると、再びRC発振回路95は停止状態と
される。以上の説明のように、本第4実施形態によれ
ば、動作モードに応じて発振回路の停止/起動を行い、
かつ、ベースバンド回路56およびMPUについても低
速クロックで動作させるので、消費電力の低減を図るこ
とができる。
Similarly, at the timing when a packet addressed to itself is sent, the baseband circuit 56 is activated to perform transmission / reception. Also, in the low power consumption mode, when it becomes necessary to perform display on the display panel 59, the RC oscillation circuit 95 causes the RC oscillator 61 to oscillate stably, and the control CPU 91 uses the reference clock signal (1) for display control. [MHz]) and outputs it to the display panel 59.
When the display is completed, the RC oscillation circuit 95 is stopped again. As described above, according to the fourth embodiment, the oscillation circuit is stopped / started according to the operation mode,
In addition, since the baseband circuit 56 and the MPU are also operated with a low-speed clock, power consumption can be reduced.

【0046】[5]実施形態の効果 以上の説明のように、実施形態の無線通信装置によれ
ば、ベースバンド回路に供給するシステムクロックをC
PU(あるいはMPU)側で生成することで、RF回路
が非動作時であってもベースバンド回路内に設けた計測
タイマを動作させることができ、消費電力の低減を図る
ことができる。さらに消費電力を低減しつつ、精度良く
RF回路予備ベースバンド回路を起動することができ
る。また、任意の周波数のクロック信号を用いて最適な
計測タイマ用クロック信号をベースバンド回路に供給す
ることができる。また、非受信時には、RF回路および
ベースバンド回路内の計測タイマ以外の部分に電力を供
給する必要が無いため、無線通信装置の消費電力を低減
することができる。
[5] Effects of the Embodiment As described above, according to the wireless communication apparatus of the embodiment, the system clock supplied to the baseband circuit is set to C
By generating the signal on the PU (or MPU) side, the measurement timer provided in the baseband circuit can be operated even when the RF circuit is not operating, and power consumption can be reduced. Further, it is possible to start the RF circuit spare baseband circuit with high accuracy while further reducing power consumption. In addition, an optimal measurement timer clock signal can be supplied to the baseband circuit using a clock signal of an arbitrary frequency. Further, at the time of non-reception, there is no need to supply power to portions other than the measurement timer in the RF circuit and the baseband circuit, so that the power consumption of the wireless communication device can be reduced.

【0047】[6] 実施形態の変形例 上記説明においては、無線通信装置の具体例としては、
腕時計型情報処理装置の場合について説明したが、携帯
型の特に電池駆動の無線通信装置であれば、適用が可能
である。例えば、携帯電話、パーソナルハンディフォ
ン、モバイルパソコン、通信機能付PDA(Personal D
igital Assistants:個人向情報端末)などの電池駆動
型の無線通信装置に適用可能である。
[6] Modification of Embodiment In the above description, specific examples of the wireless communication device include:
Although the case of the wristwatch-type information processing apparatus has been described, the present invention is applicable to any portable type, especially a battery-driven wireless communication apparatus. For example, mobile phones, personal handy phones, mobile personal computers, PDAs with communication functions (Personal D
The present invention is applicable to battery-driven wireless communication devices such as digital assistants (personal information terminals).

【0048】[0048]

【発明の効果】本発明によれば、非送受信期間における
消費電力の低減を図ることができるとともに、非送受信
期間から送受新機関に移行する場合でも迅速に移行する
ことができる。
According to the present invention, it is possible to reduce the power consumption during the non-transmission / reception period, and to quickly shift from the non-transmission / reception period to the new transmission / reception organization.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の第1実施形態の概要構成ブロック図
である。
FIG. 1 is a schematic configuration block diagram of a first embodiment of the present invention.

【図2】 本発明の第1実施形態〜第3実施形態のタイ
ミングチャートである。
FIG. 2 is a timing chart according to the first to third embodiments of the present invention.

【図3】 第2実施形態の動作説明図である。FIG. 3 is an operation explanatory diagram of the second embodiment.

【図4】 本発明の第4実施形態の概要構成ブロック図
である。
FIG. 4 is a schematic block diagram of a fourth embodiment of the present invention.

【図5】 第4実施形態のタイミングチャートである。FIG. 5 is a timing chart of the fourth embodiment.

【図6】 第1従来例の概要構成ブロック図である。FIG. 6 is a schematic block diagram of a first conventional example.

【図7】 第2従来例の概要構成ブロック図である。FIG. 7 is a schematic block diagram of a second conventional example.

【符号の説明】[Explanation of symbols]

22…アンテナ 23…RF回路 24…発振子 25…ベースバンド(BB)回路 26…データバス 27…CPU 29…発振子 30…ROM 31…RAM 32…LCDドライバ 33…LCD(表示パネル) 50…腕時計型情報処理装置 51…アンテナ 52…アンテナ切換回路 53…水晶発振子 54…RC発振子 55…RF回路 56…ベースバンド(BB)回路 57…データバス 58…MPU 59…表示パネル 60…水晶発振子 61…RC発振子 71…送信回路 72…受信回路 73…入出力(I/O)部 74…水晶発振回路 75…分周回路 76…RC発振回路 77…セレクタ 81…入出力(I/O)部 82…発振制御部 83…パケット(PKT)タイマ 84…送信制御部 85…制御CPU 86…受信制御部 87…ROM 88…RAM 89…割り込み制御回路 90…入出力(I/O)部 91…制御CPU 92…ROM 93…RAM 94…分周回路 95…RC発振回 96…水晶発振回路 22 Antenna 23 RF circuit 24 Oscillator 25 Baseband (BB) circuit 26 Data bus 27 CPU 29 Oscillator 30 ROM 31 RAM 32 LCD driver 33 LCD (display panel) 50 Watch Type information processing device 51 ... Antenna 52 ... Antenna switching circuit 53 ... Crystal oscillator 54 ... RC oscillator 55 ... RF circuit 56 ... Baseband (BB) circuit 57 ... Data bus 58 ... MPU 59 ... Display panel 60 ... Crystal oscillator 61 RC oscillator 71 Transmitting circuit 72 Receiving circuit 73 Input / output (I / O) section 74 Crystal oscillator circuit 75 Frequency divider 76 RC oscillator circuit 77 Selector 81 Input / output (I / O) Unit 82 Oscillation control unit 83 Packet (PKT) timer 84 Transmission control unit 85 Control CPU 86 Reception control unit 87 ROM 8 Reference Signs List 8 RAM 89 Interrupt control circuit 90 Input / output (I / O) section 91 Control CPU 92 ROM 93 RAM 94 Frequency divider 95 RC oscillation circuit 96 Crystal oscillation circuit

Claims (16)

【特許請求の範囲】[Claims] 【請求項1】 第1基準クロック信号を生成する基準ク
ロック信号生成部と前記第1基準クロック信号に基づい
て外部装置との間で無線により信号送受信を行うととも
に、前記第1基準クロック信号に対応する第2基準クロ
ック信号を出力する無線信号送受信部と、 前記第2基準クロック信号に基づいて前記無線信号送受
信部からの受信信号の復調および送信信号の変調を行う
変復調部と、 非信号送受信期間において、前記無線信号送受信部およ
び前記変復調部の動作を禁止する動作禁止部と、 を備えたことを特徴とする無線通信装置。
And transmitting and receiving a signal between an external device based on the first reference clock signal and an external device based on the first reference clock signal. A radio signal transmitting / receiving unit for outputting a second reference clock signal to be transmitted, a modem unit for demodulating a received signal from the radio signal transmitting / receiving unit and modulating a transmission signal based on the second reference clock signal, and a non-signal transmission / reception period , An operation prohibition unit for prohibiting the operation of the radio signal transmission / reception unit and the modulation / demodulation unit.
【請求項2】 請求項1記載の無線通信装置において、 非信号送受信期間から信号送受信期間に移行させるに際
し、前記基準クロック信号生成部は、前記信号送受信期
間に移行する直前の所定期間における前記第1基準クロ
ック信号の周波数を前記信号送受信期間における前記第
1基準クロック信号の周波数よりも所定数だけ高い周波
数に設定することを特徴とする無線通信装置。
2. The wireless communication apparatus according to claim 1, wherein, when shifting from the non-signal transmission / reception period to the signal transmission / reception period, the reference clock signal generation unit is configured to perform the first clock transmission in the predetermined period immediately before shifting to the signal transmission / reception period. A wireless communication apparatus, wherein a frequency of one reference clock signal is set to a frequency higher by a predetermined number than a frequency of the first reference clock signal in the signal transmission / reception period.
【請求項3】 請求項1記載の無線通信装置において、 前記非信号送受信期間において、前記基準クロック信号
生成部の動作を禁止するクロック生成禁止部と、 を備えたことを特徴とする無線通信装置。
3. The wireless communication device according to claim 1, further comprising: a clock generation prohibition unit that prohibits operation of the reference clock signal generation unit during the non-signal transmission / reception period. .
【請求項4】 請求項1ないし請求項3のいずれかに記
載の無線通信装置において、 前記無線信号送受信部および前記変復調部とは独立して
非信号送受信期間から信号送受信期間に移行するタイミ
ングを検出し、当該タイミングにおいて、前記無線信号
送受信部および前記変復調部を前記信号送受信期間に移
行させるための割り込み信号を生成し出力する割り込み
部を備えたことを特徴とする無線通信装置。
4. The wireless communication device according to claim 1, wherein a timing of shifting from a non-signal transmission / reception period to a signal transmission / reception period independently of the wireless signal transmission / reception unit and the modulation / demodulation unit. A wireless communication apparatus, comprising: an interrupt unit that detects and generates and outputs an interrupt signal for causing the wireless signal transmitting / receiving unit and the modem unit to shift to the signal transmitting / receiving period at the timing.
【請求項5】 請求項1ないし請求項4のいずれかに記
載の無線通信装置において、 前記無線信号送受信部および前記変復調部とは独立して
非信号送受信期間から信号送受信期間に移行するタイミ
ングを検出し、当該タイミングにおいて、前記無線信号
送受信部および前記変復調部を前記信号送受信期間に移
行させる移行部を備えたことを特徴とする無線通信装
置。
5. The wireless communication device according to claim 1, wherein a timing for shifting from a non-signal transmission / reception period to a signal transmission / reception period independently of the wireless signal transmitting / receiving unit and the modem unit. A wireless communication apparatus comprising: a transition unit that detects and shifts the wireless signal transmission / reception unit and the modulation / demodulation unit to the signal transmission / reception period at the timing.
【請求項6】 アクティブモード時に用いられる第1基
準クロック信号を生成する第1基準クロック信号生成部
および低消費電力モード時に用いられる前記第1基準ク
ロック信号よりも周波数の低い第2基準クロック信号を
生成する第2基準クロック信号生成部を有し、前記第1
基準クロック信号に基づいて外部装置との間で無線によ
り信号送受信を行う無線信号送受信部と、 前記第1基準クロック信号に基づいて前記無線信号送受
信部からの受信信号の復調および送信信号の変調を行う
とともに、前記第2基準クロック信号に基づいて次回の
信号送受信タイミングまでの待機状態動作を行う変復調
部と、 を備えたことを特徴とする無線通信装置。
6. A first reference clock signal generator for generating a first reference clock signal used in an active mode, and a second reference clock signal having a lower frequency than the first reference clock signal used in a low power consumption mode. A second reference clock signal generator for generating the first reference clock signal;
A wireless signal transmitting and receiving unit that wirelessly transmits and receives a signal to and from an external device based on a reference clock signal; and demodulates a received signal from the wireless signal transmitting and receiving unit and modulates a transmitted signal based on the first reference clock signal. And a modulation / demodulation unit that performs a standby state operation until the next signal transmission / reception timing based on the second reference clock signal.
【請求項7】 請求項6記載の無線通信装置において、 前記無線信号送受信部および前記変復調部とは独立して
間欠的に前記信号送受信を行わせるための間欠受信用ク
ロック信号を生成する間欠受信用クロック生成部を備
え、 前記変復調部は、前記間欠受信用クロック信号に基づい
て前記次回の信号送受信タイミングまでの期間、待機状
態となる、ことを特徴とする無線通信装置。
7. The intermittent reception according to claim 6, wherein the intermittent reception clock signal for intermittently transmitting and receiving the signal is generated independently of the radio signal transmitting / receiving unit and the modem unit. A wireless communication device, comprising: a clock generation unit for use, wherein the modem unit is in a standby state until the next signal transmission / reception timing based on the intermittent reception clock signal.
【請求項8】 請求項7記載の無線通信装置において、 前記変復調部は、前記間欠受信用クロック信号をカウン
トすることにより次回の信号送受信タイミングを検出す
るためのタイマ部を備えたことを特徴とする無線通信装
置。
8. The wireless communication apparatus according to claim 7, wherein the modem unit includes a timer unit for detecting the next signal transmission / reception timing by counting the intermittent reception clock signal. Wireless communication device.
【請求項9】 第1基準クロックに基づいて外部装置と
の間で無線により信号送受信を行うと無線信号送受信過
程と、 前記第1基準クロックに対応する第2基準クロックに基
づいて受信信号の復調および送信信号の変調を行う変復
調過程と、 非信号送受信期間において、無線信号送受信動作および
変復調動作を禁止する動作禁止過程と、 を備えたことを特徴とする無線通信装置の制御方法。
9. A wireless signal transmission / reception process when wirelessly transmitting / receiving a signal to / from an external device based on a first reference clock, and demodulating a received signal based on a second reference clock corresponding to the first reference clock. And a modulation / demodulation process for modulating a transmission signal, and an operation prohibition process for prohibiting a radio signal transmission / reception operation and a modulation / demodulation operation in a non-signal transmission / reception period.
【請求項10】 請求項9記載の無線通信装置の制御方
法において、 非信号送受信期間から信号送受信期間に移行させるに際
し、前記信号送受信期間に移行する直前の所定期間にお
ける前記第1基準クロックの周波数を前記信号送受信期
間における前記第1基準クロックの周波数よりも所定数
だけ高い周波数に設定することを特徴とする無線通信装
置の制御方法。
10. The control method for a wireless communication apparatus according to claim 9, wherein when shifting from the non-signal transmission / reception period to the signal transmission / reception period, the frequency of the first reference clock in a predetermined period immediately before the transition to the signal transmission / reception period. Is set to a frequency higher by a predetermined number than the frequency of the first reference clock during the signal transmission / reception period.
【請求項11】 請求項9記載の無線通信装置の制御方
法において、 前記非信号送受信期間において、前記第1基準クロック
信号の生成を禁止するクロック生成禁止過程と、 を備えたことを特徴とする無線通信装置の制御方法。
11. The method for controlling a wireless communication apparatus according to claim 9, further comprising: a clock generation inhibiting step of inhibiting generation of the first reference clock signal in the non-signal transmission / reception period. A method for controlling a wireless communication device.
【請求項12】 請求項9ないし請求項11のいずれか
に記載の無線通信装置の制御方法において、 前記無線信号送受信過程における動作および前記変復調
過程における動作とは独立して非信号送受信期間から信
号送受信期間に移行するタイミングを検出し、当該タイ
ミングにおいて、前記無線信号送受信部および前記変復
調部を前記信号送受信期間に移行させるための割り込み
処理を行う割り込み過程を備えたことを特徴とする無線
通信装置の制御方法。
12. The method for controlling a wireless communication apparatus according to claim 9, wherein the signal is transmitted from a non-signal transmission / reception period independently of an operation in the wireless signal transmission / reception process and an operation in the modulation / demodulation process. A wireless communication device comprising: detecting a timing of shifting to a transmission / reception period, and performing an interrupt process for shifting the radio signal transmission / reception unit and the modem unit to the signal transmission / reception period at the timing. Control method.
【請求項13】 請求項9ないし請求項12のいずれか
に記載の無線通信装置の制御方法において、 前記無線信号送受信過程における動作および前記変復調
過程における動作とは独立して非信号送受信期間から信
号送受信期間に移行するタイミングを検出し、当該タイ
ミングにおいて、前記無線信号送受信過程における動作
および前記変復調過程における動作を前記信号送受信期
間における動作に移行させる移行過程を備えたことを特
徴とする無線通信装置の制御方法。
13. The control method for a wireless communication apparatus according to claim 9, wherein a signal is transmitted from a non-signal transmission / reception period independently of an operation in the wireless signal transmission / reception process and an operation in the modulation / demodulation process. A wireless communication apparatus comprising: detecting a timing of transition to a transmission / reception period; and, at the timing, transitioning an operation in the wireless signal transmission / reception process and an operation in the modulation / demodulation process to an operation in the signal transmission / reception period. Control method.
【請求項14】 アクティブモード時に用いられる第1
基準クロックを生成し、低消費電力モード時に用いられ
る前記第1基準クロックよりも周波数の低い第2基準ク
ロックを生成し、前記第1基準クロックに基づいて外部
装置との間で無線により信号送受信を行う無線信号送受
信過程と、 前記第1基準クロックに基づいて前記無線信号送受信過
程において受信した受信信号の復調および送信信号の変
調を行うとともに、前記第2基準クロックに基づいて次
回の信号送受信タイミングまでの待機状態動作を行う変
復調過程と、 を備えたことを特徴とする無線通信装置の制御方法。
14. The first mode used in the active mode.
A reference clock is generated, a second reference clock having a lower frequency than the first reference clock used in the low power consumption mode is generated, and signal transmission and reception are performed wirelessly with an external device based on the first reference clock. Performing a radio signal transmission and reception process, demodulating a received signal and modulating a transmission signal received in the radio signal transmission and reception process based on the first reference clock, and performing a next signal transmission and reception timing based on the second reference clock. And a modulation / demodulation step of performing the standby state operation of (1).
【請求項15】 請求項14記載の無線通信装置の制御
方法において、 前記無線信号送受信過程における動作および前記変復調
過程における動作とは独立して間欠的に前記信号送受信
を行わせるための間欠受信用クロックを生成する間欠受
信用クロック生成過程を備え、 前記変復調過程は、前記間欠受信用クロックに基づいて
前記次回の信号送受信タイミングまでの期間、待機状態
となる、 ことを特徴とする無線通信装置の制御方法。
15. The method for controlling a wireless communication apparatus according to claim 14, wherein said signal is transmitted and received intermittently independently of an operation in said wireless signal transmission / reception step and an operation in said modulation / demodulation step. A clock generating step for intermittent reception for generating a clock, wherein the modulation and demodulation step is in a standby state until the next signal transmission / reception timing based on the intermittent reception clock. Control method.
【請求項16】 請求項15記載の無線通信装置の制御
方法において、 前記変復調過程は、前記間欠受信用クロック数をカウン
トすることにより次回の信号送受信タイミングを検出す
ることを特徴とする無線通信装置の制御方法。
16. The radio communication apparatus according to claim 15, wherein the modulation / demodulation step detects the next signal transmission / reception timing by counting the number of intermittent reception clocks. Control method.
JP2001079084A 2000-03-30 2001-03-19 Radio communication apparatus and its controlling method Pending JP2001345732A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001079084A JP2001345732A (en) 2000-03-30 2001-03-19 Radio communication apparatus and its controlling method

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000095711 2000-03-30
JP2000-95711 2000-03-30
JP2001079084A JP2001345732A (en) 2000-03-30 2001-03-19 Radio communication apparatus and its controlling method

Publications (1)

Publication Number Publication Date
JP2001345732A true JP2001345732A (en) 2001-12-14

Family

ID=26588995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001079084A Pending JP2001345732A (en) 2000-03-30 2001-03-19 Radio communication apparatus and its controlling method

Country Status (1)

Country Link
JP (1) JP2001345732A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005534211A (en) * 2002-05-14 2005-11-10 インフィネオン テクノロジーズ アクチエンゲゼルシャフト Transmitting and receiving arrangements with channel-oriented links
JP2007060579A (en) * 2005-08-26 2007-03-08 Kyocera Corp Operating frequency control method of radio communication apparatus, and electric power converter
US7266158B2 (en) 2002-05-20 2007-09-04 Sharp Kabushiki Kaisha Radio communication equipment and method for controlling same
JP2008505547A (en) * 2004-06-30 2008-02-21 シリコン ラボラトリーズ インコーポレーテッド Communication device including dual timer unit
JP2017501612A (en) * 2013-10-30 2017-01-12 ▲華▼▲為▼終端有限公司Huawei Device Co., Ltd. Power supply control method and wireless terminal
JP2018198352A (en) * 2017-05-23 2018-12-13 ルネサスエレクトロニクス株式会社 Wireless communication module and wireless communication equipment
JP2021141809A (en) * 2012-04-27 2021-09-16 株式会社半導体エネルギー研究所 Power reception control device

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005534211A (en) * 2002-05-14 2005-11-10 インフィネオン テクノロジーズ アクチエンゲゼルシャフト Transmitting and receiving arrangements with channel-oriented links
CN100384096C (en) * 2002-05-14 2008-04-23 因芬尼昂技术股份公司 Transmitting and receiving arrangement with a channel oriented link
US7711056B2 (en) 2002-05-14 2010-05-04 Infineon Technologies Ag Transmitting and receiving arrangement with a channel-oriented link
US7266158B2 (en) 2002-05-20 2007-09-04 Sharp Kabushiki Kaisha Radio communication equipment and method for controlling same
JP2008505547A (en) * 2004-06-30 2008-02-21 シリコン ラボラトリーズ インコーポレーテッド Communication device including dual timer unit
JP2007060579A (en) * 2005-08-26 2007-03-08 Kyocera Corp Operating frequency control method of radio communication apparatus, and electric power converter
JP4503512B2 (en) * 2005-08-26 2010-07-14 京セラ株式会社 Radio communication apparatus and power converter operating frequency control method
US7957488B2 (en) 2005-08-26 2011-06-07 Kyocera Corporation Wireless communication apparatus and operating frequency control method of power conversion apparatus
JP2021141809A (en) * 2012-04-27 2021-09-16 株式会社半導体エネルギー研究所 Power reception control device
JP2017501612A (en) * 2013-10-30 2017-01-12 ▲華▼▲為▼終端有限公司Huawei Device Co., Ltd. Power supply control method and wireless terminal
US10194397B2 (en) 2013-10-30 2019-01-29 Huawei Device Co., Ltd. Power supply control method and wireless terminal
JP2018198352A (en) * 2017-05-23 2018-12-13 ルネサスエレクトロニクス株式会社 Wireless communication module and wireless communication equipment

Similar Documents

Publication Publication Date Title
KR100479948B1 (en) Mobile radio telephone set
US7079873B2 (en) Method and related apparatus for reducing cell phone power consumption
JP4064150B2 (en) Wireless communication apparatus and wireless communication apparatus control method
JP2009088818A (en) Information communication terminal, wireless communication device, and wireless communication network
KR101231075B1 (en) Radio communication equipment and method
JP2001345732A (en) Radio communication apparatus and its controlling method
JP2000151441A (en) Frequency synthesis control circuit with serial peripheral interface and its operating method
JP3694035B2 (en) Mobile communication terminal
JPH10107730A (en) Power consumption control system for tdma portable radio equipment
JP4687135B2 (en) Mobile communication terminal and clock control method thereof
JP3154624B2 (en) Digital data receiver
KR100627559B1 (en) Circuit and method for power saving of mobile communication terminal
JP2001100857A (en) Method for reducing power consumption of radio equipment and the radio equipment
JPH09153854A (en) Intermittent reception device
JP2002064392A (en) Automatic power saver
JP2003101439A (en) Radio communication equipment
JP3438061B2 (en) Mobile terminal
KR101125406B1 (en) Apparatus and Method for controlling RF system
KR100628755B1 (en) A mobile communication terminal having a function to change the main CPU clock and the method thereof
JPH05304469A (en) Pll frequency synthesizer circuit
JP2002077023A (en) Mobile communication terminal
WO2013024564A1 (en) Network terminal, method for controlling same, and network system
JPH06132837A (en) Signal reception processor
JPH04116443U (en) receiving circuit
JPH08223063A (en) Intermittent reception equipment