JP2001245238A - Television receiving device - Google Patents

Television receiving device

Info

Publication number
JP2001245238A
JP2001245238A JP2000050592A JP2000050592A JP2001245238A JP 2001245238 A JP2001245238 A JP 2001245238A JP 2000050592 A JP2000050592 A JP 2000050592A JP 2000050592 A JP2000050592 A JP 2000050592A JP 2001245238 A JP2001245238 A JP 2001245238A
Authority
JP
Japan
Prior art keywords
signal
circuit
input
power supply
television receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000050592A
Other languages
Japanese (ja)
Inventor
Yoshikuni Tamura
吉邦 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2000050592A priority Critical patent/JP2001245238A/en
Publication of JP2001245238A publication Critical patent/JP2001245238A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To minutely save power in a television receiving device provided with various circuits for coping with to various input sources. SOLUTION: The operation of a Y/C separation circuit 1 is not required, which S signals (luminance signal Y and a chroma signal C) are inputted. A power supply control circuit (Vd) 20 is installed in the Y/C separation circuit 1. A CPU13 detects the connector connection situation of an S input terminal. When it is decided that the S signal is input, the command of a power supply stop is given to a power supply control circuit (Vd) 20. The CPU 13 gives the command of the power supply stop also to power supply control circuits 17, 18, 19 and 21 which are installed in other circuits, based on the presence or the absence of an input video signal or a mode.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、節電機能を備えたテ
レビジョン受信装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television receiver having a power saving function.

【0002】[0002]

【従来の技術】近年、テレビジョン受信装置では、図3
に示すように、コンポジット信号、S入力信号、コンポ
ーネント信号(Y,Cb,Cr)、D端子入力信号など
の各種入力信号に対応するとともに、プログレッシブ変
換(480i→480P)、速度変調、3次元Y/C分
離などの高画質化処理に対応するために、Y/C分離回
路31、第1セレクタ32、クロマデコーダ33、第2
セレクタ34、スキャンコンバータ35、第3セレクタ
36、速度変調回路37など、様々な回路が搭載されて
おり、消費電力が増大する傾向にある。なお、図3の回
路では、第3セレクタ36を経たコンポーネント信号
(Y,Cb,Cr)は、RGBデコーダ38によって三
原色信号(R,G,B)に変換され、CRTドライブ3
9が前記三原色信号を受けてブラウン管41を駆動す
る。
2. Description of the Related Art In recent years, in a television receiver, FIG.
As shown in FIG. 5, the input signal corresponds to various input signals such as a composite signal, an S input signal, a component signal (Y, Cb, Cr), a D terminal input signal, a progressive conversion (480i → 480P), a velocity modulation, and a three-dimensional Y The Y / C separation circuit 31, the first selector 32, the chroma decoder 33, and the second
Various circuits such as the selector 34, the scan converter 35, the third selector 36, and the speed modulation circuit 37 are mounted, and power consumption tends to increase. In the circuit of FIG. 3, the component signals (Y, Cb, Cr) passed through the third selector 36 are converted into three primary color signals (R, G, B) by an RGB decoder 38, and the CRT drive 3
9 drives the cathode ray tube 41 in response to the three primary color signals.

【0003】一方、近年においては消費電力を抑制する
要請が高まり、節電機能が重要視されている。例えば、
BSチューナー43やCSチューナー44を内蔵してい
る場合、CPU42の制御により、スイッチ45,46
をON/OFFしてチューナー43,44をその視聴時
のみ電源ONし、視聴しないときには電源OFFするこ
とが考えられている。また、他の方法としては、ブライ
トレベル、コントラストレベル、速度変調レベル、マッ
クスビーム電流などを単に下げてブラウン管41の輝度
を抑えることで消費電力を低減する方法もある。
On the other hand, in recent years, there has been an increasing demand for suppressing power consumption, and power saving functions have been regarded as important. For example,
When the BS tuner 43 or the CS tuner 44 is incorporated, the switches 45 and 46 are controlled by the CPU 42.
Is turned on / off to turn on the power of the tuners 43 and 44 only when the user views the content, and to turn off the power when the user does not view the content. As another method, there is a method of reducing power consumption by simply lowering a brightness level, a contrast level, a speed modulation level, a max beam current, and the like to suppress the luminance of the CRT 41.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、視聴の
有無に対応したチューナ43,44の節電機能や前記ブ
ラウン管41の単なる輝度抑制による節電などでは、前
述した様々な回路が搭載されるテレビジョン受信装置に
おけるきめ細かな節電対策は実現できない。
However, in the power saving function of the tuners 43 and 44 corresponding to the presence or absence of viewing and the power saving by simply suppressing the brightness of the cathode ray tube 41, a television receiving apparatus equipped with the various circuits described above. Detailed power saving measures cannot be realized.

【0005】この発明は、上記の事情に鑑み、様々な入
力ソースに対応するための各種回路を備えるテレビジョ
ン受信装置においてきめ細かな節電が行えるようにする
ことを目的とする。
SUMMARY OF THE INVENTION In view of the above circumstances, it is an object of the present invention to enable a television receiver including various circuits for various input sources to perform fine power saving.

【0006】[0006]

【課題を解決するための手段】この発明のテレビジョン
受信装置は、上記の課題を解決するために、入力映像信
号の有無または態様を判別する判別手段と、前記判別結
果に基づいて動作不要の回路を選定する回路選定手段
と、動作不要となり得る回路への電源供給をON/OF
Fする電源供給制御回路と、前記回路選定手段にて選定
された回路の電源供給制御回路をOFF制御する制御手
段と、を備えたことを特徴とする。
In order to solve the above-mentioned problems, a television receiving apparatus according to the present invention has a determining means for determining the presence or absence or a mode of an input video signal, and an operation unnecessary based on the determination result. Circuit selection means for selecting a circuit, and ON / OF power supply to circuits that may not require operation
And F. a power supply control circuit for controlling the power supply control circuit of the circuit selected by the circuit selection means.

【0007】上記の構成であれば、入力映像信号の有無
または態様に基づいて動作不要回路を選定し、この動作
不要回路への電源供給を電源供給制御回路にてOFF制
御することができるので、様々な入力ソースに対応すべ
く設けられた各種回路に対してきめ細かな節電を実現す
ることが可能となる。
With the above configuration, an operation-free circuit can be selected based on the presence or absence or mode of the input video signal, and the power supply to the operation-unnecessary circuit can be turned off by the power supply control circuit. It is possible to realize fine power savings for various circuits provided to correspond to various input sources.

【0008】また、この発明のテレビジョン受信装置
は、入力映像信号の有無または態様を判別する判別手段
と、前記判別結果に基づいて制御信号の内容変更が可能
な回路を選定する回路選定手段と、前記回路選定手段に
て選定された回路への制御信号の内容変更を行う制御手
段と、を備えたことを特徴とする。
Further, the television receiver of the present invention comprises a discriminating means for discriminating the presence or absence or a mode of an input video signal, and a circuit selecting means for selecting a circuit capable of changing the content of the control signal based on the discrimination result. And control means for changing the content of the control signal to the circuit selected by the circuit selection means.

【0009】上記の構成であれば、入力映像信号の有無
または態様に基づいて制御信号の内容変更が可能な回路
を選定し、この選定した回路への制御信号内容変更を行
うことができるので、様々な入力ソースに対応すべく設
けられた各種回路に対してきめ細かな節電を実現するこ
とが可能となる。
With the above configuration, a circuit capable of changing the content of the control signal can be selected based on the presence or absence or the mode of the input video signal, and the control signal can be changed to the selected circuit. It is possible to realize fine power savings for various circuits provided to correspond to various input sources.

【0010】前記判別手段は、入力映像フォーマット、
映像入力端子のケーブル接続状況、及びユーザーによる
操作部の操作内容の少なくとも一つに基づいて映像信号
の態様を判別するように構成されているのがよい。ま
た、同期信号の有無を判定する同期判定回路の出力に基
づいて入力映像信号が存在しないことを判別するように
構成されていてもよい。
The discriminating means includes an input video format,
It is preferable that the configuration of the video signal is determined based on at least one of a cable connection status of the video input terminal and a content of an operation of the operation unit by a user. Further, the configuration may be such that it is determined that there is no input video signal based on the output of a synchronization determination circuit that determines the presence or absence of a synchronization signal.

【0011】コンポジット信号に基づいて生成された輝
度信号及びクロマ信号からなる映像信号とS入力信号に
おける輝度信号及びクロマ信号からなる映像信号とを入
力していずれかの映像信号を選択して出力するセレクタ
回路と、前記セレクタ回路から出力された映像信号に基
づいてコンポーネント信号を出力するクロマデコーダと
を備え、外部から直接コンポーネント信号が入力される
場合に前記セレクタ回路及びクロマデコーダへの電力供
給を停止するように構成されていてもよい。
A video signal composed of a luminance signal and a chroma signal generated based on a composite signal and a video signal composed of a luminance signal and a chroma signal in the S input signal are input, and any one of the video signals is selected and output. A selector circuit, and a chroma decoder that outputs a component signal based on a video signal output from the selector circuit. When a component signal is directly input from the outside, power supply to the selector circuit and the chroma decoder is stopped. It may be configured to do so.

【0012】コンポジット信号またはS入力信号から生
成されたコンポーネント信号と外部から直接入力される
コンポーネント信号とを入力していずれかのコンポーネ
ント信号を選択して出力するセレクタ回路と、前記セレ
クタ回路から出力されたコンポーネント信号の変換処理
を行うスキャンコンバータとを備え、外部から直接入力
されるコンポーネント信号が走査線480のプログレッ
シブ又は走査線1080のインタレース信号である場合
に前記セレクタ回路及びスキャンコンバータへの電力供
給を停止するように構成されていてもよい。
A selector circuit which inputs a component signal generated from a composite signal or an S input signal and a component signal which is directly input from the outside, selects one of the component signals, and outputs the selected component signal; A scan converter that performs a conversion process of the component signal, and supplies power to the selector circuit and the scan converter when the component signal directly input from the outside is a progressive scan line 480 or an interlace signal of the scan line 1080. May be configured to be stopped.

【0013】速度変調用の制御信号に基づいてブラウン
管に対して走査線速度制御を行う速度変調回路を備え、
入力映像信号が存在しない場合に前記速度変調回路への
電力供給を停止するように構成されていてもよい。ま
た、速度変調用の制御信号に基づいてブラウン管に対し
て走査線速度制御を行う速度変調回路を備え、入力映像
信号が存在しない場合に前記速度変調回路への前記制御
信号の内容変更として無制御信号状態とするように構成
されていてもよい。
A speed modulation circuit for performing scanning line speed control on the CRT based on a speed modulation control signal;
The power supply to the speed modulation circuit may be stopped when there is no input video signal. A speed modulation circuit that performs scanning line speed control on the cathode ray tube based on a speed modulation control signal, and performs no control as a change in the content of the control signal to the speed modulation circuit when there is no input video signal; It may be configured to be in a signal state.

【0014】[0014]

【発明の実施の形態】以下、この発明の実施形態を図1
及び図2に基づいて説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, an embodiment of the present invention will be described with reference to FIG.
A description will be given based on FIG.

【0015】Y/C分離回路1は、コンポジット信号を
入力し、輝度信号(Y)とクロマ信号(C)を生成して
出力する。Y/C分離回路1は、入力映像信号の態様に
よって動作不要となり得る回路であり、電源供給制御回
路(Vd)20によってY/C分離回路1への電力の供
給/停止が制御される。なお、Y/C分離回路1は3次
元Y/C分離回路でもよいし、これ以外の分離回路でも
よい。
The Y / C separation circuit 1 receives a composite signal, generates a luminance signal (Y) and a chroma signal (C), and outputs the generated signal. The Y / C separation circuit 1 is a circuit that may not be required to operate depending on the mode of the input video signal. The supply / stop of power to the Y / C separation circuit 1 is controlled by a power supply control circuit (Vd) 20. Note that the Y / C separation circuit 1 may be a three-dimensional Y / C separation circuit or another separation circuit.

【0016】第1セレクタ2は、前記Y/C分離回路1
からの映像信号(Y,C)とS入力端子24(図2参
照)からの映像信号(Y,C)とを入力し、いずれかの
映像信号(Y,C)を選択して出力する。第1セレクタ
2における信号選択処理は、S入力の有無を判断してい
るCPU13からの切換指令によって行われる。第1セ
レクタ2は、入力映像信号の態様によって動作不要とな
り得る回路であり、電源供給制御回路(Vc)19によ
って第1セレクタ2への電力の供給/停止が制御され
る。
The first selector 2 is connected to the Y / C separation circuit 1
And the video signal (Y, C) from the S input terminal 24 (see FIG. 2), and selects and outputs one of the video signals (Y, C). The signal selection process in the first selector 2 is performed according to a switching command from the CPU 13 which determines whether or not there is an S input. The first selector 2 is a circuit that may not be required to operate depending on the form of the input video signal. The supply / stop of power to the first selector 2 is controlled by a power supply control circuit (Vc) 19.

【0017】クロマデコーダ3は、前記第1セレクタ2
にて選択された映像信号(Y,C)を入力し、クロマ信
号(C)から色差信号(Cb,Cr)を復調して出力す
る。クロマデコーダ3は、入力映像信号の態様によって
動作不要となり得る回路であり、電源供給制御回路(V
c)19によってクロマデコーダ3への電力の供給/停
止が制御される。
The chroma decoder 3 is connected to the first selector 2
The video signal (Y, C) selected in is input, and the color difference signal (Cb, Cr) is demodulated from the chroma signal (C) and output. The chroma decoder 3 is a circuit that may not be required to operate depending on the mode of the input video signal.
c) Supply / stop of power to the chroma decoder 3 is controlled by 19.

【0018】第2セレクタ4は、前記クロマデコーダ3
からのコンポーネント信号(Y,Cb,Cr)と図示し
ないD端子からのコンポーネント信号(Y,Cb,C
r)とを入力し、いずれかのコンポーネント信号(Y,
Cb,Cr)を選択して出力する。第2セレクタ4にお
ける信号選択処理は、D端子の制御ラインの電圧状態に
て映像フォーマットの種類判別を行っているCPU13
からの切換指令によって行われる。第2セレクタ4は、
入力映像信号の態様によって動作不要となり得る回路で
あり、電源供給制御回路(Vb)18によって第2セレ
クタ4への電力の供給/停止が制御される。なお、D端
子には、480i(走査線480のインターレース)の
信号、1080i(走査線1080のインターレース)
の信号、480p(走査線480のプログレッシブ)の
信号が入力される(D3端子対応の場合)。
The second selector 4 is connected to the chroma decoder 3
(Y, Cb, Cr) from the D terminal (not shown).
r) and any of the component signals (Y,
Cb, Cr) is selected and output. The signal selection processing in the second selector 4 is performed by the CPU 13 which determines the type of the video format based on the voltage state of the control line of the D terminal.
This is performed according to a switching command from. The second selector 4
This is a circuit that may not need to be operated depending on the mode of the input video signal. The supply / stop of power to the second selector 4 is controlled by the power supply control circuit (Vb) 18. The D terminal has a signal of 480i (interlace of scanning line 480) and a signal of 1080i (interlace of scanning line 1080).
480p (progressive of the scanning line 480) is input (in the case of the D3 terminal).

【0019】スキャンコンバータ5は、前記第2セレク
タ4にて選択されたコンポーネント信号(Y,Cb,C
r)を入力し、480i信号を480p信号に変換して
出力したり、或いは480i信号を1080i信号に変
換して出力する。スキャンコンバータ5は、入力映像信
号の態様によって動作不要となり得る回路であり、電源
供給制御回路(Vb)18によってスキャンコンバータ
5への電力の供給/停止が制御される。
The scan converter 5 outputs the component signals (Y, Cb, C) selected by the second selector 4.
r) is input and the 480i signal is converted to a 480p signal and output, or the 480i signal is converted to a 1080i signal and output. The scan converter 5 is a circuit that may not be required to operate depending on the mode of the input video signal. The power supply control circuit (Vb) 18 controls the supply / stop of power to the scan converter 5.

【0020】第3セレクタ6は、前記スキャンコンバー
タ5から出力された480p信号、或いは1080iの
いずれかのコンポーネント信号と、前記D端子からの4
80p信号、或いは1080iのいずれかのコンポーネ
ント信号とを入力し、選択したコンポーネント信号を出
力する。第3セレクタ6における信号選択処理は、D端
子の制御ラインの電圧状態にて映像フォーマットの種類
判別を行っているCPU13からの切換指令によって行
われる。第3セレクタ6は、入力映像信号の態様によっ
て動作不要となり得る回路であり、電源供給制御回路
(Va)17によって第3セレクタ6への電力の供給/
停止が制御される。なお、後述する表1においては、入
力映像信号の全態様でONとされるが、例えば、入力映
像信号としてR,G,B信号を直接入力する端子が設け
られるような場合には、動作不要となり得る。
The third selector 6 outputs either the 480p signal output from the scan converter 5 or a component signal of 1080i and the 4th signal from the D terminal.
An 80p signal or 1080i component signal is input, and the selected component signal is output. The signal selection process in the third selector 6 is performed by a switching command from the CPU 13 that determines the type of the video format based on the voltage state of the control line of the D terminal. The third selector 6 is a circuit that may not be required to operate depending on the mode of the input video signal. The power supply control circuit (Va) 17 supplies power to the third selector 6 /
Stop is controlled. In Table 1, which will be described later, the input video signal is turned on in all aspects. For example, when terminals for directly inputting R, G, and B signals are provided as input video signals, no operation is required. Can be

【0021】RGBデコーダ7は、前記第3セレクタ6
にて選択されたコンポーネント信号を入力し、ブライト
ネス、コントラスト、カラー、ティント、バイアス、ド
ライブ等の調整をした後、三原色信号(R,G,B)に
変換して出力する。CRTドライブ8は三原色信号
(R,G,B)を増幅してCRT9に与える。また、R
GBデコーダ7からは、走査線速度変調用の微分信号
(VM)が出力される。この微分信号(VM)は、映像
輪郭部分での輝度強調を行うべくビーム走査速度を制御
する信号となるものである。
The RGB decoder 7 is connected to the third selector 6
After inputting the component signal selected in, the brightness, contrast, color, tint, bias, drive, etc. are adjusted, and then converted into three primary color signals (R, G, B) and output. The CRT drive 8 amplifies the three primary color signals (R, G, B) and supplies the amplified signals to the CRT 9. Also, R
From the GB decoder 7, a differentiated signal (VM) for scanning linear velocity modulation is output. This differential signal (VM) is a signal for controlling the beam scanning speed in order to emphasize the luminance at the image outline.

【0022】速度変調回路10は、前記微分信号(V
M)を受け取り、これを電流変換してCRT9のネック
部分の速度変調コイル11に速度変調用の電流を流す。
速度変調回路10は、入力映像信号の態様(入力有り/
無しを含む)によって動作不要となり得る回路であり、
電源供給制御回路(Ve)21によって速度変調回路1
0への電力の供給/停止が制御される。また、スイッチ
14によって速度変調回路10への微分信号(VM)の
内容変更(この実施形態では出力と停止の二つ)が行わ
れる。
The speed modulation circuit 10 receives the differential signal (V
M), and converts it into a current to flow a current for velocity modulation to the velocity modulation coil 11 at the neck of the CRT 9.
The speed modulation circuit 10 is configured to output the input video signal (with input /
Circuit that may not need to be operated.
The speed modulation circuit 1 is controlled by the power supply control circuit (Ve) 21.
The supply / stop of power to 0 is controlled. The switch 14 changes the content of the differential signal (VM) to the speed modulation circuit 10 (in this embodiment, output and stop).

【0023】同期判別部12は、RGBデコーダ7から
の信号に基づいて同期の有無、すなわち映像信号の有無
を判断し、この判断結果をCPU13に伝える。
The synchronization judging section 12 judges the presence or absence of synchronization, that is, the presence or absence of a video signal, based on the signal from the RGB decoder 7, and transmits the result of the judgment to the CPU 13.

【0024】BSチューナ15への電力の供給/停止
は、電源供給制御回路(Vf)22によって行われ、C
Sチューナ16への電力の供給/停止は、電源供給制御
回路(Vg)23によって行われる。CPU13は、リ
モコン信号に基づいてBSチャンネルが選択されたか、
CSチャンネルが選択されたか、地上波チャンネルが選
択されたかに基づいて視聴を判断し、電源供給制御回路
(Vf,Vg)22,23に対して電源ON/OFF指
令を行う。
The supply / stop of power to the BS tuner 15 is performed by a power supply control circuit (Vf) 22,
Supply / stop of power to the S tuner 16 is performed by a power supply control circuit (Vg) 23. The CPU 13 determines whether the BS channel has been selected based on the remote control signal,
Viewing is determined based on whether the CS channel or the terrestrial channel is selected, and power ON / OFF commands are issued to the power supply control circuits (Vf, Vg) 22 and 23.

【0025】図2は、CPU13への入力信号及びCP
U13の制御対象となる電源供給制御回路18〜23を
示している。CPU13は、入力映像信号の有無または
態様を判別する判別手段、動作不要の回路を選定する回
路選定手段、および選定した回路の電源供給制御回路を
OFFする制御または制御信号の内容変更を行う制御手
段として機能するものである。S入力端子24は入力ス
イッチが設けられているタイプであり、端子がオープン
状態ではVccに接続された抵抗R1によってプルアッ
プされるため、CPU13にはHighが入力される一
方、端子にケーブルが挿入されるとGND接続されてC
PU13にはLowが入力される。これにより、CPU
13はS入力の判断が行える。
FIG. 2 shows an input signal to the CPU 13 and a CP.
The power supply control circuits 18 to 23 to be controlled by U13 are shown. The CPU 13 includes a determination unit that determines the presence or absence or mode of the input video signal, a circuit selection unit that selects a circuit that does not need to operate, and a control unit that controls the power supply control circuit of the selected circuit to be turned off or changes the content of the control signal. It functions as. The S input terminal 24 is of a type provided with an input switch, and when the terminal is open, it is pulled up by a resistor R1 connected to Vcc, so that High is input to the CPU 13 and a cable is inserted into the terminal. Is connected to GND and C
Low is input to the PU 13. This allows the CPU
Reference numeral 13 can determine the S input.

【0026】D端子には3本の制御ラインが設けられて
いる。ラインは走査線数に関する情報を伝えるもので
あり、このラインにおいて検出される電圧によってC
PU13は走査線数を判別することができる(5V→1
080、2.2V→720、0V→480)。ライン
はインターレース(i)かプログレッシブ(p)かに関
する情報を伝えるものであり、このラインにおいて検
出される電圧によってCPU13はi/pを判別するこ
とができる(5V→60p、0V→60i)。ライン
は画面サイズに関する情報を伝えるものであり、このラ
インにおいて検出される電圧によってCPU13は画
面サイズを判別することができる(5V→16:9、
2.2V→レターボックス、0V→4:3)。
The D terminal is provided with three control lines. The line conveys information about the number of scan lines, and the voltage detected on this line causes C
The PU 13 can determine the number of scanning lines (5V → 1).
080, 2.2V → 720, 0V → 480). The line carries information on whether the line is interlaced (i) or progressive (p), and the CPU 13 can determine i / p based on the voltage detected on this line (5V → 60p, 0V → 60i). The line carries information about the screen size, and the CPU 13 can determine the screen size based on the voltage detected in this line (5V → 16: 9,
2.2V → letterbox, 0V → 4: 3).

【0027】その他、CPU13は同期判別結果によっ
て映像信号の有無を判別することができる。また、リモ
コン信号によっても映像信号の態様を判別できる。例え
ば、OSD(オンスクリーンディスプレイ)機能を用い
た操作ガイド画面において映像フォーマット選択をリモ
コン操作で行えるようになっていれば、このリモコン操
作信号によって映像フォーマットを判断することができ
る。
In addition, the CPU 13 can determine the presence or absence of a video signal based on the result of the synchronization determination. Also, the mode of the video signal can be determined by the remote control signal. For example, if a video format can be selected by a remote control operation on an operation guide screen using an OSD (On Screen Display) function, the video format can be determined by the remote control operation signal.

【0028】図2では、DC5Vを供給する電源供給制
御回路(Va)18の具体的回路構成を示している。他
の電源供給制御回路も同様の回路構成を有している。C
PU13が出力する制御信号は、抵抗R2を介してトラ
ンジスタTrのベースに入力される。トランジスタTr
のベースは抵抗R4を介して接地され、トランジスタT
rのエミッタは直に接地されている。トランジスタTr
のコレクタは、ON/OFF機能付き電源用IC25の
第2端子に接続されているとともに、電源Va(DC
6.5V)に抵抗R3を介して接続されている。また、
第1端子には電源Va(DC6.5V)が供給されて
いる。第3端子は接地されている。第5端子からV
a′(DC5V)が供給され得る。CPU13が出力す
る制御信号がHighであるとき、トランジスタTrが
ONし、第2端子はLowを入力することになる。電
源用IC25が第2端子においてLowを入力する
と、第5端子からVa′(DC5V)を供給する。一
方、CPU13が出力する制御信号がLowであると
き、トランジスタTrがOFFし、第2端子はHig
hを入力することになる。電源用IC25が第2端子
においてHighを入力すると、Va′(DC5V)の
供給を停止する。
FIG. 2 shows a specific circuit configuration of the power supply control circuit (Va) 18 for supplying 5 V DC. Other power supply control circuits have the same circuit configuration. C
The control signal output from the PU 13 is input to the base of the transistor Tr via the resistor R2. Transistor Tr
Is grounded via a resistor R4, and the transistor T
The emitter of r is directly grounded. Transistor Tr
Is connected to the second terminal of the power supply IC 25 with an ON / OFF function, and the power supply Va (DC
6.5 V) via a resistor R3. Also,
The first terminal is supplied with power Va (6.5 V DC). The third terminal is grounded. V from terminal 5
a '(5 VDC) can be supplied. When the control signal output from the CPU 13 is High, the transistor Tr is turned on and the second terminal inputs Low. When the power supply IC 25 inputs Low at the second terminal, it supplies Va ′ (5 V DC) from the fifth terminal. On the other hand, when the control signal output from the CPU 13 is Low, the transistor Tr is turned off, and the second terminal is High.
h. When the power supply IC 25 inputs High at the second terminal, the supply of Va ′ (5 V DC) is stopped.

【0029】下記の表1に入力映像信号の態様と、電源
供給制御回路(Va,Vb,Vc,Vd,Ve)のON
/OFF状態を示している。
Table 1 below shows the modes of the input video signals and the ON of the power supply control circuits (Va, Vb, Vc, Vd, Ve).
/ OFF state.

【0030】[0030]

【表1】 [Table 1]

【0031】表1から分かるように、コンポジット信号
(Comp.V)が入力される場合は、OFFされる電
源供給制御回路は無い。
As can be seen from Table 1, when a composite signal (Comp. V) is input, there is no power supply control circuit that is turned off.

【0032】S端子入力(Y/C)の場合は、Y/C分
離回路1の駆動電源である電源供給制御回路(Vd)が
OFFすることになる。
In the case of the S terminal input (Y / C), the power supply control circuit (Vd), which is the drive power supply for the Y / C separation circuit 1, is turned off.

【0033】480iのコンポーネント信号(Y,C
b,Cr)が入力される場合は、Y/C分離回路1の駆
動電源である電源供給制御回路(Vd)と、第1セレク
タ2及びクロマデコーダ3の駆動電源である電源供給制
御回路(Vc)とがOFFすることになる。
480i component signals (Y, C
b, Cr) are input, a power supply control circuit (Vd) that is a drive power supply for the Y / C separation circuit 1 and a power supply control circuit (Vc) that is a drive power supply for the first selector 2 and the chroma decoder 3 ) And OFF.

【0034】480p/1080iのコンポーネント信
号(Y,Cb,Cr)が入力される場合は、Y/C分離
回路1の駆動電源である電源供給制御回路(Vd)と、
第1セレクタ2及びクロマデコーダ3の駆動電源である
電源供給制御回路(Vc)と、第2セレクタ4及びスキ
ャンコンバータ5の駆動電源である電源供給制御回路
(Vb)とがOFFする。
When a component signal (Y, Cb, Cr) of 480p / 1080i is input, a power supply control circuit (Vd), which is a drive power supply for the Y / C separation circuit 1,
The power supply control circuit (Vc), which is the drive power supply for the first selector 2 and the chroma decoder 3, and the power supply control circuit (Vb), which is the drive power supply for the second selector 4 and the scan converter 5, are turned off.

【0035】映像信号無し(NO.SIGNAL)の場
合は、速度変調回路10の駆動電源である電源供給制御
回路(Ve)がOFFする。モニタに表示する画像が無
いのであれば輪郭強調の必要はないためである。
If there is no video signal (NO. SIGNAL), the power supply control circuit (Ve), which is the drive power supply for the speed modulation circuit 10, is turned off. This is because if there is no image to be displayed on the monitor, there is no need to emphasize the outline.

【0036】映像信号無し(NO.SIGNAL)の場
合に、スイッチ14をOFFする制御(微分信号の信号
内容変更)を行ってもよい。微分信号(VM)を入力し
ているときの速度変調回路10の消費電力に比べ、微分
信号(VM)の入力がカットされた(AC成分がカット
された)ときの速度変調回路10は殆ど電力を消費しな
いからである。
When there is no video signal (NO. SIGNAL), control for turning off the switch 14 (change of the signal content of the differential signal) may be performed. Compared to the power consumption of the speed modulation circuit 10 when the differential signal (VM) is input, the speed modulation circuit 10 when the input of the differential signal (VM) is cut (AC component is cut) has almost no power. Is not consumed.

【0037】[0037]

【発明の効果】以上説明したように、この発明によれ
ば、各種回路を設けて様々な入力ソースに対応する一
方、入力ソースの状態により使用しない回路については
個々に電力供給や信号内容変更を行うことできめ細かな
節電を実現することができるという効果を奏する。
As described above, according to the present invention, various circuits are provided to cope with various input sources, while power supply and signal content change are individually performed for circuits not used depending on the state of the input source. As a result, there is an effect that detailed power saving can be realized.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の実施形態のテレビジョン受信装置を
示すブロック図である。
FIG. 1 is a block diagram illustrating a television receiver according to an embodiment of the present invention.

【図2】この発明の実施形態のテレビジョン受信装置に
おけるCPUへの入力信号及びCPUの制御対象となる
電源供給制御回路を示した回路図である。
FIG. 2 is a circuit diagram showing an input signal to a CPU and a power supply control circuit to be controlled by the CPU in the television receiver according to the embodiment of the present invention;

【図3】従来のテレビジョン受信装置を示すブロック図
である。
FIG. 3 is a block diagram showing a conventional television receiver.

【符号の説明】[Explanation of symbols]

1 Y/C分離回路 2 第1セレクタ 3 クロマデコーダ 4 第2セレクタ 5 スキャンコンバータ 6 第3セレクタ 7 RGBデコーダ 10 速度変調回路 12 同期判別回路 13 CPU 14 スイッチ 17,18,19,20,21,22,23 電源供給
制御回路
DESCRIPTION OF SYMBOLS 1 Y / C separation circuit 2 1st selector 3 Chroma decoder 4 2nd selector 5 Scan converter 6 3rd selector 7 RGB decoder 10 Speed modulation circuit 12 Synchronization discrimination circuit 13 CPU 14 Switch 17,18,19,20,21,22 , 23 Power supply control circuit

Claims (9)

【特許請求の範囲】[Claims] 【請求項1】 入力映像信号の有無または態様を判別す
る判別手段と、前記判別結果に基づいて動作不要の回路
を選定する回路選定手段と、動作不要となり得る回路へ
の電源供給をON/OFFする電源供給制御回路と、前
記回路選定手段にて選定された回路の電源供給制御回路
をOFF制御する制御手段と、を備えたことを特徴とす
るテレビジョン受信装置。
1. A discriminating means for discriminating the presence or absence or a mode of an input video signal, a circuit selecting means for selecting a circuit which does not require operation based on the discrimination result, and turning on / off a power supply to a circuit which may become unnecessary A television receiving apparatus, comprising: a power supply control circuit for controlling the power supply control circuit to turn off the power supply control circuit of the circuit selected by the circuit selection means.
【請求項2】 入力映像信号の有無または態様を判別す
る判別手段と、前記判別結果に基づいて制御信号の内容
変更が可能な回路を選定する回路選定手段と、前記回路
選定手段にて選定された回路への制御信号の内容変更を
行う制御手段と、を備えたことを特徴とするテレビジョ
ン受信装置。
2. A method according to claim 1, further comprising: determining means for determining the presence or absence or aspect of the input video signal; circuit selecting means for selecting a circuit capable of changing the content of the control signal based on the determination result; And a control unit for changing the content of the control signal to the circuit.
【請求項3】 請求項1または請求項2に記載のテレビ
ジョン受信装置において、前記判別手段は、入力映像フ
ォーマット、映像入力端子のケーブル接続状況、及びユ
ーザーによる操作部の操作内容の少なくとも一つに基づ
いて映像信号の態様を判別するように構成されたことを
特徴とするテレビジョン受信装置。
3. The television receiver according to claim 1, wherein the determination unit includes at least one of an input video format, a cable connection status of a video input terminal, and operation content of an operation unit by a user. A television signal receiving apparatus configured to determine a mode of a video signal based on the TV signal.
【請求項4】 請求項1または請求項2に記載のテレビ
ジョン受信装置において、前記判別手段は、同期信号の
有無を判定する同期判定回路の出力に基づいて入力映像
信号が存在しないことを判別するように構成されたこと
を特徴とするテレビジョン受信装置。
4. The television receiver according to claim 1, wherein the determination unit determines that there is no input video signal based on an output of a synchronization determination circuit that determines the presence or absence of a synchronization signal. A television receiving device.
【請求項5】 請求項1に記載のテレビジョン受信装置
において、コンポジット信号を入力して輝度信号及びク
ロマ信号からなる映像信号を出力するY/C分離回路を
備え、入力映像信号がコンポジット信号でない場合に前
記Y/C分離回路への電力供給を停止することを特徴と
するテレビジョン受信装置。
5. The television receiver according to claim 1, further comprising: a Y / C separation circuit that inputs a composite signal and outputs a video signal including a luminance signal and a chroma signal, wherein the input video signal is not a composite signal. A television receiving device for stopping power supply to the Y / C separation circuit in such a case.
【請求項6】 請求項1に記載のテレビジョン受信装置
において、コンポジット信号に基づいて生成された輝度
信号及びクロマ信号からなる映像信号とS入力信号にお
ける輝度信号及びクロマ信号からなる映像信号とを入力
していずれかの映像信号を選択して出力するセレクタ回
路と、前記セレクタ回路から出力された映像信号に基づ
いてコンポーネント信号を出力するクロマデコーダとを
備え、外部から直接コンポーネント信号が入力される場
合に前記セレクタ回路及びクロマデコーダへの電力供給
を停止することを特徴とするテレビジョン受信装置。
6. The television receiver according to claim 1, wherein the video signal composed of the luminance signal and the chroma signal generated based on the composite signal and the video signal composed of the luminance signal and the chroma signal in the S input signal are transmitted. A selector circuit for inputting and selecting any one of the video signals, and a chroma decoder for outputting a component signal based on the video signal output from the selector circuit, and a component signal is directly input from the outside A television receiver, wherein the power supply to the selector circuit and the chroma decoder is stopped in a case.
【請求項7】 請求項1に記載のテレビジョン受信装置
において、コンポジット信号またはS入力信号から生成
されたコンポーネント信号と外部から直接入力されるコ
ンポーネント信号とを入力していずれかのコンポーネン
ト信号を選択して出力するセレクタ回路と、前記セレク
タ回路から出力されたコンポーネント信号の変換処理を
行うスキャンコンバータとを備え、外部から直接入力さ
れるコンポーネント信号が走査線480のプログレッシ
ブ又は走査線1080のインタレース信号である場合に
前記セレクタ回路及びスキャンコンバータへの電力供給
を停止することを特徴とするテレビジョン受信装置。
7. The television receiver according to claim 1, wherein a component signal generated from a composite signal or an S input signal and a component signal directly input from the outside are input to select any one of the component signals. And a scan converter for converting the component signal output from the selector circuit. The component signal directly input from the outside is a progressive signal of the scanning line 480 or an interlace signal of the scanning line 1080. A television receiver, wherein the power supply to the selector circuit and the scan converter is stopped when
【請求項8】 請求項1に記載のテレビジョン受信装置
において、速度変調用の制御信号に基づいてブラウン管
に対して走査線速度制御を行う速度変調回路を備え、入
力映像信号が存在しない場合に前記速度変調回路への電
力供給を停止することを特徴とするテレビジョン受信装
置。
8. The television receiver according to claim 1, further comprising a speed modulation circuit for controlling a scanning line speed for a cathode ray tube based on a speed modulation control signal, wherein the input image signal does not exist. A television receiving device, wherein power supply to the speed modulation circuit is stopped.
【請求項9】 請求項2に記載のテレビジョン受信装置
において、速度変調用の制御信号に基づいてブラウン管
に対して走査線速度制御を行う速度変調回路を備え、入
力映像信号が存在しない場合に前記速度変調回路への前
記制御信号の内容変更として無制御信号状態とすること
を特徴とするテレビジョン受信装置。
9. The television receiver according to claim 2, further comprising a speed modulation circuit for controlling a scanning line speed for a cathode ray tube based on a speed modulation control signal, wherein the input image signal does not exist. A television receiving apparatus, wherein the content of the control signal to the speed modulation circuit is changed to a non-control signal state.
JP2000050592A 2000-02-28 2000-02-28 Television receiving device Pending JP2001245238A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000050592A JP2001245238A (en) 2000-02-28 2000-02-28 Television receiving device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000050592A JP2001245238A (en) 2000-02-28 2000-02-28 Television receiving device

Publications (1)

Publication Number Publication Date
JP2001245238A true JP2001245238A (en) 2001-09-07

Family

ID=18572358

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000050592A Pending JP2001245238A (en) 2000-02-28 2000-02-28 Television receiving device

Country Status (1)

Country Link
JP (1) JP2001245238A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7800693B2 (en) 2005-05-31 2010-09-21 Funai Electric Co., Ltd. Television receiver
JP2012230231A (en) * 2011-04-26 2012-11-22 Canon Inc Display control device and method of controlling the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7800693B2 (en) 2005-05-31 2010-09-21 Funai Electric Co., Ltd. Television receiver
JP2012230231A (en) * 2011-04-26 2012-11-22 Canon Inc Display control device and method of controlling the same

Similar Documents

Publication Publication Date Title
USRE41482E1 (en) Method for controlling a power saving mode of a video display device with respect to a predetermined one of a plurality of applied signal sources
US9473678B2 (en) Method, apparatus and machine-readable medium for apportioning video processing between a video source device and a video sink device
US6724351B1 (en) Method and apparatus for changing the mode of a display apparatus
US7283104B2 (en) PIP processing system and a method of controlling the same
US20060221237A1 (en) Display apparatus and control method thereof
JP2004357029A (en) Device and method for selecting signal
US8330874B2 (en) Video signal conversion device, video signal conversion method and video display device
KR100655502B1 (en) Image display apparatus
US20040164925A1 (en) Method and apparatus for changing the mode of a display apparatus
JP2001245238A (en) Television receiving device
KR19980029958A (en) Monitor and PC Control Circuit and Method Using Remote Controller
US20060103681A1 (en) Display apparatus and control method thereof
KR100238579B1 (en) Method and apparatus for automatically selecting bnc/d-sub signal of display device having dpms function
KR20050013021A (en) Apparatus and method for converting sub picture into main picture
JPH09307810A (en) Image display system and image display device
JP2003324695A (en) Video display and video format converter
JP2001028718A (en) Display language automatic changeover device
JP3414183B2 (en) Image display device
KR100387349B1 (en) On Screen Display Apparatus
JP3938056B2 (en) Image display device
JPH0795495A (en) Power saving circuit
KR100267984B1 (en) Power saving tv
KR20060129613A (en) The device and method for managing power of tv set
JP2005134721A (en) Display apparatus
KR20060004233A (en) Adjustment method for highlight zone by video bios