JP2001161034A - Power linkage system - Google Patents

Power linkage system

Info

Publication number
JP2001161034A
JP2001161034A JP34066799A JP34066799A JP2001161034A JP 2001161034 A JP2001161034 A JP 2001161034A JP 34066799 A JP34066799 A JP 34066799A JP 34066799 A JP34066799 A JP 34066799A JP 2001161034 A JP2001161034 A JP 2001161034A
Authority
JP
Japan
Prior art keywords
output
power
frequency
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP34066799A
Other languages
Japanese (ja)
Inventor
Kazuyoshi Umezawa
一喜 梅沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP34066799A priority Critical patent/JP2001161034A/en
Publication of JP2001161034A publication Critical patent/JP2001161034A/en
Pending legal-status Critical Current

Links

Landscapes

  • Supply And Distribution Of Alternating Current (AREA)
  • Inverter Devices (AREA)

Abstract

PROBLEM TO BE SOLVED: To quickly detect the frequency abnormality in the output voltage of a power generating circuit in a power linkage system which drives a load with electric power from the power generating circuit and a power source circuit by linking the circuits. SOLUTION: The peak command value SKP of a carrier signal K is calculated based on the period of an output voltage command signal SVO for making the output of an inverter 5 agree with the frequency and period of the out voltage of a power generating circuit 20, and clock signals are counted by means of an up/down counter 41. When the output of the counter 41 becomes to match with the command value SKP, and its inverted value -SKP, the operating mode of the counter 41 is switched to an up counter mode or down counter mode. The inverter 5 is PWM-controlled based on the carrier signal K and the command signal SVO by using the output of the counter 41 as the signal K and, at the same time, whether or not the peak KP of the signal K falls within a reference range is monitored. When the peak KP gets out of the range, it is decided that the carrier signal K, namely, the output frequency of the power generating circuit 20 is abnormal.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、発電回路と電源
回路とを共通の母線に接続し、電源回路の出力電力と発
電回路の出力電力を供給して負荷を駆動するようにした
電力連系システムに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power interconnection system in which a power generation circuit and a power supply circuit are connected to a common bus, and an output power of the power supply circuit and an output power of the power generation circuit are supplied to drive a load. About the system.

【0002】[0002]

【従来の技術】従来、発電機と、商用電源からの電力を
もとに交流電力を供給する電源回路とを母線に接続し、
前記発電機と電源回路とを連系させて、前記母線に接続
した負荷を駆動するようにした電力連系システムが広く
知られている。このような電力連系システムにおいて
は、負荷保護のために異常監視を行っており、例えば、
発電機の出力電圧の周波数を監視し、これに基づき発電
機の異常検出を行うようにしている。
2. Description of the Related Art Conventionally, a generator and a power supply circuit for supplying AC power based on electric power from a commercial power supply are connected to a bus.
There is widely known a power interconnection system in which the generator and a power supply circuit are interconnected to drive a load connected to the bus. In such a power interconnection system, abnormality monitoring is performed for load protection.
The frequency of the output voltage of the generator is monitored, and abnormality of the generator is detected based on the frequency.

【0003】図5は、その一例を示したものである。図
5に示すように、この電力連系システム100は、発電
機9からの電力をもとに交流電力を供給する発電回路2
0と、商用電源1からの電力をもとに交流電力を供給す
る電源回路30と、発電回路20及び電源回路30から
の電力により駆動される負荷10と、から構成され、こ
れら発電回路20、電源回路30及び負荷10は母線L
M に接続され、前記発電回路20及び電源回路30の出
力電力によって負荷10が駆動されるようになってい
る。
FIG. 5 shows an example. As shown in FIG. 5, the power interconnection system 100 includes a power generation circuit 2 that supplies AC power based on the power from the power generator 9.
0, a power supply circuit 30 for supplying AC power based on the power from the commercial power supply 1, and a load 10 driven by power from the power generation circuit 20 and the power supply circuit 30. The power supply circuit 30 and the load 10 are connected to the bus L
M , and the load 10 is driven by the output power of the power generation circuit 20 and the power supply circuit 30.

【0004】そして、前記発電回路20は、発電機9
と、この発電機9と前記母線LM との間を電気的に遮断
可能な発電機ブレーカ8とから構成されている。また、
前記電源回路30は、商用電源1、商用電源1からの交
流電圧を直流電圧に変換する整流器3、整流器3に対し
て並列に接続された整流器3の出力側の電圧を平滑する
ための直流コンデンサ4、発電機9からの交流電力の電
圧値及び周波数に応じて整流器3からの直流電圧を負荷
10に供給するための交流電圧に変換するインバータ
5、商用電源1と整流器3との間を電気的に遮断可能な
入力ブレーカ2、インバータ5と前記母線LM との間を
電気的に遮断可能な出力ブレーカ6、前記インバータ5
を制御し、負荷10に対する電力制御を行うコントロー
ラ15及びシステム全体の異常監視を行い異常検出時に
発電機ブレーカ8をトリップする保護回路35と、から
構成されている。
[0004] The power generation circuit 20 includes a power generator 9.
When, and it is configured from the generator 9 and the bus line L M and electrically blockable generator breaker 8 Metropolitan between. Also,
The power supply circuit 30 includes a commercial power supply 1, a rectifier 3 for converting an AC voltage from the commercial power supply 1 into a DC voltage, and a DC capacitor for smoothing a voltage on an output side of the rectifier 3 connected in parallel with the rectifier 3. 4, an inverter 5 for converting a DC voltage from the rectifier 3 into an AC voltage for supplying a load 10 according to a voltage value and a frequency of the AC power from the generator 9, and an electric connection between the commercial power supply 1 and the rectifier 3. to cut off possible input breaker 2, electrically blockable output breaker 6 between the inverter 5 and the bus L M, the inverter 5
And a protection circuit 35 that monitors the abnormality of the entire system and trips the generator breaker 8 when an abnormality is detected.

【0005】前記保護回路35は、例えば、発電機9の
出力側電圧VG の周波数が、予め設定した正常とみなす
ことの可能な周波数範囲内にあるかどうかを検出する周
波数高低判定回路35aで構成されている。この周波数
高低判定回路35aは、例えば、発電機9の出力側電圧
G の周波数をカウントする周波数カウンタと、この周
波数カウンタで計測したカウント値に基づき出力側電圧
G の周波数を特定し、これと基準値とを比較する比較
器と等から構成されている。
[0005] The protection circuit 35 is, for example, the frequency of the output-side voltage V G of the generator 9, the frequency height determining circuit 35a for detecting whether within an available frequency range can be regarded as normal a preset It is configured. This frequency height determination circuit 35a, for example, to identify a frequency counter for counting the frequency of the output-side voltage V G of the generator 9, the frequency of the output-side voltage V G on the basis of the count value measured at this frequency counter, which And a comparator for comparing the reference value with the reference value.

【0006】そして、周波数高低判定回路35aにおい
て、発電機9の出力側電圧VG が基準値よりも大きいか
或いは小さく、正常とみなすことの可能な周波数範囲内
にないことを検出したときには、発電機9の異常である
と判定し、発電機ブレーカ8をトリップし、発電回路2
0を母線LM から解列して、電源回路30のみによっ
て、負荷10への給電を継続するようになっている。
[0006] Then, the frequency height determination circuit 35a, when the output-side voltage V G of the generator 9 is larger or smaller than the reference value, it is detected that is not within range of the frequency of be regarded as normal, power It is determined that the generator 9 is abnormal, the generator breaker 8 is tripped, and the power generation circuit 2
0 and disconnection from the bus L M, only by the power supply circuit 30, so as to continue supplying power to the load 10.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、上記従
来の周波数に基づき異常検出を行う方法では、発電機9
の出力側電圧VG が基準値近辺の領域で定常運転してい
るときに、発電機9の異常によって出力側電圧VG の周
波数が基準値を逸脱した場合等には、この異常動作に対
して即座に対応することができない場合がある。
However, in the above-described conventional method for detecting an abnormality based on the frequency, the generator 9
When the output-side voltage V G of is steady operation in the area around the reference value, the like when the frequency of the output-side voltage V G by abnormality of the power generator 9 deviates from the reference value, with respect to the abnormal operation May not be able to respond immediately.

【0008】つまり、周波数高低判定回路35aでは、
電圧の歪み、高調波や負荷急変時の電圧の歪み等を考慮
して、これら要因を除去するためにフィルタ処理を行う
ようにしている。また、数サンプルの平均値をとること
によって周波数を特定するようにしているため、周波数
特定するまでに時間がかかり40msec程度以上の時
間を要している。また、発電機ブレーカ8は指令をうけ
てトリップし、母線L M と発電回路20との間を電気的
に遮断するまでには、トリップ指令をうけてから20〜
40msec程度を要している。
That is, in the frequency level judgment circuit 35a,
Considers voltage distortion, harmonic distortion and voltage distortion during sudden load change
And perform filter processing to remove these factors
Like that. Also take the average of several samples
The frequency is specified by the
When it takes time to specify, and it is about 40 msec or more
It takes time. In addition, the generator breaker 8 receives the command.
Trip and bus L MBetween the power generation circuit 20 and
Before shutting down to, 20-
It takes about 40 msec.

【0009】このため、出力側電圧VG の周波数変動に
対して周波数判定を即座に行うことができず、また、出
力側電圧VG の周波数変動に対してインバータ5の出力
周波数の追従制御が追いつかずにインバータ5の出力電
圧と発電回路20の出力電圧との間に位相差が生じて過
電流が発生し、給電が停止してしまう場合がある。そこ
で、この発明は、上記従来の未解決の問題点に着目して
なされたものであり、発電回路の出力電圧の周波数異常
をより早い時点で検出することの可能な電力連系システ
ムを提供することを目的としている。
[0009] Therefore, it is difficult to perform in real frequency determined for the frequency variation of the output-side voltage V G, also follow-up control of the output frequency of the inverter 5 with respect to the frequency change of the output-side voltage V G Without catching up, there is a case where a phase difference occurs between the output voltage of the inverter 5 and the output voltage of the power generation circuit 20, an overcurrent occurs, and power supply is stopped. Therefore, the present invention has been made in view of the above-mentioned conventional unsolved problems, and provides an electric power interconnection system capable of detecting an abnormal frequency of the output voltage of the power generation circuit at an earlier time. It is intended to be.

【0010】[0010]

【課題を解決するための手段】上記目的を達成するため
に、本発明の請求項1に係る電力連系システムでは、発
電手段からの電力をもとに交流電力を供給する発電回路
と電源からの電力をもとに交流電力を供給する電源回路
とを共通の母線に接続し、当該電源回路の出力電圧を、
前記発電回路の出力電圧の周波数と一致するようにPW
M制御して前記母線に接続された負荷を駆動するように
した電力連系システムにおいて、前記発電回路の出力電
圧周波数に応じて変化するピーク及び周期を有する三角
波信号を生成する三角波信号生成手段と、当該三角波信
号生成手段で生成した三角波信号をもとに、前記電源回
路の出力電圧をPWM制御する制御手段と、前記三角波
信号のピークが基準範囲外となるとき前記発電回路の周
波数異常であると判断する異常検出手段と、当該異常検
出手段で前記周波数異常を検出したとき前記発電回路を
前記母線から解列する解列手段と、を備えることを特徴
としている。
In order to achieve the above object, a power interconnection system according to a first aspect of the present invention comprises a power generation circuit for supplying AC power based on power from a power generation means and a power supply. And a power supply circuit that supplies AC power based on the power of the common power supply, and the output voltage of the power supply circuit is
PW is set to match the frequency of the output voltage of the power generation circuit.
In a power interconnection system configured to drive the load connected to the bus by controlling M, a triangular wave signal generating means for generating a triangular wave signal having a peak and a cycle that change according to an output voltage frequency of the power generation circuit; A control unit for performing PWM control on an output voltage of the power supply circuit based on the triangular wave signal generated by the triangular wave signal generating unit; and a frequency abnormality of the power generation circuit when a peak of the triangular wave signal is out of a reference range. And a disconnection means for disconnecting the power generation circuit from the bus when the abnormality detection means detects the frequency abnormality.

【0011】この請求項1に係る発明では、三角波信号
生成手段によって、発電回路の出力電圧周波数に応じて
変化するピーク及び周期を有する三角波信号が生成さ
れ、この三角波信号をもとに制御手段において電源回路
の出力電圧がPWM制御されて、周波数制御が行われる
と共に電圧制御が行われる。このとき、三角波信号は発
電回路の出力電圧周波数に応じてその周期が変化すると
共に、三角波信号のピークが変化する。したがって、三
角波信号のピークは発電回路の出力電圧周波数を表して
いるから、このピークを監視することによって発電回路
の出力電圧周波数の異常を検出することが可能となる。
According to the first aspect of the present invention, the triangular wave signal generating means generates a triangular wave signal having a peak and a period that change according to the output voltage frequency of the power generation circuit, and the control means generates the triangular wave signal based on the triangular wave signal. The output voltage of the power supply circuit is PWM-controlled to perform frequency control and voltage control. At this time, the period of the triangular wave signal changes according to the output voltage frequency of the power generation circuit, and the peak of the triangular wave signal changes. Therefore, since the peak of the triangular wave signal indicates the output voltage frequency of the power generation circuit, it is possible to detect an abnormality in the output voltage frequency of the power generation circuit by monitoring this peak.

【0012】また、請求項2に係る電力連系システムで
は、前記三角波信号生成手段は、アップダウンカウンタ
を含んで構成され、当該アップダウンカウンタの出力と
前記発電回路の出力電圧周波数に基づいて設定されるピ
ーク指令値又はその極性反転値とが一致したとき、前記
アップダウンカウンタの動作モードをアップモード又は
ダウンモードに切り換えるようにし、前記アップダウン
カウンタの出力を三角波信号として出力するようになっ
ていることを特徴としている。
Further, in the power interconnection system according to the second aspect, the triangular wave signal generation means includes an up / down counter, and is set based on an output of the up / down counter and an output voltage frequency of the power generation circuit. When the peak command value or the polarity inversion value coincides, the operation mode of the up / down counter is switched to the up mode or the down mode, and the output of the up / down counter is output as a triangular wave signal. It is characterized by having.

【0013】この請求項2に係る発明では、三角波信号
生成手段は、クロック信号をアップカウント又はダウン
カウントするアップダウンカウンタを含んで構成され、
このアップダウンカウンタの出力と発電回路の出力電圧
周波数に基づいて設定される三角波信号のピークを規定
するピーク指令値とが一致したとき、又は、アップダウ
ンカウンタの出力と前記ピーク指令値の極性反転値とが
一致したときに、アップダウンカウンタの動作モードが
切り換えられる。つまり、アップカウンタとして作動し
ている場合にはダウンカウンタに切り換わり、逆にダウ
ンカウンタとして作動している場合にはアップカウンタ
に切り換わる。
According to the second aspect of the present invention, the triangular wave signal generating means includes an up / down counter for counting up or down the clock signal.
When the output of the up / down counter matches the peak command value that defines the peak of the triangular wave signal set based on the output voltage frequency of the power generation circuit, or the output of the up / down counter and the polarity inversion of the peak command value When the values match, the operation mode of the up / down counter is switched. In other words, when operating as an up counter, switching to a down counter is performed, and when operating as a down counter, switching to an up counter is performed.

【0014】したがって、例えばアップダウンカウンタ
のカウンタ出力がピーク指令値に達したときにはアップ
ダウンカウンタはダウンカウンタとして作動するからカ
ウンタ出力は減少し、これがピーク指令値の極性反転値
に達したときにはアップカウンタに切り換わってカウン
タ出力は増加し、この動作を繰り返し行うことによっ
て、カウンタ出力はピーク指令値をピークとする三角波
となる。
Therefore, for example, when the counter output of the up / down counter reaches the peak command value, the up / down counter operates as a down counter, so that the counter output decreases, and when the counter output reaches the polarity inversion value of the peak command value, the up counter stops. And the counter output increases, and by repeating this operation, the counter output becomes a triangular wave having a peak command value as a peak.

【0015】ここで、このピーク指令値は発電回路の出
力電圧周波数に応じて設定されるから、発電回路の出力
電圧周波数に応じてピークが変動し且つその周期が変動
する三角波が形成されることになる。
Since the peak command value is set according to the output voltage frequency of the power generation circuit, a triangular wave whose peak fluctuates according to the output voltage frequency of the power generation circuit and whose period fluctuates is formed. become.

【0016】[0016]

【発明の実施の形態】以下に、本発明の実施の形態を説
明する。図1は、本発明による電力連系システムの概略
構成を示すブロック図である。この電力連系システム1
00は、発電機9からの電力をもとに交流電力を供給す
る発電回路20と、商用電源1からの電力をもとに交流
電力を供給する発電回路20と、商用電源1からの電力
をもとに交流電力を供給する電源回路30と、発電回路
20及び電源回路30からの電力により駆動される負荷
10と、から構成され、これら発電回路20、電源回路
30及び負荷10は、母線LM に接続され、発電回路2
0及び電源回路30の出力電力が負荷10に供給されて
負荷10が駆動されるようになっている。
Embodiments of the present invention will be described below. FIG. 1 is a block diagram showing a schematic configuration of a power interconnection system according to the present invention. This power interconnection system 1
00 is a power generation circuit 20 that supplies AC power based on the power from the generator 9, a power generation circuit 20 that supplies AC power based on the power from the commercial power supply 1, and a power supply from the commercial power supply 1. A power supply circuit 30 for supplying AC power, and a load 10 driven by power from the power generation circuit 20 and the power supply circuit 30. The power generation circuit 20, the power supply circuit 30, and the load 10 Connected to M , power generation circuit 2
0 and the output power of the power supply circuit 30 are supplied to the load 10 to drive the load 10.

【0017】そして、前記発電回路20は、発電機9及
びこの発電機9と母線LM との間を電気的に遮断可能な
発電機ブレーカ8とで構成されている。また、前記電源
回路30は、商用電源1、商用電源からの交流電圧を三
相全波整流して直流電圧に変換する整流器3、この整流
器3に対して並列に接続され整流器3の出力側の電圧を
平滑するための直流コンデンサ4、後述のコントローラ
15によって制御され整流器3からの直流電圧を負荷1
0に供給するための交流電圧に変換するインバータ5、
商用電源1と整流器3との間を電気的に遮断可能な入力
ブレーカ2、インバータ5と母線LM との間を電気的に
遮断可能な出力ブレーカ6、前記インバータ5の出力電
力制御を行うコントローラ15、及び電力連系システム
100全体の異常監視を行う保護回路35から構成され
ている。
[0017] Then, the power generation circuit 20, and a generator 9 and the generator breaker 8 can be electrically cut off between the generator 9 and the bus line L M. The power supply circuit 30 includes a commercial power supply 1, a rectifier 3 for converting an AC voltage from the commercial power supply into a three-phase full-wave rectifier and converting it to a DC voltage, and is connected in parallel to the rectifier 3 and has an output side of the rectifier 3. A DC capacitor 4 for smoothing the voltage, and a DC voltage from the rectifier 3 controlled by a controller 15 described below
An inverter 5 for converting to an AC voltage for supplying
Controller for electrically blockable input breaker 2, the inverter 5 and the electrically blockable output breaker 6 between bus L M, the output power control of the inverter 5 between the commercial power supply 1 and the rectifier 3 15 and a protection circuit 35 for monitoring an abnormality of the entire power interconnection system 100.

【0018】前記コントローラ15は、発電機9からの
交流電力の電圧値及び周波数に一致させるようにPWM
制御を行って前記インバータ5を制御する制御回路15
aと、当該制御回路15aによるPWM制御において用
いるキャリア信号Kを生成するキャリア生成回路15b
とから構成されている。前記制御回路15aは、公知の
技術に基づいて、例えば、インバータ出力電圧、インバ
ータ出力電流等の信号をもとに、インバータ5の出力を
発電機9からの交流電力の電圧値及び周波数に一致させ
るための出力電圧指令信号SVOを生成すると共に、キャ
リア生成回路15bで生成するキャリア信号Kのピーク
KPを規定するピーク指令値SKPを、前記出力電圧指令
信号SVOの周波数に応じて生成し、これを例えば12ビ
ットのデータとしてキャリア生成回路15bに出力す
る。前記ピーク指令値SKPは、図2に示すように、出力
電圧指令信号SVOの周波数が大きくなるほど小さくなる
ように生成される。
The controller 15 controls the PWM so as to match the voltage value and frequency of the AC power from the generator 9.
A control circuit 15 for controlling the inverter 5 by performing control
a, and a carrier generation circuit 15b for generating a carrier signal K used in PWM control by the control circuit 15a
It is composed of The control circuit 15a matches the output of the inverter 5 with the voltage value and frequency of the AC power from the generator 9 based on a signal such as an inverter output voltage and an inverter output current based on a known technique. and it generates an output voltage command signal S VO for the peak command value S KP defining the peak KP of the carrier signal K generated by carrier generation circuit 15b, generated according to the frequency of the output voltage command signal S VO This is output to the carrier generation circuit 15b as, for example, 12-bit data. As shown in FIG. 2, the peak command value S KP is generated so as to decrease as the frequency of the output voltage command signal S VO increases.

【0019】そして、制御回路15aでは、キャリア生
成回路15bで生成したキャリア信号Kと出力電圧指令
信号SVOとをもとにPWM制御信号SPWM を生成し、こ
れをインバータ5に出力する。前記ピーク指令値S
KPは、例えば次のようにして生成する。ここで、キャリ
ア生成回路15bで生成するキャリア信号Kとして、図
2に示すように、出力電圧指令信号SVOの零クロス点で
同期するキャリア波であって且つ、出力電圧指令信号S
VOの半周期におけるキャリア波の個数が常にN個(図2
の場合5個)となるようにキャリア信号Kを生成する。
The control circuit 15a generates a PWM control signal S PWM based on the carrier signal K generated by the carrier generation circuit 15b and the output voltage command signal S VO , and outputs the PWM control signal S PWM to the inverter 5. The peak command value S
The KP is generated, for example, as follows. Here, as shown in FIG. 2, the carrier signal K generated by the carrier generation circuit 15b is a carrier wave synchronized at the zero cross point of the output voltage command signal S VO and the output voltage command signal SVO.
The number of carrier waves in the half cycle of VO is always N (see FIG. 2).
In this case, five carrier signals are generated.

【0020】このために、出力電圧指令信号SVOの前回
の半周期T/2を、半周期に含まれるべきキャリア数N
で割った値に基づいてピーク指令値を生成する。つま
り、周波数が大きくなって前回の半周期T/2が短くな
ればピーク指令値は小さくなり、逆に、周波数が小さく
なって前回の半周期T/2が長くなればピーク指令値は
大きくなる。
For this purpose, the previous half cycle T / 2 of the output voltage command signal S VO is replaced by the number of carriers N to be included in the half cycle.
A peak command value is generated based on the value divided by. In other words, if the frequency increases and the previous half cycle T / 2 decreases, the peak command value decreases. Conversely, if the frequency decreases and the previous half cycle T / 2 increases, the peak command value increases. .

【0021】また、前記制御回路15aは、発電回路2
0が解列されたときには、負荷10の仕様に応じて設定
された所定の基準電力を発生するようにインバータ5の
制御を行う。一方、キャリア生成回路15bは、図1に
示すように、例えば12ビットデータからなるカウント
信号を出力するUP/DOWNカウンタ41と、制御回
路15aからの12ビットデータからなるピーク指令値
KPを入力しその極性を判定するデータ極性反転回路4
2と、デジタルコンパレータ43及び44とから構成さ
れている。
The control circuit 15a includes a power generation circuit 2
When 0 is disconnected, the inverter 5 is controlled so as to generate a predetermined reference power set according to the specifications of the load 10. On the other hand, as shown in FIG. 1, the carrier generation circuit 15b receives an UP / DOWN counter 41 that outputs a count signal composed of, for example, 12-bit data, and a peak command value S KP composed of 12-bit data from the control circuit 15a. Data polarity inversion circuit 4 for determining the polarity
2 and digital comparators 43 and 44.

【0022】前記コンパレータ43には、UP/DOW
Nカウンタ41の出力と制御回路15aからのピーク指
令値SKPとが入力され、UP/DOWNカウンタ41の
出力がピーク指令値SKPと一致したとき“H”レベルの
信号を出力する。一方、コンパレータ44は、UP/D
OWNカウンタ41の出力と、データ極性反転回路42
で極性反転した制御回路15aからのピーク指令値SKP
とが入力され、UP/DOWNカウンタ41の出力が極
性反転回路42で反転されたピーク指令値SKPと一致し
たとき、“H”レベルの信号を出力する。
The comparator 43 has an UP / DOW
The output of the N counter 41 and the peak command value S KP from the control circuit 15a are input, and when the output of the UP / DOWN counter 41 matches the peak command value S KP , an “H” level signal is output. On the other hand, the comparator 44 determines whether the UP / D
Output of OWN counter 41 and data polarity inversion circuit 42
Command value S KP from the control circuit 15a whose polarity has been inverted
Is input, and when the output of the UP / DOWN counter 41 matches the peak command value S KP inverted by the polarity inversion circuit 42, an “H” level signal is output.

【0023】前記UP/DOWNカウンタ41には、コ
ンパレータ43及び44の出力とクロック信号とが入力
され、前記コンパレータ43及び44の出力はUP/D
OWN切換端子に入力される。そして、UP/DOWN
カウンタ41は、アップカウンタ又はダウンカウンタと
して作動してクロック信号を加算又は減算し、UP/D
OWN切換端子に入力される信号が“L”レベルから
“H”レベルとなったとき、アップカウンタ及びダウン
カウンタを切り換えるようになっている。つまり、アッ
プカウンタとして作動している状態で、UP/DOWN
切換端子に入力される信号が“L”レベルから“H”レ
ベルにかわったときにはダウンカウンタに切り換わり、
逆にダウンカウンタとして作動している状態でUP/D
OWN切換端子に入力される信号が“L”レベルから
“H”レベルに変わったときにはアップカウンタに切り
換わるようになっている。
The output of the comparators 43 and 44 and the clock signal are input to the UP / DOWN counter 41, and the output of the comparators 43 and 44 is an UP / D counter.
Input to the OWN switching terminal. And UP / DOWN
The counter 41 operates as an up counter or a down counter to add or subtract a clock signal, and
When the signal input to the OWN switching terminal changes from "L" level to "H" level, the up counter and the down counter are switched. That is, in the state of operating as an up counter, UP / DOWN
When the signal input to the switching terminal changes from "L" level to "H" level, the signal is switched to the down counter,
Conversely, UP / D while operating as a down counter
When the signal input to the OWN switching terminal changes from "L" level to "H" level, the signal is switched to the up counter.

【0024】図3は、制御回路15aからのピーク指令
値SKPに対する、UP/DOWNカウンタ41の出力信
号(図3(a))及びUP/DOWNカウンタ41の動
作モード(図3(b))を表したものである。今、UP
/DOWNカウンタ41がアップカウンタとして作動し
ているとすると、UP/DOWNカウンタ41ではクロ
ック信号を積算し、また、各コンパレータ43及び44
では、UP/DOWNカウンタ41のカウンタ出力信号
とピーク指令値SKP及びその極性反転信号(−SKP)と
を比較する。そして、時点t1 でカウンタ出力信号がピ
ーク指令値SKPと一致するとコンパレータ43の出力が
“H”レベルとなり、これを受けてUP/DOWNカウ
ンタ41が、ダウンカウンタに切り換わる。
FIG. 3 shows the output signal of the UP / DOWN counter 41 (FIG. 3A) and the operation mode of the UP / DOWN counter 41 (FIG. 3B) with respect to the peak command value S KP from the control circuit 15a. Is represented. Now, UP
Assuming that the / DOWN counter 41 operates as an up counter, the UP / DOWN counter 41 accumulates the clock signal, and the comparators 43 and 44
Then, the counter output signal of the UP / DOWN counter 41 is compared with the peak command value S KP and its polarity inversion signal (−S KP ). When the counter output signal matches the peak command value S KP at time t 1 , the output of the comparator 43 becomes “H” level, and the UP / DOWN counter 41 switches to the down counter in response to this.

【0025】したがって、カウンタ出力信号は減少し、
時点t2 でピーク指令値の極性反転信号(−SKP)とカ
ウンタ出力信号とが一致すると、今度はコンパレータ4
4から“H”レベルの信号が出力される。これをうけて
UP/DOWNカウンタ41はアップカウンタに切り換
わり、カウンタ出力信号は増加する。この動作を繰り返
し行う。そして、時点t3 で制御回路15aからのピー
ク指令値SKPが大きくなると、UP/DOWNカウンタ
41は引き続きダウンカウンタとして作動し、時点t4
でカウンタ出力信号がピーク指令値の極性反転信号(−
KP)となったとき、コンパレータ44から“H”レベ
ルの信号が出力され、UP/DOWNカウンタ41はア
ップカウンタに切り換わる。そして、カウンタ出力信号
が増加し、これがピーク指令値SKPとなると、ダウンカ
ウンタに切り換わる。
Therefore, the counter output signal decreases,
When the polarity inversion signal of the peak command value at time t 2 and (-S KP) counter output signals and match, this time comparator 4
4 outputs an “H” level signal. In response, the UP / DOWN counter 41 switches to the up counter, and the counter output signal increases. This operation is repeated. When the peak command value S KP from the control circuit 15a at time t 3 is increased, UP / DOWN counter 41 will continue to operate as a down counter, the time t 4
, The counter output signal becomes the polarity inversion signal of the peak command value (-
When S KP ), an “H” level signal is output from the comparator 44, and the UP / DOWN counter 41 switches to an up counter. Then, when the counter output signal increases and reaches the peak command value S KP, the operation is switched to the down counter.

【0026】ここで、時点t3 でピーク指令値SKPが大
きくなると、UP/DOWNカウンタ41がダウンカウ
ンタ又はアップカンタとして動作している時間が、時点
3以前よりも長くなるから、図3に示すように、カウ
ンタ出力信号の三角波の周期も長くなる。つまり、カウ
ンタ出力信号はピーク指令値SKPに応じてそのピークが
変わると共に、周期が変わる三角波となる。そして、こ
のUP/DOWNカウンタ41のカウンタ出力信号がキ
ャリア信号Kとして制御回路15aに出力されると共に
前記保護回路35に出力される。
Here, if the peak command value S KP increases at the time point t 3 , the time during which the UP / DOWN counter 41 operates as a down counter or an up counter becomes longer than before the time point t 3 . As shown in (1), the cycle of the triangular wave of the counter output signal also becomes longer. That is, the counter output signal is a triangular wave whose cycle changes while its peak changes according to the peak command value S KP . Then, the counter output signal of the UP / DOWN counter 41 is output as the carrier signal K to the control circuit 15a and to the protection circuit 35.

【0027】一方、前記保護回路35は、発電機9の出
力側電圧VG をもとにその周波数異常を検出し異常検出
時に“H”レベルの信号を出力する周波数高低判定回路
35aと、前記キャリア生成回路15bで生成したキャ
リア信号Kを入力しその異常判定を行い異常検出時に
“H”レベルの信号を出力するキャリアピーク高低判定
回路35bと、これら周波数高低判定回路35a及びキ
ャリアピーク高低判定回路35bの出力信号を入力して
これらの論理積をとり、これらの何れかが“H”レベル
であるとき、前記発電機ブレーカ8をトリップするOR
回路35cとから構成されている。
On the other hand, the protection circuit 35 includes a frequency elevation determination circuit 35a outputs the "H" level signal on the output side voltage V G at the detection by the abnormality detecting the frequency abnormality based on the generator 9, wherein A carrier signal K generated by the carrier generation circuit 15b, an abnormality determination thereof, and a carrier peak level determination circuit 35b for outputting an "H" level signal when an abnormality is detected; a frequency level determination circuit 35a and a carrier peak level determination circuit The output signal of the generator breaker 8 is tripped when the output signal of the generator breaker 8 is inputted and the logical product of them is taken.
And a circuit 35c.

【0028】前記周波数高低判定回路35aは前記従来
の周波数高低判定回路35aと同一の機能構成を有する
ものであって、周波数カウンタ等によって発電機9の出
力側電圧VG の周波数を検出し、これが予め設定した基
準範囲内にあるかどうかを検出し、出力側電圧VG の周
波数が基準範囲内にない場合には、“H”レベルの信号
を出力する。
[0028] The frequency elevation decision circuit 35a is a one having the same function configuration as the conventional frequency height determination circuit 35a, detecting the frequency of the output-side voltage V G of the generator 9 by a frequency counter or the like, which detecting whether within the reference range set in advance, the frequency of the output-side voltage V G is the absence in the reference range, and outputs the "H" level signal.

【0029】また、前記キャリアピーク高低判定回路3
5bは、例えばコンパレータを含んで構成され、UP/
DOWNカウンタ41の出力であるキャリア信号Kを入
力し、例えば、このキャリア信号Kの正側のピークKP
が予め設定した高側基準値KPH 及び低側基準値KPL
間に納まるかどうかを判定し、キャリア信号Kの正側の
ピークKPが高側基準値KPH を越えたとき、或いは低
側基準値KPL を越えないときに、キャリア信号Kの異
常として“H”レベルの信号を出力する。前記高側基準
値KPH 及び低側基準値KPL は、前記キャリア信号K
が正常であるとみなすことの可能な値に設定される。つ
まり、キャリア信号Kは出力電圧指令信号SVOの周波数
に応じて設定され、この出力電圧指令信号SVOは発電回
路20の出力電圧の周波数と一致するように設定される
から、発電回路20の出力電圧の周波数が正常であると
みなすことの可能な周波数に応じて設定される。
The carrier peak height determination circuit 3
5b is configured to include, for example, a comparator.
A carrier signal K output from the DOWN counter 41 is input, and for example, a positive peak KP of the carrier signal K is input.
Are preset high-side reference value KP H and low-side reference value KP L
It is determined whether the carrier signal K falls within the predetermined range. When the positive peak KP of the carrier signal K exceeds the high-side reference value KP H or does not exceed the low-side reference value KP L , it is determined that the carrier signal K is abnormal. An H level signal is output. The high-side reference value KP H and the low-side reference value KP L correspond to the carrier signal K
Is set to a value that can be considered normal. In other words, the carrier signal K is set according to the frequency of the output voltage command signal S VO, since the output voltage command signal S VO is set to match the frequency of the output voltage of the power circuit 20, the power generating circuit 20 The frequency of the output voltage is set according to a frequency that can be considered to be normal.

【0030】ここで、発電機9が発電手段に対応し、商
用電源1が電源に対応し、キャリア生成回路15bが三
角波信号生成手段に対応し、制御回路15aが制御手段
に対応し、キャリアピーク高低判定回路35bが異常検
出手段に対応し、発電機ブレーカ8及びOR回路35c
が解列手段に対応している。次に上記実施の形態に動作
を説明する。
Here, the generator 9 corresponds to the power generation means, the commercial power supply 1 corresponds to the power supply, the carrier generation circuit 15b corresponds to the triangular wave signal generation means, the control circuit 15a corresponds to the control means, and the carrier peaks. The height determination circuit 35b corresponds to the abnormality detection means, and the generator breaker 8 and the OR circuit 35c
Corresponds to the disconnection means. Next, the operation of the above embodiment will be described.

【0031】コントローラ15では、発電回路20の出
力電圧等に基づいて、インバータ5の出力電圧が、発電
回路20の出力電圧の周波数及び電圧と一致するように
制御する。これによって、インバータ5の出力電圧が発
電回路20の出力電圧の周波数及び電圧と一致し、母線
電圧が安定し、負荷10への電力供給が安定して行われ
る。
The controller 15 controls the output voltage of the inverter 5 based on the output voltage of the power generation circuit 20 so as to match the frequency and voltage of the output voltage of the power generation circuit 20. Thus, the output voltage of the inverter 5 matches the frequency and voltage of the output voltage of the power generation circuit 20, the bus voltage is stabilized, and the power supply to the load 10 is performed stably.

【0032】このとき、制御回路15aでは、インバー
タ5の出力電圧を、発電回路20の出力電圧の周波数及
び電圧と一致させるための出力電圧指令信号SVOを生成
し、この出力電圧指令信号SVOの周期に基づいてピーク
指令値SKPを出力している。つまり、出力電圧指令信号
VOの前回の半周期と、予め設定した半周期におけるキ
ャリア波の個数Nとに基づいて、周波数に応じたピーク
指令値SKPを算出する。そして、このピーク指令値SKP
を例えば12ビットデータとしてキャリア生成回路15
bに出力する。
At this time, the control circuit 15a generates an output voltage command signal S VO for matching the output voltage of the inverter 5 with the frequency and voltage of the output voltage of the power generation circuit 20, and this output voltage command signal S VO The peak command value S KP is output based on the cycle of. That is, the peak command value S KP according to the frequency is calculated based on the previous half cycle of the output voltage command signal S VO and the number N of carrier waves in the preset half cycle. And this peak command value S KP
For example, as 12-bit data,
b.

【0033】これを受けて、キャリア生成回路15bで
は、UP/DOWNカウンタ41においてクロック信号
のカウントが行われ、このUP/DOWNカウンタ41
の出力がキャリア信号Kとして制御回路15aに出力さ
れる。制御回路15aでは、このキャリア信号Kと出力
電圧指令信号SVOとをもとにPWM制御信号を生成し、
これをインバータ5に出力する。
In response to this, in the carrier generation circuit 15b, the clock signal is counted in the UP / DOWN counter 41, and the UP / DOWN counter 41
Is output to the control circuit 15a as a carrier signal K. The control circuit 15a generates a PWM control signal based on the carrier signal K and the output voltage command signal SVO ,
This is output to the inverter 5.

【0034】インバータ5では、制御回路15aからの
PWM制御信号に応じて作動し、これによって、出力電
圧指令信号SVOに応じた電圧がインバータ5から出力さ
れる。このとき、キャリア信号KはそのピークKPが出
力電圧指令信号SVOの周波数に応じて設定されているか
ら、キャリア信号K及び出力電圧指令信号SVOに基づい
てPWM制御信号を生成することによって、インバータ
5の出力は、周波数制御されると共に、電圧制御され
る。
The inverter 5 operates in response to a PWM control signal from the control circuit 15a, whereby a voltage corresponding to the output voltage command signal SVO is output from the inverter 5. At this time, since the carrier signal K is the peak KP is set according to the frequency of the output voltage command signal S VO, by generating a PWM control signal based on the carrier signal K and the output voltage command signal S VO, The output of the inverter 5 is frequency-controlled and voltage-controlled.

【0035】一方、保護回路35では、発電機9の出力
側電圧VG 及びキャリア生成回路15bからのキャリア
信号Kを入力し、これらに基づき異常検出を行う。つま
り、前記出力側電圧VG は周波数高低判定回路35aに
入力され、ここでその周波数が計測されて、周波数異常
が検出される。また、キャリア信号Kはキャリアピーク
高低判定回路35bに入力され、このキャリアピーク高
低判定回路35bでは、キャリア信号Kと高側基準値K
H 及び低側基準値KPL との比較が行われる。
On the other hand, the protection circuit 35, and inputs the carrier signal K from the output side voltage V G and the carrier generating circuit 15b of the generator 9, an abnormality detection based on these. In other words, the output-side voltage V G is input to the frequency height determination circuit 35a, wherein the is frequency measurement, frequency abnormality is detected. The carrier signal K is input to a carrier peak height determination circuit 35b, and the carrier signal K and the high-side reference value K
Comparison with P H and low side reference value KP L is performed.

【0036】ここで、出力電圧指令信号SVOは、発電回
路20の出力電圧に基づきその周波数と一致するように
生成される。よって、発電回路20の出力電圧の周波数
が正常であれば、出力電圧指令信号SVOの周波数に基づ
いて算出されたピークを有するキャリア信号Kの正側の
ピークKPは、図4の時点t11に示すように、高側基準
値KPH 及び低側基準値KPL 間に位置するから、キャ
リアピーク高低判定回路35bでは、正常であると判定
しその出力は“L”レベルを維持する。
Here, the output voltage command signal SVO is generated based on the output voltage of the power generation circuit 20 so as to match the frequency thereof. Therefore, if the normal frequency of the output voltage of the power circuit 20, the peak KP of the positive side of the carrier signal K having a peak calculated based on the frequency of the output voltage command signal S VO is the time in FIG. 4 t 11 As shown in (2), since it is located between the high-side reference value KP H and the low-side reference value KP L , the carrier peak height determination circuit 35b determines that it is normal and maintains its output at “L” level.

【0037】また、周波数高低判定回路35aでも、発
電機9の出力側電圧VG の周波数を検出しており、この
ときこの周波数は正常であると判定されるから周波数高
低判定回路35aの出力も“L”レベルを維持する。よ
って、OR回路35cの出力は“L”レベルを維持し、
発電機ブレーカ8はトリップされない。この状態から何
らかの異常によって発電回路20の周波数が大きくなる
と、図2に示すように、出力電圧指令信号SVOの周期が
短くなるから、出力電圧指令信号SVOの周期に基づいて
算出されるピーク指令値SKPは小さくなる。よって、キ
ャリア信号生成回路15bで生成されるキャリア信号K
のピークKPも小さくなる。
Further, even in the frequency height determination circuit 35a, and detects the frequency of the output-side voltage V G of the generator 9, the output at this time is determined by since the frequency height determining circuit 35a This frequency is normal The “L” level is maintained. Therefore, the output of the OR circuit 35c maintains the “L” level,
Generator breaker 8 is not tripped. When the frequency of the generator circuit 20 by some abnormality in this state is increased, as shown in FIG. 2, because the cycle of the output voltage command signal S VO becomes shorter, the peak is calculated based on the period of the output voltage command signal S VO The command value S KP decreases. Therefore, the carrier signal K generated by the carrier signal generation circuit 15b
Also becomes smaller.

【0038】そして、図4の時点t12に示すように、こ
のキャリア信号KのピークKPが低側順値KPL を下回
ると、キャリアピーク高低判定回路35bにおいてこれ
が検出され、その出力が“H”レベルとなってOR回路
35cの出力が“H”レベルとなり、発電機ブレーカ8
がトリップされる。これによって、発電回路20は母線
M から解列され、以後電源回路30のみによって負荷
10への電力供給が行われる。
[0038] Then, as shown in time t 12 in FIG. 4, when the peak KP of the carrier signal K falls below the lower side forward value KP L, which is detected in the carrier peak height determining circuit 35b, the output is "H Level, the output of the OR circuit 35c becomes “H” level, and the generator breaker 8
Is tripped. Thus, the power generation circuit 20 is Kairetsu from the bus L M, the power supply to the load 10 by only thereafter the power supply circuit 30 is performed.

【0039】また、周波数高低判定回路35aにおいて
も、発電機9の出力側電圧VG の周波数の監視をしてお
り、その周波数が基準範囲を越えた時点で周波数高低判
定回路35aが周波数異常を検出し、その出力を“H”
レベルとしてOR回路35cに出力する。逆に、発電回
路20の周波数が正常な状態からその周波数が小さくな
ると、出力電圧指令信号SVOの周期は長くなるから、こ
の出力電圧指令信号SVOの周期に基づいて算出されるピ
ーク指令値は大きくなる。よって、キャリア信号生成回
路15bで生成されるキャリア信号KのピークKPも大
きくなる。
Further, also in the frequency height determination circuit 35a, and the monitoring of the frequency of the output-side voltage V G of the generator 9, the frequency height determining circuit 35a at the time the frequency exceeds the reference range of the frequency abnormality Detect and output "H"
The level is output to the OR circuit 35c. Conversely, when the frequency of the generator circuit 20 whose frequency is reduced from a normal state, because the period of the output voltage command signal S VO becomes longer, the peak command value calculated based on the period of the output voltage command signal S VO Becomes larger. Therefore, the peak KP of the carrier signal K generated by the carrier signal generation circuit 15b also increases.

【0040】そして、図4の時点t13に示すように、キ
ャリア信号KのピークKPが高側基準値KPH を越える
と、キャリアピーク高低判定回路35bでこれが検出さ
れ、その出力が“H”レベルとなりOR回路35cの出
力が“H”レベルとなるから、発電機ブレーカ8がトリ
ップされる。これによって、発電回路20は母線LM
ら解列され、以後電源回路30のみによって負荷10へ
の電力供給が行われる。
[0040] Then, as shown in time t 13 in FIG. 4, when the peak KP of the carrier signal K exceeds the high side reference value KP H, which is detected by the carrier peak height determining circuit 35b, the output is "H" Level, and the output of the OR circuit 35c becomes "H" level, so that the generator breaker 8 is tripped. Thus, the power generation circuit 20 is Kairetsu from the bus L M, the power supply to the load 10 by only thereafter the power supply circuit 30 is performed.

【0041】また、このとき、周波数高低判定回路35
aにおいても、発電機9の出力側電圧VG の周波数の監
視を行っており、その周波数が基準範囲を下回った時点
で周波数高低判定回路35aの出力が“H”レベルとな
りOR回路35cに出力される。このように、発電回路
20の周波数に応じてキャリア信号KのピークKPを変
更させるようにしたから、このピークKPが正常値であ
るか否かを検出することによって、発電回路20の周波
数異常を検出することができる。
At this time, the frequency level judging circuit 35
Also in a output, and performs monitoring of the frequency of the output-side voltage V G of the generator 9, the OR circuit 35c becomes an output is "H" level of the frequency height determination circuit 35a at the time the frequency falls below the reference range Is done. As described above, the peak KP of the carrier signal K is changed in accordance with the frequency of the power generation circuit 20. By detecting whether or not the peak KP is a normal value, the frequency abnormality of the power generation circuit 20 can be detected. Can be detected.

【0042】また、発電回路20の出力電圧の周波数と
一致するように生成される出力電圧指令信号SVOをもと
にキャリア信号KのピークKPを決定するようにしたか
ら、キャリア信号KのピークKPは、発電回路20の電
圧周波数変動に速やかに追従して変動することになり、
よって、このキャリア信号Kに基づいて異常検出を行う
ことにより、発電回路20の出力電圧の周波数異常を速
やかに検出することができる。なお、ピークKPに基づ
いて異常検出を行う場合について、異常検出までの判定
時間を計測したところ、約300μsec程度であるこ
とを確認できた。
Further, since the peak KP of the carrier signal K is determined based on the output voltage command signal SVO generated so as to match the frequency of the output voltage of the power generation circuit 20, the peak of the carrier signal K is determined. KP will fluctuate immediately following the voltage frequency fluctuation of the power generation circuit 20,
Therefore, by performing the abnormality detection based on the carrier signal K, the frequency abnormality of the output voltage of the power generation circuit 20 can be promptly detected. In addition, in the case of performing the abnormality detection based on the peak KP, when the determination time until the abnormality detection was measured, it was confirmed that it was about 300 μsec.

【0043】したがって、発電回路20に周波数異常が
生じた場合には、即座にこれを検出することができ、よ
って、発電回路20を速やかに母線LM から解列するこ
とができるから、発電回路20の周波数異常によって負
荷10に悪影響を及ぼすことを回避することができる。
また、キャリア周波数高低判定回路35bだけでなく、
周波数高低判定回路35aにおいても周波数異常を検出
するようにしているから、何らかの異常によってキャリ
ア周波数高低判定回路35bにより異常検出を行うこと
ができない場合でも周波数高低判定回路35aによって
確実に検出することができる。
[0043] Therefore, when the frequency abnormality occurs in the power generation circuit 20 is immediately able to detect this, thus, because the power generating circuit 20 it is possible to quickly disconnection from the bus L M, the generator circuit It is possible to prevent the load 10 from being adversely affected by the frequency abnormality of the load 20.
Further, not only the carrier frequency high / low judgment circuit 35b,
Since the frequency abnormality determination circuit 35a also detects the frequency abnormality, even if the carrier frequency level determination circuit 35b cannot perform the abnormality detection due to some abnormality, the frequency abnormality determination circuit 35a can surely detect the abnormality. .

【0044】なお、上記実施の形態においては、キャリ
ア生成回路15bを、電子回路で構成した場合について
説明したが、これに限らず例えば、マイクロコンピュー
タ等によって構成することもできる。また、上記実施の
形態においては、発電回路20を発電機9を用いて構成
した場合について説明したが、これに限らず、例えば商
用電源を適用することも可能であり、要は電力を発生可
能な電力発生手段であれば適用できる。同様に、発電回
路30を構成する商用電源1に代えて太陽電池を適用す
ることができ、電力を発生可能な電力発生手段であれば
適用することができる。
In the above embodiment, the case where the carrier generation circuit 15b is constituted by an electronic circuit has been described. However, the invention is not limited to this. For example, the carrier generation circuit 15b may be constituted by a microcomputer or the like. Further, in the above-described embodiment, the case where the power generation circuit 20 is configured by using the power generator 9 has been described. However, the present invention is not limited to this. For example, a commercial power supply can be applied, and in other words, power can be generated. Any power generating means can be applied. Similarly, a solar cell can be applied in place of the commercial power supply 1 constituting the power generation circuit 30, and any power generation means capable of generating electric power can be applied.

【0045】また、上記実施の形態においては、出力電
圧指令信号SVOの周波数に基づいてピーク指令値SKP
算出するようにした場合について説明したが、例えば発
電回路20の出力電圧の周波数に基づいてピーク指令値
KPを算出するようにしてもよい。
In the above embodiment, the case has been described where the peak command value S KP is calculated based on the frequency of the output voltage command signal S VO. The peak command value S KP may be calculated based on this.

【0046】[0046]

【発明の効果】以上説明したように、本発明の請求項1
に係る電力連系システムによれば、発電回路の出力電圧
周波数に応じて変化するピーク及び周期を有する三角波
信号を生成し、これに基づいて電源回路の出力電圧をP
WM制御するようにしたから、三角波信号のピークを監
視することによって、発電回路の出力電圧周波数の異常
を容易且つ高速に検出することができる。
As described above, according to the first aspect of the present invention,
According to the power interconnection system according to the above, a triangular wave signal having a peak and a cycle that varies according to the output voltage frequency of the power generation circuit is generated, and based on this, the output voltage of the power supply circuit is set to P
Since the WM control is performed, the abnormality of the output voltage frequency of the power generation circuit can be easily and quickly detected by monitoring the peak of the triangular wave signal.

【0047】また、請求項2に係る電力連系システムに
よれば、アップダウンカウンタの動作モードを、このカ
ウンタ出力と発電回路の出力電圧周波数に基づいて設定
したピーク指令値又はその極性反転値とが一致するとき
切り換えるようにし、カウンタ出力を三角波信号として
用いることによって、発電回路の出力電圧周波数に応じ
てピーク及びその周期が変化する三角波信号を、容易に
生成することができる。
According to the power interconnection system of the present invention, the operation mode of the up / down counter is set to a peak command value set based on the counter output and the output voltage frequency of the power generation circuit or a polarity inversion value thereof. Is switched when they match, and by using the counter output as a triangular wave signal, it is possible to easily generate a triangular wave signal whose peak and its period change according to the output voltage frequency of the power generation circuit.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明を適用した電力連系システムの一例を示
す概略構成図である。
FIG. 1 is a schematic configuration diagram illustrating an example of a power interconnection system to which the present invention is applied.

【図2】キャリア信号生成回路で生成するキャリア信号
の説明に供する波形図である。
FIG. 2 is a waveform chart for explaining a carrier signal generated by a carrier signal generation circuit.

【図3】ピーク指令値に対する、カウンタ出力信号及び
UP/DOWNカウンタの動作モードを表した波形図で
ある。
FIG. 3 is a waveform diagram illustrating a counter output signal and an operation mode of an UP / DOWN counter with respect to a peak command value.

【図4】本発明の動作説明に供する波形図である。FIG. 4 is a waveform chart for explaining the operation of the present invention.

【図5】従来の電力連系システムの一例を示す概略構成
図である。
FIG. 5 is a schematic configuration diagram illustrating an example of a conventional power interconnection system.

【符号の説明】[Explanation of symbols]

1 商用電源 3 整流器 5 インバータ 6 インバータの出力ブレーカ 8 発電機ブレーカ 9 発電機 10 負荷 20 発電回路 15 コントローラ 15a 制御回路 15b キャリア生成回路 30 電源回路 35 保護回路 35a キャリアピーク高低判定回路 35b 周波数高低判定回路 35c OR回路 41 UP/DOWNカウンタ 42 データ極性反転回路 43,44 デジタルコンパレータ DESCRIPTION OF SYMBOLS 1 Commercial power supply 3 Rectifier 5 Inverter 6 Inverter output breaker 8 Generator breaker 9 Generator 10 Load 20 Power generation circuit 15 Controller 15a Control circuit 15b Carrier generation circuit 30 Power supply circuit 35 Protection circuit 35a Carrier peak height judgment circuit 35b Frequency height judgment circuit 35c OR circuit 41 UP / DOWN counter 42 Data polarity inversion circuit 43, 44 Digital comparator

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 発電手段からの電力をもとに交流電力を
供給する発電回路と電源からの電力をもとに交流電力を
供給する電源回路とを共通の母線に接続し、当該電源回
路の出力電圧を、前記発電回路の出力電圧の周波数と一
致するようにPWM制御して前記母線に接続された負荷
を駆動するようにした電力連系システムにおいて、 前記発電回路の出力電圧周波数に応じて変化するピーク
及び周期を有する三角波信号を生成する三角波信号生成
手段と、 当該三角波信号生成手段で生成した三角波信号をもと
に、前記電源回路の出力電圧をPWM制御する制御手段
と、 前記三角波信号のピークが基準範囲外となるとき前記発
電回路の周波数異常であると判断する異常検出手段と、 当該異常検出手段で前記周波数異常を検出したとき前記
発電回路を前記母線から解列する解列手段と、を備える
ことを特徴とする電力連系システム。
A power supply circuit for supplying AC power based on power from a power generation means and a power supply circuit for supplying AC power based on power from a power supply are connected to a common bus, and In a power interconnection system configured to drive a load connected to the bus by performing PWM control so that an output voltage matches a frequency of an output voltage of the power generation circuit, according to an output voltage frequency of the power generation circuit A triangular wave signal generating means for generating a triangular wave signal having a changing peak and a period; a control means for performing PWM control on an output voltage of the power supply circuit based on the triangular wave signal generated by the triangular wave signal generating means; Abnormality detection means for determining that the frequency is abnormal in the power generation circuit when the peak of the power generation circuit is out of the reference range; and the power generation circuit when the abnormality detection means detects the frequency abnormality. Power interconnection system characterized in that it comprises a disconnecting means for disconnecting from the bus.
【請求項2】 前記三角波信号生成手段は、アップダウ
ンカウンタを含んで構成され、当該アップダウンカウン
タの出力と前記発電回路の出力電圧周波数に基づいて設
定されるピーク指令値又はその極性反転値とが一致した
とき、前記アップダウンカウンタの動作モードをアップ
モード又はダウンモードに切り換えるようにし、前記ア
ップダウンカウンタの出力を三角波信号として出力する
ようになっていることを特徴とする請求項1記載の電力
連系システム。
2. The triangular wave signal generating means includes an up / down counter, and outputs a peak command value or a polarity inversion value set based on an output of the up / down counter and an output voltage frequency of the power generation circuit. 2. The device according to claim 1, wherein when the values of the two coincide, the operation mode of the up / down counter is switched to an up mode or a down mode, and the output of the up / down counter is output as a triangular wave signal. Power interconnection system.
JP34066799A 1999-11-30 1999-11-30 Power linkage system Pending JP2001161034A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34066799A JP2001161034A (en) 1999-11-30 1999-11-30 Power linkage system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34066799A JP2001161034A (en) 1999-11-30 1999-11-30 Power linkage system

Publications (1)

Publication Number Publication Date
JP2001161034A true JP2001161034A (en) 2001-06-12

Family

ID=18339178

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34066799A Pending JP2001161034A (en) 1999-11-30 1999-11-30 Power linkage system

Country Status (1)

Country Link
JP (1) JP2001161034A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022037386A (en) * 2020-08-25 2022-03-09 ニチコン株式会社 Switching power supply device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022037386A (en) * 2020-08-25 2022-03-09 ニチコン株式会社 Switching power supply device
JP7403416B2 (en) 2020-08-25 2023-12-22 ニチコン株式会社 switching power supply

Similar Documents

Publication Publication Date Title
EP2157684B1 (en) Power-supply control apparatus and heat pump device using the power-supply control apparatus
KR101542435B1 (en) Systems for and methods of controlling operation of a
EP2273662A1 (en) Power conversion device
WO2010122880A1 (en) Power supply device
US11128237B2 (en) Electrically coupling a first electrical supply network to a second electrical supply network
JP2004538493A (en) Apparatus and method for connection monitoring of an electric supply unit
KR101533560B1 (en) Device for power factor correction in three phase power supply and control method thereof
US11644506B2 (en) Power switch fault detection method and power switch fault detection circuit
JP6816307B1 (en) Abnormality detection method for power supply and AC power supply
WO2001048904A1 (en) Portable generator
JP3040767B1 (en) Portable generator
JP2001112262A (en) Power source with power converter and method for controlling the same
JP3259308B2 (en) Inverter device and uninterruptible power supply using the same
JP2001161034A (en) Power linkage system
JP2004208345A (en) Three-phase unbalanced voltage restraining apparatus
JPH1014251A (en) Control circuit for uninterruptible power supply
JP2016032325A (en) Power conversion device for system interconnection
JPH11160377A (en) Deterioration detection system of capacitor for power converter
US20070139022A1 (en) Method and apparatus for detecting input voltage of pwm cycloconverter
US11336200B2 (en) Power conversion apparatus
JP3961868B2 (en) Power converter
JPH11341823A (en) Ac power supply and method of synchronously operating the same
CN112236931B (en) Phase failure detection device for power conversion device
JP2011160537A (en) Power supply regenerative converter
JP7186743B2 (en) power converter

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20031209

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050420

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050426

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050823