JP2001117826A - Data processing system - Google Patents

Data processing system

Info

Publication number
JP2001117826A
JP2001117826A JP29768499A JP29768499A JP2001117826A JP 2001117826 A JP2001117826 A JP 2001117826A JP 29768499 A JP29768499 A JP 29768499A JP 29768499 A JP29768499 A JP 29768499A JP 2001117826 A JP2001117826 A JP 2001117826A
Authority
JP
Japan
Prior art keywords
data processing
data
unit
display
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29768499A
Other languages
Japanese (ja)
Inventor
Tsutomu Uno
勉 宇野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP29768499A priority Critical patent/JP2001117826A/en
Publication of JP2001117826A publication Critical patent/JP2001117826A/en
Pending legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)
  • User Interface Of Digital Computer (AREA)
  • Small-Scale Networks (AREA)

Abstract

PROBLEM TO BE SOLVED: To display a device which is a bottleneck of connection, a current connection style, etc., when data processors are connected through an IEEE1394 bus. SOLUTION: A separation and composition part 12b separates a signal received by a transmission and reception part 12a from another data processor through a bus line 11 into synchronous data and asynchronous data. According to the separated asynchronous data, an extraction part 12c extracts information data regarding the connection between data processors and stores the data in a memory part 12d. According to the stored data, an analysis part 12e analyzes the current connection style between the data processors forming this system. According to the stored data, a detection part 12f detects a data processor which is a bottleneck of the data transfer speed. A control part 12 displays the connection style analyzed by the analysis part at a display part 12g so that the data processor detected as the bottleneck is distinctive.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はデータ処理システム
に係り、より詳細には、IEEE1394シリアルバス
ラインを介して複数のデータ処理装置を接続する場合に
おいて、接続のボトルネックとなる装置の表示及び最適
な接続形態をアドバイスする機能に関する。
[0001] 1. Field of the Invention [0002] The present invention relates to a data processing system, and more particularly, to the display and optimization of a device which is a bottleneck of connection when a plurality of data processing devices are connected via an IEEE 1394 serial bus line. Related to the function of advising a suitable connection form.

【0002】[0002]

【従来の技術】IEEE1394シリアルバスラインを
介して複数のデータ処理装置を接続してシステムを構成
する場合、これら接続する装置のデータ転送速度が必ず
しも同一とは限らず、転送速度が高速な装置、低速な装
置が混在する場合がある。この場合、接続の形態によっ
ては低速な装置に引っ張られ、高速転送可能な装置が存
在するにもかかわらず、全体として高速転送処理が制限
される。例えば、図3(A)に示すように、データ転送
速度が100Mbpsのデータ処理装置a21、200M
bpsのデータ処理装置b22及び200Mbpsのデー
タ処理装置c23の3台の装置を図示のように前記バスラ
イン24で接続した場合、データ処理装置a21と接続され
ているデータ処理装置b22及びデータ処理装置c23は双
方とも高速転送可能であるにもかかわらず、データ転送
速度はデータ処理装置a21の100Mbpsに制約され
る。
2. Description of the Related Art When a system is constructed by connecting a plurality of data processing devices via an IEEE 1394 serial bus line, the data transfer speeds of these connected devices are not always the same, and devices having a high transfer speed are not always available. Low-speed devices may be mixed. In this case, depending on the type of connection, a high-speed transfer process is restricted as a whole, despite the fact that there is a device capable of high-speed transfer due to a low-speed device. For example, as shown in FIG. 3A, data processing devices a21 and 200M having a data transfer rate of 100 Mbps.
When three devices, a bps data processor b22 and a 200 Mbps data processor c23, are connected by the bus line 24 as shown in the figure, the data processor b22 and the data processor c23 connected to the data processor a21. Although both can perform high-speed transfer, the data transfer speed is limited to 100 Mbps of the data processing device a21.

【0003】このような状態は機器の接続形態を変更す
ることで改善することができる。例えば、前記図3
(A)の接続形態を同図(B)のように接続替えした場
合、データ処理装置a21とデータ処理装置b22との間の
転送速度は同装置a21の制約を受けて100Mbpsと
なるが、データ処理装置b22とデータ処理装置c23と間
の転送速度はそれぞれの能力である200Mbpsとな
り、システム全体としては高速化される。このように、
データ転送速度が異なる装置が混在する場合であっても
それぞれの接続形態を工夫することによりシステム全体
としての高速化を図ることが可能である。そのために
は、各装置の転送速度を調べこれを把握し、それにもと
づいた接続形態を決定する必要がある。従来、上記把握
のための調査や接続形態の決定については人為的に行っ
ていた。従って、最良の接続形態を見出すのに手間及び
時間を要し、不便という問題があった。
[0003] Such a state can be improved by changing the connection mode of the devices. For example, FIG.
When the connection configuration of FIG. 7A is changed as shown in FIG. 7B, the transfer speed between the data processing device a21 and the data processing device b22 becomes 100 Mbps due to the restriction of the device a21. The transfer speed between the processing device b22 and the data processing device c23 is 200 Mbps, which is their respective capabilities, and the speed of the entire system is increased. in this way,
Even when devices having different data transfer rates coexist, it is possible to increase the speed of the entire system by devising the respective connection forms. For that purpose, it is necessary to check the transfer speed of each device, grasp this, and determine the connection mode based on the transfer speed. Conventionally, investigations for determining the above and determination of the connection mode have been performed artificially. Therefore, it takes time and effort to find the best connection mode, which is inconvenient.

【0004】[0004]

【発明が解決しようとする課題】本発明はこのような点
に鑑み、最良の接続形態を従来のような人為的方法によ
らず電気的処理により見出すようにしたデータ処理シス
テムを提供することを目的とするものである。
SUMMARY OF THE INVENTION In view of the foregoing, the present invention provides a data processing system in which the best connection form is found by electrical processing without using a conventional artificial method. It is the purpose.

【0005】[0005]

【課題を解決するための手段】本発明は、IEEE13
94シリアルバスラインを介して他のデータ処理装置と
データの送受信をする送受信部と、前記送受信部が受信
した他のデータ処理装置からの信号を同期データと非同
期データとへ分離するとともに、自己が発生した同期デ
ータと非同期データとを合成して前記送受信部へ送出す
る分離・合成部とを備えてなる複数のデータ処理装置を
前記バスラインで接続して構成したデータ処理システム
において、前記データ処理装置に、前記分離・合成部で
分離した非同期データから各データ処理装置間の接続に
関する情報データを抽出する抽出部と、前記抽出部で抽
出した前記データを格納するメモリ部と、前記メモリ部
のデータをもとに当該システムを形成する各データ処理
装置間の現在の接続形態を解析する解析部と、前記解析
部で解析した接続形態を表示する表示部と、前記抽出
部、メモリ部、解析部及び表示部とを制御する制御部と
を備えてなるデータ処理装置を設けてシステム構成した
データ処理システムを提供するものである。
SUMMARY OF THE INVENTION The present invention relates to an IEEE 13
A transmission / reception unit that transmits / receives data to / from another data processing device via a 94 serial bus line, and separates a signal from the other data processing device received by the transmission / reception unit into synchronous data and asynchronous data. In a data processing system configured by connecting a plurality of data processing devices each including a separation / synthesis unit that synthesizes generated synchronous data and asynchronous data and sends the synthesized data to the transmission / reception unit via the bus line, An extracting unit for extracting information data relating to the connection between the data processing devices from the asynchronous data separated by the separating / combining unit; a memory unit for storing the data extracted by the extracting unit; An analyzing unit for analyzing a current connection form between the respective data processing devices forming the system based on the data, and a connection analyzed by the analyzing unit; A display unit for displaying the status, the extraction unit, a memory unit, there is provided a data processing system the system configuration by providing a data processing apparatus comprising a control unit for controlling the analysis unit and a display unit.

【0006】また、前記メモリ部のデータからデータ転
送速度のボトルネックとなっているデータ処理装置を検
出する検出部を前記制御部の下に設ける。また、同検出
したデータ処理装置を前記表示部における表示において
明示する。
A detection unit for detecting a data processing device which is a bottleneck in the data transfer speed from the data in the memory unit is provided below the control unit. Further, the detected data processing device is clearly indicated in the display on the display unit.

【0007】また、前記表示部による明示を、色彩を区
別することにより又は記号表示の付加により明示する。
Further, the indication by the display section is indicated by distinguishing colors or by adding a symbol display.

【0008】また、前記検出部による検出を、本来のデ
ータ転送速度が出ていないデータ処理装置間に挟まれる
ように接続されてなるデータ処理装置であって前記挟ん
でいるデータ処理装置よりデータ転送速度の遅い装置の
検出とする。
[0008] Further, the detection by the detection unit is a data processing device connected so as to be sandwiched between data processing devices not having the original data transfer speed, and the data transfer device is configured to perform data transfer from the sandwiched data processing device. A device with a low speed is detected.

【0009】また、前記解析部において、前記メモリ部
のデータをもとにデータ転送速度が最高速となる各デー
タ処理装置間の接続形態を解析し、同解析した接続形態
を前記表示部に表示する。
The analyzing section analyzes a connection form between the data processing devices having the highest data transfer rate based on the data in the memory section, and displays the analyzed connection form on the display section. I do.

【0010】また、前記表示部における表示において、
現在の接続形態から接続替えを要する部分を、色彩を区
別することにより又は記号表示の付加により明示する。
In the display on the display unit,
A part that requires a connection change from the current connection form is specified by distinguishing colors or by adding a symbol display.

【0011】また、当該システムを形成する各データ処
理装置間の現在の接続形態と、前記データ転送速度が最
高速となる接続形態との双方を前記表示部に表示する。
[0011] Further, both the current connection mode between the data processing devices forming the system and the connection mode in which the data transfer speed is the highest are displayed on the display unit.

【0012】また、前記抽出部、メモリ部、解析部、表
示部及び制御部とを備えてなるデータ処理装置を、当該
システムを形成する複数のデータ処理装置のうちの一つ
に設けてシステム構成してもよい。または、上記データ
処理装置を、当該システムを形成する複数のデータ処理
装置の全てに設けてシステム構成してもよい。
Further, a data processing apparatus comprising the extraction unit, the memory unit, the analysis unit, the display unit, and the control unit is provided in one of a plurality of data processing devices forming the system, and a system configuration is provided. May be. Alternatively, the data processing device may be provided in all of a plurality of data processing devices forming the system to form a system.

【0013】[0013]

【発明の実施の形態】以下、発明の実施の形態を実施例
にもとづき図面を参照して説明する。図1は本発明を説
明するためのデータ処理システムの一例であり、データ
処理装置A1、同B2及び同C3の三つからなり、デー
タ処理装置A1とデータ処理装置B2間、及びデータ処
理装置A1とデータ処理装置C3間をそれぞれIEEE
1394シリアルバスライン4で接続したものである。
また、図2は図1に例示したデータ処理システムを構成
する本発明によるデータ処理装置の一実施例を示す要部
ブロック図である。図2において、11はIEEE139
4シリアルバスライン(以下、バスライン)、12は単独
のデータ処理装置である。また、データ処理装置12に
は、送受信部12a(別称,PHY)、分離・合成部12b
(別称、LINK)、抽出部12c、メモリ部12d、解析
部12e、検出部12f、表示部12g及び制御部12hが備え
られている。なお、制御部12hは前記抽出部12c、メモ
リ部12d、解析部12e、検出部12f及び表示部12g等を
制御するものである。
Embodiments of the present invention will be described below with reference to the drawings based on embodiments. FIG. 1 shows an example of a data processing system for explaining the present invention, which comprises three data processing devices A1, B2 and C3, between the data processing device A1 and the data processing device B2, and between the data processing device A1 and the data processing device A1. IEEE and the data processing device C3
It is connected by a 1394 serial bus line 4.
FIG. 2 is a main block diagram showing an embodiment of the data processing apparatus according to the present invention which constitutes the data processing system illustrated in FIG. In FIG. 2, 11 is IEEE139.
Four serial bus lines (hereinafter, bus lines) and 12 are independent data processing devices. The data processing device 12 includes a transmitting / receiving unit 12a (also called PHY), a separating / combining unit 12b.
(Also known as LINK), an extraction unit 12c, a memory unit 12d, an analysis unit 12e, a detection unit 12f, a display unit 12g, and a control unit 12h. The control unit 12h controls the extraction unit 12c, the memory unit 12d, the analysis unit 12e, the detection unit 12f, the display unit 12g, and the like.

【0014】次に、本発明の動作について説明する。デ
ータ処理装置12は送受信部12aにおいてバスライン11と
接続され、他のデータ処理装置とデータの授受(送受
信)を行う。上記送受信部12aで受信した信号は同期デ
ータと非同期データとが合成されたものである。従っ
て、後段の処理の必要から上記合成された信号を同期デ
ータと非同期データとに分離する必要ある。また、送受
信部12aから他のデータ処理装置へデータ送信する場
合、同期データと非同期データとを合成して送信する必
要ある。なお、同期データ及び非同期データとを簡潔に
説明すれば、前者は一方的に送信すれば済むようなデー
タ(例えば、映像データ)であり、後者は送受信を送信
側及び受信側相互で確認することとしているデータであ
る。そこで、分離・合成部12bにおいて、送受信部12a
が受信時には上記データ分離の処理を行い、同・送信時
には上記データ合成の処理を行い、送受信部12aより送
信する。
Next, the operation of the present invention will be described. The data processing device 12 is connected to the bus line 11 in the transmission / reception unit 12a, and exchanges data with other data processing devices (transmission and reception). The signal received by the transmission / reception unit 12a is a combination of synchronous data and asynchronous data. Therefore, it is necessary to separate the synthesized signal into synchronous data and asynchronous data because of the necessity of subsequent processing. When data is transmitted from the transmission / reception unit 12a to another data processing device, it is necessary to synthesize and transmit synchronous data and asynchronous data. Note that the synchronous data and the asynchronous data are briefly described. The former is data (for example, video data) that can be transmitted only unilaterally, and the latter is that transmission and reception are mutually confirmed by the transmission side and the reception side. This is the data. Therefore, in the separating / combining unit 12b,
Performs the data separation processing at the time of reception, performs the data synthesis processing at the time of transmission and transmission, and transmits the data from the transmission / reception unit 12a.

【0015】ところで、上記送受信部12aにはシステム
を構築するデータ(コンフィグレーションデータ)が各
装置より送信されてくる。例えば、通信相手の各装置
名、その装置のメーカ名、ポート数等の他、各装置の転
送速度のデータ等の接続に関する情報データも含まれ
る。このコンフィグレーションデータは前記非同期デー
タに属する。なお、このコンフィグレーションデータは
各装置とも受信する。そこで、抽出部12cにおいて、前
記分離・合成部12bよりのデータから各装置の前記接続
に関する情報データを抽出し、同抽出したデータをメモ
リ部12dに格納する。同格納したデータをもとに解析部
12eにおいて、当該システムを形成する各データ処理装
置間の現在の接続形態(状態)を解析する。さらに、同
格納したデータをもとに検出部12fにおいて、データ転
送速度のボトルネック(障害)となる装置を検出する。
即ち、前述の図3(A)のように、理想的(又は本来
的)な転送速度が出ていない装置間に挟まれる装置であ
って理想的な転送速度よりも遅い装置を検出する。な
お、ここにいう「理想的(又は本来的)な転送速度」と
は、その装置が有するデータ転送速度の能力であり、最
高速を意味する。
By the way, data (configuration data) for constructing a system is transmitted from each device to the transmission / reception section 12a. For example, in addition to the name of each device of the communication partner, the name of the maker of the device, the number of ports, and the like, information on connection such as transfer speed data of each device is also included. This configuration data belongs to the asynchronous data. The configuration data is received by each device. Therefore, the extracting unit 12c extracts information data on the connection of each device from the data from the separating / combining unit 12b, and stores the extracted data in the memory unit 12d. Analysis unit based on the stored data
At 12e, the current connection form (state) between the data processing devices forming the system is analyzed. Further, based on the stored data, the detection unit 12f detects a device that becomes a bottleneck (failure) in the data transfer speed.
That is, as shown in FIG. 3A, a device that is sandwiched between devices that do not have an ideal (or original) transfer speed and that is slower than the ideal transfer speed is detected. Here, the “ideal (or original) transfer rate” is a data transfer rate capability of the device, and means the highest speed.

【0016】次いで制御部12hは、上記解析部12eによ
る解析結果及び検出部12fによる検出結果とをもとに、
転送速度のボトルネックとなっている装置が判るように
明示して現在の接続状態を表示部12gに表示させる。こ
の表示を表示1とする。この表示1の概念は、前記図3
(A)の如き表示に加えボトルネックとなっているもの
がデータ処理装置a21であることを判るように色彩によ
り区別、又は記号表示を付加する等した表示である。さ
らに解析部12eにおいて、前記メモリ部12dの格納デー
タをもとに、理想的なデータ転送速度となる接続形態を
解析する。この解析は、ルートか否か、転送速度、ポー
ト数、ポートの状態(未接続状態、親又は子それぞれが
どこに接続されているか)等の接続に関する情報データ
と、バスマネージャ(バスの交通整理を受け持つ装置)
から取得したトポロジマップ(接続図)とをもとに解析
し決定する。同解析結果を表示部12gに表示させる。こ
の表示を表示2とする。上記表示2には装置の接続替え
を要する箇所の指示を含む。
Next, the control unit 12h, based on the analysis result by the analysis unit 12e and the detection result by the detection unit 12f,
The current connection status is displayed on the display unit 12g so that the device that is the bottleneck of the transfer speed is clearly identified. This display is referred to as display 1. The concept of the display 1 is described in FIG.
In addition to the display as in (A), this is a display in which the bottleneck is identified by the color or a symbol is added so that the data processing device a21 can be identified. Further, the analysis unit 12e analyzes a connection mode that provides an ideal data transfer rate based on the data stored in the memory unit 12d. This analysis is based on connection data such as whether or not a route, transfer speed, number of ports, port status (unconnected status, where each parent or child is connected), and a bus manager (bus traffic control). Device to handle)
Analysis and determination based on the topology map (connection diagram) acquired from. The analysis result is displayed on the display unit 12g. This display is referred to as display 2. The display 2 includes an instruction of a place where the connection of the device needs to be changed.

【0017】また、この表示2の概念は、前記図3
(B)の如き表示に加えボトルネックとなっているデー
タ処理装置a21の接続替えを指示するようにした表示で
ある。また、この接続替えの指示においては、前記表示
1と同様に色彩により区別、又は記号表示を付加する等
して明示する。このように、表示2はユーザに対し、ア
ドバイスを提供する表示となる。なお、前記表示1と表
示2とを併せて表示するようにしてもよい。また、以上
説明のデータ処理装置は、当該システムを形成する複数
のデータ処理装置のうちの一つとしてもよく、又は全て
としてもよい。
The concept of the display 2 is described in FIG.
In addition to the display as shown in (B), this is a display for instructing to change the connection of the data processing device a21 which is the bottleneck. In this connection change instruction, similarly to the display 1, distinction is made by color, or symbol display is added to clearly indicate. Thus, the display 2 is a display for providing advice to the user. The display 1 and the display 2 may be displayed together. Further, the data processing device described above may be one or a plurality of data processing devices forming the system.

【0018】[0018]

【発明の効果】以上説明したように本発明によれば、I
EEE1394シリアルバスラインを介して複数のデー
タ処理装置を接続して構成されるデータ処理システムに
おいて、現在の接続においてボトルネックとなっている
データ転送速度の遅い装置が表示され、また、適切な接
続法が表示されることとなる。従来においては、人為的
に各装置の転送速度を調べこれを把握し、それにもとづ
いた接続形態を決定していたために最良の接続形態を見
出すのに手間及び時間を要し、不便という問題があった
が、本発明によりこれら問題が解決されることとなる。
As described above, according to the present invention, I
In a data processing system configured by connecting a plurality of data processing devices via an IEEE 1394 serial bus line, a device having a low data transfer speed, which is a bottleneck in the current connection, is displayed, and an appropriate connection method is used. Will be displayed. Conventionally, since the transfer speed of each device is artificially examined and grasped, and the connection form is determined based on the result, it takes time and effort to find the best connection form, which is inconvenient. However, the present invention solves these problems.

【図面の簡単な説明】[Brief description of the drawings]

【図1】図1は本発明を説明するためのデータ処理シス
テムの一例を示す図である。
FIG. 1 is a diagram showing an example of a data processing system for explaining the present invention.

【図2】データ処理システムを構成する本発明によるデ
ータ処理装置の一実施例を示す要部ブロック図である。
FIG. 2 is a main block diagram showing one embodiment of a data processing device according to the present invention which constitutes the data processing system.

【図3】本発明を説明するためのデータ処理装置の接続
例を示す図である。
FIG. 3 is a diagram showing a connection example of a data processing device for explaining the present invention.

【符号の説明】[Explanation of symbols]

1、2、3、12、21、22、23 データ処理装置 4、11、24 バスライン 12a 送受信部 12b 分離・合成部 12c 抽出部 12d メモリ部 12e 解析部 12f 検出部 12g 表示部 12h 制御部 1, 2, 3, 12, 21, 22, 23 Data processing device 4, 11, 24 Bus line 12a Transmission / reception unit 12b Separation / combination unit 12c Extraction unit 12d Memory unit 12e Analysis unit 12f Detection unit 12g Display unit 12h Control unit

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】 IEEE1394シリアルバスラインを
介して他のデータ処理装置とデータの送受信をする送受
信部と、前記送受信部が受信した他のデータ処理装置か
らの信号を同期データと非同期データとへ分離するとと
もに、自己が発生した同期データと非同期データとを合
成して前記送受信部へ送出する分離・合成部とを備えて
なる複数のデータ処理装置を前記バスラインで接続して
構成したデータ処理システムにおいて、前記データ処理
装置に、前記分離・合成部で分離した非同期データから
各データ処理装置間の接続に関する情報データを抽出す
る抽出部と、前記抽出部で抽出した前記データを格納す
るメモリ部と、前記メモリ部のデータをもとに当該シス
テムを形成する各データ処理装置間の現在の接続形態を
解析する解析部と、前記解析部で解析した接続形態を表
示する表示部と、前記抽出部、メモリ部、解析部及び表
示部とを制御する制御部とを備えてなるデータ処理装置
を設けてシステム構成したことを特徴とするデータ処理
システム。
1. A transmitting / receiving unit for transmitting / receiving data to / from another data processing device via an IEEE 1394 serial bus line, and separating a signal from the other data processing device received by the transmitting / receiving unit into synchronous data and asynchronous data. And a data processing system comprising a plurality of data processing devices each including a separating / synthesizing unit for synthesizing synchronous data and asynchronous data generated by itself and transmitting the synthesized data to the transmitting / receiving unit via the bus line. In the data processing device, an extraction unit that extracts information data relating to the connection between the data processing devices from the asynchronous data separated by the separation / synthesis unit, and a memory unit that stores the data extracted by the extraction unit An analyzing unit for analyzing a current connection mode between the respective data processing devices forming the system based on the data of the memory unit; The system is configured by providing a data processing device including a display unit that displays the connection mode analyzed by the analysis unit, and a control unit that controls the extraction unit, the memory unit, the analysis unit, and the display unit. And a data processing system.
【請求項2】 前記メモリ部のデータからデータ転送速
度のボトルネックとなっているデータ処理装置を検出す
る検出部を前記制御部の下に設けたことを特徴とする請
求項1記載のデータ処理システム。
2. A data processing apparatus according to claim 1, wherein a detection unit for detecting a data processing device which is a bottleneck of a data transfer speed from data in said memory unit is provided below said control unit. system.
【請求項3】 前記検出部で検出したデータ処理装置を
前記表示部における表示において明示することを特徴と
する請求項1又は請求項2記載のデータ処理システム。
3. The data processing system according to claim 1, wherein the data processing device detected by the detection unit is clearly indicated on a display on the display unit.
【請求項4】 前記表示部による明示を、色彩を区別す
ることにより又は記号表示の付加により明示することを
特徴とする請求項3記載のデータ処理システム。
4. The data processing system according to claim 3, wherein the indication by the display section is indicated by distinguishing colors or adding a symbol display.
【請求項5】 前記検出部による検出を、本来のデータ
転送速度が出ていないデータ処理装置間に挟まれるよう
に接続されてなるデータ処理装置であって前記挟んでい
るデータ処理装置よりデータ転送速度の遅い装置の検出
としたことを特徴とする請求項2記載のデータ処理シス
テム。
5. A data processing device connected so as to be interposed between data processing devices not having an original data transfer speed, wherein the detection by the detection unit is performed by the data processing device. 3. The data processing system according to claim 2, wherein a device having a low speed is detected.
【請求項6】 前記解析部において、前記メモリ部のデ
ータをもとにデータ転送速度が最高速となる各データ処
理装置間の接続形態を解析し、同解析した接続形態を前
記表示部に表示することを特徴とする請求項1記載のデ
ータ処理システム。
6. The analysis unit analyzes a connection mode between the data processing devices having the highest data transfer speed based on data in the memory unit, and displays the analyzed connection mode on the display unit. The data processing system according to claim 1, wherein
【請求項7】 前記表示部における表示において、現在
の接続形態から接続替えを要する部分を、色彩を区別す
ることにより又は記号表示の付加により明示することを
特徴とする請求項6記載のデータ処理システム。
7. The data processing according to claim 6, wherein, in the display on the display unit, a portion that requires a connection change from the current connection mode is specified by distinguishing colors or adding a symbol display. system.
【請求項8】 当該システムを形成する各データ処理装
置間の現在の接続形態と、前記データ転送速度が最高速
となる接続形態との双方を前記表示部に表示することを
特徴とする請求項1又は請求項6記載のデータ処理シス
テム。
8. The display unit displays both the current connection mode between the data processing devices forming the system and the connection mode at which the data transfer speed is the highest. The data processing system according to claim 1.
【請求項9】 前記抽出部、メモリ部、解析部、表示部
及び制御部とを備えてなるデータ処理装置を、当該シス
テムを形成する複数のデータ処理装置のうちの一つに設
けてシステム構成したことを特徴とする請求項1記載の
データ処理システム。
9. A system configuration in which a data processing device including the extraction unit, the memory unit, the analysis unit, the display unit, and the control unit is provided in one of a plurality of data processing devices forming the system. The data processing system according to claim 1, wherein
【請求項10】 前記抽出部、メモリ部、解析部、表示
部及び制御部とを備えなるデータ処理装置を、当該シス
テムを形成する複数のデータ処理装置の全てに設けてシ
ステム構成したことを特徴とする請求項1記載のデータ
処理システム。
10. A system configuration in which a data processing device including the extraction unit, the memory unit, the analysis unit, the display unit, and the control unit is provided in all of a plurality of data processing devices forming the system. The data processing system according to claim 1, wherein
JP29768499A 1999-10-20 1999-10-20 Data processing system Pending JP2001117826A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29768499A JP2001117826A (en) 1999-10-20 1999-10-20 Data processing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29768499A JP2001117826A (en) 1999-10-20 1999-10-20 Data processing system

Publications (1)

Publication Number Publication Date
JP2001117826A true JP2001117826A (en) 2001-04-27

Family

ID=17849817

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29768499A Pending JP2001117826A (en) 1999-10-20 1999-10-20 Data processing system

Country Status (1)

Country Link
JP (1) JP2001117826A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003009533A1 (en) * 2001-07-11 2003-01-30 Fujitsu Limited Interface device and method of control thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003009533A1 (en) * 2001-07-11 2003-01-30 Fujitsu Limited Interface device and method of control thereof
US7724689B2 (en) 2001-07-11 2010-05-25 Fujitsu Microelectronics Limited Interface device and interface device control method

Similar Documents

Publication Publication Date Title
US5483535A (en) Communications network interface, and adapter and method therefor
US8031700B2 (en) PPP terminating equipment, network equipment and method of responding to LCP echo requirement
CA1280217C (en) Method and apparatus for utilization of dual latency stations for performance improvement of token ring networks
JP3730471B2 (en) Packet transfer device
JPS61212940A (en) Data transmission method for multi-network system
US5754549A (en) Inexpensive two-way communications switch
JP4393014B2 (en) Transmission apparatus and transmission method
JP2001117826A (en) Data processing system
JP3803635B2 (en) High speed router, packet monitoring system and packet monitoring method
JP3366228B2 (en) SNMP protocol conversion method
JP3670372B2 (en) Data transfer device
JPH11225171A (en) Method and system for communicating between different communication procedures
JP2696925B2 (en) Still image communication terminal
JP2001308958A (en) Interface circuit
JP3439389B2 (en) Synchronous / asynchronous peeling communication system
US20050278503A1 (en) Coprocessor bus architecture
JP3899718B2 (en) Information processing device
JPS6336176B2 (en)
JPS6336638A (en) Communication control equipment for token ring
JP2001103074A (en) Checking method and device for network
JP2001237852A (en) Information monitor unit
JP2003037611A (en) Selected system recognizing method for ring network through node
JPH02220122A (en) Switching system for communication partner
JPS6367944A (en) Communication control equipment
JP2001285339A (en) Data processing system for receiver of packet switch device