JP2001004688A - Method for performing counter test of protective relay - Google Patents

Method for performing counter test of protective relay

Info

Publication number
JP2001004688A
JP2001004688A JP11175802A JP17580299A JP2001004688A JP 2001004688 A JP2001004688 A JP 2001004688A JP 11175802 A JP11175802 A JP 11175802A JP 17580299 A JP17580299 A JP 17580299A JP 2001004688 A JP2001004688 A JP 2001004688A
Authority
JP
Japan
Prior art keywords
protection relay
tester
current
voltage
simulated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11175802A
Other languages
Japanese (ja)
Inventor
Koji Sugihara
幸次 杉原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissin Electric Co Ltd
Original Assignee
Nissin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissin Electric Co Ltd filed Critical Nissin Electric Co Ltd
Priority to JP11175802A priority Critical patent/JP2001004688A/en
Publication of JP2001004688A publication Critical patent/JP2001004688A/en
Pending legal-status Critical Current

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Keying Circuit Devices (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a method enabling simulation voltage/current signals to be synchronized on a terminal-by-terminal basis without connecting testers to each other disposed on respective terminals of a power transmission system, thereby enabling a counter test of protective relays to be simply performed. SOLUTION: Simulation voltage or simulation current is inputted from testers 4 into respective protective relays 1, the phase of the simulation voltage or of the simulation current of each tester 4 is adjusted based on a displayed phase difference of the protective relay 1, and the frequency of the simulation voltage or of the simulation current of each tester 4 is adjusted based on the time lapse of the displayed phase difference of the protective relay 1. This enables the simulation voltages or the simulation currents to be synchronized and their frequencies to be equalized to perform a counter test of the protective relays.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、電力系統の各端に
設置されている保護リレーにそれぞれ試験器をつなぎ、
試験器から模擬電圧、模擬電流を当該保護リレーに入力
することにより保護リレーの対向試験を行う方法に関す
るものである。
BACKGROUND OF THE INVENTION The present invention relates to a protection relay installed at each end of an electric power system, and a tester connected to each protection relay.
The present invention relates to a method of conducting a facing test of a protection relay by inputting a simulation voltage and a simulation current from a tester to the protection relay.

【0002】[0002]

【従来の技術】PCM電流差動リレーなどの保護リレー
を、電力系統の送電端、受電端にそれぞれ設けて、保護
リレー同士を通信回線で結んだ送電系統の保護リレーシ
ステムが知られている。このような保護リレーシステム
の対向動作試験を行うときは、それぞれの保護リレーに
試験器をつなぎ、試験器から模擬電圧、模擬電流を保護
リレーに入力することにより行っている。
2. Description of the Related Art There is known a power transmission system protection relay system in which protection relays such as a PCM current differential relay are provided at a power transmission end and a power reception end of a power system, respectively, and the protection relays are connected by a communication line. When conducting a facing operation test of such a protection relay system, a tester is connected to each protection relay, and a simulated voltage and a simulated current are input from the testers to the protection relay.

【0003】前記保護リレーに入力する模擬電圧、模擬
電流は、各端で同期がとれている必要があるため、従来
では、いわゆる電源同期方式を用いて同期をとってい
た。この電源同期方式を採用した保護リレーの対向試験
方式を、図5を用いて説明する。図5は、3端子送電線
系統Lの各端子A,B,Cに設置された保護リレー1
A,1B,1Cと、これらのリレーに接続された試験器
4A,4B,4Cとを示している。3は各保護リレー1
A,1B,1Cを結ぶ通信回線を示す。各試験器4A,
4B,4Cから、保護リレー1A,1B,1Cに配線5
A,5B,5Cを通してそれぞれ模擬の電圧、電流信号
が入力されるようになっている。
A simulated voltage and a simulated current input to the protection relay need to be synchronized at each end. Therefore, conventionally, a so-called power supply synchronization system has been used for synchronization. The opposing test method of the protection relay employing the power supply synchronization method will be described with reference to FIG. FIG. 5 shows a protection relay 1 installed at each terminal A, B, C of a three-terminal power transmission line system L.
A, 1B and 1C and testers 4A, 4B and 4C connected to these relays are shown. 3 is each protection relay 1
1 shows a communication line connecting A, 1B, and 1C. Each tester 4A,
4B, 4C to protection relays 1A, 1B, 1C
Simulated voltage and current signals are input through A, 5B, and 5C, respectively.

【0004】これらの模擬の電圧、電流信号の同期は、
送電線系統Lから配線6A,6B,6Cを通して取られ
るAC100V電圧(試験器の電源に用いる)に基づい
て、調整される。前記保護リレーの対向試験方式により
試験を行うには、3端子送電線系統Lのいずれか一端
(例えばA端とする)の保護リレー1Aの所定のポート
にトリガ8Aを入力する。通信回線3で結ばれた各保護
リレー1A,1B,1Cは、一斉に接点出力7A,7
B,7Cを出す。これに応じて各試験器4A,4B,4
Cは、各保護リレー1A,1B,1Cに同期のとれた模
擬の電圧、電流信号を出す。これにより、保護リレーの
動作試験を行うことができる。
The synchronization of these simulated voltage and current signals is as follows:
The adjustment is performed based on the AC 100 V voltage (used for the power supply of the tester) taken from the transmission line system L through the wires 6A, 6B, and 6C. In order to perform the test by the facing test method of the protection relay, a trigger 8A is input to a predetermined port of the protection relay 1A at one end (for example, A end) of the three-terminal transmission line system L. The protection relays 1A, 1B, and 1C connected by the communication line 3 simultaneously output contact outputs 7A, 7A.
Give B, 7C. According to this, each tester 4A, 4B, 4
C outputs simulated voltage and current signals synchronized with the respective protection relays 1A, 1B and 1C. Thereby, the operation test of the protection relay can be performed.

【0005】[0005]

【発明が解決しようとする課題】実際の市販の試験器に
は、電源同期機能を持っていないものが存在する。この
ような試験器を用いて保護リレーの対向試験を行うに
は、模擬の電圧、電流信号の同期をとるための工夫が必
要である。例えば、各端子A,B,Cに設置した試験器
同士を有線若しくは無線回線で結ぶことも考えられる
が、設備が大がかりになり試験費用が増えるので、現実
的でない。
There are actual commercially available testers which do not have a power supply synchronization function. In order to perform a facing test of a protection relay using such a tester, a device for synchronizing simulated voltage and current signals is required. For example, it is conceivable to connect the test devices installed at the terminals A, B, and C with a wired or wireless line, but this is not practical because the equipment becomes large and the test cost increases.

【0006】そこで、本発明は、送電線系統の各端子に
設置した試験器同士の接続をすることなく、模擬の電
圧、電流信号の端子ごとの同期をとることができ、もっ
て簡単に保護リレーの対向試験を行うことのできる方法
を実現することを目的とする。
Accordingly, the present invention is capable of synchronizing simulated voltage and current signals for each terminal without connecting test devices installed at each terminal of a transmission line system, thereby easily protecting the relay. It is an object of the present invention to realize a method capable of performing a facing test of the above.

【0007】[0007]

【課題を解決するための手段】本発明の保護リレーの対
向試験方法は、各試験器から模擬電圧、模擬電流を保護
リレーに入力し、保護リレーの位相差表示に基づいて、
各試験器の電圧信号又は電流信号の位相調整を行い、保
護リレーの位相差表示の時間経過に基づいて、各試験器
の電圧信号又は電流信号の周波数の調整を行った上で対
向試験を行う方法である。
According to the method of the present invention, a simulated voltage and a simulated current are input to a protection relay from each tester, and based on a phase difference display of the protection relay.
Adjust the phase of the voltage signal or current signal of each tester, adjust the frequency of the voltage signal or current signal of each tester based on the elapsed time of the phase difference display of the protection relay, and then perform the facing test Is the way.

【0008】前記の方法によれば、まず、各試験器から
模擬電圧、模擬電流を保護リレーに入力する。この各試
験器から模擬電圧、模擬電流の位相は、互いにずれてい
て、このまま試験を行ったのでは、保護リレーが誤動作
するので、模擬電圧、模擬電流の位相を調整する必要が
ある。そこで、当該保護リレーに付属している位相差表
示を利用する。この位相差表示は、いずれかの基準とな
る親の保護リレーに入力された電圧、電流の位相と、当
該保護リレーに入力された電圧、電流の位相との差を表
示する機能である。
According to the above method, first, a simulated voltage and a simulated current are input from each tester to the protection relay. The phases of the simulated voltage and the simulated current from each tester are shifted from each other, and if the test is performed as it is, the protection relay malfunctions. Therefore, it is necessary to adjust the phases of the simulated voltage and the simulated current. Therefore, a phase difference display attached to the protection relay is used. This phase difference display is a function of displaying the difference between the phase of the voltage and current input to the parent protection relay, which is one of the references, and the phase of the voltage and current input to the protection relay.

【0009】当該試験器の試験者は、この表示を見て、
表示された位相差を打ち消すように、試験器の電圧信号
又は電流信号の位相調整を行う。離れたところにいる他
の試験器の試験者も、当該保護リレーの表示を見て、表
示された位相差を打ち消すように、試験器の電圧信号又
は電流信号の位相調整を行う。このようにして、すべて
の試験器の電圧信号又は電流信号の位相が合うようにな
る。
The tester of the tester sees this display,
The phase of the voltage signal or the current signal of the tester is adjusted so as to cancel the displayed phase difference. A tester of another tester at a distance also looks at the display of the protection relay and adjusts the phase of the voltage signal or the current signal of the tester so as to cancel the displayed phase difference. In this way, the phase of the voltage signal or the current signal of all the testers is matched.

【0010】次に、保護リレーの位相差表示の時間経過
に基づいて、各試験器の電圧信号又は電流信号の周波数
を合わせる。これは、各試験器の電圧信号又は電流信号
の周波数が一致していないと、時間の経過とともに、電
圧信号又は電流信号の位相ずれがまた発生するからであ
る。これにより、すべての試験器の電圧信号又は電流信
号の周波数を合わせることができる。
Next, the frequency of the voltage signal or the current signal of each tester is adjusted based on the elapsed time of the phase difference display of the protection relay. This is because if the frequency of the voltage signal or the current signal of each tester does not match, a phase shift of the voltage signal or the current signal occurs again with the passage of time. Thereby, the frequency of the voltage signal or the current signal of all the testers can be matched.

【0011】以上の処理をした上で、試験器から模擬電
圧、模擬電流を当該保護リレーに入力すれば、電源同期
に対応していない試験器を使用して、保護リレーの対向
試験を行うことができる。なお、前記周波数の調整を行
った後、位相調整を再度行うことが望ましい。周波数の
調整を行ったときに、位相のずれが起こることがあるの
で、これを修正するためである。
[0011] After performing the above processing, if a simulated voltage and a simulated current are input from the tester to the protection relay, an opposite test of the protection relay can be performed using a tester that does not support power supply synchronization. Can be. After the frequency adjustment, it is desirable to perform the phase adjustment again. When the frequency is adjusted, a phase shift may occur. This is to correct this.

【0012】[0012]

【発明の実施の形態】以下、本発明の実施の形態を、添
付図面を参照しながら詳細に説明する。以下の説明で
は、端子A,B,Cに設置されていることを意味する参
照符号の添え字A,B,Cは、名称を総称するときに
は、省略することがある。図1は、3端子送電線系統L
を示す。3端子送電線系統Lの各端子A,B,Cには、
光ファイバ通信回線3で互いにつながれた保護リレー1
A,1B,1Cと、これらのリレーに接続された試験器
4A,4B,4Cとが設置されている。
Embodiments of the present invention will be described below in detail with reference to the accompanying drawings. In the following description, the suffixes A, B, and C of the reference numerals indicating that they are provided at the terminals A, B, and C may be omitted when the names are collectively referred to. FIG. 1 shows a three-terminal transmission line system L
Is shown. Each terminal A, B, C of the three-terminal transmission line system L
Protection relays 1 connected to each other by an optical fiber communication line 3
A, 1B, 1C and testers 4A, 4B, 4C connected to these relays are provided.

【0013】保護リレー1には、表示窓2A,2B,2
Cが付いていて、この表示窓2に、当該保護リレー2に
入力される電圧又は電流と、他の保護リレー2に入力さ
れる電圧又は電流との位相差が表示される。保護リレー
1から試験器4に、試験時に模擬の電圧、電流信号を出
力させるための接点入力7A,7B,7Cが入るように
なっている。この接点入力7が入れば、各試験器4か
ら、保護リレー1に、配線5A,5B,5Cを通してそ
れぞれ模擬の電圧、電流信号が出力される。
The protection relay 1 has display windows 2A, 2B, 2
The display window 2 displays the phase difference between the voltage or current input to the protection relay 2 and the voltage or current input to another protection relay 2. Contact inputs 7A, 7B, and 7C for outputting simulated voltage and current signals during the test are input from the protection relay 1 to the tester 4. When the contact input 7 is input, simulated voltage and current signals are output from the testers 4 to the protection relay 1 through the wires 5A, 5B, and 5C, respectively.

【0014】また、各試験器4には、接続端子を介し
て、試験器4から発生する信号の大きさ、周波数、位相
を設定するためのパーソナルコンピュータ9A,9B,
9Cが接続されている。パーソナルコンピュータ9には
表示器10A,10B,10C、マウス11A,11
B,11Cが付属している。各試験器4の内部構成を図
2に示す。試験器4は、CPU41,入出力回路42,
メモリ43,電圧、電流信号を発生するデジタル信号発
生回路(Digital Signal Processor)44,アナログ変換
回路45,アンプ46、スイッチ47等を備えている。
なお、デジタル信号発生回路44,アナログ変換回路4
5,アンプ46、スイッチ47は、実際には保護リレー
1に供給する各相電圧、各相電流の数に応じた数の回路
を持っているが、図2では便宜上、1つのみ図示してい
る。
Each tester 4 is connected to a personal computer 9A, 9B, or a personal computer 9A for setting the magnitude, frequency, and phase of a signal generated from the tester 4 via a connection terminal.
9C is connected. The personal computer 9 has displays 10A, 10B, 10C, mice 11A, 11
B, 11C are attached. FIG. 2 shows the internal configuration of each tester 4. The tester 4 includes a CPU 41, an input / output circuit 42,
It includes a memory 43, a digital signal generation circuit (Digital Signal Processor) 44 for generating voltage and current signals, an analog conversion circuit 45, an amplifier 46, a switch 47 and the like.
The digital signal generation circuit 44 and the analog conversion circuit 4
5, the amplifier 46 and the switch 47 actually have a number of circuits corresponding to the number of each phase voltage and each phase current supplied to the protection relay 1, but in FIG. 2, only one circuit is shown for convenience. I have.

【0015】保護リレー1の対向試験方法を実施するに
は、次の手順(a),(b),(c),(d)を順に実施する。3端子
送電線系統Lの各端子A,B,Cは離れているので、各
端子ごとに試験者が張り付く。総括試験者のいる親端子
を、ここではAとする。 (a)各リレー1を試験モードにし、端子Aにおいて、試
験開始のトリガ8Aを保護リレー1Aに入力する。する
と、保護リレー1Aから、他の保護リレーに試験開始を
知らせる信号が伝送され、各試験器4から保護リレー1
に、故障のない健全時の電圧、電流を模擬する電圧、電
流が入力される。
In order to carry out the facing test method for the protection relay 1, the following procedures (a), (b), (c) and (d) are carried out in order. Since the terminals A, B, and C of the three-terminal transmission line system L are separated from each other, a tester sticks to each terminal. Here, the parent terminal where the general tester is located is A. (a) Each relay 1 is set to the test mode, and a test start trigger 8A is input to the protection relay 1A at the terminal A. Then, a signal for notifying the start of the test is transmitted from the protection relay 1A to the other protection relays.
Then, a voltage and a current that simulate a normal voltage and a current without a failure are input.

【0016】図3(a)は、保護リレー1の表示窓2を示
す図である。試験者は、保護リレー1の表示窓2によ
り、当該保護リレー1に入力された模擬の電圧、電流
と、親の保護リレー1Aに入力された模擬の電圧、電流
との位相差を読み取る。試験者は、この読み取る位相差
が0になるように、試験器4から発生する模擬の電圧、
電流の位相を調整する。この調整は、図3(b)に示すよ
うにパーソナルコンピュータ9の表示器10に位相調整
キー(+,−)を表示させ、マウス11を使って(+)
又は(−)をクリックすることにより行う。なお、位相
調整キーは(+,−)でなく三角マーク「△▽」である
こともある。
FIG. 3A is a view showing the display window 2 of the protection relay 1. The tester reads the phase difference between the simulated voltage and current input to the protection relay 1 and the simulated voltage and current input to the parent protection relay 1A through the display window 2 of the protection relay 1. The tester sets a simulated voltage generated from the tester 4 so that the read phase difference becomes 0,
Adjust the current phase. This adjustment is performed by displaying the phase adjustment keys (+,-) on the display 10 of the personal computer 9 as shown in FIG.
Or, it is performed by clicking (-). The phase adjustment key may be a triangle mark “マ ー ク” instead of (+, −).

【0017】(b)位相差調整が終わると、試験者は一定
時間の経過を待ち、位相差が発生しているかどうかを再
度調べる。各試験器4の模擬電圧、模擬電流の周波数が
互いに少しでもずれていれば、時間の経過とともに位相
差が発生し、保護リレー1の表示窓2に位相差が表示さ
れる。そこで、試験者は、経過時間と表示窓2の位相差
表示を調べて、それらのデータをパーソナルコンピュー
タ9に入力する。
(B) After the adjustment of the phase difference is completed, the tester waits for a lapse of a predetermined time and checks again whether or not a phase difference has occurred. If the frequencies of the simulated voltage and simulated current of each tester 4 are slightly different from each other, a phase difference occurs with the passage of time, and the phase difference is displayed on the display window 2 of the protection relay 1. Then, the tester checks the elapsed time and the phase difference display on the display window 2 and inputs the data to the personal computer 9.

【0018】図4は、パーソナルコンピュータ9の表示
器10の入力画面を示す図である。所定の窓21に経過
時間を入力し、他の所定の窓22に発生した位相差を入
力する。そして確定キー23をクリックすると、以後、
位相差が発生しないように周波数を変更する。この周波
数の変更のアルゴリズムを説明する。例えば、周波数を
60Hzとし、端子Bでの調整を想定する。
FIG. 4 is a view showing an input screen of the display 10 of the personal computer 9. The elapsed time is input to a predetermined window 21 and the phase difference generated in another predetermined window 22 is input. Then, when the confirmation key 23 is clicked,
Change the frequency so that no phase difference occurs. An algorithm for changing the frequency will be described. For example, assume that the frequency is 60 Hz, and adjustment at terminal B is assumed.

【0019】端子Bにおいて、m分間でn°位相が進ん
だとする。1サイクルは1/60[秒]なので、1サイ
クルでn/3600m[°]位相が進んだことになる。
したがって、1周期を1/60×n/3600m×1/
360[秒]だけ長くすれば、以後の位相ずれをなくす
ことができる。すなわち、端子Bの模擬電流、模擬電圧
の周波数を 1/{1/60+n/60・3600m・360}[H
z] とすればよい。
At terminal B, it is assumed that the n ° phase has advanced in m minutes. Since one cycle is 1/60 [sec], the phase is advanced by n / 3600 m [°] in one cycle.
Therefore, one cycle is 1/60 × n / 3600m × 1 /
By increasing the length by 360 [seconds], the subsequent phase shift can be eliminated. That is, the frequency of the simulated current and the simulated voltage of the terminal B is set to 1 / {1/60 + n / 60 · 3600 m · 360} [H
z].

【0020】(c)周波数が一致した状態で、最後に、も
う一度(a)と同じ位相差調整を行う。 (d)前記の(a)から(c)の調整により、各端子で模擬電
圧、模擬電流の周波数、位相が一致するので、模擬電
圧、模擬電流の位相や大きさを変化させて、故障を模擬
的に発生させ、保護リレー1の動作試験を行う。以上が
本発明の実施の形態の説明であるが、上述した実施の形
態は、本発明の好ましい実施例を例示したものに過ぎ
ず、本発明は上述した実施の形態に限定されない。例え
ば、送電線系統の端子の数は3つに限らず、2つでも4
つ以上でもよい。その他、本発明の範囲内で種々の設計
変更が可能である。
(C) With the frequencies matched, finally, the same phase difference adjustment as in (a) is performed once again. (d) Since the simulated voltage and the simulated current frequency and phase match at each terminal by adjusting the above (a) to (c), the simulated voltage and the simulated current are changed in phase and magnitude to prevent failure. The protection relay 1 is simulated and an operation test is performed. The above is the description of the embodiment of the present invention. However, the above embodiment is merely an example of the preferred embodiment of the present invention, and the present invention is not limited to the above embodiment. For example, the number of terminals in the transmission line system is not limited to three, but two
More than one. In addition, various design changes are possible within the scope of the present invention.

【0021】[0021]

【発明の効果】以上のように本発明の保護リレーの対向
試験方法によれば、電源同期機能を持っていない試験器
に対して、位相の調整、周波数の調整をすることによ
り、模擬電圧、模擬電流信号の同期をとって、保護リレ
ーの対向試験を行うことができる。
As described above, according to the protection relay facing test method of the present invention, the simulated voltage and the frequency can be adjusted by adjusting the phase and the frequency of the tester having no power supply synchronization function. The facing test of the protection relay can be performed by synchronizing the simulated current signals.

【図面の簡単な説明】[Brief description of the drawings]

【図1】保護リレー1、試験器4が設置された3端子送
電線系統を示す図である。
FIG. 1 is a diagram showing a three-terminal transmission line system in which a protection relay 1 and a tester 4 are installed.

【図2】試験器4の内部構成を示す図である。FIG. 2 is a diagram showing an internal configuration of a tester 4;

【図3】(a)は保護リレー1の表示窓2を示す図であ
り、(b)は、位相調整するときのパーソナルコンピュー
タ9の表示器10の位相調整キーを示す図である。
3A is a diagram showing a display window 2 of the protection relay 1, and FIG. 3B is a diagram showing a phase adjustment key of a display 10 of the personal computer 9 when performing phase adjustment.

【図4】パーソナルコンピュータ9の表示器10の時
間、位相差入力画面を示す図である。
FIG. 4 is a diagram showing a time and phase difference input screen of the display device 10 of the personal computer 9;

【図5】従来の保護リレー1、試験器4が設置された3
端子送電線系統を示す図である。
FIG. 5 shows a conventional protection relay 1 and a test device 4 provided with the test device 4;
It is a figure showing a terminal power line system.

【符号の説明】[Explanation of symbols]

1,1A,1B,1C 保護リレー 2,2A,2B,2C 表示窓 3 通信回線 4,4A,4B,4C 試験器 7,7A,7B,7C 接点出力 8A トリガ 9,9A,9B,9C パーソナルコンピュータ 10,10A,10B,10C 表示器 11,11A,11B,11C マウス 1, 1A, 1B, 1C Protection relay 2, 2A, 2B, 2C Display window 3 Communication line 4, 4A, 4B, 4C Tester 7, 7A, 7B, 7C Contact output 8A Trigger 9, 9, A, 9B, 9C Personal computer 10, 10A, 10B, 10C Display 11, 11A, 11B, 11C Mouse

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】電力系統の各端に設置されている保護リレ
ーにそれぞれ試験器をつなぎ、試験器から模擬電圧、模
擬電流を保護リレーに入力することにより保護リレーの
対向試験を行う方法において、 各試験器から模擬電圧、模擬電流を保護リレーに入力
し、 保護リレーの位相差表示に基づいて、各試験器の電圧信
号又は電流信号の位相調整を行い、 保護リレーの位相差表示の時間経過に基づいて、各試験
器の電圧信号又は電流信号の周波数の調整を行った上で
対向試験を行うことを特徴とする保護リレーの対向試験
方法。
1. A method for performing a facing test of a protection relay by connecting a test device to each of the protection relays installed at each end of the power system and inputting a simulated voltage and a simulated current from the test device to the protection relay. Input the simulated voltage and simulated current from each tester to the protection relay, adjust the phase of the voltage signal or current signal of each tester based on the phase difference display of the protection relay, and elapse the time of the protection relay phase difference display A method of opposing a protection relay, wherein the opposing test is performed after adjusting the frequency of the voltage signal or the current signal of each tester based on the above.
【請求項2】前記周波数の調整を行った後、対向試験を
行う前に、位相調整を再度行うことを特徴とする請求項
1記載の保護リレーの対向試験方法。
2. The method according to claim 1, wherein the phase adjustment is performed again after the frequency adjustment and before the opposition test is performed.
JP11175802A 1999-06-22 1999-06-22 Method for performing counter test of protective relay Pending JP2001004688A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11175802A JP2001004688A (en) 1999-06-22 1999-06-22 Method for performing counter test of protective relay

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11175802A JP2001004688A (en) 1999-06-22 1999-06-22 Method for performing counter test of protective relay

Publications (1)

Publication Number Publication Date
JP2001004688A true JP2001004688A (en) 2001-01-12

Family

ID=16002511

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11175802A Pending JP2001004688A (en) 1999-06-22 1999-06-22 Method for performing counter test of protective relay

Country Status (1)

Country Link
JP (1) JP2001004688A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102129001A (en) * 2011-01-07 2011-07-20 山东大学 Digital relay protection device testing system and method
JP2021148654A (en) * 2020-03-19 2021-09-27 一般財団法人中部電気保安協会 Relay testing device attachment

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102129001A (en) * 2011-01-07 2011-07-20 山东大学 Digital relay protection device testing system and method
JP2021148654A (en) * 2020-03-19 2021-09-27 一般財団法人中部電気保安協会 Relay testing device attachment
JP7000485B2 (en) 2020-03-19 2022-02-10 一般財団法人中部電気保安協会 Relay test equipment attachment

Similar Documents

Publication Publication Date Title
JP2007207275A (en) Information processor and information processing method
KR850003811A (en) Device for controlling and calibrating raw electrical signals
JPH06249919A (en) Interterminal-connection test method of semiconductor integrated circuit device
JP6456573B1 (en) Protection relay device characteristic test system
JP2001004688A (en) Method for performing counter test of protective relay
JP2000304794A (en) Conduction immunity testing device
JP2000088923A (en) Semiconductor integrated circuit
JP3353288B2 (en) LSI test equipment
JP2001332691A (en) Semiconductor device and circuit module comprising the same
JPS5850376B2 (en) display device
JP2890670B2 (en) Synchronous operation compatible waveform generator
JPH04271224A (en) Digital current differential relay
JP2002296315A (en) Circuit substrate inspecting device and circuit substrate manufacturing method
JP2836043B2 (en) Method and apparatus for generating pseudo-failure for high-speed circuit
JPH0675015A (en) Ac measuring voltage applying circuit synchronized with pattern signal generator
JP3224651B2 (en) Digital output device with inspection output
JPH01309446A (en) Line simulator
JPH08240646A (en) Testing method of withstand strength to pulse interference wave synchronous with signal
JPH1051942A (en) Particularizing method for signal transmitting unit for electric equipment and electric equipment with signal transmitting particularizing function
JPH04278613A (en) Clock device of duplex constitution
JP2745775B2 (en) Synchronous operation compatible measuring device
JP3176971B2 (en) Instrumentation system with maintenance function
JP2007315828A (en) Test system
JP2000307683A (en) Communication error generating device
JPH0252461A (en) Semiconductor device