JP2000330522A - Address type picture display device - Google Patents

Address type picture display device

Info

Publication number
JP2000330522A
JP2000330522A JP11140759A JP14075999A JP2000330522A JP 2000330522 A JP2000330522 A JP 2000330522A JP 11140759 A JP11140759 A JP 11140759A JP 14075999 A JP14075999 A JP 14075999A JP 2000330522 A JP2000330522 A JP 2000330522A
Authority
JP
Japan
Prior art keywords
display
video
signal
rgb
block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11140759A
Other languages
Japanese (ja)
Other versions
JP3406536B2 (en
Inventor
Masaru Hashimoto
賢 橋本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP14075999A priority Critical patent/JP3406536B2/en
Publication of JP2000330522A publication Critical patent/JP2000330522A/en
Application granted granted Critical
Publication of JP3406536B2 publication Critical patent/JP3406536B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a high resolution address type picture display device by preventing hue changes and color uneveness/color moire. SOLUTION: A display part 13 consists of an RGB block 1 in which display pixels of primary colors RGB(red, green and blue) are arrange in a line and a Y block 2 which is arranged at the right neighboring of the RGB block 1 in the direction of a scanning line and which has display pixels of white(W). A sampling circuit 10 samples video signals and supplies luminance/color difference video signals Y/Pr, Pb to a matrix transformation circuit 11 and also supplies a luminance signal Yd to a video signal changeover switch and panel driving circuit 12. The video RGB signals Rd, Gd, Bd transformed in the circuit 11 are supplied to the changeover switch and the circuit 12 drives the display pixels of a panel video display part 13 by alternately and successively changing over the video RGB signals and the luminance signals Yd.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、画像の表示等を行
うアドレス型の画像表示装置に係わり、特に多色表示を
行うカラーフィルターを備えたアドレス型の画像表示装
置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an address type image display device for displaying an image and the like, and more particularly to an address type image display device having a color filter for displaying a multi-color image.

【0002】[0002]

【従来の技術】従来のアドレス型の画像表示装置として
は、例えば、特開平6−324649号公報に記載され
たものがある。この公報によれば、図7に示す如き、L
CDパターン及び色フィルター構造を提案し、かつG
(緑)表示画素の輝度レベルを調整する手段を有したパ
ネル駆動方法を提案している。すなわち、図7は、LC
Dパターンと、その前面に配設される色フィルターの構
成を示すもので、そのLCDパターン図の様に垂直信号
線Lj,Lj+1,Lj+2, … 及びゲート線Gi
i+1,Gi+2 … は、直線的に配列されて、LCDパ
ターン及び色フィルターの製作加工の難しさを解消して
いる。
2. Description of the Related Art A conventional address type image display device is disclosed in, for example, Japanese Patent Application Laid-Open No. 6-324649. According to this publication, as shown in FIG.
Propose CD pattern and color filter structure, and
(Green) A panel driving method having means for adjusting a luminance level of a display pixel is proposed. That is, FIG.
It shows a D pattern and a configuration of a color filter disposed on the front surface thereof. As shown in the LCD pattern diagram, vertical signal lines L j , L j + 1 , L j + 2 ,... And gate lines G i ,
G i + 1 , G i + 2 ... Are arranged linearly to eliminate the difficulty in manufacturing LCD patterns and color filters.

【0003】この色フィルターの構成は、2×2配置の
4個の表示画素(R(赤)/G(緑)/B(青)/G
(緑)のフィルターないしはR(赤)/G(緑)/B
(青)/W(白)のフィルター)で1表示ブロックを形
成している。一方映像信号は3個の原色信号R/G/B
で表現されるため、3個の信号を4個の画素で表示すべ
く何らかの対処策が必要になる。この対処として、図8
に示す如く、G表示画素の輝度レベルを1/2に調整出
来る様に、G信号の振幅レベルを調整する手段(レベル
変換器)を具備した回路例を取り上げている。
The configuration of this color filter is composed of four display pixels (R (red) / G (green) / B (blue) / G
(Green) filter or R (red) / G (green) / B
(Blue) / W (white) filter) to form one display block. On the other hand, the video signal is composed of three primary color signals R / G / B
Therefore, some countermeasure is required to display three signals with four pixels. To deal with this, FIG.
As shown in (1), a circuit example provided with a means (level converter) for adjusting the amplitude level of the G signal so that the luminance level of the G display pixel can be adjusted to 1 /.

【0004】[0004]

【発明が解決しようとする課題】図9に示すように、従
来構成では、1/2レベルのG信号で2個のG表示画素
(ないしは1個のG表示画素と1個のW表示画素)を駆
動するため、解像度を向上させることが可能になる。し
かしながら、3色(R/G/B)信号と当該3色信号の
位置とは異なる位置のG信号をそれぞれ異なる振幅で、
すなわちR信号:1、G信号:1/2、B信号:1、隣
の異なる位置のG信号:1/2のレベルを有する4個の
信号で、2×2配置の4個の表示画素(R/G/B/G
のフィルターないしはR/G/B/Wのフィルター)を
駆動するため、色相変化や色ムラ/色モアレが発生し、
特に高域周波数成分を持った映像にて問題があった。
As shown in FIG. 9, in the conventional configuration, two G display pixels (or one G display pixel and one W display pixel) are formed by a 1/2 level G signal. , It is possible to improve the resolution. However, the three-color (R / G / B) signal and the G signal at a position different from the position of the three-color signal are respectively different in amplitude,
That is, four signals having a level of R signal: 1, G signal: 1/2, B signal: 1, and G signal at a different position adjacent thereto: 1/2, and four display pixels (2 × 2 arrangement) ( R / G / B / G
, Or R / G / B / W filters), hue change and color unevenness / color moiré occur.
In particular, there is a problem with an image having a high frequency component.

【0005】本発明の目的は、上記の問題点を解消し、
色相変化や色ムラ/色モアレの発生を防止して、高解像
度のアドレス型の画像表示装置を提供することにある。
[0005] An object of the present invention is to solve the above problems,
An object of the present invention is to provide a high-resolution address-type image display device in which hue change and color unevenness / color moiré are prevented from occurring.

【0006】[0006]

【課題を解決するための手段】請求項1記載のアドレス
型の画像表示装置は、赤緑青からなる3原色の表示画素
を一列に配した表示画素ブロックと、前記表示画素ブロ
ックの一隣に配した白の表示画素とを繰り返し配置した
表示部と、輝度信号と色差信号からなる映像信号を入力
して、前記3原色の表示画素に供給する映像RGB信号
と、前記白の表示画素に供給する映像輝度信号に変換す
る信号変換手段と、前記映像RGB信号と前記映像輝度
信号を交互に順次切り換えて、3原色及び白の表示画素
を駆動する駆動手段と、を具備することを特徴とする。
According to a first aspect of the present invention, there is provided an address type image display device comprising: a display pixel block in which display pixels of three primary colors of red, green and blue are arranged in a line; A display unit in which white display pixels are repeatedly arranged, a video signal composed of a luminance signal and a color difference signal are input, and a video RGB signal to be supplied to the three primary color display pixels and a video RGB signal to be supplied to the white display pixels It is characterized by comprising a signal converting means for converting to a video luminance signal, and a driving means for driving the three primary colors and white display pixels by sequentially and alternately switching the video RGB signal and the video luminance signal.

【0007】請求項2記載のアドレス型の画像表示装置
は、前記表示部が、前記表示画素ブロックに対する白表
示画素の配列が、奇数ラインと偶数ラインでは逆になっ
ていることを特徴とする。
According to a second aspect of the present invention, in the address type image display device, the display section is arranged such that the arrangement of white display pixels with respect to the display pixel block is reversed in odd lines and even lines.

【0008】請求項3記載のアドレス型の画像表示装置
は、前記表示部が、前記表示画素ブロックの中で赤表示
画素と青表示画素の配置を、前記表示画素ブロックの所
定単位毎に交換する配列構造をなすことを特徴とする。
According to a third aspect of the present invention, in the address type image display device, the display unit exchanges the arrangement of red display pixels and blue display pixels in the display pixel block for each predetermined unit of the display pixel block. It is characterized by forming an array structure.

【0009】本発明のアドレス型の画像表示装置にあっ
ては、R(赤),G(緑),B(青),W(白)の表示
画素が一列に配列されて、高解像度で簡単な色フィルタ
ー構成及びパネルパターン構成が得られる。同時に、
R,G,B,Wの表示画素に対して、駆動信号である映
像RGB信号や映像輝度信号を、交互に順次切り換え
て、同一振幅で厳密に対応させたので、色相変化や色ム
ラ/色モアレの発生を解消する。
In the address type image display device of the present invention, the display pixels of R (red), G (green), B (blue), and W (white) are arranged in a line, so that high resolution and simple operation can be achieved. A color filter configuration and a panel pattern configuration can be obtained. at the same time,
Since the video RGB signal and the video luminance signal, which are drive signals, are alternately and sequentially switched to the R, G, B, and W display pixels to exactly correspond with the same amplitude, hue change and color unevenness / color Eliminate the occurrence of moire.

【0010】[0010]

【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を参照しながら説明する。図1は、本発明に係
るアドレス型の画像表示装置の一実施形態を示すブロッ
ク図である。図2は、表示部のフィルターを示す構成図
であり、図3は、表示部のパネルパターンを示す説明図
である。このアドレス型の画像表示装置は、サンプリン
グ回路10と、マトリックス変換回路11と、映像信号
切り換えスイッチ及びパネル駆動部12と、パネル映像
表示部13とからなる構成である。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing an embodiment of an address type image display device according to the present invention. FIG. 2 is a configuration diagram illustrating a filter of the display unit, and FIG. 3 is an explanatory diagram illustrating a panel pattern of the display unit. This address type image display device has a configuration including a sampling circuit 10, a matrix conversion circuit 11, a video signal changeover switch and panel driving section 12, and a panel video display section 13.

【0011】表示部13は、3原色(RGB)の表示画
素を一列に配置したRGBブロック1と、走査ライン方
向におけるRGBブロック1の右隣に配置した白(W)
の表示画素であるYブロック2とで構成され、これらR
GBブロック1とYブロック2がこの配列で繰り返し配
置されている。したがって、3原色の表示画素と白の表
示画素が一列に配置されることになり、高解像度な映像
表現が可能である。図2に示すように、フィルター構成
は、奇数走査ラインと偶数走査ラインが同じ配列で、左
から右へRGBWの順で並んでいる。当然ながら、パネ
ルパターンも、図3に示すように、フィルターと同様の
配列でRGBWの順で並んでおり、垂直信号線Lj,L
j+1,Lj+2, … 及びゲート線Gi,Gi+1,Gi+2
… が、直線的に配列されている。
The display unit 13 has an RGB block 1 in which display pixels of three primary colors (RGB) are arranged in a line, and a white (W) arranged right next to the RGB block 1 in the scanning line direction.
And Y blocks 2 which are display pixels of
GB block 1 and Y block 2 are repeatedly arranged in this arrangement. Therefore, the display pixels of the three primary colors and the display pixels of white are arranged in a line, and high-resolution image expression is possible. As shown in FIG. 2, in the filter configuration, odd scan lines and even scan lines have the same arrangement, and are arranged in order of RGBW from left to right. Of course, as shown in FIG. 3, the panel patterns are also arranged in the same arrangement as the filters in the order of RGBW, and the vertical signal lines L j and L
j + 1, L j + 2 , ... and the gate line G i, G i + 1, G i + 2
Are arranged linearly.

【0012】サンプリング回路10の前段に配置された
入力端子TY,TPr,TPbには、映像信号である輝
度信号Y、色差信号Pr、色差信号Pbが入力され、サ
ンプリング回路10に供給される。これらの映像信号は
デジタル信号であってもアナログ信号であってもよい。
A luminance signal Y, a chrominance signal Pr, and a chrominance signal Pb, which are video signals, are input to input terminals TY, TPr, and TPb disposed in a stage preceding the sampling circuit 10, and are supplied to the sampling circuit 10. These video signals may be digital signals or analog signals.

【0013】サンプリング回路10は、映像信号Y,P
r,Pbをサンプリングし、マトリックス変換回路11
に輝度/色差映像信号Y/Pr,Pbを供給するととも
に、映像信号切り換えスイッチ及びパネル駆動部12に
輝度信号Ydを供給する。このマトリックス変換回路1
1で輝度/色差映像信号Y/Pr,Pbは3原色映像信
号R/G/Bに変換される。ここで、図1において、Y
d,Rd,Gd,Bdは、それぞれ輝度信号、赤信号、
緑信号、青信号であり、dはサンプリング時の時順位を
示す連続番号である。
The sampling circuit 10 outputs the video signals Y, P
r and Pb are sampled, and the matrix conversion circuit 11
And a luminance / color difference video signal Y / Pr, Pb, and a luminance signal Yd to the video signal changeover switch and the panel drive unit 12. This matrix conversion circuit 1
At 1, the luminance / color difference video signals Y / Pr, Pb are converted into three primary color video signals R / G / B. Here, in FIG.
d, Rd, Gd, and Bd are a luminance signal, a red signal,
A green signal and a blue signal, and d is a serial number indicating the time order at the time of sampling.

【0014】サンプリング回路10及びマトリックス変
換回路11からのサンプリングされた映像信号Yd,R
d,Gd,Bdは、表示画素への映像信号切り換えスイ
ッチ&パネル駆動回路12に供給される。この動作の様
子を図4に示す。上記の表示画素への映像信号切り換え
スイッチ&パネル駆動回路12では、パネル映像表示部
13に適切な映像信号を供給して、映像を表現する。す
なわち、図4に示されているように、下記の動作をさせ
る。
The sampled video signals Yd, R from the sampling circuit 10 and the matrix conversion circuit 11
d, Gd, and Bd are supplied to a switch & panel driving circuit 12 for switching a video signal to a display pixel. This operation is shown in FIG. The above-mentioned video signal switching switch & panel driving circuit 12 for the display pixels supplies an appropriate video signal to the panel video display unit 13 to express a video. That is, the following operation is performed as shown in FIG.

【0015】 ・ 白(W)の表示画素へは、輝度映像信号Yd;Y
2,Y4,Y6・・・を順次供給、駆動する。 ・赤(R)の表示画素へは、赤映像信号Rd;R1,R
3,R5・・・を順次供給、駆動する。 ・緑(G)の表示画素へは、緑映像信号Gd;G1,G
3,G5・‥を順次供給、駆動する。 ・青(B)の表示画素へは、青映像信号Bd;B1,B
3,B5…を順次供給、駆動する。
A luminance video signal Yd; Y is applied to a white (W) display pixel.
2, Y4, Y6,... Are sequentially supplied and driven. -Red image signal Rd; R1, R to display pixel of red (R)
, R5... Are sequentially supplied and driven. A green image signal Gd; G1, G to a green (G) display pixel;
3, G5 · ‥ are sequentially supplied and driven. A blue video signal Bd; B1, B to a blue (B) display pixel
, B5... Are sequentially supplied and driven.

【0016】こうして、映像信号切り換えスイッチ&パ
ネル駆動回路12は、映像RGB信号Rd,Gd,Bd
と輝度信号Ydを交互に順次切り換えて、同一振幅で、
パネル映像表示部13の3原色及び白の表示画素を駆動
する。色フィルターの表示画素構成をR:G:B:Wと
一列に配列し、パネルパターンの垂直信号線Lj
j+1,Lj+2,Lj+3 … 及びゲート線Gi,Gi+1
… は直線的に配列されていることから高解像度で簡単
な色フィルター構成及びパネルパターン構成がえられ
る。同時に、R、G、B、Wの表示画素(RGBブロッ
ク1及びYブロック2)を駆動する信号には、それぞれ
映像RGB信号と輝度信号を厳密に対応させたので、色
相変化や色ムラ/色モアレの発生を防止する。
Thus, the video signal changeover switch & panel drive circuit 12 outputs the video RGB signals Rd, Gd, Bd
And the luminance signal Yd are alternately and sequentially switched to have the same amplitude,
The three primary colors and white display pixels of the panel image display unit 13 are driven. The display pixel configuration of the color filter is arranged in a line with R: G: B: W, and the vertical signal lines L j ,
L j + 1 , L j + 2 , L j + 3 ... And gate lines G i , G i + 1
Are linearly arranged, so that a simple color filter configuration and a panel pattern configuration can be obtained with high resolution. At the same time, the signals for driving the R, G, B, and W display pixels (the RGB block 1 and the Y block 2) correspond exactly to the video RGB signal and the luminance signal. Prevent the occurrence of moire.

【0017】上述の色フィルターの配列構成は、図5及
び図6で示す如き構成であってもよい。図5は、3原色
(R/G/B)の表示画素からなるRGBブロック1
と、その表示画素の隣に白(W)の表示画素であるYブ
ロック2とを配列した表示画素の構成にあって、奇数走
査ラインにRGBブロック1からYブロック2への順位
配列(またはYブロック2からRGBブロック13への
順位配列)を、偶数走査ラインにYブロック2からRG
Bブロック1への順位配列(またはRGBブロック1か
らYブロック2への順位配列)を配置してなるものであ
る。すなわち、RGB素ブロック1に対するYブロック
2の配列が、奇数走査ラインと偶数走査ラインでは逆に
なっている。また、奇数走査ラインと偶数走査ラインで
は、右方向に1画素だけずれて配列されている。パネル
映像表示部13は、表示画素がこのような配列構造であ
るので、図2の構成に比べ、表示映像の空間的ひずみを
見かけ上、低減可能である。図6は、図5の配置を90
度回転した配列構成であり、図5の構成と同等な効果が
ある。
The arrangement of the color filters described above may be as shown in FIGS. 5 and 6. FIG. 5 shows an RGB block 1 composed of display pixels of three primary colors (R / G / B).
And a display pixel in which a white (W) display pixel Y block 2 is arranged next to the display pixel, and an odd-numbered scanning line is arranged in order from the RGB block 1 to the Y block 2 (or Y The order arrangement from the block 2 to the RGB block 13) is changed from the Y block 2 to the RGB
In this example, a rank array to B block 1 (or a rank array from RGB block 1 to Y block 2) is arranged. That is, the arrangement of the Y blocks 2 with respect to the RGB elementary blocks 1 is reversed between the odd scan lines and the even scan lines. Further, the odd-numbered scan lines and the even-numbered scan lines are arranged to be shifted by one pixel to the right. Since the display pixels of the panel image display unit 13 have such an array structure, spatial distortion of the display image can be apparently reduced as compared with the configuration of FIG. FIG. 6 shows the arrangement of FIG.
This is an arrangement configuration rotated by degrees, and has the same effect as the configuration of FIG.

【0018】更に、図2、図5、図6の配列構成から、
R表示画素(Rフィルター)とB表示画素(Bフィルタ
ー)の配置を置換した構成であってもよい。すなわち、
3原色(R/G/B)の表示画素からなるRGBブロッ
ク1とその隣に白(W)の表示画素であるYブロック2
を配列した表示画素の構成にあって、RGBブロック1
の中でR表示画素(Rフィルター)とB表示画素(Bフ
ィルター)の配置をRGBブロックの所定単位毎に交換
する配列構造を有するものである。
Further, from the arrangements of FIGS. 2, 5, and 6,
A configuration in which the arrangement of the R display pixels (R filter) and the B display pixels (B filter) is replaced may be employed. That is,
An RGB block 1 composed of display pixels of three primary colors (R / G / B) and a Y block 2 which is a display pixel of white (W) adjacent thereto.
In the configuration of the display pixels in which the RGB blocks 1 are arranged.
Has an arrangement structure in which the arrangement of R display pixels (R filters) and B display pixels (B filters) is exchanged for each predetermined unit of an RGB block.

【0019】[0019]

【発明の効果】本発明のアドレス型の画像表示装置にあ
っては、3原色の表示画素と白の表示画素とを一列に配
列して、高解像度な映像表現が可能な構成とし、映像R
GB信号と映像輝度信号に、3原色の表示画素と白の表
示画素を厳密に対応させたので、色相変化や色ムラ/色
モアレのない高性能、高画質な映像表示装置が得られ
る。
According to the address type image display device of the present invention, the display pixels of the three primary colors and the white display pixels are arranged in a line to enable high-resolution image expression.
Since the three primary color display pixels and the white display pixels are strictly associated with the GB signal and the video luminance signal, a high-performance, high-quality video display device free from hue change, color unevenness, and color moiré can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明に係るアドレス型の画像表示装置の一実
施形態を示すブロック図である。
FIG. 1 is a block diagram showing an embodiment of an address type image display device according to the present invention.

【図2】本発明に係るアドレス型の表示装置に用いるフ
ィルターの構成図である。
FIG. 2 is a configuration diagram of a filter used in an address type display device according to the present invention.

【図3】本発明に係るアドレス型の表示装置に用いるパ
ネルのパターンの説明図である。
FIG. 3 is an explanatory diagram of a panel pattern used in the address type display device according to the present invention.

【図4】表示画素への駆動信号の動作を示す説明図であ
る。
FIG. 4 is an explanatory diagram showing an operation of a drive signal to a display pixel.

【図5】本発明に係るアドレス型の表示装置に用いるフ
ィルターの他の構成図である。
FIG. 5 is another configuration diagram of a filter used in the address type display device according to the present invention.

【図6】本発明に係るアドレス型の表示装置に用いるフ
ィルターの更に他の構成図である。
FIG. 6 is a diagram showing still another configuration of the filter used in the address type display device according to the present invention.

【図7】従来の固体表示装置におけるフィルターの構成
図およびLCDパターンである。
FIG. 7 is a configuration diagram and an LCD pattern of a filter in a conventional solid-state display device.

【図8】従来の固体表示装置における回路ブロック図で
ある。
FIG. 8 is a circuit block diagram of a conventional solid-state display device.

【図9】従来の実施例における表示画素への駆動信号を
動作を示す説明図である。
FIG. 9 is an explanatory diagram showing an operation of driving signals to display pixels in a conventional example.

【符号の説明】[Explanation of symbols]

1 RGBブロック 2 Yブロック 10 サンプリング回路 11 マトリックス変換回路 12 映像信号切り換えスイッチ及びパネル駆動回路 13 パネル映像表示部 Reference Signs List 1 RGB block 2 Y block 10 Sampling circuit 11 Matrix conversion circuit 12 Video signal changeover switch and panel drive circuit 13 Panel video display section

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H091 FA02Y FD04 GA11 LA20 LA21 2H093 NA44 NA63 NC13 NC14 NC16 ND01 ND24 5C006 AA01 AA22 AF42 AF46 AF85 BB11 BC16 BF21 BF23 BF46 FA22 FA56 5C080 AA10 BB05 CC03 DD05 EE30 FF09 JJ02 JJ05 JJ06 5C094 AA08 AA53 AA56 BA43 CA19 CA20 CA24 DB01 DB04 EA04 ED03 FA01 GA10  ──────────────────────────────────────────────────続 き Continuing on the front page F term (reference) 2H091 FA02Y FD04 GA11 LA20 LA21 2H093 NA44 NA63 NC13 NC14 NC16 ND01 ND24 5C006 AA01 AA22 AF42 AF46 AF85 BB11 BC16 BF21 BF23 BF46 FA22 FA56 5C080 AA10 BB05 CC05 DD05 EJ05 5 AA08 AA53 AA56 BA43 CA19 CA20 CA24 DB01 DB04 EA04 ED03 FA01 GA10

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 赤緑青からなる3原色の表示画素を一列
に配した表示画素ブロックと、前記表示画素ブロックの
一隣に配した白の表示画素とを繰り返し配置した表示部
と、 輝度信号と色差信号からなる映像信号を入力して、前記
3原色の表示画素に供給する映像RGB信号と、前記白
の表示画素に供給する映像輝度信号に変換する信号変換
手段と、 前記映像RGB信号と前記映像輝度信号を交互に順次切
り換えて、3原色及び白の表示画素を駆動する駆動手段
と、を具備することを特徴とするアドレス型の画像表示
装置。
1. A display section in which display pixel blocks of three primary colors of red, green and blue are arranged in a line, and a white display pixel arranged next to the display pixel block are repeatedly arranged. A video signal comprising a color difference signal, and a video RGB signal to be supplied to the display pixels of the three primary colors; a signal conversion means for converting the video RGB signal to a video luminance signal to be supplied to the white display pixel; An address-type image display device comprising: a driving unit for driving display pixels of three primary colors and white by alternately and sequentially switching video luminance signals.
【請求項2】 前記表示部は、前記表示画素ブロックに
対する白表示画素の配列が、奇数ラインと偶数ラインで
は逆になっていることを特徴とする請求項1記載のアド
レス型の画像表示装置。
2. The address type image display device according to claim 1, wherein the display section has an arrangement of white display pixels in the display pixel block which is reversed between an odd line and an even line.
【請求項3】 前記表示部は、前記表示画素ブロックの
中で赤表示画素と青表示画素の配置を、前記表示画素ブ
ロックの所定単位毎に交換する配列構造をなすことを特
徴とする請求項1又は2記載のアドレス型の画像表示装
置。
3. The display unit according to claim 2, wherein the display unit has an arrangement structure in which the arrangement of red display pixels and blue display pixels in the display pixel block is exchanged for each predetermined unit of the display pixel block. 3. The address type image display device according to 1 or 2.
JP14075999A 1999-05-20 1999-05-20 Address type image display device Expired - Fee Related JP3406536B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14075999A JP3406536B2 (en) 1999-05-20 1999-05-20 Address type image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14075999A JP3406536B2 (en) 1999-05-20 1999-05-20 Address type image display device

Publications (2)

Publication Number Publication Date
JP2000330522A true JP2000330522A (en) 2000-11-30
JP3406536B2 JP3406536B2 (en) 2003-05-12

Family

ID=15276083

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14075999A Expired - Fee Related JP3406536B2 (en) 1999-05-20 1999-05-20 Address type image display device

Country Status (1)

Country Link
JP (1) JP3406536B2 (en)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004311440A (en) * 2003-04-07 2004-11-04 Samsung Electronics Co Ltd Organic electroluminescent display device
JP2004335467A (en) * 2003-04-30 2004-11-25 Eastman Kodak Co Color oled display
JP2006018226A (en) * 2004-05-31 2006-01-19 Canon Inc Image display apparatus and setting method of image display apparatus
WO2006019025A1 (en) * 2004-08-19 2006-02-23 Sharp Kabushiki Kaisha Multiprimary color display device and liquid crystal display device
JP2006309118A (en) * 2005-03-30 2006-11-09 Sanyo Electric Co Ltd Display device
KR100752215B1 (en) 2003-12-04 2007-08-27 엘지.필립스 엘시디 주식회사 The in-plane switching liquid display device and the method for fabricating the same
WO2007116589A1 (en) * 2006-04-10 2007-10-18 Sharp Kabushiki Kaisha Image display, image display drive method, drive program, and computer-readable recording medium
JP2008538615A (en) * 2005-04-21 2008-10-30 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Subpixel mapping
JP2009515224A (en) * 2005-11-09 2009-04-09 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Method and apparatus for processing pixel signals for driving a display, and display using the signals
US7812808B2 (en) 2005-09-29 2010-10-12 Samsung Electronics Co., Ltd. Liquid crystal display
JP2011039114A (en) * 2009-08-06 2011-02-24 Sharp Corp Display controller, moire elimination method, and data structure of pixel split array pattern
WO2011036916A1 (en) * 2009-09-28 2011-03-31 シャープ株式会社 Display device and display method therefor
JP2011100144A (en) * 2010-12-16 2011-05-19 Global Oled Technology Llc Oled display device
JP2011100143A (en) * 2010-12-16 2011-05-19 Global Oled Technology Llc Oled display device
US8159509B2 (en) 2007-03-30 2012-04-17 Oki Semiconductor Co., Ltd. Color display device and method for reproducing color with an increased number of gradation levels
JP2012247481A (en) * 2011-05-25 2012-12-13 Japan Display Central Co Ltd Liquid crystal display device

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4731826B2 (en) * 2003-04-07 2011-07-27 サムスン エレクトロニクス カンパニー リミテッド Organic electroluminescence display
JP2004311440A (en) * 2003-04-07 2004-11-04 Samsung Electronics Co Ltd Organic electroluminescent display device
JP2004335467A (en) * 2003-04-30 2004-11-25 Eastman Kodak Co Color oled display
JP4723203B2 (en) * 2003-04-30 2011-07-13 グローバル オーエルイーディー テクノロジー リミティド ライアビリティ カンパニー Color OLED display
KR100752215B1 (en) 2003-12-04 2007-08-27 엘지.필립스 엘시디 주식회사 The in-plane switching liquid display device and the method for fabricating the same
JP2006018226A (en) * 2004-05-31 2006-01-19 Canon Inc Image display apparatus and setting method of image display apparatus
JP2010277095A (en) * 2004-08-19 2010-12-09 Sharp Corp Multi-primary color display device and liquid crystal display device
WO2006019025A1 (en) * 2004-08-19 2006-02-23 Sharp Kabushiki Kaisha Multiprimary color display device and liquid crystal display device
JPWO2006019025A1 (en) * 2004-08-19 2008-05-08 シャープ株式会社 Multi-primary color display device and liquid crystal display device
CN100443990C (en) * 2004-08-19 2008-12-17 夏普株式会社 Multiprimary color display device and liquid crystal display device
US7876339B2 (en) 2004-08-19 2011-01-25 Sharp Kabushiki Kaisha Multi-primary color display device and liquid crystal display device
JP4610562B2 (en) * 2004-08-19 2011-01-12 シャープ株式会社 Multi-primary color display device and liquid crystal display device
TWI418216B (en) * 2005-03-30 2013-12-01 Sanyo Electric Co Display device
US8373629B2 (en) 2005-03-30 2013-02-12 Sanyo Electric Co., Ltd. Display device
JP4684046B2 (en) * 2005-03-30 2011-05-18 三洋電機株式会社 Display device
JP2006309118A (en) * 2005-03-30 2006-11-09 Sanyo Electric Co Ltd Display device
JP2008538615A (en) * 2005-04-21 2008-10-30 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Subpixel mapping
US7812808B2 (en) 2005-09-29 2010-10-12 Samsung Electronics Co., Ltd. Liquid crystal display
JP2009515224A (en) * 2005-11-09 2009-04-09 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Method and apparatus for processing pixel signals for driving a display, and display using the signals
US8184126B2 (en) 2005-11-09 2012-05-22 Chimei Innolux Corporation Method and apparatus processing pixel signals for driving a display and a display using the same
WO2007116589A1 (en) * 2006-04-10 2007-10-18 Sharp Kabushiki Kaisha Image display, image display drive method, drive program, and computer-readable recording medium
US8159509B2 (en) 2007-03-30 2012-04-17 Oki Semiconductor Co., Ltd. Color display device and method for reproducing color with an increased number of gradation levels
JP2011039114A (en) * 2009-08-06 2011-02-24 Sharp Corp Display controller, moire elimination method, and data structure of pixel split array pattern
WO2011036916A1 (en) * 2009-09-28 2011-03-31 シャープ株式会社 Display device and display method therefor
JP2011100143A (en) * 2010-12-16 2011-05-19 Global Oled Technology Llc Oled display device
JP2011100144A (en) * 2010-12-16 2011-05-19 Global Oled Technology Llc Oled display device
JP2012247481A (en) * 2011-05-25 2012-12-13 Japan Display Central Co Ltd Liquid crystal display device

Also Published As

Publication number Publication date
JP3406536B2 (en) 2003-05-12

Similar Documents

Publication Publication Date Title
JP3406536B2 (en) Address type image display device
JP3133216B2 (en) Liquid crystal display device and driving method thereof
KR101012788B1 (en) Liquid crystal display and driving method thereof
KR100606379B1 (en) Solid-state image pickup element and camera having the same
JPH09247689A (en) Color image pickup device
US20080079748A1 (en) Image sensor and image data processing system
CN100527780C (en) Sub-sampling with higher display quality in image-sensing device
JP3416570B2 (en) Address type image display device
JP2002135793A (en) Color imaging apparatus
JPH06324649A (en) Solid-state display device
JPH08335060A (en) Driving method for matrix type color liquid crystal display device
CN109697967A (en) A kind of dot structure and its driving method, display device
JPH07168542A (en) Liquid crystal display device
JP3234965B2 (en) Color liquid crystal display
JP2000293149A (en) Intermediate gradation controller
JP2730887B2 (en) Liquid crystal display
JP2677567B2 (en) Liquid crystal display
JP3096563B2 (en) 3D image playback device
JPH08320675A (en) Liquid crystal display device
JP3332437B2 (en) Image display device
JP2589822B2 (en) Liquid crystal display
JP2000253413A (en) Image pickup element and image pickup device
CN117492295A (en) Display panel and display device
JPH07212691A (en) Image pickup/display device
JPH08185138A (en) Full color display device

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
R150 Certificate of patent or registration of utility model

Ref document number: 3406536

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080307

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090307

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100307

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100307

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110307

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120307

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120307

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130307

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130307

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140307

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees