JP2000278616A - Image pickup device - Google Patents

Image pickup device

Info

Publication number
JP2000278616A
JP2000278616A JP11079355A JP7935599A JP2000278616A JP 2000278616 A JP2000278616 A JP 2000278616A JP 11079355 A JP11079355 A JP 11079355A JP 7935599 A JP7935599 A JP 7935599A JP 2000278616 A JP2000278616 A JP 2000278616A
Authority
JP
Japan
Prior art keywords
image pickup
length
image
period
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP11079355A
Other languages
Japanese (ja)
Inventor
Yasuyuki Yamazaki
康之 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP11079355A priority Critical patent/JP2000278616A/en
Publication of JP2000278616A publication Critical patent/JP2000278616A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a device for displaying a satisfactory image that the change of image pickup data does not appear without raising a driving frequency by controlling the length of one vertical scanning period in read driving of an image pickup means to become specified times the length of one vertical scanning period in the display driving of a display means. SOLUTION: The repetitive time of a VD of an image pickup system expresses one vertical scanning period in the driving of the circuit of the image pickup system and a video signal which is read from a CCD 13 in the period is written into an image memory 17 at prescribed timing. The repetitive time of the VD of a display system expresses the one vertical scanning period in the driving of the circuit of the display system and the length of repetitive time has the rate of 1/60 seconds or 1/50 seconds. The video signal is read from the picture memory 17 at the period and an image is displayed on an LCD 19. At that time, a system driving control circuit 21 controls an image pickup system driving circuit 14 so that the length of one vertical scanning period of the image pickup system becomes twice s long as the one vertical scanning period of the display system.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、電子スチルカメラ
等の撮像装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an imaging device such as an electronic still camera.

【0002】[0002]

【従来の技術】図9に従来の撮像装置に用いられていた
インターライン型固体撮像素子の概略図を示す。同図に
おいて、41が画素、42が垂直電荷転送素子、43が
水平電荷転送素子、44が出力部、45が信号出力端子
となっている。画素41で光電変換された信号電荷は、
垂直電荷転送素子42に送られ、4相駆動パルスφV
1、φV2、φV3およびφV4により水平電荷転送素
子43の方向へ順に転送される。水平電荷転送素子43
は、垂直電荷転送素子42から転送されて来た水平一列
分の信号電荷を2相駆動パルスφH1およびφH2によ
り出力部44に転送し、出力部44で、電圧に変換され
画像信号出力端子45より出力される。また、図9の固
体撮像素子は、画素41の一部の斜線部46で示された
遮光された複数列の画素、いわゆるオブティカルブラッ
ク部と、水平電荷転送素子43の一部の出力部44の直
前部分に斜線部47で示されたダミービットとを備えて
いる。
2. Description of the Related Art FIG. 9 is a schematic view of an interline solid-state image pickup device used in a conventional image pickup apparatus. In the figure, 41 is a pixel, 42 is a vertical charge transfer element, 43 is a horizontal charge transfer element, 44 is an output unit, and 45 is a signal output terminal. The signal charge photoelectrically converted by the pixel 41 is
Sent to the vertical charge transfer element 42, the four-phase drive pulse φV
1, and are sequentially transferred in the direction of the horizontal charge transfer element 43 by φV2, φV3 and φV4. Horizontal charge transfer element 43
Transfers the signal charges for one horizontal line transferred from the vertical charge transfer element 42 to the output unit 44 by the two-phase driving pulses φH1 and φH2, and converts the signal charges into a voltage at the output unit 44 from the image signal output terminal 45. Is output. Further, the solid-state imaging device in FIG. 9 includes a plurality of columns of light-shielded pixels indicated by hatched portions 46 of the pixels 41, so-called optical black portions, and an output portion 44 of the horizontal charge transfer device 43. And a dummy bit indicated by a shaded portion 47 is provided immediately before.

【0003】図10に従来の撮像装置のブロック図を示
す。11が撮影レンズ、12が被写体の光量を制御する
ための絞り、13が被写体像を電気信号に変換するため
の固体撮像素子たとえばCCD、14が撮像系の回路、
すなわちCCD13から画像メモリ17へのデータの書
き込みまでの部分を駆動するための撮像系駆動回路、1
5がCCDから出力された映像信号のノイズを除去する
ためのCDS回路及びその出力信号をアナログ信号から
デジタル信号へ変換するためのA/Dコンバータ、16
がCCDから出力された信号に所定の処理を施すための
撮像信号処理回路、17が画像メモリ、18が画像メモ
リ17から出力された信号を後述の19の画像表示装置
に表示可能な所定の信号にするための表示信号処理回
路、19が画像表示装置たとえば液晶表示装置(LC
D)、20が表示系の回路、すなわち画像メモリ17か
らのデータの読み出しからLCD19までの部分を駆動
するための表示系駆動回路である。
FIG. 10 shows a block diagram of a conventional image pickup apparatus. 11 is a photographic lens, 12 is an aperture for controlling the amount of light of the subject, 13 is a solid-state imaging device for converting the subject image into an electric signal, for example, a CCD, 14 is an imaging system circuit,
That is, an imaging system driving circuit for driving a portion from the CCD 13 to writing of data to the image memory 17,
Reference numeral 5 denotes a CDS circuit for removing noise from a video signal output from the CCD, and an A / D converter for converting the output signal from an analog signal to a digital signal.
Is an imaging signal processing circuit for performing predetermined processing on a signal output from the CCD, 17 is an image memory, 18 is a predetermined signal capable of displaying a signal output from the image memory 17 on an image display device 19 described later. A display signal processing circuit 19 for converting an image into an image display device such as a liquid crystal display device (LC
D) and 20 are display-system circuits, that is, a display-system drive circuit for driving a portion from reading data from the image memory 17 to the LCD 19.

【0004】図9、10を用いて従来の撮像装置の動作
を説明する。CCD13から出力された映像信号はCD
S回路及びA/Dコンバータ15でデジタル信号に変換
され、撮像信号処理回路16で所定の処理を施され、画
像メモリ17に入力される。画像メモリ17では入力さ
れた映像信号をLCD19に表示可能となるように水平
方向の画素数や垂直方向のライン数を変換して表示信号
処理回路18に供給し、表示信号処理回路18ではLC
D19に表示可能な所定の形式の信号に変換し、LCD
19に供給することにより、CCD13で撮影された映
像信号が、LCD19に表示される。
[0004] The operation of a conventional imaging apparatus will be described with reference to FIGS. The video signal output from the CCD 13 is a CD
The signal is converted into a digital signal by the S circuit and the A / D converter 15, subjected to predetermined processing by the imaging signal processing circuit 16, and input to the image memory 17. The image memory 17 converts the number of pixels in the horizontal direction and the number of lines in the vertical direction so that the input video signal can be displayed on the LCD 19 and supplies the converted signal to the display signal processing circuit 18.
D19 to convert the signal into a signal of a predetermined format that can be displayed on the LCD.
When supplied to the LCD 19, a video signal captured by the CCD 13 is displayed on the LCD 19.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、前記従
来例の撮像装置において、近年固体撮像素子の画素数は
飛躍的に増大してきている。これまでは固体撮像素子か
らの映像信号の読み出しは、1垂直走査期間(1フィー
ルド)が例えば1/60秒のレートになるように駆動さ
れていたが、画素数の大きい固体撮像素子で同じレート
で映像信号を読み出すためには、固体撮像素子の駆動周
波数を高くしなければならず、また後段のCDS回路や
A/Dコンバータの駆動周波数を高くしなければならな
いが、このためには高性能の回路が必要となりコストア
ップにつながる。また周波数が高くなりすぎると対応で
きない場合も生じる。
However, the number of pixels of the solid-state imaging device in the conventional imaging apparatus has been dramatically increased in recent years. Until now, reading of a video signal from a solid-state imaging device has been performed so that one vertical scanning period (one field) has a rate of, for example, 1/60 second. In order to read a video signal by using a CCD, the driving frequency of the solid-state imaging device must be increased, and the driving frequency of the subsequent CDS circuit and A / D converter must be increased. Circuit is required, leading to an increase in cost. If the frequency is too high, it may not be possible to cope with the problem.

【0006】そのため実際には固体撮像素子や後段の回
路の駆動周波数を下げて駆動しなければならないが、こ
の場合固体撮像素子から映像信号を読み出す時間が長く
なってしまうので、図11に示すように、撮像系の1垂
直走査期間の長さT1が表示系の1垂直走査期間の長さ
T2より長くなってしまう。この場合画像メモリへのデ
ータの書き込みと読み出しの時間が一致していないの
で、図11から明らかなように、画面上で上側の一部は
新しいデータに書き換わっているが、残りの部分は古い
データが表示されてしまうといったように、画像メモリ
上のデータの切り換わり部分がLCD画面上の表示され
てしまうといった問題があった。
Therefore, in practice, it is necessary to lower the driving frequency of the solid-state imaging device and the circuit at the subsequent stage for driving. However, in this case, the time required to read a video signal from the solid-state imaging device becomes longer. In addition, the length T1 of one vertical scanning period of the imaging system becomes longer than the length T2 of one vertical scanning period of the display system. In this case, since the time for writing data to the image memory and the time for reading data do not match, as is apparent from FIG. 11, the upper part of the screen is rewritten with new data, while the remaining part is old. There has been a problem that the switching portion of the data in the image memory is displayed on the LCD screen, such as when the data is displayed.

【0007】また、この問題を解決するために図12に
示すように表示系の駆動周波数を下げて1垂直走査期間
の長さT3を長くすることにより、撮像系の1垂直走査
期間の長さと一致させることも考えられるが、このよう
にすると、LCDの表示画像の書き換えの周期が長くな
ってしまうので、フリッカーやコントラストの低下とい
った画質の劣化が生じるという問題があった。
To solve this problem, the driving frequency of the display system is lowered to increase the length T3 of one vertical scanning period as shown in FIG. Although it is conceivable to make them coincide with each other, the rewriting cycle of the display image on the LCD becomes longer, which causes a problem that the image quality deteriorates such as flicker and a decrease in contrast.

【0008】本発明の目的は、駆動周波数を高くするこ
となく、また、フリッカー等の画質の劣化がなく、簡単
な構成で撮像データの切り換わりの表れない良好な画像
を表示できる撮像装置を提供しようとするものである。
SUMMARY OF THE INVENTION An object of the present invention is to provide an image pickup apparatus capable of displaying a good image in which image data is not switched with a simple configuration without increasing the driving frequency and without deteriorating the image quality such as flicker. What you want to do.

【0009】[0009]

【課題を解決するための手段】上記目的を達成するた
め、本発明は、撮像手段と、前記撮像手段からの画像信
号を表示する表示手段と、前記撮像手段の読み出し駆動
における1垂直走査期間の長さを、前記表示手段の表示
駆動における1垂直走査期間の長さの2倍となるように
制御する制御手段とを有する撮像装置とするものであ
る。
In order to achieve the above object, the present invention provides an image pickup means, a display means for displaying an image signal from the image pickup means, and one vertical scanning period in the read driving of the image pickup means. Control means for controlling the length to be twice the length of one vertical scanning period in display driving of the display means.

【0010】[0010]

【発明の実施の形態】以下、本発明の実施の形態を図面
を参照して説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0011】(第1の実施の形態)図1、図2及び、図
3を用いて、本発明の第1の実施の形態による撮像装置
を説明する。
(First Embodiment) An imaging apparatus according to a first embodiment of the present invention will be described with reference to FIGS. 1, 2 and 3. FIG.

【0012】図1に本実施の形態における撮像装置のブ
ロック図を示す。同図において図10と同一の番号が付
されているものは同一の構成要素を示すものである。1
1が撮影レンズ、12が被写体の光量を制御するための
絞り、13が被写体像を電気信号に変換するための固体
撮像素子、例えば、CCDであり、本実施の形態に用い
られるCCDは図9に示した従来例と同様のものである
ので、図9のものを援用するものとする。14が撮像系
の回路、すなわちCCD13から画像メモリ17へのデ
ータの書き込みまでの部分を駆動するための撮像系駆動
回路、15がCCDから出力された映像(画像)信号の
ノイズを除去するためのCDS回路及びその出力信号を
アナログ信号からデジタル信号へ変換するためのA/D
コンバータ、16がCCDから出力された信号に所定の
処理を施すための撮像信号処理回路、17が画像メモ
リ、18が画像メモリ17から出力された信号を後述の
画像表示装置19に表示可能な所定の信号にするための
表示信号処理回路、画像表示装置19、例えば、液晶表
示装置(LCD)、20が表示系の回路、すなわち画像
メモリ17からのデータの読み出しからLCD19まで
の部分を駆動するための表示系駆動回路、21が撮像系
駆動回路14と表示系駆動回路20の駆動を制御するた
めのマイクロコンピュータ等で構成されるシステム駆動
制御回路である。
FIG. 1 shows a block diagram of an imaging apparatus according to the present embodiment. In the figure, the components denoted by the same reference numerals as those in FIG. 10 indicate the same components. 1
Numeral 1 denotes a photographing lens, numeral 12 denotes an aperture for controlling the amount of light of a subject, numeral 13 denotes a solid-state imaging device for converting a subject image into an electric signal, for example, a CCD. The CCD used in the present embodiment is shown in FIG. Since it is the same as the conventional example shown in FIG. Reference numeral 14 denotes an imaging system driving circuit for driving a circuit of the imaging system, that is, a portion from the CCD 13 to writing of data into the image memory 17, and 15 denotes a circuit for removing noise of a video (image) signal output from the CCD. CDS circuit and A / D for converting output signal from analog signal to digital signal
A converter 16 is an imaging signal processing circuit for performing predetermined processing on the signal output from the CCD, 17 is an image memory, 18 is a predetermined signal capable of displaying the signal output from the image memory 17 on an image display device 19 described later. A display signal processing circuit for converting the image signal into an image display device 19, for example, a liquid crystal display device (LCD) 20 for driving a circuit of a display system, that is, a portion from reading data from the image memory 17 to the LCD 19; Is a system drive control circuit composed of a microcomputer or the like for controlling the driving of the imaging system drive circuit 14 and the display system drive circuit 20.

【0013】図1を用いて本実施の形態の撮像装置の動
作について説明する。撮影レンズ11、絞り12を介し
て入射した被写体光はCCD13で電気信号に変換され
る。CCD13は撮像系駆動回路14から供給される駆
動パルスで駆動され映像信号を出力する。出力された映
像信号はCDS回路及びA/Dコンバータ15でノイズ
除去された後アナログ信号からデジタル信号に変換さ
れ、さらに撮像信号処理回路16で所定の処理、例えば
γ補正、ホワイトバランス等の処理を施され、画像メモ
リ17に供給される。画像メモリ17では入力された映
像信号をLCD19に表示可能となるように水平方向の
画素数や垂直方向のライン数を変換し表示信号処理回路
18に供給する。表示信号処理回路18ではLCD19
に表示可能な所定の所定の形式の信号に変換してLCD
19に供給することにより、CCD13で撮影された映
像信号が、LCD19に表示される。
The operation of the imaging apparatus according to the present embodiment will be described with reference to FIG. The subject light incident through the photographing lens 11 and the aperture 12 is converted into an electric signal by the CCD 13. The CCD 13 is driven by a driving pulse supplied from the imaging system driving circuit 14 and outputs a video signal. The output video signal is converted from an analog signal into a digital signal after the noise is removed by the CDS circuit and the A / D converter 15, and further subjected to predetermined processing, for example, processing such as γ correction and white balance by the imaging signal processing circuit 16. And is supplied to the image memory 17. The image memory 17 converts the number of pixels in the horizontal direction and the number of lines in the vertical direction so that the input video signal can be displayed on the LCD 19, and supplies the converted signal to the display signal processing circuit 18. The display signal processing circuit 18 has an LCD 19
The signal is converted into a signal of a predetermined format that can be displayed on the LCD.
When supplied to the LCD 19, a video signal captured by the CCD 13 is displayed on the LCD 19.

【0014】図2に本実施の形態に係る撮像装置の駆動
タイミングの概略図を、図3に撮像系の駆動タイミング
の詳細図を示す。図1、図2及び、図3を用いて本実施
の形態に係る撮像装置の駆動の制御方法について説明す
る。図2において撮像系のVDの繰り返しの時間T4が
撮像系の回路の駆動における1垂直走査期間を示し、こ
の期間でCCD13から読み出された映像信号が画像メ
モリ17に同図のタイミングで書き込まれる。また、表
示系のVDの繰り返し時間T2が表示系の回路の駆動に
おける1垂直走査期間を示しており、例えばT2の長さ
は1/60秒あるいは1/50秒といったレートになっ
ている。この周期で画像メモリ17から映像信号を読み
出し、LCD19に画像を表示する。この際、撮像系の
1垂直走査期間の長さT4を表示系の1垂直走査期間の
長さT2の2倍の長さになるようにシステム駆動制御回
路21は撮像系駆動回路14を制御する。この時、撮像
系駆動回路14から出力される駆動パルスのタイミング
は図3のようになっており、同図において、撮像系VD
の繰り返し時間T4が1垂直走査期間を、撮像系HDの
繰り返し時間T5が1水平走査期間を示し、さらにφV
1が垂直電荷転送素子42の4相駆動パルスを代表して
示し、φH1が水平電荷転送素子43の2相駆動パルス
を代表して示す。31は画素41に蓄積された信号電荷
を垂直電荷転送素子42に読み出す電荷読み出しパルス
を示しており、CCD出力は同図に示された駆動パルス
でCCD13を駆動した時にCCD13から出力される
映像信号出力を示している。図3において、時刻t1の
電荷読み出しパルス31で画素41から垂直電荷転送素
子42に読み出された電荷は、時刻t2から1水平走査
期間毎に出力される垂直転送パルスφV1によって水平
電荷転送素子43に転送され、さらに水平転送パルスφ
H1によって水平電荷転送素子43を水平方向に転送さ
れて、信号出力端子45から出力される。この時CCD
13から読み出す映像信号のライン数をnラインとする
と、図3に示すように、時刻t2から時刻t0の間にn
ライン分の信号を読み出すためには、n回の垂直転送パ
ルスφV1が出力されなければならないので、システム
駆動制御回路21は撮像系駆動回路14を制御し、時刻
t2から時刻t0の期間にnラインの信号を読み出せる
ように、撮像系の1水平走査期間の長さT5を設定す
る。
FIG. 2 is a schematic diagram of the drive timing of the image pickup apparatus according to the present embodiment, and FIG. 3 is a detailed view of the drive timing of the image pickup system. A driving control method of the imaging apparatus according to the present embodiment will be described with reference to FIGS. 1, 2, and 3. FIG. In FIG. 2, a repetition time T4 of VD of the imaging system indicates one vertical scanning period in driving the circuit of the imaging system, and during this period, the video signal read from the CCD 13 is written into the image memory 17 at the timing shown in FIG. . The display system VD repetition time T2 indicates one vertical scanning period in driving the display system circuit. For example, the length of T2 is 1/60 seconds or 1/50 seconds. In this cycle, the video signal is read from the image memory 17 and an image is displayed on the LCD 19. At this time, the system drive control circuit 21 controls the image pickup system drive circuit 14 so that the length T4 of one vertical scan period of the image pickup system is twice as long as the length T2 of one vertical scan period of the display system. . At this time, the timing of the drive pulse output from the imaging system drive circuit 14 is as shown in FIG.
T4 indicates one vertical scanning period, the repetition time T5 of the imaging system HD indicates one horizontal scanning period, and φV
1 represents a four-phase drive pulse of the vertical charge transfer element 42 as a representative, and φH1 represents a two-phase drive pulse of the horizontal charge transfer element 43 as a representative. Reference numeral 31 denotes a charge reading pulse for reading the signal charges accumulated in the pixels 41 to the vertical charge transfer element 42. The CCD output is a video signal output from the CCD 13 when the CCD 13 is driven by the driving pulse shown in FIG. The output is shown. In FIG. 3, the charge read from the pixel 41 to the vertical charge transfer element 42 by the charge read pulse 31 at the time t1 is changed by the vertical transfer pulse φV1 output every horizontal scanning period from the time t2 to the horizontal charge transfer element 43. And the horizontal transfer pulse φ
The horizontal charge transfer element 43 is transferred in the horizontal direction by H1, and output from the signal output terminal 45. At this time CCD
Assuming that the number of lines of the video signal to be read from 13 is n lines, as shown in FIG.
Since the vertical transfer pulse φV1 must be output n times in order to read out the signal for the line, the system drive control circuit 21 controls the image pickup system drive circuit 14 so that n lines are output during the period from time t2 to time t0. The length T5 of one horizontal scanning period of the image pickup system is set so that the above signal can be read.

【0015】図2、図3で示されるようなタイミングで
図1の撮像装置を駆動することにより、撮像系の駆動に
おける1垂直走査期間の長さが、表示系の駆動における
1垂直走査期間の長さの2倍となり、メモリ上の画像の
書き換えの切り換わりが、画像の表示されない垂直ブラ
ンキング期間にすることが出来る。
By driving the image pickup apparatus shown in FIG. 1 at the timings shown in FIGS. 2 and 3, the length of one vertical scan period in driving the image pickup system is reduced by one vertical scan period in drive of the display system. The length is twice as long, and the switching of the rewriting of the image on the memory can be performed in the vertical blanking period in which no image is displayed.

【0016】このようにすることにより、高画素数の固
体撮像素子を用いた撮像装置においても、駆動周波数を
高くすることなく、LCD上にメモリでのデータの書き
換えに伴う画像の切り換わりが見えず、またフリッカー
等の画質の劣化のない良好な画像を表示することが可能
となる。
By doing so, even in an image pickup apparatus using a solid-state image pickup device having a large number of pixels, it is possible to view the switching of the image accompanying the rewriting of data in the memory on the LCD without increasing the driving frequency. In addition, it is possible to display a good image without image quality deterioration such as flicker.

【0017】(第2の実施の形態)図4に本発明の第2
の実施の形態に係る撮像装置の撮像系の駆動タイミング
図を示す。本実施の形態の撮像装置のブロック図は第1
の実施の形態と同じであるので、図1のものを援用する
ものとする。また、本実施の形態における駆動タイミン
グの概略図は第1の実施の形態と同様に、図2のように
なっており、撮像系の1垂直走査期間の長さT4は、表
示系の1垂直走査期間の長さT2の2倍の長さになって
いる。図4に示されたタイミング図において、図3と同
一のものは同一の信号を示している。同図において、撮
像系VDの繰り返し時間T4が1垂直走査期間を、撮像
系HDの繰り返し時間T6が1水平走査期間を示し、さ
らにφV1が垂直電荷転送素子42の4相駆動パルスを
代表して示し、φH1が水平電荷転送素子43の2相駆
動パルスを代表して示す。31は画素41に蓄積された
信号電荷を垂直電荷転送素子42に読み出す電荷読み出
しパルスを示しており、CCD出力は同図に示された駆
動パルスでCCD13を駆動した時にCCD13から出
力される映像信号出力を示している。図4において、時
刻t1の電荷読み出しパルス31で画素41から垂直電
荷転送素子42に読み出された電荷は、時刻t2から1
水平走査期間毎に出力される垂直転送パルスφV1によ
って水平電荷転送素子43に転送され、さらに水平転送
パルスφH1によって水平電荷転送素子43を水平方向
に転送されて、45の信号出力端子から出力される。こ
の際、1水平走査期間の長さT6は第1の実施の形態の
時の長さT5より短く設定されている。従ってnライン
分の信号を読み出すために必要となる時間は、図4に示
されている通り、時刻t2から時刻t3までとなる。時
刻t3から時刻t0までは、1垂直走査期間の長さをT
4に合わせるための空読み出しの期間であり、通常の読
み出しの期間、即ち時刻t2から時刻t3までの期間と
同様の駆動パルスが出力される。図5に図4のタイミン
グ図の時刻t0付近の詳細タイミング図を示す。同図に
おいて時刻t0の直前の最後の水平走査期間の長さT7
は、それ以前の水平走査期間の長さT6に対して短くな
っている。このように最後の水平走査期間の長さを調整
することにより、垂直走査期間の長さT4が表示系の垂
直走査期間の長さT2の2倍の長さになるようにする。
従って図5においてはT7の長さがT6より短くなって
いるが、これに限定されるものではなく、T7がT6と
同じ長さである場合もあるし、またT7がT6より長く
なる場合もあることは言うまでもない。
(Second Embodiment) FIG. 4 shows a second embodiment of the present invention.
FIG. 4 is a drive timing chart of an imaging system of the imaging apparatus according to the embodiment. The block diagram of the imaging apparatus of the present embodiment is
Since this embodiment is the same as that of the embodiment shown in FIG. Further, the schematic diagram of the drive timing in this embodiment is as shown in FIG. 2 similarly to the first embodiment, and the length T4 of one vertical scanning period of the imaging system is one vertical scanning period of the display system. The length is twice the length of the scanning period T2. In the timing chart shown in FIG. 4, the same signals as those in FIG. 3 indicate the same signals. In the figure, the repetition time T4 of the imaging system VD indicates one vertical scanning period, the repetition time T6 of the imaging system HD indicates one horizontal scanning period, and φV1 represents a four-phase driving pulse of the vertical charge transfer element 42. ΦH1 represents a two-phase driving pulse of the horizontal charge transfer element 43 as a representative. Reference numeral 31 denotes a charge reading pulse for reading the signal charges accumulated in the pixels 41 to the vertical charge transfer element 42. The CCD output is a video signal output from the CCD 13 when the CCD 13 is driven by the driving pulse shown in FIG. The output is shown. In FIG. 4, the charge read from the pixel 41 to the vertical charge transfer element 42 by the charge readout pulse 31 at time t1 is 1 from time t2.
The signal is transferred to the horizontal charge transfer element 43 by a vertical transfer pulse φV1 output every horizontal scanning period, further transferred in the horizontal direction by the horizontal transfer pulse φH1, and output from a signal output terminal 45. . At this time, the length T6 of one horizontal scanning period is set shorter than the length T5 of the first embodiment. Therefore, the time required to read the signals for n lines is from time t2 to time t3, as shown in FIG. From time t3 to time t0, the length of one vertical scanning period is T
The drive pulse is output during the idle readout period for adjusting to 4, and is the same as during the normal readout period, that is, the period from time t2 to time t3. FIG. 5 shows a detailed timing chart around time t0 in the timing chart of FIG. In the figure, the length T7 of the last horizontal scanning period immediately before time t0
Is shorter than the length T6 of the previous horizontal scanning period. By adjusting the length of the last horizontal scanning period in this manner, the length T4 of the vertical scanning period is set to be twice as long as the length T2 of the vertical scanning period of the display system.
Therefore, although the length of T7 is shorter than T6 in FIG. 5, the present invention is not limited to this, and T7 may be the same length as T6, or T7 may be longer than T6. Needless to say, there is.

【0018】このようにすることにより、前記第1の実
施の形態と同様の効果が得られるとともに、LCD上に
画像を表示する必要のない時には、空読み出しの期間を
省略することが出来るので、固体撮像素子から映像信号
を読み出す時間を短くすることが可能となる。
By doing so, the same effect as that of the first embodiment can be obtained, and when there is no need to display an image on the LCD, the idle readout period can be omitted. It is possible to shorten the time for reading the video signal from the solid-state imaging device.

【0019】(第3の実施の形態)図6に本発明の第3
の実施の形態における撮像装置のCDS回路及びA/D
コンバータのブロック図を示す。本実施の形態の撮像装
置の全体ブロック図は第1、第2の実施の形態と同様で
あり、図1に示したものである。図6のブロック図は図
1中15のCDS、A/Dコンバータに対応するもので
ある。図6において151はCCD13から供給される
映像信号の入力端子、152は撮像系駆動回路から供給
される駆動パルスの入力端子、153はCDS回路、1
54はCLAMP回路、155はA/Dコンバータ、1
56はデジタル信号の出力端子である。同図の動作を説
明する。CCD13から151の入力端子を介して供給
された映像信号は、153のCDS回路に入力され、C
DS回路153では152の入力端子を介して14の撮
像系駆動回路から供給されたサンプルホールドパルスを
用いて映像信号のノイズ除去を施す。さらにCDS回路
の出力信号は154のCLAMP回路に供給され、15
2の入力端子から供給されたクランプパルスのタイミン
グの信号を基準レベルとして所定の電位にクランプす
る。即ち、クランプパルスは図9のCCDの46のオプ
ティカルブラック部分の映像信号を黒レベルの基準信号
とするためにクランプするようなタイミングになってい
る。154のCLAMP回路の出力は155のA/Dコ
ンバータに供給され、アナログ信号から所定のビット数
のデジタル信号に変換され、156の出力端子から出力
される。図7に本発明の第3の実施の形態に係る撮像系
の駆動タイミング図を示す。同図における撮像系VD、
撮像系HD、φV1、φH1、CCD出力の各タイミン
グは第2の実施の形態の図4と同様になっているのでこ
こでは詳細な説明は省略する。同図においてOBCLP
パルスとして示されているものは、撮像系駆動回路14
から152の入力端子を介して154のCLAMP回路
に供給されるクランプパルスを示している。本実施の形
態における撮像装置では、図7に示すようにオプティカ
ルブラック部分をクランプするためのクランプパルスを
時刻t2から時刻t3までの通常の読み出し期間だけで
はなく、時刻t3から時刻t0までの空読み出しの期間
にも出力するようにしている。空読み出しの期間にクラ
ンプパルスが出力されないと、空読み出しの期間にクラ
ンプ回路の電位が安定しないため、時刻t2で通常の読
み出しが開始されクランプパルスの供給が始まってもク
ランプ回路で黒レベルが所定の電位に安定するまでに時
間がかかってしまい、その画像がLCD上に表示されて
しまうが、空読み出しの期間にもクランプパルスを出力
することにより、空読み出しの期間の黒レベルを安定さ
せることが出来る。
(Third Embodiment) FIG. 6 shows a third embodiment of the present invention.
Circuit and A / D of the imaging apparatus according to the embodiment
FIG. 2 shows a block diagram of a converter. The overall block diagram of the imaging device of the present embodiment is the same as that of the first and second embodiments, and is shown in FIG. The block diagram in FIG. 6 corresponds to the CDS and A / D converter 15 in FIG. 6, reference numeral 151 denotes an input terminal of a video signal supplied from the CCD 13, 152 denotes an input terminal of a drive pulse supplied from an imaging system drive circuit, 153 denotes a CDS circuit,
54 is a CLAMP circuit, 155 is an A / D converter, 1
Reference numeral 56 denotes a digital signal output terminal. The operation of FIG. The video signal supplied from the CCD 13 via the input terminal 151 is input to the CDS circuit 153,
The DS circuit 153 removes noise from the video signal using the sample and hold pulses supplied from the fourteen imaging system drive circuits via the input terminal 152. Further, the output signal of the CDS circuit is supplied to the 154 CLAMP circuit,
The signal at the timing of the clamp pulse supplied from the second input terminal is clamped at a predetermined potential with the reference level as the reference level. That is, the clamp pulse has such a timing as to clamp the video signal of the optical black portion of the CCD 46 in FIG. 9 in order to use the video signal as a black-level reference signal. The output of the CLAMP circuit 154 is supplied to the A / D converter 155, which converts the analog signal into a digital signal having a predetermined number of bits and outputs the digital signal from the output terminal 156. FIG. 7 shows a drive timing chart of the imaging system according to the third embodiment of the present invention. The imaging system VD in FIG.
The respective timings of the imaging system HD, φV1, φH1, and CCD output are the same as those in FIG. 4 of the second embodiment, so that detailed description is omitted here. In the figure, OBCLP
What is shown as a pulse is the imaging system drive circuit 14.
15 shows the clamp pulse supplied to the CLAMP circuit 154 through the input terminal 152. In the imaging apparatus according to the present embodiment, as shown in FIG. 7, the clamp pulse for clamping the optical black portion is not only read during the normal reading period from time t2 to time t3, but is also read idle from time t3 to time t0. Is also output during the period. If the clamp pulse is not output during the idle readout, the potential of the clamp circuit is not stabilized during the idle readout. Therefore, even when the normal readout is started at time t2 and the supply of the clamp pulse is started, the black level is predetermined by the clamp circuit. It takes time for the potential to stabilize, and the image is displayed on the LCD. By outputting a clamp pulse also during the idle readout period, it is necessary to stabilize the black level during the idle readout period. Can be done.

【0020】このようにすることにより、前記第1、第
2の実施の形態と同様の効果に加え、空読み出しの期間
においても、映像信号の基準となる黒レベルを安定させ
ることが出来るので、LCD上により良好な画像を表示
することが可能となる。
By doing so, in addition to the same effects as those of the first and second embodiments, the reference black level of the video signal can be stabilized even during the idle readout period. A better image can be displayed on the LCD.

【0021】(第4の実施の形態)図8に本発明の第4
の実施の形態における撮像系の駆動タイミングの図を拡
大したものを示す。本実施の形態に係る撮像系の駆動タ
イミングは第3の実施の形態と同様であり、図7に示し
たものである。図8において32で示されているのは、
図9のCCDの47で示されている水平電荷転送素子の
ダミービット部分の映像信号出力であり、33で示され
ているのは、46で示されているオプティカルブラック
部分の映像信号出力である。図8において時刻t3以前
の通常の読み出し期間はクランプパルスは33のオプテ
ィカルブラック部分をクランプするためのタイミングに
なっており、時刻t3以降の空読み出しの期間は32の
ダミービットの部分をクランプするためのタイミングに
なっている。空読み出しの期間にCCDから読み出され
る映像信号にはオプティカルブラックの信号が含まれて
いないので、空読み出しの期間にはクランプ回路を安定
に動作させるためにダミービットの部分をクランプする
ようにしている。
(Fourth Embodiment) FIG. 8 shows a fourth embodiment of the present invention.
9 shows an enlarged view of the drive timing of the imaging system in the embodiment. The drive timing of the imaging system according to this embodiment is the same as that of the third embodiment, and is shown in FIG. In FIG. 8, what is indicated by 32 is
9 is a video signal output of a dummy bit portion of the horizontal charge transfer element indicated by 47 of the CCD in FIG. 9, and a video signal output of an optical black portion indicated by 46 is indicated by 33. . In FIG. 8, in the normal read period before time t3, the clamp pulse has a timing for clamping the 33 optical black portions, and in the idle read period after time t3, it clamps the 32 dummy bit portions. The timing has come. Since the video signal read from the CCD during the idle readout does not include the optical black signal, the dummy bits are clamped during the idle readout to stably operate the clamp circuit. .

【0022】このようにすることにより、前記第3の実
施の形態と同様の効果が得られるとともに、さらに精度
良く黒レベルを安定させることにより、LCD上に良好
な画像を表示することが可能となる。
By doing so, it is possible to obtain the same effect as in the third embodiment, and to display a good image on the LCD by stabilizing the black level with higher accuracy. Become.

【0023】(発明と実施の形態の対応)以上の実施の
形態において、CCD13が本発明の撮像手段に、LC
D19が本発明の表示手段に、撮像系駆動回路14、シ
ステム駆動制御回路21が本発明の制御手段に、CLA
MP回路154が本発明のクランプ回路に、それぞれ相
当する。
(Correspondence between the Invention and the Embodiment) In the above embodiment, the CCD 13 is used as the image pickup means of the present invention,
D19 is a display unit of the present invention, and the imaging system drive circuit 14 and the system drive control circuit 21 are a control unit of the present invention.
The MP circuits 154 each correspond to a clamp circuit of the present invention.

【0024】以上が実施の形態の各構成と本発明の各構
成の対応関係であるが、本発明は、これら実施の形態の
構成に限られるものではなく、請求項で示した機能、ま
たは、実施の形態の構成が持つ機能が達成できる構成で
あればどのようなものであっても適用できるものであ
る。
The above is the correspondence between each configuration of the embodiment and each configuration of the present invention. However, the present invention is not limited to the configuration of the embodiment and the functions described in the claims or Any configuration that can achieve the functions of the configuration of the embodiment can be applied.

【0025】例えば、以上の実施の形態のソフト構成と
ハード構成は、適宜置き換えることができるものであ
る。
For example, the software configuration and the hardware configuration of the above embodiment can be replaced as appropriate.

【0026】また、本発明は、以上の各実施の形態また
は、それら技術要素を必要に応じて組み合わせるように
してもよい。
In the present invention, the above-described embodiments or their technical elements may be combined as necessary.

【0027】また、本発明は、クレーム、または、実施
の形態の構成の全体若しくは一部が、1つの装置を形成
するものであっても、他の装置と結合するようなもので
あっても、装置を構成する要素となるようなものであっ
てもよい。
Further, the present invention may be applied to a case where all or a part of the configuration of the claim or the embodiment forms one device or is combined with another device. , Which may be a constituent element of the device.

【0028】また、本発明は、ビデオムービーカメラ、
ビデオスチルカメラ、銀塩フィルムを使用するカメラ、
一眼レフカメラ、レンズシャッタカメラ、監視カメラ
等、種々の形態のカメラ、更には、カメラ以外の撮像装
置や、光学装置、その他の装置、更には、それらカメ
ラ、撮像装置、光学装置、その他の装置に適用される装
置、そして、これら装置を構成する要素に対しても適用
できるものである。
Also, the present invention provides a video movie camera,
Video still cameras, cameras using silver halide film,
Various forms of cameras such as single-lens reflex cameras, lens shutter cameras, surveillance cameras, etc., as well as imaging devices other than cameras, optical devices, and other devices, as well as those cameras, imaging devices, optical devices, and other devices The present invention can also be applied to devices applied to the devices and to the elements constituting these devices.

【0029】[0029]

【発明の効果】以上説明したように、本発明によれば、
駆動周波数を高くすることなく、また、フリッカー等の
画質の劣化がなく、簡単な構成で撮像データの切り換わ
りの表れない良好な画像を表示できる撮像装置を提供で
きるものである。
As described above, according to the present invention,
It is possible to provide an imaging apparatus capable of displaying a good image with no switching of imaging data with a simple configuration without increasing the driving frequency and without deteriorating image quality such as flicker.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1から第4の実施の形態に係る撮像
装置のブロック図。
FIG. 1 is a block diagram of an imaging device according to first to fourth embodiments of the present invention.

【図2】図1の撮像装置の駆動タイミングの概略図。FIG. 2 is a schematic diagram of driving timing of the imaging device of FIG. 1;

【図3】本発明の第1の実施の形態に係る撮像装置の撮
像系の駆動タイミング図。
FIG. 3 is a drive timing chart of an imaging system of the imaging device according to the first embodiment of the present invention.

【図4】本発明の第2の実施の形態に係る撮像装置の撮
像系の駆動タイミング図。
FIG. 4 is a drive timing chart of an imaging system of an imaging device according to a second embodiment of the present invention.

【図5】本発明の第2の実施の形態に係る撮像装置の撮
像系の駆動タイミング図の拡大図。
FIG. 5 is an enlarged view of a drive timing diagram of an imaging system of an imaging device according to a second embodiment of the present invention.

【図6】本発明の第3の実施の形態に係るCDS回路及
びA/Dコンバータのブロック図。
FIG. 6 is a block diagram of a CDS circuit and an A / D converter according to a third embodiment of the present invention.

【図7】本発明の第3、第4の実施の形態に係る撮像装
置の撮像系の駆動タイミング図。
FIG. 7 is a drive timing diagram of an imaging system of an imaging device according to third and fourth embodiments of the present invention.

【図8】本発明の第4の実施の形態に係る撮像装置の撮
像系の駆動タイミング図の拡大図。
FIG. 8 is an enlarged view of a drive timing diagram of an imaging system of an imaging device according to a fourth embodiment of the present invention.

【図9】本発明及び従来例に係るインターライン型固体
撮像素子の概略図。
FIG. 9 is a schematic diagram of an interline solid-state imaging device according to the present invention and a conventional example.

【図10】従来の撮像装置のブロック図。FIG. 10 is a block diagram of a conventional imaging device.

【図11】従来の撮像装置の駆動タイミングの概略図。FIG. 11 is a schematic diagram of driving timing of a conventional imaging device.

【図12】従来の撮像装置の駆動タイミングの概略図。FIG. 12 is a schematic diagram of driving timing of a conventional imaging device.

【符号の説明】[Explanation of symbols]

11 撮影レンズ 12 絞り 13 CCD 14 撮像系駆動回路 15 CDS回路及びA/Dコンバータ 16 撮像信号処理回路 17 画像メモリ 18 表示信号処理回路 19 LCD 20 表示系駆動回路 21 システム駆動制御回路 31 電荷読み出しパルス 32 ダミービット部分のCCD出力信号 33 オプティカルブラック部分のCCD出力信号 41 画素 42 垂直電荷転送素子 43 水平電荷転送素子 44 出力部 45 信号出力端子 46 オプティカルブラック 47 ダミービット 151 CCD出力の入力端子 152 駆動パルスの入力端子 153 CDS回路 154 CLAMP回路 155 A/Dコンバータ 156 デジタル信号の出力端子 REFERENCE SIGNS LIST 11 photographing lens 12 aperture 13 CCD 14 imaging system drive circuit 15 CDS circuit and A / D converter 16 imaging signal processing circuit 17 image memory 18 display signal processing circuit 19 LCD 20 display system drive circuit 21 system drive control circuit 31 charge readout pulse 32 CCD output signal of dummy bit portion 33 CCD output signal of optical black portion 41 Pixel 42 Vertical charge transfer device 43 Horizontal charge transfer device 44 Output unit 45 Signal output terminal 46 Optical black 47 Dummy bit 151 CCD output input terminal 152 Drive pulse Input terminal 153 CDS circuit 154 CLAMP circuit 155 A / D converter 156 Digital signal output terminal

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 撮像手段と、前記撮像手段からの画像信
号を表示する表示手段と、前記撮像手段の読み出し駆動
における1垂直走査期間の長さを、前記表示手段の表示
駆動における1垂直走査期間の長さの2倍となるように
制御する制御手段とを有することを特徴とする撮像装
置。
1. An image pickup means, a display means for displaying an image signal from the image pickup means, and a length of one vertical scanning period in readout drive of the image pickup means, one vertical scan period in display drive of the display means. Control means for controlling the length to be twice the length of the imaging device.
【請求項2】 前記撮像手段は、エリアセンサであるこ
とを特徴とする請求項1記載の撮像装置。
2. The imaging apparatus according to claim 1, wherein said imaging means is an area sensor.
【請求項3】 前記制御手段は、前記撮像手段の読み出
し駆動における1垂直走査期間の長さを、前記表示手段
の表示駆動における1垂直走査期間の長さの2倍とする
ために、前記撮像手段の読み出し駆動に空読み出し期間
を設けることを特徴とする請求項2記載の撮像装置。
3. The image pickup device according to claim 1, wherein the control unit sets the length of one vertical scanning period in the readout drive of the image pickup unit to twice the length of one vertical scan period in the display drive of the display unit. 3. The imaging apparatus according to claim 2, wherein an idle readout period is provided in the readout drive of the means.
【請求項4】 前記撮像手段から出力される画像信号の
所定部分を所定の電圧にクランプするクランプ回路を有
し、前記制御手段は、前記空読み出しの期間に、前記ク
ランプ回路に前記クランプ動作を行わせることを特徴と
する請求項3記載の撮像装置。
4. A clamp circuit for clamping a predetermined portion of an image signal output from the image pickup means to a predetermined voltage, wherein the control means controls the clamp circuit to perform the clamp operation during the idle readout. The imaging apparatus according to claim 3, wherein the imaging is performed.
【請求項5】 前記撮像手段の水平電荷転送素子は複数
のダミービットを備え、前記制御手段は、前記クランプ
回路に前記空読み出しの期間における前記ダミービット
の期間を前記クランプ動作させることを特徴とする請求
項4記載の撮像装置。
5. The horizontal charge transfer device of the image pickup unit includes a plurality of dummy bits, and the control unit causes the clamp circuit to perform the clamp operation during a period of the dummy bit in the idle readout period. The imaging device according to claim 4, wherein:
JP11079355A 1999-03-24 1999-03-24 Image pickup device Withdrawn JP2000278616A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11079355A JP2000278616A (en) 1999-03-24 1999-03-24 Image pickup device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11079355A JP2000278616A (en) 1999-03-24 1999-03-24 Image pickup device

Publications (1)

Publication Number Publication Date
JP2000278616A true JP2000278616A (en) 2000-10-06

Family

ID=13687605

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11079355A Withdrawn JP2000278616A (en) 1999-03-24 1999-03-24 Image pickup device

Country Status (1)

Country Link
JP (1) JP2000278616A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7432965B2 (en) 2003-09-04 2008-10-07 Nikon Corporation Black level correcting device and electronic camera
JP2010034845A (en) * 2008-07-29 2010-02-12 Fujifilm Corp Imaging apparatus, and photographing control method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7432965B2 (en) 2003-09-04 2008-10-07 Nikon Corporation Black level correcting device and electronic camera
JP2010034845A (en) * 2008-07-29 2010-02-12 Fujifilm Corp Imaging apparatus, and photographing control method

Similar Documents

Publication Publication Date Title
US6628328B1 (en) Image pickup apparatus having a CPU driving function operable in two modes
JP2003052049A (en) Imaging apparatus
EP1619882A2 (en) A camera apparatus
JPH10304250A (en) Solid image pickup device, camera using the same device and method for driving the same device
JPH10229522A (en) Monitor method in ccd image pickup device and digital still camera
JP2008016976A (en) Imaging apparatus, its controlling method, and imaging system
JP2007074032A (en) Imaging apparatus and method of controlling it, computer program, and storage medium
JP2802962B2 (en) Image sensor drive
JP4616429B2 (en) Image processing device
JP2007027845A (en) Imaging apparatus
JP3113406B2 (en) Image sensor control device for still video camera
JP4024057B2 (en) Digital camera
JP2004172845A (en) Imaging device
JP2008099040A (en) Solid-state imaging apparatus, and electronic information apparatus
JP3162206B2 (en) Digital electronic still camera with variable system clock
JP2000278616A (en) Image pickup device
JP3905308B2 (en) Digital camera and operation control method thereof
JP2003189193A (en) Image pickup device
JP2000299810A (en) Image pickup device
JP3907343B2 (en) Imaging device
JP2007074363A (en) Imaging apparatus
JP2007110639A (en) Solid-state imaging element, drive method thereof, and imaging apparatus
JP2003060994A (en) Image pickup device and camera system
JP2003153093A (en) Solid-state imaging device, electronic still camera, method for driving solid-state image pickup element and control program for driving the solid-state image pickup element
JP3794672B2 (en) Solid-state imaging device

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20060606