JP2000182891A - Multilayer capacitor - Google Patents

Multilayer capacitor

Info

Publication number
JP2000182891A
JP2000182891A JP10354753A JP35475398A JP2000182891A JP 2000182891 A JP2000182891 A JP 2000182891A JP 10354753 A JP10354753 A JP 10354753A JP 35475398 A JP35475398 A JP 35475398A JP 2000182891 A JP2000182891 A JP 2000182891A
Authority
JP
Japan
Prior art keywords
internal
electrodes
electrode
multilayer capacitor
dielectric
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10354753A
Other languages
Japanese (ja)
Inventor
Chiharu Miyazaki
千春 宮崎
Naohito Oka
尚人 岡
Katsumi Tomiyama
勝己 富山
Toshio Otake
登志男 大竹
Mitsuhiko Kanda
光彦 神田
Takeshi Uchida
雄 内田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP10354753A priority Critical patent/JP2000182891A/en
Publication of JP2000182891A publication Critical patent/JP2000182891A/en
Pending legal-status Critical Current

Links

Landscapes

  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

PROBLEM TO BE SOLVED: To broaden the band of frequency characteristics by dividing an inner electrode into a first and second inner electrodes in the plane of the same layer. SOLUTION: In a multilayer capacitor, an inner electrode is divided into inner electrodes 3a, 4a on the top of a dielectric 1a, an inner electrode is divided into inner electrodes 3b, 4b on a dielectric 1b, one side of each of the inner electrodes 3a, 4a extends to the periphery of the dielectric 1a, one side of each of the inner electrodes 3b, 4b extends to the periphery of the dielectric 1b facing the periphery to which the inner electrodes 3a, 4a extend, the dielectric 1a is held between the upper and lower inner electrodes 3a, 3b and 4a, 4b shaped and located so as to laminate one above another, and an outer electrode 6 connected to the inner electrodes 3a, 4a and an outer electrode 5 connected to the inner electrodes 3b, 4b are disposed opposite on the side faces of this laminate 10.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は高周波特性の優れた
積層コンデンサに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multilayer capacitor having excellent high frequency characteristics.

【0002】[0002]

【従来の技術】図22は、特開平7−226331号公
報に示された従来の積層コンデンサである。同図におい
て、101Aは一般的な積層セラミックコンデサ、10
2は厚みd2の金属ベース内部電極、103は厚みd1
の金属ベース内部電極、104は厚みd1の金属ベース
内部電極、105は誘電体、106は外部電極、107
は外部電極である。
2. Description of the Related Art FIG. 22 shows a conventional multilayer capacitor disclosed in Japanese Patent Application Laid-Open No. 7-226331. In the figure, 101A is a general laminated ceramic capacitor, 10A
2 is a metal base internal electrode having a thickness of d2, 103 is a thickness d1
104, a metal base internal electrode having a thickness d1, 105 a dielectric, 106 an external electrode, 107
Is an external electrode.

【0003】上記の構成による積層コンデンサ101A
は、複数のコンデンサ101aが並列接続されて一体化
された積層セラミックコンデンサであって、一つの層の
コンデンサ101aの内部電極103、104を構成す
る金属部の厚みを厚くして、少なくとも2つのコンデン
サ101a、101aの自己共振周波数が異なる構造と
なっている。従って、これら2つのコンデンサ101
a、101aが並列接続された総合周波数特性はそれぞ
れのコンデンサが持つ単体の周波数特性よりは広帯域化
される。
The multilayer capacitor 101A having the above configuration
Is a monolithic ceramic capacitor in which a plurality of capacitors 101a are connected in parallel and integrated, and the thickness of a metal part forming the internal electrodes 103 and 104 of one layer of the capacitor 101a is increased, so that at least two capacitors are formed. 101a and 101a have different self-resonant frequencies. Therefore, these two capacitors 101
The overall frequency characteristic in which a and 101a are connected in parallel has a wider band than the single frequency characteristic of each capacitor.

【0004】又、図23は、例えば実開平3−7342
0号公報に示された従来の積層コンデンサである。同図
において12はセラミック膜、13は内部電極、14は
外部電極、15はプリント絶縁基板、16は回路パター
ン、17は別の回路パターン、18は別のセラミック膜
である。
FIG. 23 shows, for example, Japanese Utility Model Laid-Open No. 3-7322.
This is a conventional multilayer capacitor disclosed in Japanese Patent Application Laid-Open No. 0-205. In the figure, 12 is a ceramic film, 13 is an internal electrode, 14 is an external electrode, 15 is a printed insulating substrate, 16 is a circuit pattern, 17 is another circuit pattern, and 18 is another ceramic film.

【0005】上記の構成による積層コンデンサは、セラ
ミック膜12と内部電極13とを交互に積層し、その後
圧着、焼成して外部電極14を形成した積層セラミック
コンデンサであり、複数個の前記積層セラミック膜の最
下端面、或いは最上端面に前記セラミック膜よりも誘電
率の低い誘電体層を添付して一体構成したものである。
The multilayer capacitor having the above-described structure is a multilayer ceramic capacitor in which the ceramic electrodes 12 and the internal electrodes 13 are alternately laminated, and then, the external electrodes 14 are formed by pressing and firing. And a dielectric layer having a dielectric constant lower than that of the ceramic film is attached to the lowermost end surface or the uppermost end surface.

【0006】[0006]

【発明が解決しようとする課題】従来の積層コンデンサ
は、上記のように構成されており、もともと元来が小さ
なコンデンサが並列に接続されていたものに加えて、内
部電極の厚さや誘電率等が違うものの、全く同じ構造の
コンデンサを単に積層しただけのものである。従って、
元来の積層コンデンサと同様に、積層化することによっ
ても、その十分な広帯域化は困難である。
The conventional multilayer capacitor is constructed as described above. In addition to a capacitor originally having a small capacitor connected in parallel, the thickness and the dielectric constant of the internal electrode and the like have been increased. However, they are different from each other, but are simply a stack of capacitors of exactly the same structure. Therefore,
As in the case of the original multilayer capacitor, it is difficult to sufficiently widen the band by stacking.

【0007】又、従来の積層コンデンサでは、コンデン
サの容量を設計するためのパラメータが誘電体の誘電率
や厚さしか無く、その手段が限られていたという問題が
あった。
Further, the conventional multilayer capacitor has a problem in that the parameters for designing the capacitance of the capacitor are only the permittivity and the thickness of the dielectric, and the means thereof are limited.

【0008】本発明は、上記のような課題を解決し、設
計が容易で高周波特性に優れた積層コンデンサの提供を
目的とする。
An object of the present invention is to solve the above problems and to provide a multilayer capacitor which is easy to design and has excellent high frequency characteristics.

【0009】[0009]

【課題を解決するための手段】本発明は、誘電体と内部
電極とが交互に積層された積層体と、前記内部電極に電
気的に接続された外部電極とを備えた積層コンデンサに
おいて、前記内部電極は、同一層の平面内において、第
一の内部電極と第二の内部電極とに分割して形成された
ことを特徴とする。
According to the present invention, there is provided a multilayer capacitor comprising a laminated body in which dielectrics and internal electrodes are alternately laminated, and external electrodes electrically connected to the internal electrodes. The internal electrode is characterized in that it is divided into a first internal electrode and a second internal electrode in a plane of the same layer.

【0010】又、本発明は、第一の内部電極と第二の内
部電極との幅が異なることを特徴とする。
Further, the present invention is characterized in that the first internal electrode and the second internal electrode have different widths.

【0011】又、本発明は、第一の内部電極と第二の内
部電極との長さが異なることを特徴とする。
Further, the present invention is characterized in that the first internal electrode and the second internal electrode have different lengths.

【0012】又、本発明は、誘電体と内部電極とが交互
に積層された積層体の上方若しくは下方、又は上下両方
に位置する内部電極において、第一の内部電極と第二の
内部電極との枚数が異なることを特徴とする。
The present invention also relates to an internal electrode located above, below, or both above and below a laminate in which dielectrics and internal electrodes are alternately laminated, wherein the first internal electrode and the second internal electrode are Are different in number.

【0013】又、本発明は、誘電体上に内部電極が形成
された各層を積層して構成された積層体のうち、一部の
層の第二の内部電極を取り除いて第二の内部電極の枚数
を第一の内部電極の枚数より少なくすると共に第二の電
極間の誘電体の厚さを厚くしたことを特徴とする。
The present invention also provides a method of removing a second internal electrode by removing a part of a second internal electrode from a laminated body formed by laminating layers each having an internal electrode formed on a dielectric. Is made smaller than the number of the first internal electrodes and the thickness of the dielectric between the second electrodes is increased.

【0014】又、本発明は、第二の内部電極間に挟まれ
る誘電体の誘電率と第一の内部電極間に挟まれる誘電体
の誘電率とが異なることを特徴とする。
Further, the present invention is characterized in that the dielectric constant of the dielectric sandwiched between the second internal electrodes is different from the dielectric constant of the dielectric sandwiched between the first internal electrodes.

【0015】 第一及び第二の内部電極とそれぞれ電気
的に接続された第一及び第二の外部電極のうち、第一の
外部電極が、第一の内部電極に電気的に接続される部分
と、第二の内部電極に電気的に接続される部分とに分離
されたことを特徴とする。
A portion of the first and second external electrodes electrically connected to the first and second internal electrodes, respectively, wherein the first external electrode is electrically connected to the first internal electrode And a portion electrically connected to the second internal electrode.

【0016】又、本発明は、第一の内部電極に電気的に
接続される部分と第二の内部電極に電気的に接続される
部分とに分割された第一の外部電極間に、誘電体上に形
成されたインダクタンスが電気的に接続されたことを特
徴とする。
Also, the present invention provides a method of manufacturing a semiconductor device, comprising the steps of: providing a dielectric between a first external electrode divided into a portion electrically connected to the first internal electrode and a portion electrically connected to the second internal electrode; It is characterized in that the inductance formed on the body is electrically connected.

【0017】又、本発明は、第一の外部電極間を接続す
るインダクタンスを誘電体上に形成したことを特徴とす
る。
Further, the present invention is characterized in that an inductance for connecting the first external electrodes is formed on a dielectric.

【0018】又、本発明は、分割された第一の外部電極
の一方を他の外部電極とは別の側面に配置したことを特
徴とする。
Further, the present invention is characterized in that one of the divided first external electrodes is arranged on a side different from the other external electrodes.

【0019】又、本発明は、分割された第一の外部電極
を積層体の向かい合う一組の側面にそれぞれ配置し、第
二の外部電極を当該積層体の他の一側面に配置したこと
を特徴とする。
Further, the present invention is characterized in that the divided first external electrodes are respectively arranged on a pair of opposite side surfaces of the laminate, and the second external electrodes are arranged on the other side surface of the laminate. Features.

【0020】又、本発明は、分割された第一の外部電極
を積層体の向かい合う一組の側面にそれぞれ配置すると
共に、第二の外部電極を当該積層体の他の向かい合う一
組の側面に配置し、この向かい合う一組の面の双方で第
一及び第二の内部電極と第二の外部電極とが電気的に接
続されたことを特徴とする。
Further, the present invention provides a method according to the present invention, wherein the divided first external electrodes are respectively disposed on a pair of opposite side surfaces of the laminate, and the second external electrodes are disposed on another pair of opposite side surfaces of the laminate. The first and second internal electrodes and the second external electrode are electrically connected on both of the pair of facing surfaces.

【0021】又、本発明は、分割された第一の外部電極
のうち、容量の小さいコンデンサを形成する第二の内部
電極に接続されている方の電極を、電磁ノイズの発生源
側に接続するよう極性を付けたことを特徴とする。
Further, according to the present invention, of the divided first external electrodes, the electrode connected to the second internal electrode forming the small-capacity capacitor is connected to the source of electromagnetic noise. It is characterized by having polarities.

【0022】又、本発明は、分割された第一の外部電極
のうち、容量の小さいコンデンサを形成する第二の内部
電極に接続されている方の電極を示すマークを備えたこ
とを特徴とする。
Further, the present invention is characterized in that a mark indicating the electrode connected to the second internal electrode forming the capacitor having a small capacitance is provided among the divided first external electrodes. I do.

【0023】[0023]

【発明の実施の形態】実施の形態1.以下、本発明を実
施の形態を示す図に基づいて説明する。この実施の形態
1は、誘電体と内部電極とが交互に積層された積層体
と、前記内部電極に電気的に接続された外部電極とを備
えた積層コンデンサの内部電極を、同一層の平面内、即
ち、誘電体上において、内部電極が第一の内部電極と第
二の内部電極とに分割されて形成された構成とした。図
1はこの積層コンデンサの内部構成斜視図、図2はこの
積層コンデンサの斜視図、図3は二つのコンデンサが並
列に接続された場合の回路図、図4は二つのコンデンサ
が並列に接続された場合の高周波等価回路図、図5は自
己共振周波数の異なる二つのコンデンサが並列に接続さ
れた場合のインピーダンスの周波数特性を示す図であ
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Embodiment 1 Hereinafter, the present invention will be described with reference to the drawings showing an embodiment. In the first embodiment, an internal electrode of a multilayer capacitor including a laminated body in which dielectrics and internal electrodes are alternately laminated and an external electrode electrically connected to the internal electrode is formed by a plane of the same layer. Inside, that is, on the dielectric, the internal electrode was divided into a first internal electrode and a second internal electrode. 1 is a perspective view of the internal structure of the multilayer capacitor, FIG. 2 is a perspective view of the multilayer capacitor, FIG. 3 is a circuit diagram when two capacitors are connected in parallel, and FIG. 4 is a circuit diagram in which two capacitors are connected in parallel. FIG. 5 is a diagram showing the frequency characteristics of impedance when two capacitors having different self-resonant frequencies are connected in parallel.

【0024】図1において、第一の誘電体1aの図上
「上」の平面内には、内部電極が第一の内部電極3aと
第二の内部電極4aとに分割されて形成されている。同
様に、第二の誘電体1bには、内部電極が第一の内部電
極3bと第二の内部電極4bとに分割されて形成されて
いる。又、上記第一の内部電極3aと第二の内部電極4
aとのそれぞれの各1辺は第一の誘電体1aの同一外周
辺へと延在させ、同様に、上記第一の内部電極3bと第
二の内部電極4bとのそれぞれの各1辺は、上記第一の
誘電体1aに形成された第一の内部電極3a及び第二の
内部電極4aが延在された側の外周辺と対向する側に位
置する第二の誘電体1bの外周辺へと延在させておく。
このように、誘電体上の同一平面内に分割配置された第
一の内部電極3a及び第二の内部電極4aを備えた第一
の誘電体1aと、同じく、同一平面内に分割配置された
第一の内部電極3b及び第二の内部電極4bを備えた第
二の誘電体1bとを、交互に積層して積層体が形成され
ている。この場合、この例では、誘電体1aを挟んで上
下に位置する第一の内部電極3aと第一の内部電極3
b,及び第二の内部電極4aと第二の内部電極4bは、
上下方向において互いに重なり合う位置、形状としてあ
る。図2において、この積層体10の相対する一組の側
面には、第一及び第二の内部電極3a、4aに電気的に
接続された第二の外部電極6と、第一及び第二の内部電
極3b、4bに電気的に接続された第一の外部電極5と
を対向配設して積層コンデンサ10を構成している。
In FIG. 1, an internal electrode is divided into a first internal electrode 3a and a second internal electrode 4a in a plane “upper” in the drawing of the first dielectric 1a. . Similarly, an internal electrode is formed on the second dielectric 1b so as to be divided into a first internal electrode 3b and a second internal electrode 4b. The first internal electrode 3a and the second internal electrode 4
a is extended to the same outer periphery of the first dielectric 1a, and similarly, each one side of the first internal electrode 3b and the second internal electrode 4b is The outer periphery of the second dielectric 1b located on the side facing the outer periphery of the side on which the first internal electrode 3a and the second internal electrode 4a formed on the first dielectric 1a extend. To be extended.
As described above, the first dielectric 1a including the first internal electrode 3a and the second internal electrode 4a which are divided and arranged in the same plane on the dielectric is similarly arranged in the same plane. A stacked body is formed by alternately stacking the second dielectrics 1b having the first internal electrodes 3b and the second internal electrodes 4b. In this case, in this example, the first internal electrode 3a and the first internal electrode 3
b, and the second internal electrode 4a and the second internal electrode 4b
The position and the shape overlap each other in the vertical direction. In FIG. 2, a pair of opposing side surfaces of the laminated body 10 include a second external electrode 6 electrically connected to the first and second internal electrodes 3a and 4a, and a first and second The multilayer capacitor 10 is configured by disposing the first external electrode 5 electrically connected to the internal electrodes 3b and 4b to face each other.

【0025】上記のように、交互に層を成す各誘電体1
a、1bに各々形成される内部電極を、各層の誘電体1
の同一平面内において、第一の内部電極3a、3bと第
二の内部電極4ab、4bとに分割して配置した構成に
て積層コンデンサ10が構成されている。従って、その
回路図は図3に示すように、誘電体1aを挟む第一の内
部電極3aと第一の内部電極3bとによって構成される
コンデンサC2と、第二の内部電極4aと第二の内部電
極4bとによって構成されるコンデンサC1との並列回
路となる。一般的に、コンデンサには残留インダクタン
スと残留抵抗とが存在するため、図3の高周波等価回路
は図4のようになる。又、コンデンサは残留インダクタ
ンスの存在により自己共振周波数以上の周波数ではその
特性が劣化してしまうが、自己共振周波数の異なるコン
デンサを並列に接続した場合には、図5に示すように、
単体の周波数特性よりも広帯域化される。
As described above, each of the dielectrics 1 which alternately forms a layer
a and 1b are connected to the dielectric 1 of each layer.
In the same plane, the multilayer capacitor 10 is configured to be divided into the first internal electrodes 3a and 3b and the second internal electrodes 4ab and 4b. Accordingly, as shown in FIG. 3, the circuit diagram thereof includes a capacitor C2 including a first internal electrode 3a and a first internal electrode 3b sandwiching a dielectric 1a, a second internal electrode 4a and a second internal electrode 4a. It becomes a parallel circuit with the capacitor C1 constituted by the internal electrode 4b. Generally, a capacitor has a residual inductance and a residual resistance, so that the high-frequency equivalent circuit of FIG. 3 is as shown in FIG. The characteristics of the capacitor deteriorate at frequencies higher than the self-resonance frequency due to the presence of the residual inductance. However, when capacitors having different self-resonance frequencies are connected in parallel, as shown in FIG.
The band is wider than the frequency characteristics of a single unit.

【0026】上記実施の形態1に示す積層コンデンサ1
0は、各コンデンサを構成する個々の内部電極を同一平
面内で分割しているため、同一部品内に分割された2つ
のコンデンサを容易に形成することができる。又、これ
ら2つのコンデンサの容量を変えることで周波数特性を
十分に広帯域化させることができる。
The multilayer capacitor 1 shown in the first embodiment
In the case of No. 0, the individual internal electrodes constituting each capacitor are divided in the same plane, so that two capacitors divided in the same component can be easily formed. Further, by changing the capacitances of these two capacitors, the frequency characteristics can be sufficiently widened.

【0027】実施の形態2.上記実施の形態1では、同
一部品内に2つのコンデンサを形成する手段を示した
が、以下の実施の形態2乃至14では、この2つのコン
デンサの容量を変化させる手段について説明する。先
ず、この実施の形態2は、上記実施の形態1において、
第一、第二の誘電体1a,1bのそれぞれの上面に分割
して形成される第一の内部電極3a、3bと第二の内部
電極4a、4bとの幅が異なる構成とした。図1に示す
例では、第二の内部電極4a、4bの幅を第一の内部電
極3a、3bの幅より狭く形成して、コンデンサの容量
を変化させている。
Embodiment 2 FIG. In the first embodiment, the means for forming two capacitors in the same component has been described. In the following second to fourteenth embodiments, means for changing the capacitance of the two capacitors will be described. First, the second embodiment differs from the first embodiment in that
The width of the first internal electrodes 3a, 3b formed separately on the upper surfaces of the first and second dielectrics 1a, 1b and the width of the second internal electrodes 4a, 4b are different. In the example shown in FIG. 1, the width of the second internal electrodes 4a, 4b is formed narrower than the width of the first internal electrodes 3a, 3b to change the capacitance of the capacitor.

【0028】上記のように構成することにより、第二の
内部電極4a、4bによって構成されるコンデンサC1
の容量が、第一の内部電極3a、3bによって構成され
るコンデンサC2の容量よりも小さくなり、2つのコン
デンサの自己共振周波数を変えることができる。従っ
て、これらコンデンサC1、C2が並列接続された特性
は図5に示すようになり、コンデンサ単体の周波数特性
よりも広帯域化される。又、コンデンサの容量は下記の
式(1)で与えられるため、内部電極3(3a,3
b)、4(4a,4b)の幅を変化させることによりコ
ンデンサの容量を容易に調整することができる。
With the above configuration, the capacitor C1 composed of the second internal electrodes 4a and 4b
Is smaller than the capacitance of the capacitor C2 formed by the first internal electrodes 3a and 3b, and the self-resonant frequencies of the two capacitors can be changed. Therefore, the characteristics in which these capacitors C1 and C2 are connected in parallel are as shown in FIG. 5, which is wider than the frequency characteristics of the capacitors alone. Also, since the capacitance of the capacitor is given by the following equation (1), the internal electrodes 3 (3a, 3
b) The capacitance of the capacitor can be easily adjusted by changing the width of 4 (4a, 4b).

【0029】 C=Nεs/d =Nεab/d (1) C:コンデンサの容量 N:対向する内部電極のペアの数 ε:誘電体の誘電率 s:内部電極の対向部分の面積 d:誘電体の厚さ a:内部電極の対向部分の幅 b:内部電極の対向部分の長さC = Nεs / d = Nεab / d (1) C: capacitance of capacitor N: number of pairs of opposing internal electrodes ε: dielectric constant of dielectric s: area of opposing part of internal electrodes d: dielectric A: Width of opposing portion of internal electrode b: Length of opposing portion of internal electrode

【0030】実施の形態3.実施の形態3は、第一、第
二の誘電体1a,1b上にそれぞれ形成される第一の内
部電極3a、3bと第二の内部電極4a、4bとの長さ
が異なる構成として、コンデンサの容量を変化させる。
図6に示す例では、第一、第二の誘電体1a,1b上に
それぞれ形成される第二の内部電極4a、4bの長さを
第一の内部電極3a、3bの長さよりも短く形成してあ
る。尚、長さが短く形成された第二の内部電極4a、4
bは、第一の誘電体1aを介して対向する部分即ち上下
方向に重なる重複部分を設けなければならないため、第
二の内部電極4a、4bを配置する方向の第一、第二の
誘電体1a,1bの長さの少なくとも半分よりは長く形
成してある。
Embodiment 3 The third embodiment is different from the first embodiment in that the first internal electrodes 3a and 3b and the second internal electrodes 4a and 4b formed on the first and second dielectrics 1a and 1b have different lengths. Change the capacity of
In the example shown in FIG. 6, the length of the second internal electrodes 4a and 4b formed on the first and second dielectrics 1a and 1b, respectively, is shorter than the length of the first internal electrodes 3a and 3b. I have. In addition, the second internal electrodes 4a, 4
b must be provided with a portion facing the first dielectric 1a, that is, an overlapping portion that overlaps in the vertical direction, so that the first and second dielectrics in the direction in which the second internal electrodes 4a and 4b are arranged are provided. It is formed longer than at least half of the length of 1a, 1b.

【0031】上記のように構成することにより、第二の
内部電極4a、4bによって構成されるコンデンサC1
の容量が、第一の内部電極3a、3bによって構成され
るコンデンサC2の容量よりも小さくなり、2つのコン
デンサの自己共振周波数を変えることができる。従っ
て、これらコンデンサが並列接続された特性は図5に示
すようになり、コンデンサ単体の周波数特性よりも広帯
域化される。又、コンデンサの容量は上記の式(1)で
与えられるため、内部電極3(3a、3b)、4(4
a、4b)の長さを変化させることによりコンデンサの
容量を容易に調整することができる。
With the above configuration, the capacitor C1 composed of the second internal electrodes 4a, 4b
Is smaller than the capacitance of the capacitor C2 formed by the first internal electrodes 3a and 3b, and the self-resonant frequencies of the two capacitors can be changed. Therefore, the characteristics of these capacitors connected in parallel are as shown in FIG. 5, which is wider than the frequency characteristics of the capacitors alone. Also, since the capacitance of the capacitor is given by the above equation (1), the internal electrodes 3 (3a, 3b), 4 (4
The capacitance of the capacitor can be easily adjusted by changing the length of a, 4b).

【0032】実施の形態4.実施の形態4は、誘電体と
内部電極とが交互に積層された積層体において、その積
層体の上方若しくは下方、又は上下両方に位置する内部
電極として分割配置された第一の内部電極と第二の内部
電極との枚数が異なる構成として、コンデンサの容量を
変化させる。図7に示す例では、上記実施の形態1、
2、3において記述した第一の誘電体1aと第二の誘電
体1bとが重ねられて構成される積層部2の上方には、
第二の内部電極4a,4bが除かれて第一の内部電極3
a、3bのみが配置された第一の誘電体1cや第二の誘
電体1dが重ねられて構成される積層部1が、他方、上
記積層部2の下方には、上記積層部1と同様の構成の積
層部3が、それぞれ重ねた構成として、第二の内部電極
4a,bが対向するペア数を、第一の内部電極3a,3
bが対向するペア数より少なく構成したものである。
尚、この場合、積層部1、2、3を通して、外部電極
5,6(図2)との接続方向、即ち各誘電体上の内部電
極の延在方向が交互に逆方向となって重なるように配置
する。又、上記の構成において、積層部1、3の第二の
内部電極4(4a,4b)を取り除いた領域部分へ、第
一の内部電極3を拡張形成してもよい。
Embodiment 4 FIG. In the fourth embodiment, in a laminated body in which dielectrics and internal electrodes are alternately laminated, a first internal electrode and a second internal electrode which are divided and arranged as internal electrodes located above or below, or both above and below the laminated body, The capacity of the capacitor is changed so that the number of the internal electrodes is different from that of the second internal electrode. In the example shown in FIG.
Above the laminated portion 2 configured by stacking the first dielectric 1a and the second dielectric 1b described in 2 and 3,
The second internal electrodes 4a and 4b are removed and the first internal electrode 3
The laminated portion 1 is formed by laminating the first dielectric 1c and the second dielectric 1d in which only the a and 3b are arranged. On the other hand, below the laminated portion 2, the same as the laminated portion 1 is provided. In the configuration in which the laminated portions 3 having the above configuration are overlapped with each other, the number of pairs facing the second internal electrodes 4a and 4b is changed to the first internal electrodes 3a and 3b.
b is smaller than the number of pairs facing each other.
In this case, the connection direction with the external electrodes 5 and 6 (FIG. 2), that is, the extending direction of the internal electrode on each dielectric is alternately reversed through the laminated portions 1, 2 and 3 so as to overlap. To place. Further, in the above-described configuration, the first internal electrode 3 may be formed so as to extend to a region portion where the second internal electrodes 4 (4a, 4b) of the laminated portions 1 and 3 are removed.

【0033】上記のように構成することにより、第二の
内部電極4a、4bによって構成されるコンデンサC1
の容量が、第一の内部電極3a、3bによって構成され
るコンデンサC2の容量よりも小さくなり、2つのコン
デンサの自己共振周波数を変えることができる。従っ
て、これらコンデンサが並列接続された特性は図5に示
すのようになり、コンデンサ単体の周波数特性よりも広
帯域化される。又、コンデンサの容量は上記の式(1)
で与えられるため、第二の内部電極4が対向するペア数
の数を変化させることによりコンデンサの容量を容易に
調整することができる。
With the above configuration, the capacitor C1 composed of the second internal electrodes 4a, 4b
Is smaller than the capacitance of the capacitor C2 formed by the first internal electrodes 3a and 3b, and the self-resonant frequencies of the two capacitors can be changed. Therefore, the characteristics of these capacitors connected in parallel are as shown in FIG. 5, which is wider than the frequency characteristics of the capacitors alone. The capacity of the capacitor is calculated by the above equation (1).
The capacitance of the capacitor can be easily adjusted by changing the number of pairs facing the second internal electrode 4.

【0034】実施の形態5.実施の形態5は、上記実施
の形態1、2、3において、誘電体上に内部電極が形成
された各層を積層して構成された積層体のうち、一部の
層の第二の内部電極を取り除いて、第二の内部電極の枚
数を第一の内部電極の枚数より少なくすると共に第二の
内部電極間の誘電体の厚さを、他の誘電体の厚さより厚
く構成した。図8は、第一の誘電体に第一の内部電極3
(3a,3b)や第二の内部電極4(4a,4b)を形
成した各層即ち誘電体を積層して構成された積層体のう
ち、一部の層の第二の内部電極4(4a,4b)を取り
除く例として、積層体の上方から下方に向けて数えて奇
数番目に当たる層から第二の内部電極4(4a,4b)
を取り除いた例を示したものである。こうして、上記の
第二の内部電極4が対向するペア数を第一の内部電極3
が対向するペア数より少なくすると共に、上下方向に重
なる第二の内部電極4aと第二の内部電極4bとの間の
誘電体1dの厚さを厚く形成した。
Embodiment 5 The fifth embodiment is different from the first, second, and third embodiments in that the second internal electrode of a part of the laminated body formed by laminating each layer in which the internal electrode is formed on the dielectric is formed. Was removed, the number of the second internal electrodes was made smaller than the number of the first internal electrodes, and the thickness of the dielectric between the second internal electrodes was made larger than the thickness of the other dielectrics. FIG. 8 shows the first internal electrode 3 on the first dielectric.
(3a, 3b) and the second internal electrode 4 (4a, 4b) of each layer on which the second internal electrode 4 (4a, 4b) is formed, that is, a laminated body formed by laminating dielectrics. As an example of removing 4b), the second internal electrodes 4 (4a, 4b) are counted from the odd-numbered layer counted from the top to the bottom of the laminate.
This is an example in which is removed. Thus, the number of pairs facing the second internal electrode 4 is increased by the first internal electrode 3.
Was made smaller than the number of pairs facing each other, and the thickness of the dielectric 1d between the second internal electrode 4a and the second internal electrode 4b overlapping in the vertical direction was increased.

【0035】上記のように構成することにより、第二の
内部電極4a、4bによって構成されるコンデンサC1
の容量が、第一の内部電極3a、3bによって構成され
るコンデンサC2の容量よりも小さくなり、2つのコン
デンサの自己共振周波数を変えることができる。従っ
て、これらコンデンサが並列接続された特性は図5のよ
うになり、コンデンサ単体の周波数特性よりも広帯域化
される。又、コンデンサの容量は上記の式(1)で与え
られるため、第二の内部電極4が対向するペア数の数及
び第二の内部電極4の間の誘電体の厚さを変化させるこ
とによりコンデンサの容量を容易に調整できる。
With the above configuration, the capacitor C1 composed of the second internal electrodes 4a, 4b
Is smaller than the capacitance of the capacitor C2 formed by the first internal electrodes 3a and 3b, and the self-resonant frequencies of the two capacitors can be changed. Therefore, the characteristics in which these capacitors are connected in parallel are as shown in FIG. 5, which is wider than the frequency characteristics of the capacitors alone. Also, since the capacitance of the capacitor is given by the above equation (1), by changing the number of pairs facing the second internal electrode 4 and the thickness of the dielectric between the second internal electrodes 4, The capacity of the capacitor can be easily adjusted.

【0036】実施の形態6.実施の形態6は、図9に示
すように、上記実施の形態1乃至5において、第二の内
部電極4(4a,4b)の間に挟まれる第三の誘電体2
の誘電率と、第一の内部電極3(3a,3b)の間に挟
まれる第一の誘電体1の誘電率とが異なる構成とした。
図示の例では、誘電率の異なる誘電体1と第三の誘電体
2との一側面を張り合わせて、第二の内部電極4(4
a,4b)の間に挟まれる第三の誘電体2の誘電率が第
一の内部電極3(3a,3b)の間に挟まれる第一の誘
電体1の誘電率より小さくしてある。上記のように構成
することにより、第二の内部電極4a、4bによって構
成されるコンデンサC1の容量が、第一の内部電極3
a、3bによって構成されるコンデンサC2の容量より
も小さくなり、2つのコンデンサの自己共振周波数を変
えることができる。従って、これらコンデンサが並列接
続された特性は図5に示すようになり、コンデンサ単体
の周波数特性よりも広帯域化される。又、コンデンサの
容量は上記の式(1)で与えられるため、誘電率の異な
る第一の誘電体1と第三の誘電体2とを組合わせること
によりコンデンサの容量を容易に調整することができ
る。
Embodiment 6 FIG. As shown in FIG. 9, the sixth embodiment is different from the first to fifth embodiments in that the third dielectric 2 sandwiched between the second internal electrodes 4 (4a, 4b) is used.
And the dielectric constant of the first dielectric 1 sandwiched between the first internal electrodes 3 (3a, 3b) are different from each other.
In the illustrated example, one side surface of the dielectric 1 and the third dielectric 2 having different dielectric constants is adhered to each other to form the second internal electrode 4 (4
The dielectric constant of the third dielectric 2 interposed between the first and second internal electrodes 3 (3a, 3b) is smaller than the dielectric constant of the first dielectric 1 interposed between the first internal electrodes 3 (3a, 3b). With the configuration described above, the capacitance of the capacitor C1 formed by the second internal electrodes 4a and 4b is
The capacitance becomes smaller than the capacitance of the capacitor C2 formed by the capacitors a and 3b. Therefore, the characteristics of these capacitors connected in parallel are as shown in FIG. 5, which is wider than the frequency characteristics of the capacitors alone. Further, since the capacitance of the capacitor is given by the above equation (1), the capacitance of the capacitor can be easily adjusted by combining the first dielectric 1 and the third dielectric 2 having different dielectric constants. it can.

【0037】実施の形態7.実施の形態7は、上記実施
の形態1乃至6において、図10に示すように、第一の
内部電極3a,3b及び第二の内部電極4a,4bとそ
れぞれ電気的に接続された第一の外部電極5及び第二の
外部電極6のうち、図11に示すように、第一の外部電
極5を第一の内部電極3aに電気的に接続する部分5b
と、第二の内部電極4aに電気的に接続する部分5aと
に分離した構成である。図10はこの積層コンデンサの
内部構成斜視図、図11は積層コンデンサの斜視図であ
る。上記のように構成することにより、第二の内部電極
4a、4bによって構成されるコンデンサC1と、第一
の内部電極3a、3bによって構成されるコンデンサC
2とを確実に分離することができるので、効果的にノイ
ズを除去することができる。
Embodiment 7 The seventh embodiment is different from the first to sixth embodiments in that the first internal electrodes 3a and 3b and the first internal electrodes 4a and 4b electrically connected to the second internal electrodes 4a and 4b, respectively, as shown in FIG. As shown in FIG. 11, a portion 5b of the external electrode 5 and the second external electrode 6 that electrically connects the first external electrode 5 to the first internal electrode 3a.
And a portion 5a electrically connected to the second internal electrode 4a. FIG. 10 is a perspective view of the internal structure of the multilayer capacitor, and FIG. 11 is a perspective view of the multilayer capacitor. With the above configuration, the capacitor C1 constituted by the second internal electrodes 4a and 4b and the capacitor C1 constituted by the first internal electrodes 3a and 3b
2 can be surely separated, so that noise can be effectively removed.

【0038】実施の形態8.実施の形態8は、上記実施
の形態7において、図10に示すように、第一の誘電体
1上に導電体によりインダクタンス用パターン7を形成
し、その導電体の両端を、図11に示すように、積層体
の一側面の両端側に第一外部電極5として分割させて設
けた第一の外部電極5aと第一の外部電極5bとに、そ
れぞれ電気的に接続したものである。上記のように構成
された積層コンデンサの等価回路は、図12のようにπ
型フィルタを構成することができるため、第二の内部電
極4a、4bによって構成されるコンデンサC1と、第
一の内部電極3a、3bによって構成されるコンデンサ
C2とをより確実に分離することができ、より効果的に
ノイズを除去することができる。
Embodiment 8 FIG. In the eighth embodiment, as shown in FIG. 10, the inductance pattern 7 is formed on the first dielectric 1 by a conductor as shown in FIG. 10, and both ends of the conductor are shown in FIG. As described above, the first external electrode 5a and the first external electrode 5b which are separately provided as the first external electrodes 5 on both end sides of one side surface of the laminate are electrically connected to each other. The equivalent circuit of the multilayer capacitor configured as described above has a π
Since the type filter can be formed, the capacitor C1 formed by the second internal electrodes 4a and 4b and the capacitor C2 formed by the first internal electrodes 3a and 3b can be more reliably separated. , It is possible to more effectively remove noise.

【0039】実施の形態9.実施の形態9は、上記実施
の形態7、8において、図13の積層部5に示すよう
に、上記実施の形態8と同様にしてインダクタンス用パ
ターン7が上面に形成された誘電体1を複数枚重ねて多
層に構成し、図11に示すように、インダクタンス用パ
ターン7を構成する導電体の両端を、積層体10の一側
面の両端側に間隔を置いて分離させた第一の外部電極5
を構成する第一の外部電極5aと第一の外部電極5bと
に、それぞれ電気的に接続したものである。図13は積
層コンデンサの内部構成斜視図である。上記のように構
成された積層コンデンサでは、第一の外部電極として分
離して配設された第一の外部電極5aと第一の外部電極
5bとの間に配置されたインダクタンスが複数個並列に
接続されているため、第一の外部電極5aと第一の外部
電極5bとの間により多くの電流を流すことができる。
Embodiment 9 The ninth embodiment is different from the seventh and eighth embodiments in that a plurality of dielectrics 1 each having an inductance pattern 7 formed on the upper surface in the same manner as in the eighth embodiment as shown in the laminated portion 5 of FIG. As shown in FIG. 11, a first external electrode in which both ends of a conductor forming the inductance pattern 7 are separated from each other on both side surfaces of one side surface of the laminate 10 as shown in FIG. 5
Are electrically connected to the first external electrode 5a and the first external electrode 5b, respectively. FIG. 13 is a perspective view of the internal configuration of the multilayer capacitor. In the multilayer capacitor configured as described above, a plurality of inductances arranged in parallel between the first external electrode 5a and the first external electrode 5b separately provided as the first external electrode are provided in parallel. Because of the connection, more current can flow between the first external electrode 5a and the first external electrode 5b.

【0040】実施の形態10.実施の形態10は、上記
実施の形態7、8、9において、図14,図15に示す
ように、積層体の一側面に分離して配設された第一の外
部電極の一方5bを、他方の第一の外部電極5aとは当
該積層体の別の側面に配置したものである。図14は積
層コンデンサの内部構成斜視図、図15は積層コンデン
サの斜視図である。上記のように構成された積層コンデ
ンサ10では、第一の外部電極5aと第一の外部電極5
bとが積層コンデンサ10の異なる側面からそれぞれ取
り出されるため、積層コンデンサ10をプリント配線板
等に半田付けするとき等、これら外部電極5a、5bが
短絡することを防ぐことができる。
Embodiment 10 FIG. Embodiment 10 is different from Embodiments 7, 8, and 9 in that, as shown in FIGS. 14 and 15, one of the first external electrodes 5b separately provided on one side surface of the laminate is The other first external electrode 5a is arranged on another side surface of the laminate. FIG. 14 is a perspective view of the internal configuration of the multilayer capacitor, and FIG. 15 is a perspective view of the multilayer capacitor. In the multilayer capacitor 10 configured as described above, the first external electrode 5 a and the first external electrode 5
b is taken out from different side surfaces of the multilayer capacitor 10, respectively, so that the external electrodes 5a and 5b can be prevented from being short-circuited when the multilayer capacitor 10 is soldered to a printed wiring board or the like.

【0041】実施の形態11.実施の形態11は、上記
実施の形態7乃至10において、図16、図17に示す
ように、分離した第一の外部電極5aと第一の外部電極
5bとを積層コンデンサ10の向かい合う一組の側面に
相対に配置し、第二の外部電極6を他の側面に配置した
ものである。図16は積層コンデンサの内部構成斜視
図、図17は積層コンデンサの斜視図である。上記のよ
うに構成された積層コンデンサ10では、第一の外部電
極5a、5bが積層コンデンサ10の向かい合う一組の
側面からそれぞれ取り出されるため、バイパスコンデン
サのように線−対地間に挿入するとき等、配線を曲げる
ことなく第一の外部電極5a、5bに線を接続すること
ができる。
Embodiment 11 FIG. The eleventh embodiment is different from the seventh to tenth embodiments in that, as shown in FIGS. 16 and 17, a separated first external electrode 5a and a first external electrode 5b The second external electrode 6 is arranged on the other side surface, and the second external electrode 6 is arranged on the other side surface. FIG. 16 is a perspective view of the internal configuration of the multilayer capacitor, and FIG. 17 is a perspective view of the multilayer capacitor. In the multilayer capacitor 10 configured as described above, the first external electrodes 5a and 5b are respectively taken out from a pair of opposed side surfaces of the multilayer capacitor 10, so that the first external electrodes 5a and 5b are inserted between a line and a ground like a bypass capacitor. The wires can be connected to the first external electrodes 5a and 5b without bending the wires.

【0042】実施の形態12.実施の形態11は、上記
実施の形態7乃至11において、図18、図19に示す
ように、分離した第一の外部電極5aと第一の外部電極
5bとを積層コンデンサ10の向かい合う一組の側面に
それぞれ相対に配置すると共に、第二の外部電極6を積
層コンデンサ10の他の向かい合う一組の側面に相対に
配置し、第二の外部電極6を配置した向かい合う一組の
側面の双方で第一及び第二の内部電極3a、4aと第二
の外部電極6とを電気的に接続したものである。図18
は積層コンデンサの内部構成斜視図、図19は積層コン
デンサの斜視図である。上記のように構成された積層コ
ンデンサ10では、第二の外部電極6を配置した向かい
合う一組の側面の双方で第一及び第二の内部電極3a、
4aと第二の外部電極6とを電気的に接続しているた
め、第二の外部電極6側の残留インダクタンスを小さく
することができる。従って、残留インダクタンスに起因
する積層コンデンサ10の高周波特性の劣化を防ぐこと
ができる。
Embodiment 12 FIG. The eleventh embodiment is different from the seventh to eleventh embodiments in that, as shown in FIGS. 18 and 19, a pair of separated first external electrodes 5a and The second external electrodes 6 are disposed relative to each other on the side surfaces, and the second external electrodes 6 are disposed relative to the other opposing pair of side surfaces of the multilayer capacitor 10, and the second external electrodes 6 are disposed on both opposing side surfaces where the second external electrode 6 is disposed. The first and second internal electrodes 3a, 4a and the second external electrode 6 are electrically connected. FIG.
Is a perspective view of the internal configuration of the multilayer capacitor, and FIG. 19 is a perspective view of the multilayer capacitor. In the multilayer capacitor 10 configured as described above, both the first and second internal electrodes 3a,
Since the 4a and the second external electrode 6 are electrically connected, the residual inductance on the second external electrode 6 side can be reduced. Therefore, it is possible to prevent the high-frequency characteristics of the multilayer capacitor 10 from deteriorating due to the residual inductance.

【0043】実施の形態13.実施の形態13は、上記
実施の形態7乃至12において、図20に示すように、
分割した第一の外部電極5aと第一の外部電極5bとの
うち、容量の小さいコンデンサC2を形成する第二の内
部電極4aに接続されている方の電極5aを、高周波電
磁ノイズの発生源側に接続するよう極性を付けたもので
ある。図20は積層コンデンサの接続図である。図にお
いて5a,5bは第一の外部電極、6は第二の外部電極
である。上記のように構成された積層コンデンサ10で
は、容量の小さいコンデンサC2を高周波電磁ノイズの
発生源側に接続したので、高周波電磁ノイズを効果的に
除去することができる。
Embodiment 13 FIG. Embodiment 13 differs from Embodiments 7 to 12 in that, as shown in FIG.
Of the divided first external electrode 5a and first external electrode 5b, the electrode 5a connected to the second internal electrode 4a forming the small-capacity capacitor C2 is connected to the source of high-frequency electromagnetic noise. It is polarized to connect to the side. FIG. 20 is a connection diagram of the multilayer capacitor. In the figure, 5a and 5b are first external electrodes, and 6 is a second external electrode. In the multilayer capacitor 10 configured as described above, since the capacitor C2 having a small capacitance is connected to the high frequency electromagnetic noise generation source, high frequency electromagnetic noise can be effectively removed.

【0044】実施の形態14.実施の形態14は、実施
形態7乃至13において、分離した第一の外部電極5a
と第一の外部電極5bとのうち、容量の小さいコンデン
サC2を形成する第二の内部電極4aと接続されている
方の電極5aの側に、図21に示すように、極性を示す
マーク8を備えたものである。この図21は積層コンデ
ンサの斜視図である。上記のように構成された積層コン
デンサ10では、容量の小さいコンデンサC2の外部電
極5a側に、容量の小さいコンデンサC2の側であるこ
との極性を示すマーク8を備えているので、誤配線を避
けることができる。又、この積層コンデンサ10では左
右・上下対称となるため、高周波電磁ノイズの発生源側
が左右どちらにあっても対応することができる。
Embodiment 14 FIG. Embodiment 14 is different from Embodiments 7 to 13 in that the separated first external electrode 5a
As shown in FIG. 21, a polarity mark 8 is provided on the side of the electrode 5a connected to the second internal electrode 4a forming the capacitor C2 having a small capacitance. It is provided with. FIG. 21 is a perspective view of the multilayer capacitor. In the multilayer capacitor 10 configured as described above, since the external electrode 5a side of the small-capacity capacitor C2 is provided with the mark 8 indicating the polarity of the small-capacity capacitor C2 side, erroneous wiring is avoided. be able to. Further, since the multilayer capacitor 10 is symmetrical left and right and up and down, it is possible to cope with a high frequency electromagnetic noise source on either the left or right side.

【0045】[0045]

【発明の効果】本発明によれば、各コンデンサを構成す
る個々の内部電極を同一平面内で分割しているため、同
一部品内に分割された2つのコンデンサの並列回路を容
易に形成することができ、これら2つのコンデンサの容
量を変えることでコンデンサ単体の周波数特性よりも広
帯域化することができる。
According to the present invention, since the individual internal electrodes constituting each capacitor are divided in the same plane, a parallel circuit of two capacitors divided in the same part can be easily formed. By changing the capacitances of these two capacitors, it is possible to make the frequency characteristics wider than the frequency characteristics of the capacitors alone.

【0046】又、本発明によれば、内部電極の幅、長
さ、ペア数、誘電体の厚さ、誘電率等を変化させること
により容易にコンデンサの容量を調整することができ
る。
According to the present invention, the capacitance of the capacitor can be easily adjusted by changing the width, length, number of pairs, thickness of the dielectric, permittivity, etc. of the internal electrodes.

【0047】又、本発明によれば、第一及び第二の内部
電極とそれぞれ電気的に接続される第一の外部電極を、
第一の内部電極に電気的に接続する部分と、第二の内部
電極と電気的に接続する部分とに分離することによっ
て、第二の内部電極で構成されるコンデンサと第一の内
部電極とで構成されるコンデンサC2とを確実に分離す
ることができる。
According to the present invention, the first external electrodes electrically connected to the first and second internal electrodes, respectively,
By separating into a portion electrically connected to the first internal electrode and a portion electrically connected to the second internal electrode, a capacitor formed by the second internal electrode and the first internal electrode Can be reliably separated from the capacitor C2 composed of

【0048】又、本発明によれば、第一の誘電体上に導
電体によりインダクタンス用パターンを形成し、この両
端を分割された二つの第一の外部電極とそれぞれ電気的
に接続することにより、π型フィルタを構成することが
できる。従って、より確実に二つのコンデンサを分離す
ることができると共に、より効果的にノイズを除去する
ことができる。
According to the present invention, an inductance pattern is formed on a first dielectric by a conductor, and both ends are electrically connected to two divided first external electrodes, respectively. , Π-type filter. Therefore, the two capacitors can be more reliably separated, and noise can be more effectively removed.

【0049】又、本発明によれば、第一の外部電極間に
配置されたインダクタンスが複数個並列に接続されてい
るため、第一の外部電極間により多くの電流を流すこと
ができる。
According to the present invention, since a plurality of inductances arranged between the first external electrodes are connected in parallel, more current can flow between the first external electrodes.

【0050】又、本発明によれば、第一の外部電極が積
層コンデンサの異なる側面から取り出されるため、積層
コンデンサをプリント配線板等に半田付けするとき、こ
れら外部電極が短絡することを防ぐことができる。
Further, according to the present invention, since the first external electrodes are taken out from different side surfaces of the multilayer capacitor, it is possible to prevent the external electrodes from short-circuiting when soldering the multilayer capacitor to a printed wiring board or the like. Can be.

【0051】又、本発明によれば、第一の外部電極が積
層コンデンサの向かい合う一組の側面から取り出される
ため、バイパスコンデンサのように線−対地間に挿入す
るとき、配線を曲げることなく第一の外部電極に線を接
続することができる。
Further, according to the present invention, since the first external electrode is taken out from a pair of opposite side surfaces of the multilayer capacitor, when the first external electrode is inserted between the wire and the ground like a bypass capacitor, the first external electrode is bent without bending the wire. A wire can be connected to one external electrode.

【0052】又、本発明によれば、第二の外部電極を配
置した向かい合う一組の側面の双方で第一及び第二の内
部電極と第二の外部電極とを電気的に接続しているた
め、第二の外部電極側の残留インダクタンスを小さくす
ることができる。従って、残留インダクタンスに起因す
る積層コンデンサの高周波特性の劣化を防ぐことができ
る。
Further, according to the present invention, the first and second internal electrodes and the second external electrode are electrically connected to each other on both of a pair of opposed side surfaces on which the second external electrode is arranged. Therefore, the residual inductance on the second external electrode side can be reduced. Therefore, it is possible to prevent the high frequency characteristics of the multilayer capacitor from deteriorating due to the residual inductance.

【0053】又、本発明によれば、容量の小さいコンデ
ンサを高周波電磁ノイズの発生源側に接続したので、高
周波電磁ノイズを効果的に除去することができる。
Further, according to the present invention, since the small-capacity capacitor is connected to the source of the high-frequency electromagnetic noise, the high-frequency electromagnetic noise can be effectively removed.

【0054】又、本発明によれば、容量の小さいコンデ
ンサ側の外部電極にその極性を示すマークを備えたの
で、誤配線を避けることができる。又、積層コンデンサ
の外部電極が積層体の左右、上下対称となるため、高周
波電磁ノイズの発生源側が左右どちらにあっても対応す
ることができる。
According to the present invention, since the external electrode on the side of the capacitor having a small capacitance is provided with a mark indicating its polarity, erroneous wiring can be avoided. Further, since the external electrodes of the multilayer capacitor are symmetrical left and right and up and down of the multilayer body, it is possible to cope with a case where the high frequency electromagnetic noise is generated on the left or right.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 実施の形態1,2を示す積層コンデンサの内
部構成斜視図である。
FIG. 1 is a perspective view of the internal configuration of a multilayer capacitor according to first and second embodiments.

【図2】 実施の形態1,2を示す積層コンデンサの斜
視図である。
FIG. 2 is a perspective view of the multilayer capacitor according to the first and second embodiments.

【図3】 二つのコンデンサが並列に接続された場合の
回路図である。
FIG. 3 is a circuit diagram when two capacitors are connected in parallel.

【図4】 二つのコンデンサが並列に接続された場合の
高周波等価回路図である。
FIG. 4 is a high-frequency equivalent circuit diagram when two capacitors are connected in parallel.

【図5】 自己共振周波数の異なる二つのコンデンサが
並列に接続された場合のインピーダンスの周波数特性を
示す図である。
FIG. 5 is a diagram illustrating frequency characteristics of impedance when two capacitors having different self-resonant frequencies are connected in parallel;

【図6】 実施の形態3を示す積層コンデンサの内部構
成斜視図である。
FIG. 6 is a perspective view of the internal configuration of the multilayer capacitor according to the third embodiment.

【図7】 実施の形態4を示す積層コンデンサの内部構
成斜視図である。
FIG. 7 is a perspective view of an internal configuration of a multilayer capacitor according to a fourth embodiment.

【図8】 実施の形態5を示す積層コンデンサの内部構
成斜視図である。
FIG. 8 is a perspective view showing the internal structure of a multilayer capacitor according to a fifth embodiment.

【図9】 実施の形態6を示す積層コンデンサの内部構
成斜視図である。
FIG. 9 is a perspective view of the internal configuration of a multilayer capacitor according to a sixth embodiment.

【図10】 実施の形態7を示す積層コンデンサの内部
構成斜視図である。
FIG. 10 is a perspective view showing the internal structure of a multilayer capacitor according to a seventh embodiment.

【図11】 実施の形態7を示す積層コンデンサの斜視
図である。
FIG. 11 is a perspective view of a multilayer capacitor according to a seventh embodiment.

【図12】 実施の形態8を示す積層コンデンサの等価
回路図である。
FIG. 12 is an equivalent circuit diagram of the multilayer capacitor according to the eighth embodiment.

【図13】 実施の形態9を示す積層コンデンサの内部
構成斜視図である。
FIG. 13 is a perspective view of the internal configuration of the multilayer capacitor according to the ninth embodiment.

【図14】 実施の形態10を示す積層コンデンサの内
部構成斜視図である。
FIG. 14 is a perspective view of the internal configuration of the multilayer capacitor according to the tenth embodiment.

【図15】 実施の形態10を示す積層コンデンサの斜
視図である。
FIG. 15 is a perspective view of a multilayer capacitor according to a tenth embodiment.

【図16】 実施の形態11を示す積層コンデンサの内
部構成斜視図である。
FIG. 16 is a perspective view of the internal structure of the multilayer capacitor according to the eleventh embodiment.

【図17】 実施の形態11を示す積層コンデンサの斜
視図である。
FIG. 17 is a perspective view of a multilayer capacitor showing an eleventh embodiment.

【図18】 実施の形態12を示す積層コンデンサの内
部構成斜視図である。
FIG. 18 is a perspective view showing the internal structure of a multilayer capacitor according to a twelfth embodiment.

【図19】 実施の形態12を示す積層コンデンサの斜
視図である。
FIG. 19 is a perspective view of a multilayer capacitor according to a twelfth embodiment.

【図20】 実施の形態13を示す積層コンデンサの接
続図である。
FIG. 20 is a connection diagram of the multilayer capacitor according to the thirteenth embodiment.

【図21】 実施の形態14を示す積層コンデンサの斜
視図である。
FIG. 21 is a perspective view of a multilayer capacitor according to a fourteenth embodiment.

【図22】 従来の積層コンデンサを示す内部構成斜視
図である。
FIG. 22 is a perspective view showing the internal structure of a conventional multilayer capacitor.

【図23】 従来の他の積層コンデンサを示す内部構成
断面図である。
FIG. 23 is a sectional view showing the internal structure of another conventional multilayer capacitor.

【符号の説明】[Explanation of symbols]

1 誘電体、1a 第一の誘電体、1b 第二の誘電
体、2 第三の誘電体、3,3a,3b 第一の内部電
極、4,4a,4b 第二の内部電極、5,5a,5b
第一の外部電極、6 第二の外部電極、7 インダク
タンス用パターン、8 マーク、10 積層コンデン
サ。
Reference Signs List 1 dielectric, 1a first dielectric, 1b second dielectric, third dielectric, 3, 3a, 3b first internal electrode, 4, 4a, 4b second internal electrode, 5, 5a , 5b
1st external electrode, 6 second external electrode, 7 pattern for inductance, 8 mark, 10 multilayer capacitor.

フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01G 4/30 301 H01G 4/30 301A 301E 1/04 4/40 4/40 321A (72)発明者 富山 勝己 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 (72)発明者 大竹 登志男 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 (72)発明者 神田 光彦 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 (72)発明者 内田 雄 東京都千代田区丸の内二丁目2番3号 三 菱電機株式会社内 Fターム(参考) 5E001 AB03 AC04 AC08 AD04 AZ01 5E082 AA01 AB03 BB02 BB05 CC03 DD08 EE04 EE17 EE23 EE35 FF05 FF13 FG04 FG06 FG26 FG46 GG10 GG28 JJ02 JJ23 MM26 Continued on the front page (51) Int.Cl. 7 Identification FI FI Theme Court II (Reference) H01G 4/30 301 H01G 4/30 301A 301E 1/04 4/40 4/40 321A (72) Inventor Katsumi Toyama Tokyo 2-3-2 Marunouchi, Chiyoda-ku Mitsubishi Electric Corporation (72) Inventor Toshio Otake 2-3-2 Marunouchi, Chiyoda-ku, Tokyo Mitsubishi Electric Corporation (72) Inventor Mitsuhiko Kanda Chiyoda, Tokyo 2-3-2 Marunouchi-ku, Mitsui Electric Co., Ltd. (72) Inventor Takeshi Uchida 2-3-2 Marunouchi, Chiyoda-ku, Tokyo F-term in Mitsubishi Electric Co., Ltd. 5E001 AB03 AC04 AC08 AD04 AZ01 5E082 AA01 AB03 BB02 BB05 CC03 DD08 EE04 EE17 EE23 EE35 FF05 FF13 FG04 FG06 FG26 FG46 GG46 GG10 GG28 JJ02 JJ23 MM26

Claims (14)

【特許請求の範囲】[Claims] 【請求項1】 誘電体と内部電極とが交互に積層された
積層体と、前記内部電極に電気的に接続された外部電極
とを備えた積層コンデンサにおいて、 前記内部電極は、同一層の平面内において、第一の内部
電極と第二の内部電極とに分割して形成されたことを特
徴とする積層コンデンサ。
1. A multilayer capacitor comprising: a laminated body in which dielectrics and internal electrodes are alternately laminated; and external electrodes electrically connected to the internal electrodes, wherein the internal electrodes are formed on a plane of the same layer. Wherein the multilayer capacitor is divided into a first internal electrode and a second internal electrode.
【請求項2】 第一の内部電極と第二の内部電極との幅
が異なることを特徴とする請求項1に記載の積層コンデ
ンサ。
2. The multilayer capacitor according to claim 1, wherein the width of the first internal electrode is different from the width of the second internal electrode.
【請求項3】 第一の内部電極と第二の内部電極との長
さが異なることを特徴とする請求項1又は請求項2に記
載の積層コンデンサ。
3. The multilayer capacitor according to claim 1, wherein the first internal electrode and the second internal electrode have different lengths.
【請求項4】 誘電体と内部電極とが交互に積層された
積層体の上方若しくは下方、又は上下両方に位置する内
部電極において、第一の内部電極と第二の内部電極との
枚数が異なることを特徴とする請求項1乃至請求項3の
何れかに記載の積層コンデンサ。
4. The number of the first internal electrodes and the number of the second internal electrodes are different between the internal electrodes located above, below, or both above and below the laminate in which the dielectrics and the internal electrodes are alternately laminated. The multilayer capacitor according to any one of claims 1 to 3, wherein:
【請求項5】 誘電体上に内部電極が形成された各層を
積層して構成された積層体のうち、一部の層の第二の内
部電極を取り除いて第二の内部電極の枚数を第一の内部
電極の枚数より少なくすると共に第二の電極間の誘電体
の厚さを厚くしたことを特徴とする請求項1乃至請求項
3の何れかに記載の積層コンデンサ。
5. A laminated body formed by laminating layers each having an internal electrode formed on a dielectric, removing the second internal electrodes of some of the layers and reducing the number of the second internal electrodes to the first 4. The multilayer capacitor according to claim 1, wherein the number of the internal electrodes is smaller than the number of the internal electrodes, and the thickness of the dielectric between the second electrodes is increased.
【請求項6】 第二の内部電極間に挟まれる誘電体の誘
電率と第一の内部電極間に挟まれる誘電体の誘電率とが
異なることを特徴とする請求項1乃至請求項5の何れか
に記載の積層コンデンサ。
6. The method according to claim 1, wherein the dielectric constant of the dielectric sandwiched between the second internal electrodes is different from the dielectric constant of the dielectric sandwiched between the first internal electrodes. The multilayer capacitor according to any one of the above.
【請求項7】 第一及び第二の内部電極とそれぞれ電気
的に接続された第一及び第二の外部電極のうち、第一の
外部電極が、第一の内部電極に電気的に接続される部分
と、第二の内部電極に電気的に接続される部分とに分離
されたことを特徴とする請求項1乃至請求項6の何れか
に記載の積層コンデンサ。
7. A first external electrode of the first and second external electrodes electrically connected to the first and second internal electrodes, respectively, wherein the first external electrode is electrically connected to the first internal electrode. 7. The multilayer capacitor according to claim 1, wherein the multilayer capacitor is separated into a portion that is electrically connected to the second internal electrode and a portion that is electrically connected to the second internal electrode.
【請求項8】 第一の内部電極に電気的に接続される部
分と第二の内部電極に電気的に接続される部分とに分割
された第一の外部電極間に、誘電体上に形成されたイン
ダクタンスが電気的に接続されたことを特徴とする請求
項7に記載の積層コンデンサ。
8. Forming on a dielectric between a first external electrode divided into a part electrically connected to the first internal electrode and a part electrically connected to the second internal electrode. The multilayer capacitor according to claim 7, wherein the set inductance is electrically connected.
【請求項9】 第一の外部電極間を接続するインダクタ
ンスを誘電体上に形成したことを特徴とする請求項8に
記載の積層コンデンサ。
9. The multilayer capacitor according to claim 8, wherein an inductance for connecting the first external electrodes is formed on a dielectric.
【請求項10】分割された第一の外部電極の一方を他の
外部電極とは別の側面に配置したことを特徴とする請求
項7乃至請求項9の何れかに記載の積層コンデンサ。
10. The multilayer capacitor according to claim 7, wherein one of the divided first external electrodes is arranged on a side surface different from the other external electrodes.
【請求項11】分割された第一の外部電極を積層体の向
かい合う一組の側面にそれぞれ配置し、第二の外部電極
を当該積層体の他の一側面に配置したことを特徴とする
請求項7乃至請求項10の何れかに記載の積層コンデン
サ。
11. The laminate according to claim 1, wherein the divided first external electrodes are arranged on a pair of side surfaces facing each other of the laminate, and the second external electrode is arranged on another side surface of the laminate. The multilayer capacitor according to any one of claims 7 to 10.
【請求項12】分割された第一の外部電極を向かい合う
一組の側面にそれぞれ配置すると共に、第二の外部電極
を他の向かい合う一組の側面に配置し、この向かい合う
一組の側面の双方で第一及び第二の内部電極と第二の外
部電極とが電気的に接続されたことを特徴とする請求項
7乃至請求項11の何れかに記載の積層コンデンサ。
12. A split first external electrode is disposed on each of a pair of opposing side surfaces, and a second external electrode is disposed on another of the opposing pair of side surfaces. The multilayer capacitor according to any one of claims 7 to 11, wherein the first and second internal electrodes are electrically connected to the second external electrode.
【請求項13】分割された第一の外部電極のうち、容量
の小さいコンデンサを形成する第二の内部電極に接続さ
れている方の電極を、電磁ノイズの発生源側に接続する
よう極性を付けたことを特徴とする請求項7乃至請求項
12の何れかに記載の積層コンデンサ。
13. The polarity of one of the divided first external electrodes connected to the second internal electrode forming the small-capacitance capacitor is connected to the source of electromagnetic noise. The multilayer capacitor according to any one of claims 7 to 12, wherein the multilayer capacitor is provided.
【請求項14】分割された第一の外部電極のうち、容量
の小さいコンデンサを形成する第二の内部電極に接続さ
れている方の電極を示すマークを備えたことを特徴とす
る請求項7乃至請求項13の何れかに記載の積層コンデ
ンサ。
14. A mark which indicates an electrode connected to a second internal electrode forming a capacitor having a small capacitance among the divided first external electrodes. 14. The multilayer capacitor according to claim 13.
JP10354753A 1998-12-14 1998-12-14 Multilayer capacitor Pending JP2000182891A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10354753A JP2000182891A (en) 1998-12-14 1998-12-14 Multilayer capacitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10354753A JP2000182891A (en) 1998-12-14 1998-12-14 Multilayer capacitor

Publications (1)

Publication Number Publication Date
JP2000182891A true JP2000182891A (en) 2000-06-30

Family

ID=18439681

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10354753A Pending JP2000182891A (en) 1998-12-14 1998-12-14 Multilayer capacitor

Country Status (1)

Country Link
JP (1) JP2000182891A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003060934A1 (en) * 2001-12-27 2003-07-24 Kunifumi Komiya Wide-band blocking filter
JP2007500442A (en) * 2003-07-30 2007-01-11 イノチップス・テクノロジー・カンパニー・リミテッド Composite multilayer chip element
JP2007035877A (en) * 2005-07-26 2007-02-08 Kyocera Corp Multilayer capacitor
JP2007165801A (en) * 2005-12-16 2007-06-28 Rohm Co Ltd Multilayer capacitor for filter and its manufacturing method
JP2008245037A (en) * 2007-03-28 2008-10-09 Fuji Electric Holdings Co Ltd Noise filter
JP2009054652A (en) * 2007-08-23 2009-03-12 Tdk Corp Multilayer capacitor
JP2010041266A (en) * 2008-08-04 2010-02-18 Tdk Corp Laminated electronic component
JP2012043947A (en) * 2010-08-18 2012-03-01 Tdk Corp Package structure of multilayer capacitor
JP2015216185A (en) * 2014-05-09 2015-12-03 日本ケミコン株式会社 Multilayer ceramic capacitor and method for manufacturing the same

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003060934A1 (en) * 2001-12-27 2003-07-24 Kunifumi Komiya Wide-band blocking filter
JP2007500442A (en) * 2003-07-30 2007-01-11 イノチップス・テクノロジー・カンパニー・リミテッド Composite multilayer chip element
JP2010251771A (en) * 2003-07-30 2010-11-04 Innochips Technology Co Ltd Composite laminated chip element
JP2007035877A (en) * 2005-07-26 2007-02-08 Kyocera Corp Multilayer capacitor
JP4637674B2 (en) * 2005-07-26 2011-02-23 京セラ株式会社 Multilayer capacitor
JP2007165801A (en) * 2005-12-16 2007-06-28 Rohm Co Ltd Multilayer capacitor for filter and its manufacturing method
JP2008245037A (en) * 2007-03-28 2008-10-09 Fuji Electric Holdings Co Ltd Noise filter
JP2009054652A (en) * 2007-08-23 2009-03-12 Tdk Corp Multilayer capacitor
JP4501970B2 (en) * 2007-08-23 2010-07-14 Tdk株式会社 Multilayer capacitor
JP2010041266A (en) * 2008-08-04 2010-02-18 Tdk Corp Laminated electronic component
JP2012043947A (en) * 2010-08-18 2012-03-01 Tdk Corp Package structure of multilayer capacitor
JP2015216185A (en) * 2014-05-09 2015-12-03 日本ケミコン株式会社 Multilayer ceramic capacitor and method for manufacturing the same

Similar Documents

Publication Publication Date Title
JP4374041B2 (en) Multilayer capacitor
US6816356B2 (en) Integrated broadband ceramic capacitor array
JP2598940B2 (en) LC composite parts
US6587327B1 (en) Integrated broadband ceramic capacitor array
TWI405227B (en) Laminated capacitors
US20070279836A1 (en) Monolithic capacitor and mounting structure thereof
US7307829B1 (en) Integrated broadband ceramic capacitor array
JP6801826B2 (en) Filter element
JP4924490B2 (en) Feed-through multilayer capacitor
CN108364785B (en) Multilayer capacitor and electronic component device
CN205680518U (en) Wave filter removed by inducer and frequency band
KR101051620B1 (en) Multilayer capacitor
US7075776B1 (en) Integrated broadband ceramic capacitor array
JP4911036B2 (en) Multilayer capacitor and its mounting structure
JP2000182891A (en) Multilayer capacitor
JP6232836B2 (en) Capacitor element
CN108141190B (en) Circuit board, filter circuit, and capacitor element
JP6500989B2 (en) Circuit board, filter circuit using the same and capacitance element
JP3135443B2 (en) Multilayer ceramic capacitors
JP2000151324A (en) Laminated type noise filter
JP4710998B2 (en) Multilayer capacitor
JP2996233B1 (en) Laminated coil parts
WO2018070105A1 (en) Lamination type lc filter array
WO2021193513A1 (en) Capacitor component and electronic circuit module having same
JP3551763B2 (en) Multilayer microchip capacitors