JP2000181811A - Bus diagnosing device and bus diagnosing method used for the same - Google Patents

Bus diagnosing device and bus diagnosing method used for the same

Info

Publication number
JP2000181811A
JP2000181811A JP10355182A JP35518298A JP2000181811A JP 2000181811 A JP2000181811 A JP 2000181811A JP 10355182 A JP10355182 A JP 10355182A JP 35518298 A JP35518298 A JP 35518298A JP 2000181811 A JP2000181811 A JP 2000181811A
Authority
JP
Japan
Prior art keywords
bus
diagnostic
data
control device
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP10355182A
Other languages
Japanese (ja)
Inventor
Tetsuo Akiyama
哲夫 秋山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP10355182A priority Critical patent/JP2000181811A/en
Publication of JP2000181811A publication Critical patent/JP2000181811A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a bus diagnosing method by which a diagnosing time is shortened, a load owing to diagnosis is reduced and a part to be diagnosed is easily specified. SOLUTION: Diagnostic data from an OS/memory 2 is inputted to the write transfer side of the data transfer system 3-1 of a channel controller 12-1 through IOP 11 and a bus 100. Diagnostic data are transmitted back to the OS/memory 2 by way of the write transfer side of the data transfer system 3-1 → the bus 101 → the read transfer side of the data transfer system 3-2 → the bus 100 →the write transfer side of the data transfer system 3-3 →the bus 101 →the read transfer side of the data transfer system 3-4 → the bus 100 → the write transfer side of the data transfer system 3-2 → the bus 101 → the read transfer side of the data transfer system 3-3 → the bus 100 → the write transfer side of the data transfer system 3-4 → the bus 101 → the read transfer side of the data transfer system 3-1 so that fault is detected.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はバス診断装置及びそ
れに用いるバス診断方法に関し、特に入出力装置の初期
化時に実行する自己診断におけるバス診断方式に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a bus diagnosis apparatus and a bus diagnosis method used therefor, and more particularly to a bus diagnosis method in a self-diagnosis executed when initializing an input / output device.

【0002】[0002]

【従来の技術】従来、入出力処理装置においては、その
装置内に配設されかつ入出力装置にチャネル装置を介し
て接続されるチャネル制御装置が、図9に示すように、
IOP(入出力制御装置)41との間に専用のインタフ
ェースを持つことによって完全に排他的にIOP41と
の入出力処理を行っている。
2. Description of the Related Art Conventionally, in an input / output processing device, a channel control device disposed in the device and connected to the input / output device via a channel device as shown in FIG.
By having a dedicated interface with the IOP (input / output control device) 41, input / output processing with the IOP 41 is completely exclusively performed.

【0003】また、チャネル制御装置42−m(m=
1,2,……)とチャネル装置47−n(n=1,…
…)との間のインタフェースも、専用のインタフェース
によって接続され、場合によってはチャネル制御装置4
2−mとチャネル装置47−nとが同一装置ですみ、直
下に周辺装置48−nが接続されるケースも少なくな
い。
The channel control device 42-m (m = m
..) And the channel devices 47-n (n = 1,...)
) Are also connected by a dedicated interface, and in some cases, the channel controller 4
2-m and the channel device 47-n can be the same device, and there are many cases where the peripheral device 48-n is connected directly below.

【0004】上記のような従来の入出力処理装置4の構
成における診断転送は以下のようなものになる。すなわ
ち、診断時にはチャネル制御装置42−m内の各データ
転送系(CH#0〜CH#3)43−m,44−m,4
5−m,46−m内とチャネル装置47−n内とにおい
て下位インタフェース側のリード転送系(図示せず)と
ライト転送系(図示せず)とを接続し、転送データを折
返す機構(図示せず)を設ける。
The diagnostic transfer in the configuration of the conventional input / output processing device 4 as described above is as follows. That is, at the time of diagnosis, each data transfer system (CH # 0 to CH # 3) 43-m, 44-m, 4 in the channel control device 42-m.
A mechanism for connecting a read transfer system (not shown) and a write transfer system (not shown) on the lower interface side in 5-m, 46-m and in the channel device 47-n, and returning transfer data ( (Not shown).

【0005】OS/メモリ2はIOP41に対して診断
転送を行うため、診断モードへの移行を指示し、同時に
診断転送の指示を行う。指示を受取ったIOP41は診
断モードに応じてチャネル制御装置42−m内のデータ
転送系(図示せず)、またはチャネル装置47−nのい
ずれかに診断データを折返すように指示する。その後
に、IOP41がチャネル制御装置42−m内のデータ
転送系に診断転送を指示することによって診断転送が開
始される。
[0005] The OS / memory 2 instructs the transfer to the diagnostic mode to perform the diagnostic transfer to the IOP 41, and at the same time, instructs the diagnostic transfer. Upon receiving the instruction, the IOP 41 instructs the data transfer system (not shown) in the channel control device 42-m or the channel device 47-n to return the diagnostic data according to the diagnostic mode. Thereafter, the diagnostic transfer is started by the IOP 41 instructing the data transfer system in the channel control device 42-m to perform the diagnostic transfer.

【0006】従来の入出力処理装置4の構成においては
IOP41とチャネル制御装置42−mとの間及びチャ
ネル制御装置42−nとチャネル装置47−nとの間に
は夫々専用のインタフェースを持っているため、診断デ
ータをチャネル装置47−nで折返すとすれば、例えば
OS/メモリ2→IOP41→チャネル制御装置42−
m内のデータ転送系(CH#0)43−m→チャネル装
置47−1→折返し→チャネル装置47−1→データ転
送系(CH#0)43−m→IOP41→OS/メモリ
2といった経路を経由する。
In the configuration of the conventional input / output processing device 4, dedicated interfaces are provided between the IOP 41 and the channel control device 42-m and between the channel control device 42-n and the channel device 47-n, respectively. Therefore, if the diagnostic data is looped back by the channel device 47-n, for example, OS / memory 2 → IOP 41 → channel control device 42-n
m, the data transfer system (CH # 0) 43-m → channel device 47-1 → loopback → channel device 47-1 → data transfer system (CH # 0) 43-m → IOP41 → OS / memory 2 Via

【0007】したがって、OS/メモリ2は送出した診
断データと折返し戻ってきた診断データとを比較し、そ
の入出力経路の正当性を判断する。また、夫々の専用イ
ンタフェース間の正当性は、例えばIOP41とチャネ
ル制御装置42−m内の各データ転送系(CH#0〜C
H#3)43−m,44−m,45−m,46−mとの
間の場合、IOP41からの転送指示に対してデータ転
送系(CH#0〜CH#3)43−m,44−m,45
−m,46−mがIOP41にリプライを返すことによ
ってIOP41がそのリプライデータを参照することで
専用インタフェースの障害を検出することができる。
Therefore, the OS / memory 2 compares the transmitted diagnostic data with the returned diagnostic data to determine the validity of the input / output path. The validity between the dedicated interfaces is determined, for example, by the IOP 41 and each data transfer system (CH # 0 to CH # C) in the channel control device 42-m.
H # 3) 43-m, 44-m, 45-m, 46-m, the data transfer system (CH # 0 to CH # 3) 43-m, 44 in response to the transfer instruction from the IOP 41. −m, 45
-M and 46-m return a reply to the IOP 41, and the IOP 41 can detect the failure of the dedicated interface by referring to the reply data.

【0008】従来はIOP41とチヤネル制御装置42
−mとの間(1次インタフェース)及びチャネル制御装
置42−mとチャネル装置47−nとの間(2次インタ
フェース)は専用インタフェースを持っていたが、現在
はコスト削減やカード及びLSI(大規模集積回路)の
集積度向上等の理由によって1枚のカード上に多数のL
SIを搭載したり、LSI内に複数のデータ転送系を格
納することが可能になっている。
Conventionally, an IOP 41 and a channel control device 42
-M (primary interface) and between the channel control device 42-m and the channel device 47-n (secondary interface) have dedicated interfaces. A large number of Ls on one card for reasons such as an increase in the degree of integration of a large scale integrated circuit.
It is possible to mount an SI or to store a plurality of data transfer systems in an LSI.

【0009】そこで、上記の1次インタフェース及び2
次インタフェースのバスライン化が進んでいる。また、
2次インタフェース側においてはオープンアーキテクチ
ャを利用した低コストな市販のインタフェースカードを
用いることが多くなっている。
Therefore, the above-mentioned primary interface and 2
The use of bus lines for the next interface is in progress. Also,
On the secondary interface side, a low-cost commercially available interface card using an open architecture is often used.

【0010】上記の診断転送が行われるのは初期化時ま
たはチャネル制御装置のカード交換時及び障害発生時で
ある。市販のインタフェースカードを用いた場合、チャ
ネル制御装置の交換単位はカード単位であるが、障害発
生時における入出力処理装置の縮退単位はデータ転送系
単位である。したがって、障害検出時には障害箇所を特
定する必要がある。
The above-mentioned diagnostic transfer is performed at the time of initialization, at the time of card exchange of the channel control device, and at the time of occurrence of a fault. When a commercially available interface card is used, the exchange unit of the channel control device is the card unit, but the degeneration unit of the input / output processing device when a failure occurs is the data transfer system unit. Therefore, when a failure is detected, it is necessary to specify the location of the failure.

【0011】[0011]

【発明が解決しようとする課題】上述した従来の入出力
処理装置では、IOPとチヤネル制御装置との間(1次
インタフェース)及びチャネル制御装置とチャネル装置
との間(2次インタフェース)の専用インタフェースを
バスライン化し、しかも2次インタフェース側にオープ
ンアーキテクチャを利用した低コストな市販のインタフ
ェースカードを用いる場合、チャネル装置に市販のイン
タフェースカードを採用することで、チャネル装置に診
断データの折返し機能を期待することができない。
In the conventional input / output processing device described above, a dedicated interface between the IOP and the channel control device (primary interface) and between the channel control device and the channel device (secondary interface). If a low-cost commercially available interface card using an open architecture is used for the secondary interface side, and a commercially available interface card is used for the channel device, the channel device is expected to have a function to loop back diagnostic data. Can not do it.

【0012】したがって、チャネル制御装置で診断デー
タを折返した場合、チャネル制御装置とチャネル装置と
の間の2次インタフェースの診断を行うことができなく
なってしまう。
Therefore, when the diagnostic data is looped back by the channel control device, it becomes impossible to diagnose the secondary interface between the channel control device and the channel device.

【0013】また、IOPとチャネル制御装置との間の
1次インタフェースのバスライン化によって、従来のチ
ャネル制御装置で診断データを折返す方式を採用する場
合、診断転送による1次インタフェースの負荷が大きく
なる。これは1次インタフェースに接続されたチャネル
制御装置(カード)が複数接続されている場合、診断転
送を行うカード以外のカードが通常運用されていること
があるため、診断転送による1次インタフェースへの負
荷の増大を避けなければならない。
When the conventional channel control device adopts a method of looping back diagnostic data by using a bus line for the primary interface between the IOP and the channel control device, the load on the primary interface due to the diagnostic transfer is large. Become. This is because when a plurality of channel control devices (cards) connected to the primary interface are connected, a card other than the card performing the diagnostic transfer may be normally operated, so that the transfer to the primary interface by the diagnostic transfer is performed. The load must be avoided.

【0014】さらに、従来の入出力処理装置ではそのイ
ンタフェースの転送で障害があったことを検出すること
できるが、インタフェース自身に異常があるのか、装置
(LSI)に異常があるのかを特定することができな
い。
Further, the conventional input / output processing device can detect that a failure has occurred in the transfer of the interface. However, it is necessary to specify whether the interface itself has an abnormality or the device (LSI) has an abnormality. Can not.

【0015】さらにまた、バスにオープンアーキテクチ
ャのものを採用した場合、たいていの場合、バスはパリ
ティビットによる障害検出しか備えていないため、障害
解析には不十分となる。
Furthermore, when an open architecture bus is employed, the bus is usually provided with only a failure detection based on parity bits, which is insufficient for failure analysis.

【0016】そこで、本発明の目的は上記の問題点を解
消し、診断時間の短縮と診断による負荷の軽減と診断箇
所の特定の容易化とを図ることができるバス診断装置及
びそれに用いるバス診断方法を提供することにある。
Accordingly, an object of the present invention is to solve the above-mentioned problems, to reduce the time required for diagnosis, to reduce the load due to diagnosis, and to facilitate the identification of a diagnosis point, and a bus diagnosis used therefor. It is to provide a method.

【0017】[0017]

【課題を解決するための手段】本発明によるバス診断装
置は、配下の入出力装置へのデータ転送を行うためのチ
ャネル装置と前記チャネル装置を制御するチャネル制御
装置との間が第1のバスで接続されかつ前記入出力装置
へのデータ転送を制御する入出力制御装置と前記チャネ
ル制御装置との間が第2のバスで接続された入出力処理
装置のバス診断装置であって、前記チャネル制御装置に
設けられかつ前記第1及び第2のバス間のデータ転送を
行うためのデータ転送系と、メモリからの診断データの
転送時に前記チャネル制御装置の各データ転送系間で前
記診断データをサイクリックに巡回させる手段と、前記
データ転送系間で巡回させた前記診断データを前記メモ
リへ送り返す手段とを備えている。
According to the bus diagnostic apparatus of the present invention, a first bus is provided between a channel device for transferring data to a subordinate input / output device and a channel control device for controlling the channel device. A bus diagnostic device for an input / output processing device connected by a second bus between the input / output control device for controlling data transfer to the input / output device and the channel control device; A data transfer system provided in the control device for performing data transfer between the first and second buses, and transferring the diagnostic data between the respective data transfer systems of the channel control device when the diagnostic data is transferred from the memory. Means for cyclically circulating, and means for returning the diagnostic data circulated between the data transfer systems to the memory.

【0018】本発明によるバス診断方法は、配下の入出
力装置へのデータ転送を行うためのチャネル装置と前記
チャネル装置を制御するチャネル制御装置との間が第1
のバスで接続されかつ前記入出力装置へのデータ転送を
制御する入出力制御装置と前記チャネル制御装置との間
が第2のバスで接続された入出力処理装置のバス診断方
法であって、メモリからの診断データの転送時に前記チ
ャネル制御装置に設けられかつ前記第1及び第2のバス
間のデータ転送を行うためのデータ転送系間で前記診断
データをサイクリックに巡回させ、前記データ転送系間
で巡回させた前記診断データを前記メモリへ送り返すよ
うにしている。
According to the bus diagnostic method of the present invention, the first method is performed between a channel device for transferring data to a subordinate input / output device and a channel control device for controlling the channel device.
A bus diagnostic method for an input / output processing device, wherein the input / output control device for controlling data transfer to the input / output device and the channel control device are connected by a second bus. Diagnosing the diagnostic data cyclically between data transfer systems provided in the channel control device for transferring data between the first and second buses when transferring diagnostic data from a memory; The diagnostic data circulated between the systems is sent back to the memory.

【0019】すなわち、本発明のバス診断方法は、主に
入出力装置の初期化時に実行する自己診断におけるバス
診断方式であり、バスの既存のトランザクションを利用
してバス障害を検出している。
That is, the bus diagnosis method of the present invention is a bus diagnosis method in self-diagnosis mainly executed at the time of initialization of an input / output device, and detects a bus failure by utilizing an existing transaction of the bus.

【0020】具体的には、チャネル制御装置の上位側及
び下位側のインタフェースがバス構造であることを利用
し、診断転送時にチャネル制御装置の各データ転送系間
でサイクリックにメモリからの診断データを巡回させ、
最終的にメモリへ診断データを送り返している。
Specifically, by utilizing the fact that the upper and lower interfaces of the channel control device have a bus structure, the diagnostic data from the memory is cyclically transferred between the data transfer systems of the channel control device during the diagnostic transfer. Patrolling,
Finally, the diagnostic data is sent back to the memory.

【0021】本発明では従来の診断データの折返し機能
と併用することによって、IOP(入出力制御装置)の
診断転送による負荷の軽減と、IOPとチャネル制御装
置との間の1次インタフェースの診断転送による負荷の
軽滅とを図ることが可能となり、チャネル制御装置とチ
ャネル装置との間の2次インタフェースを含めた診断転
送が可能になるとともに、障害箇所の特定(障害箇所が
バスであるか、またはデータ転送系であるかの特定)の
容易化と診断時間の短縮とを図ることが可能となる。
In the present invention, the load is reduced by the diagnostic transfer of the IOP (input / output controller) and the diagnostic transfer of the primary interface between the IOP and the channel controller is performed by using the conventional diagnostic data return function. , The diagnostic transfer including the secondary interface between the channel control device and the channel device can be performed, and the failure location can be specified (whether the failure location is a bus or not). Alternatively, it is possible to facilitate the determination of whether the system is a data transfer system) and to shorten the diagnosis time.

【0022】本発明を上記の1次インタフェース及び2
次インタフェースのバスライン化を図った入出力処理装
置に適用することで、その構成におけるチャネル装置の
正常及び異常を示す正当性が、周辺装置の設置時におけ
る周辺装置に対する診断転送による障害検出方式で検出
されることとなる。この時、障害が検出された場合には
該当チャネル装置を即刻交換し、再度診断転送を行うこ
とになる。チャネル装置が障害検出によって即刻交換で
きるということは、低コストな市販のインタフェースカ
ードを利用しているメリットである。
The present invention relates to the above primary interface and 2
By applying to the input / output processing device with the bus line of the next interface, the validity indicating the normal and abnormal status of the channel device in the configuration is confirmed by the failure detection method by diagnostic transfer to the peripheral device when the peripheral device is installed. Will be detected. At this time, if a failure is detected, the corresponding channel device is immediately replaced, and the diagnostic transfer is performed again. The fact that the channel device can be replaced immediately upon failure detection is an advantage of using a low-cost commercially available interface card.

【0023】さらに具体的に説明すると、本発明では診
断時にチャネル制御装置またはチャネル装置で診断デー
タを折返す手段と、診断時の診断経路を変更する手段と
を持つことで、上位インタフェース及び下位インタフェ
ースがバスであることを利用して診断時の転送経路を複
数設け、障害箇所を特定することが可能となるととも
に、診断転送による入出力処理装置の負荷の軽減と診断
時間の短縮とを図ることが可能となる。
More specifically, the present invention has a means for looping back diagnostic data by the channel control device or the channel device at the time of diagnosis and a means for changing a diagnostic path at the time of diagnosis, thereby providing an upper interface and a lower interface. A plurality of transfer paths at the time of diagnosis by utilizing the fact that the bus is a bus, it is possible to specify a fault location, and also to reduce the load on the input / output processing device and shorten the diagnosis time by the diagnostic transfer. Becomes possible.

【0024】[0024]

【発明の実施の形態】次に、本発明の一実施例について
図面を参照して説明する。図1は本発明の一実施例によ
る入出力処理装置の構成を示すブロック図である。図に
おいて、入出力処理装置1はIOP(入出力制御装置)
11と、チャネル制御装置12−i(i=1,2,…
…)と、チャネル装置17−j(j=1,……)と、周
辺装置18−jとから構成されており、IOP11とチ
ャネル制御装置12−iとの間はバス100で接続さ
れ、チャネル制御装置12−iとチャネル装置17−j
との間はバス101で接続されている。また、チャネル
制御装置12−iは夫々データ転送系(CH#0〜CH
#3)13−i,14−i,15−i,16−iを備え
ている。
Next, an embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram showing a configuration of an input / output processing device according to one embodiment of the present invention. In the figure, an input / output processing device 1 is an IOP (input / output control device).
11 and the channel controller 12-i (i = 1, 2,...)
), A channel device 17-j (j = 1,...), And a peripheral device 18-j. The IOP 11 and the channel control device 12-i are connected by a bus 100, Control device 12-i and channel device 17-j
Are connected by a bus 101. Further, the channel control devices 12-i are respectively provided with data transfer systems (CH # 0 to CH #).
# 3) 13-i, 14-i, 15-i, 16-i are provided.

【0025】入出力処理装置1はOS(オペレーティン
グシステム)/メモリ2から指示が与えられると、IO
P11は各チャネル制御装置12−iとの間でデータ転
送を行う。チャネル制御装置12−iのデータ転送系
(CH#0〜CH#3)13−i,14−i,15−
i,16−iは夫々IOP11から指示が与えられる
と、各チャネル装置17−jとの間でデータ転送を行
う。チャネル装置17−jは夫々チャネル制御装置12
−iから指示が与えられると、各周辺装置18−jとの
間でデータ転送を行う。
When an instruction is given from an OS (operating system) / memory 2, the input / output processing device 1
P11 performs data transfer with each channel control device 12-i. Data transfer system (CH # 0-CH # 3) 13-i, 14-i, 15- of channel controller 12-i
i and 16-i perform data transfer with each channel device 17-j, respectively, when the instruction is given from the IOP 11. Each of the channel devices 17-j is a channel control device 12
When an instruction is given from -i, data transfer is performed with each peripheral device 18-j.

【0026】バス100はIOP11とチャネル制御装
置12−iとを接続し、このバス100において同時に
IOP11と転送できるのは各チャネル制御装置12−
i内の1つのデータ転送系である。バス101はチャネ
ル制御装置12−iと各チャネル装置17−jとを接続
し、このバス101において同時に転送できるのは各チ
ャネル制御装置12−i内の1つのデータ転送系と各チ
ャネル装置17−jのうちの1台である。
The bus 100 connects the IOP 11 and the channel control device 12-i, and the bus 100 can transfer data simultaneously with the IOP 11 to each channel control device 12-i.
One data transfer system in i. The bus 101 connects the channel control device 12-i and each channel device 17-j, and the bus 101 can simultaneously transfer only one data transfer system in each channel control device 12-i and each channel device 17-j. j.

【0027】ここで、チャネル制御装置12−iはカー
ド単位で構成され、またチャネル制御装置12−i内の
各データ転送系(CH#0〜CH#3)13−i,14
−i,15−i,16−iはLSI(大規模集積回路)
単位で構成されているものとする。これはチャネル制御
装置12−iにおいてはそのカード内に搭載できるLS
I数が4つであり、またデータ転送系(CH#0〜CH
#3)13−i,14−i,15−i,16−iにおい
てはリード/ライト機能を1つの単位としたものがその
LSI内に1つ搭載されている。各チャネル装置17−
jにおいてはコスト削減等の理由によってオープンアー
キテクチャを利用した市販のインタフェースカードが使
用されている。
Here, the channel control device 12-i is configured for each card, and each data transfer system (CH # 0 to CH # 3) 13-i, 14 in the channel control device 12-i.
-I, 15-i, 16-i are LSIs (Large Scale Integrated Circuits)
It shall be composed of units. This is the LS that can be mounted in the card in the channel controller 12-i.
The number of I is four and the data transfer system (CH # 0 to CH #
# 3) As for 13-i, 14-i, 15-i and 16-i, one unit having a read / write function as one unit is mounted in the LSI. Each channel device 17-
In j, a commercially available interface card using an open architecture is used for reasons such as cost reduction.

【0028】OS/メモリ2はIOP11に対して周辺
装置18−iとの入出力処理を要求する。IOP11は
その入出力要求に応じて入出力処理を行わせるチャネル
制御装置12−i内のデータ転送系(CH#0〜CH#
3)13−i,14−i,15−i,16−iを選択
し、そのデータ転送系(CH#0〜CH#3)13−
i,14−i,15−i,16−iに入出力要求を行
う。入出力要求が行われたデータ転送系(CH#0〜C
H#3)13−i,14−i,15−i,16−iは入
出力処理の対象である周辺装置18−jを配下に持つチ
ャネル装置17−jに対して入出力要求を行う。また、
入出力要求が行われたチャネル装置17−jは対象の周
辺装置18−jとの入出力処理を行う。
The OS / memory 2 requests the IOP 11 to perform input / output processing with the peripheral device 18-i. The IOP 11 is a data transfer system (CH # 0 to CH #) in the channel control device 12-i for performing input / output processing in response to the input / output request.
3) 13-i, 14-i, 15-i, 16-i are selected, and their data transfer systems (CH # 0 to CH # 3) 13-i are selected.
i, 14-i, 15-i, and 16-i. The data transfer system (CH # 0 to C #) for which the input / output request was made
H # 3) 13-i, 14-i, 15-i, and 16-i issue an input / output request to a channel device 17-j having a peripheral device 18-j under the input / output processing. Also,
The channel device 17-j having received the input / output request performs input / output processing with the target peripheral device 18-j.

【0029】上記の診断転送が行われるのは初期化時ま
たはチャネル制御装置12−iのカード交換時及び障害
発生時である。ここではチャネル装置18−j以降の診
断についてはふれない。チャネル制御装置12−iの交
換単位はカード単位であるが、障害発生時における入出
力処理装置1の縮退単位はデータ転送系(CH#0〜C
H#3)13−i,14−i,15−i,16−i単位
である。したがって、障害検出時には障害箇所を特定す
る必要がある。
The above-mentioned diagnostic transfer is performed at the time of initialization, at the time of card replacement of the channel control device 12-i, and at the time of occurrence of a failure. Here, the diagnosis after the channel device 18-j will not be described. Although the exchange unit of the channel control device 12-i is a card unit, the degeneration unit of the input / output processing device 1 when a failure occurs is a data transfer system (CH # 0 to CH # C).
H # 3) 13-i, 14-i, 15-i, 16-i units. Therefore, when a failure is detected, it is necessary to specify the location of the failure.

【0030】図2は図1のチャネル制御装置12−i内
のデータ転送系の構成を示すブロック図である。図にお
いて、データ転送系3はライト転送系(W)31とリー
ド転送系(R)32との組で1つのLSIを構成してい
る。
FIG. 2 is a block diagram showing a configuration of a data transfer system in the channel control device 12-i of FIG. In the figure, a data transfer system 3 comprises a set of a write transfer system (W) 31 and a read transfer system (R) 32 to constitute one LSI.

【0031】ライト転送系31とリード転送系32とは
ある程度の転送バッファメモリを夫々持っており、通常
運転時に、ライト転送系31はIOP側(上位)からの
データをチャネル側(下位)へと転送し、リード転送系
32はチャネル側(下位)からのデータをIOP側(上
位)へと転送している。
The write transfer system 31 and the read transfer system 32 each have a certain amount of transfer buffer memory. During normal operation, the write transfer system 31 transfers data from the IOP (upper) to the channel (lower). The read transfer system 32 transfers data from the channel side (lower order) to the IOP side (higher order).

【0032】また、ライト転送系31とリード転送系3
2とは診断運転時に、従来と同様に、診断転送用に下位
インタフェース側(バス101側)で接続可能なように
診断データ折返し機能を有しており、診断転送において
はその診断データ折返し機能によって診断データをライ
ト転送系からリード転送系へと折返すことが可能であ
る。
The write transfer system 31 and the read transfer system 3
2 has a diagnostic data return function so that it can be connected on the lower interface side (bus 101 side) for diagnostic transfer during diagnostic operation, as in the conventional case. The diagnostic data can be looped back from the write transfer system to the read transfer system.

【0033】図3は本発明の一実施例による診断経路の
一例(ケース1)を示す図である。図において、OS/
メモリ2からの診断データはIOP11及びバス100
を介してチャネル制御装置12−1のデータ転送系3−
1のライト転送側に入力される。
FIG. 3 is a diagram showing an example (case 1) of a diagnostic path according to an embodiment of the present invention. In the figure, OS /
The diagnostic data from the memory 2 is stored in the IOP 11 and the bus 100
Through the data transfer system 3- of the channel controller 12-1
1 is input to the write transfer side.

【0034】データ転送系3−1のライト転送側に入力
された診断データはバス101→データ転送系3−2の
リード転送側→バス100→データ転送系3−3のライ
ト転送側→バス101→データ転送系3−4のリード転
送側→バス100→データ転送系3−2のライト転送側
→バス101→データ転送系3−3のリード転送側→バ
ス100→データ転送系3−4のライト転送側→バス1
01→データ転送系3−1のリード転送側へと経由し、
IOP11及びバス100を介してOS/メモリ2に入
力される。OS/メモリ2ではIOP11及びバス10
0を介して送り返されてきた診断データを期待値と比較
して障害検出を行う。
The diagnostic data input to the write transfer side of the data transfer system 3-1 is the bus 101 → the read transfer side of the data transfer system 3-2 → the bus 100 → the write transfer side of the data transfer system 3-3 → the bus 101 → Read transfer side of data transfer system 3-4 → Bus 100 → Write transfer side of data transfer system 3-2 → Bus 101 → Read transfer side of data transfer system 3-3 → Bus 100 → Data transfer system 3-4 Write transfer side → bus 1
01 → via the data transfer system 3-1 to the read transfer side,
The data is input to the OS / memory 2 via the IOP 11 and the bus 100. In the OS / memory 2, the IOP 11 and the bus 10
The fault detection is performed by comparing the diagnostic data returned via “0” with the expected value.

【0035】図4は図1のバス100の診断経路の一例
を示す図である。図において、データ転送系3のライト
転送系31に入力された診断データは診断データ折返し
機能を用いてリード転送系32に折返され、OS/メモ
リ2へと送り返される。
FIG. 4 is a diagram showing an example of the diagnostic path of the bus 100 in FIG. In the figure, diagnostic data input to the write transfer system 31 of the data transfer system 3 is returned to the read transfer system 32 using the diagnostic data return function, and is sent back to the OS / memory 2.

【0036】図5は図1のバス101の診断経路の一例
を示す図である。図において、データ転送系3−1のラ
イト転送系31−1に入力された診断データはバス10
1を介してデータ転送系3−2のリード転送系32−2
に送られ、リード転送系32−2からOS/メモリ2へ
と送り返される。
FIG. 5 is a diagram showing an example of the diagnostic path of the bus 101 in FIG. In the figure, diagnostic data input to the write transfer system 31-1 of the data transfer system 3-1 is transmitted to the bus 10
1, the read transfer system 32-2 of the data transfer system 3-2
To the OS / memory 2 from the read transfer system 32-2.

【0037】図6は図1のバス100の診断経路の他の
例を示す図である。図において、OS/メモリ2からの
診断データはバス100を介してデータ転送系3−1の
ライト転送系31−1に入力される。
FIG. 6 is a diagram showing another example of the diagnostic path of the bus 100 in FIG. In the figure, diagnostic data from an OS / memory 2 is input to a write transfer system 31-1 of a data transfer system 3-1 via a bus 100.

【0038】ライト転送系31−1は診断データを診断
データ折返し機能を用いてリード転送系32−1に折返
す。リード転送系32−1は試験データをバス100を
介してデータ転送系3−2のライト転送系31−2に転
送し、ライト転送系31−2は診断データを診断データ
折返し機能を用いてリード転送系32−2に折返す。よ
って、診断データはリード転送系32−2からバス10
0を介してOS/メモリ2へと折返される。
The write transfer system 31-1 returns the diagnostic data to the read transfer system 32-1 by using the diagnostic data return function. The read transfer system 32-1 transfers the test data to the write transfer system 31-2 of the data transfer system 3-2 via the bus 100, and the write transfer system 31-2 reads the diagnostic data using the diagnostic data loopback function. Return to the transfer system 32-2. Therefore, the diagnostic data is transferred from the read transfer system 32-2 to the bus 10
0 to OS / memory 2.

【0039】図7及び図8は本発明の一実施例による診
断動作を示すフローチャートである。これら図1〜図8
を参照して本発明の一実施例による診断動作について説
明する。
FIGS. 7 and 8 are flowcharts showing a diagnosis operation according to an embodiment of the present invention. These FIGS. 1 to 8
The diagnostic operation according to one embodiment of the present invention will be described with reference to FIG.

【0040】本実施例ではまず図3に示すケース1によ
る診断転送を行う。このケース1の診断転送が異常でな
ければ(図7ステップS1)、どこにも障害がないもの
として一連の診断はここで完了する(正常終了)(図7
ステップS2)。
In this embodiment, first, diagnostic transfer is performed in case 1 shown in FIG. If the diagnosis transfer in case 1 is not abnormal (step S1 in FIG. 7), a series of diagnosis is completed here assuming that there is no failure (normal end) (FIG. 7).
Step S2).

【0041】このケース1の診断転送で異常があれば
(図7ステップS1)、障害箇所の特定のために新たな
診断転送を開始する。まず、データ転送系3を折返しモ
ードに切替え(図7ステップS3)、図4に示すバス1
00の診断経路でバス100への診断転送を行う。
If there is an abnormality in the diagnostic transfer of this case 1 (step S1 in FIG. 7), a new diagnostic transfer is started to specify the fault location. First, the data transfer system 3 is switched to the loopback mode (step S3 in FIG. 7), and the bus 1 shown in FIG.
The diagnostic transfer to the bus 100 is performed through the diagnostic path 00.

【0042】ここではバス100に障害があるのか、ま
たはデータ転送系(CH#0〜CH#3)3のいずれか
に障害があるのか、あるいはバス101に障害があるの
かを判定する(図7ステップS4〜S26)。
Here, it is determined whether there is a failure in the bus 100 or any of the data transfer systems (CH # 0 to CH # 3) 3 or a failure in the bus 101 (FIG. 7). Steps S4 to S26).

【0043】本実施例ではデータ転送系3が4つ(CH
#0,CH#1,CH#2,CH#3)であるため、バ
ス100への診断転送を4回実行し(図7ステップS4
〜S7,S21〜S26)、1回でも正常な結果となれ
ば、バス100を正常と判定する。
In this embodiment, four data transfer systems 3 (CH
# 0, CH # 1, CH # 2, CH # 3), the diagnostic transfer to the bus 100 is executed four times (step S4 in FIG. 7).
-S7, S21-S26) If a normal result is obtained even once, the bus 100 is determined to be normal.

【0044】上記の4回の診断転送で異常となったデー
タ転送系(CH#0〜CH#3)3に障害が発生してい
ることが分かる(図7ステップS11〜S18)。ま
た、上記のバス100への診断転送で障害が検出できな
かった場合、すでにバス101に障害が発生しているこ
とが判明している(図7ステップS19)。
It can be seen that a failure has occurred in the data transfer system (CH # 0 to CH # 3) 3 which has become abnormal in the four diagnostic transfers (steps S11 to S18 in FIG. 7). Further, when no failure is detected in the above diagnostic transfer to the bus 100, it is already known that a failure has occurred in the bus 101 (step S19 in FIG. 7).

【0045】ここで、バス101上の障害発生箇所を特
定したい場合、さらに新たな診断転送を行う。まず、デ
ータ転送系3の折返しモードを解除し(図8ステップS
27)、図5に示すバス101の診断経路にてバス10
1への診断転送を行う。この診断転送によってバス10
1上のどこに障害が発生しているのかを判断することが
できる(図8ステップS27〜S45)。
Here, when it is desired to specify a fault occurrence location on the bus 101, a new diagnostic transfer is performed. First, the return mode of the data transfer system 3 is released (step S in FIG. 8).
27), the bus 10 in the diagnostic path of the bus 101 shown in FIG.
Perform diagnostic transfer to 1. This diagnostic transfer allows the bus 10
It is possible to judge where the failure has occurred on 1 (steps S27 to S45 in FIG. 8).

【0046】尚、上記に示した診断転送では診断時間の
短縮に対する効果があまり得られない。これは本実施例
が診断転送の基本動作を説明するものであるからであ
り、実際には診断経路を変更することによって診断時間
の短縮を図ることができる。
Incidentally, the above-described diagnostic transfer does not provide much effect on shortening the diagnostic time. This is because the present embodiment describes the basic operation of the diagnostic transfer, and the diagnosis time can be reduced by actually changing the diagnostic path.

【0047】例えば、本実施例では図4に示すバス10
0の診断経路にてバス100に対する診断を4回行って
いるが、障害箇所を特定するために、図6に示すような
診断経路に変更すれば、バス100に対する診断に要す
る時間が半減する。
For example, in this embodiment, the bus 10 shown in FIG.
Although the diagnosis for the bus 100 is performed four times on the diagnostic path 0, if the diagnostic path is changed to the one shown in FIG.

【0048】診断経路の変更についてはどのような方法
でも実現可能なので、特に一つの方法に限定しない。例
えば、診断データの中に次の診断経路を示すことによっ
て上記の診断経路による診断転送を実現するのも一つの
方法である。
Since the change of the diagnostic path can be realized by any method, it is not particularly limited to one method. For example, one method is to realize the diagnostic transfer by the above-mentioned diagnostic path by indicating the next diagnostic path in the diagnostic data.

【0049】このように、チャネル制御装置12−iの
上位側及び下位側のインタフェース(バス100,10
1)がバス構造であることを利用し、診断転送時にチャ
ネル制御装置12−iの各データ転送系(CH#0〜C
H#3)3間でサイクリックにOS/メモリ2からの診
断データを巡回させ、その診断データを最終的にOS/
メモリ2へ送り返すことによって、従来の診断データの
折返し機能と併用することで、IOP11の診断転送に
よる負荷の軽減と、IOP11とチャネル制御装置12
−iとの間の1次インタフェース(バス100)の診断
転送による負荷の軽滅とを図ることができ、チャネル制
御装置12−iとチャネル装置17−jとの間の2次イ
ンタフェース(バス101)を含めた診断転送を行うこ
とができるとともに、障害箇所の特定[障害箇所がバス
100,101であるか、またはデータ転送系(CH#
0〜CH#3)3であるか]の容易化と診断時間の短縮
とを図ることができる。
As described above, the upper and lower interfaces (the buses 100 and 10) of the channel controller 12-i are used.
Utilizing the fact that 1) has a bus structure, each data transfer system (CH # 0 to CH # C) of the channel controller 12-i is used at the time of diagnostic transfer.
H # 3) cyclically circulates the diagnostic data from the OS / memory 2 among the three, and finally transmits the diagnostic data to the OS / memory 3.
By sending the data back to the memory 2, the load can be reduced by the diagnostic transfer of the IOP 11 and the IOP 11 and the channel controller 12 can be used together with the conventional diagnostic data return function.
The load can be reduced by the diagnostic transfer of the primary interface (bus 100) between the channel controller 12-i and the secondary interface (bus 101) between the channel controller 12-i and the channel device 17-j. ) Can be performed, and the location of the fault can be specified [whether the fault location is the bus 100 or 101 or the data transfer system (CH #
0 to CH # 3) 3] and the diagnosis time can be shortened.

【0050】本実施例による診断方法を上記の1次イン
タフェース及び2次インタフェースのバスライン化を図
った入出力処理装置1に適用することで、その構成にお
けるチャネル装置17−jの正常及び異常を示す正当性
が、周辺装置18−jの設置時における周辺装置18−
jに対する診断転送による障害検出方式で検出されるこ
ととなる。この時、障害が検出された場合には該当チャ
ネル装置17−jを即刻交換し、再度診断転送を行うこ
とになる。チャネル装置17−jが障害検出によって即
刻交換できるということは、低コストな市販のインタフ
ェースカードを利用しているメリットである。
By applying the diagnostic method according to the present embodiment to the input / output processing device 1 in which the primary interface and the secondary interface are converted into bus lines, the normality and abnormality of the channel device 17-j in the configuration can be determined. The validity shown is that the peripheral device 18-j is installed when the peripheral device 18-j is installed.
j will be detected by the failure detection method based on the diagnostic transfer. At this time, if a failure is detected, the corresponding channel device 17-j is immediately replaced, and the diagnostic transfer is performed again. The fact that the channel device 17-j can be replaced immediately upon detection of a failure is an advantage of using a low-cost commercially available interface card.

【0051】上記の効果が得られる顕著な例としては図
1のチャネル制御装置12−iのカードが活線挿抜時の
診断で説明することができる。図1のチャネル制御装置
12−iのカードは実際に複数枚がバス100に設置さ
れ、また各チャネル制御装置12−iの制御は上位のI
OP11が一括して行っている。
A prominent example in which the above effects can be obtained can be explained by the diagnosis when the card of the channel control device 12-i in FIG. 1 is hot-swapped. A plurality of cards of the channel control device 12-i in FIG. 1 are actually installed on the bus 100, and the control of each channel control device 12-i is performed by the upper I
OP11 collectively performs it.

【0052】この時に何らかの理由で、チャネル制御装
置12−iの1枚のカードが交換されるような場合、交
換された新規のカードに対して診断転送を行うが、他の
チャネルカードは通常運用されているままである。この
場合、本実施例のような診断転送を行うことによって、
診断転送によるIOP11及びバス100への負荷を低
減することができる。
At this time, if one card of the channel controller 12-i is replaced for some reason, the diagnostic transfer is performed for the new card replaced, but the other channel cards are normally operated. Remains. In this case, by performing the diagnostic transfer as in the present embodiment,
The load on the IOP 11 and the bus 100 due to the diagnostic transfer can be reduced.

【0053】[0053]

【発明の効果】以上説明したように本発明によれば、配
下の入出力装置へのデータ転送を行うためのチャネル装
置とチャネル装置を制御するチャネル制御装置との間が
第1のバスで接続されかつ入出力装置へのデータ転送を
制御する入出力制御装置とチャネル制御装置との間が第
2のバスで接続された入出力処理装置において、メモリ
からの診断データの転送時にチャネル制御装置に設けら
れかつ第1及び第2のバス間のデータ転送を行うための
データ転送系間で診断データをサイクリックに巡回さ
せ、データ転送系間で巡回させた診断データをメモリへ
送り返すことによって、診断時間の短縮と診断による負
荷の軽減と診断箇所の特定の容易化とを図ることができ
るという効果がある。
As described above, according to the present invention, a channel device for transferring data to a subordinate input / output device and a channel control device for controlling the channel device are connected by the first bus. In the input / output processing device connected by a second bus between the input / output control device for controlling data transfer to the input / output device and the channel control device, the channel control device is connected to the channel control device when diagnostic data is transferred from the memory. The diagnostic data is cyclically circulated between the data transfer systems provided for performing the data transfer between the first and second buses, and the diagnostic data circulated between the data transfer systems is sent back to the memory to perform the diagnosis. There is an effect that the time can be reduced, the load due to the diagnosis can be reduced, and the diagnosis location can be easily specified.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例による入出力処理装置の構成
を示すブロック図である。
FIG. 1 is a block diagram illustrating a configuration of an input / output processing device according to an embodiment of the present invention.

【図2】図1のチャネル制御装置内のデータ転送系の構
成を示すブロック図である。
FIG. 2 is a block diagram showing a configuration of a data transfer system in the channel control device of FIG.

【図3】本発明の一実施例による診断経路の一例を示す
図である。
FIG. 3 is a diagram showing an example of a diagnostic path according to an embodiment of the present invention.

【図4】図1のバス100の診断経路の一例を示す図で
ある。
FIG. 4 is a diagram illustrating an example of a diagnostic path of the bus 100 in FIG. 1;

【図5】図1のバス101の診断経路の一例を示す図で
ある。
FIG. 5 is a diagram illustrating an example of a diagnostic path of the bus 101 in FIG. 1;

【図6】図1のバス100の診断経路の他の例を示す図
である。
FIG. 6 is a diagram illustrating another example of a diagnostic path of the bus 100 in FIG. 1;

【図7】本発明の一実施例による診断動作を示すフロー
チャートである。
FIG. 7 is a flowchart illustrating a diagnostic operation according to an embodiment of the present invention.

【図8】本発明の一実施例による診断動作を示すフロー
チャートである。
FIG. 8 is a flowchart illustrating a diagnostic operation according to an embodiment of the present invention.

【図9】従来例による入出力処理装置の構成を示すブロ
ック図である。
FIG. 9 is a block diagram illustrating a configuration of an input / output processing device according to a conventional example.

【符号の説明】[Explanation of symbols]

1 入出力処理装置 2 OS/メモリ 3,13−1,13−2,14−1,15−1,16−
1 データ転送系 11 入出力制御装置 12−1,12−2 チャネル制御装置 17−1 チャネル装置 18−1 周辺装置 31 ライト転送系 32 リード転送系 100,101 バス
1 I / O processing device 2 OS / memory 3, 13-1, 13-2, 14-1, 15-1, 16-
Reference Signs List 1 data transfer system 11 input / output control device 12-1, 12-2 channel control device 17-1 channel device 18-1 peripheral device 31 write transfer system 32 read transfer system 100, 101 bus

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 配下の入出力装置へのデータ転送を行う
ためのチャネル装置と前記チャネル装置を制御するチャ
ネル制御装置との間が第1のバスで接続されかつ前記入
出力装置へのデータ転送を制御する入出力制御装置と前
記チャネル制御装置との間が第2のバスで接続された入
出力処理装置のバス診断装置であって、前記チャネル制
御装置に設けられかつ前記第1及び第2のバス間のデー
タ転送を行うためのデータ転送系と、メモリからの診断
データの転送時に前記チャネル制御装置の各データ転送
系間で前記診断データをサイクリックに巡回させる手段
と、前記データ転送系間で巡回させた前記診断データを
前記メモリへ送り返す手段とを有することを特徴とする
バス診断装置。
1. A first bus is connected between a channel device for transferring data to a subordinate input / output device and a channel control device for controlling the channel device, and data is transferred to the input / output device. A bus diagnostic device of an input / output processing device connected by a second bus between the input / output control device for controlling the channel control device and the channel control device, wherein the bus diagnostic device is provided in the channel control device and the first and second A data transfer system for performing data transfer between the buses; a means for cyclically circulating the diagnostic data between the data transfer systems of the channel control device when transferring the diagnostic data from the memory; Means for returning the diagnostic data circulated between them to the memory.
【請求項2】 前記データ転送系において前記診断デー
タを折返す手段を含むことを特徴とする請求項1記載の
バス診断装置。
2. The bus diagnostic apparatus according to claim 1, further comprising means for returning the diagnostic data in the data transfer system.
【請求項3】 前記診断データの転送時に診断経路を変
更する手段を含むことを特徴とする請求項1または請求
項2記載のバス診断装置。
3. The bus diagnostic apparatus according to claim 1, further comprising means for changing a diagnostic path when transferring the diagnostic data.
【請求項4】 配下の入出力装置へのデータ転送を行う
ためのチャネル装置と前記チャネル装置を制御するチャ
ネル制御装置との間が第1のバスで接続されかつ前記入
出力装置へのデータ転送を制御する入出力制御装置と前
記チャネル制御装置との間が第2のバスで接続された入
出力処理装置のバス診断方法であって、メモリからの診
断データの転送時に前記チャネル制御装置に設けられか
つ前記第1及び第2のバス間のデータ転送を行うための
データ転送系間で前記診断データをサイクリックに巡回
させ、前記データ転送系間で巡回させた前記診断データ
を前記メモリへ送り返すようにしたことを特徴とするバ
ス診断方法。
4. A first bus connects a channel device for transferring data to a subordinate input / output device and a channel control device for controlling the channel device, and transfers data to the input / output device. A bus diagnosis method for an input / output processing device in which an input / output control device for controlling the I / O control device and the channel control device are connected by a second bus, wherein the bus diagnosis method is provided in the channel control device when diagnostic data is transferred from a memory. The diagnostic data is cyclically circulated between data transfer systems for performing data transfer between the first and second buses, and the diagnostic data circulated between the data transfer systems is returned to the memory. A bus diagnostic method, characterized in that:
【請求項5】 前記データ転送系において前記診断デー
タを折返すようにしたことを特徴とする請求項4記載の
バス診断方法。
5. The bus diagnostic method according to claim 4, wherein said diagnostic data is looped back in said data transfer system.
【請求項6】 前記診断データの転送時に診断経路を変
更するようにしたことを特徴とする請求項4または請求
項5記載のバス診断方法。
6. The bus diagnostic method according to claim 4, wherein a diagnostic path is changed when the diagnostic data is transferred.
JP10355182A 1998-12-14 1998-12-14 Bus diagnosing device and bus diagnosing method used for the same Withdrawn JP2000181811A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10355182A JP2000181811A (en) 1998-12-14 1998-12-14 Bus diagnosing device and bus diagnosing method used for the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10355182A JP2000181811A (en) 1998-12-14 1998-12-14 Bus diagnosing device and bus diagnosing method used for the same

Publications (1)

Publication Number Publication Date
JP2000181811A true JP2000181811A (en) 2000-06-30

Family

ID=18442436

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10355182A Withdrawn JP2000181811A (en) 1998-12-14 1998-12-14 Bus diagnosing device and bus diagnosing method used for the same

Country Status (1)

Country Link
JP (1) JP2000181811A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006208378A (en) * 2005-01-24 2006-08-10 Hewlett-Packard Development Co Lp On-chip circuit for inspecting bus
JP2012252631A (en) * 2011-06-06 2012-12-20 Nec Corp Input and output device, computer system and fault management method
KR102021592B1 (en) * 2019-01-18 2019-09-16 엘아이지넥스원 주식회사 Method and Apparatus for Checking Multiplexed Communication Device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006208378A (en) * 2005-01-24 2006-08-10 Hewlett-Packard Development Co Lp On-chip circuit for inspecting bus
US7610526B2 (en) 2005-01-24 2009-10-27 Hewlett-Packard Development Company, L.P. On-chip circuitry for bus validation
JP2012252631A (en) * 2011-06-06 2012-12-20 Nec Corp Input and output device, computer system and fault management method
KR102021592B1 (en) * 2019-01-18 2019-09-16 엘아이지넥스원 주식회사 Method and Apparatus for Checking Multiplexed Communication Device

Similar Documents

Publication Publication Date Title
US5596716A (en) Method and apparatus for indicating the severity of a fault within a computer system
US6327670B1 (en) Duplex processor with an update bus and method for operating the update bus
JP2996440B2 (en) Diagnosis method of data processing system
US7996715B2 (en) Multi nodal computer system and method for handling check stops in the multi nodal computer system
US6389554B1 (en) Concurrent write duplex device
JP3279248B2 (en) Switch mechanism, disk array device having the same, and computer system
JPS59106056A (en) Failsafe type data processing system
JP2000181811A (en) Bus diagnosing device and bus diagnosing method used for the same
US5448720A (en) Information processing system for obtaining status data of a simplex system by a standby system of a duplex system
JPH06259343A (en) Multiple bus control method and system using the same
US7711885B2 (en) Bus control apparatus and bus control method
US4462029A (en) Command bus
JP2626127B2 (en) Backup route test method
JP2776679B2 (en) Information processing system
JP2710777B2 (en) Test circuit for intermediate control unit
JP2637653B2 (en) Redundant controller
JP3291729B2 (en) Redundant computer system
JPH079636B2 (en) Bus diagnostic device
JPH0981469A (en) Duplex bus system
JPH0324657A (en) Bus diagnostic system
JPH09204408A (en) Computer diagnosis processing system
JP2580557B2 (en) Test method and apparatus for distributed system
JPS6113627B2 (en)
JP2896206B2 (en) On-line diagnostics for multiplexed memory devices.
JPH0830514A (en) Controller system

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20060307