JP2000181624A - Display incorporated type tablet device - Google Patents

Display incorporated type tablet device

Info

Publication number
JP2000181624A
JP2000181624A JP35583598A JP35583598A JP2000181624A JP 2000181624 A JP2000181624 A JP 2000181624A JP 35583598 A JP35583598 A JP 35583598A JP 35583598 A JP35583598 A JP 35583598A JP 2000181624 A JP2000181624 A JP 2000181624A
Authority
JP
Japan
Prior art keywords
segment
block
display
coordinate
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP35583598A
Other languages
Japanese (ja)
Inventor
Katsumi Hirano
勝己 平野
Tadasu Watabe
校 渡部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP35583598A priority Critical patent/JP2000181624A/en
Publication of JP2000181624A publication Critical patent/JP2000181624A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a display incorporated type tablet device capable of securing sufficient display contrast in a high resolution display device. SOLUTION: A display controller 105 scans segment electrode groups S1 to Sm and common electrode groups C1 to Cn entirely in a display period within one frame, and also, a coordinates detection controller 115 successively outputs a driving pulse to a part of the segment electrode groups and/or the common electrode groups in a coordinates detection period within one frame, performs a part of coordinates detection and repeats the coordinates detection of plural frames.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、パーソナルコンピ
ュータやワードプロセッサなどに使用される表示一体型
タブレット装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display-integrated tablet device used for a personal computer, a word processor and the like.

【0002】[0002]

【従来の技術】手書き文字や図形をコンピュータやワー
ドプロセッサなどに入力する手段として、例えば、液晶
ディスプレイと静電誘導型タブレットを積層して、紙に
筆記用具で書く感覚で文字や図形を静電誘導型タブレッ
トに入力できるようにした表示一体型タブレット装置が
実用化されている。しかしながらこの表示一体型タブレ
ット装置は、タブレットの光透過率があまり高くないた
め表示画面が暗く、コントラストが低下し、また電極の
ある部分とない部分とでは反射率や透過率が異なるため
に表示画面上で格子状に電極が見え、液晶表示の質を落
とす原因となっている。
2. Description of the Related Art As a means for inputting handwritten characters and figures to a computer or word processor, for example, a liquid crystal display and an electrostatic induction type tablet are laminated, and the characters and figures are electrostatically induced as if they were written on paper with a writing instrument. 2. Description of the Related Art A display-integrated tablet device capable of inputting data to a tablet has been put to practical use. However, this display-integrated tablet device has a dark display screen due to the tablet's light transmittance not being so high, resulting in reduced contrast, and a difference in reflectance and transmittance between portions with and without electrodes. The electrodes can be seen in a grid pattern on the top, which causes the quality of the liquid crystal display to deteriorate.

【0003】そこで、本出願者は、このような欠点をな
くしたタブレットとして、特開平5−53726号公報
において図14に示すような表示一体型タブレット装置
を提案した。この表示一体型タブレット装置は、液晶デ
ィスプレイの表示電極と静電容量型タブレット装置の位
置検出電極を兼ねたものである。そして、図15に示す
ように1フレーム期間中に画像を表示する表示期間20
1とタブレット上の指示座標を検出する座標検出期間
(X座標を検出するX座標検出期間202およびY座標
を検出するY座標検出期間203)とを設けて、画像表
示と座標検出とを時分割で行うようにしている。
Therefore, the present applicant has proposed a tablet device with an integrated display as shown in FIG. 14 in Japanese Unexamined Patent Publication No. 5-53726 as a tablet that has eliminated such disadvantages. This display-integrated tablet device serves both as a display electrode of a liquid crystal display and a position detection electrode of a capacitance-type tablet device. Then, as shown in FIG. 15, a display period 20 for displaying an image during one frame period.
1 and a coordinate detection period for detecting the designated coordinates on the tablet (an X-coordinate detection period 202 for detecting the X-coordinate and a Y-coordinate detection period 203 for detecting the Y-coordinate). To do it.

【0004】図14において、表示パネル101は互い
に直交して配列されたセグメント電極S1〜Sm(以
下、任意のセグメント電極Sと記載する)とコモン電極
C1〜Cn(以下、任意のコモン電極Cと記載する)と
の間に液晶を挟入して構成されており、各セグメント電
極Sとコモン電極Cとが交差する領域で各画素を構成し
ている。つまり、前記表示パネル101にはm×nドッ
トの画素がマトリクス状に配列されていることになる。
In FIG. 14, a display panel 101 has segment electrodes S1 to Sm (hereinafter, referred to as arbitrary segment electrodes S) and common electrodes C1 to Cn (hereinafter, arbitrary common electrodes C) arranged orthogonally to each other. The liquid crystal is interposed between the segment electrodes S and the common electrodes C. Each pixel is formed in a region where each segment electrode S and the common electrode C intersect. That is, the display panel 101 has pixels of m × n dots arranged in a matrix.

【0005】この表示一体型タブレット装置は、上述の
液晶ディスプレイ上に静電容量型タブレットを積層した
ものに比べて、格子状の電極パターンがなくなり見易く
なるといった利点の他に、液晶ディスプレイと静電容量
型タブレットとの電極や駆動回路を兼用しているためコ
ストダウンや小型軽量化が容易になるといった利点があ
る。
[0005] This display-integrated tablet device has the advantage that the grid-like electrode pattern is eliminated and is easier to see than the above-described liquid crystal display in which a capacitance type tablet is laminated. Since the electrode and the drive circuit are also used as the capacitive tablet, there is an advantage that the cost can be reduced and the size and weight can be easily reduced.

【0006】前記表示一体型タブレット装置は次のよう
に動作する。すなわち、前記セグメント電極Sを駆動す
るためのセグメント駆動回路102と、前記コモン電極
Cを駆動するためのコモン駆動回路103とは、切換回
路104を介して表示制御回路105と座標検出制御回
路106に接続されている。(表示制御回路105には
表示データ供給回路113が接続されている。) この切換回路104は、制御回路107によって制御さ
れて、表示期間には表示制御回路105からの出力信号
をセグメント駆動回路102およびコモン駆動回路10
3に出力する一方、座標検出期間には座標検出制御回路
106からの出力信号をセグメント駆動回路102およ
びコモン駆動回路103に出力する。
The display-integrated tablet device operates as follows. That is, the segment drive circuit 102 for driving the segment electrode S and the common drive circuit 103 for driving the common electrode C are connected to the display control circuit 105 and the coordinate detection control circuit 106 via the switching circuit 104. It is connected. (The display data supply circuit 113 is connected to the display control circuit 105.) The switching circuit 104 is controlled by the control circuit 107, and outputs the output signal from the display control circuit 105 during the display period to the segment drive circuit 102. And common drive circuit 10
3, while the output signal from the coordinate detection control circuit 106 is output to the segment drive circuit 102 and the common drive circuit 103 during the coordinate detection period.

【0007】図16は座標検出時におけるセグメント駆
動回路102およびコモン駆動回路103の等価回路図
であり、図17は座標検出期間における各走査信号のタ
イミングチャートである。図16において、セグメント
駆動回路102におけるスイッチE1,E2,…,Em
は各セグメント電極Sに順次走査電圧V0を出力するた
めのスイッチであり、コモン駆動回路103におけるス
イッチD1,D2,…,Dnは、各コモン電極Cに順次
走査電圧V0を出力するためのスイッチである。スイッ
チD1,D2,…,Dnを総称するときは参照符Dを用
い、スイッチE1,E2,…,Emを総称するときは参
照符Eを用いる。
FIG. 16 is an equivalent circuit diagram of the segment drive circuit 102 and the common drive circuit 103 during coordinate detection, and FIG. 17 is a timing chart of each scanning signal during the coordinate detection period. In FIG. 16, switches E1, E2,...
Are switches for sequentially outputting the scanning voltage V0 to each segment electrode S. Switches D1, D2,..., Dn in the common drive circuit 103 are switches for sequentially outputting the scanning voltage V0 to each common electrode C. is there. The switches D1, D2,..., Dn are collectively referred to by the reference numeral D, and the switches E1, E2,.

【0008】なお、抵抗rs0,rs3,rc0,rc
4はオン抵抗である。抵抗rs0,rs3は各スイッチ
Eに対応付けられており、抵抗rs0は電圧V0側に接
続されているときの抵抗を示し、抵抗rs3は電圧V3
側に接続されているときの抵抗を示す。抵抗rc0,r
c4は各スイッチDに対応付けられており、抵抗rc0
は電圧V0側に接続されているときの抵抗を示し、抵抗
rc4は電圧V4側に接続されているときの抵抗を示
す。
The resistances rs0, rs3, rc0, rc
4 is an on-resistance. The resistances rs0 and rs3 are associated with each switch E, the resistance rs0 indicates the resistance when connected to the voltage V0 side, and the resistance rs3 indicates the voltage V3
Indicates the resistance when connected to the side. Resistance rc0, r
c4 is associated with each switch D, and the resistance rc0
Indicates a resistance when connected to the voltage V0 side, and a resistance rc4 indicates a resistance when connected to the voltage V4 side.

【0009】前記セグメント駆動回路102におけるス
イッチEは、X座標検出期間中においてスイッチE1か
らスイッチEmに向かって電圧V0側に順次切換えられ
る。図17に示すセグメント電極走査信号Ss1がセグ
メント電極S1に出力されると、引き続いてセグメント
電極走査信号Ss2がセグメント電極S2に出力され
る。以後、順番にセグメント電極Sにセグメント電極走
査信号が出力され、セグメント電極走査信号Ssm−1
がセグメント電極Sm−1に出力され、セグメント電極
走査信号Ssmがセグメント電極Smに出力される。こ
のようにして、セグメント電極走査信号Ssとして走査
電圧V0が表示パネル101における一端に位置するセ
グメント電極S1から順次他端に位置するセグメント電
極Smに向かって出力される。
The switch E in the segment drive circuit 102 is sequentially switched from the switch E1 to the switch Em toward the voltage V0 during the X coordinate detection period. When the segment electrode scanning signal Ss1 shown in FIG. 17 is output to the segment electrode S1, the segment electrode scanning signal Ss2 is subsequently output to the segment electrode S2. Thereafter, the segment electrode scanning signal is sequentially output to the segment electrode S, and the segment electrode scanning signal Ssm-1 is output.
Is output to the segment electrode Sm-1, and the segment electrode scanning signal Ssm is output to the segment electrode Sm. In this manner, the scanning voltage V0 is sequentially output as the segment electrode scanning signal Ss from the segment electrode S1 located at one end of the display panel 101 to the segment electrode Sm located at the other end.

【0010】また同様にコモン駆動回路103における
スイッチDは、Y座標検出期間においてスイッチD1か
らスイッチDnに向かって電圧V0側に順次切換えられ
る。これによってコモン電極走査信号Csとして走査電
圧V0が表示パネル101における一端に位置するコモ
ン電極C1から順次他端に位置するコモン電極Dnに向
かって出力される。
Similarly, the switch D in the common drive circuit 103 is sequentially switched from the switch D1 to the switch Dn toward the voltage V0 during the Y coordinate detection period. Accordingly, the scanning voltage V0 is output as the common electrode scanning signal Cs from the common electrode C1 located at one end of the display panel 101 to the common electrode Dn located at the other end.

【0011】図16においては、コモン電極C2,C3
に走査電圧V0が出力されており、他のコモン電極C
1,C4,…,Cnには非走査電圧V4が出力されてお
り、セグメント電極Sには非走査電圧V3が供給されて
いる。
In FIG. 16, common electrodes C2 and C3
The scanning voltage V0 is output to the other common electrode C
The non-scanning voltage V4 is output to 1, C4,..., Cn, and the non-scanning voltage V3 is supplied to the segment electrode S.

【0012】なお、セグメント電極走査信号Ssのパル
ス幅と、コモン電極走査信号Csのパルス幅は通常ほぼ
同じ長さであるが、セグメント電極Sの数とコモン電極
Cの数は異なるため、X座標検出期間202の長さとY
座標検出期間203の長さは異なる。(座標検出期間の
長さは電極数に比例する。) 前記電極走査信号の出力により、セグメント電極Sある
いはコモン電極Cと指示座標検出ペン (以下、単に検
出ペンという)108の先端電極との間の浮遊容量によ
って検出ペン108に電圧が誘起される。この検出ペン
108に生じた誘起電圧はアンプ109で増幅され、2
値化回路114で2値化された後、X座標検出回路11
0およびY座標検出回路111に入力される。このX座
標検出回路110およびY座標検出回路111は、前記
アンプ109からの出力信号と制御回路107からのタ
イミング信号とに基づいて、前記電極走査信号の出力が
開始されてから誘起電圧が最高値になる迄の時間を検出
することにより、夫々前記検出ペン108が指示する位
置のX座標あるいはY座標を検出する。
Although the pulse width of the segment electrode scanning signal Ss and the pulse width of the common electrode scanning signal Cs are generally almost the same, the number of the segment electrodes S and the number of the common electrodes C are different. Length of detection period 202 and Y
The length of the coordinate detection period 203 is different. (The length of the coordinate detection period is proportional to the number of electrodes.) By the output of the electrode scanning signal, the segment electrode S or the common electrode C and the tip electrode of the designated coordinate detection pen (hereinafter, simply referred to as a detection pen) 108 are detected. A voltage is induced in the detection pen 108 by the stray capacitance of. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109 and
After being binarized by the value conversion circuit 114, the X coordinate detection circuit 11
0 and input to the Y coordinate detection circuit 111. The X-coordinate detection circuit 110 and the Y-coordinate detection circuit 111 detect the maximum value of the induced voltage after the output of the electrode scanning signal is started based on the output signal from the amplifier 109 and the timing signal from the control circuit 107. The X coordinate or the Y coordinate of the position pointed to by the detection pen 108 is detected by detecting the time until.

【0013】[0013]

【発明が解決しようとする課題】前記従来の表示一体型
タブレット装置では、表示期間においてはコモン電極C
1〜Cnを順次繰り返し選択して表示を行うので、表示
のデューティ比(1フレームの表示期間に対する1ライ
ンの表示期間の比)は1/nとなる。したがって、nが
少ないときには表示のデューティ比はあまり小さくなら
ないため表示のコントラストは低下しないが、高解像度
表示の場合はnが480またはそれ以上になることもあ
り、そのような場合には表示のコントラストが低下する
という問題がある。
In the conventional display-integrated tablet device, the common electrode C is used during the display period.
Since 1 to Cn are sequentially and repeatedly selected for display, the display duty ratio (the ratio of the display period of one line to the display period of one frame) is 1 / n. Accordingly, when n is small, the display duty ratio does not become so small that the display contrast does not decrease. However, in the case of a high-resolution display, n may be 480 or more. Is reduced.

【0014】本出願人はこの問題を解決するため、特開
平5−224814号公報に示すように、表示パネルを
上下2つに分割し、表示期間においては上下それぞれの
領域を同時に走査し、座標検出期間においては従来どお
りコモン電極すべてを走査するようにして、表示のデュ
ーティ比を2倍に上げてコントラストの向上を図る装置
を提案した。
In order to solve this problem, the present applicant divides the display panel into two upper and lower parts, as shown in Japanese Patent Application Laid-Open No. Hei 5-224814, and simultaneously scans the upper and lower areas simultaneously during the display period to obtain coordinates. A device has been proposed in which all the common electrodes are scanned during the detection period, and the display duty ratio is doubled to improve the contrast.

【0015】しかしながら、表示装置が例えば800×
600ドット、1024×768ドット、1280×1
024ドット…というように更に高解像度化されると、
表示のデューティ比が更に悪化し、またコモン電極数お
よびセグメント電極数が増えるに従って必要な座標検出
期間が増加(それに伴って表示期間が減少)してしまう
ため、更に表示のコントラストが低下するという問題が
あった。
However, the display device is, for example, 800 ×
600 dots, 1024 × 768 dots, 1280 × 1
When the resolution is further increased to 024 dots ...
The display duty ratio further deteriorates, and the required coordinate detection period increases (the display period decreases) as the number of common electrodes and the number of segment electrodes increase, so that the display contrast further decreases. was there.

【0016】本発明は前記課題を解決し、高解像度表示
装置においても十分な表示のコントラストが確保できる
表示一体型タブレット装置を実現することを目的とす
る。
SUMMARY OF THE INVENTION It is an object of the present invention to solve the above-mentioned problems and to realize a display-integrated tablet device capable of ensuring a sufficient display contrast even in a high-resolution display device.

【0017】[0017]

【課題を解決するための手段】以上の目的を達成するた
めに、本発明はセグメント電極群と該セグメント電極群
に直交するコモン電極群との間に表示用材料を挟入した
表示パネル手段と、前記セグメント電極群を駆動するセ
グメント電極駆動手段と、前記コモン電極群を駆動する
コモン電極駆動手段と、前記セグメント電極駆動手段に
よって前記セグメント電極群に出力された駆動パルスお
よび前記コモン電極駆動手段によって前記コモン電極群
に出力された駆動パルスを検出する検出ペン手段と、1
フレーム毎の表示期間中に前記セグメント電極駆動手段
およびコモン電極駆動手段を制御して前記表示パネル手
段上に画像を表示する表示制御部と、フレーム内の座標
検出期間中に前記セグメント電極駆動手段を制御して前
記検出ペン手段からの出力信号の発生タイミングと前記
セグメント電極群の走査タイミングとから前記検出ペン
手段によって指示された表示パネル手段上のx座標を検
出し、該フレームに引続くフレーム内の座標検出期間中
に前記コモン電極駆動手段を制御して前記検出ペン手段
からの出力信号の発生タイミングと前記コモン電極群の
走査タイミングとから前記検出ペン手段によって指示さ
れた表示パネル手段上のy座標を検出する座標検出制御
部とからなる制御手段と、を備えることを特徴とする表
示一体型タブレット装置である。
In order to achieve the above object, the present invention provides a display panel means in which a display material is sandwiched between a segment electrode group and a common electrode group orthogonal to the segment electrode group. A segment electrode driving unit that drives the segment electrode group, a common electrode driving unit that drives the common electrode group, a driving pulse output to the segment electrode group by the segment electrode driving unit, and the common electrode driving unit. Detecting pen means for detecting a driving pulse output to the common electrode group;
A display control unit that controls the segment electrode driving unit and the common electrode driving unit during a display period for each frame to display an image on the display panel unit, and the segment electrode driving unit during a coordinate detection period within a frame. The control unit detects the x-coordinate on the display panel unit designated by the detection pen unit from the generation timing of the output signal from the detection pen unit and the scan timing of the segment electrode group. During the coordinate detection period, the common electrode driving means is controlled to generate y on the display panel means indicated by the detection pen means from the generation timing of the output signal from the detection pen means and the scanning timing of the common electrode group. Control means comprising a coordinate detection control unit for detecting coordinates. It is a device.

【0018】また、本発明は複数にグループ分けされた
セグメント電極群と該セグメント電極群に直交し前記セ
グメント電極群と同数の複数のグループにグループ分け
されたコモン電極群との間に表示用材料を挟入した表示
パネル手段と、前記セグメント電極群をグループ毎に駆
動する複数のセグメント電極駆動手段と、前記コモン電
極群をグループ毎に駆動する複数のコモン電極駆動手段
と、前記セグメント電極駆動手段によって前記表示パネ
ル手段のセグメント電極群に出力された駆動パルスおよ
び前記コモン電極駆動手段によって前記表示パネル手段
のコモン電極群に出力された駆動パルスを検出する検出
ペン手段と、1フレーム毎の表示期間中に前記セグメン
ト電極駆動手段およびコモン電極駆動手段を制御して前
記表示パネル手段上に画像を表示する表示制御部と、フ
レーム内の座標検出期間中に前記セグメント電極駆動手
段のグループの中のいずれか一つを制御して当該グルー
プに対応するx座標を走査し、前記コモン電極駆動手段
のグループの中の前記グループに対応するグループのコ
モン電極駆動手段を制御してy座標を走査し、前記フレ
ームに引き続く複数のフレームに渡って、前記グループ
毎の走査を分割されたグループ数だけ連続するフレーム
で繰り返し実行し、前記検出ペン手段からの出力信号の
発生タイミングと前記セグメント電極群の走査タイミン
グとから前記検出ペン手段によって指示された表示パネ
ル手段上のx座標を検出し、前記検出ペン手段からの出
力信号の発生タイミングと前記コモン電極群の走査タイ
ミングとから前記検出ペン手段によって指示された表示
パネル手段上のy座標を検出する座標検出制御部とから
なる制御手段と、を備えることを特徴とする表示一体型
タブレット装置である。
The present invention also provides a display material between a plurality of grouped segment electrode groups and a common electrode group orthogonal to the segment electrode groups and grouped into the same number of groups as the segment electrode group. , A plurality of segment electrode driving means for driving the segment electrode group for each group, a plurality of common electrode driving means for driving the common electrode group for each group, and the segment electrode driving means. Detecting pen means for detecting the driving pulse output to the segment electrode group of the display panel means and the driving pulse output to the common electrode group of the display panel means by the common electrode driving means, and a display period for each frame. Controlling the segment electrode driving means and the common electrode driving means during the display panel means A display control unit for displaying an image, and during a coordinate detection period in a frame, controlling one of the groups of the segment electrode driving means to scan an x coordinate corresponding to the group, and The number of groups divided by scanning the y-coordinate by controlling the common electrode driving means of the group corresponding to the group among the groups of the driving means over a plurality of frames subsequent to the frame. Is executed repeatedly in successive frames, and the x coordinate on the display panel means instructed by the detection pen means is detected from the generation timing of the output signal from the detection pen means and the scanning timing of the segment electrode group, The detection pen means detects the output timing of the output signal from the detection pen means and the scan timing of the common electrode group. A control unit consisting of a coordinate detection control section for detecting a y-coordinate on the display panel means indicated Te is a display-integrated type tablet device, characterized in that it comprises a.

【0019】さらに、本発明は複数にグループ分けされ
たセグメント電極群と該セグメント電極群に直交する複
数のグループにグループ分けされたコモン電極群との間
に表示用材料を挟入した表示パネル手段と、前記セグメ
ント電極群をグループ毎に駆動する複数のセグメント電
極駆動手段と、前記コモン電極群をグループ毎に駆動す
る複数のコモン電極駆動手段と、前記セグメント電極駆
動手段によって前記表示パネル手段のセグメント電極群
に出力された駆動パルスおよび前記コモン電極駆動手段
によって前記表示パネル手段のコモン電極群に出力され
た駆動パルスを検出する検出ペン手段と、1フレーム毎
の表示期間中に前記セグメント電極駆動手段およびコモ
ン電極駆動手段を制御して前記表示パネル手段上に画像
を表示する表示制御部と、フレーム内の座標検出期間中
に前記グループ単位のセグメント電極駆動手段及びコモ
ン電極駆動手段を制御して前記検出ペン手段の指すグル
ープを検出し、該グループのセグメント電極駆動手段を
制御してx座標を走査し、該グループのコモン電極駆動
手段を制御してy座標を走査し、前記検出ペン手段から
の出力信号の発生タイミングと前記セグメント電極群の
走査タイミングとから前記検出ペン手段によって指示さ
れた表示パネル手段上のx座標を検出し、前記検出ペン
手段からの出力信号の発生タイミングと前記コモン電極
群の走査タイミングとから前記検出ペン手段によって指
示された表示パネル手段上のy座標を検出する座標検出
制御部とからなる制御手段と、を備えることを特徴とす
る表示一体型タブレット装置である。
Further, the present invention provides a display panel means in which a display material is sandwiched between a plurality of grouped segment electrode groups and a plurality of grouped common electrode groups orthogonal to the segment electrode group. A plurality of segment electrode driving means for driving the segment electrode group for each group; a plurality of common electrode driving means for driving the common electrode group for each group; and a segment of the display panel means by the segment electrode driving means. Detecting pen means for detecting the driving pulse output to the electrode group and the driving pulse output to the common electrode group of the display panel means by the common electrode driving means; and the segment electrode driving means during a display period for each frame. And a display system for controlling common electrode driving means to display an image on the display panel means. Unit, during the coordinate detection period in the frame, detects the group pointed to by the detection pen means by controlling the segment electrode drive means and the common electrode drive means in the group unit, and controls the segment electrode drive means of the group Scan the x coordinate, scan the y coordinate by controlling the common electrode driving means of the group, and instruct the detection pen means from the generation timing of the output signal from the detection pen means and the scanning timing of the segment electrode group. The detected x-coordinate on the display panel means is detected, and the y-coordinate on the display panel means instructed by the detection pen means is determined from the generation timing of the output signal from the detection pen means and the scanning timing of the common electrode group. And a control means comprising a coordinate detection control unit for detecting.

【0020】[0020]

【発明の実施の形態】以下、本発明における表示一体型
タブレット装置の実施形態に関して図面を用いて説明す
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a display-integrated tablet device according to the present invention will be described below with reference to the drawings.

【0021】図1は本発明における第1の実施例の表示
一体型タブレット装置のブロック図である。なお、制御
回路以外の各ブロックは、図14に示した従来技術の表
示一体型タブレット装置と同じであるため、同一の符号
を付与してある。
FIG. 1 is a block diagram of a display-integrated tablet device according to a first embodiment of the present invention. Since the blocks other than the control circuit are the same as those of the conventional display-integrated tablet device shown in FIG. 14, the same reference numerals are given.

【0022】図1において、表示パネル101は互いに
直交して配列されたセグメント電極S1〜Sm(以下、
任意のセグメント電極Sと記載する)とコモン電極C1
〜Cn(以下、任意のコモン電極Cと記載する)との間
に液晶を挟入して構成されており、各セグメント電極S
とコモン電極Cとが交差する領域で各画素を構成してい
る。つまり、前記表示パネル101にはm×nドットの
画素がマトリクス状に配列されていることになる。な
お、m×nドットとは具体的には640×480ドッ
ト、800×600ドット、1024×768ドットな
どである。
In FIG. 1, a display panel 101 has segment electrodes S1 to Sm (hereinafter, referred to as “segment electrodes”) arranged orthogonally to each other.
Any segment electrode S) and common electrode C1
To Cn (hereinafter, referred to as an arbitrary common electrode C), and each segment electrode S
And the common electrode C, each pixel is constituted by an area where the pixel intersects. That is, the display panel 101 has pixels of m × n dots arranged in a matrix. Note that m × n dots are specifically 640 × 480 dots, 800 × 600 dots, 1024 × 768 dots, and the like.

【0023】前記表示一体型タブレット装置は次のよう
に動作する。すなわち、前記セグメント電極Sを駆動す
るためのセグメント駆動回路102と、前記コモン電極
Cを駆動するためのコモン駆動回路103とは、切換回
路104を介して表示制御回路105と座標検出制御回
路106に接続されている。(表示制御回路105には
表示データ供給回路113が接続されている。) 制御回路115は切換回路104を制御して、表示期間
には表示制御回路105からの出力信号をセグメント駆
動回路102およびコモン駆動回路103に出力する一
方、N番目フレームの座標検出期間には座標検出制御回
路106からの出力信号をセグメント駆動回路102に
出力し、(N+1)番目フレームの座標検出期間には座
標検出制御回路106からの出力信号をコモン駆動回路
103に出力する。
The display-integrated tablet device operates as follows. That is, the segment drive circuit 102 for driving the segment electrode S and the common drive circuit 103 for driving the common electrode C are connected to the display control circuit 105 and the coordinate detection control circuit 106 via the switching circuit 104. It is connected. (A display data supply circuit 113 is connected to the display control circuit 105.) A control circuit 115 controls the switching circuit 104, and outputs an output signal from the display control circuit 105 to the segment drive circuit 102 and the common circuit during a display period. While outputting to the drive circuit 103, the output signal from the coordinate detection control circuit 106 is output to the segment drive circuit 102 during the coordinate detection period of the Nth frame, and the coordinate detection control circuit is output during the coordinate detection period of the (N + 1) th frame. The output signal from 106 is output to the common drive circuit 103.

【0024】前記セグメント駆動回路102は、N番目
フレームにおいて前記座標検出制御回路106からの出
力に基づいて、セグメント電極S1乃至Smにセグメン
ト電極走査信号Ss1乃至Ssmを順次出力し、また前
記コモン駆動回路103は、(N+1)番目フレームに
おいて前記座標検出制御回路106からの出力に基づい
て、コモン電極C1乃至Cnにコモン電極走査信号Cs
1乃至Csnを順次出力する。
The segment drive circuit 102 sequentially outputs the segment electrode scan signals Ss1 to Ssm to the segment electrodes S1 to Sm based on the output from the coordinate detection control circuit 106 in the N-th frame. Reference numeral 103 denotes a common electrode scanning signal Cs to the common electrodes C1 to Cn based on the output from the coordinate detection control circuit 106 in the (N + 1) th frame.
1 to Csn are sequentially output.

【0025】前記電極走査信号Ss・Csの出力によ
り、セグメント電極Sあるいはコモン電極Cと指示座標
検出ペン (以下、単に検出ペンという)108の先端
電極との間の浮遊容量によって検出ペン108に電圧が
誘起される。この検出ペン108に生じた誘起電圧はア
ンプ109で増幅され、2値化回路114で2値化され
た後、X座標検出回路110およびY座標検出回路11
1に入力される。このX座標検出回路110はN番目フ
レームにおいて、またY座標検出回路111は(N+
1)番目フレームにおいて、前記アンプ109からの出
力信号と制御回路115からのタイミング信号とに基づ
いて、前記電極走査信号の出力が開始されてから、誘起
電圧が最高値になる迄の時間を検出することにより、そ
れぞれ前記検出ペン108が指示する位置のX座標ある
いはY座標を検出する。
By the output of the electrode scanning signals Ss and Cs, a voltage is applied to the detection pen 108 by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the designated coordinate detection pen (hereinafter simply referred to as detection pen) 108. Is induced. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109 and binarized by the binarization circuit 114, and then the X coordinate detection circuit 110 and the Y coordinate detection circuit 11
1 is input. The X coordinate detection circuit 110 is in the Nth frame, and the Y coordinate detection circuit 111 is (N +
1) In the first frame, based on the output signal from the amplifier 109 and the timing signal from the control circuit 115, the time from when the output of the electrode scanning signal is started to when the induced voltage reaches the maximum value is detected. Then, the X coordinate or the Y coordinate of the position indicated by the detection pen 108 is detected.

【0026】図2および図3は、従来技術と本発明の表
示期間と座標検出期間の関係を比較する図である。
FIGS. 2 and 3 are diagrams for comparing the relationship between the display period and the coordinate detection period according to the prior art and the present invention.

【0027】図2(a)は従来技術の表示期間と座標検
出期間の関係を示した図である。1フレーム内に表示期
間201とX座標検出期間202とY座標検出期間20
3のすべてが含まれている。なお、セグメント電極Sの
数はコモン電極Cの数より多いため、X座標検出期間2
02はY座標検出期間203より長くなっている。
FIG. 2A is a diagram showing the relationship between the display period and the coordinate detection period according to the prior art. In one frame, a display period 201, an X coordinate detection period 202, and a Y coordinate detection period 20
All three are included. Since the number of the segment electrodes S is larger than the number of the common electrodes C, the X coordinate detection period 2
02 is longer than the Y coordinate detection period 203.

【0028】図2(b)は本発明の第1の実施例の表示
期間と座標検出期間の関係を示した図である。1フレー
ムが、表示期間204とX座標検出期間202、あるい
は表示期間204とY座標検出期間203およびバッフ
ァ期間205(X座標検出期間202の長さとY座標検
出期間203の長さとが異なるため、その差を埋めるた
めの空白期間)で構成されており、それぞれ交互に繰り
返される。このため、従来技術に比べて座標検出期間の
長さが短縮でき、相対的に表示期間の長さが増加し、よ
って表示品位の向上が期待できる。
FIG. 2B is a diagram showing the relationship between the display period and the coordinate detection period according to the first embodiment of the present invention. One frame corresponds to the display period 204 and the X coordinate detection period 202, or the display period 204 and the Y coordinate detection period 203 and the buffer period 205 (because the length of the X coordinate detection period 202 and the length of the Y coordinate detection period 203 are different, (A blank period for filling the difference), and are repeated alternately. For this reason, the length of the coordinate detection period can be shortened as compared with the related art, and the length of the display period can be relatively increased, thereby improving the display quality.

【0029】なお、第1の実施例ではXY座標の検出が
2フレームに1回となるため、従来技術に比べて座標検
出速度が低下する(例えば1秒間に120回検出できた
のが、1秒間に60回検出となる)が、通常のポインテ
ィング操作などにおいては、十分高速であるため問題で
はない。手書き文字入力処理などで、より高速な座標検
出速度が必要となる場合には、フレーム周波数を高める
ことによって、問題を解決することができる。
In the first embodiment, since the detection of the XY coordinates is performed once every two frames, the speed of detecting the coordinates is reduced as compared with the conventional technique. (60 detections per second), but this is not a problem in a normal pointing operation or the like because the speed is sufficiently high. If a higher coordinate detection speed is required for handwritten character input processing or the like, the problem can be solved by increasing the frame frequency.

【0030】図2(c)乃至(d)および図3(e)乃
至(f)は第2の実施例乃至第5の実施例の説明図であ
り、説明は後述する。
FIGS. 2 (c) to 2 (d) and FIGS. 3 (e) to 3 (f) are explanatory diagrams of the second to fifth embodiments, and will be described later.

【0031】図4は、第1の実施例における各電極走査
信号の動作を示したタイミングチャートである。N番目
(Nは奇数、例えば1,3,5,7,…番目)のフレー
ムでは、表示期間の後にセグメント電極Ss1乃至Ss
mを順次走査することによってX座標を検出し、(N+
1)番目(例えば2,4,6,8,…番目)のフレーム
では、表示期間の後にコモン電極Cs1乃至Csnを順
次走査することによってY座標を検出する。
FIG. 4 is a timing chart showing the operation of each electrode scanning signal in the first embodiment. In the N-th (N is an odd number, for example, 1, 3, 5, 7,...) Frame, after the display period, the segment electrodes Ss1 to Ss
m is sequentially scanned to detect the X coordinate, and (N +
In the 1) -th (for example, 2, 4, 6, 8,...) Frame, the Y-coordinate is detected by sequentially scanning the common electrodes Cs1 to Csn after the display period.

【0032】なお、Y座標検出期間の長さとバッファ期
間の長さを合わせた長さは、X座標検出期間の長さに一
致し、図4に示したタイミングチャートは、図1の説明
で記載した動作によって実現される。
The total length of the Y coordinate detection period and the buffer period coincides with the X coordinate detection period, and the timing chart shown in FIG. 4 is described in the description of FIG. It is realized by the operation performed.

【0033】上記のように、本発明の第1の実施例によ
ると、1フレームが、表示期間とX座標検出期間、ある
いは表示期間とY座標検出期間で構成されており、それ
ぞれ交互に繰り返されるため、従来技術に比べて1フレ
ーム内での座標検出期間の長さが短縮できるので表示期
間の長さを増加することができる。これによって表示品
位を向上することができる。
As described above, according to the first embodiment of the present invention, one frame is composed of the display period and the X coordinate detection period or the display period and the Y coordinate detection period, and each frame is alternately repeated. Therefore, the length of the coordinate detection period within one frame can be reduced as compared with the related art, so that the length of the display period can be increased. Thereby, display quality can be improved.

【0034】図5は第2の実施例の表示一体型タブレッ
ト装置のブロック図である。なお、制御回路、切換回
路、セグメント駆動回路、コモン駆動回路、座標検出制
御回路、X座標検出回路、Y座標検出回路以外の各ブロ
ックは、図1に示した第1の実施例の表示一体型タブレ
ット装置と同じであるため、同一の符号を付与してあ
る。
FIG. 5 is a block diagram of a display-integrated tablet device according to the second embodiment. The blocks other than the control circuit, the switching circuit, the segment drive circuit, the common drive circuit, the coordinate detection control circuit, the X coordinate detection circuit, and the Y coordinate detection circuit are the display integrated type of the first embodiment shown in FIG. Since it is the same as the tablet device, the same reference numeral is given.

【0035】第2の実施例では、セグメント電極S1乃
至S(1/2)mをAブロックセグメント、セグメント
電極S(1/2)m+1乃至SmをBブロックセグメン
ト、コモン電極C1乃至C(1/2)nをAブロックコ
モン、コモン電極C(1/2)n+1乃至CnをBブロ
ックコモンに区分し、それぞれにAブロックセグメント
駆動回路121−1、Bブロックセグメント駆動回路1
21−2、Aブロックコモン駆動回路122−1、およ
びBブロックコモン駆動回路122−2が接続されてい
る。
In the second embodiment, the segment electrodes S1 to S (1/2) m are A block segments, the segment electrodes S (1/2) m + 1 to Sm are B block segments, and the common electrodes C1 to C (1 / 2) n is divided into A block common and common electrodes C (1/2) n + 1 to Cn are divided into B block common, and the A block segment drive circuit 121-1 and the B block segment drive circuit 1 are respectively divided.
21-2, the A block common drive circuit 122-1 and the B block common drive circuit 122-2 are connected.

【0036】図2(c)は第2の実施例の表示期間と座
標検出期間の関係を示した図である。N番目(Nは奇
数、例えば1,3,5,7,…番目)のフレームは、表
示期間206とAブロックX座標検出期間207とAブ
ロックY座標検出期間208で構成されており、また
(N+1)番目(例えば2,4,6,8,…番目)のフ
レームは、表示期間とBブロックX座標検出期間209
とBブロックY座標検出期間210で構成されており、
それぞれ交互に繰り返される。
FIG. 2C is a diagram showing the relationship between the display period and the coordinate detection period in the second embodiment. The Nth (N is an odd number, for example, 1, 3, 5, 7,...) Frame is composed of a display period 206, an A block X coordinate detection period 207, and an A block Y coordinate detection period 208. The (N + 1) -th (for example, 2, 4, 6, 8,...) Frame is a display period and a B block X coordinate detection period 209.
And a B block Y coordinate detection period 210,
Each is repeated alternately.

【0037】このため、従来技術に比べて座標検出期間
の長さが短縮でき、相対的に表示期間の長さが増加し、
よって表示品位の向上が期待できる。また、図2(b)
の第1の実施例に比べて、バッファ期間が必要無いだけ
座標検出期間の長さが短縮でき、相対的に表示期間の長
さが増加し、よって表示品位の向上が期待できる。
For this reason, the length of the coordinate detection period can be reduced as compared with the prior art, and the length of the display period relatively increases.
Therefore, improvement in display quality can be expected. FIG. 2 (b)
Compared with the first embodiment, the length of the coordinate detection period can be reduced as much as the buffer period is not required, and the length of the display period is relatively increased, so that improvement in display quality can be expected.

【0038】以下に図5を用いて第2の実施例の動作の
説明を行う。
The operation of the second embodiment will be described below with reference to FIG.

【0039】制御回路116は、切換回路117を制御
して、表示期間には表示制御回路105からの出力信号
をAブロックセグメント駆動回路121−1、Bブロッ
クセグメント駆動回路121−2、Aブロックコモン駆
動回路122−1、およびBブロックコモン駆動回路1
22−2に出力して表示を行い、N番目フレームの座標
検出期間には、座標検出制御回路118からの出力信号
をAブロックセグメント駆動回路121−1およびAブ
ロックコモン駆動回路122−1に順次出力し、(N+
1)番目フレームの座標検出期間には座標検出制御回路
118からの出力信号をBブロックセグメント駆動回路
121−2およびBブロックコモン駆動回路122−2
に出力する。なお座標検出制御回路118は座標検出期
間に、セグメントブロック1つ分およびコモンブロック
1つ分の座標検出信号を出力するように動作する。
The control circuit 116 controls the switching circuit 117, and outputs an output signal from the display control circuit 105 during the display period to the A block segment drive circuit 121-1, the B block segment drive circuit 121-2, and the A block common circuit. Drive circuit 122-1 and B block common drive circuit 1
22-2, and display is performed. During the coordinate detection period of the N-th frame, the output signal from the coordinate detection control circuit 118 is sequentially transmitted to the A block segment drive circuit 121-1 and the A block common drive circuit 122-1. Output, (N +
1) During the coordinate detection period of the frame, the output signal from the coordinate detection control circuit 118 is transmitted to the B block segment drive circuit 121-2 and the B block common drive circuit 122-2.
Output to Note that the coordinate detection control circuit 118 operates to output a coordinate detection signal for one segment block and one common block during the coordinate detection period.

【0040】Aブロックセグメント駆動回路121−1
は、切換回路117からの出力信号SsAに応じて、セ
グメント電極S1乃至S(1/2)mにセグメント電極
走査信号Ss1乃至Ss(1/2)mを順次出力し、B
ブロックセグメント駆動回路121−2は、切換回路1
17からの出力信号SsBに応じて、セグメント電極S
(1/2)m+1乃至Smにセグメント電極走査信号S
s(1/2)m+1乃至Ssmを順次出力する。
A block segment drive circuit 121-1
Outputs the segment electrode scanning signals Ss1 to Ss (1/2) m sequentially to the segment electrodes S1 to S (1/2) m in accordance with the output signal SsA from the switching circuit 117,
The block segment driving circuit 121-2 includes the switching circuit 1
17 in accordance with the output signal SsB from the segment electrode S
(1/2) m + 1 to Sm are applied to the segment electrode scanning signal S
s (1/2) m + 1 to Ssm are sequentially output.

【0041】また、Aブロックコモン駆動回路122−
1は、切換回路117からの出力信号CsAに応じて、
コモン電極C1乃至C(1/2)nにコモン電極走査信
号Cs1乃至Cs(1/2)nを順次出力し、Bブロッ
クコモン駆動回路122−2は、切換回路117からの
出力信号CsBに応じて、コモン電極C(1/2)n+
1乃至Cnにコモン電極走査信号Cs(1/2)n+1
乃至Csnを順次出力する。
The A block common drive circuit 122-
1 corresponds to an output signal CsA from the switching circuit 117,
The common electrode scanning signals Cs1 to Cs (1/2) n are sequentially output to the common electrodes C1 to C (1/2) n, and the B block common drive circuit 122-2 responds to the output signal CsB from the switching circuit 117. And the common electrode C (1/2) n +
The common electrode scanning signal Cs (1/2) n + 1 is assigned to 1 to Cn.
To Csn are sequentially output.

【0042】前記電極走査信号Ss・Csの出力によ
り、セグメント電極Sあるいはコモン電極Cと検出ペン
108の先端電極との間の浮遊容量によって検出ペン1
08に電圧が誘起される。この検出ペン108に生じた
誘起電圧はアンプ109で増幅され、2値化回路114
で2値化された後、X座標検出回路119およびY座標
検出回路120に入力される。このX座標検出回路11
9およびY座標検出回路120は、前記アンプ109か
らの出力信号と制御回路116からのタイミング信号と
に基づいて、前記電極走査信号の出力が開始されてから
誘起電圧が最高値になる迄の時間を検出することによ
り、それぞれ前記検出ペン108が指示する位置のX座
標あるいはY座標を検出する。
According to the output of the electrode scanning signals Ss and Cs, the detection pen 1 is determined by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108.
A voltage is induced at 08. The induced voltage generated in the detection pen 108 is amplified by an amplifier 109 and is converted into a binarization circuit 114.
Are input to the X coordinate detection circuit 119 and the Y coordinate detection circuit 120. This X coordinate detection circuit 11
9 and the Y coordinate detection circuit 120 determine the time from when the output of the electrode scanning signal is started until the induced voltage reaches the maximum value, based on the output signal from the amplifier 109 and the timing signal from the control circuit 116. , The X coordinate or the Y coordinate of the position indicated by the detection pen 108 is detected.

【0043】なおその際、X座標検出回路119および
Y座標検出回路120は、制御回路116からの信号
(どのセグメントブロックまたはコモンブロックに対し
て前記電極走査信号Ss・Csが出力されたかを示す信
号)に応じて、X座標あるいはY座標を補正する。例え
ば、セグメントAブロックであれば補正の必要はない
が、セグメントBブロックであればそのX座標には(1
/2)mを加え、コモンAブロックであれば補正の必要
はないが、コモンBブロックであればそのY座標には
(1/2)nを加える。
At this time, the X coordinate detection circuit 119 and the Y coordinate detection circuit 120 output a signal from the control circuit 116 (a signal indicating to which segment block or common block the electrode scanning signal Ss / Cs has been output). ), The X coordinate or the Y coordinate is corrected. For example, if it is a segment A block, no correction is necessary, but if it is a segment B block, its X coordinate is (1
/ 2) m is added, and there is no need for correction if the block is a common A block, but (1/2) n is added to the Y coordinate of a common B block.

【0044】また、検出座標値の決定・出力は2フレー
ムの座標検出期間終了後に行った方が望ましい。その理
由は、例えば検出ペン108がセグメント電極S(1/
2)m+1上にある場合、セグメント電極S(1/2)
mに電極走査信号Ssを出力した場合にも多少の誘起電
圧が検出され、X座標が(1/2)mといった誤った座
標値が出力されてしまう可能性があるので、このような
現象を防止するためである。
It is desirable that the determination and output of the detected coordinate value be performed after the end of the coordinate detection period of two frames. The reason is, for example, that the detection pen 108 has the segment electrode S (1 /
2) When on m + 1, segment electrode S (1/2)
Even when the electrode scanning signal Ss is output to m, a small amount of induced voltage is detected, and an erroneous coordinate value such as the X coordinate of (1/2) m may be output. This is to prevent it.

【0045】図6は、第2の実施例における各電極走査
信号の動作を示したタイミングチャートである。
FIG. 6 is a timing chart showing the operation of each electrode scanning signal in the second embodiment.

【0046】N番目(例えば1,3,5,7,…番目)
のフレームでは、表示期間の後にセグメント電極Ss1
乃至Ss(1/2)mを順次走査することによって表示
パネル101の左半分のX座標検出を行い、次にコモン
電極Cs1乃至Cs(1/2)nを順次走査することに
よって表示パネル101の上半分のY座標検出を行う。
N-th (for example, 1, 3, 5, 7,...)
In the frame, the segment electrode Ss1 is displayed after the display period.
To Ss (1/2) m are sequentially scanned to detect the X coordinate of the left half of the display panel 101, and then the common electrodes Cs1 to Cs (1/2) n are sequentially scanned to display the display panel 101. The upper half Y coordinate is detected.

【0047】(N+1)番目(例えば2,4,6,8,
…番目)のフレームでは、表示期間の後にセグメント電
極Ss(1/2)m+1乃至Ssmを順次走査すること
によって表示パネル101の右半分のX座標検出を行
い、次にコモン電極Cs(1/2)n+1乃至Csnを
順次走査することによって表示パネル101の下半分の
Y座標検出を行う。
The (N + 1) -th (for example, 2, 4, 6, 8,
..), The X-coordinate of the right half of the display panel 101 is detected by sequentially scanning the segment electrodes Ss (1/2) m + 1 to Ssm after the display period, and then the common electrode Cs (1/2). ) The Y coordinate of the lower half of the display panel 101 is detected by sequentially scanning n + 1 to Csn.

【0048】なお、図6に示したタイミングチャート
は、図5の説明で記載した動作によって実現される。
The timing chart shown in FIG. 6 is realized by the operation described in the description of FIG.

【0049】上記のように、本発明の第2の実施例によ
ると、1フレームが、表示期間と一部分X座標検出期間
および一部分Y座標検出期間で構成されているため、従
来技術に比べて座標検出期間の長さが短縮でき、相対的
に表示期間の長さが増加し、よって表示品位の向上が期
待できる。
As described above, according to the second embodiment of the present invention, one frame is composed of a display period, a partly X-coordinate detection period, and a partly Y-coordinate detection period. The length of the detection period can be shortened, and the length of the display period can be relatively increased, thereby improving the display quality.

【0050】なお、本実施例ではセグメント電極Sおよ
びコモン電極Cをそれぞれ2つのブロックに区分した
が、この数は2に限られるものではなく、任意に変更し
てもよい。例えばそれぞれ4つのブロックに区分した場
合、1フレーム中の座標検出期間は従来技術の1/4に
なり、4フレームを通して1回の座標検出を行うことが
できる。
In this embodiment, the segment electrode S and the common electrode C are divided into two blocks, respectively. However, the number is not limited to two and may be arbitrarily changed. For example, when each block is divided into four blocks, the coordinate detection period in one frame is 1/4 of that of the conventional art, and one coordinate detection can be performed through four frames.

【0051】図7は第3の実施例の表示一体型タブレッ
ト装置のブロック図である。なお、制御回路、切換回
路、セグメント駆動回路、コモン駆動回路、座標検出制
御回路、X座標検出回路、Y座標検出回路以外の各ブロ
ックは、図5に示した第2の実施例の表示一体型タブレ
ット装置と同じであるため、同一の符号を付与してあ
る。
FIG. 7 is a block diagram of a display-integrated tablet device according to the third embodiment. The blocks other than the control circuit, the switching circuit, the segment drive circuit, the common drive circuit, the coordinate detection control circuit, the X coordinate detection circuit, and the Y coordinate detection circuit are the display integrated type of the second embodiment shown in FIG. Since it is the same as the tablet device, the same reference numeral is given.

【0052】第3の実施例では、セグメント電極S1乃
至S(1/4)mをAブロックセグメント、セグメント
電極S(1/4)m+1乃至S(2/4)mをBブロッ
クセグメント、セグメント電極S(2/4)m+1乃至
S(3/4)mをCブロックセグメント、セグメント電
極S(3/4)m+1乃至SmをDブロックセグメン
ト、コモン電極C1乃至C(1/4)nをAブロックコ
モン、コモン電極C(1/4)n+1乃至C(2/4)
nをBブロックコモン、コモン電極C(2/4)n+1
乃至C(3/4)nをCブロックコモン、コモン電極C
(3/4)n+1乃至CnをDブロックコモンに区分
し、それぞれにAブロックセグメント駆動回路123−
1、Bブロックセグメント駆動回路123−2、Cブロ
ックセグメント駆動回路123−3、Dブロックセグメ
ント駆動回路123−4、Aブロックコモン駆動回路1
24−1、Bブロックコモン駆動回路124−2、Cブ
ロックコモン駆動回路124−3、およびDブロックコ
モン駆動回路124−4が接続されている。
In the third embodiment, the segment electrodes S1 to S (1/4) m are A block segments, the segment electrodes S (1/4) m + 1 to S (2/4) m are B block segments and segment electrodes. S (2/4) m + 1 to S (3/4) m are C block segments, segment electrodes S (3/4) m + 1 to Sm are D block segments, and common electrodes C1 to C (1/4) n are A blocks. Common, common electrode C (1/4) n + 1 to C (2/4)
n is B block common, common electrode C (2/4) n + 1
To C (3/4) n are C block common, common electrode C
(3/4) n + 1 to Cn are divided into D block commons, and each is divided into A block segment driving circuits 123−
1, B block segment drive circuit 123-2, C block segment drive circuit 123-3, D block segment drive circuit 123-4, A block common drive circuit 1
24-1, a B block common drive circuit 124-2, a C block common drive circuit 124-3, and a D block common drive circuit 124-4 are connected.

【0053】図2(d)は本発明の第3の実施例の表示
期間と座標検出期間の関係を示した図である。
FIG. 2D shows the relationship between the display period and the coordinate detection period according to the third embodiment of the present invention.

【0054】N番目(Nは奇数、例えば1,3,5,
7,…番目)のフレームは、表示期間211とブロック
検出期間212と検出ブロックX座標検出期間213と
検出ブロックY座標検出期間214で構成されており、
また(N+1)番目(例えば2,4,6,8,…番目)
のフレームは、表示期間211とブロック検出期間21
2と非検出ブロックX座標検出期間215と非検出ブロ
ックY座標検出期間216で構成されており、それぞれ
交互に繰り返される。
Nth (N is an odd number, for example, 1, 3, 5,
The seventh frame is composed of a display period 211, a block detection period 212, a detection block X coordinate detection period 213, and a detection block Y coordinate detection period 214.
Also, (N + 1) th (for example, 2, 4, 6, 8,...)
Of the display period 211 and the block detection period 21
2 and a non-detection block X coordinate detection period 215 and a non-detection block Y coordinate detection period 216, each of which is repeated alternately.

【0055】この実施例では、セグメント電極Sおよび
コモン電極Cをそれぞれ4つのブロックに分け、N番目
のフレームの座標検出期間では、最初にそれぞれ4つの
ブロックの内、どのブロックに検出ペン108が接して
いるかを高速に検出し、次にその検出されたブロックに
おいて、電極を順次走査することによって精細な座標値
を検出するものである。
In this embodiment, each of the segment electrode S and the common electrode C is divided into four blocks, and during the coordinate detection period of the N-th frame, the detection pen 108 first contacts any of the four blocks. Is detected at high speed, and then, in the detected block, fine coordinate values are detected by sequentially scanning the electrodes.

【0056】また、(N+1)番目のフレームの座標検
出期間では、最初にセグメント電極Sおよびコモン電極
Cのそれぞれ4つのブロックの内、どのブロックに検出
ペン108が接しているかを高速に検出し、次にその検
出されなかったすべてのブロックの電極を順次走査す
る。これは、N番目のフレームにおいて、特定のブロッ
クのみに電極走査信号を出力すると、他のブロックと表
示コントラスト等が変わってしまい、表示品位が低下し
てしまうことから、それを防止するためである。
In the coordinate detection period of the (N + 1) -th frame, at first, which block of the four blocks of the segment electrode S and the common electrode C is in contact with the detection pen 108 is detected at high speed. Next, the electrodes of all the blocks not detected are sequentially scanned. This is to prevent the display contrast and the like from being changed from other blocks if the electrode scanning signal is output only to a specific block in the N-th frame, thereby deteriorating the display quality. .

【0057】なお、N番目のフレームのブロック検出期
間212において、どのブロックとも検出ペン108の
接触が検出されなかった場合、検出ブロックX座標検出
期間213と検出ブロックY座標検出期間214では電
極の走査は行う必要がない。
If no contact of the detection pen 108 is detected with any of the blocks in the block detection period 212 of the Nth frame, the scanning of the electrodes is performed in the detection block X coordinate detection period 213 and the detection block Y coordinate detection period 214. Need not be done.

【0058】また、(N+1)番目のフレームのブロッ
ク検出期間212ではダミーのブロック検出を行い(ブ
ロック検出のための走査は行うが、その結果は破棄
し)、その直前のN番目のフレームのブロック検出期間
212で検出された結果に応じて、非検出ブロックX座
標検出走査および非検出ブロックY座標検出走査を行う
ようにしてもよい。
In the block detection period 212 of the (N + 1) th frame, dummy block detection is performed (scanning for block detection is performed, but the result is discarded), and the block of the Nth frame immediately before that is detected. The non-detection block X coordinate detection scanning and the non-detection block Y coordinate detection scanning may be performed according to the result detected in the detection period 212.

【0059】上記のように、第3の実施例では、従来技
術に比べて座標検出期間の長さが短縮でき、相対的に表
示期間の長さが増加し、よって表示品位の向上が期待で
きる。また、図2(b)の第1の実施例および図2
(c)の第2の実施例に比べても、座標検出期間の長さ
が短縮でき、相対的に表示期間の長さが増加し、よって
表示品位の向上が期待できる。
As described above, in the third embodiment, the length of the coordinate detection period can be shortened and the length of the display period can be relatively increased as compared with the prior art, so that improvement in display quality can be expected. . Further, the first embodiment shown in FIG.
Compared with the second embodiment (c), the length of the coordinate detection period can be shortened, and the length of the display period relatively increases, so that improvement in display quality can be expected.

【0060】以下に図7を用いて第3の実施例の動作の
説明を行う。
The operation of the third embodiment will be described below with reference to FIG.

【0061】制御回路125は切換回路126を制御し
て、表示期間には表示制御回路105からの出力信号を
Aブロックセグメント駆動回路123−1乃至Dブロッ
クセグメント駆動回路123−4、およびAブロックコ
モン駆動回路124−1乃至Dブロックコモン駆動回路
124−4に出力して表示を行う。
The control circuit 125 controls the switching circuit 126, and outputs an output signal from the display control circuit 105 during the display period to the A block segment drive circuits 123-1 to D-4 and the A block common drive circuit 123-4. The data is output to the drive circuits 124-1 to 124-4 and displayed.

【0062】一方、ブロック検出期間には検出制御回路
127からの出力信号(B…ブロック検出期間を示す信
号,SsA乃至SsD,CsA乃至CsD)をAブロッ
クセグメント駆動回路123−1乃至Dブロックセグメ
ント駆動回路123−4、およびAブロックコモン駆動
回路124−1乃至Dブロックコモン駆動回路124−
4に順次出力することによって、検出ペン108が各セ
グメントブロックおよび各コモンブロックの内、どのブ
ロックに接触しているかを検出する。
On the other hand, during the block detection period, the output signals (B... Signals indicating the block detection period, SsA to SsD, CsA to CsD) from the detection control circuit 127 are applied to the A block segment drive circuits 123-1 to D block segment drive circuits. Circuit 123-4, and A block common drive circuits 124-1 to D block common drive circuits 124-
4, the detection pen 108 detects which of the segment blocks and the common blocks is in contact with each other.

【0063】制御手段125は次に、その検出された結
果に基づいて、N番目のフレームではその検出されたブ
ロックに対してのみ、検出制御回路127からの出力信
号(SsA乃至SsD,CsA乃至CsD)をセグメン
ト駆動回路およびコモン駆動回路に順次出力し、また
(N+1)番目のフレームではその検出されたブロック
以外のブロックすべてに対して、検出制御回路127か
らの出力信号(SsA乃至SsD,CsA乃至CsD)
をセグメント駆動回路およびコモン駆動回路に順次出力
する。
Next, the control means 125 outputs the output signals (SsA to SsD, CsA to CsD) from the detection control circuit 127 only for the detected block in the N-th frame based on the detected result. ) Are sequentially output to the segment drive circuit and the common drive circuit, and in the (N + 1) th frame, the output signals (SsA to SsD, CsA to CsA to CsD)
Are sequentially output to the segment drive circuit and the common drive circuit.

【0064】なお検出制御回路127は、ブロック検出
期間にはブロック検出信号を、X座標検出期間にはセグ
メントブロック1つ分の座標検出信号を、Y座標検出期
間にはコモンブロック1つ分の座標検出信号を出力する
ように動作する。
The detection control circuit 127 outputs the block detection signal during the block detection period, the coordinate detection signal for one segment block during the X coordinate detection period, and the coordinate for one common block during the Y coordinate detection period. It operates to output a detection signal.

【0065】切換回路126から出力信号Bが出力され
ている場合(すなわちブロック検出期間には)、Aブロ
ックセグメント駆動回路123−1は、切換回路126
からの出力信号SsAに応じて、セグメント電極S1乃
至S(1/4)mのすべてにセグメント電極走査信号S
s1乃至Ss(1/4)mを同時に出力し、Bブロック
セグメント駆動回路123−2は、切換回路126から
の出力信号SsBに応じて、セグメント電極S(1/
4)m+1乃至S(2/4)mのすべてにセグメント電
極走査信号Ss(1/4)m+1乃至Ss(2/4)m
を同時に出力し、Cブロックセグメント駆動回路123
−3は、切換回路126からの出力信号SsCに応じ
て、セグメント電極S(2/4)m+1乃至S(3/
4)mのすべてにセグメント電極走査信号Ss(2/
4)m+1乃至Ss(3/4)mを同時に出力し、Dブ
ロックセグメント駆動回路123−4は、切換回路12
6からの出力信号SsDに応じて、セグメント電極S
(3/4)m+1乃至Smのすべてにセグメント電極走
査信号Ss(3/4)m+1乃至Ssmを同時に出力す
る。
When the output signal B is output from the switching circuit 126 (that is, during the block detection period), the A block segment driving circuit 123-1 switches the switching circuit 126
Of the segment electrodes S1 to S (1/4) m in accordance with the output signal SsA from the
s1 to Ss (1/4) m are simultaneously output, and the B block segment driving circuit 123-2 outputs the segment electrode S (1/4) in accordance with the output signal SsB from the switching circuit 126.
4) Segment electrode scanning signals Ss (1/4) m + 1 to Ss (2/4) m for all of m + 1 to S (2/4) m
At the same time, and the C block segment driving circuit 123
-3 are the segment electrodes S (2/4) m + 1 to S (3/3) in accordance with the output signal SsC from the switching circuit 126.
4) The segment electrode scanning signal Ss (2 /
4) m + 1 to Ss (3/4) m are simultaneously output, and the D block segment driving circuit 123-4 outputs the switching circuit 12
6 according to the output signal SsD from the segment electrode S
The segment electrode scanning signals Ss (3/4) m + 1 to Ssm are simultaneously output to all of (3/4) m + 1 to Sm.

【0066】また、同様に切換回路126から出力信号
Bが出力されている場合(すなわちブロック検出期間に
は)、Aブロックコモン駆動回路124−1は、切換回
路126からの出力信号CsAに応じて、コモン電極C
1乃至C(1/4)nのすべてにコモン電極走査信号C
s1乃至Cs(1/4)nを同時に出力し、Bブロック
コモン駆動回路124−2は、切換回路126からの出
力信号CsBに応じて、コモン電極C(1/4)n+1
乃至C(2/4)nのすべてにコモン電極走査信号Cs
(1/4)n+1乃至Cs(2/4)nを同時に出力
し、Cブロックコモン駆動回路124−3は、切換回路
126からの出力信号CsCに応じて、コモン電極C
(2/4)n+1乃至C(3/4)nのすべてにコモン
電極走査信号Cs(2/4)n+1乃至Cs(3/4)
nを同時に出力し、Dブロックコモン駆動回路124−
4は、切換回路126からの出力信号CsDに応じて、
コモン電極C(3/4)n+1乃至Cnのすべてにコモ
ン電極走査信号Cs(3/4)n+1乃至Csnを同時
に出力する。
Similarly, when output signal B is output from switching circuit 126 (that is, during the block detection period), A block common drive circuit 124-1 responds to output signal CsA from switching circuit 126. , Common electrode C
A common electrode scanning signal C is applied to all of 1 to C (1/4) n.
s1 to Cs (1/4) n are simultaneously output, and the B block common drive circuit 124-2 outputs the common electrode C (1/4) n + 1 according to the output signal CsB from the switching circuit 126.
To the common electrode scanning signal Cs
(1/4) n + 1 to Cs (2/4) n are output simultaneously, and the C block common drive circuit 124-3 outputs the common electrode C in accordance with the output signal CsC from the switching circuit 126.
The common electrode scanning signals Cs (2/4) n + 1 to Cs (3/4) are applied to all of (2/4) n + 1 to C (3/4) n.
n at the same time, and the D block common drive circuit 124-
4 is based on the output signal CsD from the switching circuit 126,
The common electrode scanning signals Cs (3/4) n + 1 to Csn are simultaneously output to all the common electrodes C (3/4) n + 1 to Cn.

【0067】前記ブロック検出期間の電極走査信号Ss
・Csの出力により、セグメント電極Sあるいはコモン
電極Cと検出ペン108の先端電極との間の浮遊容量に
よって検出ペン108に電圧が誘起される。この検出ペ
ン108に生じた誘起電圧はアンプ109で増幅され、
2値化回路114で2値化された後、X座標検出回路1
28およびY座標検出回路129に入力される。このX
座標検出回路128およびY座標検出回路129は、前
記アンプ109からの出力信号と制御回路125からの
タイミング信号とに基づいて、前記電極走査信号の出力
が開始されてから誘起電圧が最高値になる迄の時間を検
出することにより、それぞれ前記検出ペン108が指示
するセグメントブロックあるいはコモンブロックを検出
する。
The electrode scanning signal Ss during the block detection period
The voltage of the detection pen 108 is induced by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108 by the output of Cs. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109,
After being binarized by the binarization circuit 114, the X coordinate detection circuit 1
28 and a Y coordinate detection circuit 129. This X
The coordinate detection circuit 128 and the Y coordinate detection circuit 129 have the highest induced voltage after the output of the electrode scanning signal is started based on the output signal from the amplifier 109 and the timing signal from the control circuit 125. By detecting the time until this, the segment block or the common block indicated by the detection pen 108 is detected.

【0068】切換回路126から出力信号Bが出力され
ていない場合(すなわちブロック検出期間でない場合に
は)、Aブロックセグメント駆動回路123−1は、切
換回路126からの出力信号SsAに応じて、セグメン
ト電極S1乃至S(1/4)mにセグメント電極走査信
号Ss1乃至Ss(1/4)mを順次出力し、Bブロッ
クセグメント駆動回路123−2は、切換回路126か
らの出力信号SsBに応じて、セグメント電極S(1/
4)m+1乃至S(2/4)mにセグメント電極走査信
号Ss(1/4)m+1乃至Ss(2/4)mを順次出
力し、Cブロックセグメント駆動回路123−3は、切
換回路126からの出力信号SsCに応じて、セグメン
ト電極S(2/4)m+1乃至S(3/4)mにセグメ
ント電極走査信号Ss(2/4)m+1乃至Ss(3/
4)mを順次出力し、Dブロックセグメント駆動回路1
23−4は、切換回路126からの出力信号SsDに応
じて、セグメント電極S(3/4)m+1乃至Smにセ
グメント電極走査信号Ss(3/4)m+1乃至Ssm
を順次出力する。
When the output signal B is not output from the switching circuit 126 (that is, when it is not in the block detection period), the A block segment driving circuit 123-1 outputs the segment signal in response to the output signal SsA from the switching circuit 126. The segment electrode scanning signals Ss1 to Ss (1/4) m are sequentially output to the electrodes S1 to S (1/4) m, and the B block segment driving circuit 123-2 responds to the output signal SsB from the switching circuit 126. , Segment electrode S (1 /
4) The segment electrode scanning signals Ss (1/4) m + 1 to Ss (2/4) m are sequentially output to m + 1 to S (2/4) m, and the C block segment drive circuit 123-3 outputs , The segment electrode scanning signals Ss (2/4) m + 1 to Ss (3/3) are applied to the segment electrodes S (2/4) m + 1 to S (3/4) m in accordance with the output signal SsC of
4) sequentially output m, and the D block segment driving circuit 1
23-4, the segment electrode scanning signals Ss (3/4) m + 1 to Ssm are applied to the segment electrodes S (3/4) m + 1 to Sm according to the output signal SsD from the switching circuit 126.
Are sequentially output.

【0069】また、同様に切換回路126から出力信号
Bが出力されていない場合(すなわちブロック検出期間
でない場合には)、Aブロックコモン駆動回路124−
1は、切換回路126からの出力信号CsAに応じて、
コモン電極C1乃至C(1/4)nにコモン電極走査信
号Cs1乃至Cs(1/4)nを順次出力し、Bブロッ
クコモン駆動回路124−2は、切換回路126からの
出力信号CsBに応じて、コモン電極C(1/4)n+
1乃至C(2/4)nにコモン電極走査信号Cs(1/
4)n+1乃至Cs(2/4)nを順次出力し、Cブロ
ックコモン駆動回路124−3は、切換回路126から
の出力信号CsCに応じて、コモン電極C(2/4)n
+1乃至C(3/4)nにコモン電極走査信号Cs(2
/4)n+1乃至Cs(3/4)nを順次出力し、Dブ
ロックコモン駆動回路124−4は、切換回路126か
らの出力信号CsDに応じて、コモン電極C(3/4)
n+1乃至Cnにコモン電極走査信号Cs(3/4)n
+1乃至Csnを順次出力する。
Similarly, when the output signal B is not output from the switching circuit 126 (that is, when it is not during the block detection period), the A block common drive circuit 124-
1 corresponds to the output signal CsA from the switching circuit 126,
The common electrode scanning signals Cs1 to Cs (1/4) n are sequentially output to the common electrodes C1 to C (1/4) n, and the B block common drive circuit 124-2 responds to the output signal CsB from the switching circuit 126. And the common electrode C (1/4) n +
The common electrode scanning signal Cs (1/4) is applied to 1 to C (2/4) n.
4) n + 1 to Cs (2/4) n are sequentially output, and the C block common drive circuit 124-3 outputs the common electrode C (2/4) n according to the output signal CsC from the switching circuit 126.
The common electrode scanning signal Cs (2) is applied to +1 to C (3/4) n.
/ 4) n + 1 to Cs (3/4) n are sequentially output, and the D block common drive circuit 124-4 outputs the common electrode C (3/4) in accordance with the output signal CsD from the switching circuit 126.
The common electrode scanning signal Cs (3/4) n is applied to n + 1 to Cn.
+1 to Csn are sequentially output.

【0070】前記ブロック検出期間外の電極走査信号S
s・Csの出力により、セグメント電極Sあるいはコモ
ン電極Cと検出ペン108の先端電極との間の浮遊容量
によって検出ペン108に電圧が誘起される。この検出
ペン108に生じた誘起電圧はアンプ109で増幅さ
れ、2値化回路114で2値化された後、X座標検出回
路128およびY座標検出回路129に入力される。こ
のX座標検出回路128およびY座標検出回路129
は、前記アンプ109からの出力信号と制御回路125
からのタイミング信号とに基づいて、前記電極走査信号
の出力が開始されてから誘起電圧が最高値になる迄の時
間を検出することにより、それぞれ前記検出ペン108
が指示する位置のX座標あるいはY座標を検出する。
The electrode scanning signal S outside the block detection period
By the output of s · Cs, a voltage is induced in the detection pen 108 by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109, binarized by the binarization circuit 114, and input to the X coordinate detection circuit 128 and the Y coordinate detection circuit 129. The X coordinate detection circuit 128 and the Y coordinate detection circuit 129
Is the output signal from the amplifier 109 and the control circuit 125
From the start of the output of the electrode scanning signal until the induced voltage reaches the maximum value, based on the timing signal from
Detects the X coordinate or the Y coordinate of the position indicated by.

【0071】なおその際、X座標検出回路128および
Y座標検出回路129は、制御回路125からの信号
(どのセグメントブロックまたはコモンブロックに対し
て前記電極走査信号Ss・Csが出力されたかを示す信
号)に応じて、X座標あるいはY座標を補正する。例え
ば、セグメントAブロックであれば補正の必要はない
が、セグメントBブロックであればそのX座標には(1
/4)mを加え、セグメントCブロックであればそのX
座標には(2/4)mを加え、セグメントDブロックで
あればそのX座標には(3/4)mを加える。また例え
ば、コモンAブロックであれば補正の必要はないが、コ
モンBブロックであればそのY座標には(1/4)nを
加え、コモンCブロックであればそのY座標には(2/
4)nを加え、コモンDブロックであればそのY座標に
は(3/4)nを加える。
At this time, the X coordinate detecting circuit 128 and the Y coordinate detecting circuit 129 output a signal from the control circuit 125 (a signal indicating which segment block or common block the electrode scanning signal Ss / Cs has been output to). ), The X coordinate or the Y coordinate is corrected. For example, if it is a segment A block, no correction is necessary, but if it is a segment B block, its X coordinate is (1
/ 4) m, and if it is a segment C block, its X
(2/4) m is added to the coordinate, and (3/4) m is added to the X coordinate of the segment D block. For example, for a common A block, no correction is necessary, but for a common B block, (1/4) n is added to its Y coordinate, and for a common C block, (2/4) n is added to its Y coordinate.
4) Add n, and if it is a common D block, add (3/4) n to its Y coordinate.

【0072】図8は、第3の実施例における各電極走査
信号の動作を示したタイミングチャートである。
FIG. 8 is a timing chart showing the operation of each electrode scanning signal in the third embodiment.

【0073】N番目のフレームでは、表示期間の後に、
各セグメントブロックの内のどのブロックに検出ペン1
08が接触しているか、および各コモンブロックの内の
どのブロックに検出ペン108が接触しているかを検出
し、その後検出されたセグメントブロックに対してセグ
メント電極走査信号Ssを順次出力して精細なX座標を
検出し、また検出されたY方向のコモンブロックに対し
てコモン電極走査信号Csを順次出力して精細なY座標
を検出する。
In the N-th frame, after the display period,
In which block of each segment block is the detection pen 1
08, and which of the common blocks the detection pen 108 is in contact with. Then, the segment electrode scanning signal Ss is sequentially output to the detected segment blocks to provide a fine The X-coordinate is detected, and the common electrode scanning signal Cs is sequentially output to the detected Y-direction common block to detect a fine Y-coordinate.

【0074】また(N+1)番目のフレームでは、表示
期間の後に、同様に各セグメントブロックの内のどのブ
ロックに検出ペン108が接触しているか、および各コ
モンブロックの内のどのブロックに検出ペン108が接
触しているかを検出し、その後、検出ペン108の接触
が検出されなかったセグメントブロックすべてに対して
セグメント電極走査信号Ssを順次出力し、また検出さ
れなかったコモンブロックすべてに対してコモン電極走
査信号Csを順次出力する。
In the (N + 1) -th frame, after the display period, similarly, which of the segment blocks the detecting pen 108 is in contact with, and which of the common blocks is the detecting pen 108 Is detected, and thereafter, the segment electrode scanning signal Ss is sequentially output for all the segment blocks in which the contact of the detection pen 108 has not been detected, and the common electrode is detected for all the non-detected common blocks. The scanning signals Cs are sequentially output.

【0075】これは、前述の通り特定のブロックに走査
信号が偏らないようにするためである。また前述の通
り、(N+1)番目のフレームでは、直前のN番目のフ
レームのブロック検出期間において、検出ペン108の
接触が検出されなかったブロックすべてに対して、電極
走査信号Ss・Csを出力するようにしてもよい。
This is to prevent the scanning signal from being biased to a specific block as described above. As described above, in the (N + 1) -th frame, the electrode scanning signals Ss and Cs are output for all the blocks in which the touch of the detection pen 108 has not been detected in the block detection period of the immediately preceding N-th frame. You may do so.

【0076】なお、検出ペン108が接触しているセグ
メントブロックの検出は、セグメント電極Ss1乃至S
s(1/4)m、Ss{(1/4)m+1}乃至Ss
(2/4)m、Ss{(2/4)m+1}乃至Ss(3
/4)m、Ss{(3/4)m+1}乃至Ssmに、順
次セグメント電極走査信号Ssを走査し、検出ペン10
8に誘起される電圧を検出することによって行い、コモ
ンブロックの検出は、コモン電極Cs1乃至Cs(1/
4)n、Cs{(1/4)n+1}乃至Cs(2/4)
n、Cs{(2/4)n+1}乃至Cs(3/4)n、
Cs{(3/4)n+1}乃至Csnに順次コモン電極
走査信号Csを走査し、検出ペン108に誘起される電
圧を検出することによって行う。
The detection of the segment block that the detection pen 108 is in contact with is performed by the segment electrodes Ss1 to Ss1.
s (1/4) m, Ss {(1/4) m + 1} to Ss
(2/4) m, Ss {(2/4) m + 1} to Ss (3
/ 4) m, Ss {(3/4) m + 1} to Ssm are sequentially scanned with the segment electrode scanning signal Ss, and the detection pen 10
The common block is detected by detecting the voltage induced in the common electrodes Cs1 to Cs (1 /
4) n, Cs {(1/4) n + 1} to Cs (2/4)
n, Cs {(2/4) n + 1} to Cs (3/4) n,
This is performed by sequentially scanning the common electrode scanning signal Cs on Cs {(3/4) n + 1} to Csn and detecting the voltage induced on the detection pen 108.

【0077】上記のように、本発明の第3の実施例によ
ると、1フレームが表示期間とブロック検出期間と検出
ブロック座標検出期間、あるいは表示期間とブロック検
出期間と非検出ブロック座標検出期間とで構成されてい
るため、従来技術に比べて座標検出期間の長さが短縮で
き、相対的に表示期間の長さが増加し、よって表示品位
の向上が期待できる。
As described above, according to the third embodiment of the present invention, one frame includes a display period, a block detection period, and a detected block coordinate detection period, or a display period, a block detection period, and a non-detected block coordinate detection period. , The length of the coordinate detection period can be shortened as compared with the related art, and the length of the display period can be relatively increased, thereby improving the display quality.

【0078】なお、本実施例ではセグメント電極Sおよ
びコモン電極Cをそれぞれ4つのブロックに分けたが、
この数は4に限られるものではなく、任意に変更しても
よい。
In this embodiment, the segment electrode S and the common electrode C are divided into four blocks, respectively.
This number is not limited to four and may be arbitrarily changed.

【0079】図9は第4の実施例の表示一体型タブレッ
ト装置のブロック図である。なお、制御回路、切換回
路、セグメント駆動回路、コモン駆動回路、検出制御回
路、X座標検出回路、Y座標検出回路以外の各ブロック
は、図7に示した第3の実施例の表示一体型タブレット
装置と同じであるため、同一の符号を付与してある。
FIG. 9 is a block diagram of a display-integrated tablet device according to the fourth embodiment. The blocks other than the control circuit, the switching circuit, the segment drive circuit, the common drive circuit, the detection control circuit, the X coordinate detection circuit, and the Y coordinate detection circuit are the display integrated tablet of the third embodiment shown in FIG. Since it is the same as the device, the same reference numeral is given.

【0080】第4の実施例では、第3の実施例と同様に
セグメント電極SをAブロックセグメント乃至Dブロッ
クセグメントに、コモン電極CをAブロックコモン乃至
Dブロックコモンに区分し、それぞれにAブロックセグ
メント駆動回路132−1乃至Dブロックセグメント駆
動回路132−4、Aブロックコモン駆動回路133−
1乃至Dブロックコモン駆動回路133−4が接続され
ている。
In the fourth embodiment, as in the third embodiment, the segment electrode S is divided into A block segments to D block segments, and the common electrode C is divided into A block common to D block common. Segment drive circuits 132-1 to D-block segment drive circuit 132-4, A block common drive circuit 133-
1 to D block common drive circuits 133-4 are connected.

【0081】図3(e)は本発明の第4の実施例の表示
期間と座標検出期間の関係を示した図である。
FIG. 3E is a diagram showing the relationship between the display period and the coordinate detection period according to the fourth embodiment of the present invention.

【0082】図3(e1)において、M番目(Mは4の
倍数−3、例えば1,5,9,13,…番目)のフレー
ムは、表示期間217とAブロックX座標検出期間21
8とAブロックY座標検出期間219で構成されてお
り、また(M+1)番目(例えば2,6,10,14,
…番目)のフレームは、表示期間217とBブロックX
座標検出期間220とBブロックY座標検出期間221
で構成されており、また(M+2)番目(例えば3,
7,11,15,…番目)のフレームは、表示期間21
7とCブロックX座標検出期間222とCブロックY座
標検出期間223で構成されており、また(M+3)番
目(例えば4,8,12,16,…番目)のフレーム
は、表示期間217とDブロックX座標検出期間224
とDブロックY座標検出期間225で構成されており、
上記M番目のフレームからM+3番目のフレームまでが
繰り返される。
In FIG. 3 (e 1), the M-th (M is a multiple of 4−3, for example, 1, 5, 9, 13,...) Frame has a display period 217 and an A block X coordinate detection period 21.
8 and the A block Y coordinate detection period 219, and the (M + 1) th (for example, 2, 6, 10, 14,
..) Frame includes the display period 217 and the B block X
Coordinate detection period 220 and B block Y coordinate detection period 221
And (M + 2) th (for example, 3,
The seventh, fifteenth,...) Frames are displayed in the display period 21.
7, a C block X coordinate detection period 222 and a C block Y coordinate detection period 223, and the (M + 3) th (eg, 4, 8, 12, 16,...) Frame has a display period 217 and a D period. Block X coordinate detection period 224
And a D block Y coordinate detection period 225,
The above-mentioned M-th frame to the (M + 3) -th frame are repeated.

【0083】ただし、上記各座標検出期間において検出
ペン108の接触が検出された場合、前記(M+3)番
目のフレームの次のフレームからは、図3(e2)に示
すように、座標検出方法が切り替わる。
However, when the contact of the detection pen 108 is detected in each of the coordinate detection periods, the coordinate detection method is started from the frame following the (M + 3) th frame as shown in FIG. 3 (e2). Switch.

【0084】この切り替わる前の方法をモード1、切り
替わった後の方法をモード2とすると、モード1では表
示パネル101全体の座標検出ができるが、4フレーム
に1回しか座標の検出を行うことができない。モード2
では2フレームに1回座標の検出を行うことができる
が、表示パネル101の一部範囲しか座標の検出を行う
ことができないという特徴がある。検出ペン108の表
示パネル101への接触が検出される前は、4フレーム
を通じて1回の座標の検出を行うようにする事によっ
て、座標検出期間の長さを縮小することができ、また、
一度検出ペン108の表示パネル101への接触が検出
された後は、その位置のブロックのみ座標の検出を行う
ようにすることによって、座標検出期間の長さを縮小す
ることができる。
If the method before the switching is mode 1 and the method after the switching is mode 2, the coordinates of the entire display panel 101 can be detected in mode 1, but the coordinates can be detected only once in four frames. Can not. Mode 2
In this case, the coordinates can be detected once in two frames, but the feature is that the coordinates can be detected only in a partial range of the display panel 101. Before the contact of the detection pen 108 with the display panel 101 is detected, one coordinate detection is performed through four frames, so that the length of the coordinate detection period can be reduced.
Once the contact of the detection pen 108 with the display panel 101 is detected, the length of the coordinate detection period can be reduced by detecting only the coordinates of the block at that position.

【0085】モード2において、N番目(Nは奇数、例
えば1,3,5,9,…番目)のフレームは、表示期間
217と、前記検出されたセグメントブロック内におい
て精細なX座標を検出する検出ブロックX座標検出期間
218と、前記検出されたコモンブロック内において精
細なY座標を検出する検出ブロックY座標検出期間21
9とから構成され、(N+1)番目(例えば2,4,
6,8,…番目)のフレームは、表示期間217と、検
出されなかったセグメントブロック内においてダミーの
セグメント電極走査信号Ssを順次出力する非検出ブロ
ックX座標検出期間220と、検出されなかったコモン
ブロック内においてダミーのコモン電極走査信号Csを
順次出力する非検出ブロックY座標検出期間221とか
ら構成される。
In mode 2, the N-th (N is an odd number, for example, 1, 3, 5, 9,...) Frame detects a display period 217 and a fine X coordinate in the detected segment block. Detection block X coordinate detection period 218 and detection block Y coordinate detection period 21 for detecting fine Y coordinates in the detected common block
9 and (N + 1) th (for example, 2, 4,
The (sixth, eighth,...) Frames include a display period 217, a non-detection block X coordinate detection period 220 in which dummy segment electrode scanning signals Ss are sequentially output in the non-detection segment blocks, and a non-detection common. The block includes a non-detection block Y coordinate detection period 221 for sequentially outputting a dummy common electrode scanning signal Cs in the block.

【0086】なお、このモード2のN番目のフレームに
おいて、セグメントブロック内またはコモンブロック内
からペンの接触が検出されなかった場合、あるいは(N
+1)番目のフレームにおいて、セグメントブロック内
またはコモンブロック内からペンの接触が検出された場
合、(N+1)番目のフレームの次のフレームから、前
記モード1へ切り替わる。
In the N-th frame of mode 2, if no pen contact is detected from within the segment block or the common block, or (N
In the (+1) -th frame, when the touch of the pen is detected from within the segment block or the common block, the mode is switched to the mode 1 from the next frame after the (N + 1) -th frame.

【0087】上記のように、第4の実施例では、従来技
術に比べて座標検出期間の長さが短縮でき、相対的に表
示期間の長さが増加し、よって表示品位の向上が期待で
きる。また、図2(b)の第1の実施例、図2(c)の
第2の実施例、および図2(d)の第3の実施例に比べ
ても、座標検出期間の長さが短縮でき、相対的に表示期
間の長さが増加し、よって表示品位の向上が期待でき
る。
As described above, in the fourth embodiment, the length of the coordinate detection period can be shortened and the length of the display period can be relatively increased as compared with the prior art, so that improvement in display quality can be expected. . The length of the coordinate detection period is longer than that of the first embodiment of FIG. 2B, the second embodiment of FIG. 2C, and the third embodiment of FIG. 2D. The display period can be shortened, and the length of the display period relatively increases, so that improvement in display quality can be expected.

【0088】以下に図9を用いて第4の実施例の動作の
説明を行う。
The operation of the fourth embodiment will be described below with reference to FIG.

【0089】制御回路130は切換回路131を制御し
て、表示期間には表示制御回路105からの出力信号を
Aブロックセグメント駆動回路132−1乃至Dブロッ
クセグメント駆動回路133−4、およびAブロックコ
モン駆動回路133−1乃至Dブロックコモン駆動回路
132−4に出力して表示を行う。
The control circuit 130 controls the switching circuit 131, and outputs the output signal from the display control circuit 105 during the display period to the A block segment drive circuits 132-1 to D-4 and the A block common drive circuit 133-4. The data is output to the driving circuits 133-1 to D-4 and is displayed.

【0090】また、制御回路130は切換回路131を
制御して、モード1のM番目フレームの座標検出期間に
は検出制御回路134からの出力信号をAブロックセグ
メント駆動回路132−1およびAブロックコモン駆動
回路133−1に順次出力し、(M+1)番目フレーム
の座標検出期間には検出制御回路134からの出力信号
をBブロックセグメント駆動回路133−2およびBブ
ロックコモン駆動回路132−2に出力し、(M+2)
番目フレームの座標検出期間には検出制御回路134か
らの出力信号をCブロックセグメント駆動回路133−
3およびCブロックコモン駆動回路132−3に出力
し、(M+3)番目フレームの座標検出期間には検出制
御回路134からの出力信号をDブロックセグメント駆
動回路133−4およびDブロックコモン駆動回路13
2−4に出力する。
The control circuit 130 controls the switching circuit 131 to output the output signal from the detection control circuit 134 during the coordinate detection period of the M-th frame in mode 1 to the A block segment drive circuit 132-1 and the A block common circuit. The signal is sequentially output to the drive circuit 133-1 and the output signal from the detection control circuit 134 is output to the B block segment drive circuit 133-2 and the B block common drive circuit 132-2 during the coordinate detection period of the (M + 1) th frame. , (M + 2)
During the coordinate detection period of the third frame, the output signal from the detection control circuit 134 is output to the C block segment driving circuit 133-
3 and the C block common drive circuit 132-3, and outputs the output signal from the detection control circuit 134 during the coordinate detection period of the (M + 3) th frame to the D block segment drive circuit 133-4 and the D block common drive circuit 13-3.
Output to 2-4.

【0091】また、制御回路130は前記モード1の座
標検出期間において、検出ペン108の接触を検出した
場合はモード2に移行し、切換回路131を制御して、
N番目フレームの座標検出期間には、検出制御回路13
4からの出力信号を、前記検出ペン108の接触を検出
したセグメントブロックのセグメント駆動回路、および
前記検出ペン108の接触を検出したコモンブロックの
コモン駆動回路に順次出力し、(N+1)番目フレーム
の座標検出期間には、検出制御回路134からの出力信
号を、前記検出ペン108の接触を検出したセグメント
ブロック以外のセグメント駆動回路すべて、および前記
検出ペン108の接触を検出したコモンブロック以外の
コモン駆動回路すべてに出力する。
When the control circuit 130 detects the contact of the detection pen 108 during the coordinate detection period of the mode 1, the control circuit 130 shifts to the mode 2 and controls the switching circuit 131.
During the coordinate detection period of the Nth frame, the detection control circuit 13
4 is sequentially output to the segment drive circuit of the segment block that has detected the contact of the detection pen 108 and the common drive circuit of the common block that has detected the contact of the detection pen 108, and the (N + 1) th frame During the coordinate detection period, the output signal from the detection control circuit 134 is output to all the segment drive circuits other than the segment block that has detected the contact of the detection pen 108, and to the common drive other than the common block that has detected the contact of the detection pen 108. Output to all circuits.

【0092】なお検出制御回路134は座標検出期間
に、セグメントブロック1つ分およびコモンブロック1
つ分の座標検出信号を出力するように動作する。
During the coordinate detection period, the detection control circuit 134 controls one segment block and one common block.
It operates to output one coordinate detection signal.

【0093】Aブロックセグメント駆動回路132−1
は、切換回路131からの出力信号SsAに応じて、セ
グメント電極S1乃至S(1/4)mにセグメント電極
走査信号Ss1乃至Ss(1/4)mを順次出力し、B
ブロックセグメント駆動回路132−2は、切換回路1
31からの出力信号SsBに応じて、セグメント電極S
(1/4)m+1乃至S(2/4)mにセグメント電極
走査信号Ss(1/4)m+1乃至Ss(2/4)mを
順次出力し、Cブロックセグメント駆動回路132−3
は、切換回路131からの出力信号SsSに応じて、セ
グメント電極S(2/4)m+1乃至S(3/4)mに
セグメント電極走査信号Ss(2/4)m+1乃至Ss
(3/4)mを順次出力し、Dブロックセグメント駆動
回路132−4は、切換回路131からの出力信号Ss
Dに応じて、セグメント電極S(3/4)m+1乃至S
mにセグメント電極走査信号Ss(3/4)m+1乃至
Ssmを順次出力する。
A block segment drive circuit 132-1
Outputs sequentially the segment electrode scanning signals Ss1 to Ss (1/4) m to the segment electrodes S1 to S (1/4) m in accordance with the output signal SsA from the switching circuit 131,
The block segment driving circuit 132-2 includes the switching circuit 1
31 according to the output signal SsB from the segment electrode S
The segment electrode scanning signals Ss (1/4) m + 1 to Ss (2/4) m are sequentially output to (1/4) m + 1 to S (2/4) m, and the C block segment driving circuit 132-3 is output.
Corresponds to the segment electrode scanning signals Ss (2/4) m + 1 to Ss applied to the segment electrodes S (2/4) m + 1 to S (3/4) m in accordance with the output signal SsS from the switching circuit 131.
(3/4) m are sequentially output, and the D block segment driving circuit 132-4 outputs the output signal Ss from the switching circuit 131.
D, the segment electrodes S (3/4) m + 1 to S
The segment electrode scanning signals Ss (3/4) m + 1 to Ssm are sequentially output to m.

【0094】また、Aブロックコモン駆動回路133−
1は、切換回路131からの出力信号CsAに応じて、
コモン電極C1乃至C(1/4)nにコモン電極走査信
号Cs1乃至Cs(1/4)nを順次出力し、Bブロッ
クコモン駆動回路133−2は、切換回路131からの
出力信号CsBに応じて、コモン電極C(1/4)n+
1乃至C(2/4)nにコモン電極走査信号Cs(1/
4)n+1乃至Cs(2/4)nを順次出力し、Cブロ
ックコモン駆動回路133−3は、切換回路131から
の出力信号CsCに応じて、コモン電極C(2/4)n
+1乃至C(3/4)nにコモン電極走査信号Cs(2
/4)n+1乃至Cs(3/4)nを順次出力し、Dブ
ロックコモン駆動回路133−4は、切換回路131か
らの出力信号CsDに応じて、コモン電極C(3/4)
n+1乃至Cnにコモン電極走査信号Cs(3/4)n
+1乃至Csnを順次出力する。
The A block common drive circuit 133-
1 is based on the output signal CsA from the switching circuit 131,
The common electrode scanning signals Cs1 to Cs (1/4) n are sequentially output to the common electrodes C1 to C (1/4) n, and the B block common drive circuit 133-2 responds to the output signal CsB from the switching circuit 131. And the common electrode C (1/4) n +
The common electrode scanning signal Cs (1/4) is applied to 1 to C (2/4) n.
4) n + 1 to Cs (2/4) n are sequentially output, and the C block common drive circuit 133-3 outputs the common electrode C (2/4) n according to the output signal CsC from the switching circuit 131.
The common electrode scanning signal Cs (2) is applied to +1 to C (3/4) n.
/ 4) n + 1 to Cs (3/4) n are sequentially output, and the D block common drive circuit 133-4 outputs the common electrode C (3/4) in accordance with the output signal CsD from the switching circuit 131.
The common electrode scanning signal Cs (3/4) n is applied to n + 1 to Cn.
+1 to Csn are sequentially output.

【0095】前記電極走査信号Ss・Csの出力によ
り、セグメント電極Sあるいはコモン電極Cと検出ペン
108の先端電極との間の浮遊容量によって検出ペン1
08に電圧が誘起される。この検出ペン108に生じた
誘起電圧はアンプ109で増幅され、2値化回路114
で2値化された後、X座標検出回路135およびY座標
検出回路136に入力される。
The output of the electrode scanning signals Ss and Cs causes the detection pen 1 to generate a stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108.
A voltage is induced at 08. The induced voltage generated in the detection pen 108 is amplified by an amplifier 109 and is converted into a binarization circuit 114.
After that, it is input to the X coordinate detection circuit 135 and the Y coordinate detection circuit 136.

【0096】このX座標検出回路135およびY座標検
出回路136は、前記アンプ109からの出力信号と制
御回路130からのタイミング信号とに基づいて、前記
電極走査信号の出力が開始されてから誘起電圧が最高値
になる迄の時間を検出することにより、それぞれ前記検
出ペン108が指示する位置のX座標あるいはY座標を
検出する。
The X-coordinate detection circuit 135 and the Y-coordinate detection circuit 136 generate an induced voltage based on the output signal from the amplifier 109 and the timing signal from the control circuit 130 after the output of the electrode scanning signal is started. The X coordinate or the Y coordinate of the position indicated by the detection pen 108 is detected by detecting the time until the maximum value is reached.

【0097】なおその際、X座標検出回路135および
Y座標検出回路136は、制御回路130からの信号
(どのセグメントブロックまたはコモンブロックに対し
て前記電極走査信号Ss・Csが出力されたかを示す信
号)に応じて、X座標あるいはY座標を補正する。例え
ば、セグメントAブロックであれば補正の必要はない
が、セグメントBブロックであればそのX座標には(1
/4)mを加え、セグメントCブロックであればそのX
座標には(2/4)mを加え、セグメントDブロックで
あればそのX座標には(3/4)mを加える。
At this time, the X-coordinate detection circuit 135 and the Y-coordinate detection circuit 136 output signals from the control circuit 130 (signals indicating to which segment block or common block the electrode scanning signals Ss and Cs have been output). ), The X coordinate or the Y coordinate is corrected. For example, if it is a segment A block, no correction is necessary, but if it is a segment B block, its X coordinate is (1
/ 4) m, and if it is a segment C block, its X
(2/4) m is added to the coordinate, and (3/4) m is added to the X coordinate of the segment D block.

【0098】また、コモンAブロックであれば補正の必
要はないが、コモンBブロックであればそのY座標には
(1/4)nを加え、コモンCブロックであればそのY
座標には(2/4)nを加え、コモンDブロックであれ
ばそのY座標には(3/4)nを加える。
In the case of the common A block, no correction is necessary. However, in the case of the common B block, (1/4) n is added to the Y coordinate, and in the case of the common C block, the Y coordinate is added.
(2/4) n is added to the coordinates, and (3/4) n is added to the Y coordinate of the common D block.

【0099】図10は、第4の実施例のモード1におけ
る各電極走査信号の動作を示したタイミングチャートで
ある。
FIG. 10 is a timing chart showing the operation of each electrode scanning signal in mode 1 of the fourth embodiment.

【0100】M番目のフレームでは、表示期間の後にセ
グメント電極Ss1乃至Ss(1/4)mを順次走査す
ることによってセグメントAブロックのX座標検出を行
い、次にコモン電極Cs1乃至Cs(1/4)nを順次
走査することによってコモンAブロックのY座標検出を
行う。
In the M-th frame, after the display period, the segment electrodes Ss1 to Ss (1/4) m are sequentially scanned to detect the X coordinate of the segment A block, and then the common electrodes Cs1 to Cs (1/4) m are detected. 4) The Y coordinate of the common A block is detected by sequentially scanning n.

【0101】(M+1)番目のフレームでは、表示期間
の後にセグメント電極Ss(1/4)m+1乃至Ss
(2/4)mを順次走査することによってセグメントB
ブロックのX座標検出を行い、次にコモン電極Cs(1
/4)n+1乃至Cs(2/4)nを順次走査すること
によってコモンBブロックのY座標検出を行う。
In the (M + 1) -th frame, after the display period, the segment electrodes Ss (1 /) m + 1 to Ss
By sequentially scanning (2/4) m, the segment B
The X coordinate of the block is detected, and then the common electrode Cs (1
/ 4) n + 1 to Cs (2/4) n are sequentially scanned to detect the Y coordinate of the common B block.

【0102】(M+2)番目のフレームでは、表示期間
の後にセグメント電極Ss(2/4)m+1乃至Ss
(3/4)mを順次走査することによってセグメントC
ブロックのX座標検出を行い、次にコモン電極Cs(2
/4)n+1乃至Cs(3/4)nを順次走査すること
によってコモンCブロックのY座標検出を行う。
In the (M + 2) -th frame, after the display period, the segment electrodes Ss (2/4) m + 1 to Ss
By sequentially scanning (3/4) m, the segment C
The X coordinate of the block is detected, and then the common electrode Cs (2
/ 4) n + 1 to Cs (3/4) n are sequentially scanned to detect the Y coordinate of the common C block.

【0103】(M+3)番目のフレームでは、表示期間
の後にセグメント電極Ss(3/4)m+1乃至Ssm
を順次走査することによってセグメントDブロックのX
座標検出を行い、次にコモン電極Cs(3/4)n+1
乃至Csnを順次走査することによってコモンDブロッ
クのY座標検出を行う。
In the (M + 3) th frame, after the display period, the segment electrodes Ss (3/4) m + 1 to Ssm
By sequentially scanning X of the segment D block.
Coordinate detection is performed, and then the common electrode Cs (3/4) n + 1
To Csn are sequentially scanned to detect the Y coordinate of the common D block.

【0104】なお、図10に示したタイミングチャート
は、図9の説明で記載した動作によって実現される。
The timing chart shown in FIG. 10 is realized by the operation described in the description of FIG.

【0105】図11は、第4の実施例のモード2におけ
る各電極走査信号の動作を示したタイミングチャートで
ある。
FIG. 11 is a timing chart showing the operation of each electrode scanning signal in mode 2 of the fourth embodiment.

【0106】N番目のフレームでは、モード1において
検出ペン108の接触が検出された、セグメントブロッ
クおよびコモンブロックに対して、セグメント電極走査
信号Ssおよびコモン電極走査信号Csを順次出力して
精細なX座標およびY座標を検出する。
In the N-th frame, the segment electrode scanning signal Ss and the common electrode scanning signal Cs are sequentially output to the segment block and the common block in which the contact of the detection pen 108 has been detected in the mode 1, and a fine X signal is output. Detect coordinates and Y coordinates.

【0107】また(N+1)番目のフレームでは、モー
ド1において検出ペン108の接触が検出されなかった
セグメントブロックおよびコモンブロックすべてに対し
てセグメント電極走査信号Ssおよびコモン電極走査信
号Csを順次出力する。
In the (N + 1) -th frame, the segment electrode scanning signal Ss and the common electrode scanning signal Cs are sequentially output to all the segment blocks and the common blocks in which the contact of the detection pen 108 has not been detected in the mode 1.

【0108】図11では、モード1においてセグメント
ブロックはAブロック(セグメント電極S1乃至S(1
/4)m)、コモンブロックはBブロック(コモン電極
C(1/4)m+1乃至C(1/4)m)で検出ペン1
08の接触が検出された場合の走査信号を示している。
In FIG. 11, in mode 1, the segment block is an A block (segment electrodes S1 to S (1
/ 4) m), the common block is a B block (common electrodes C (1/4) m + 1 to C (1/4) m) and the detection pen 1
8 shows a scanning signal when a contact of No. 08 is detected.

【0109】上記のように、本発明の第4の実施例によ
ると、1フレームが表示期間と各ブロック座標検出期
間、あるいは表示期間と検出ブロック座標検出期間、あ
るいは表示期間と非検出ブロック座標検出期間とで構成
されているため、従来技術に比べて座標検出期間の長さ
が短縮でき、相対的に表示期間の長さが増加し、よって
表示品位の向上が期待できる。
As described above, according to the fourth embodiment of the present invention, one frame consists of a display period and each block coordinate detection period, a display period and a detection block coordinate detection period, or a display period and a non-detection block coordinate detection. Therefore, the length of the coordinate detection period can be shortened as compared with the related art, and the length of the display period can be relatively increased, thereby improving the display quality.

【0110】なお、本実施例ではセグメント電極Sおよ
びコモン電極Cをそれぞれ4つのブロックに分けたが、
この数は4に限られるものではなく、任意に変更しても
よい。
Although the segment electrode S and the common electrode C are divided into four blocks in this embodiment,
This number is not limited to four and may be arbitrarily changed.

【0111】図12は第5の実施例の表示一体型タブレ
ット装置のブロック図である。なお、制御回路、切換回
路、セグメント駆動回路、コモン駆動回路、検出制御回
路、X座標検出回路、Y座標検出回路以外の各ブロック
は、図9に示した第4の実施例の表示一体型タブレット
装置と同じであるため、同一の符号を付与してある。
FIG. 12 is a block diagram of a display-integrated tablet device according to the fifth embodiment. Each block other than the control circuit, the switching circuit, the segment drive circuit, the common drive circuit, the detection control circuit, the X coordinate detection circuit, and the Y coordinate detection circuit is the display integrated tablet of the fourth embodiment shown in FIG. Since it is the same as the device, the same reference numeral is given.

【0112】第5の実施例では、第4の実施例と同様に
セグメント電極SをAブロックセグメント乃至Dブロッ
クセグメントに、コモン電極CをAブロックコモン乃至
Dブロックコモンに区分し、それぞれにAブロックセグ
メント駆動回路139−1乃至Dブロックセグメント駆
動回路139−4、Aブロックコモン駆動回路140−
1乃至Dブロックコモン駆動回路140−4が接続され
ている。
In the fifth embodiment, as in the fourth embodiment, the segment electrode S is divided into A block segments to D block segments, and the common electrode C is divided into A block common to D block common. Segment drive circuits 139-1 to D block segment drive circuits 139-4, A block common drive circuits 140-
1 to D block common drive circuits 140-4 are connected.

【0113】図3(f)は本発明の第5の実施例の表示
期間と座標検出期間の関係を示した図である。
FIG. 3F shows the relationship between the display period and the coordinate detection period according to the fifth embodiment of the present invention.

【0114】N番目(Nは奇数、例えば1,3,5,
7,…番目)のフレームは、表示期間222とブロック
検出期間223とバッファ期間224で構成されてお
り、また(N+1)番目(例えば2,4,6,8,…番
目)のフレームは、表示期間222と全ブロックX座標
検出期間225と全ブロックY座標検出期間226で構
成されており、それぞれ交互に繰り返される。
Nth (N is an odd number, for example, 1, 3, 5,
The (7th,...) Th frame includes a display period 222, a block detection period 223, and a buffer period 224, and the (N + 1) th (eg, 2, 4, 6, 8,...) Th frame is a display period. A period 222, an all block X coordinate detection period 225, and an all block Y coordinate detection period 226 are alternately repeated.

【0115】この実施例では、セグメント電極Sおよび
コモン電極Cをそれぞれ4つのブロックに分け、N番目
のフレームの座標検出期間では、それぞれ4つのブロッ
クの内、どのブロックに検出ペン108が接しているか
を検出し、(N+1)番目のフレームの座標検出期間で
は、全ブロックにおいて、同時に電極を順次走査するこ
とによって精細な座標値を検出し、N番目のフレームの
ブロック検出結果に応じて、前記検出された座標値を補
正して出力するものである。
In this embodiment, each of the segment electrode S and the common electrode C is divided into four blocks, and during the coordinate detection period of the N-th frame, which of the four blocks is in contact with the detection pen 108 is determined. During the coordinate detection period of the (N + 1) th frame, fine coordinate values are detected by sequentially scanning the electrodes simultaneously in all blocks, and the detection is performed in accordance with the block detection result of the Nth frame. The corrected coordinate values are output.

【0116】上記のように、第5の実施例では、従来技
術に比べて座標検出期間の長さが短縮でき、相対的に表
示期間の長さが増加し、よって表示品位の向上が期待で
きる。また、図2(b)の第1の実施例、図2(c)の
第2の実施例、図2(d)の第3の実施例に比べても、
座標検出期間の長さが短縮でき、相対的に表示期間の長
さが増加し、よって表示品位の向上が期待できる。ま
た、図3(e)の第4の実施例に比べても、常に2フレ
ームに1回座標の検出を行うことができるという効果が
ある。
As described above, in the fifth embodiment, the length of the coordinate detection period can be shortened and the length of the display period can be relatively increased as compared with the prior art, so that improvement in display quality can be expected. . In addition, compared with the first embodiment of FIG. 2B, the second embodiment of FIG. 2C, and the third embodiment of FIG.
The length of the coordinate detection period can be shortened, and the length of the display period relatively increases, so that improvement in display quality can be expected. Further, compared with the fourth embodiment of FIG. 3E, there is an effect that the coordinates can be always detected once in two frames.

【0117】以下に図12を用いて第5の実施例の動作
の説明を行う。
The operation of the fifth embodiment will be described below with reference to FIG.

【0118】制御回路137は切換回路138を制御し
て、表示期間には表示制御回路105からの出力信号を
Aブロックセグメント駆動回路139−1乃至Dブロッ
クセグメント駆動回路139−4、およびAブロックコ
モン駆動回路140−1乃至Dブロックコモン駆動回路
140−4に出力して表示を行う。
The control circuit 137 controls the switching circuit 138, and outputs an output signal from the display control circuit 105 during the display period to the A block segment driving circuits 139-1 to D block segment driving circuits 139-4 and the A block common circuit. The data is output to the drive circuits 140-1 to 140-4 and displayed.

【0119】一方、N番目のフレームの座標検出期間の
ブロック検出期間では、検出制御回路141からの出力
信号(B…ブロック検出期間を示す信号,SsA乃至S
sD,CsA乃至CsD)をAブロックセグメント駆動
回路139−1乃至Dブロックセグメント駆動回路13
9−4、およびAブロックコモン駆動回路140−1乃
至Dブロックコモン駆動回路140−4に順次出力する
ことによって、検出ペン108が各セグメントブロック
および各コモンブロックの内、どのブロックに接触して
いるかを検出する。
On the other hand, in the block detection period of the coordinate detection period of the Nth frame, the output signal from the detection control circuit 141 (B... Signal indicating the block detection period, SsA to Ss
sD, CsA to CsD) are converted to A block segment drive circuits 139-1 to D block segment drive circuits 13
9-4 and by sequentially outputting to the A block common drive circuit 140-1 to the D block common drive circuit 140-4, which of the segment block and each common block the detection pen 108 is in contact with. Is detected.

【0120】また(N+1)番目のフレームの座標検出
期間では、すべてのブロックに対して、検出制御回路1
41からの出力信号(SsA乃至SsD,CsA乃至C
sD)をセグメント駆動回路およびコモン駆動回路に同
時に出力する。
In the coordinate detection period of the (N + 1) -th frame, the detection control circuit 1
Output signals (SsA to SsD, CsA to C
sD) is simultaneously output to the segment drive circuit and the common drive circuit.

【0121】なお検出制御回路141は、ブロック検出
期間にはブロック検出信号を、X座標検出期間にはセグ
メントブロック1つ分の座標検出信号を、Y座標検出期
間にはコモンブロック1つ分の座標検出信号を出力する
ように動作する。
The detection control circuit 141 outputs a block detection signal during the block detection period, a coordinate detection signal for one segment block during the X coordinate detection period, and a coordinate detection signal for one common block during the Y coordinate detection period. It operates to output a detection signal.

【0122】切換回路138から出力信号Bが出力され
ている場合(すなわちブロック検出期間には)、Aブロ
ックセグメント駆動回路139−1は、切換回路138
からの出力信号SsAに応じて、セグメント電極S1乃
至S(1/4)mのすべてにセグメント電極走査信号S
s1乃至Ss(1/4)mを同時に出力し、Bブロック
セグメント駆動回路139−2は、切換回路138から
の出力信号SsBに応じて、セグメント電極S(1/
4)m+1乃至S(2/4)mのすべてにセグメント電
極走査信号Ss(1/4)m+1乃至Ss(2/4)m
を同時に出力し、Cブロックセグメント駆動回路139
−3は、切換回路138からの出力信号SsCに応じ
て、セグメント電極S(2/4)m+1乃至S(3/
4)mのすべてにセグメント電極走査信号Ss(2/
4)m+1乃至Ss(3/4)mを同時に出力し、Dブ
ロックセグメント駆動回路139−4は、切換回路13
8からの出力信号SsDに応じて、セグメント電極S
(3/4)m+1乃至Smのすべてにセグメント電極走
査信号Ss(3/4)m+1乃至Ssmを同時に出力す
る。
When the output signal B is output from the switching circuit 138 (that is, during the block detection period), the A block segment driving circuit 139-1 switches the switching circuit 138.
Of the segment electrodes S1 to S (1/4) m in accordance with the output signal SsA from the
s1 to Ss (1/4) m are simultaneously output, and the B block segment driving circuit 139-2 outputs the segment electrode S (1/4) in response to the output signal SsB from the switching circuit 138.
4) Segment electrode scanning signals Ss (1/4) m + 1 to Ss (2/4) m for all of m + 1 to S (2/4) m
Are simultaneously output, and the C block segment driving circuit 139 is output.
-3 are the segment electrodes S (2/4) m + 1 to S (3/3) according to the output signal SsC from the switching circuit 138.
4) The segment electrode scanning signal Ss (2 /
4) m + 1 to Ss (3/4) m are simultaneously output, and the D block segment driving circuit 139-4 outputs the switching circuit 13
8 according to the output signal SsD from the segment electrode S
The segment electrode scanning signals Ss (3/4) m + 1 to Ssm are simultaneously output to all of (3/4) m + 1 to Sm.

【0123】また、同様に切換回路138から出力信号
Bが出力されている場合(すなわちブロック検出期間に
は)、Aブロックコモン駆動回路140−1は、切換回
路138からの出力信号CsAに応じて、コモン電極C
1乃至C(1/4)nのすべてにコモン電極走査信号C
s1乃至Cs(1/4)nを同時に出力し、Bブロック
コモン駆動回路140−2は、切換回路138からの出
力信号CsBに応じて、コモン電極C(1/4)n+1
乃至C(2/4)nのすべてにコモン電極走査信号Cs
(1/4)n+1乃至Cs(1/4)nを同時に出力
し、Cブロックコモン駆動回路140−3は、切換回路
138からの出力信号CsCに応じて、コモン電極C
(2/4)n+1乃至C(3/4)nのすべてにコモン
電極走査信号Cs(2/4)n+1乃至Cs(3/4)
nを同時に出力し、Dブロックコモン駆動回路140−
4は、切換回路138からの出力信号CsDに応じて、
コモン電極C(3/4)n+1乃至Cnのすべてにコモ
ン電極走査信号Cs(3/4)n+1乃至Csnを同時
に出力する。
Similarly, when output signal B is output from switching circuit 138 (that is, during the block detection period), A block common drive circuit 140-1 responds to output signal CsA from switching circuit 138. , Common electrode C
A common electrode scanning signal C is applied to all of 1 to C (1/4) n.
s1 to Cs (1/4) n are output simultaneously, and the B block common drive circuit 140-2 outputs the common electrode C (1/4) n + 1 according to the output signal CsB from the switching circuit 138.
To the common electrode scanning signal Cs
(1/4) n + 1 to Cs (1/4) n are simultaneously output, and the C block common drive circuit 140-3 outputs the common electrode C in accordance with the output signal CsC from the switching circuit 138.
The common electrode scanning signals Cs (2/4) n + 1 to Cs (3/4) are applied to all of (2/4) n + 1 to C (3/4) n.
n at the same time, and the D block common drive circuit 140-
4 is based on the output signal CsD from the switching circuit 138,
The common electrode scanning signals Cs (3/4) n + 1 to Csn are simultaneously output to all the common electrodes C (3/4) n + 1 to Cn.

【0124】前記ブロック検出期間の電極走査信号Ss
・Csの出力により、セグメント電極Sあるいはコモン
電極Cと検出ペン108の先端電極との間の浮遊容量に
よって検出ペン108に電圧が誘起される。この検出ペ
ン108に生じた誘起電圧はアンプ109で増幅され、
2値化回路114で2値化された後、X座標検出回路1
42およびY座標検出回路143に入力される。このX
座標検出回路142およびY座標検出回路143は、前
記アンプ109からの出力信号と制御回路137からの
タイミング信号とに基づいて、前記電極走査信号の出力
が開始されてから誘起電圧が最高値になる迄の時間を検
出することにより、それぞれ前記検出ペン108が指示
するセグメントブロックあるいはコモンブロックを検出
する。
The electrode scanning signal Ss during the block detection period
The voltage of the detection pen 108 is induced by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108 by the output of Cs. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109,
After being binarized by the binarization circuit 114, the X coordinate detection circuit 1
42 and the Y coordinate detection circuit 143. This X
The coordinate detection circuit 142 and the Y coordinate detection circuit 143 generate the highest induced voltage after the output of the electrode scanning signal is started based on the output signal from the amplifier 109 and the timing signal from the control circuit 137. By detecting the time until this, the segment block or the common block indicated by the detection pen 108 is detected.

【0125】一方、切換回路138から出力信号Bが出
力されていない場合(すなわちブロック検出期間でない
場合には)、Aブロックセグメント駆動回路139−1
は、切換回路138からの出力信号SsAに応じて、セ
グメント電極S1乃至S(1/4)mにセグメント電極
走査信号Ss1乃至Ss(1/4)mを順次出力し、B
ブロックセグメント駆動回路139−2は、切換回路1
38からの出力信号SsBに応じて、セグメント電極S
(1/4)m+1乃至S(2/4)mにセグメント電極
走査信号Ss(1/4)m+1乃至Ss(2/4)mを
順次出力し、Cブロックセグメント駆動回路139−3
は、切換回路138からの出力信号SsCに応じて、セ
グメント電極S(2/4)m+1乃至S(3/4)mに
セグメント電極走査信号Ss(2/4)m+1乃至Ss
(3/4)mを順次出力し、Dブロックセグメント駆動
回路139−4は、切換回路138からの出力信号Ss
Dに応じて、セグメント電極S(3/4)m+1乃至S
mにセグメント電極走査信号Ss(3/4)m+1乃至
Ssmを順次出力する。
On the other hand, when the output signal B is not output from the switching circuit 138 (that is, when it is not during the block detection period), the A block segment drive circuit 139-1
Outputs sequentially the segment electrode scanning signals Ss1 to Ss (1/4) m to the segment electrodes S1 to S (1/4) m in response to the output signal SsA from the switching circuit 138,
The block segment driving circuit 139-2 includes the switching circuit 1
In response to the output signal SsB from the segment electrode S, the segment electrode S
The segment electrode scanning signals Ss (1/4) m + 1 to Ss (2/4) m are sequentially output to (1/4) m + 1 to S (2/4) m, and the C block segment driving circuit 139-3 is output.
Corresponds to the segment electrode scanning signals Ss (2/4) m + 1 to Ss applied to the segment electrodes S (2/4) m + 1 to S (3/4) m in accordance with the output signal SsC from the switching circuit 138.
(3/4) m are sequentially output, and the D block segment driving circuit 139-4 outputs the output signal Ss from the switching circuit 138.
D, the segment electrodes S (3/4) m + 1 to S
The segment electrode scanning signals Ss (3/4) m + 1 to Ssm are sequentially output to m.

【0126】また、同様に切換回路138から出力信号
Bが出力されていない場合(すなわちブロック検出期間
でない場合には)、Aブロックコモン駆動回路140−
1は、切換回路138からの出力信号CsAに応じて、
コモン電極C1乃至C(1/4)nにコモン電極走査信
号Cs1乃至Cs(1/4)nを順次出力し、Bブロッ
クコモン駆動回路140−2は、切換回路138からの
出力信号CsBに応じて、コモン電極C(1/4)n+
1乃至C(2/4)nにコモン電極走査信号Cs(1/
4)n+1乃至Cs(2/4)nを順次出力し、Cブロ
ックコモン駆動回路140−3は、切換回路138から
の出力信号CsCに応じて、コモン電極C(2/4)n
+1乃至C(3/4)nにコモン電極走査信号Cs(2
/4)n+1乃至Cs(3/4)nを順次出力し、Dブ
ロックコモン駆動回路140−4は、切換回路138か
らの出力信号CsDに応じて、コモン電極C(3/4)
n+1乃至Cnにコモン電極走査信号Cs(3/4)n
+1乃至Csnを順次出力する。
Similarly, when the output signal B is not output from the switching circuit 138 (that is, not during the block detection period), the A block common drive circuit 140-
1 corresponds to the output signal CsA from the switching circuit 138,
The common electrode scanning signals Cs1 to Cs (1/4) n are sequentially output to the common electrodes C1 to C (1/4) n, and the B block common drive circuit 140-2 responds to the output signal CsB from the switching circuit 138. And the common electrode C (1/4) n +
The common electrode scanning signal Cs (1/4) is applied to 1 to C (2/4) n.
4) n + 1 to Cs (2/4) n are sequentially output, and the C block common drive circuit 140-3 outputs the common electrode C (2/4) n according to the output signal CsC from the switching circuit 138.
The common electrode scanning signal Cs (2) is applied to +1 to C (3/4) n.
/ 4) n + 1 to Cs (3/4) n are sequentially output, and the D block common drive circuit 140-4 outputs the common electrode C (3/4) according to the output signal CsD from the switching circuit 138.
The common electrode scanning signal Cs (3/4) n is applied to n + 1 to Cn.
+1 to Csn are sequentially output.

【0127】前記ブロック検出期間外の電極走査信号S
s・Csの出力により、セグメント電極Sあるいはコモ
ン電極Cと検出ペン108の先端電極との間の浮遊容量
によって検出ペン108に電圧が誘起される。この検出
ペン108に生じた誘起電圧はアンプ109で増幅さ
れ、2値化回路114で2値化された後、X座標検出回
路142およびY座標検出回路143に入力される。こ
のX座標検出回路142およびY座標検出回路143
は、前記アンプ109からの出力信号と制御回路137
からのタイミング信号とに基づいて、前記電極走査信号
の出力が開始されてから誘起電圧が最高値になる迄の時
間を検出することにより、それぞれ前記検出ペン108
が指示する位置のX座標あるいはY座標を検出する。
The electrode scanning signal S outside the block detection period
By the output of s · Cs, a voltage is induced in the detection pen 108 by the stray capacitance between the segment electrode S or the common electrode C and the tip electrode of the detection pen 108. The induced voltage generated in the detection pen 108 is amplified by the amplifier 109, binarized by the binarization circuit 114, and input to the X coordinate detection circuit 142 and the Y coordinate detection circuit 143. The X coordinate detection circuit 142 and the Y coordinate detection circuit 143
Is the output signal from the amplifier 109 and the control circuit 137
From the start of the output of the electrode scanning signal until the induced voltage reaches the maximum value, based on the timing signal from
Detects the X coordinate or the Y coordinate of the position indicated by.

【0128】なおその際、X座標検出回路142および
Y座標検出回路143は、制御回路137からの信号
(直前のN番目のフレームのブロック検出期間におい
て、どのセグメントブロックまたはコモンブロックで検
出ペン108の接触が検出されたかを示す信号)に応じ
て、X座標あるいはY座標を補正する。
At this time, the X coordinate detection circuit 142 and the Y coordinate detection circuit 143 output a signal from the control circuit 137 (in any segment block or common block during the block detection period of the immediately preceding Nth frame, the detection pen 108 The X-coordinate or the Y-coordinate is corrected according to a signal indicating whether or not a contact has been detected.

【0129】例えば、セグメントAブロックであれば補
正の必要はないが、セグメントBブロックであればその
X座標には(1/4)mを加え、セグメントCブロック
であればそのX座標には(2/4)mを加え、セグメン
トDブロックであればそのX座標には(3/4)mを加
える。
For example, if it is a segment A block, no correction is necessary, but if it is a segment B block, (1 /) m is added to its X coordinate, and if it is a segment C block, its X coordinate is ( 2/4) m is added, and if it is a segment D block, (3/4) m is added to its X coordinate.

【0130】また例えば、コモンAブロックであれば補
正の必要はないが、コモンBブロックであればそのY座
標には(1/4)nを加え、コモンCブロックであれば
そのY座標には(2/4)nを加え、コモンDブロック
であればそのY座標には(3/4)nを加える。
For example, if the block is a common A block, no correction is necessary, but if it is a common B block, (() n is added to its Y coordinate, and if it is a common C block, its Y coordinate is (2/4) n is added, and if it is a common D block, (3/4) n is added to its Y coordinate.

【0131】図13は、第5の実施例における各電極走
査信号の動作を示したタイミングチャートである。
FIG. 13 is a timing chart showing the operation of each electrode scanning signal in the fifth embodiment.

【0132】N番目のフレームでは、表示期間の後に、
表示パネル101のX方向に4つに分割したセグメント
ブロックの内のどのブロックに検出ペン108が接触し
ているか、およびY方向に4つに分割したコモンブロッ
クの内のどのブロックに検出ペン108が接触している
かを検出する。
In the N-th frame, after the display period,
Which block of the segment block divided into four in the X direction of the display panel 101 is in contact with the detection pen 108, and which block of the common block divided into four in the Y direction has the detection pen 108 Detects contact.

【0133】検出ペン108が接触しているセグメント
ブロックの検出は、セグメント電極Ss1乃至Ss(1
/4)mのすべて、Ss{(1/4)m+1}乃至Ss
(2/4)mのすべて、Ss{(2/4)m+1}乃至
Ss(3/4)mのすべて、Ss{(3/4)m+1}
乃至Ssmのすべてに、順次セグメント電極走査信号S
sを走査し、検出ペン108に誘起される電圧を検出す
ることによって行い、コモンブロックの検出は、コモン
電極Cs1乃至Cs(1/4)nのすべて、Cs(1/
4)n+1乃至Cs(2/4)nのすべて、Cs(2/
4)n+1乃至Cs(3/4)nのすべて、Cs(3/
4)n+1乃至Csnのすべてに順次コモン電極走査信
号Csを走査し、検出ペン108に誘起される電圧を検
出することによって行う。
The detection of the segment block that the detection pen 108 is in contact with is performed by the segment electrodes Ss1 to Ss (1
/ 4) m, Ss {(1/4) m + 1} through Ss
(2/4) m, Ss {(2/4) m + 1} to Ss (3/4) m, Ss {(3/4) m + 1}
To Ssm are sequentially applied to the segment electrode scanning signal S.
s, and by detecting the voltage induced in the detection pen 108, the common block is detected by detecting all of the common electrodes Cs1 to Cs (1/4) n and Cs (1/4) n.
4) All of n + 1 to Cs (2/4) n, Cs (2 /
4) All of n + 1 to Cs (3/4) n, Cs (3 /
4) Scanning is performed by sequentially scanning the common electrode scanning signal Cs on all of n + 1 to Csn, and detecting a voltage induced on the detection pen 108.

【0134】また(N+1)番目のフレームでは、表示
期間の後に、各セグメントブロックすべてに対してセグ
メント電極走査信号Ssを順次出力し、また各コモンブ
ロックすべてに対してコモン電極走査信号Csを順次出
力する。
In the (N + 1) th frame, after the display period, the segment electrode scanning signals Ss are sequentially output to all the segment blocks, and the common electrode scanning signals Cs are sequentially output to all the common blocks. I do.

【0135】上記のように、本発明の第5の実施例によ
ると、1フレームが表示期間とブロック検出期間、ある
いは表示期間と全ブロック検出期間とで構成されている
ため、従来技術に比べて座標検出期間の長さが短縮で
き、相対的に表示期間の長さが増加し、よって表示品位
の向上が期待できる。
As described above, according to the fifth embodiment of the present invention, one frame is composed of the display period and the block detection period, or the display period and the entire block detection period, and therefore, compared to the prior art. The length of the coordinate detection period can be shortened, and the length of the display period relatively increases, so that improvement in display quality can be expected.

【0136】以上、ここまで挙げた実施形態における内
容は、本発明の主旨を変えない限り、上記記載内容に限
定されるものではない。
The contents of the above-described embodiments are not limited to the contents described above unless the gist of the present invention is changed.

【0137】[0137]

【発明の効果】以上説明したように、本発明によると、
1フレームを表示期間と座標検出期間とに時分割する表
示一体型タブレット装置において、1フレーム内の座標
検出期間を短縮することができ、相対的に表示期間を長
くすることができる。これによって高解像度表示におい
ても十分な表示のコントラストを確保することができる
という効果を奏する。
As described above, according to the present invention,
In a display-integrated tablet device in which one frame is time-divided into a display period and a coordinate detection period, the coordinate detection period in one frame can be shortened, and the display period can be relatively increased. As a result, there is an effect that a sufficient display contrast can be ensured even in a high resolution display.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例の表示一体型タブレット
装置のブロック図である。
FIG. 1 is a block diagram of a display-integrated tablet device according to a first embodiment of the present invention.

【図2】本発明の動作様式を説明する図である。FIG. 2 is a diagram illustrating an operation mode of the present invention.

【図3】本発明の動作様式を説明する図である。FIG. 3 is a diagram illustrating an operation mode of the present invention.

【図4】本発明の第1の実施例のタイミングチャートで
ある。
FIG. 4 is a timing chart of the first embodiment of the present invention.

【図5】本発明の第2の実施例の表示一体型タブレット
装置のブロック図である。
FIG. 5 is a block diagram of a display-integrated tablet device according to a second embodiment of the present invention.

【図6】本発明の第2の実施例のタイミングチャートで
ある。
FIG. 6 is a timing chart of the second embodiment of the present invention.

【図7】本発明の第3の実施例の表示一体型タブレット
装置のブロック図である。
FIG. 7 is a block diagram of a display-integrated tablet device according to a third embodiment of the present invention.

【図8】本発明の第3の実施例のタイミングチャートで
ある。
FIG. 8 is a timing chart of the third embodiment of the present invention.

【図9】本発明の第4の実施例のブロック図である。FIG. 9 is a block diagram of a fourth embodiment of the present invention.

【図10】本発明の第4の実施例(モード1)のタイミ
ングチャートである。
FIG. 10 is a timing chart of a fourth embodiment (mode 1) of the present invention.

【図11】本発明の第4の実施例(モード2)のタイミ
ングチャートである。
FIG. 11 is a timing chart of a fourth embodiment (mode 2) of the present invention.

【図12】本発明の第5の実施例の表示一体型タブレッ
ト装置のブロック図である。
FIG. 12 is a block diagram of a display-integrated tablet device according to a fifth embodiment of the present invention.

【図13】本発明の第5の実施例のタイミングチャート
である。
FIG. 13 is a timing chart of a fifth embodiment of the present invention.

【図14】従来技術の表示一体型タブレット装置のブロ
ック図である。
FIG. 14 is a block diagram of a display-integrated tablet device according to the related art.

【図15】従来技術の動作様式を説明する説明図であ
る。
FIG. 15 is an explanatory diagram illustrating an operation mode according to the related art.

【図16】従来技術の表示パネル拡大図である。FIG. 16 is an enlarged view of a conventional display panel.

【図17】従来技術のタイミングチャートである。FIG. 17 is a timing chart of the related art.

【符号の説明】[Explanation of symbols]

101 表示パネル 102 セグメント駆動回路 103 コモン駆動回路 104 切換回路 105 表示制御回路 106 検出制御回路 108 指示座標検出ペン 109 アンプ 110 X座標検出回路 111 Y座標検出回路 112 直流電源回路 113 表示データ供給回路 114 2値化回路 115 制御回路 DESCRIPTION OF SYMBOLS 101 Display panel 102 Segment drive circuit 103 Common drive circuit 104 Switching circuit 105 Display control circuit 106 Detection control circuit 108 Pointed coordinate detection pen 109 Amplifier 110 X coordinate detection circuit 111 Y coordinate detection circuit 112 DC power supply circuit 113 Display data supply circuit 114 2 Value circuit 115 Control circuit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】セグメント電極群と該セグメント電極群に
直交するコモン電極群との間に表示用材料を挟入した表
示パネル手段と、 前記セグメント電極群を駆動するセグメント電極駆動手
段と、 前記コモン電極群を駆動するコモン電極駆動手段と、 前記セグメント電極駆動手段によって前記セグメント電
極群に出力された駆動パルスおよび前記コモン電極駆動
手段によって前記コモン電極群に出力された駆動パルス
を検出する検出ペン手段と、 1フレーム毎の表示期間中に前記セグメント電極駆動手
段およびコモン電極駆動手段を制御して前記表示パネル
手段上に画像を表示する表示制御部と、フレーム内の座
標検出期間中に前記セグメント電極駆動手段を制御して
前記検出ペン手段からの出力信号の発生タイミングと前
記セグメント電極群の走査タイミングとから前記検出ペ
ン手段によって指示された表示パネル手段上のx座標を
検出し、該フレームに引続くフレーム内の座標検出期間
中に前記コモン電極駆動手段を制御して前記検出ペン手
段からの出力信号の発生タイミングと前記コモン電極群
の走査タイミングとから前記検出ペン手段によって指示
された表示パネル手段上のy座標を検出する座標検出制
御部とからなる制御手段と、を備えることを特徴とする
表示一体型タブレット装置。
1. A display panel means in which a display material is sandwiched between a segment electrode group and a common electrode group orthogonal to the segment electrode group; a segment electrode driving means for driving the segment electrode group; Common electrode driving means for driving an electrode group; detecting pen means for detecting a driving pulse output to the segment electrode group by the segment electrode driving means and a driving pulse output to the common electrode group by the common electrode driving means. A display control unit that controls the segment electrode driving unit and the common electrode driving unit during a display period for each frame to display an image on the display panel unit, and the segment electrode during a coordinate detection period within a frame. Controlling the driving means to generate an output signal from the detecting pen means and the segment electrode group; Detecting the x-coordinate on the display panel means instructed by the detection pen means from the scanning timing, and controlling the common electrode driving means during a coordinate detection period in a frame following the frame, thereby detecting the detection pen means And a coordinate detection control unit for detecting a y-coordinate on the display panel means instructed by the detection pen means from a generation timing of an output signal from the controller and a scanning timing of the common electrode group. Characteristic display integrated tablet device.
【請求項2】複数にグループ分けされたセグメント電極
群と該セグメント電極群に直交し前記セグメント電極群
と同数の複数のグループにグループ分けされたコモン電
極群との間に表示用材料を挟入した表示パネル手段と、 前記セグメント電極群をグループ毎に駆動する複数のセ
グメント電極駆動手段と、 前記コモン電極群をグループ毎に駆動する複数のコモン
電極駆動手段と、 前記セグメント電極駆動手段によって前記表示パネル手
段のセグメント電極群に出力された駆動パルスおよび前
記コモン電極駆動手段によって前記表示パネル手段のコ
モン電極群に出力された駆動パルスを検出する検出ペン
手段と、 1フレーム毎の表示期間中に前記セグメント電極駆動手
段およびコモン電極駆動手段を制御して前記表示パネル
手段上に画像を表示する表示制御部と、フレーム内の座
標検出期間中に前記セグメント電極駆動手段のグループ
の中のいずれか一つを制御して当該グループに対応する
x座標を走査し、前記コモン電極駆動手段のグループの
中の前記グループに対応するグループのコモン電極駆動
手段を制御してy座標を走査し、前記フレームに引き続
く複数のフレームに渡って、前記グループ毎の走査を分
割されたグループ数だけ連続するフレームで繰り返し実
行し、前記検出ペン手段からの出力信号の発生タイミン
グと前記セグメント電極群の走査タイミングとから前記
検出ペン手段によって指示された表示パネル手段上のx
座標を検出し、前記検出ペン手段からの出力信号の発生
タイミングと前記コモン電極群の走査タイミングとから
前記検出ペン手段によって指示された表示パネル手段上
のy座標を検出する座標検出制御部とからなる制御手段
と、を備えることを特徴とする表示一体型タブレット装
置。
2. A display material is sandwiched between a plurality of grouped segment electrode groups and a plurality of common electrode groups orthogonal to the segment electrode groups and grouped into the same number of the group of segment electrode groups. A plurality of segment electrode driving means for driving the segment electrode group for each group, a plurality of common electrode driving means for driving the common electrode group for each group, and the display by the segment electrode driving means. Detecting pen means for detecting a driving pulse output to the segment electrode group of the panel means and a driving pulse output to the common electrode group of the display panel means by the common electrode driving means; and An image is displayed on the display panel means by controlling the segment electrode driving means and the common electrode driving means. A display control unit to be shown, and scans an x-coordinate corresponding to the group by controlling any one of the groups of the segment electrode driving means during a coordinate detection period in a frame. The y-coordinate is scanned by controlling the common electrode driving means of the group corresponding to the group in the group, and the scanning for each group is continued by the number of divided groups over a plurality of frames subsequent to the frame. It is repeatedly executed in a frame, and x on the display panel means instructed by the detection pen means from the generation timing of the output signal from the detection pen means and the scanning timing of the segment electrode group.
A coordinate detection control unit for detecting coordinates, detecting a y coordinate on the display panel means instructed by the detection pen means from a generation timing of an output signal from the detection pen means and a scanning timing of the common electrode group. And a control unit comprising: a display-integrated tablet device.
【請求項3】複数にグループ分けされたセグメント電極
群と該セグメント電極群に直交する複数のグループにグ
ループ分けされたコモン電極群との間に表示用材料を挟
入した表示パネル手段と、 前記セグメント電極群をグループ毎に駆動する複数のセ
グメント電極駆動手段と、 前記コモン電極群をグループ毎に駆動する複数のコモン
電極駆動手段と、 前記セグメント電極駆動手段によって前記表示パネル手
段のセグメント電極群に出力された駆動パルスおよび前
記コモン電極駆動手段によって前記表示パネル手段のコ
モン電極群に出力された駆動パルスを検出する検出ペン
手段と、 1フレーム毎の表示期間中に前記セグメント電極駆動手
段およびコモン電極駆動手段を制御して前記表示パネル
手段上に画像を表示する表示制御部と、フレーム内の座
標検出期間中に前記グループ単位のセグメント電極駆動
手段及びコモン電極駆動手段を制御して前記検出ペン手
段の指すグループを検出し、該グループのセグメント電
極駆動手段を制御してx座標を走査し、該グループのコ
モン電極駆動手段を制御してy座標を走査し、前記検出
ペン手段からの出力信号の発生タイミングと前記セグメ
ント電極群の走査タイミングとから前記検出ペン手段に
よって指示された表示パネル手段上のx座標を検出し、
前記検出ペン手段からの出力信号の発生タイミングと前
記コモン電極群の走査タイミングとから前記検出ペン手
段によって指示された表示パネル手段上のy座標を検出
する座標検出制御部とからなる制御手段と、を備えるこ
とを特徴とする表示一体型タブレット装置。
3. A display panel means comprising a display material sandwiched between a plurality of grouped segment electrode groups and a plurality of common electrode groups grouped into a plurality of groups orthogonal to the segment electrode group; A plurality of segment electrode driving means for driving the segment electrode group for each group; a plurality of common electrode driving means for driving the common electrode group for each group; and the segment electrode group of the display panel means by the segment electrode driving means. Detection pen means for detecting the output drive pulse and the drive pulse output to the common electrode group of the display panel means by the common electrode drive means; and the segment electrode drive means and the common electrode during a display period for each frame. A display control unit for controlling driving means to display an image on the display panel means; During the coordinate detection period within the system, the group electrode unit and the common electrode drive unit are controlled to detect the group indicated by the detection pen unit, and the segment electrode drive unit of the group is controlled to change the x coordinate. Scanning, scanning the y-coordinate by controlling the common electrode driving means of the group, and displaying the display instructed by the detection pen means from the generation timing of the output signal from the detection pen means and the scanning timing of the segment electrode group. Detecting the x coordinate on the panel means,
Control means comprising: a coordinate detection control unit for detecting a y coordinate on a display panel means instructed by the detection pen means from a generation timing of an output signal from the detection pen means and a scanning timing of the common electrode group; A tablet device integrated with a display, comprising:
JP35583598A 1998-12-15 1998-12-15 Display incorporated type tablet device Pending JP2000181624A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35583598A JP2000181624A (en) 1998-12-15 1998-12-15 Display incorporated type tablet device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35583598A JP2000181624A (en) 1998-12-15 1998-12-15 Display incorporated type tablet device

Publications (1)

Publication Number Publication Date
JP2000181624A true JP2000181624A (en) 2000-06-30

Family

ID=18445986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35583598A Pending JP2000181624A (en) 1998-12-15 1998-12-15 Display incorporated type tablet device

Country Status (1)

Country Link
JP (1) JP2000181624A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009217686A (en) * 2008-03-12 2009-09-24 Konica Minolta Holdings Inc Information display device, and driving method thereof
WO2012137790A1 (en) * 2011-04-07 2012-10-11 シャープ株式会社 Electronic apparatus, and method for controlling electronic apparatus
WO2012141112A1 (en) * 2011-04-15 2012-10-18 シャープ株式会社 Display device, method for driving display device, and electronic equipment
JP2016164802A (en) * 2011-09-07 2016-09-08 シナプティクス インコーポレイテッド Capacitive sensing during non-display update times

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009217686A (en) * 2008-03-12 2009-09-24 Konica Minolta Holdings Inc Information display device, and driving method thereof
WO2012137790A1 (en) * 2011-04-07 2012-10-11 シャープ株式会社 Electronic apparatus, and method for controlling electronic apparatus
JP5341281B2 (en) * 2011-04-07 2013-11-13 シャープ株式会社 Electronic device and control method of electronic device
CN103460162A (en) * 2011-04-07 2013-12-18 夏普株式会社 Electronic apparatus, and method for controlling electronic apparatus
US20140191989A1 (en) * 2011-04-07 2014-07-10 Sharp Kabushiki Kaisha Electronic apparatus, and method for controlling electronic apparatus
US8970535B2 (en) * 2011-04-07 2015-03-03 Sharp Kabushiki Kaisha Electronic apparatus, and method for controlling electronic apparatus
CN103460162B (en) * 2011-04-07 2016-07-27 夏普株式会社 Electronic equipment and the control method of electronic equipment
WO2012141112A1 (en) * 2011-04-15 2012-10-18 シャープ株式会社 Display device, method for driving display device, and electronic equipment
JP5280596B2 (en) * 2011-04-15 2013-09-04 シャープ株式会社 Display device, display device driving method, and electronic apparatus
KR101326415B1 (en) 2011-04-15 2013-11-11 샤프 가부시키가이샤 Display device, method for driving display device, and electronic equipment
US8872783B2 (en) 2011-04-15 2014-10-28 Sharp Kabushiki Kaisha Display device, method for driving display device, and electronic equipment
JP2016164802A (en) * 2011-09-07 2016-09-08 シナプティクス インコーポレイテッド Capacitive sensing during non-display update times

Similar Documents

Publication Publication Date Title
JP3698803B2 (en) Coordinate input device
US9239644B2 (en) Liquid crystal display device
US5642134A (en) Integrated tablet device having position detecting function and image display function
JP5047597B2 (en) Display device and inspection method thereof
US4875036A (en) Liquid crystal display device for both inputting and outputting information
JP2008198180A (en) Display device and driving method thereof
JPH05324174A (en) Display-integral type tablet device
US20150253927A1 (en) Semiconductor device
JPH11249813A (en) Display integrated type coordinate input device
US20130215333A1 (en) Display apparatus and display method
EP0742531A1 (en) Position reader
JPH07129321A (en) Information input device
US5625382A (en) Display-integrated tablet
JP7175552B2 (en) Semiconductor device, display device and method
KR0131039B1 (en) Display unit having a coordinate input system
JP2000181624A (en) Display incorporated type tablet device
US11586301B2 (en) Pointer position detection method and sensor controller
JP2837285B2 (en) Display integrated tablet
JP2801464B2 (en) Display integrated tablet device
EP0513792B1 (en) Display-integrated type tablet device
JP2986286B2 (en) Display integrated tablet device
JP2638331B2 (en) Coordinate input device
JP2653935B2 (en) Coordinate input device
CN107615220B (en) Display device provided with sensor, control device, and control method
JP3178736B2 (en) Display integrated tablet device

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040309