JP2000166080A - Power control system - Google Patents

Power control system

Info

Publication number
JP2000166080A
JP2000166080A JP10347782A JP34778298A JP2000166080A JP 2000166080 A JP2000166080 A JP 2000166080A JP 10347782 A JP10347782 A JP 10347782A JP 34778298 A JP34778298 A JP 34778298A JP 2000166080 A JP2000166080 A JP 2000166080A
Authority
JP
Japan
Prior art keywords
power
power supply
time
individual
supply control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10347782A
Other languages
Japanese (ja)
Inventor
Shinya Sato
信也 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP10347782A priority Critical patent/JP2000166080A/en
Publication of JP2000166080A publication Critical patent/JP2000166080A/en
Pending legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent excessive inrush current from being generated at an overall system by permitting a discrete power supply panel to detect a short break/an interruption of power from external power supply equipment and break power to an appliance when the short break/the interruption lasts beyond the preset period. SOLUTION: A forced release command signal is latched in a F/F circuit 341 therefore once an electromagnetic relay 343 is released forcibly, power is prevented from being supplied to an appliance in a system without being controlled even if input power supply is restored. Respective discrete power supply panels involve a time setting means respectively, therefor the duration of interruption while power is not supplied to an appliance in a system can be adjusted even if input power recovers for each discrete power supply panel. Power is not supplied to an appliance in a system, thus it is possible to prevent the reclosing of power supply to respective appliances forming a system without control and the running of excessive rush current through an overall system at the time of recovery of power after a short break/an interruption.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は電源制御方式、特に
外部電源設備から供給される電源を情報処理システム等
の各機器に分配する複数の個別電源盤を有しており、こ
の個別電源盤からの電源供給のオン/オフにより各機器
の電源制御を実現すると共に電源供給の瞬断、停電発生
後の復電制御を行う電源制御方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power supply control system, and more particularly to a plurality of individual power supply panels for distributing power supplied from external power supply equipment to respective devices such as an information processing system. The present invention relates to a power supply control method that realizes power supply control of each device by turning on / off a power supply and controls power restoration after an instantaneous interruption of power supply or a power failure.

【0002】[0002]

【従来の技術】外部電源設備に複数の個別電源盤が接続
される電源制御方式は、システムの電源を投入(オン)
する際に、個別分電盤の投入タイミングに時間差を設け
ることにより、システム内の機器が同時に電源投入され
ることを回避する。これにより、突入電流(ラッシュカ
ーレント)が外部電源設備の性能(許容限界)を上回わ
らないようにする。
2. Description of the Related Art In a power supply control system in which a plurality of individual power supply panels are connected to an external power supply, a system power is turned on (on).
In doing so, by providing a time difference between the timings of turning on the individual distribution boards, it is possible to prevent devices in the system from being turned on at the same time. This prevents the inrush current (rush current) from exceeding the performance (permissible limit) of the external power supply equipment.

【0003】個別分電盤の投入タイミングに時間差を設
ける方式として、個別電源盤の投入方法がオペレータに
よるマニュアル操作である場合は、オペレータの判断に
より適切な時間間隔をあけることになる。
As a method of providing a time difference in the timing of turning on the individual power distribution boards, if the method of turning on the individual power board is a manual operation by an operator, an appropriate time interval is provided according to the judgment of the operator.

【0004】一方、各個別電源盤の電源投入が、電源制
御装置から各個別電源盤に送出される電源投入信号に応
じて行われる場合には、電源制御装置から各個別電源盤
に送出される電源投入信号に時間差を与えて行う。即
ち、複数の個別電源盤が同時に電源投入されることを回
避し、突入電流が外部電源設備の性能を上回らないよう
にしている。換言すれば、複数の個別電源盤の電源投入
を電源制御装置により一括制御する為に、電源制御装置
は各個別電源盤の電源を所定の順番で投入する電源投入
シーケンスが定められている。
On the other hand, when the power of each individual power board is turned on in response to a power-on signal sent from the power control unit to each individual power board, the power is sent from the power control unit to each individual power board. This is performed by giving a time difference to the power-on signal. That is, it is possible to prevent a plurality of individual power supply panels from being turned on at the same time, so that the inrush current does not exceed the performance of the external power supply equipment. In other words, a power-on sequence is established in which the power-supply control device turns on the power of each individual power-supply panel in a predetermined order so that the power-on of a plurality of individual power-supply panels is controlled collectively by the power-supply control device.

【0005】ところで、各個別電源盤は、停電したと
き、その後の復電に応じて電源再投入を行う。従来は、
各個別電源盤で個々に電源が再投入される。従って、複
数の個別電源盤で略同時に電源再投入されることにな
り、電源再投入に伴う突入電源が大きくなり、外部電源
設備の過電流保護機能が誤動作する慮れがある。
[0005] Incidentally, when a power failure occurs, each individual power supply panel turns on the power again in response to a subsequent power recovery. conventionally,
The power is individually turned on again in each individual power panel. Therefore, the power is restarted substantially simultaneously at the plurality of individual power panels, and the inrush power is increased due to the power restart, and the overcurrent protection function of the external power equipment may malfunction.

【0006】従来の電源制御方式の一例は、特開平4―
17518号公報に記載されている。ここに開示する従
来の多接続電源盤の瞬断復電方式を図15に示す。この
多接続電源盤は、複数の基本部電源盤15a、15b
と、共通部電源盤11とを備える。共通部電源盤11
は、電源再投入制御手段13及びシーケンス制御手段1
2を有する。
An example of a conventional power supply control method is disclosed in
No. 17518. FIG. 15 shows a conventional instantaneous power failure recovery method for a multiple connection power supply panel disclosed herein. This multiple connection power supply panel includes a plurality of basic power supply panels 15a, 15b.
And a common unit power supply panel 11. Common part power panel 11
Are power-on / off control means 13 and sequence control means 1
2

【0007】各基本部電源盤15a、15bは、電源再
投入手段17を有する。シーケンス制御手段12は、基
本部電源盤15a、15bに所定の時間差を設けて電源
投入信号を送出する。電源再投入制御手段13は、停電
が発生したとき、各基本部電源盤15a、15bの復電
後に復電してシーケンス制御手段12を起動する。各基
本部電源盤15a、15b電源再投入手段17は、自電
源盤に停電が発生したとき、電源投入信号を有効とす
る。この構成により、停電が発生したときは、全ての基
本部電源盤15が復電した後に、共通部電源盤11が復
電する構成としている。
Each of the basic power panels 15a and 15b has a power re-supplying means 17. The sequence control means 12 sends out a power-on signal with a predetermined time difference provided between the basic power panels 15a and 15b. When a power failure occurs, the power re-supply control means 13 restores the power after the power supply of each of the basic unit power panels 15a and 15b, and activates the sequence control means 12. The power supply re-supply means 17 of each of the basic power supply panels 15a and 15b validates the power-on signal when a power failure occurs in the own power supply panel. With this configuration, when a power failure occurs, the common unit power supply panel 11 is restored after all of the basic unit power supply panels 15 are restored.

【0008】共通部電源盤11は、復電に応じてシーケ
ンス制御手段12を起動し、全ての基本部電源盤15に
時間差をもって電源投入信号を送出する。また、全ての
基本部電源盤15に送出された電源投入信号は、停電が
発生した特定基本部電源盤15だけで有効となり、電源
再投入が行われる。即ち、停電が発生した基本部電源盤
15のみを時間差で電源投入することが可能となり、電
源再投入に伴う突入電流を最小限にする。
The common part power supply panel 11 activates the sequence control means 12 in response to the power recovery, and sends a power-on signal to all the basic part power supply panels 15 with a time difference. Further, the power-on signal transmitted to all the basic power panels 15 is valid only in the specific basic power panel 15 in which the power failure has occurred, and the power is turned on again. That is, it is possible to turn on only the power supply of the basic unit power supply board 15 in which the power failure has occurred, with a time difference, thereby minimizing the rush current due to the restart of the power supply.

【0009】また、別の従来の電源制御方式が、特開平
6―217457号公報に開示されている。これは、入
力電源の瞬断(制御電源回路の電圧が0Vにならない停
電)が発生した後の復電時における大きな突入電流を防
止することを目的とする電源システムである。
Another conventional power supply control method is disclosed in Japanese Patent Application Laid-Open No. Hei 6-217457. This is a power supply system that aims to prevent a large inrush current at the time of power restoration after an instantaneous interruption of the input power supply (power failure in which the voltage of the control power supply circuit does not become 0 V).

【0010】この電源システムでは、制御電源回路の出
力電圧によって充電されるコンデンサを、電源投入回路
に設け、その充電電圧が所定値以上になっているとき、
リレー接点をオンとして負荷に電力を供給する。入力電
圧の瞬断をホトカプラで検出し、この検出された瞬断が
コンデンサと抵抗の時定数で規定される所定時間以上継
続したとき、トランジスタをオンとし、電源投入回路内
のコンデンサの全てを所定値以下に放電させる。その結
果、瞬断が発生すると、リレー接点が開放されるので、
復電時に大きな突入電流が流れるのを防止し、破壊が回
避できる。
In this power supply system, a capacitor charged by the output voltage of the control power supply circuit is provided in the power-on circuit, and when the charged voltage is higher than a predetermined value,
Turn on the relay contact to supply power to the load. The instantaneous interruption of the input voltage is detected by the photocoupler, and when this detected instantaneous interruption continues for a predetermined time specified by the time constant of the capacitor and the resistor, the transistor is turned on and all the capacitors in the power-on circuit are specified. Discharge below the value. As a result, when a momentary interruption occurs, the relay contacts are opened,
A large rush current is prevented from flowing when power is restored, and destruction can be avoided.

【0011】[0011]

【発明が解決しようとする課題】上述した従来の電源制
御方式には、いくつかの問題点がある。先ず、前者の従
来例にあっては、通常の停電後の復電時に、複数の個別
電源盤で同時に電源再投入が行われることによる電源再
投入に伴う突入電流が大きくなるのを防止すると共に、
入力電源の瞬断が発生した後の復電時に、個別電源盤か
ら電源を供給している各機器への大きな突入電流を防止
する為には、停電の発生を検出すると同時に個別電源盤
を切断する必要があった。この為に、例え個別電源盤か
ら電源を供給している機器自体がある程度瞬断耐力を生
じていても無意味となった。
The above-described conventional power supply control system has several problems. First, in the former conventional example, at the time of power restoration after a normal power outage, it is possible to prevent the inrush current accompanying the power reactivation caused by simultaneous power reactivation by a plurality of individual power panels to be increased. ,
When power is restored after a momentary interruption of the input power, to prevent a large inrush current to each device that is supplying power from the individual power panel, disconnect the individual power panel at the same time as detecting the occurrence of a power failure I needed to. For this reason, it is meaningless even if the device itself supplying power from the individual power supply panel has a certain level of withstand voltage.

【0012】また、後者の従来例にあっては、個々の装
置にある程度の瞬断耐力を持たせると同時に、瞬断が発
生した後の復電時の大きな突入電流の防止を実現してい
るが、通常の停電後の復電時に、各機器が同時に電源再
投入することにより、全体の突入電流が外部電源設備の
性能を上回る慮れが排除できなかった。
Further, in the latter conventional example, individual devices are provided with a certain level of tolerance to instantaneous interruption, and at the same time, prevention of a large inrush current at the time of power recovery after an instantaneous interruption occurs. However, at the time of power restoration after a normal power outage, the power of each device was turned on at the same time, so that the consideration that the total inrush current exceeded the performance of the external power supply equipment could not be eliminated.

【0013】そこで、本発明の1つの目的は、瞬断及び
停電発生後の復電時において、システムを構成する各機
器への電源供給が制御なしで再投入され、システム全体
で過大突入電流を生じるのを効果的に防止する電源制御
方式を提供することにある。
[0013] Therefore, one object of the present invention is to restore the power supply to the respective devices constituting the system without control at the time of power recovery after the occurrence of an instantaneous interruption and a power failure, thereby causing an excessive inrush current in the entire system. It is an object of the present invention to provide a power supply control method for effectively preventing the occurrence of the power supply.

【0014】本発明の他の目的は、瞬断/停電発生後の
復電時において、システムを構成する各機器への電源供
給が制限なしで再投入されて、システムを構成する各機
器の電源投入順が守られない為に、システム立上げが失
敗するのを防止できる電源制御方式を提供することにあ
る。
Another object of the present invention is to provide a power supply to each device constituting the system without any limitation at the time of power restoration after the occurrence of a momentary power failure / power failure. An object of the present invention is to provide a power supply control method capable of preventing the system startup from failing because the turn-on order is not maintained.

【0015】本発明の更に他の目的は、システムを構成
する個々の機器が瞬断後の復電時における突入電流対策
を有していなくても、入力電源の瞬断が発生した後の復
電時の大きな突入電流が防止できる電源制御方式を提供
することにある。
Still another object of the present invention is to provide a method for recovering power after an instantaneous interruption of input power even if individual devices constituting the system do not have a measure against inrush current when power is restored after an instantaneous interruption. An object of the present invention is to provide a power supply control method capable of preventing a large inrush current during power transmission.

【0016】[0016]

【課題を解決するための手段】前述の課題を解決するた
め、本発明による電源制御方式は、次のような特徴的な
構成を採用している。
In order to solve the above-mentioned problems, a power supply control system according to the present invention employs the following characteristic configuration.

【0017】(1)外部電源設備から供給される電力を
個別電源盤を介して機器に供給又は切断する電源制御方
式において、前記個別電源盤は、前記外部電源設備から
の電源の瞬断/停電を検出し、該瞬断/停電の時間が予
め設定した時間を超えるとき、前記機器への前記電力を
遮断状態とする電源制御方式。
(1) In a power supply control system for supplying or disconnecting electric power supplied from an external power supply to an apparatus via an individual power supply panel, the individual power supply panel includes an instantaneous interruption / power failure of a power supply from the external power supply equipment. And when the instantaneous interruption / power failure time exceeds a preset time, the power supply to the device is cut off.

【0018】(2)前記時間の設定は、複数のスイッチ
により行う上記(1)の電源制御方式。
(2) The power supply control method according to the above (1), wherein the time is set by a plurality of switches.

【0019】(3)前記時間の設定は、電源制御装置か
ら通信手段を介して送られる上記(1)の電源制御方
式。
(3) The power setting method according to the above (1), wherein the setting of the time is sent from a power control device via a communication means.

【0020】(4)前記瞬断/停電の時間は、クロック
信号をカウンタでカウントすることにより求める上記
(1)、(2)又は(3)の電源制御方式。
(4) The power supply control method according to the above (1), (2) or (3), wherein the instantaneous interruption / power failure time is obtained by counting a clock signal with a counter.

【0021】(5)外部電源設備からシステムを構成す
る複数の機器に個別電源盤を介して電力を供給又は切断
する電源制御方式において、前記各個別電源盤は、停電
を検出する停電検出手段、前記検出時から計時を開始す
る計時手段、時間設定手段、前記計時手段からの出力と
前記時間設定手段からの出力とを比較する比較手段及び
該比較手段の出力により前記外部電源設備の出力電力の
前記機器への供給/切断を制御する電源出力スイッチン
グ手段を含む電源制御方式。
(5) In a power supply control system for supplying or disconnecting power from an external power supply equipment to a plurality of devices constituting a system via individual power supply panels, each of the individual power supply panels includes a power failure detection means for detecting a power failure, A timer means for starting time measurement from the detection time, a time setting means, a comparing means for comparing an output from the time measuring means with an output from the time setting means, and an output of the external power supply equipment by an output of the comparing means. A power supply control method including a power supply output switching means for controlling supply / disconnection to the device.

【0022】(6)前記電源出力スイッチング手段は、
電磁リレーを含む上記(5)の電源制御方式。
(6) The power supply output switching means includes:
The power supply control method according to the above (5) including an electromagnetic relay.

【0023】(7)前記計時手段は、既知周期のフロッ
ク信号を計数するカウンタである上記(5)又は(6)
の電源制御方式。
(7) The time counting means is a counter for counting a flock signal of a known cycle.
Power control method.

【0024】[0024]

【発明の実施の形態】以下、本発明の電源制御方式の好
適実施形態例の構成及び動作を添付図、特に、図1乃至
図14を参照して詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The construction and operation of a preferred embodiment of a power supply control system according to the present invention will be described below in detail with reference to the accompanying drawings, in particular, FIGS.

【0025】先ず、図1は本発明の電源制御方式の好適
実施形態例のシステム構成図である。この電源制御方式
のシステムは、外部電源設備20と、これに接続された
n個の個別電源盤30a、30b、…、30nと、各個
別電源盤30に接続される機器40a、40b、…・4
0nとを備える。ここで、外部電源設備20は、好まし
くはCVCF(Constant Voltage C
onstant Frequency)機能を有する。
機器40は、電源を制御されるシステム内の構成機器群
を示す。個別電源盤30は、外部電源設備20より供給
される電力を各機器40に分配供給するものであり、個
別に供給/切断の制御を行うことが可能である。
FIG. 1 is a system configuration diagram of a preferred embodiment of a power supply control system according to the present invention. The power supply control system includes an external power supply system 20, n individual power supply panels 30a, 30b,..., 30n connected thereto, and devices 40a, 40b,. 4
0n. Here, the external power supply equipment 20 is preferably a CVCF (Constant Voltage C).
It has the function of "instant frequency".
The device 40 indicates a component device group in the system whose power is controlled. The individual power supply panel 30 distributes and supplies the power supplied from the external power supply equipment 20 to each device 40, and can individually control supply / disconnection.

【0026】図2は、図1の個別電源盤30の詳細ブロ
ック図である。尚、図1中のn個の個別電源盤30a―
30nは、同一構成であることを可とするので、ここで
は個別電源30として1個のみ示す。この個別電源盤3
0は、停電検出手段31、計時手段32、比較手段3
3、電源出力スイッチング(切替)手段34、電源投入
・切断指示スイッチ35、時間設定手段36及びバッテ
リ部37を有する。
FIG. 2 is a detailed block diagram of the individual power panel 30 of FIG. Incidentally, the n individual power supply panels 30a in FIG.
Since 30n can have the same configuration, only one individual power supply 30 is shown here. This individual power panel 3
0 is a power failure detection means 31, a time measurement means 32, a comparison means 3
3. It has a power output switching (switching) means 34, a power on / off instruction switch 35, a time setting means 36, and a battery unit 37.

【0027】ここで、電源出力スイッチング手段34
は、外部電源設備20からの供給電力を、対応する機器
40に対して供給又は切断する手段である。バッテリ部
37は、外部電源設備20が停電となった場合に、この
個別電源盤30が必要とする動作電力を供給する。電源
投入・切断指示スイッチ35は、オペレータが操作する
ことにより、電源出力スイッチング手段34にパワーオ
ン/オフ信号を出力する。停電検出手段31は、外部電
源設備20からの供給電源を検出し、停電を検出する
と、計時手段32に対する停電検出信号出力を有効状態
にする。
Here, the power supply output switching means 34
Is means for supplying or disconnecting power supplied from the external power supply equipment 20 to the corresponding device 40. The battery unit 37 supplies the operation power required by the individual power supply panel 30 when the external power supply equipment 20 is out of power. The power on / off instruction switch 35 outputs a power on / off signal to the power output switching means 34 when operated by an operator. The power failure detection means 31 detects the power supply from the external power supply equipment 20, and when a power failure is detected, makes the power failure detection signal output to the time keeping means 32 valid.

【0028】計時手段32は、停電検出手段31からの
停電検出信号が有効状態になると計時を開始して、計時
値を比較手段33に出力する。時間設定手段36は、オ
ペレータが操作することにより、停電発生検出から電源
出力スイッチング手段34を切断状態にする迄の時間を
設定する。この設定された時間値は、比較手段33に供
給され、計時手段32からの計時値と時間設定手段36
から供給される時間値とを比較する。両時間値が一致す
ると、電源出力スイッチング手段34に対する強制切断
指示信号を有効状態にする。
When the power failure detection signal from the power failure detection means 31 becomes valid, the time measurement means 32 starts timekeeping and outputs the time value to the comparison means 33. The time setting means 36 sets the time from the detection of the occurrence of the power failure to the time when the power supply output switching means 34 is turned off by the operation of the operator. The set time value is supplied to the comparing means 33, and the time value from the time measuring means 32 and the time setting means 36
With the time value supplied from. When the two time values match, the forced disconnection instruction signal to the power supply output switching means 34 is made valid.

【0029】次に、図3は、図2に示す計時手段32と
時間設定手段36の詳細回路構成図を示す。計時手段3
2は、例えば、4MH2のクロック信号を発生するオシ
レータ(発振器)321、分周器322、AND(論理
積)ゲート323及び例えば、8ビットのカウンタ32
4を有する。
Next, FIG. 3 shows a detailed circuit configuration diagram of the clock means 32 and the time setting means 36 shown in FIG. Timekeeping means 3
Reference numeral 2 denotes an oscillator (oscillator) 321 for generating a 4MH2 clock signal, a frequency divider 322, an AND (logical product) gate 323, and an 8-bit counter 32, for example.
4

【0030】分周期322は、オシレータ321の4M
Hzのクロック信号を13回分周して、1.6384m
sのクロックとして出力する。ANDゲート323は、
停電検出手段31からの停電出力信号と、分周器322
からのクロック信号の論理積をカウンタ324に出力す
る。即ち、停電検出手段31からの停電検出信号が有効
状態の場合のみ、カウンタ324にクロック信号が供給
される。
The dividing period 322 corresponds to the 4M of the oscillator 321.
Hz clock signal is divided 13 times to 1.6384 m
Output as s clock. AND gate 323
A power failure output signal from the power failure detecting means 31 and a frequency divider 322
And outputs the logical product of the clock signals from the counter 324 to the counter 324. That is, the clock signal is supplied to the counter 324 only when the power failure detection signal from the power failure detection means 31 is in the valid state.

【0031】カウンタ324は、ANDゲート323を
介して供給されるクロック信号により、1.6384m
s毎に1カウントずつインフレメントし、このカウンタ
値を比較手段(コンパレータ)33に出力する。カウン
タ324は、例えば、8ビットであり、入力クロックが
上述の如く1.6384msの場合には最大714.7
92msまで計時可能である。また、カウンタ324の
マスタリセット端子には、停電検出手段31からの停電
検出信号が入力される。このカウンタ324のマスタリ
セット端子が負論理であり、停電検出手段31からの停
電検出信号が非有効状態である場合において、カウンタ
324はリセット状態となる。
The counter 324 operates at 1.6384 m according to a clock signal supplied through the AND gate 323.
Inflation is performed by one count every s, and the count value is output to the comparing means (comparator) 33. The counter 324 is, for example, 8 bits, and has a maximum of 714.7 when the input clock is 1.6384 ms as described above.
Time can be measured up to 92 ms. Further, a power failure detection signal from the power failure detection means 31 is input to a master reset terminal of the counter 324. When the master reset terminal of the counter 324 has a negative logic and the power failure detection signal from the power failure detecting means 31 is in an invalid state, the counter 324 is reset.

【0032】他方、時間設定手段36は、8個のスイッ
チ361a―361nと、8個のプルアップ抵抗362
a―362nから構成される。スイッチ361a―36
1nの個々のスイッチの一方の端子は接地され、他方の
端子はプルアップ抵抗362a―362nに接続され、
コンパレータ33に入力される。
On the other hand, the time setting means 36 includes eight switches 361 a to 361 n and eight pull-up resistors 362.
a-362n. Switches 361a-36
One terminal of each of the 1n switches is grounded, the other terminal is connected to pull-up resistors 362a-362n,
It is input to the comparator 33.

【0033】比較手段である8ビットのコンパレータ3
3は、計時手段32からの8ビットの計時値と、時間設
定手段36からオペレータが設定した8ビットの時間値
を比較する。両時間値が一致すると、強制切替指示信号
を電源出力スイッチング手段34に出力する。
An 8-bit comparator 3 serving as comparison means
3 compares the 8-bit time value from the time measuring means 32 with the 8-bit time value set by the operator from the time setting means 36. When the two time values match, a forced switching instruction signal is output to the power supply output switching means 34.

【0034】尚、この例において、スイッチ361a―
361nの全ての設定をオン状態に設定することを避け
なければならない。その理由は、仮にこれらスイッチ3
61a―361nを全てオン状態に設定すると、時間設
定手段36から比較手段33に供給される時間は0とな
る。一方、停電が発生していない状態での計時手段32
から比較手段33へ供給される計時値は0である。従っ
て、停電が生じていない状態において時間値と計時値は
常に一致し、比較手段33からの強制切断指示信号は常
に有効状態となってしまう為である。この問題を解決す
る方法には、いくつか考えられるが、本発明と直接関係
がないので、ここでは説明を省略する。
In this example, the switch 361a-
It is necessary to avoid setting all the settings of the 361n to the ON state. The reason is that these switches 3
When all 61a-361n are set to the ON state, the time supplied from the time setting means 36 to the comparing means 33 becomes zero. On the other hand, the timekeeping means 32 in a state where no power failure occurs
The time value supplied to the comparing means 33 from is 0. Therefore, the time value and the measured value always match in a state where no power failure occurs, and the forced disconnection instruction signal from the comparing means 33 is always in a valid state. There are several methods for solving this problem, but they are not directly related to the present invention, and thus description thereof is omitted here.

【0035】次に、図4を参照して、図2に示した電源
出力スイッチング手段34の具体的回路図を示す。図4
において、電源出力スイッチング手段34は、フリップ
フロップ(F/F)回路341、リレードライバ回路3
42、電磁リレー343、電源入力端子盤344、電源
出力端子盤345及びAND(論理積)回路346を有
する。
Next, a specific circuit diagram of the power supply output switching means 34 shown in FIG. 2 will be described with reference to FIG. FIG.
In the power supply output switching means 34, the flip-flop (F / F) circuit 341 and the relay driver circuit 3
42, an electromagnetic relay 343, a power input terminal board 344, a power output terminal board 345, and an AND (logical product) circuit 346.

【0036】電源入力端子盤344には、外部電源設備
20から電力供給線が接続され、電磁リレー343の入
力側に電源入力を供給する。また、電源出力端子盤34
5には、機器40(図1参照)への電力出力線が接続さ
れる。ANDゲート346は、電源投入・切断指示スイ
ッチ35からのパワーオフ信号と、比較手段33からの
強制切断指示信号のAND信号をF/F回路341に出
力する。
A power supply line from the external power supply 20 is connected to the power input terminal board 344, and supplies power to the input side of the electromagnetic relay 343. The power output terminal board 34
5, a power output line to the device 40 (see FIG. 1) is connected. The AND gate 346 outputs to the F / F circuit 341 a power-off signal from the power on / off instruction switch 35 and an AND signal of a forced disconnection instruction signal from the comparing means 33.

【0037】F/F回路341は、電源投入・切断指示
スイッチ35からパワーオン信号を受けると、リレード
ライバ回路342に対する電磁リレーセット指示信号を
有効状態にする。また、ANDゲート346を通じて電
源投入・切断指示スイッチ35からパワーオフ信号を受
けるか或は比較手段33から強制切断指示信号を受ける
と、リレードライバ回路342に対する電磁リレーセッ
ト指示信号を非有効状態にする。
When the F / F circuit 341 receives the power-on signal from the power on / off instruction switch 35, the F / F circuit 341 activates the electromagnetic relay set instruction signal to the relay driver circuit 342. When a power-off signal is received from the power-on / off instruction switch 35 through the AND gate 346 or a forced-off instruction signal is received from the comparison means 33, the electromagnetic relay set instruction signal to the relay driver circuit 342 is disabled. .

【0038】リレードライバ回路342は、F/F回路
341から電磁リレーセット指示信号が有効状態であれ
ば、電磁リレー駆動信号を有効状態にする。F/F回路
341からの電磁リレーセット指示信号が非有効状態で
あれば、電磁リレー駆動信号を非有効状態にする。電磁
リレー343は、リレードライバ回路342からの電磁
リレーセット指示信号が有効状態であれば、リレーを閉
状態にし、リレードライバ回路342からの電磁リレー
セット指示信号が非有効状態であれば、リレー343を
開状態にする。電磁リレー343のリレーが閉状態であ
れば、電源入力端子盤344に入力された供給電力は、
電源出力端子盤345を介して機器40に出力又は供給
される。
If the electromagnetic relay set instruction signal from the F / F circuit 341 is valid, the relay driver circuit 342 makes the electromagnetic relay drive signal valid. If the electromagnetic relay set instruction signal from the F / F circuit 341 is in an invalid state, the electromagnetic relay drive signal is set to an invalid state. The electromagnetic relay 343 closes the relay when the electromagnetic relay set instruction signal from the relay driver circuit 342 is in the valid state, and the relay 343 when the electromagnetic relay set instruction signal from the relay driver circuit 342 is in the invalid state. Open. If the relay of the electromagnetic relay 343 is closed, the power supplied to the power input terminal board 344 is
The power is output or supplied to the device 40 via the power output terminal board 345.

【0039】尚、図1の外部電源設備20、機器40、
図2の停電検出手段31、バッテリ部37、電源投入・
切断指示スイッチ35は、当業者に周知であるので、こ
こで詳細説明は省略する。
The external power supply equipment 20, equipment 40,
The power failure detection means 31, the battery unit 37,
Since the disconnection instruction switch 35 is well known to those skilled in the art, a detailed description thereof will be omitted here.

【0040】次に、図2の個別電源盤30の各部分の動
作を、図5及び図6のタイムチャートを使用して説明す
る。図2の電源投入・切断指示スイッチ35のパワーオ
ンスイッチをオペレータが押すと、パワーオン指示信号
が電源出力スイッチング手段34に送られる。電源出力
スイッチング手段34は、外部電源設備20からの入力
電源を、出力電源として機器40に出力する。この状態
を図5及び図6の(a)に示す。
Next, the operation of each part of the individual power supply panel 30 of FIG. 2 will be described with reference to time charts of FIGS. When the operator presses the power on switch of the power on / off instruction switch 35 in FIG. 2, a power on instruction signal is sent to the power output switching means 34. The power output switching means 34 outputs the input power from the external power supply facility 20 to the device 40 as an output power. This state is shown in FIGS. 5 and 6A.

【0041】この状態で、外部電源設備20から供給電
力に停電が生じると、停電検出手段31がこれを検出
し、停電検出信号を有効状態にする。有効状態の停電検
出信号を受けた計時手段32は計時を開始し、例えば、
1.6384ms毎に1ずつカウントアップする。この
計時値は、比較手段33に出力される。この状態を図5
及び図6の(b)に示す。
In this state, when a power failure occurs in the electric power supplied from the external power supply equipment 20, the power failure detection means 31 detects this and makes the power failure detection signal valid. The timing means 32, which has received the power failure detection signal in the valid state, starts timing, for example,
Count up by 1 every 1.6384 ms. This time value is output to the comparing means 33. This state is shown in FIG.
And (b) of FIG.

【0042】例えば、時間設定手段36の設定時間が
「3」の場合の例を説明する。停電時間が1.6384
ms×3=4.9152ms未満の場合には、計時手段
32から出力される計時値と時間設定手段36から出力
される時間値は一致しないので、比較手段33から強制
切断指示信号は出力されない。しかし、停電時間が上記
時間を超えると、計時手段32から出力される計時値
と、時間設定手段36から出力される時間値が一致す
る。そこで、比較手段33は、電源出力スイッチング手
段34に対し強制切断指示信号を出力する。
For example, a case where the time set by the time setting means 36 is "3" will be described. Blackout time is 1.6384
When ms × 3 = 4.9152 ms or less, the timer output from the timer 32 does not match the time output from the time setting unit 36, so that the comparison unit 33 does not output the forced disconnection instruction signal. However, if the power outage time exceeds the above time, the time value output from the time measuring means 32 and the time value output from the time setting means 36 match. Therefore, the comparing means 33 outputs a forced disconnection instruction signal to the power supply output switching means 34.

【0043】この強制切断指示信号を受けると、図4の
AND回路346を介して、強制切断指示信号はF/F
回路341のマスタリセット端子に入力される。そこ
で、F/F回路341は、リレードライバ回路342に
対する電磁リレーセット指示信号を非有効状態にする。
リレードライバ回路342は、電磁リレーセット指示信
号が非有効状態にされたことにより、電磁リレー駆動信
号を非有効状態にする。電磁リレー343は、リレーセ
ット指示信号が非有効状態にされたことにより、電磁リ
レー343を開状態にする。これが図5の(c)に示す
状態である。
When this forced disconnection instruction signal is received, the forced disconnection instruction signal is sent to the F / F through AND circuit 346 in FIG.
The signal is input to the master reset terminal of the circuit 341. Therefore, the F / F circuit 341 sets the electromagnetic relay set instruction signal to the relay driver circuit 342 to an invalid state.
The relay driver circuit 342 sets the electromagnetic relay drive signal to the non-valid state when the electromagnetic relay set instruction signal is set to the non-valid state. The electromagnetic relay 343 opens the electromagnetic relay 343 when the relay set instruction signal is disabled. This is the state shown in FIG.

【0044】停電時間が上記時間を超えた場合の動作後
に、入力電源が復帰した場合には、出力電源は切断され
たままの状態となる(図5の(d)参照)。
When the input power returns after the operation when the power failure time exceeds the above-mentioned time, the output power remains off (see FIG. 5D).

【0045】次に、上述の個別電源盤30の動作に基づ
き、システム全体の動作を図1を参照して説明する。前
提条件として、機器40a、40b及び40nは、夫々
20ms、10ms及び20msの瞬断耐力を有すると
仮定する。
Next, the operation of the entire system based on the operation of the individual power supply panel 30 will be described with reference to FIG. As a precondition, it is assumed that the devices 40a, 40b, and 40n have instantaneous interruption tolerances of 20 ms, 10 ms, and 20 ms, respectively.

【0046】個別電源盤30a、30b、30nは、時
間設定手段36の設定を“6”とすると、1.6384
ms×6=9.8304ms以下の瞬断では、これら個
別電源盤30a、30b、30nのいずれも、対応する
機器40a、40b、40nへの電源を遮断せず、シス
テムは正常に運転を継続することとなる。また、9.8
304msを超える停電が発生した場合には、全ての機
器の電源が落ち復電時において制御されずに全装置の電
源が投入されることはない。
The individual power supply panels 30a, 30b, 30n have 1.6384 when the setting of the time setting means 36 is "6".
In an instantaneous interruption of ms × 6 = 9.8304 ms or less, none of these individual power supply panels 30a, 30b, 30n shuts off the power to the corresponding devices 40a, 40b, 40n, and the system continues to operate normally. It will be. Also, 9.8
When a power outage exceeding 304 ms occurs, the power of all the devices is turned off, and the power of all the devices is not turned on without being controlled when the power is restored.

【0047】個別電源盤30a、30nの時間設定手段
36の設定値を“11”に設定し、個別電源盤30bの
時間設定手段36に対する設定値を“6”に設定した場
合、9.8304msを超え18.0224ms以下の
瞬断では、機器40bのみ電源遮断され、機器40a、
40nは運転を継続する。
When the setting value of the time setting means 36 of the individual power supply panels 30a and 30n is set to "11" and the setting value of the time setting means 36 of the individual power supply panel 30b is set to "6", 9.8304 ms is obtained. In the case of an instantaneous interruption of 18.0224 ms or less, only the device 40b is powered off and the device 40a,
40n continues operation.

【0048】上述の如く、本発明の上述の実施形態例に
あっては、F/F回路341で強制切断指示信号をラッ
チしているので、一旦電磁リレー343を強制切断した
後は、仮に入力電源が復帰しても、制御されずに配下の
機器40へ電源が供給されることを防止する。また、個
別電源盤30a―30nには、夫々時間設定手段36を
有しているので、各個別電源盤30毎に入力電源が復電
しても、配下の機器40に電源を供給しない停電時間の
長さを調整することが可能である。
As described above, in the above-described embodiment of the present invention, since the forcible disconnection instruction signal is latched by the F / F circuit 341, once the electromagnetic relay 343 is forcibly disconnected, the input is temporarily stopped. Even if the power is restored, it is possible to prevent the power from being supplied to the subordinate device 40 without being controlled. In addition, since the individual power supply panels 30a to 30n each have the time setting means 36, even if the input power supply is restored for each individual power supply panel 30, the power supply to the subordinate equipment 40 is not supplied. It is possible to adjust the length.

【0049】次に、図7及至図14を参照して、本発明
の電源制御方式の他の実施形態例を説明する。先ず、図
7は、電源制御方式のシステム全体の構成図である。こ
のシステムは、外部電源設備50、n個の個別電源盤6
0a、60b、…60n、個別電源盤60a―60nに
対応するn個の機器70a―70n及び電源制御装置8
0を有する。
Next, another embodiment of the power supply control system according to the present invention will be described with reference to FIGS. First, FIG. 7 is a configuration diagram of the entire power supply control system. The system comprises an external power supply 50, n individual power panels 6
60a, n devices 70a-70n corresponding to the individual power panels 60a-60n, and the power control device 8
Has zero.

【0050】外部電源設備50は、システム全体に電源
を供給するものであり、図1の外部電源設備20と同様
にCVCF機能を有するのが好ましい。機器70a―7
0nは、システムを構成する機器群である。個別電源盤
60a―60nは、外部電源設備50より供給される電
力を機器70a―70nに分配供給するものであり、個
別に供給/切断(又は遮断)可能である。
The external power supply 50 supplies power to the entire system, and preferably has a CVCF function similarly to the external power supply 20 of FIG. Equipment 70a-7
0n is a device group constituting the system. The individual power supply panels 60a to 60n distribute and supply the power supplied from the external power supply equipment 50 to the devices 70a to 70n, and can individually supply / disconnect (or cut off).

【0051】図8は、図7の個別電源盤60の詳細構成
図である。各個別電源盤60は、停電検出手段61、計
時手段62、比較手段63、電源出力スイッチング手段
64、通信手段65、時間設定手段66及びバッテリ部
67を有する。
FIG. 8 is a detailed configuration diagram of the individual power panel 60 of FIG. Each individual power panel 60 includes a power failure detection unit 61, a clock unit 62, a comparison unit 63, a power output switching unit 64, a communication unit 65, a time setting unit 66, and a battery unit 67.

【0052】電源出力スイッチング手段64は、外部電
源設備50からの供給電力を機器70に供給/遮断す
る。バッテリ部67は外部電源設備50が停電状態のと
き、個別電源盤60が必要とする動作電力を供給する。
通信手段65は、電源制御装置80から個別電源盤60
に発行されるコマンドを受信し、解析し、時間設定手段
66及び電源出力スイッチング手段64に後述する信号
を出力する。
The power supply output switching means 64 supplies / cuts off the power supplied from the external power supply equipment 50 to / from the equipment 70. The battery unit 67 supplies operating power required by the individual power panel 60 when the external power supply equipment 50 is in a power failure state.
The communication means 65 is provided from the power control device 80 to the individual power panel 60.
Is received and analyzed, and a signal described later is output to the time setting means 66 and the power supply output switching means 64.

【0053】電源制御装置80から個別電源盤60に送
られるコマンドの例を図12及至図14に示す。
FIGS. 12 to 14 show examples of commands sent from the power supply control unit 80 to the individual power supply panel 60. FIG.

【0054】図12はパワーオンコマンドの例である。
通信手段65は、このパワーオンコマンドを受信する
と、電源出力スイッチング手段64にパワーオン信号を
出力する。
FIG. 12 shows an example of a power-on command.
Upon receiving the power-on command, the communication unit 65 outputs a power-on signal to the power output switching unit 64.

【0055】図13は、パワーオフコマンドの例であ
る。通信手段65は、このパワーオフコマンドを受信す
ると、電源出力スイッチング手段64にパワーオフ信号
を出力する。
FIG. 13 shows an example of the power off command. When receiving the power-off command, the communication unit 65 outputs a power-off signal to the power output switching unit 64.

【0056】図14は、時間設定コマンドの例である。
通信手段65は、この時間設定コマンドを受信すると、
時間設定手段66に時間値データを出力する。
FIG. 14 shows an example of the time setting command.
When the communication means 65 receives this time setting command,
The time value data is output to the time setting means 66.

【0057】停電検出手段61は、外部電源設備50か
らの供給電源の停止(停電)を検出し、計時手段62に
対する停電検出信号出力を有効状態にする。計時手段6
2は、停電検出手段61からの停電検出信号が有効状態
となったことを契機に計時を開始する。この計時値を比
較手段63に送出する。時間設定手段66は、通信手段
65から出力される時間値データを取込み、停電発生検
出から電源出力スイッチング手段64の状態を遮断状態
にする迄の時間を設定する。この設定された時間値は、
比較手段63に供給される。比較手段63は、計時手段
62から供給された計時値と、時間設定手段66から供
給される時間値とを比較する。両者が一致すると、電源
出力スイッチング手段64に対する強制切断指示信号を
有効状態にする。
The power failure detection means 61 detects the stop (power failure) of the power supply from the external power supply equipment 50 and makes the power failure detection signal output to the time keeping means 62 valid. Timekeeping means 6
2 starts timing when the power failure detection signal from the power failure detection means 61 becomes effective. The time value is sent to the comparing means 63. The time setting means 66 takes in the time value data output from the communication means 65 and sets the time from the detection of the power failure occurrence to the time when the state of the power supply output switching means 64 is turned off. This set time value is
It is supplied to the comparing means 63. The comparing means 63 compares the time value supplied from the time measuring means 62 with the time value supplied from the time setting means 66. If the two match, the forced disconnection instruction signal to the power supply output switching means 64 is made valid.

【0058】図9は、図8の計時手段62、比較手段6
3、通信手段65及び時間設定手段66の具体例を示
す。時間設定手段66は、例えば、8ビットのレジスタ
である。比較手段63は、例えば、8ビットのコンパレ
ータ(比較器)である。比較手段63は、計時手段62
からの8ビットの計時値と、時間設定手段66であるレ
ジスタからの8ビットの時間値を比較し、同一の値とな
ったとき、強制切断指示信号を出力する。計時手段62
は、前述の例と同様に、オシレータ621、分周器62
2、ANDゲート回路623及びカウンタ624を有す
る。
FIG. 9 shows the timing means 62 and the comparing means 6 of FIG.
3. Specific examples of the communication means 65 and the time setting means 66 will be described. The time setting means 66 is, for example, an 8-bit register. The comparing means 63 is, for example, an 8-bit comparator (comparator). The comparing means 63 includes a time measuring means 62
Is compared with the 8-bit time value from the register which is the time setting means 66, and when the value becomes the same, a forced disconnection instruction signal is output. Timing means 62
Are the oscillator 621 and the frequency divider 62 as in the above-described example.
2. It has an AND gate circuit 623 and a counter 624.

【0059】図10は、図8の電源出力スイッチング手
段64の詳細回路構成図を示す。図4の対応手段34と
同様に、F/F回路641、リレードライバ回路64
2、電磁リレー643、電源入力端子盤644、電源出
力端子盤645及びANDゲート回路646を有する。
動作も電源出力スイッチング手段34と同様であるの
で、反復説明は省略する。
FIG. 10 is a detailed circuit configuration diagram of the power supply output switching means 64 of FIG. 4, the F / F circuit 641, the relay driver circuit 64
2. It has an electromagnetic relay 643, a power input terminal board 644, a power output terminal board 645, and an AND gate circuit 646.
The operation is the same as that of the power supply output switching means 34, and therefore, the repeated description is omitted.

【0060】次に、図7及び図8の個別電源盤60の動
作を図11のタイムチャートに示す。通信手段65から
パワーオン指示信号が電源出力スイッチング手段64に
与えられると、この電源出力スイッチング手段64は、
外部電源設備50からの電源を対応する機器70に供給
する(図11の(a)参照)。
Next, the operation of the individual power supply panel 60 of FIGS. 7 and 8 is shown in the time chart of FIG. When a power-on instruction signal is given from the communication means 65 to the power output switching means 64, the power output switching means 64
The power from the external power supply equipment 50 is supplied to the corresponding device 70 (see FIG. 11A).

【0061】この状態で外部電源設備50からの供給電
源に停電が発生すると、停電検出手段61がこれを検出
し、停電検出信号を有効状態とする。この停電検出信号
を受けた計時手段62は計時を開始し、例えば、1.6
384ms毎に1ずつカウントアップし、計時値を比較
手段63に出力する(図11の(b)参照)。
In this state, when a power failure occurs in the power supply from the external power supply equipment 50, the power failure detection means 61 detects this and makes the power failure detection signal valid. The timing means 62 which has received the power failure detection signal starts timing, for example, 1.6.
It counts up by one every 384 ms, and outputs the counted value to the comparing means 63 (see FIG. 11B).

【0062】一方、この比較手段63には、通信手段6
5を介して電源制御装置80から入力されレジスタ66
に格納された時間設定値が入力される。両者が一致する
と、比較手段63が電源出力スイッチング手段64に対
して強制切断指示信号が出力される。この強制切断信号
が発生した場合の電源出力スイッチング手段64の動作
は、図11の(c)及び(a)のとおりであり、図1及
至図6の実施形態例の場合と同様であるので説明は省略
する。
On the other hand, the comparing means 63 includes the communication means 6
5 from the power supply control device 80 via the register 66
The time set value stored in is input. If they match, the comparing means 63 outputs a forced disconnection instruction signal to the power supply output switching means 64. The operation of the power supply output switching means 64 when this forced disconnection signal is generated is as shown in FIGS. 11 (c) and 11 (a) and is the same as that of the embodiment of FIGS. Is omitted.

【0063】以上、本発明の電源制御方式の構成及び動
作を好適実施形態例につき詳述した。しかし、本発明の
精神及至要旨を逸脱することなく種々の変形変更が可能
であること、当業者には容易に理解できよう。
The configuration and operation of the power supply control system of the present invention have been described in detail with reference to the preferred embodiment. However, it will be readily apparent to those skilled in the art that various modifications can be made without departing from the spirit and scope of the invention.

【0064】[0064]

【発明の効果】上述の説明から理解される如く、本発明
の電源制御方式によると、以下に説明する如き種々の顕
著な効果が得られる。
As will be understood from the above description, according to the power supply control system of the present invention, various remarkable effects can be obtained as described below.

【0065】第1に、外部電源設備の停電が一定時間を
超えて一度機器への電源供給を切(遮)断した後は、例
え入力電源が復電しても、制御されずに配下の機器へ電
源を供給しないので、瞬断/停電後の復電時に、システ
ムを構成する各機器への電源供給が制御なしで再投入さ
れ、システム全体で大きな突入電流が流れるのを阻止す
ることが可能である。
First, after the power supply to the external power supply equipment is cut off (blocked) once for a certain period of time after a certain period of time, even if the input power supply is restored, the power supply to the subordinate equipment is not controlled. Since power is not supplied to the equipment, when power is restored after a momentary power failure or power outage, the power supply to each of the components that make up the system is turned on again without control, preventing a large inrush current from flowing through the entire system. It is possible.

【0066】第2に、システムの瞬断/停電発生後の復
電時に、各機器への電源供給が制御なしで再投入され、
システムを構成する各機器の電源投入順が守られない為
に、システム立上げ失敗を防止できる。その理由は、時
間設定手段への設定時間値を、システム内の構成機器の
うち、最低瞬断耐力しか有しない機器の瞬断耐力時間以
下に設定することにより、停電が時間設定手段の設定時
間値を超えた場合は、全ての機器への電源供給が停止さ
れ、その後入力電源が復電しても、制御されずに配下の
機器へ電源を供給しないよう構成している為である。
Secondly, when the system is restored after a momentary power failure or power failure, the power supply to each device is turned on again without control.
Since the power-on order of each device constituting the system is not maintained, failure in starting the system can be prevented. The reason is that by setting the set time value to the time setting means to be equal to or less than the instantaneous power failure tolerance time of the device having only the minimum instantaneous power failure tolerance among the constituent devices in the system, the power failure can be prevented by the time set by the time setting means. If the value is exceeded, the power supply to all devices is stopped, and even if the input power is restored, the power is not supplied to the subordinate devices without being controlled.

【0067】第3に、個別電源盤毎に時間設定手段を有
しており、停電により電源供給を停止した後は、入力電
源が復帰しても制御されずに配下の機器へ電源を供給し
ないとする停電時間が個々に設定できる構成であるの
で、システムの構成及び運用にフレキシビリティを有す
る。
Thirdly, each individual power panel has a time setting means. After the power supply is stopped due to a power failure, the power is not supplied to the subordinate equipment without being controlled even if the input power is restored. Therefore, the system has flexibility in the configuration and operation of the system.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の電源制御方式の好適実施形態例のシス
テム全体の構成図である。
FIG. 1 is a configuration diagram of an entire system according to a preferred embodiment of a power supply control system of the present invention.

【図2】図1のシステムの個別電源盤の詳細構成図であ
る。
FIG. 2 is a detailed configuration diagram of an individual power panel of the system of FIG. 1;

【図3】図2の個別電源盤内の一部分の詳細構成図であ
る。
FIG. 3 is a detailed configuration diagram of a part in the individual power supply panel of FIG. 2;

【図4】図2の個別電源盤内の図3とは別の部分の詳細
構成図である。
FIG. 4 is a detailed configuration diagram of a portion different from FIG. 3 in the individual power supply panel of FIG. 2;

【図5】図1のシステムの動作説明用タイムチャートで
ある。
FIG. 5 is a time chart for explaining the operation of the system in FIG. 1;

【図6】図1のシステムの図5と類似するタイムチャー
トである。
FIG. 6 is a time chart similar to FIG. 5 of the system of FIG. 1;

【図7】本発明の電源制御方式の他の実施形態例のシス
テム全体の構成図である。
FIG. 7 is a configuration diagram of an entire system according to another embodiment of the power supply control method of the present invention.

【図8】図7のシステムの個別電源盤の詳細構成図であ
る。
FIG. 8 is a detailed configuration diagram of an individual power panel of the system of FIG. 7;

【図9】図8の個別電源盤の一部分の詳細構成図であ
る。
FIG. 9 is a detailed configuration diagram of a part of the individual power supply panel of FIG. 8;

【図10】図8の個別電源盤の図9と別の部分の詳細構
成図である。
FIG. 10 is a detailed configuration diagram of another part of the individual power panel of FIG. 8 different from FIG. 9;

【図11】図7のシステムの動作説明用タイムチャート
である。
FIG. 11 is a time chart for explaining the operation of the system in FIG. 7;

【図12】本発明の電源制御方式におけるパワーオンコ
マンドの例を示す図である。
FIG. 12 is a diagram showing an example of a power-on command in the power supply control method of the present invention.

【図13】本発明の電源制御方式におけるパワーオフコ
マンドの例を示す図である。
FIG. 13 is a diagram showing an example of a power-off command in the power supply control method of the present invention.

【図14】本発明の電源制御方式の時間値設定コマンド
の例を示す図である。
FIG. 14 is a diagram showing an example of a time value setting command of the power supply control method according to the present invention.

【図15】従来の電源システムの原理を示すブロック図
である。
FIG. 15 is a block diagram showing the principle of a conventional power supply system.

【符号の説明】[Explanation of symbols]

20、50 外部電源設備 30、60 個別電源盤 40、70 機器 31、61 停電検出手段 32、62 計時手段 33、63 比較手段 34、64 電源出力スイッチング手段 36、66 時間設定手段 80 電源制御装置 361 スイッチ 321、621 オシレータ 322、622 分周器 324、624 カウンタ 343、643 電磁リレー 20, 50 External power supply equipment 30, 60 Individual power supply panel 40, 70 Equipment 31, 61 Power failure detection means 32, 62 Clocking means 33, 63 Comparison means 34, 64 Power output switching means 36, 66 Time setting means 80 Power control device 361 Switch 321,621 Oscillator 322,622 Frequency divider 324,624 Counter 343,643 Electromagnetic relay

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】外部電源設備から供給される電力を個別電
源盤を介して機器に供給又は切断する電源制御方式にお
いて、前記個別電源盤は、前記外部電源設備からの電源
の瞬断/停電を検出し、該瞬断/停電の時間が予め設定
した時間を超えるとき、前記機器への前記電力を遮断状
態とすることを特徴とする電源制御方式。
In a power supply control system for supplying or disconnecting electric power supplied from an external power supply to an apparatus via an individual power supply panel, the individual power supply panel performs an instantaneous interruption / outage of power from the external power supply. A power supply control method comprising: detecting, and when the time of the instantaneous interruption / power failure exceeds a preset time, shutting off the power to the device.
【請求項2】前記時間の設定は、複数のスイッチにより
行うことを特徴とする請求項1に記載の電源制御方式。
2. The power supply control method according to claim 1, wherein the setting of the time is performed by a plurality of switches.
【請求項3】前記時間の設定は、電源制御装置から通信
手段を介して送られることを特徴とする請求項1に記載
の電源制御方式。
3. The power supply control method according to claim 1, wherein the setting of the time is sent from a power supply control device via communication means.
【請求項4】前記瞬断/停電の時間は、クロック信号を
カウンタでカウントすることにより求めることを特徴と
する請求項1、2又は3に記載の電源制御方式。
4. The power supply control method according to claim 1, wherein the instantaneous interruption / power failure time is obtained by counting a clock signal with a counter.
【請求項5】外部電源設備からシステムを構成する複数
の機器に個別電源盤を介して電力を供給又は切断する電
源制御方式において、前記各個別電源盤は、停電を検出
する停電検出手段、前記検出時から計時を開始する計時
手段、時間設定手段、前記計時手段からの出力と前記時
間設定手段からの出力とを比較する比較手段及び該比較
手段の出力により前記外部電源設備の出力電力の前記機
器への供給/切断を制御する電源出力スイッチング手段
を含むことを特徴とする電源制御方式。
5. A power supply control system for supplying or disconnecting power from an external power supply equipment to a plurality of devices constituting a system via an individual power supply panel, wherein each of the individual power supply panels includes a power failure detection means for detecting a power failure. A time measuring means for starting time measurement from the time of detection, a time setting means, a comparing means for comparing an output from the time measuring means with an output from the time setting means, and an output of the external power supply equipment based on an output of the comparing means. A power supply control method comprising power supply output switching means for controlling supply / disconnection to a device.
【請求項6】前記電源出力スイッチング手段は、電磁リ
レーを含むことを特徴とする請求項5に記載の電源制御
方式。
6. The power control system according to claim 5, wherein said power output switching means includes an electromagnetic relay.
【請求項7】前記計時手段は、既知周期のフロック信号
を計数するカウンタであることを特徴とする請求項5又
は6に記載の電源制御方式。
7. The power supply control method according to claim 5, wherein said time counting means is a counter for counting a flock signal of a known cycle.
JP10347782A 1998-11-20 1998-11-20 Power control system Pending JP2000166080A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10347782A JP2000166080A (en) 1998-11-20 1998-11-20 Power control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10347782A JP2000166080A (en) 1998-11-20 1998-11-20 Power control system

Publications (1)

Publication Number Publication Date
JP2000166080A true JP2000166080A (en) 2000-06-16

Family

ID=18392551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10347782A Pending JP2000166080A (en) 1998-11-20 1998-11-20 Power control system

Country Status (1)

Country Link
JP (1) JP2000166080A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009130115A (en) * 2007-11-22 2009-06-11 Juki Corp Component supply device and electronic component mounting device
CN110160216A (en) * 2019-05-07 2019-08-23 青岛海尔空调器有限总公司 A kind of control method of electrical equipment, control device and electrical equipment

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009130115A (en) * 2007-11-22 2009-06-11 Juki Corp Component supply device and electronic component mounting device
CN110160216A (en) * 2019-05-07 2019-08-23 青岛海尔空调器有限总公司 A kind of control method of electrical equipment, control device and electrical equipment

Similar Documents

Publication Publication Date Title
US7453678B2 (en) Power interruption system for electronic circuit breaker
US6978362B2 (en) Reset arrangement for a microcontroller
JPH11168424A (en) Simplified portable telephone base station system
JP2000166080A (en) Power control system
MY115559A (en) Method and apparatus for reducing disturbances on an intergrated circuit
US5568342A (en) Apparatus and method for protecting an amplifier circuit
GB2349757A (en) A watchdog circuit for a mobile phone battery charging system
US5655070A (en) Power fault monitoring circuit with microprocessor reset
JPH0429532A (en) Battery switching circuit
JPH10304598A (en) Power source switching equipment
JP4110313B2 (en) Uninterruptible power system
KR0173184B1 (en) Battery switching circuit for back-up
JP2002165155A (en) Power supply voltage control apparatus
US8110947B2 (en) Uninterruptible power supply watchdog system and auto recovery method using the system
JPH01231622A (en) Power source control system
JPH03127216A (en) Uninterruptible power supply
KR19990026221A (en) Midnight power electronic time switch and control method
JP2697837B2 (en) Reset circuit
KR100210819B1 (en) Method and apparatus for supplying power supply in full electronic switching system
JP2737435B2 (en) Device with overcurrent detection circuit
JP4142224B2 (en) Power supply apparatus and power supply method
JP2549186B2 (en) Instantaneous power failure recovery method for multi-connection power panel
JPH04160420A (en) Uninterruptible power supply unit
JPH07288927A (en) Power device monitor control unit
JP2000099212A (en) Automatic switching device of noninterruptive power unit