JP2000078425A - Television receiver - Google Patents

Television receiver

Info

Publication number
JP2000078425A
JP2000078425A JP24980398A JP24980398A JP2000078425A JP 2000078425 A JP2000078425 A JP 2000078425A JP 24980398 A JP24980398 A JP 24980398A JP 24980398 A JP24980398 A JP 24980398A JP 2000078425 A JP2000078425 A JP 2000078425A
Authority
JP
Japan
Prior art keywords
voltage
sawtooth
constant voltage
limiter
constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24980398A
Other languages
Japanese (ja)
Inventor
Takaari Nagamine
孝有 長峰
Shinji Takahashi
新司 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP24980398A priority Critical patent/JP2000078425A/en
Publication of JP2000078425A publication Critical patent/JP2000078425A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress distortion in image at both corners of upper or lower part of a display screen. SOLUTION: A sawtooth voltage generating circuit 33 generates a sawtooth voltage Vosc for vertical scan. A limiter 34 limits the sawtooth voltage Vosc with a first fixed voltage E1 corresponding to the outline of the upper end of the screen and a second fixed voltage E2, which is lower than the fixed voltage E1, corresponding to the outline of the lower end of the screen. A limiter 35 limits the sawtooth wave Vosc with a third fixed voltage E3 higher than the fixed voltage E1 and a fourth fixed voltage E4 lower than the second fixed voltage E2. Based on an output voltage S35 of the limiter 35, a parabolic voltage generating circuit 37 generates a parabolic voltage E/W for left/light pincushion distortion correction. The cathode-ray tube of a wide TV performs vertical scan based on the output voltage S34 of the limiter 34 and performs left/light pincushion distortion correction based on the parabolic voltage E/W.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、ディスプレイ装置
の表示画面に画像表示を行うテレビジョン受像機に関す
る。
The present invention relates to a television receiver for displaying an image on a display screen of a display device.

【0002】[0002]

【従来の技術】ワイドTV(ワイドテレビ)とよばれる
テレビジョン受像機がある。このワイドTVでは、表示
画面の横と縦のアスペクト比が16:9であり、ワイド
モードというモードで画像表示することができる。ワイ
ドモードとは、図1に示すように、放送局から送信され
てきた4:3のアスペクト比の映像を横幅をワイドTV
の画面に合わせ、画面の上下に映像の見えない部分すな
わち非表示部分ができるモードである。図1は、ワイド
TVの表示画面の説明図である。図1(A)では、符号
10は表示画面の輪郭であり、この輪郭10の上側と下
側とに見えない部分11U,11Dができている。輪郭
10の横と縦のアスペクト比は、16:9である。上下
の映像が見えない部分は、映像を表示画面中で上下に移
動させることで、表示画面に映し出すことができる。図
1(B)では、輪郭10の上側に見えない部分11Uが
できている。
2. Description of the Related Art There is a television receiver called a wide TV (wide television). In this wide TV, the horizontal and vertical aspect ratio of the display screen is 16: 9, and an image can be displayed in a mode called a wide mode. In the wide mode, as shown in FIG. 1, a video having an aspect ratio of 4: 3 transmitted from a broadcasting station is converted to a wide TV.
In this mode, an invisible part, that is, a non-display part can be formed above and below the screen in accordance with the screen. FIG. 1 is an explanatory diagram of a display screen of a wide TV. In FIG. 1A, reference numeral 10 denotes a contour of the display screen, and portions 11U and 11D which are not visible above and below the contour 10 are formed. The horizontal and vertical aspect ratio of the contour 10 is 16: 9. The portion where the upper and lower images cannot be seen can be displayed on the display screen by moving the image up and down in the display screen. In FIG. 1B, a portion 11U that is not visible above the contour 10 is formed.

【0003】このワイドモードでは、垂直走査用ののこ
ぎり波電圧(鋸波電圧)Vosc に対して、ワイドTVの
表示画像の上下の輪郭に対応するような直流の一定電圧
E1,E2を準備し、前記一定電圧E1,E2とのこぎ
り波電圧Vosc とを比較してブランキング信号V_BL
Kを生成する場合がある。図2は、ブランキング信号の
作成方法を示す説明図である。このブランキング信号V
_BLKにより、のこぎり波電圧Vosc のうち画像表示
に用いる電圧領域が特定され、この電圧領域ではブラン
キングが解除されて画像表示が行われる。ブランキング
信号V_BLKのパルスは水平同期信号Hsに同期して
生成される。図3は、ブランキング信号V_BLKの作
成方法の一例を示すタイムチャートである。のこぎり波
電圧Vosc と一定電圧E1とを比較した結果を示す比較
信号Cを、水平同期信号Hsのパルスの立上りでラッチ
することで、ブランキング信号V_BLKが得られる。
例えば比較信号Cは、垂直走査周期を構成する帰線期間
と走査期間のうち走査期間中であって、のこぎり波電圧
Vosc が一定電圧E2と一致した時に立ち上がり、のこ
ぎり波電圧Vosc が一定電圧E1と一致した時に立ち下
がるようにする。
In the wide mode, constant DC voltages E1 and E2 corresponding to the upper and lower contours of a display image of a wide TV are prepared for a sawtooth voltage (saw wave voltage) Vosc for vertical scanning. The constant voltages E1 and E2 are compared with the sawtooth voltage Vosc and a blanking signal V_BL
K may be generated. FIG. 2 is an explanatory diagram showing a method of creating a blanking signal. This blanking signal V
The voltage region used for image display in the sawtooth wave voltage Vosc is specified by _BLK, and in this voltage region, blanking is canceled and image display is performed. The pulse of the blanking signal V_BLK is generated in synchronization with the horizontal synchronization signal Hs. FIG. 3 is a time chart illustrating an example of a method for generating the blanking signal V_BLK. The blanking signal V_BLK is obtained by latching a comparison signal C indicating the result of comparing the sawtooth wave voltage Vosc with the constant voltage E1 at the rising edge of the pulse of the horizontal synchronization signal Hs.
For example, the comparison signal C rises when the sawtooth voltage Vosc coincides with the constant voltage E2 during the scanning period among the retrace period and the scanning period that constitute the vertical scanning cycle, and the sawtooth voltage Vosc changes to the constant voltage E1. Make it fall when they match.

【0004】一方、ワイドTVの陰極線管に取り付けた
偏向コイル(ヨーク)に電流を流して陰極線管内の電子
線を上下に振らせる垂直ドライブ電圧V_DRVは、図
4に示すように、のこぎり波電圧Vosc を一定電圧E
1,E2でリミットしてのこぎり波電圧Vosc の上下の
先端部を潰したような波形とすることが多い。これは、
偏向コイルを有する偏向回路では、表示範囲の上端から
下端まで走査させるように設計することが多く、ワイド
モード時にのこぎり波電圧Vosc がそのまま偏向回路に
入力されると、偏向コイルに大振幅の電流が供給されて
陰極線管で適切な画像表示を行うことが難しくなるから
である。
On the other hand, as shown in FIG. 4, a vertical drive voltage V_DRV for causing a current to flow through a deflection coil (yoke) attached to a cathode ray tube of a wide TV to swing an electron beam in the cathode ray tube up and down, as shown in FIG. Is a constant voltage E
It is often the case that the upper and lower ends of the sawtooth wave voltage Vosc are crushed by limiting at 1, E2. this is,
A deflection circuit having a deflection coil is often designed to scan from the upper end to the lower end of the display range. If the sawtooth voltage Vosc is directly input to the deflection circuit in the wide mode, a large-amplitude current flows through the deflection coil. This is because it becomes difficult to perform appropriate image display with the cathode ray tube when supplied.

【0005】[0005]

【発明が解決しようとする課題】テレビジョン受像機で
は、表示画面の左右糸巻ひずみを補正するため、左右糸
巻ひずみ補正用のパラボラ電圧E/Wを一般的に生成す
る。左右糸巻ひずみは、例えば水平偏向電圧(または水
平偏向電流)をパラボラ電圧(またはパラボラ電流)で
振幅変調して補正する。図5は、のこぎり波電圧Vosc
から垂直ドライブ電圧V_DRVおよびパラボラ電圧E
/Wを生成する回路の概略ブロック図である。のこぎり
波電圧(鋸波電圧)発生回路33は、垂直走査用ののこ
ぎり波電圧Vosc を発生してリミッタ34に出力する。
リミッタ34は、のこぎり波電圧Vosc を前記一定電圧
E1,E2でリミットしたリミット電圧S34を生成
し、リミット電圧S34を垂直ドライブ電圧発生回路3
6とパラボラ電圧発生回路37に出力する。のこぎり波
電圧Vosc が常に前記一定電圧E1〜E2の範囲内にあ
る場合は、リミッタ34では結果的にリミットは行われ
ず、のこぎり波電圧Vosc がそのままリミット電圧S3
4となる。垂直ドライブ電圧発生回路36は、リミット
電圧S34に基づいてインピーダンス変換等を行い、垂
直ドライブ電圧V_DRVを生成して後段の不図示の偏
向回路に出力する。垂直ドライブ電圧発生回路36の入
力から出力までの遅延時間とパラボラ電圧発生回路37
の入力から出力までの遅延時間は等しく、双方の出力信
号は同期して生成されるようになっている。パラボラ電
圧発生回路37は、リミット電圧S34に基づいて左右
糸巻ひずみ補正用のパラボラ電圧E/Wを生成して後段
の不図示の偏向回路に出力する。パラボラ電圧発生回路
37は、例えば2乗回路を備えて構成する。
In a television receiver, a parabola voltage E / W for correcting pincushion distortion is generally generated in order to correct pincushion distortion on the display screen. The pincushion distortion is corrected by, for example, amplitude-modulating a horizontal deflection voltage (or horizontal deflection current) with a parabolic voltage (or parabolic current). FIG. 5 shows a sawtooth wave voltage Vosc.
From vertical drive voltage V_DRV and parabola voltage E
FIG. 3 is a schematic block diagram of a circuit that generates / W. The sawtooth voltage (sawtooth voltage) generating circuit 33 generates a sawtooth voltage Vosc for vertical scanning and outputs it to the limiter 34.
The limiter 34 generates a limit voltage S34 obtained by limiting the sawtooth voltage Vosc by the constant voltages E1 and E2, and outputs the limit voltage S34 to the vertical drive voltage generation circuit 3.
6 and output to the parabolic voltage generation circuit 37. If the saw-tooth wave voltage Vosc is always within the range of the constant voltages E1 to E2, the limiter 34 does not limit as a result, and the saw-tooth wave voltage Vosc is kept at the limit voltage S3.
It becomes 4. The vertical drive voltage generation circuit 36 performs impedance conversion and the like based on the limit voltage S34, generates a vertical drive voltage V_DRV, and outputs the generated vertical drive voltage V_DRV to a subsequent deflection circuit (not shown). Delay time from input to output of vertical drive voltage generation circuit 36 and parabola voltage generation circuit 37
Have the same delay time from input to output, and both output signals are generated synchronously. The parabola voltage generating circuit 37 generates a parabola voltage E / W for correcting pincushion distortion based on the limit voltage S34, and outputs the parabolic voltage E / W to a subsequent deflection circuit (not shown). The parabola voltage generation circuit 37 is configured to include, for example, a squaring circuit.

【0006】図6は、垂直ドライブ電圧V_DRVとパ
ラボラ電圧E/Wの波形図の一例である。ワイドTVの
ワイドモードでは、のこぎり波電圧Vosc をリミットし
た垂直ドライブ電圧V_DRVを生成する場合、垂直走
査周期を構成する帰線期間と走査期間のうち走査期間中
であって、E2<V_DRV<E1の期間については、
糸巻ひずみ補正を行う必要がある。図6の波形図のパラ
ボラ電圧E/Wは、走査期間中のE2<V_DRV<E
1の期間では上に凸の2次曲線の波形となっており、他
の期間であるリミット区間では一定電圧E0となってい
る。
FIG. 6 is an example of a waveform diagram of the vertical drive voltage V_DRV and the parabola voltage E / W. In the wide mode of the wide TV, when the vertical drive voltage V_DRV with the sawtooth wave voltage Vosc limited is generated, E2 <V_DRV <E1 during the scanning period among the retrace period and the scanning period constituting the vertical scanning cycle. For the period,
Pincushion distortion must be corrected. The parabolic voltage E / W in the waveform diagram of FIG. 6 is E2 <V_DRV <E during the scanning period.
In the period of 1, the waveform has an upwardly convex quadratic curve, and in the limit period, which is the other period, the voltage is constant E0.

【0007】しかし、このようにリミットのタイミング
を同じにすると、垂直ドライブ電圧V_DRVを入力し
て垂直偏向電流を生成する後段の垂直偏向回路と、パラ
ボラ電圧E/Wを入力して水平偏向電流を振幅変調する
後段の糸巻ひずみ補正回路とでは、入力信号に対する反
応(応答)の速さが異なるため、ラスタの上部が曲が
り、表示画面の上側の両隅が曲がって画像表示されるこ
とがある。これは、垂直ドライブ電圧V_DRVを入力
する前記垂直偏向回路ではフィーバックを強くかけてお
り走査期間中では直線的な傾きの電圧が必須であり、当
該垂直偏向回路では垂直ドライブ電圧V_DRVの立上
りおよび立下りに素早く追従することができるからであ
る。一方、パラボラ電圧E/Wを入力する左右糸巻ひず
み補正回路では、発振し易いことや回路構成の複雑化や
コスト等の観点からフィードバックを強くかけないこと
が多く、パラボラ電圧E/Wの立上りおよび立下りに素
早く追従することが困難だからである。
However, if the timings of the limits are made the same, the vertical deflection circuit which receives the vertical drive voltage V_DRV to generate the vertical deflection current and the parabola voltage E / W to input the horizontal deflection current to generate the vertical deflection current Since the speed of the response to the input signal (response) is different from that of the pincushion distortion correction circuit at the subsequent stage of amplitude modulation, the upper part of the raster may bend and both upper corners of the display screen may be bent and an image may be displayed. This is because the vertical deflection circuit for inputting the vertical drive voltage V_DRV applies strong feedback, and a voltage having a linear gradient is essential during the scanning period. In the vertical deflection circuit, the rise and rise of the vertical drive voltage V_DRV are required. This is because it is possible to quickly follow the descent. On the other hand, in the left and right pincushion distortion correction circuit to which the parabolic voltage E / W is input, feedback is often not applied strongly from the viewpoint of easy oscillation, complicated circuit configuration, cost, and the like. This is because it is difficult to quickly follow falling.

【0008】また、のこぎり波電圧Vosc のリミットを
行わない場合は、垂直ドライブ電圧V_DRVはのこぎ
り波となり、垂直ドライブ電圧V_DRVはその最大値
を挟んで上昇電圧から下降電圧に切り替わり、最小値を
挟んで下降電圧から上昇電圧に切り替わる。一方、のこ
ぎり波電圧Vosc のリミットを行う場合は、垂直ドライ
ブ電圧V_DRVは一定電圧E1から下降電圧に切り替
わり、下降電圧から一定電圧E2に切り替わるので、垂
直偏向回路でのこの切替りに要する切替り時間は、切替
り前後の電圧の傾きの関係から、前記リミットを行わな
い場合に比べて短くなる。このため、前記リミットを行
う場合では、図7に示すように垂直ドライブ電圧V_D
RVが一定電圧E1から立ち下がる時刻とパラボラ電圧
E/Wが一定電圧E0から立ち上がる時刻とを同じにす
ると、切替り時間の違いから、垂直偏向回路の垂直走査
と左右糸巻ひずみ補正回路の左右糸巻ひずみ補正との同
期がとれなくなる。そして、ラスタの外側上部が曲が
り、表示画面上部の両隅の画像がひずむことがある。本
発明の目的は、表示画面上部の両隅または表示画面下部
の両隅の画像ひずみを抑えることができるテレビジョン
受像機を提供することにある。
When the sawtooth wave voltage Vosc is not limited, the vertical drive voltage V_DRV becomes a sawtooth wave, and the vertical drive voltage V_DRV is switched from a rising voltage to a falling voltage with its maximum value interposed therebetween, and is sandwiched with a minimum value. Switching from falling voltage to rising voltage. On the other hand, when the sawtooth voltage Vosc is limited, the vertical drive voltage V_DRV switches from the constant voltage E1 to the falling voltage, and switches from the falling voltage to the constant voltage E2, so that the switching time required for this switching in the vertical deflection circuit is obtained. Is shorter than the case where the limit is not performed due to the relationship between the voltage gradients before and after the switching. For this reason, in the case of performing the limit, as shown in FIG. 7, the vertical drive voltage V_D
If the time when the RV falls from the constant voltage E1 and the time when the parabola voltage E / W rises from the constant voltage E0 are made the same, the vertical scanning of the vertical deflection circuit and the left and right pincushion of the left and right pincushion distortion correction circuits will occur due to the difference in switching time. Synchronization with distortion correction is lost. Then, the upper portion of the outer side of the raster may bend, and the images at the upper corners of the display screen may be distorted. An object of the present invention is to provide a television receiver that can suppress image distortion at both upper corners of a display screen or both lower corners of a display screen.

【0009】[0009]

【課題を解決するための手段】本発明の第1のテレビジ
ョン受像機では、垂直走査用ののこぎり波電圧を発生す
るのこぎり波電圧発生回路と、画面上端の輪郭に対応す
る第1の一定電圧と画面下端の輪郭に対応する一定電圧
であって前記第1の一定電圧よりも小さい第2の一定電
圧とで前記のこぎり波電圧をリミットする第1のリミッ
タと、前記のこぎり波電圧がとり得る範囲内の電圧であ
って前記第1の一定電圧よりも大きい第3の一定電圧と
前記第2の一定電圧とで前記のこぎり波電圧をリミット
する第2のリミッタと、前記第2のリミッタの出力電圧
に基づいて左右糸巻ひずみ補正用のパラボラ電圧を生成
するパラボラ電圧発生回路と、前記第1のリミッタの出
力電圧に基づいて垂直走査を行うと共に前記パラボラ電
圧に基づいて左右糸巻ひずみ補正を行うディスプレイ装
置とを有する。本発明の第1のテレビジョン受像機で
は、好適には、前記第1の一定電圧は、前記のこぎり波
電圧の最大値よりも小さい。本発明の第1のテレビジョ
ン受像機では、好適には、前記ディスプレイ装置の表示
画面の横と縦の比であるアスペクト比は16:9であ
り、前記ディスプレイ装置は陰極線管である。
According to a first television receiver of the present invention, a sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning, and a first constant voltage corresponding to an outline at an upper end of a screen are provided. A first limiter for limiting the sawtooth voltage with a constant voltage corresponding to the contour of the lower end of the screen and a second constant voltage smaller than the first constant voltage, and a range that the sawtooth voltage can take A second limiter for limiting the sawtooth voltage with a third constant voltage that is higher than the first constant voltage and a second constant voltage, and an output voltage of the second limiter. A parabolic voltage generating circuit for generating a parabolic voltage for correcting pincushion distortion based on the parabolic voltage; performing a vertical scan based on the output voltage of the first limiter; And a display device that performs winding distortion correction. In the first television receiver of the present invention, preferably, the first constant voltage is smaller than a maximum value of the sawtooth wave voltage. In the first television receiver of the present invention, preferably, the aspect ratio, which is the ratio of the width to the length of the display screen of the display device, is 16: 9, and the display device is a cathode ray tube.

【0010】本発明の第2のテレビジョン受像機では、
垂直走査用ののこぎり波電圧を発生するのこぎり波電圧
発生回路と、画面上端の輪郭に対応する第1の一定電圧
と画面下端の輪郭に対応する一定電圧であって前記第1
の一定電圧よりも小さい第2の一定電圧とで前記のこぎ
り波電圧をリミットする第1のリミッタと、前記のこぎ
り波電圧がとり得る範囲内の電圧であって前記第2の一
定電圧よりも小さい第4の一定電圧と前記第1の一定電
圧とで前記のこぎり波電圧をリミットする第2のリミッ
タと、前記第2のリミッタの出力電圧に基づいて左右糸
巻ひずみ補正用のパラボラ電圧を生成するパラボラ電圧
発生回路と、前記第1のリミッタの出力電圧に基づいて
垂直走査を行うと共に前記パラボラ電圧に基づいて左右
糸巻ひずみ補正を行うディスプレイ装置とを有する。本
発明の第2のテレビジョン受像機では、好適には、前記
第2の一定電圧は、前記のこぎり波電圧の最小値よりも
大きい。本発明の第2のテレビジョン受像機では、好適
には、前記ディスプレイ装置の表示画面の横と縦の比で
あるアスペクト比は16:9であり、前記ディスプレイ
装置は陰極線管である。
In the second television receiver of the present invention,
A sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning; a first constant voltage corresponding to an outline at an upper end of the screen; and a first constant voltage corresponding to an outline at a lower end of the screen.
A first limiter that limits the sawtooth voltage with a second constant voltage that is smaller than the first constant voltage, and a second limiter that is a voltage within a range that the sawtooth voltage can take and that is smaller than the second constant voltage. A second limiter for limiting the sawtooth voltage with the constant voltage of 4 and the first constant voltage, and a parabolic voltage for generating a parabolic voltage for correcting left and right pincushion distortions based on the output voltage of the second limiter. A generator for performing vertical scanning based on the output voltage of the first limiter and performing left and right pincushion distortion correction based on the parabola voltage. In the second television receiver of the present invention, preferably, the second constant voltage is larger than a minimum value of the sawtooth voltage. In the second television receiver according to the present invention, preferably, the aspect ratio, which is the ratio of the width to the length of the display screen of the display device, is 16: 9, and the display device is a cathode ray tube.

【0011】本発明の第3のテレビジョン受像機では、
垂直走査用ののこぎり波電圧を発生するのこぎり波電圧
発生回路と、画面上端の輪郭に対応する第1の一定電圧
と画面下端の輪郭に対応する一定電圧であって前記第1
の一定電圧よりも小さい第2の一定電圧とで前記のこぎ
り波電圧をリミットする第1のリミッタと、前記のこぎ
り波電圧がとり得る範囲内の電圧であって前記第1の一
定電圧よりも大きい第3の一定電圧と前記のこぎり波電
圧がとり得る範囲内の電圧であって前記第2の一定電圧
よりも小さい第4の一定電圧とで前記のこぎり波電圧を
リミットする第2のリミッタと、前記第2のリミッタの
出力電圧に基づいて左右糸巻ひずみ補正用のパラボラ電
圧を生成するパラボラ電圧発生回路と、前記第1のリミ
ッタの出力電圧に基づいて垂直走査を行うと共に前記パ
ラボラ電圧に基づいて左右糸巻ひずみ補正を行うディス
プレイ装置とを有する。本発明の第3のテレビジョン受
像機では、好適には、前記第1の一定電圧は、前記のこ
ぎり波電圧の最大値よりも小さく、前記第2の一定電圧
は、前記のこぎり波電圧の最小値よりも大きい。本発明
の第3のテレビジョン受像機では、好適には、前記ディ
スプレイ装置の表示画面の横と縦の比であるアスペクト
比は16:9であり、前記ディスプレイ装置は陰極線管
である。
[0011] In the third television receiver of the present invention,
A sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning; a first constant voltage corresponding to an outline at an upper end of the screen; and a first constant voltage corresponding to an outline at a lower end of the screen.
A first limiter that limits the sawtooth voltage with a second constant voltage that is smaller than the first constant voltage, and a second limiter that is a voltage within a range that the sawtooth voltage can take and that is higher than the first constant voltage. A second limiter that limits the sawtooth voltage with a constant voltage of 3 and a fourth constant voltage that is within a range that the sawtooth voltage can take and that is smaller than the second constant voltage; A parabolic voltage generation circuit for generating a parabolic voltage for correcting pincushion distortion based on the output voltage of the second limiter; performing a vertical scan based on the output voltage of the first limiter; A display device for performing distortion correction. In the third television receiver of the present invention, preferably, the first constant voltage is smaller than a maximum value of the sawtooth voltage, and the second constant voltage is a minimum value of the sawtooth voltage. Greater than. In the third television receiver of the present invention, preferably, an aspect ratio, which is a ratio of a width to a length of a display screen of the display device, is 16: 9, and the display device is a cathode ray tube.

【0012】のこぎり波電圧発生回路は、垂直走査用の
のこぎり波電圧を発生する。第1のリミッタは、画面上
端の輪郭に対応する第1の一定電圧と画面下端の輪郭に
対応する第2の一定電圧とでのこぎり波電圧をリミット
する。前記第1の一定電圧よりも前記第2の一定電圧は
小さい。パラボラ電圧発生回路は、第2のリミッタの出
力電圧に基づいて左右糸巻ひずみ補正用のパラボラ電圧
を生成する。ディスプレイ装置は、第1のリミッタの出
力電圧に基づいて垂直走査を行うと共にパラボラ電圧に
基づいて左右糸巻ひずみ補正を行い、画像表示を行う。
The sawtooth voltage generating circuit generates a sawtooth voltage for vertical scanning. The first limiter limits the sawtooth voltage between a first constant voltage corresponding to the contour at the top of the screen and a second constant voltage corresponding to the contour at the bottom of the screen. The second constant voltage is lower than the first constant voltage. The parabola voltage generation circuit generates a parabola voltage for correcting pincushion distortion based on the output voltage of the second limiter. The display device performs vertical scanning based on the output voltage of the first limiter, and performs left and right pincushion distortion correction based on the parabola voltage to display an image.

【0013】本発明の第1のテレビジョン受像機では、
第2のリミッタは、第3の一定電圧と第2の一定電圧と
で前記のこぎり波電圧をリミットする。第3の一定電圧
は、前記のこぎり波電圧がとり得る範囲内の電圧であっ
て前記第1の一定電圧よりも大きい。
[0013] In the first television receiver of the present invention,
The second limiter limits the sawtooth voltage with a third constant voltage and a second constant voltage. The third constant voltage is a voltage within a range that the sawtooth voltage can take, and is higher than the first constant voltage.

【0014】本発明の第2のテレビジョン受像機では、
第2のリミッタは、第4の一定電圧と第1の一定電圧と
で前記のこぎり波電圧をリミットする。第4の一定電圧
は、前記のこぎり波電圧がとり得る範囲内の電圧であっ
て前記第2の一定電圧よりも小さい。
In the second television receiver of the present invention,
The second limiter limits the sawtooth voltage with a fourth constant voltage and a first constant voltage. The fourth constant voltage is a voltage within a range that the sawtooth voltage can take and is smaller than the second constant voltage.

【0015】本発明の第3のテレビジョン受像機では、
第2のリミッタは、第3の一定電圧と第4の一定電圧と
で前記のこぎり波電圧をリミットする。第3の一定電圧
は、前記のこぎり波電圧がとり得る範囲内の電圧であっ
て前記第1の一定電圧よりも大きい。第4の一定電圧
は、前記のこぎり波電圧がとり得る範囲内の電圧であっ
て前記第2の一定電圧よりも小さい。
In a third television receiver of the present invention,
The second limiter limits the sawtooth voltage with a third constant voltage and a fourth constant voltage. The third constant voltage is a voltage within a range that the sawtooth voltage can take, and is higher than the first constant voltage. The fourth constant voltage is a voltage within a range that the sawtooth voltage can take and is smaller than the second constant voltage.

【0016】[0016]

【発明の実施の形態】以下、本発明の実施形態を添付図
面を参照して説明する。図8は、本発明に係るテレビジ
ョン受像機の概略ブロック図である。
Embodiments of the present invention will be described below with reference to the accompanying drawings. FIG. 8 is a schematic block diagram of a television receiver according to the present invention.

【0017】このテレビジョン受像機100は、不図示
のアンテナ装置からの高周波信号RFを入力するチュー
ナ21と、チューナ21からのコンポジット信号S21
を入力するYCT回路22と、YCT回路22からの輝
度信号Yと色信号Cb,Crとを入力する映像信号処理
回路23と、YCT回路22からの水平および垂直同期
信号Hs,Vsを入力する偏向用信号生成回路27と、
映像信号処理回路23からの原色信号RGBを入力する
映像出力回路24と、映像出力回路24からの増幅信号
S24を入力して電子銃26のカソードKに供給する陰
極線管(CRT)25と、偏向用信号生成回路27から
の偏向用信号を入力して前記電子銃26からの電子ビー
ム26Bを偏向して走査させる偏向回路28と、テレビ
ジョン受像機100全体の制御を司るマイクロコンピュ
ータ29とを有する。
The television receiver 100 includes a tuner 21 for inputting a high-frequency signal RF from an antenna device (not shown), and a composite signal S21 from the tuner 21.
, A video signal processing circuit 23 for inputting the luminance signal Y and color signals Cb and Cr from the YCT circuit 22, and a deflection for inputting the horizontal and vertical synchronization signals Hs and Vs from the YCT circuit 22. Signal generation circuit 27,
A video output circuit 24 for inputting primary color signals RGB from a video signal processing circuit 23; a cathode ray tube (CRT) 25 for receiving an amplified signal S24 from the video output circuit 24 and supplying the amplified signal S24 to a cathode K of an electron gun 26; A deflection circuit 28 for inputting a deflection signal from a signal generation circuit 27 to deflect and scan the electron beam 26B from the electron gun 26, and a microcomputer 29 for controlling the entire television receiver 100. .

【0018】YCT回路22は、チューナ21からのコ
ンポジット信号S21から、輝度信号Yを分離し、カラ
ーデコードを行って色信号(カラー信号)Cb,Crを
分離し、さらに水平および垂直同期信号Hs,Vsを生
成する。映像信号処理回路23では、輝度信号Yと色信
号Cb,Crとに基づいて信号処理を行う。映像信号処
理回路23は、偏向用信号生成回路27からタイミング
信号Ts等を入力し、タイミング信号Ts後の所定の水
平走査周期からヘッダー文などの文字が表示されるよう
にバッファメモリに文字データを書き込む。映像信号処
理回路23は、その内部の前記バッファメモリの記憶デ
ータを信号RGBとして映像出力回路24に出力する。
The YCT circuit 22 separates the luminance signal Y from the composite signal S21 from the tuner 21, performs color decoding to separate color signals (color signals) Cb and Cr, and further separates the horizontal and vertical synchronization signals Hs and Hs. Generate Vs. The video signal processing circuit 23 performs signal processing based on the luminance signal Y and the color signals Cb and Cr. The video signal processing circuit 23 receives the timing signal Ts and the like from the deflection signal generation circuit 27 and stores the character data in the buffer memory so that characters such as a header sentence are displayed from a predetermined horizontal scanning period after the timing signal Ts. Write. The video signal processing circuit 23 outputs the data stored in the buffer memory therein to the video output circuit 24 as signals RGB.

【0019】映像出力回路24は、原色信号RGBを増
幅して電子銃26の赤と緑と青の各カソードKに供給
し、電子銃26は原色信号RGBに基づいて電子ビーム
26Bを前面ガラス25Fに射出する。前面ガラス25
Fの内側には蛍光体が塗布されており、電子ビーム25
Bの照射により蛍光し、画像表示が行われる。映像出力
回路24は、偏向用信号生成回路27からタイミング信
号Ts等を入力し、タイミング信号Tsが示すタイミン
グからブランキングを解除して表示画面上端の表示が開
始されるように、増幅信号S24を電子銃26に供給す
る。陰極線管25の表示画面の横と縦の比であるアスペ
クト比は例えば16:9であり、ワイドモードで表示を
行うことができる。
The video output circuit 24 amplifies the primary color signal RGB and supplies it to each of the red, green and blue cathodes K of the electron gun 26, and the electron gun 26 applies the electron beam 26B based on the primary color signal RGB to the front glass 25F. Inject into Front glass 25
The inside of F is coated with a phosphor, and the electron beam 25
It fluoresces by the irradiation of B, and an image is displayed. The video output circuit 24 receives the timing signal Ts and the like from the deflection signal generation circuit 27, cancels the blanking from the timing indicated by the timing signal Ts, and outputs the amplified signal S24 so that the display at the upper end of the display screen is started. It is supplied to the electron gun 26. The aspect ratio, which is the horizontal to vertical ratio of the display screen of the cathode ray tube 25, is, for example, 16: 9, and display can be performed in the wide mode.

【0020】偏向用信号生成回路27は、YCT回路2
2から水平同期信号Hsと垂直同期信号Vsとを入力
し、マイクロコンピュータ29から制御信号Mc1,M
c2を入力する。制御信号Mc1は、垂直走査用ののこ
ぎり波電圧Vosc の振幅を設定する設定値を示す信号で
ある。制御信号Mc2は、垂直走査用ののこぎり波電圧
Vosc の電圧レベルを設定する設定値を示す信号であ
る。偏向用信号生成回路27は、水平および垂直同期信
号Hs,Vsと制御信号Mc1,Mc2とに基づいて、
タイミング信号Tsを生成し、また偏向用信号H_DR
V,V_DRV,E/W等を生成する。偏向用信号E/
Wは、左右糸巻ひずみ補正用のパラボラ電圧である。偏
向用信号H_DRVは、水平走査用ののこぎり波電圧で
ある。偏向用信号V_DRVは、垂直走査用ののこぎり
波電圧Vosc を一定電圧E1,E2でリミットした垂直
ドライブ電圧である。
The deflection signal generation circuit 27 includes a YCT circuit 2
2, the horizontal synchronizing signal Hs and the vertical synchronizing signal Vs are input from the microcomputer 29, and the control signals Mc1, M
Enter c2. The control signal Mc1 is a signal indicating a set value for setting the amplitude of the vertical scanning sawtooth voltage Vosc. The control signal Mc2 is a signal indicating a set value for setting the voltage level of the sawtooth voltage Vosc for vertical scanning. The deflection signal generation circuit 27 generates a signal based on the horizontal and vertical synchronization signals Hs and Vs and the control signals Mc1 and Mc2.
A timing signal Ts is generated, and a deflection signal H_DR is generated.
V, V_DRV, E / W, etc. are generated. Deflection signal E /
W is a parabola voltage for correcting pincushion distortion in the left and right directions. The deflection signal H_DRV is a sawtooth voltage for horizontal scanning. The deflection signal V_DRV is a vertical drive voltage obtained by limiting the vertical scanning sawtooth voltage Vosc by the constant voltages E1 and E2.

【0021】偏向回路28は、垂直ドライブ電圧V_D
RVを入力して垂直偏向を行う不図示の垂直偏向回路
と、水平ドライブ電圧H_DRVを入力して水平偏向を
行う不図示の水平偏向回路と、パラボラ電圧E/Wを入
力して水平偏向電流を振幅変調する不図示の左右糸巻ひ
ずみ補正回路とを有する。偏向回路28は、偏向用信号
H_DRV,V_DRV,E/W等を入力し、電子ビー
ム26Bを走査させる磁場を発生する。偏向回路28
は、陰極線管25に取り付けられた不図示の偏向コイル
を有しており、この偏向コイルによって前記磁場を生成
する。
The deflection circuit 28 has a vertical drive voltage V_D
A vertical deflection circuit (not shown) for performing vertical deflection by inputting RV, a horizontal deflection circuit (not shown) for inputting horizontal drive voltage H_DRV and performing horizontal deflection, and a horizontal deflection current by inputting parabolic voltage E / W. And a left and right pincushion distortion correction circuit (not shown) that performs amplitude modulation. The deflection circuit 28 receives the deflection signals H_DRV, V_DRV, E / W, etc., and generates a magnetic field for scanning the electron beam 26B. Deflection circuit 28
Has a deflection coil (not shown) attached to the cathode ray tube 25, and the deflection coil generates the magnetic field.

【0022】図9は、偏向用信号生成回路27の概略ブ
ロック図である。偏向用信号生成回路27は、水平走査
用ののこぎり波電圧発生回路31と、タイミング信号発
生回路32と、のこぎり波電圧発生回路33と、クリッ
パ回路38と、垂直ドライブ電圧発生回路36と、パラ
ボラ電圧発生回路37とを有する。クリッパ回路38
は、リミッタ34,35を有する。水平走査用ののこぎ
り波電圧発生回路31は、水平同期信号Hsを入力し、
のこぎり波電圧である偏向用信号H_DRVを生成す
る。また、水平同期信号Hsに同期した信号Fhと、こ
の信号Fhの2倍の周波数のクロック信号2Fhとを生
成し、少なくともクロック信号2Fhをタイミング信号
発生回路32に出力する。
FIG. 9 is a schematic block diagram of the deflection signal generation circuit 27. The deflection signal generation circuit 27 includes a sawtooth voltage generation circuit 31 for horizontal scanning, a timing signal generation circuit 32, a sawtooth voltage generation circuit 33, a clipper circuit 38, a vertical drive voltage generation circuit 36, and a parabolic voltage. And a generation circuit 37. Clipper circuit 38
Has limiters 34 and 35. The sawtooth voltage generation circuit 31 for horizontal scanning receives the horizontal synchronization signal Hs,
A deflection signal H_DRV, which is a sawtooth voltage, is generated. Further, it generates a signal Fh synchronized with the horizontal synchronization signal Hs and a clock signal 2Fh having a frequency twice as high as the signal Fh, and outputs at least the clock signal 2Fh to the timing signal generation circuit 32.

【0023】タイミング信号発生回路32は、垂直同期
信号Vsと、クロック信号2Fhと、制御信号Mc1,
Mc2と、のこぎり波電圧Vosc とを入力し、のこぎり
波電圧Vosc の振幅および電圧レベルの設定値に対応す
る各信号N1,N2をのこぎり波電圧発生回路33に出
力し、タイミング信号Ts等を生成する。のこぎり波電
圧発生回路33は、前記設定値に対応する各信号N1,
N2に基づいて垂直走査用ののこぎり波電圧Vosc を生
成し、タイミング信号発生回路32、リミッタ34,3
5等に出力する。リミッタ34は、表示画面上端の輪郭
に対応する第1の一定電圧E1と表示画面下端の輪郭に
対応する第2の一定電圧E2とでのこぎり波電圧Vosc
をリミットしてリミット電圧S34を生成する。リミッ
タ35は、のこぎり波電圧Vosc がとり得る範囲内の電
圧であって前記第1の一定電圧E1よりも大きい第3の
一定電圧E3と前記のこぎり波電圧Vosc がとり得る範
囲内の電圧であって前記第2の一定電圧E1よりも小さ
い第4の一定電圧E4とで前記のこぎり波電圧Vosc を
リミットしてリミット電圧S35を生成する。第2の一
定電圧E2は第1の一定電圧E1より小さい。第1の一
定電圧E1はのこぎり波電圧Vosc の最大値よりも小さ
く、第2の一定電圧E2はのこぎり波電圧Vosc の最小
値よりも大きい。
The timing signal generating circuit 32 includes a vertical synchronizing signal Vs, a clock signal 2Fh, a control signal Mc1,
Mc2 and the sawtooth voltage Vosc are input, and the signals N1 and N2 corresponding to the set value of the amplitude and voltage level of the sawtooth voltage Vosc are output to the sawtooth voltage generating circuit 33 to generate the timing signal Ts and the like. . The sawtooth wave voltage generation circuit 33 outputs signals N1 and N1 corresponding to the set values.
A sawtooth voltage Vosc for vertical scanning is generated based on N2, and a timing signal generation circuit 32, limiters 34 and 3 are generated.
Output to 5 etc. The limiter 34 has a sawtooth voltage Vosc with a first constant voltage E1 corresponding to the contour at the upper end of the display screen and a second constant voltage E2 corresponding to the contour at the lower end of the display screen.
To generate a limit voltage S34. The limiter 35 is a voltage within a range that the sawtooth voltage Vosc can take, a third constant voltage E3 that is larger than the first constant voltage E1, and a voltage that can be taken by the sawtooth voltage Vosc. A limit voltage S35 is generated by limiting the sawtooth voltage Vosc with a fourth constant voltage E4 smaller than the second constant voltage E1. The second constant voltage E2 is lower than the first constant voltage E1. The first constant voltage E1 is smaller than the maximum value of the sawtooth voltage Vosc, and the second constant voltage E2 is larger than the minimum value of the sawtooth voltage Vosc.

【0024】リミッタ34からのリミット電圧S34は
垂直ドライブ電圧発生回路36に供給され、垂直ドライ
ブ電圧発生回路36はインピーダンス変換等を行って垂
直ドライブ電圧V_DRVを発生する。リミッタ35か
らのリミット電圧S35はパラボラ電圧発生回路37に
供給され、パラボラ電圧発生回路37は2乗回路等を用
いて左右糸巻ひずみ補正用のパラボラ電圧E/Wを発生
する。
The limit voltage S34 from the limiter 34 is supplied to a vertical drive voltage generation circuit 36, and the vertical drive voltage generation circuit 36 performs impedance conversion and the like to generate a vertical drive voltage V_DRV. The limit voltage S35 from the limiter 35 is supplied to a parabolic voltage generating circuit 37, and the parabolic voltage generating circuit 37 generates a parabolic voltage E / W for right and left pincushion distortion correction using a squaring circuit or the like.

【0025】一例としてタイミング信号発生回路32
は、クロック信号2Fhをカウントし、垂直同期信号V
sに同期してカウント値をリセットするカウンタと、前
記一定電圧E1,E2とのこぎり波電圧Vosc とを比較
する第1の比較回路と、リセット信号を生成するリセッ
ト回路と、第1の比較回路の出力信号Coと前記リセッ
ト信号とに基づいて前記カウンタのカウント値をラッチ
するラッチ回路と、このラッチ回路のカウント値と前記
カウンタのカウント値とが一致した時にタイミング信号
Tsを生成する第2の比較回路とを有する構成とする。
前記リセット回路は、のこぎり波電圧Vosc の振幅また
は電圧レベルを設定する設定値が変化した時にリセット
信号を生成する構成とする。前記設定値の変化は、制御
信号Mc1,Mc2が示す値の変化により検出する。前
記第1の比較回路は、垂直走査周期を構成する帰線期間
と走査期間のうち走査期間中に、のこぎり波電圧Vosc
が前記一定電圧E1と一致した時に出力信号Coを生成
する構成とする。第1の比較回路は、のこぎり波電圧V
osc が一定電圧E1と一致した時に、一例としてクロッ
ク信号2Fhの半周期から1周期程度のパルス幅のパル
スを比較信号Coとして出力する。
As an example, the timing signal generating circuit 32
Counts the clock signal 2Fh and outputs the vertical synchronization signal V
a counter for resetting the count value in synchronization with the second signal s, a first comparison circuit for comparing the constant voltages E1 and E2 with the sawtooth voltage Vosc, a reset circuit for generating a reset signal, and a first comparison circuit. A latch circuit that latches the count value of the counter based on the output signal Co and the reset signal, and a second comparison that generates a timing signal Ts when the count value of the latch circuit matches the count value of the counter. And a circuit.
The reset circuit is configured to generate a reset signal when a set value for setting the amplitude or voltage level of the sawtooth voltage Vosc changes. The change in the set value is detected by a change in the value indicated by the control signals Mc1 and Mc2. The first comparison circuit includes a sawtooth voltage Vosc during a scanning period among a retrace period and a scanning period that constitute a vertical scanning period.
Is configured to generate an output signal Co when the output signal Co matches the constant voltage E1. The first comparison circuit generates a sawtooth voltage V
When osc matches the constant voltage E1, for example, a pulse having a pulse width of about one to one cycle of the clock signal 2Fh is output as the comparison signal Co.

【0026】図10は、偏向用信号生成回路27のクリ
ッパ回路38を説明する概略ブロック図である。図中の
符号GNDは、接地電位0Vを示す。図9に示すよう
に、クリッパ回路38はリミッタ34,35を有する。
リミッタ34は、比較器CP1,CP2と、第1の切替
回路SW1と、定電圧源v1,v2,v4とを有して構
成される。リミッタ35は、比較器CP3,CP4と、
第2の切替回路SW2と、定電圧源v1,v3,v4と
を有して構成される。定電圧源v1は第1の一定電圧E
1を生成し、定電圧源v1,v3は直列接続されて第3
の一定電圧E3を生成する。定電圧源v4は第4の一定
電圧E4を生成し、定電圧源v2,v4は直列接続され
て第2の一定電圧E2を生成する。
FIG. 10 is a schematic block diagram for explaining the clipper circuit 38 of the deflection signal generation circuit 27. The symbol GND in the figure indicates the ground potential 0V. As shown in FIG. 9, the clipper circuit 38 has limiters 34 and 35.
The limiter 34 includes comparators CP1 and CP2, a first switching circuit SW1, and constant voltage sources v1, v2, and v4. The limiter 35 includes comparators CP3 and CP4,
It is configured to include a second switching circuit SW2 and constant voltage sources v1, v3, and v4. The constant voltage source v1 has a first constant voltage E
1 and the constant voltage sources v1 and v3 are connected in series to
Is generated. The constant voltage source v4 generates a fourth constant voltage E4, and the constant voltage sources v2 and v4 are connected in series to generate a second constant voltage E2.

【0027】のこぎり波電圧Vosc は、比較器CP1,
CP3の非反転入力端子(+入力端子)の各々に供給さ
れると共に、比較器CP2,CP4の反転入力端子(−
入力端子)の各々に供給される。比較器CP1の反転入
力端子には第1の一定電圧E1が供給される。比較器C
P3の反転入力端子には第3の一定電圧E3が供給され
る。比較器CP2の非反転入力端子には第2の一定電圧
E2が供給される。比較器CP4の非反転入力端子には
第4の一定電圧E4が供給される。E4<E2<E1<
E3の関係が成立している。
The sawtooth wave voltage Vosc is supplied to comparators CP1 and CP1,
It is supplied to each of the non-inverting input terminals (+ input terminals) of CP3 and the inverting input terminals (−
Input terminal). The first constant voltage E1 is supplied to the inverting input terminal of the comparator CP1. Comparator C
A third constant voltage E3 is supplied to the inverting input terminal of P3. The second constant voltage E2 is supplied to the non-inverting input terminal of the comparator CP2. The fourth constant voltage E4 is supplied to the non-inverting input terminal of the comparator CP4. E4 <E2 <E1 <
The relationship of E3 is established.

【0028】第1の切替回路SW1では、入力端子A0
にはのこぎり波電圧Vosc が供給され、入力端子A1に
は第1の一定電圧E1が供給され、入力端子A2には第
2の一定電圧E2が供給される。制御端子S1には比較
器CP1の出力信号SP1が供給され、制御端子S2に
は比較器CP2の出力信号SP2が供給される。
In the first switching circuit SW1, the input terminal A0
Is supplied with a sawtooth voltage Vosc, an input terminal A1 is supplied with a first constant voltage E1, and an input terminal A2 is supplied with a second constant voltage E2. The output signal SP1 of the comparator CP1 is supplied to the control terminal S1, and the output signal SP2 of the comparator CP2 is supplied to the control terminal S2.

【0029】第1の切替回路SW1では、出力信号SP
1,SP2によって、Vosc ≦E2の場合と、E2<V
osc <E1の場合と、E1≦Vosc の場合とを区別する
ことができる。第1の切替回路SW1は、Vosc ≦E2
の場合に、第2の一定電圧E2を出力端子UTから出力
する。第1の切替回路SW1は、E2<Vosc <E1の
場合に、のこぎり波電圧Vosc を出力端子UTから出力
する。第1の切替回路SW1は、E1≦Vosc の場合
に、第1の一定電圧E1を出力端子UTから出力する。
このようにして、第1の切替回路SW1の出力端子UT
からリミット電圧S34が出力される。
In the first switching circuit SW1, the output signal SP
1, SP2, Vosc ≦ E2 and E2 <V
It is possible to distinguish between the case of osc <E1 and the case of E1 ≦ Vosc. The first switching circuit SW1 has Vosc ≦ E2
In this case, the second constant voltage E2 is output from the output terminal UT. The first switching circuit SW1 outputs the sawtooth voltage Vosc from the output terminal UT when E2 <Vosc <E1. The first switching circuit SW1 outputs the first constant voltage E1 from the output terminal UT when E1 ≦ Vosc.
Thus, the output terminal UT of the first switching circuit SW1
Output limit voltage S34.

【0030】第2の切替回路SW2では、入力端子A0
にはのこぎり波電圧Vosc が供給され、入力端子A1に
は第3の一定電圧E3が供給され、入力端子A2には第
4の一定電圧E4が供給される。制御端子S1には比較
器CP3の出力信号SP3が供給され、制御端子S2に
は比較器CP4の出力信号SP4が供給される。
In the second switching circuit SW2, the input terminal A0
Is supplied with a sawtooth voltage Vosc, an input terminal A1 is supplied with a third constant voltage E3, and an input terminal A2 is supplied with a fourth constant voltage E4. The output signal SP3 of the comparator CP3 is supplied to the control terminal S1, and the output signal SP4 of the comparator CP4 is supplied to the control terminal S2.

【0031】第2の切替回路SW2では、出力信号SP
3,SP4によって、Vosc ≦E4の場合と、E4<V
osc <E3の場合と、E3≦Vosc の場合とを区別する
ことができる。第2の切替回路SW2は、Vosc ≦E4
の場合に、第4の一定電圧E4を出力端子UTから出力
する。第2の切替回路SW2は、E4<Vosc <E3の
場合に、のこぎり波電圧Vosc を出力端子UTから出力
する。第2の切替回路SW2は、E3≦Vosc の場合
に、第3の一定電圧E3を出力端子UTから出力する。
このようにして、第2の切替回路SW2の出力端子UT
からリミット電圧S35が出力される。
In the second switching circuit SW2, the output signal SP
3, SP4, Vos ≦ E4 and E4 <V
It is possible to distinguish between the case of osc <E3 and the case of E3 ≦ Vosc. The second switching circuit SW2 has Vosc ≦ E4
In this case, the fourth constant voltage E4 is output from the output terminal UT. The second switching circuit SW2 outputs the sawtooth voltage Vosc from the output terminal UT when E4 <Vosc <E3. The second switching circuit SW2 outputs the third constant voltage E3 from the output terminal UT when E3 ≦ Vosc.
Thus, the output terminal UT of the second switching circuit SW2
Outputs a limit voltage S35.

【0032】図11は、クリッパ回路の出力電圧と垂直
ドライブ電圧とパラボラ電圧の一例を示す波形図であ
る。クリッパ回路38のリミッタ34で生成されたリミ
ット電圧S34は、垂直ドライブ電圧発生回路36に供
給される。垂直ドライブ電圧発生回路36は、リミット
電圧S34に基づいて垂直ドライブ電圧V_DRVを生
成し、後段の偏向回路28中の垂直偏向回路に供給す
る。クリッパ回路38のリミッタ35で生成されたリミ
ット電圧S35はパラボラ電圧発生回路37に供給され
る。パラボラ電圧発生回路37は、リミット電圧S35
に基づいてパラボラ電圧E/Wを生成し、後段の偏向回
路28中の左右糸巻ひずみ補正回路に供給する。
FIG. 11 is a waveform diagram showing an example of the output voltage of the clipper circuit, the vertical drive voltage, and the parabola voltage. The limit voltage S34 generated by the limiter 34 of the clipper circuit 38 is supplied to the vertical drive voltage generation circuit 36. The vertical drive voltage generation circuit 36 generates a vertical drive voltage V_DRV based on the limit voltage S34, and supplies the generated vertical drive voltage V_DRV to the vertical deflection circuit in the subsequent deflection circuit 28. The limit voltage S35 generated by the limiter 35 of the clipper circuit 38 is supplied to the parabolic voltage generation circuit 37. The parabola voltage generation circuit 37 has a limit voltage S35.
, And supplies the parabolic voltage E / W to the right and left pincushion distortion correction circuit in the subsequent deflection circuit 28.

【0033】パラボラ電圧E/Wが立ち上がる時刻は、
垂直ドライブ電圧V_DRVが一定電圧から立ち下がる
時刻よりも早くなっており、このようにすることで、後
段の偏向回路28においてパラボラ電圧E/Wが一定電
圧から2次曲線電圧に切り替わるまでの過渡区間を吸収
することができ、垂直ドライブ電圧V_DRVによる垂
直走査の開始とパラボラ電圧E/Wによる左右糸巻ひず
み補正の開始とを同期させることができる。これによ
り、画面上端の画像のひずみを防ぐことができる。パラ
ボラ電圧E/Wが一定電圧になる時刻は、垂直ドライブ
電圧V_DRVが最小値になる時刻よりも遅くなってお
り、このようにすることで、後段の偏向回路28におい
てパラボラ電圧E/Wが2次曲線電圧から一定電圧に切
り替わるまでの過渡区間を吸収することができ、垂直ド
ライブ電圧V_DRVによる垂直走査の終了とパラボラ
電圧E/Wによる左右糸巻ひずみ補正の終了とを同期さ
せることができる。これにより、画面下端の画像のひず
みを防ぐことができる。
The time when the parabola voltage E / W rises is
This is earlier than the time when the vertical drive voltage V_DRV falls from the constant voltage, and by doing so, the transition period until the parabolic voltage E / W switches from the constant voltage to the quadratic curve voltage in the deflection circuit 28 at the subsequent stage. , And the start of vertical scanning by the vertical drive voltage V_DRV and the start of pincushion distortion correction by the parabola voltage E / W can be synchronized. Thereby, distortion of the image at the upper end of the screen can be prevented. The time at which the parabola voltage E / W becomes a constant voltage is later than the time at which the vertical drive voltage V_DRV becomes the minimum value. In this manner, the parabolic voltage E / W becomes 2 in the deflection circuit 28 at the subsequent stage. It is possible to absorb a transition period from the next curve voltage to the constant voltage, and to synchronize the end of the vertical scanning with the vertical drive voltage V_DRV and the end of the right and left pincushion distortion correction with the parabola voltage E / W. Thereby, distortion of the image at the lower end of the screen can be prevented.

【0034】なお、のこぎり波電圧Vosc と一定電圧E
1との比較結果に基づくタイミング信号Tsを用いてブ
ランキング信号V_BLKの立下りを形成し、のこぎり
波電圧Vosc と一定電圧E2との比較結果に基づくタイ
ミング信号を用いてブランキング信号V_BLKの立上
りを形成するような信号発生回路を、偏向用信号生成回
路27またはタイミング信号発生回路32に設けてもよ
く、映像信号処理回路23または映像出力回路24に設
けてもよい。テレビジョン受像機100では、タイミン
グ信号Tsにより表示画面上端の表示タイミングを得る
ことができ、タイミング信号によればブランキング信号
V_BLKのジッタを抑えることができる。
Note that the sawtooth wave voltage Vosc and the constant voltage E
1, the falling of the blanking signal V_BLK is formed using the timing signal Ts based on the result of comparison with the first signal, and the rising of the blanking signal V_BLK is detected using the timing signal based on the result of comparing the sawtooth voltage Vosc with the constant voltage E2. The signal generation circuit to be formed may be provided in the deflection signal generation circuit 27 or the timing signal generation circuit 32, or may be provided in the video signal processing circuit 23 or the video output circuit 24. In the television receiver 100, the display timing of the upper end of the display screen can be obtained by the timing signal Ts, and the jitter of the blanking signal V_BLK can be suppressed according to the timing signal.

【0035】クロック信号の周波数としては、水平同期
信号Hsの周波数のN倍(Nは自然数)としてもよい。
テレビジョン受像機100のディスプレイ装置である陰
極線管25は、前記タイミング信号Tsに応じて表示画
面上端の水平走査を行うようになっている。クロック信
号の周波数は、インタレース型(飛越走査型)のディス
プレイ装置では水平同期信号Hsの2倍の周波数として
もよく、ノンインタレース型(順次走査型)のディスプ
レイ装置では水平同期信号Hsの周波数としてもよい。
のこぎり波電圧発生回路33は、垂直同期信号Vsを入
力する構成としてもよい。
The frequency of the clock signal may be N times (N is a natural number) the frequency of the horizontal synchronizing signal Hs.
The cathode ray tube 25, which is a display device of the television receiver 100, performs horizontal scanning of the upper end of the display screen according to the timing signal Ts. The frequency of the clock signal may be twice the frequency of the horizontal synchronizing signal Hs in an interlaced (interlaced scanning) display device, and may be the frequency of the horizontal synchronizing signal Hs in a non-interlaced (sequential scanning) display device. It may be.
The sawtooth voltage generation circuit 33 may be configured to receive the vertical synchronization signal Vs.

【0036】のこぎり波電圧Vosc の上下をリミットし
た垂直ドライブ電圧V_DRVで垂直偏向を行うワイド
モードにおいて、リミット区間を垂直ドライブ電圧V_
DRVとパラボラ電圧E/Wとで一致させた場合、垂直
偏向回路に比べて左右糸巻ひずみ補正回路の回路動作が
遅れることがある。このため、垂直偏向と左右糸巻ひず
み補正との同期がとれずに、ワイドTVのラスタの上部
または下部の両隅で画像のひずみが起こることがある。
テレビジョン受像機100では、パラボラ電圧E/Wの
リミット解除のタイミングが垂直ドライブ信号V_DR
Vのリミット解除のタイミングよりも早くなり、パラボ
ラ電圧E/Wの過渡応答による歪みがなくなる頃に垂直
ドライブ電圧V_DRVはリミット解除されるので、デ
ィスプレイ装置の表示画面においてパラボラ電圧E/W
を入力する左右糸巻ひずみ補正回路の動作遅れによる画
像のひずみを抑えることができ、画像のひずみを防止す
ることができる。
In the wide mode in which the vertical deflection is performed with the vertical drive voltage V_DRV in which the upper and lower limits of the sawtooth voltage Vosc are limited, the vertical drive voltage V_
When the DRV and the parabola voltage E / W are matched, the circuit operation of the left and right pincushion distortion correction circuits may be delayed as compared with the vertical deflection circuit. For this reason, the vertical deflection and the left and right pincushion distortion correction may not be synchronized, and image distortion may occur at both the upper and lower corners of the raster of the wide TV.
In the television receiver 100, the timing of releasing the limit of the parabola voltage E / W is determined by the vertical drive signal V_DR.
Since the vertical drive voltage V_DRV is released before the timing of releasing the limit of V and the distortion due to the transient response of the parabola voltage E / W is eliminated, the parabola voltage E / W is displayed on the display screen of the display device.
The distortion of the image due to the operation delay of the right and left pincushion distortion correction circuit for inputting can be suppressed, and the distortion of the image can be prevented.

【0037】近年陰極線管(ブラウン管)の表示画面が
フラット(平ら)になり、画像のひずみは好ましくな
い。表示画面に丸みがある陰極線管では、表示画面の上
部の両隅または下部の両隅の画像ひずみを、表示画面の
丸みを利用して視覚的に緩和させることができる。一
方、表示画面がフラットな陰極線管では、高画質および
高品位の観点から、表示画面の各隅について鮮明に画像
表示することが望ましく、上述のテレビジョン受像機1
00はこの要望を満たすことが可能である。
In recent years, the display screen of a cathode ray tube (CRT) has become flat (flat), and image distortion is not preferable. In a cathode ray tube having a rounded display screen, image distortion at both upper and lower corners of the display screen can be visually alleviated by using the roundness of the display screen. On the other hand, in a cathode ray tube having a flat display screen, it is desirable to clearly display an image at each corner of the display screen from the viewpoint of high image quality and high quality.
00 can satisfy this demand.

【0038】テレビジョン受像機100では、リミッタ
35は、第3の一定電圧E3と第4の一定電圧E4とで
のこぎり波電圧Vosc をリミットする。第3の一定電圧
E3は、のこぎり波電圧Vosc がとり得る範囲内の電圧
であって第1の一定電圧E1よりも大きい。第4の一定
電圧E4は、のこぎり波電圧Vosc がとり得る範囲内の
電圧であって第2の一定電圧E2よりも小さい。一方、
リミッタ35は、第3の一定電圧E3と第2の一定電圧
E2とでのこぎり波電圧Vosc をリミットする構成と
し、表示画面上部の両隅の画像ひずみを抑えるようにし
てもよい。他方、リミッタ35は、第4の一定電圧E4
と第1の一定電圧E1とでのこぎり波電圧Vosc をリミ
ットする構成とし、表示画面下部の両隅の画像ひずみを
抑えるようにしてもよい。なお、上記実施形態は本発明
の一例であり、本発明は上記実施形態に限定されない。
In the television receiver 100, the limiter 35 limits the sawtooth voltage Vosc at the third constant voltage E3 and the fourth constant voltage E4. The third constant voltage E3 is a voltage within a range that the sawtooth wave voltage Vosc can take and is higher than the first constant voltage E1. The fourth constant voltage E4 is a voltage within a range that the sawtooth wave voltage Vosc can take and is smaller than the second constant voltage E2. on the other hand,
The limiter 35 may be configured to limit the sawtooth wave voltage Vosc at the third constant voltage E3 and the second constant voltage E2, so as to suppress image distortion at both upper corners of the display screen. On the other hand, the limiter 35 has a fourth constant voltage E4
And the first constant voltage E1 to limit the sawtooth voltage Vosc so as to suppress image distortion at both corners at the lower part of the display screen. The above embodiment is an example of the present invention, and the present invention is not limited to the above embodiment.

【0039】[0039]

【発明の効果】本発明の第1のテレビジョン受像機によ
れば、垂直走査と左右糸巻ひずみ補正とを同期させるこ
とができ、表示画面の上部の両隅の画像のひずみを抑え
ることができる。したがって、テレビジョン受像機を高
品位にすることができる。
According to the first television receiver of the present invention, the vertical scanning can be synchronized with the pincushion distortion correction, and the distortion of the image at the upper two corners of the display screen can be suppressed. . Therefore, the quality of the television receiver can be improved.

【0040】本発明の第2のテレビジョン受像機によれ
ば、垂直走査と左右糸巻ひずみ補正とを同期させること
ができ、表示画面の下部の両隅の画像のひずみを抑える
ことができる。したがって、テレビジョン受像機を高品
位にすることができる。
According to the second television receiver of the present invention, it is possible to synchronize the vertical scanning and the right and left pincushion distortion correction, and it is possible to suppress the distortion of the image at both lower corners of the display screen. Therefore, the quality of the television receiver can be improved.

【0041】本発明の第3のテレビジョン受像機によれ
ば、垂直走査と左右糸巻ひずみ補正とを同期させること
ができ、表示画面の上部の両隅と下部の両隅の画像のひ
ずみを抑えることができる。したがって、テレビジョン
受像機を高品位にすることができる。
According to the third television receiver of the present invention, it is possible to synchronize the vertical scanning and the pincushion distortion correction, thereby suppressing the distortion of the image at both the upper and lower corners of the display screen. be able to. Therefore, the quality of the television receiver can be improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】ワイドTVの表示画面の説明図である。FIG. 1 is an explanatory diagram of a display screen of a wide TV.

【図2】ブランキング信号V_BLKの作成方法の一例
を示す説明図である。
FIG. 2 is an explanatory diagram illustrating an example of a method for generating a blanking signal V_BLK.

【図3】ブランキング信号V_BLKの作成方法の一例
を説明するタイムチャートである。
FIG. 3 is a time chart illustrating an example of a method for generating a blanking signal V_BLK.

【図4】のこぎり波電圧をリミットした垂直ドライブ電
圧の一例の波形図である。
FIG. 4 is a waveform diagram of an example of a vertical drive voltage in which a sawtooth voltage is limited.

【図5】のこぎり波電圧Vosc から垂直ドライブ電圧V
_DRVおよびパラボラ電圧E/Wを生成する回路の概
略ブロック図である。
FIG. 5 shows vertical drive voltage V from sawtooth voltage Vosc
FIG. 3 is a schematic block diagram of a circuit that generates _DRV and a parabolic voltage E / W.

【図6】垂直ドライブ電圧V_DRVとパラボラ電圧E
/Wの一例の波形図である。
FIG. 6 shows vertical drive voltage V_DRV and parabola voltage E
FIG. 9 is a waveform diagram of an example of / W.

【図7】垂直ドライブ電圧V_DRVとパラボラ電圧E
/Wとラスタ上部の画像ひずみとの関係を説明する説明
図である。
FIG. 7 shows a vertical drive voltage V_DRV and a parabola voltage E;
FIG. 4 is an explanatory diagram for explaining a relationship between / W and image distortion on an upper portion of a raster.

【図8】本発明に係るテレビジョン受像機の概略ブロッ
ク図である。
FIG. 8 is a schematic block diagram of a television receiver according to the present invention.

【図9】図8のテレビジョン受像機が有する偏向用信号
生成回路の概略ブロック図である。
9 is a schematic block diagram of a deflection signal generation circuit included in the television receiver of FIG.

【図10】図9の偏向用信号生成回路が有するクリッパ
回路を説明する概略ブロック図である。
10 is a schematic block diagram illustrating a clipper circuit included in the deflection signal generation circuit of FIG.

【図11】図10のクリッパ回路の出力電圧と垂直ドラ
イブ電圧とパラボラ電圧の一例を示す波形図である。
11 is a waveform chart showing an example of an output voltage, a vertical drive voltage, and a parabola voltage of the clipper circuit of FIG.

【符号の説明】[Explanation of symbols]

2Fh…クロック信号、10…表示画面、11D…下側
の非表示部分、11U…上側の非表示部分、21…チュ
ーナ、22…YCT回路、23…映像信号処理回路、2
4…映像出力回路、25…陰極線管(CRT)、25F
…前面ガラス、26…電子銃、26B…電子ビーム、2
7…偏向用信号生成回路、28…偏向回路、29…マイ
クロコンピュータ、31…水平走査用ののこぎり波電圧
発生回路、32…タイミング信号発生回路、33…垂直
走査用ののこぎり波電圧発生回路、34…リミッタ(第
1のリミッタ)、35…リミッタ(第2のリミッタ)、
36…垂直ドライブ電圧発生回路、37…パラボラ電圧
発生回路、38…クリッパ回路、100…テレビジョン
受像機、CP1〜CP4…比較器、E1〜E4…第1〜
第4の一定電圧、E/W…パラボラ電圧、Hs…水平同
期信号、H_DRV…水平走査用ののこぎり波電圧、K
…カソード、Mc1,Mc2…制御信号、RF…高周波
信号、SW1…第1の切替回路、SW2…第2の切替回
路、Ts…タイミング信号、v1〜v4…定電圧源、V
s…垂直同期信号、V_BLK…ブランキング信号、V
_DRV…垂直ドライブ電圧、Vosc …垂直走査用のの
こぎり波電圧。
2Fh clock signal, 10 display screen, 11D lower non-display portion, 11U upper non-display portion, 21 tuner, 22 YCT circuit, 23 video signal processing circuit, 2
4: video output circuit, 25: cathode ray tube (CRT), 25F
... front glass, 26 ... electron gun, 26B ... electron beam, 2
7: Deflection signal generation circuit, 28: Deflection circuit, 29: Microcomputer, 31: Horizontal scanning sawtooth voltage generation circuit, 32: Timing signal generation circuit, 33: Vertical scanning sawtooth voltage generation circuit, 34 ... Limiter (first limiter), 35 ... Limiter (second limiter),
36 vertical drive voltage generation circuit, 37 parabolic voltage generation circuit, 38 clipper circuit, 100 television receiver, CP1 to CP4 comparator, E1 to E4 first to first
Fourth constant voltage, E / W: parabolic voltage, Hs: horizontal synchronizing signal, H_DRV: sawtooth voltage for horizontal scanning, K
... Cathode, Mc1, Mc2 ... Control signal, RF ... High frequency signal, SW1: First switching circuit, SW2 ... Second switching circuit, Ts ... Timing signal, v1 to v4 ... Constant voltage source, V
s: vertical synchronization signal, V_BLK: blanking signal, V
_DRV: vertical drive voltage, Vosc: sawtooth voltage for vertical scanning.

Claims (9)

【特許請求の範囲】[Claims] 【請求項1】垂直走査用ののこぎり波電圧を発生するの
こぎり波電圧発生回路と、 画面上端の輪郭に対応する第1の一定電圧と画面下端の
輪郭に対応する一定電圧であって前記第1の一定電圧よ
りも小さい第2の一定電圧とで前記のこぎり波電圧をリ
ミットする第1のリミッタと、 前記のこぎり波電圧がとり得る範囲内の電圧であって前
記第1の一定電圧よりも大きい第3の一定電圧と前記第
2の一定電圧とで前記のこぎり波電圧をリミットする第
2のリミッタと、 前記第2のリミッタの出力電圧に基づいて左右糸巻ひず
み補正用のパラボラ電圧を生成するパラボラ電圧発生回
路と、 前記第1のリミッタの出力電圧に基づいて垂直走査を行
うと共に前記パラボラ電圧に基づいて左右糸巻ひずみ補
正を行うディスプレイ装置とを有するテレビジョン受像
機。
A sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning; a first constant voltage corresponding to an outline at an upper end of the screen; and a first constant voltage corresponding to an outline at a lower end of the screen. A first limiter that limits the sawtooth voltage with a second constant voltage that is smaller than the first constant voltage, and a second limiter that is a voltage within a range that the sawtooth voltage can take and that is higher than the first constant voltage. A second limiter that limits the sawtooth voltage with the constant voltage of 3 and the second constant voltage; and a parabolic voltage that generates a parabola voltage for correcting pincushion distortion based on the output voltage of the second limiter. A television having a generating circuit and a display device for performing vertical scanning based on the output voltage of the first limiter and performing left and right pincushion distortion correction based on the parabola voltage John receiver.
【請求項2】前記第1の一定電圧は、前記のこぎり波電
圧の最大値よりも小さい請求項1記載のテレビジョン受
像機。
2. The television receiver according to claim 1, wherein said first constant voltage is smaller than a maximum value of said sawtooth wave voltage.
【請求項3】前記ディスプレイ装置の表示画面の横と縦
の比であるアスペクト比は16:9であり、前記ディス
プレイ装置は陰極線管である請求項1記載のテレビジョ
ン受像機。
3. The television receiver according to claim 1, wherein an aspect ratio, which is a ratio of a width to a length of a display screen of the display device, is 16: 9, and the display device is a cathode ray tube.
【請求項4】垂直走査用ののこぎり波電圧を発生するの
こぎり波電圧発生回路と、 画面上端の輪郭に対応する第1の一定電圧と画面下端の
輪郭に対応する一定電圧であって前記第1の一定電圧よ
りも小さい第2の一定電圧とで前記のこぎり波電圧をリ
ミットする第1のリミッタと、 前記のこぎり波電圧がとり得る範囲内の電圧であって前
記第2の一定電圧よりも小さい第4の一定電圧と前記第
1の一定電圧とで前記のこぎり波電圧をリミットする第
2のリミッタと、 前記第2のリミッタの出力電圧に基づいて左右糸巻ひず
み補正用のパラボラ電圧を生成するパラボラ電圧発生回
路と、 前記第1のリミッタの出力電圧に基づいて垂直走査を行
うと共に前記パラボラ電圧に基づいて左右糸巻ひずみ補
正を行うディスプレイ装置とを有するテレビジョン受像
機。
4. A sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning, a first constant voltage corresponding to a contour at an upper end of the screen and a constant voltage corresponding to a contour at a lower end of the screen, A first limiter that limits the sawtooth voltage with a second constant voltage that is smaller than the second constant voltage, and a second limiter that is a voltage within a range that the sawtooth voltage can take and that is smaller than the second constant voltage. A second limiter that limits the sawtooth voltage with the constant voltage of 4 and the first constant voltage; and a parabolic voltage that generates a parabola voltage for correcting pincushion distortion based on the output voltage of the second limiter. A television having a generating circuit and a display device for performing vertical scanning based on the output voltage of the first limiter and performing left and right pincushion distortion correction based on the parabola voltage John receiver.
【請求項5】前記第2の一定電圧は、前記のこぎり波電
圧の最小値よりも大きい請求項4記載のテレビジョン受
像機。
5. The television receiver according to claim 4, wherein said second constant voltage is larger than a minimum value of said sawtooth wave voltage.
【請求項6】前記ディスプレイ装置の表示画面の横と縦
の比であるアスペクト比は16:9であり、前記ディス
プレイ装置は陰極線管である請求項4記載のテレビジョ
ン受像機。
6. The television receiver according to claim 4, wherein an aspect ratio, which is a ratio of a width to a length of a display screen of the display device, is 16: 9, and the display device is a cathode ray tube.
【請求項7】垂直走査用ののこぎり波電圧を発生するの
こぎり波電圧発生回路と、 画面上端の輪郭に対応する第1の一定電圧と画面下端の
輪郭に対応する一定電圧であって前記第1の一定電圧よ
りも小さい第2の一定電圧とで前記のこぎり波電圧をリ
ミットする第1のリミッタと、 前記のこぎり波電圧がとり得る範囲内の電圧であって前
記第1の一定電圧よりも大きい第3の一定電圧と前記の
こぎり波電圧がとり得る範囲内の電圧であって前記第2
の一定電圧よりも小さい第4の一定電圧とで前記のこぎ
り波電圧をリミットする第2のリミッタと、 前記第2のリミッタの出力電圧に基づいて左右糸巻ひず
み補正用のパラボラ電圧を生成するパラボラ電圧発生回
路と、 前記第1のリミッタの出力電圧に基づいて垂直走査を行
うと共に前記パラボラ電圧に基づいて左右糸巻ひずみ補
正を行うディスプレイ装置とを有するテレビジョン受像
機。
7. A sawtooth voltage generating circuit for generating a sawtooth voltage for vertical scanning, a first constant voltage corresponding to an outline at an upper end of the screen, and a first constant voltage corresponding to an outline at a lower end of the screen. A first limiter that limits the sawtooth voltage with a second constant voltage that is smaller than the first constant voltage, and a second limiter that is a voltage within a range that the sawtooth voltage can take and that is higher than the first constant voltage. 3 and a voltage within the range that the sawtooth voltage can take, and
A second limiter that limits the sawtooth voltage with a fourth constant voltage that is smaller than the constant voltage, and a parabolic voltage that generates a parabolic voltage for correcting left and right pincushion distortions based on the output voltage of the second limiter. A television receiver comprising: a generation circuit; and a display device that performs vertical scanning based on an output voltage of the first limiter and corrects left-right pincushion distortion based on the parabola voltage.
【請求項8】前記第1の一定電圧は、前記のこぎり波電
圧の最大値よりも小さく、 前記第2の一定電圧は、前記のこぎり波電圧の最小値よ
りも大きい請求項7記載のテレビジョン受像機。
8. The television receiver according to claim 7, wherein the first constant voltage is lower than a maximum value of the sawtooth voltage, and the second constant voltage is higher than a minimum value of the sawtooth voltage. Machine.
【請求項9】前記ディスプレイ装置の表示画面の横と縦
の比であるアスペクト比は16:9であり、前記ディス
プレイ装置は陰極線管である請求項7記載のテレビジョ
ン受像機。
9. The television receiver according to claim 7, wherein an aspect ratio, which is a ratio of a width to a length of a display screen of the display device, is 16: 9, and the display device is a cathode ray tube.
JP24980398A 1998-09-03 1998-09-03 Television receiver Pending JP2000078425A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24980398A JP2000078425A (en) 1998-09-03 1998-09-03 Television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24980398A JP2000078425A (en) 1998-09-03 1998-09-03 Television receiver

Publications (1)

Publication Number Publication Date
JP2000078425A true JP2000078425A (en) 2000-03-14

Family

ID=17198451

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24980398A Pending JP2000078425A (en) 1998-09-03 1998-09-03 Television receiver

Country Status (1)

Country Link
JP (1) JP2000078425A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002305669A (en) * 2001-04-03 2002-10-18 Sanyo Electric Co Ltd Vertical deflection circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002305669A (en) * 2001-04-03 2002-10-18 Sanyo Electric Co Ltd Vertical deflection circuit
JP4540246B2 (en) * 2001-04-03 2010-09-08 三洋電機株式会社 Deflection circuit

Similar Documents

Publication Publication Date Title
EP0821519B1 (en) Distortion correction circuit
JPH07123287B2 (en) Upper and lower pincushion distortion correction circuit
US6288748B1 (en) Display device also compatible with digital broadcasts
EP0443678A2 (en) CRT raster distortion correction circuit
JP2000078425A (en) Television receiver
US6108045A (en) Display apparatus with cathode ray tube
US5920157A (en) Circuit and method for compensating for fluctuations in high voltage of fly back transformer for semiwide-screen television receiver
JPH07250256A (en) Video equipment and video non-linear processing circuit
US5523789A (en) High definition television monitor for displaying video images reproduced from normal standard video signals
US6069673A (en) CRT focus correcting method, CRT focus correcting circuit and display unit
US20070262918A1 (en) Video displaying apparatus and method thereof
US6151082A (en) Horizontal focus controlling apparatus for cathode-ray tube
JPS598114B2 (en) Digital convergence device
US7042174B1 (en) Method of generating independent top and bottom corners correction using one 4th order function
JP2000078423A (en) Television receiver
KR200142871Y1 (en) The side pincushion deflecting correction apparatus of crt
US7187414B2 (en) Circuit for stabilizing high tension voltage of CRT, and method thereof
JP2002304166A (en) Frequency converting circuit
KR20040028759A (en) Registration adjuser and registration adjusting method
JP3302024B2 (en) Static convergence circuit
JPH0614217A (en) Moire canceling circuit
JP2004235931A (en) Convergence correction circuit
WO1996036165A1 (en) Display tube with reduced spot-growth
JP2001054129A (en) Display device
JPH07154631A (en) Display device