JP2000069432A - Scanning line converter - Google Patents

Scanning line converter

Info

Publication number
JP2000069432A
JP2000069432A JP10237804A JP23780498A JP2000069432A JP 2000069432 A JP2000069432 A JP 2000069432A JP 10237804 A JP10237804 A JP 10237804A JP 23780498 A JP23780498 A JP 23780498A JP 2000069432 A JP2000069432 A JP 2000069432A
Authority
JP
Japan
Prior art keywords
signal
image signal
line
scanning line
scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10237804A
Other languages
Japanese (ja)
Inventor
Mitsuo Kamiko
充雄 上子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP10237804A priority Critical patent/JP2000069432A/en
Publication of JP2000069432A publication Critical patent/JP2000069432A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Television Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a scanning line converter that converts the number of scanning lines so that an unnatural indication is not made even in the case of displaying an image signal with different scanning line numbers. SOLUTION: The converter is provided with two line memories 30A-30C, 31A-31C that store image signals included in one scanning line of an original image signal and adders 32A-32C that apply a prescribed arithmetic operation to each image signal stored in the line memories 30A-30C, 31A-31C depending on a vertical position of the scanning line of each image signal after conversion, synthesize the image signals that are arithmetically operated according to prescribed rules so as to interpolate the scanning line of the original image signal.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、走査線変換装置に
係り、特に異なる走査線数の画像信号に対して走査線の
補間を行って走査線数を変換する走査線変換装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a scanning line conversion apparatus, and more particularly to a scanning line conversion apparatus that converts the number of scanning lines by interpolating scanning lines for image signals having different numbers of scanning lines.

【0002】[0002]

【従来の技術】現在、わが国において一般家庭に普及し
ているテレビジョンの規格はNTSC(National Telev
ision Standard Committiee)規格である。この規格は
現在でも一般放送用のディスプレイに用いられている。
近年、高度情報化が進展し、従来は放送を受信するのみ
に用いられてきたディスプレイもコンピュータ用のディ
スプレイとして用いられるようになってきた。コンピュ
ータのディスプレイは、より高精細な表示が求められて
きており、このために走査線数を増加させる等の対策が
施されている。
2. Description of the Related Art At present, the television standard widely used in ordinary households in Japan is NTSC (National Television).
ision Standard Committiee). This standard is still used for displays for general broadcasting.
In recent years, with the advancement of advanced information technology, displays that have been used only for receiving broadcasts have been used as displays for computers. The display of a computer is required to have a higher definition, and therefore, measures such as increasing the number of scanning lines are taken.

【0003】また、一般放送においては、より高品位の
画像を受信できるようにハイビジョン(HDTV:High
Definition TeleVision)規格が実用化されている。ハ
イビジョンを受信するためにはより走査線数の多いディ
スプレイが必要となる。ハイビジョン専用のディスプレ
イは高価であり、従来のNTSC規格が主流を占めてい
る現在においては、NTSC規格の画像信号及びハイビ
ジョンの画像信号を表示することのできるディスプレイ
が求められている。
In general broadcasting, high-definition (HDTV: HDTV:
Definition TeleVision) standard has been put to practical use. In order to receive HDTV, a display having a larger number of scanning lines is required. A display dedicated to HDTV is expensive. At present, when the conventional NTSC standard occupies the mainstream, a display capable of displaying an NTSC standard image signal and a HDTV image signal is demanded.

【0004】また、現在はブラウン管を用いたディスプ
レイ以外に壁掛けを行うことのできる液晶表示装置も大
型化が進んでおり、この液晶表示装置においてもNTS
C規格の画像信号及びハイビジョンの画像信号の両方を
表示する性能が求められている。ところで、NTSC規
格とハイビジョン規格の走査線数は異なり、ハイビジョ
ン規格の方がより走査線数が多い。従って、上記のディ
スプレイや液晶表示装置においては、走査線数が少ない
NTSC規格の画像信号を、より走査線数の多いハイビ
ジョン規格の画像信号に変換する必要がある。
At present, in addition to a display using a cathode ray tube, a liquid crystal display device which can be hung on a wall is also increasing in size.
There is a demand for the ability to display both C-standard image signals and Hi-Vision image signals. By the way, the number of scanning lines differs between the NTSC standard and the Hi-Vision standard, and the Hi-Vision standard has a larger number of scanning lines. Therefore, in the above-described display and liquid crystal display device, it is necessary to convert an image signal of the NTSC standard having a small number of scanning lines into an image signal of a Hi-Vision standard having a large number of scanning lines.

【0005】図6は、従来の走査線を変換する技術の一
例を示す図である。この技術は特開平9−50255号
公報に開示された技術であり、入力された画像データ5
0(図6参照)の縦方向の画素数が液晶パネル58の縦
方向より少ない場合に液晶パネル58画面一杯に画像デ
ータ50を表示できないという課題を解決する技術であ
る。
FIG. 6 is a diagram showing an example of a conventional technique for converting a scanning line. This technique is a technique disclosed in Japanese Patent Application Laid-Open No. H9-50255, and the
This is a technique for solving the problem that when the number of pixels in the vertical direction of 0 (see FIG. 6) is smaller than the vertical direction of the liquid crystal panel 58, the image data 50 cannot be displayed on the entire screen of the liquid crystal panel 58.

【0006】この技術について簡単に説明すると、水平
同期信号Hから生成された第1クロック生成手段4の第
1クロックCLK1と水平、垂直同期信号H,Vとに基
づき、制御手段55が水平駆動手段57を制御して保持
した1ライン分の画像データ50を1水平同期周期の間
に液晶パネル58に出力する。従って、第2クロック生
成手段54は、水平、垂直同期信号H,Vから検出手段
51が求めた拡大率と計数手段52でカウントされた画
像データ50のフレーム、行数HN,VNとの出力に基
づき、垂直駆動手段56へ第2クロックSCLK2に送
出し、制御手段55が水平駆動手段57の出力する1ラ
イン分の画像データ50を液晶パネル58の1ライン分
もしくは2ライン分に多重表示するよう制御する。
The technique will be briefly described. The control means 55 controls the horizontal driving means based on the first clock CLK1 of the first clock generating means 4 generated from the horizontal synchronizing signal H and the horizontal and vertical synchronizing signals H and V. The image data 50 for one line held by controlling the pixel 57 is output to the liquid crystal panel 58 during one horizontal synchronization cycle. Therefore, the second clock generation unit 54 outputs the enlargement ratio obtained by the detection unit 51 from the horizontal and vertical synchronization signals H and V and the output of the frame and row numbers HN and VN of the image data 50 counted by the counting unit 52. Based on this, the second clock SCLK2 is sent to the vertical driving unit 56, and the control unit 55 multiplexes and displays one line of image data 50 output from the horizontal driving unit 57 on one line or two lines of the liquid crystal panel 58. Control.

【0007】図7は、従来の技術による表示例を示す図
である。図7(A)は、画像データ50の内容を示す図
であり、(B)は、第1フレーム画像を示す図であり、
(C)は、第2フレーム画像を示す図であり、(D)
は、合成画像を示す図である。この従来技術において
は、図7(A)の入力画像データ50を毎フレーム毎に
図7(B)に示した第1フレームの画像と図7(C)に
示した第2フレームの画像とをフレーム間で交互に変化
させている。よって、これらの2つの画像で色調の異な
る部分を中間色として表示している。
FIG. 7 is a diagram showing a display example according to the prior art. FIG. 7A is a diagram showing the contents of image data 50, FIG. 7B is a diagram showing a first frame image,
(C) is a diagram showing a second frame image, (D)
FIG. 4 is a diagram showing a composite image. In this prior art, the input image data 50 of FIG. 7A is converted into an image of a first frame shown in FIG. 7B and an image of a second frame shown in FIG. Alternating between frames. Therefore, portions having different tones in these two images are displayed as intermediate colors.

【0008】[0008]

【発明が解決しようとする課題】ところで、上述した従
来の技術においては、単に1ライン分又は2ライン分の
画像データを保持し、そのデータを表示した走査線と異
なる走査線に対して保持したデータを表示しているだけ
である。つまり、従来は、端的に言うと1ライン分の画
像データを複数の走査線に対して表示させているだけで
ある。よって、画像データのライン数と走査線数との関
係によっては、画像が不自然に歪んだり、色むらが生じ
ていた。
By the way, in the above-mentioned prior art, image data for one line or two lines is simply held, and the data is held for a scanning line different from the scanning line on which the data is displayed. It just displays the data. That is, in the prior art, in short, only one line of image data is displayed on a plurality of scanning lines. Therefore, depending on the relationship between the number of lines of image data and the number of scanning lines, an image is unnaturally distorted or color unevenness occurs.

【0009】本発明は上記事情に鑑みてなされたもので
あり、走査線数が異なる画像信号を表示する場合であっ
ても不自然な表示がなされないよう走査線数を変換する
走査線変換装置を提供することを目的とする。
The present invention has been made in view of the above circumstances, and has a scanning line conversion apparatus for converting the number of scanning lines so as to prevent an unnatural display even when an image signal having a different number of scanning lines is displayed. The purpose is to provide.

【0010】[0010]

【課題を解決するための手段】上記課題を解決するため
に、本発明は、原画像信号の走査線1本に含まれる画像
信号を記憶する2つの記憶手段と、前記記憶手段に記憶
された各々の画像信号に対して変換後画像信号の走査線
の垂直位置に応じて所定の演算を施し、当該演算を行っ
た画像信号を所定の規則に従って合成して原画像信号の
走査線を補間する補間手段とを具備することを特徴とす
る。本発明によれば走査線数が異なる画像信号を表示す
る場合であっても不自然な表示がなされない。また、本
発明は、前記原画像信号がNTSC画像信号であり、当
該NTSC画像信号を540本又は517本の走査線か
らなる画像信号に変換することを特徴とする。
In order to solve the above-mentioned problems, the present invention provides two storage means for storing an image signal contained in one scanning line of an original image signal, and two storage means for storing the image signal. A predetermined operation is performed on each image signal in accordance with the vertical position of the scan line of the converted image signal, and the image signals subjected to the operation are combined according to a predetermined rule to interpolate the scan line of the original image signal. Interpolating means. According to the present invention, even when image signals having different numbers of scanning lines are displayed, unnatural display is not performed. Further, the invention is characterized in that the original image signal is an NTSC image signal, and the NTSC image signal is converted into an image signal composed of 540 or 517 scanning lines.

【0011】[0011]

【発明の実施の形態】以下、図面を参照して本発明の一
実施形態による走査線変換装置について詳細に説明す
る。図1は、本発明の一実施形態による走査線変換装置
を含む液晶駆動回路の全体構成を示すブロック図であ
る。本実施形態においては、NTSC規格の画像信号の
走査線数が483本であり、ハイビジョン規格の画像信
号の走査線数が540本である場合を例に挙げて説明す
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, a scanning line conversion device according to an embodiment of the present invention will be described in detail with reference to the drawings. FIG. 1 is a block diagram showing an overall configuration of a liquid crystal drive circuit including a scanning line conversion device according to an embodiment of the present invention. In the present embodiment, an example will be described in which the number of scanning lines of an image signal of the NTSC standard is 483 and the number of scanning lines of an image signal of the Hi-Vision standard is 540.

【0012】図1において、1A〜1Cはそれぞれ色差
信号Pr、輝度信号(Y)、及び色差信号Pb、又はR信
号、G信号、及びB信号(これらの信号は原画像信号を
なす)が入力されるローパスフィルタである。尚、ロー
パスフィルタ1A〜1Cに入力される画像信号はNTS
C信号である。2A〜2Cはそれぞれローパスフィルタ
1A〜1Cの出力を入力とする増幅器である。これらの
増幅器2A〜2Cは入力する信号を所定の増幅率で増幅
する。A/D変換器3A〜3Cは増幅器2A〜2Cの出
力信号に対して標本化及び量子化を行って8ビットパラ
レルのディジタル信号を出力する。
[0012] In FIG. 1, 1A-1C are respectively color difference signals P r, the luminance signal (Y), and color difference signals P b, or R signal, G signal, and B signal (these signals constitute the original image signal) Is the input low-pass filter. The image signals input to the low-pass filters 1A to 1C are NTS
This is the C signal. Reference numerals 2A to 2C denote amplifiers which receive the outputs of the low-pass filters 1A to 1C, respectively. These amplifiers 2A to 2C amplify input signals at a predetermined amplification factor. The A / D converters 3A to 3C perform sampling and quantization on the output signals of the amplifiers 2A to 2C, and output 8-bit parallel digital signals.

【0013】A/D変換器3A〜3Cが動作を行うため
には、出力されるディジタル信号の最大値に対応する入
力信号の最大値を規定する限電圧値、出力されるディジ
タル信号の最小値に対応する入力信号の最小値を規定す
る下限電圧値、及びこれら上限電圧値と下限電圧値との
中間電圧値が入力される必要があるがこれらの詳細につ
いては後述する。
In order for the A / D converters 3A to 3C to operate, a voltage limit value that defines the maximum value of the input signal corresponding to the maximum value of the output digital signal, and the minimum value of the output digital signal It is necessary to input a lower limit voltage value that defines the minimum value of the input signal corresponding to and an intermediate voltage value between the upper limit voltage value and the lower limit voltage value, which will be described later in detail.

【0014】尚、ローパスフィルタ1A〜1CにはRG
B信号、又は色差信号Pr、輝度信号(Y)、及び色差
信号Pbが入力されており、これらの信号の何れかがA
/D変換器3A〜3Cにも入力されるが、RGB信号が
入力された場合には中間電圧値を変化させてその動作の
制御を行っている(詳細は後述する)。
The low-pass filters 1A to 1C have RG
B signal, or the color difference signal P r, the luminance signal (Y), and are color difference signals P b is input, one of these signals A
Although they are also input to the / D converters 3A to 3C, when an RGB signal is input, the operation is controlled by changing the intermediate voltage value (details will be described later).

【0015】16は重心補間装置であり、A/D変換器
3A〜3Cから出力されるディジタル信号が入力され、
入力されるNTSC規格のディジタル化された画像信号
をハイビジョン規格の画像信号に変換するために走査線
の補間処理を行う。
Numeral 16 denotes a center of gravity interpolator, which receives digital signals output from the A / D converters 3A to 3C,
A scanning line interpolation process is performed to convert an input NTSC standardized image signal into a Hi-Vision standard image signal.

【0016】次に、重心補間装置4について詳細に説明
する。図2は、重心補間装置4の内部構成を示すブロッ
ク図である。重心補間装置4は、NTSC規格の画像信
号の1ラインを記憶することのできる記憶領域を5つ有
するラインメモリ30A〜30Cを有する。これらのラ
インメモリ30A〜30CはA/D変換器3A〜3C各
々に対応づけて設けられる。
Next, the center of gravity interpolation device 4 will be described in detail. FIG. 2 is a block diagram showing an internal configuration of the center-of-gravity interpolation device 4. The center-of-gravity interpolation device 4 includes line memories 30A to 30C each having five storage areas capable of storing one line of an NTSC standard image signal. These line memories 30A to 30C are provided corresponding to the A / D converters 3A to 3C, respectively.

【0017】また、上記ラインメモリ30A〜30Cと
並列にラインメモリ31A〜31Cが設けられている。
これらのラインメモリ31A〜31Cもラインメモリ3
0A〜30Cと同様にNTSC規格の画像信号の1ライ
ンを記憶することのできる記憶領域を5つ有する。ライ
ンメモリ30A〜30C及びラインメモリ31A〜31
Cへの画像信号の書き込みタイミング及びラインメモリ
30A〜30C及びラインメモリ31A〜31Cからの
画像信号の読み出しタイミングは重心補間装置4に制御
されている。
Further, line memories 31A to 31C are provided in parallel with the line memories 30A to 30C.
These line memories 31A to 31C are also line memories 3
Similar to 0A to 30C, it has five storage areas capable of storing one line of the NTSC standard image signal. Line memories 30A to 30C and line memories 31A to 31
The timing of writing the image signal to C and the timing of reading the image signal from the line memories 30A to 30C and the line memories 31A to 31C are controlled by the centroid interpolation device 4.

【0018】ラインメモリ30A〜30Cの出力とライ
ンメモリ31A〜31Cの出力は各々加算器32A〜3
2Cに接続されている。加算器32A〜32Cは重心補
間装置4の制御の下、ラインメモリ30A〜30Cの出
力及びラインメモリ31A〜31Cの出力に所定の重み
付けを行って加算する処理を行う。尚、ラインメモリ3
0A〜30C及びラインメモリ31A〜31Cへの画像
信号の書き込みタイミング及びラインメモリ30A〜3
0C及びラインメモリ31A〜31Cからの画像信号の
読み出しタイミングの詳細については後述する。
Outputs of the line memories 30A to 30C and outputs of the line memories 31A to 31C are respectively added to adders 32A to 32A.
2C. Under the control of the center-of-gravity interpolation device 4, the adders 32A to 32C perform a process of adding predetermined weights to the outputs of the line memories 30A to 30C and the outputs of the line memories 31A to 31C. The line memory 3
0A to 30C and the timing of writing image signals to the line memories 31A to 31C and the line memories 30A to 3C
The details of the timing for reading the image signals from the OCs and the line memories 31A to 31C will be described later.

【0019】さて、図1に戻り、5は、PLD(Phase-
Lock Demodulator)であり、重心補間装置4から出力さ
れるハイビジョン規格の画像信号に変換されたディジタ
ル化された画像信号が入力されるとともに、水平同期信
号及び垂直同期信号が入力され、これらの同期信号にタ
イミングを合わせて入力する画像信号を出力する。
Returning to FIG. 1, 5 is a PLD (Phase-
Lock Demodulator), a digitized image signal converted into a high-definition image signal output from the center-of-gravity interpolator 4 is input, and a horizontal synchronizing signal and a vertical synchronizing signal are input. The image signal to be input is output in synchronization with the timing.

【0020】次に、水平同期信号及び垂直同期信号につ
いて述べる。6はOR回路であり、C,SYNC信号、
つまり水平同期信号と垂直同期信号とが混合した復号同
期信号と、輝度信号(Y)が入力される。このOR回路
6は、輝度信号(Y)に同期信号が重畳されている信号
と、そうでない信号(即ち、輝度信号のみの信号)があ
り、輝度信号(Y)に同期信号が重畳されていない場合
であっても同期信号を後段の回路に送ることができるよ
うにするために設けられている。
Next, the horizontal synchronizing signal and the vertical synchronizing signal will be described. Reference numeral 6 denotes an OR circuit which outputs C and SYNC signals,
That is, a decoded synchronization signal in which a horizontal synchronization signal and a vertical synchronization signal are mixed, and a luminance signal (Y) are input. The OR circuit 6 includes a signal in which a synchronization signal is superimposed on the luminance signal (Y) and a signal in which the synchronization signal is not superimposed (ie, a signal including only the luminance signal), and the synchronization signal is not superimposed on the luminance signal (Y). Even in this case, it is provided so that the synchronization signal can be sent to the subsequent circuit.

【0021】7は、水平同期信号と垂直同期信号とを分
離する同期分離回路である。分離された垂直同期信号V
DはPLD5へ出力され、水平同期信号HDはPLD5
へ出力されるとともにPLL回路8へ参照信号REFと
して出力される。PLL回路8はPFD(Phase Freque
ncy Detector)とVCO(Voltage Controlled Oscilla
tor)とを有し、一定周波数のクロックを発生してPL
D5へ出力する。
Reference numeral 7 denotes a synchronization separation circuit for separating a horizontal synchronization signal and a vertical synchronization signal. The separated vertical synchronizing signal V
D is output to PLD5, and the horizontal synchronization signal HD is output to PLD5.
And output to the PLL circuit 8 as a reference signal REF. The PLL circuit 8 is a PFD (Phase Freque
ncy Detector) and VCO (Voltage Controlled Oscilla)
tor), generate a clock of a constant frequency, and
Output to D5.

【0022】VCOはPFDから出力される電圧値に応
じて所定の周波数を有するクロックをPLD5へ出力す
る。上記PFDはVCOから発振出力されるパルスの数
をPLD5が所定数計数したときにPLD5から出力さ
れる信号と同期分離回路7から出力される参照信号RE
Fの位相とを比較して、その比較結果を電圧値に変換し
て出力する。
The VCO outputs a clock having a predetermined frequency to the PLD 5 according to the voltage value output from the PFD. The PFD includes a signal output from the PLD 5 when the PLD 5 counts a predetermined number of pulses output from the VCO and a reference signal RE output from the synchronization separation circuit 7.
The phase is compared with the phase of F, and the comparison result is converted into a voltage value and output.

【0023】次に、9は、A/D変換器3A〜3Cから
出力されるディジタル信号の最小値に対応する入力信号
の最小値を規定する下限電圧値を定める電源である。こ
の電源の値は固定されている。10は、A/D変換器3
A〜3Cから出力されるディジタル信号の最大値に対応
する入力信号の最大値を規定する上限電圧値を定める可
変電源である。この可変電源はコントラストを調整する
ためにその値が可変である。
Reference numeral 9 denotes a power supply that determines a lower limit voltage value that defines the minimum value of the input signal corresponding to the minimum value of the digital signal output from the A / D converters 3A to 3C. The value of this power supply is fixed. 10 is an A / D converter 3
A variable power supply that determines an upper limit voltage value that defines a maximum value of an input signal corresponding to a maximum value of a digital signal output from A to 3C. This variable power supply has a variable value for adjusting the contrast.

【0024】11はその一端が電源9及びA/D変換器
3A〜3Cに接続された抵抗であり、12はその一端が
可変電源10とA/D変換器3A〜3Cに接続された抵
抗である。これらの抵抗11,12の他端同士は互いに
接続されている。この抵抗11,12は可変電源10に
よって規定される上限電圧値と電源9によって規定され
る下限電圧値との中間電圧値を得るためのものである。
抵抗11,12の接続点は切換回路13に接続されてい
る。
Reference numeral 11 denotes a resistor whose one end is connected to the power supply 9 and the A / D converters 3A to 3C, and 12 denotes a resistor whose one end is connected to the variable power supply 10 and the A / D converters 3A to 3C. is there. The other ends of these resistors 11 and 12 are connected to each other. The resistors 11 and 12 are for obtaining an intermediate voltage value between an upper limit voltage value defined by the variable power supply 10 and a lower limit voltage value defined by the power supply 9.
The connection point between the resistors 11 and 12 is connected to the switching circuit 13.

【0025】切換回路13は、ローパスフィルタ1A〜
1Cに入力される信号がRGB信号であるか又は輝度信
号(Y)、色差信号Pr、及び色差信号Pbであるかに応
じてA/D変換器3A〜3C及びPLD5の動作を切り
換えるためのものである。切換回路13はスイッチ14
とスイッチ15とを有する。これらのスイッチ14,1
5は連動して動作する。つまり、スイッチ14が端子1
側となるとスイッチ15も端子1側となり、スイッチ1
4が端子2側となるとスイッチ15も端子2側となる。
The switching circuit 13 includes low-pass filters 1A to 1A.
Or luminance signal signal inputted to 1C is an RGB signal (Y), color difference signals P r, and for switching the operation of the A / D converter 3A~3C and PLD5 depending on whether the color difference signals P b belongs to. The switching circuit 13 includes a switch 14
And a switch 15. These switches 14,1
5 works in conjunction. That is, the switch 14 is connected to the terminal 1
Side, the switch 15 also becomes the terminal 1 side, and the switch 1
When 4 is on the terminal 2 side, the switch 15 is also on the terminal 2 side.

【0026】スイッチ14はPLD5に接続され。端子
1は設置されており端子2には5[V]の電源が供給さ
れている。このスイッチ14はPLD5に対して、ロー
パスフィルタ1A〜1Cに入力される信号がRGB信号
であるか又は輝度信号(Y)、色差信号Pr、及び色差
信号Pbであるかを識別させるためのものである。スイ
ッチ14が端子1側である場合にはPLD5に対して0
[V]が供給され、PLD5はRGB信号が入力されて
いると認識する。一方、スイッチ14が端子2側である
場合にはPLD5に対して5[V]が供給され、PLD
5は輝度信号(Y)、色差信号Pr、及び色差信号Pb
入力されていると認識する。
The switch 14 is connected to the PLD 5. The terminal 1 is installed, and a power of 5 [V] is supplied to the terminal 2. For this switch 14 PLD5, signal input to the low pass filter 1A~1C are or luminance signal is an RGB signal (Y), color difference signals P r, and for causing the identification whether the color difference signals P b Things. When the switch 14 is on the terminal 1 side, 0 is set for the PLD 5.
[V] is supplied, and the PLD 5 recognizes that an RGB signal is input. On the other hand, when the switch 14 is on the terminal 2 side, 5 [V] is supplied to the PLD 5 and the PLD 5 is supplied.
5 recognizes that the luminance signal (Y), color difference signals P r, and the color difference signal P b is inputted.

【0027】スイッチ15は、A/D変換器3A〜3C
に供給する中間電圧値を制御してA/D変換器3A〜3
Cの動作を切り換えるものである。スイッチ15が端子
1側である場合にはRGB信号が入力されている場合で
あるので、RGB信号に対して新たな中間電圧値を設定
するのは不都合があるため、A/D変換器3A〜3Cの
中間電圧値が入力される端子同士が互いに接続される状
態となる。この場合、A/D変換器3Bの上限電圧値が
入力される端子と、中間電圧値が入力される端子が短絡
されているため、中間電圧値として各々のA/D変換器
3A〜3Cへ入力される値は上限電圧値となる。
The switch 15 includes A / D converters 3A to 3C
Control the intermediate voltage value supplied to the A / D converters 3A to 3A
The operation of C is switched. When the switch 15 is on the terminal 1 side, it is a case where an RGB signal is being input, and it is inconvenient to set a new intermediate voltage value for the RGB signal. The terminals to which the intermediate voltage value of 3C is input are connected to each other. In this case, since the terminal of the A / D converter 3B to which the upper limit voltage value is input and the terminal to which the intermediate voltage value is input are short-circuited, each of the A / D converters 3A to 3C is provided as an intermediate voltage value. The input value is the upper limit voltage value.

【0028】一方、スイッチ15が端子2側である場合
には、A/D変換器3A及びA/D変換器3Cに中間電
圧値が供給される。前述のように、A/D変換器3Bの
上限電圧値が入力される端子と、中間電圧値が入力され
る端子が短絡されているため、中間電圧値として常時上
限電圧値が入力される。これは輝度信号(Y)は当初か
ら中間電圧値が不要であるからである。
On the other hand, when the switch 15 is on the terminal 2 side, an intermediate voltage value is supplied to the A / D converter 3A and the A / D converter 3C. As described above, since the terminal of the A / D converter 3B to which the upper limit voltage value is input and the terminal to which the intermediate voltage value is input are short-circuited, the upper limit voltage value is always input as the intermediate voltage value. This is because the luminance signal (Y) does not require an intermediate voltage value from the beginning.

【0029】また、16はゲートドライバであり、PL
D5から出力される信号に基づいて、液晶表示装置であ
るTFT−LCD(Thin Film Transistor - Liquid Cr
ystal Display)19の走査線方向のトランジスタ(図
示省略)を走査方向に順次開状態として走査を行う。1
7,18はソースドライバであり、TFT−LCD19
の走査線方向のトランジスタ対して輝度に応じた電流を
流し液晶の透過率を制御する。TFT−LCDは、ハイ
ビジョン規格の画像信号を表示することのできる走査線
数を有する。
Reference numeral 16 denotes a gate driver,
Based on a signal output from D5, a TFT-LCD (Thin Film Transistor-Liquid Cr
The scanning is performed by sequentially opening the transistors (not shown) of the scanning display 19 in the scanning direction in the scanning direction. 1
Reference numerals 7 and 18 denote source drivers.
A current corresponding to the luminance is supplied to the transistor in the scanning line direction to control the transmittance of the liquid crystal. The TFT-LCD has the number of scanning lines capable of displaying an image signal of the Hi-Vision standard.

【0030】20はγ補正を行うためのγ補正電源であ
り、その出力はソースドライバ17,18に入力され
る。21はバックライトであり、22はバックライト2
1を駆動するためのインバータであり。
Reference numeral 20 denotes a gamma correction power supply for performing gamma correction, the output of which is input to the source drivers 17 and 18. 21 is a backlight, 22 is a backlight 2
1 to drive the inverter.

【0031】次に、本発明のポイントである重心補間に
ついて説明する。本実施形態においては、実走査線数4
83本からなるNTSC規格の画像信号を走査線数54
0本からなるハイビジョン規格の画像信号に変換する場
合について考えており、補間すべき走査線数は540−
483=57本である。本実施形態においては、上記5
7本の走査線を補間によって得るために実走査線9本毎
に、1本の割合で走査線を補間して、補間後の走査線数
を計10本とし、この処理を54回繰り返すことにより
行う。
Next, the center-of-gravity interpolation which is a point of the present invention will be described. In the present embodiment, the number of actual scanning lines is four.
An NTSC image signal consisting of 83 lines is converted into 54 scanning lines.
Considering the case where the image signal is converted into a high-definition image signal composed of 0 lines, the number of scanning lines to be interpolated is 540-
483 = 57. In the present embodiment, the above 5
In order to obtain seven scanning lines by interpolation, the scanning lines are interpolated at a rate of one for every nine actual scanning lines, and the number of scanning lines after the interpolation is made a total of ten, and this process is repeated 54 times. Performed by

【0032】つまり、数式で表すと、 (9+1add)×54=540本 となる。上記式において左辺括弧中第1項は、補間を行
う実走査線の1単位となる走査線数を示し、左辺括弧中
第2項は、補間によって増加する走査線を意味し、左辺
の数値「54」は、処理を54回繰り返すことを意味す
る。
That is, when expressed by a mathematical formula, (9 + 1 add ) × 54 = 540 lines. In the above expression, the first term in the left parenthesis indicates the number of scanning lines that is one unit of the actual scanning line to be interpolated, and the second term in the left parenthesis means a scanning line that is increased by interpolation, and the numerical value on the left side is “ "54" means that the process is repeated 54 times.

【0033】上記式にて補間を行うことにより、ハイビ
ジョンの走査線数である540本の走査線が得られる訳
であるが、上記式にて補間によって増加する走査線数は
54本であり、実走査線を考慮すると483+54=5
37本となり、3本不足する。本実施形態においては、
この不足する走査線3本については、例えば重心補間装
置4やPLD5で黒表示となるよう制御する。よって、 [実走査線:483本]+[黒表示走査線:3本]+
[補間により得られる走査線54:本]=540本 となり、変換を行うことができる。
By performing the interpolation according to the above equation, 540 scanning lines, which is the number of scanning lines for Hi-Vision, can be obtained. However, the number of scanning lines increased by the interpolation according to the above equation is 54. Considering the actual scanning line, 483 + 54 = 5
It becomes 37, and three are short. In the present embodiment,
With respect to the three missing scanning lines, for example, the barycenter interpolator 4 and the PLD 5 control so as to display black. Therefore, [actual scanning lines: 483 lines] + [black display scanning lines: 3 lines] +
[Scanning lines 54 obtained by interpolation: lines] = 540 lines, and conversion can be performed.

【0034】次に、図3、図4参照して重心補間の原理
について説明する。図3は、重心補間前後の実走査線と
補間後の走査線との関係を示す図である。いま、NTS
C信号の走査線9本について考え、各々の走査線には番
号「0」から「8」まで付され、図3示す位置関係にあ
るとする。
Next, the principle of barycentric interpolation will be described with reference to FIGS. FIG. 3 is a diagram showing the relationship between the actual scanning lines before and after the centroid interpolation and the scanning lines after the interpolation. Now, NTS
Considering nine scanning lines of the C signal, it is assumed that each scanning line is numbered from “0” to “8” and has a positional relationship shown in FIG.

【0035】また、補間後の走査線は実走査線9本に対
して1本の割合で補間を行えば良い。よって、図3に示
したように、番号「(0)」から「(9)」までが付さ
れた10本について考え、実走査線に対する位置関係を
図示の通りにする。更に、番号「0」が付された実走査
線と番号「8」が付された実走査線との距離をxとす
る。
The number of the scanning lines after the interpolation may be one for every nine actual scanning lines. Therefore, as shown in FIG. 3, ten lines numbered “(0)” to “(9)” are considered, and the positional relationship with respect to the actual scanning line is as shown in the figure. Furthermore, the distance between the actual scanning line numbered “0” and the actual scanning line numbered “8” is x.

【0036】次に、重心補間の演算方法について説明す
る。図4は、重心補間の演算方法を説明するための図で
ある。いま、図3に示した補間後の各走査線(N)を計
算することを考える。図3において、番号「0」又は
「(0)」が付された走査線と、番号「8」又は番号
「(9)」が付された走査線との距離をXとすると、実
走査線の間隔はX/8、補間する走査線の間隔はX/9
となる。
Next, a method of calculating the center of gravity interpolation will be described. FIG. 4 is a diagram for explaining a calculation method of the center of gravity interpolation. Now, consider calculating each of the interpolated scanning lines (N) shown in FIG. In FIG. 3, assuming that a distance between a scanning line numbered “0” or “(0)” and a scanning line numbered “8” or “(9)” is X, an actual scanning line Is X / 8, and the interval between scanning lines to be interpolated is X / 9.
Becomes

【0037】また、図3からも明らかなように、補間す
る走査線(N)は、実走査線[N−1]と[N]との間
に存在するので、 [N−1]と(N)との距離:N・X/9-(N-1)・X/8(=a) (N)と[N]との距離 :N・X/8-N・X/9 (=b) ここで、N=1,2〜9である。
Further, as is apparent from FIG. 3, since the scanning line (N) to be interpolated exists between the actual scanning lines [N-1] and [N], [N-1] and (N-1) Distance to N): N · X / 9- (N-1) · X / 8 (= a) Distance between (N) and [N]: N · X / 8-N · X / 9 (= b) Here, N = 1, 2 to 9.

【0038】本実施形態においては、走査線(N)の信
号は、距離が近い方の重み付けをより大として加算して
走査線(N)の信号とする。つまり、補間しようとする
走査線(N)と実走査線[N−1]又は実走査線[N]
との距離に反比例した信号強度(それぞれの信号強度の
最大値を1とする)を加算して補間する走査線(N)の
信号を得る。また、加算して得た信号の強度は実走査線
の信号強度と等しく1とする必要がある。
In the present embodiment, the signal of the scanning line (N) is added to the signal of the scanning line (N) by adding a larger weighting to the signal having the shorter distance to obtain a signal of the scanning line (N). That is, the scanning line (N) to be interpolated and the actual scanning line [N-1] or the actual scanning line [N]
The signal of the scanning line (N) to be interpolated is obtained by adding the signal intensities inversely proportional to the distance (the maximum value of the respective signal intensities is 1). Further, the intensity of the signal obtained by the addition needs to be equal to the signal intensity of the actual scanning line and to be 1.

【0039】補間しようとする走査線(N)と実走査線
[N−1],[N]との距離比は、a/(a+b)とb/(a+b)で
あるから、それぞれの距離比に反比例した信号強度を加
算した結果にa・b/(a+b)2を掛けることによって1にす
る。つまり実走査線[N−1]及び走査線[N]各々の
信号強度を1としたときに加算した結果が1になればよ
いので、 (1・(a+b)/a+1・(a+b)/b)・a・b/(a+b)2 =1 を満たせば良い。
Since the distance ratio between the scanning line (N) to be interpolated and the actual scanning lines [N-1], [N] is a / (a + b) and b / (a + b), The result obtained by adding the signal strength inversely proportional to each distance ratio is multiplied by a · b / (a + b) 2 to obtain 1. That is, if the signal strength of each of the actual scanning line [N-1] and the scanning line [N] is set to 1, then the result of the addition should be 1, so that (1 · (a + b) / a + 1 · ( a + b) / b) · a · b / (a + b) 2 = 1.

【0040】従って、補間する走査線(N)の信号Sn
は、実走査線[N−1]と走査線[N]各々の信号強度
を同じ記号[N-1]及び[N]で表すと、 Sn=([N-1]・(a+b)/a+[N]・(a+b)/b)・a・b/(a+b)2 =([N-1]・b+[N]・a)/(a+b) となる。ここで(a+b)=X/8であるから、 Sn={[N-1]・b+[N]・a}/(X/8) ={[N-1]・(N・X/8-N・X/9)+[N]・(N・X/9-(N-1)・X/8)}・(8/X) ={[N-1]・(N/8-N/9)+[N]・(N/9-(N-1)/8)}・8 上式において、分母を通分して整理すると、 Sn=[N−1]・N/9+[N]・(9−N)/9 ・・・(1) が得られる。
Therefore, the signal S n of the scanning line (N) to be interpolated
Represents the signal intensities of the actual scanning line [N-1] and the scanning line [N] with the same symbols [N-1] and [N], respectively, where S n = ([N−1] · (a + b) ) / a + [N] · (a + b) / b) · a · b / (a + b) 2 = ([N−1] · b + [N] · a) / (a + b) Here, since (a + b) = X / 8, S n = -1 [N−1] · b + [N] · a} / (X / 8) = {[N−1] · (N · X / 8-N ・ X / 9) + [N] ・ (N ・ X / 9- (N-1) ・ X / 8)} ・ (8 / X) = {[N-1] ・ (N / 8 -N / 9) + [N] · (N / 9- (N-1) / 8)} · 8 In the above equation, by dividing the denominator, S n = [N-1] · N / 9+ [N] · (9−N) / 9 (1) is obtained.

【0041】よって、図3に示した番号「0」〜番号
「8」が付された実走査線を、番号「(0)」〜番号
「(9)」が付された補間後の走査線に変換するために
は、上記(1)式に、N=0,1,2,3,4,5,
6,7,8,9を代入すればよい。以下に、補間後の各
走査線を求める計算式を列挙する。 S0=[0] ・・・(2−1) S1=[0]・1/9+[1]・8/9 ・・・(2−2) S2=[1]・2/9+[2]・7/9 ・・・(2−3) S3=[2]・3/9+[3]・6/9 ・・・(2−4) S4=[3]・4/9+[4]・5/9 ・・・(2−5) S5=[4]・5/9+[5]・4/9 ・・・(2−6) S6=[5]・6/9+[6]・3/9 ・・・(2−7) S7=[6]・7/9+[7]・2/9 ・・・(2−8) S8=[7]・8/9+[8]・1/9 ・・・(2−9) S9=[8] ・・・(2−10)
Accordingly, the actual scanning lines numbered “0” to “8” shown in FIG. 3 are replaced by the interpolated scanning lines numbered “(0)” to “(9)”. In order to convert to N = 0, 1, 2, 3, 4, 5,
6, 7, 8, and 9 may be substituted. The following is a list of equations for calculating each of the interpolated scanning lines. S 0 = [0] (2-1) S 1 = [0] · 1/9 + [1] · 8/9 (2-2) S 2 = [1] · 2/9 + [ 2] · 7/9 (2-3) S 3 = [2] · 3/9 + [3] · 6/9 (2-4) S 4 = [3] · 4/9 + [ 4] · 5/9 (2-5) S 5 = [4] · 5/9 + [5] · 4/9 (2-6) S 6 = [5] · 6/9 + [ 6] · 3/9 (2-7) S 7 = [6] · 7/9 + [7] · 2/9 (2-8) S 8 = [7] · 8/9 + [ 8] · 1/9 (2-9) S 9 = [8] (2-10)

【0042】以上、重心補間の演算方法について説明し
たが、次に、本発明の一実施形態による走査線変換装置
を含む液晶駆動回路全体の動作について説明する。 (1)RGB信号が入力される場合 まず、スイッチ14及びスイッチ15が端子1側に設定
される。これにより、PLD5は入力される信号がRG
B信号であると認識し、A/D変換器3A〜3Cの中間
電圧値が入力される端子が互いに接続され、上限電圧値
が入力される。
The calculation method of the center-of-gravity interpolation has been described above. Next, the operation of the entire liquid crystal drive circuit including the scanning line conversion device according to one embodiment of the present invention will be described. (1) When RGB Signal is Input First, the switches 14 and 15 are set to the terminal 1 side. As a result, the PLD 5 receives the RG signal.
Recognizing that the signal is a B signal, terminals to which intermediate voltage values of the A / D converters 3A to 3C are input are connected to each other, and an upper limit voltage value is input.

【0043】RGB信号の水平同期信号はOR回路6同
期分離装置7を介してPLL回路8へ入力され、位相制
御された水平同期信号がPLL回路8からPLD5へ入
力される。一方、R信号、G信号、及びB信号は各々ロ
ーパスフィルタ1A〜1Cを介して増幅器2A〜2Cへ
入力され、所定の増幅率で増幅された後A/D変換器3
A〜3Cへ入力される。
The horizontal synchronizing signal of the RGB signal is input to the PLL circuit 8 via the OR circuit 6 and the synchronizing / separating device 7, and the phase-controlled horizontal synchronizing signal is input from the PLL circuit 8 to the PLD 5. On the other hand, the R signal, the G signal, and the B signal are input to the amplifiers 2A to 2C via the low-pass filters 1A to 1C, respectively, and after being amplified at a predetermined amplification rate, the A / D converter 3
A to 3C.

【0044】A/D変換器3A〜3Cへ入力されたRG
B信号は8ビットのディジタル信号に変換され重心補間
装置4へ出力される。以下、重心補間装置4の動作につ
いて詳細に説明する。図5は、重心補間の演算における
ライト/リードタイミングを示す図である。図5中に置
いて符号TB1が付された図表は図2に示したラインメ
モリ30A〜30C及びラインメモリ30A〜30Cに
対して、A/D変換器3A〜3Cから出力される信号を
画像信号を書き込むタイミングを示している。また、図
中符号TB2が付された図表は、ラインメモリ30A〜
30C及びラインメモリ30A〜30Cに書き込んだ内
容を読み出すタイミングを示している。
RG input to A / D converters 3A to 3C
The B signal is converted into an 8-bit digital signal and output to the center-of-gravity interpolator 4. Hereinafter, the operation of the centroid interpolation device 4 will be described in detail. FIG. 5 is a diagram showing the write / read timing in the calculation of the center of gravity interpolation. The table denoted by reference numeral TB1 in FIG. 5 is a diagram in which the signals output from the A / D converters 3A to 3C are applied to the line memories 30A to 30C and the line memories 30A to 30C shown in FIG. Is written. Further, the table with the reference symbol TB2 in the figure indicates the line memories 30A to 30A.
The timing at which the contents written to the line memory 30C and the line memories 30A to 30C are read is shown.

【0045】図表TB1中の符号SLRが付された欄は
A/D変換器3A〜3Cから実走査線の内容が順次出力
されることを意味している。本実施形態においては、上
述したように実走査線数9本を単位として補間を行って
いるのでこの欄SLRの内容は、〜が順次繰り返さ
れる。また、符号W1が付された欄は図2中のラインメ
モリ30A〜30Cにどの走査線の内容が書き込まれる
かを示しており、符号W2が付された欄は図2中のライ
ンメモリ31A〜31Cにどの走査線の内容が書き込ま
れるかを示している。
[0045] The column code SL R is attached in the chart TB1 which means that the content of the actual scanning line are sequentially outputted from the A / D converter 3A-3C. In the present embodiment, since performs interpolation actual number of scanning lines of nine units as described above the contents of the column SL R is ~ are sequentially repeated. Furthermore, column codes W 1 is attached indicates whether the contents of which scanning lines are written in the line memory 30A~30C in FIG. 2, column code W 2 is attached a line memory in Figure 2 Which of the scanning lines is written to 31A to 31C is shown.

【0046】また、図表TB2中の符号SLLが付され
た欄は補間された走査線の番号を示している。本実施形
態においては、前述したように実走査線数9本を単位と
して1本の走査線が補間されるので、この欄SLLの内
容は、(1)〜(10)が順次繰り返される。また、符
号AD1が付された欄は、欄SLLで示した補間された走
査線がラインメモリ30A〜30C及びラインメモリ3
1A〜31Cのどの記憶領域に記憶された内容が加算さ
れるのかを示している。
[0046] Also, the column code SL L is attached in the chart TB2 indicates the number of the interpolated scanning line. In the present embodiment, since one scanning line in units of actual scanning line number nine as described above is interpolated, the contents of this field SL L are successively repeated (1) to (10). Further, reference numeral column AD 1 is attached, the column SL interpolated scanning line indicated by L is a line memory 30A~30C and the line memory 3
It shows in which of the storage areas 1A to 31C the contents stored are added.

【0047】上記欄W1,W2,AD1中において用いら
れる記号は、3桁の英数字からなる。第1桁目は英数字
であり、この桁が英字「A」である場合にはラインメモ
リ30A〜30Cに走査線の内容が記憶され、又はライ
ンメモリ30A〜30Cから記憶された内容が読み出さ
れることを意味する。また、この桁が英字「B」である
場合にはラインメモリ31A〜31Cに走査線の内容が
記憶され、又はラインメモリ31A〜31Cから記憶さ
れた内容が読み出されることを意味する。
The symbols used in the columns W 1 , W 2 , and AD 1 consist of three digits. The first digit is an alphanumeric character. If this digit is the letter "A", the contents of the scanning line are stored in the line memories 30A to 30C, or the stored contents are read from the line memories 30A to 30C. Means that. When this digit is the letter "B", it means that the contents of the scanning line are stored in the line memories 31A to 31C or the stored contents are read from the line memories 31A to 31C.

【0048】第2桁目は数字であり、ラインメモリ30
A〜30C又はラインメモリ31A〜31C内のどの記
憶領域に走査線の内容が記憶されるか、又はラインメモ
リ30A〜30C又はラインメモリ31A〜31C内の
どの記憶領域から走査線の内容が読み出されるかを意味
する。前述したように、ラインメモリ30A〜30C及
びラインメモリ31A〜31Cは1走査線の内容を記憶
する領域を5つ有するので、第2桁目の取り得る値は
「1」〜「5」である。
The second digit is a number, and the line memory 30
In which storage area in A to 30C or line memory 31A to 31C the content of the scanning line is stored, or in which storage area in line memory 30A to 30C or line memory 31A to 31C the content of the scanning line is read out Or mean. As described above, since the line memories 30A to 30C and the line memories 31A to 31C have five areas for storing the contents of one scanning line, the possible values of the second digit are "1" to "5". .

【0049】第3桁目は丸印が付された数字であり、ラ
インメモリ30A〜30C又はラインメモリ31A〜3
1Cに書き込まれる又は読み出される走査線の番号を示
している。以上から、この3桁の英数字は、例えば図表
TB1中で用いられている英数字「B1」はラインメ
モリ31A〜31Cの第1記憶領域に番目の走査線の
内容を記憶するという意味になる。
The third digit is a number with a circle, and is stored in the line memories 30A to 30C or the line memories 31A to 31A.
The number of the scanning line written or read to 1C is shown. From the above, the three-digit alphanumeric characters, for example, the alphanumeric character “B1” used in the chart TB1 means that the contents of the second scanning line are stored in the first storage area of the line memories 31A to 31C. .

【0050】まず、ラインメモリ30A〜30C及びラ
インメモリ31A〜31Cの書き込みアドレスがリセッ
トされると、ラインメモリ30A〜30C又はラインメ
モリ31A〜31Cの第1記憶領域から順に走査線の内
容を記憶する動作が開始される。図5に示した例では、
ラインメモリ30A〜30C及びラインメモリ31A〜
31Cの第1記憶領域に番目の走査線の内容が記憶さ
れる。
First, when the write addresses of the line memories 30A to 30C and the line memories 31A to 31C are reset, the contents of the scanning lines are sequentially stored from the first storage area of the line memories 30A to 30C or the line memories 31A to 31C. The operation starts. In the example shown in FIG.
Line memories 30A-30C and line memories 31A-
The content of the third scanning line is stored in the first storage area of 31C.

【0051】次に、ラインメモリ30A〜30C及びラ
インメモリ31A〜31Cの第2記憶領域に番目の走
査線の内容が記憶される。この動作を行っている間にラ
インメモリ30A〜30Cに対して読出アドレスのリセ
ットが行われる。ラインメモリ30A〜30C及びライ
ンメモリ31A〜31Cに対して読出アドレスのリセッ
トが行われると各々のラインメモリの第1記憶領域から
第5記憶領域までに記憶された内容が順に読み出され
る。尚、図5に中ではラインメモリ30A〜30Cに対
する読出アドレスのリセットは「A」を付した矢印で示
し、ラインメモリ31A〜31Cに対する読出アドレス
のリセットは「B」を付した矢印で示した。
Next, the contents of the third scanning line are stored in the second storage areas of the line memories 30A to 30C and the line memories 31A to 31C. While this operation is being performed, the read addresses are reset for the line memories 30A to 30C. When the read addresses are reset for the line memories 30A to 30C and the line memories 31A to 31C, the contents stored in the first to fifth storage areas of each line memory are sequentially read. In FIG. 5, the reset of the read address for the line memories 30A to 30C is indicated by an arrow with "A", and the reset of the read address for the line memories 31A to 31C is indicated by an arrow with "B".

【0052】ラインメモリ30A〜30Cに対して読出
アドレスのリセットが行われるとその内容が読み出され
て加算器32A〜32Cに入力されて加算処理が行われ
るが、ラインメモリ31A〜31Cに対しては読出アド
レスのリセットが行われていないので、その内容は読み
出されず、加算器32A〜32Cは入力された内容をそ
のまま出力する。この処理によって、前述の(2−1)
式で示した値が求められる。
When the read address is reset for the line memories 30A to 30C, the contents are read and input to the adders 32A to 32C to perform the addition processing. Since the read address has not been reset, the content is not read, and the adders 32A to 32C output the input content as it is. By this processing, the aforementioned (2-1)
The value shown in the equation is obtained.

【0053】また、ラインメモリ30A〜30C及びラ
インメモリ31A〜31Cの第2記憶領域に番目の走
査線の内容が記憶される処理が終了し、第3記憶領域に
番目の走査線の内容が記憶される処理が行われる。こ
の処理が行われている間に、ラインメモリ30A〜30
Cの第2記憶領域に記憶された内容が読み出され、ライ
ンメモリ31A〜31Cに対して読出アドレスのリセッ
トが行われてラインメモリ31A〜31Cの第1記憶領
域に記憶された内容の読み出しが行われる。
The process of storing the contents of the third scanning line in the second storage areas of the line memories 30A to 30C and the line memories 31A to 31C ends, and storing the contents of the third scanning line in the third storage area. Is performed. While this process is being performed, the line memories 30A to 30A
C, the contents stored in the second storage area are read out, the read addresses are reset for the line memories 31A to 31C, and the contents stored in the first storage areas of the line memories 31A to 31C are read out. Done.

【0054】読み出されたこれらの値は、加算器32A
〜32Cに入力され加算処理が行われる。この加算処理
は単純に読み出した内容同士を加算する訳ではなく前述
の(2−2)式に示したように、読み出した内容に所定
の重み付けを行ったもの同士を加算する処理が行われ
る。この場合は、ラインメモリ30A〜30Cから読み
出した内容が、ラインメモリ31A〜31Cから読み出
した内容よりも番号の若い走査線に関するものであるの
でラインメモリ30A〜30Cから読み出した内容に対
してより重い重み付けを行う。(2−2)式によれば、
ラインメモリ30A〜30Cから読み出した内容に対し
ては、計数8/9を掛け、ラインメモリ31A〜31C
から読み出した内容に対しては、計数1/9を掛けた重
み付けを行う。
These read values are added to an adder 32A.
To 32C to perform an addition process. This addition process does not simply add the read contents, but performs a process of adding the read contents that have been subjected to a predetermined weighting as shown in the above equation (2-2). In this case, since the content read from the line memories 30A to 30C is related to a scanning line having a smaller number than the content read from the line memories 31A to 31C, the content read from the line memories 30A to 30C is heavier. Perform weighting. According to equation (2-2),
The contents read from the line memories 30A to 30C are multiplied by 8/9 to obtain the contents read out from the line memories 31A to 31C.
Is weighted by a factor of 1/9.

【0055】以上の処理を繰り返し、ラインメモリ30
A〜30C及びラインメモリ31A〜31Cに走査線の
内容を書き込むとともに読み出しを行って加算処理を施
し補間を行う。ラインメモリ30A〜30C及びライン
メモリ30A〜30Cの第5記憶領域まで書き込むと、
書込アドレスのリセットが行われ、再び第1記憶領域か
ら順に走査線の内容が書き込まれる。このような処理を
繰り返して番目の走査線の内容が書き込まれると、再
び書込アドレスのリセットが行われる。
The above processing is repeated, and the line memory 30
The contents of the scanning lines are written into and read from A to 30C and the line memories 31A to 31C, and an addition process is performed to perform interpolation. When writing to the fifth storage area of the line memories 30A to 30C and the line memories 30A to 30C,
The write address is reset, and the contents of the scanning lines are written again sequentially from the first storage area. When such processing is repeated to write the contents of the scan line, the write address is reset again.

【0056】一方、図表TB2に示した読み出し処理に
おいては、(9)番目の読み出し処理が終了すると、ラ
インメモリ30A〜30Cに対する読み出しアドレスの
リセットが行われ、ラインメモリ30A〜30Cの第4
記憶領域に記憶された内容のみで補間後の走査線(1
0)を作成する処理が行われる。補間後の走査線(1
0)を作成する処理が終了すると、再びラインメモリ3
0A〜30Cに対する読み出しアドレスのリセットが行
われ、処理は初期の状態に戻り前述した動作と同様の動
作が行われる。
On the other hand, in the reading process shown in Table TB2, when the (9) th reading process is completed, the read addresses for the line memories 30A to 30C are reset, and the fourth addresses of the line memories 30A to 30C are reset.
The scanning line after interpolation (1
0) is performed. Scan line after interpolation (1
0) is completed, the line memory 3
The read addresses for 0A to 30C are reset, the process returns to the initial state, and the same operation as described above is performed.

【0057】以上の処理により、走査線が補間された画
像信号がPLD5に順次出力される。PLD5はPLL
回路部24から出力される同期信号にタイミングを合わ
せて画像信号をゲートドライバ16及びソースドライバ
17,18へ出力する。ゲートドライバ16及びソース
ドライバ17,18は入力される画像信号に基づいてT
FT−LCD19を駆動することにより、NTSC規格
の画像信号がハイビジョン規格の画像信号としてTFT
−LCD19に表示される。
By the above processing, the image signals in which the scanning lines are interpolated are sequentially output to the PLD 5. PLD5 is PLL
The image signal is output to the gate driver 16 and the source drivers 17 and 18 in synchronization with the synchronization signal output from the circuit unit 24. The gate driver 16 and the source drivers 17 and 18 generate T based on the input image signal.
By driving the FT-LCD 19, the image signal of the NTSC standard is converted into the image signal of the Hi-Vision standard by the TFT.
-Displayed on the LCD 19;

【0058】(2)輝度信号(Y)、色差信号Pr、及
び色差信号Pbが入力される場合 まず、スイッチ14及びスイッチ15が端子2側に設定
される。これにより、PLD5は入力される信号が輝度
信号(Y)、色差信号Pr、及び色差信号Pbであると認
識し、A/D変換器3A及び3Cには中間電圧値が入力
される。
[0058] (2) the luminance signal (Y), first when the color difference signal P r, and the color difference signal P b is input, the switch 14 and the switch 15 is set to the terminal 2 side. Thus, PLD5 the signal input luminance signal (Y), recognizes the color difference signal P r, and that the color difference signals P b, the A / D converters 3A and 3C intermediate voltage value is input.

【0059】水平同期信号はPLL回路8へ入力され、
位相制御された水平同期信号がPLL回路8からPLD
5へ入力される。一方、輝度信号(Y)、色差信号
r、及び色差信号Pbは各々ローパスフィルタ1A〜1
Cを介して増幅器2A〜2Cへ入力され、所定の増幅率
で増幅された後A/D変換器3A〜3Cへ入力される。
The horizontal synchronizing signal is input to the PLL circuit 8,
The phase-controlled horizontal synchronizing signal is supplied from the PLL circuit 8 to the PLD.
5 is input. On the other hand, the luminance signal (Y), color difference signals P r, and the color difference signals P b each low pass filter 1A~1
The signal is input to the amplifiers 2A to 2C via C, amplified at a predetermined amplification rate, and then input to the A / D converters 3A to 3C.

【0060】A/D変換器3A〜3Cへ入力された輝度
信号(Y)、色差信号Pr、及び色差信号Pbは上限電圧
値、下限電圧値、及び中間電圧値によって規定される8
ビットのディジタル信号に変換され、重心補間装置4に
おいて前述した補間処理がなされPLD5へ出力され
る。PLD5は入力される信号をPLL回路8から出力
される同期信号にタイミングを合わせて画像信号をゲー
トドライバ16及びソースドライバ17,18へ出力す
る。ゲートドライバ16及びソースドライバ17,18
は入力される画像信号に基づいてTFT−LCD19を
駆動することにより、NTSC規格の画像信号がハイビ
ジョン規格の画像信号としてTFT−LCD19に表示
される。
[0060] A / D converter input luminance signal to 3A-3C (Y), color difference signals P r, and 8 color difference signals P b is defined by the upper limit voltage value, the lower limit voltage value, and an intermediate voltage value
It is converted into a digital signal of bits, and the above-described interpolation processing is performed in the center-of-gravity interpolation device 4, and is output to the PLD 5. The PLD 5 outputs an image signal to the gate driver 16 and the source drivers 17 and 18 by adjusting the timing of the input signal to the synchronization signal output from the PLL circuit 8. Gate driver 16 and source drivers 17 and 18
By driving the TFT-LCD 19 based on the input image signal, the NTSC standard image signal is displayed on the TFT-LCD 19 as a Hi-Vision standard image signal.

【0061】上記(1),(2)の場合の何れの場合で
あっても、コントラスト調整を行う場合には、上限電圧
値を規定する可変電源10の出力電圧を変化させて行
う。この場合、可変電圧10の出力電圧を変化させるだ
けで、A/D変換器3Aにおける上限電圧値、A/D変
換器3Bにおける上限電圧値、A/D変換器3Cにおけ
る上限電圧値が同一の値をもって変化する。よって、下
限電圧値は固定であるため、基準電圧域(これは上限電
圧値と下限電圧値とを定める)の幅はA/D変換器3A
〜3Cにおいて同一となる。
In any of the cases (1) and (2), the contrast adjustment is performed by changing the output voltage of the variable power supply 10 that defines the upper limit voltage value. In this case, only by changing the output voltage of the variable voltage 10, the upper limit voltage value in the A / D converter 3A, the upper limit voltage value in the A / D converter 3B, and the upper limit voltage value in the A / D converter 3C are the same. Varies with value. Therefore, since the lower limit voltage value is fixed, the width of the reference voltage range (which defines the upper limit voltage value and the lower limit voltage value) is equal to the width of the A / D converter 3A.
33C.

【0062】また、中間電圧値はA/D変換器3A及び
A/D変換器3Cで必要となるが、この値も抵抗11,
12によって自動的に求められ、同一の中間電圧値がA
/D変換器3A及びA/D変換器3Cが供給されること
になる。よって、上限電圧値の変化に伴って中間電圧値
を調整する必要がない。
The intermediate voltage value is required for the A / D converter 3A and the A / D converter 3C.
12 and the same intermediate voltage value is
The A / D converter 3A and the A / D converter 3C are supplied. Therefore, there is no need to adjust the intermediate voltage value according to the change in the upper limit voltage value.

【0063】以上、本発明の一実施形態について説明し
た。上記実施形態においては、NTSC規格の画像信号
の走査線数が483本であり、ハイビジョン規格の画像
信号の走査線数が540本である場合を例に挙げて説明
したが、本発明はこれに限られない。例えば、NTSC
規格の画像信号の走査線数が483本であり、ハイビジ
ョン規格の画像信号の走査線数が517本であっても本
発明の範囲に含まれる。この場合、補間を行うには、補
間を行う実走査線の1単位となる走査線数を変え、又
は、繰り返し行う補間処理の回数を変えればよい。
As described above, one embodiment of the present invention has been described. In the above-described embodiment, the case where the number of scanning lines of the image signal of the NTSC standard is 483 and the number of scanning lines of the image signal of the Hi-Vision standard is 540 has been described as an example. Not limited. For example, NTSC
Even if the number of scanning lines of a standard image signal is 483 and the number of scanning lines of a high-vision standard image signal is 517, it is included in the scope of the present invention. In this case, in order to perform the interpolation, the number of scanning lines, which is one unit of the actual scanning line to be interpolated, may be changed, or the number of times of the repetitive interpolation processing may be changed.

【0064】[0064]

【発明の効果】以上、説明したように、本発明によれ
ば、原画像信号の走査線1本に含まれる画像信号を記憶
する2つの記憶手段と、前記記憶手段に記憶された各々
の画像信号に対して変換後画像信号の走査線の垂直位置
に応じて所定の演算を施し、当該演算を行った画像信号
を所定の規則に従って合成して原画像信号の走査線を補
間する補間手段とを備えたので、走査線数が異なる画像
信号を表示する場合であっても不自然な表示がなされな
いという効果がある。
As described above, according to the present invention, two storage means for storing an image signal included in one scanning line of an original image signal, and each image stored in the storage means are provided. Interpolating means for performing a predetermined operation on the signal in accordance with the vertical position of the scanning line of the converted image signal, interpolating the image signal after the operation according to a predetermined rule, and interpolating the scanning line of the original image signal; Is provided, there is an effect that an unnatural display is not performed even when displaying image signals having different numbers of scanning lines.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の一実施形態による走査線変換装置を
含む液晶駆動回路の全体構成を示すブロック図である。
FIG. 1 is a block diagram showing an overall configuration of a liquid crystal drive circuit including a scanning line conversion device according to an embodiment of the present invention.

【図2】 重心補間装置4の内部構成を示すブロック図
である。
FIG. 2 is a block diagram showing an internal configuration of a centroid interpolation device 4;

【図3】 重心補間前後の実走査線と補間後の走査線と
の関係を示す図である。
FIG. 3 is a diagram showing a relationship between actual scanning lines before and after barycenter interpolation and scanning lines after interpolation.

【図4】 重心補間の演算方法を説明するための図であ
る。
FIG. 4 is a diagram illustrating a calculation method of barycentric interpolation.

【図5】 重心補間の演算におけるライト/リードタイ
ミングを示す図である。
FIG. 5 is a diagram showing write / read timings in the calculation of the center of gravity interpolation.

【図6】 従来の走査線を変換する技術の一例を示す図
である。
FIG. 6 is a diagram illustrating an example of a conventional scanning line conversion technique.

【図7】 従来の技術による表示例を示す図である。FIG. 7 is a diagram showing a display example according to a conventional technique.

【符号の説明】[Explanation of symbols]

30A〜30C,31A〜31C ラインメモリ(記
憶手段) 32A〜32C 加算器(補間手
段)
30A-30C, 31A-31C Line memory (storage means) 32A-32C Adder (interpolation means)

フロントページの続き Fターム(参考) 5C006 AA01 AA02 AA16 AA22 AF06 AF42 AF46 AF47 AF51 AF52 AF81 BB16 BC03 BC12 BF05 BF21 BF25 BF26 BF28 EA01 FA06 FA07 5C063 AA01 AA06 AC01 BA06 BA09 CA01 CA09 CA38 5C080 AA10 BB05 DD21 EE17 FF11 GG08 JJ02 JJ04 Continued on the front page F-term (reference)

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 原画像信号の走査線1本に含まれる画像
信号を記憶する2つの記憶手段と、 前記記憶手段に記憶された各々の画像信号に対して変換
後画像信号の走査線の垂直位置に応じて所定の演算を施
し、当該演算を行った画像信号を所定の規則に従って合
成して原画像信号の走査線を補間する補間手段とを具備
することを特徴とする走査線変換装置。
1. Two storage means for storing an image signal included in one scanning line of an original image signal; and a vertical scanning line of a converted image signal for each image signal stored in the storage means. A scanning line conversion device comprising: an interpolation unit that performs a predetermined operation according to a position, synthesizes the image signal on which the operation is performed according to a predetermined rule, and interpolates a scanning line of an original image signal.
【請求項2】 前記原画像信号はNTSC画像信号であ
り、当該NTSC画像信号を540本又は517本の走
査線からなる画像信号に変換することを特徴とする請求
項1記載の走査線変換装置。
2. The scanning line conversion device according to claim 1, wherein the original image signal is an NTSC image signal, and the NTSC image signal is converted into an image signal composed of 540 or 517 scanning lines. .
JP10237804A 1998-08-24 1998-08-24 Scanning line converter Pending JP2000069432A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10237804A JP2000069432A (en) 1998-08-24 1998-08-24 Scanning line converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10237804A JP2000069432A (en) 1998-08-24 1998-08-24 Scanning line converter

Publications (1)

Publication Number Publication Date
JP2000069432A true JP2000069432A (en) 2000-03-03

Family

ID=17020669

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10237804A Pending JP2000069432A (en) 1998-08-24 1998-08-24 Scanning line converter

Country Status (1)

Country Link
JP (1) JP2000069432A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002351393A (en) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd Video signal processor
JP2006173994A (en) * 2004-12-15 2006-06-29 Sharp Corp Video display apparatus
JP2006174006A (en) * 2004-12-15 2006-06-29 Sharp Corp Video display apparatus
JP2006184619A (en) * 2004-12-28 2006-07-13 Sharp Corp Video display device
JP2010533885A (en) * 2007-07-18 2010-10-28 オーストリアマイクロシステムス アーゲー Circuit device and segment LED backlight driving method
US9390659B2 (en) 2007-07-18 2016-07-12 Ams Ag Circuit configuration and method for controlling particularly segmented LED background illumination

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002351393A (en) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd Video signal processor
JP2006173994A (en) * 2004-12-15 2006-06-29 Sharp Corp Video display apparatus
JP2006174006A (en) * 2004-12-15 2006-06-29 Sharp Corp Video display apparatus
JP2006184619A (en) * 2004-12-28 2006-07-13 Sharp Corp Video display device
JP2010533885A (en) * 2007-07-18 2010-10-28 オーストリアマイクロシステムス アーゲー Circuit device and segment LED backlight driving method
US8786540B2 (en) 2007-07-18 2014-07-22 Ams Ag Circuit arrangement and method for driving segmented LED backlights in particular
US9390659B2 (en) 2007-07-18 2016-07-12 Ams Ag Circuit configuration and method for controlling particularly segmented LED background illumination

Similar Documents

Publication Publication Date Title
US6339434B1 (en) Image scaling circuit for fixed pixed resolution display
US6078317A (en) Display device, and display control method and apparatus therefor
US6570611B1 (en) Image display
JP3331687B2 (en) LCD panel drive
US7499199B2 (en) Image processing circuit, image display apparatus, and image processing method
US6903733B1 (en) Ultra-high bandwidth multi-port memory system for image scaling applications
KR100246088B1 (en) The conversion device of pixel number
KR100324843B1 (en) Liquid Crystal Display Controller, Liquid Crystal Display Unit Using the same and Information Processor
WO1998020670A2 (en) System for converting computer graphics to television format with scaling requiring no frame buffers
US20020012006A1 (en) Image display device and driver circuit therefor
US20060204139A1 (en) Image processing device, image processing method, display controller, and electronic instrument
US6480230B1 (en) Image processing of video signal for display
JPH1175220A (en) Video signal converter
US7411613B2 (en) Video signal processing apparatus
CN102034418A (en) Image processing apparatus and image processing method
JP2000069432A (en) Scanning line converter
JPH07199855A (en) Dot matrix type display device
US20060050082A1 (en) Apparatuses and methods for interpolating missing colors
JPH09212131A (en) Image processor
EP0774871A2 (en) Projector equipped with corrector circuit for color phase irregularities and brightness irregularities
JP2000125225A (en) Luminance correction device
US8488897B2 (en) Method and device for image filtering
JP2783695B2 (en) Signal processing circuit of liquid crystal projection type video display
JPH07129125A (en) Picture element arrangement display device
JP2670200B2 (en) Thinning circuit in image data reproducing device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050713

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050719

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050906

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051117

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20051220