FR2973573A1 - Boitier semi-conducteur comprenant un dispositif semi-conducteur optique - Google Patents

Boitier semi-conducteur comprenant un dispositif semi-conducteur optique Download PDF

Info

Publication number
FR2973573A1
FR2973573A1 FR1152824A FR1152824A FR2973573A1 FR 2973573 A1 FR2973573 A1 FR 2973573A1 FR 1152824 A FR1152824 A FR 1152824A FR 1152824 A FR1152824 A FR 1152824A FR 2973573 A1 FR2973573 A1 FR 2973573A1
Authority
FR
France
Prior art keywords
support plate
optical element
semiconductor device
housing according
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR1152824A
Other languages
English (en)
Inventor
Romain Coffy
Emmanuelle Vigier-Blanc
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Grenoble 2 SAS
Original Assignee
STMicroelectronics Grenoble 2 SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Grenoble 2 SAS filed Critical STMicroelectronics Grenoble 2 SAS
Priority to FR1152824A priority Critical patent/FR2973573A1/fr
Priority to US13/433,447 priority patent/US8847243B2/en
Priority to CN2012201401640U priority patent/CN202736913U/zh
Priority to CN201210098819.7A priority patent/CN102738132B/zh
Publication of FR2973573A1 publication Critical patent/FR2973573A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/48Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
    • G01S7/481Constructional features, e.g. arrangements of optical elements
    • G01S7/4811Constructional features, e.g. arrangements of optical elements common to transmitter and receiver
    • G01S7/4813Housing arrangements
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S17/00Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
    • G01S17/02Systems using the reflection of electromagnetic waves other than radio waves
    • G01S17/04Systems determining the presence of a target
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/02162Coatings for devices characterised by at least one potential jump barrier or surface barrier for filtering or shielding light, e.g. multicolour filters for photodetectors
    • H01L31/02164Coatings for devices characterised by at least one potential jump barrier or surface barrier for filtering or shielding light, e.g. multicolour filters for photodetectors for shielding light, e.g. light blocking layers, cold shields for infrared detectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/12Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto
    • H01L31/16Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources
    • H01L31/167Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources the light sources and the devices sensitive to radiation all being semiconductor devices characterised by potential barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/12Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto
    • H01L31/16Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources
    • H01L31/167Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources the light sources and the devices sensitive to radiation all being semiconductor devices characterised by potential barriers
    • H01L31/173Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof structurally associated with, e.g. formed in or on a common substrate with, one or more electric light sources, e.g. electroluminescent light sources, and electrically or optically coupled thereto the semiconductor device sensitive to radiation being controlled by the light source or sources the light sources and the devices sensitive to radiation all being semiconductor devices characterised by potential barriers formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92224Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Light Receiving Elements (AREA)

Abstract

Boîtier semi-conducteur comprenant : une plaque de support (2) en une matière pouvant être traversée par un rayonnement lumineux et présentant au moins un trou allongé (7) ouvert au moins du côté d'une face arrière de cette plaque de support, un dispositif semi-conducteur à circuits intégrés (3) monté sur la face arrière de ladite plaque de support et présentant aux moins deux éléments optiques tournés du côté de la face arrière de ladite plaque de support, ces éléments optiques étant placés de part et d'autre dudit trou allongé, et un bloc d'encapsulation (4) en une matière opaque encapsulant le dispositif semi-conducteur (3) sur ladite plaque de support et remplissant ledit trou allongé (7), en formant une cloison d'isolation optique (7a) entre lesdits éléments optiques et en laissant subsister des cavités entre les éléments optiques et la plaque de support.

Description

Boîtier semi-conducteur comprenant un dispositif semi-conducteur optique
La présente invention concerne le domaine des boîtiers semi-conducteurs comprenant par exemple des dispositifs semi-conducteurs optiques. On connaît un boîtier semi-conducteur qui comprend une plaque de montage, une première puce de circuits intégrés munie d'un premier détecteur optique, une seconde puce de circuits intégrés munie d'un second détecteur optique, et une troisième puce de circuits intégrés munie d'un émetteur optique, ces trois puces étant collées sur la plaque de montage. Un couvercle opaque est collé sur la périphérie de la plaque de montage et isole optiquement chacune des puces grâce à l'existence de trois chambres séparées. Le couvercle présente trois ouvertures séparées, aménagées en face des trois éléments optiques précités et munies de trois plaques transparentes de protection. Ce boîtier semi-conducteur connu nécessite l'usage d'une plaque de montage et la fabrication d'un couvercle spécialement dimensionné, engendre de nombreuses étapes de montage et des difficultés de connexion électrique extérieure des puces de circuits intégrés et présente des grandes dimensions en rapport avec la taille des puces de circuits intégrés. La présente invention a pour but de proposer un boîtier semi- conducteur comprenant par exemple un dispositif semi-conducteur optique, généralement plus simple et en conséquence moins coûteux. I1 est proposé un boîtier semi-conducteur qui comprend : une plaque de support en une matière pouvant être traversée par un rayonnement lumineux et présentant au moins un trou allongé ouvert au moins du côté d'une face arrière de cette plaque de support, un dispositif semi-conducteur à circuits intégrés monté sur la face arrière de ladite plaque de support et présentant aux moins deux éléments optiques tournés du côté de la face arrière de ladite plaque de support, ces éléments optiques étant placés de part et d'autre dudit trou allongé, et un bloc d'encapsulation en une matière opaque encapsulant le dispositif semi-conducteur sur ladite plaque de support et remplissant ledit trou allongé, en formant une cloison d'isolation optique entre lesdits éléments optiques et en laissant subsister des cavités entre les éléments optiques et la plaque de support. Selon une variante de réalisation, le trou précité peut traverser la plaque de support, dans le sens de l'épaisseur de cette dernière. Selon une autre variante de réalisation, 1, ledit trou peut ne pas traverser la plaque de support et laisser subsister une couche du côté d'une face avant de la plaque de support. Ledit trou peut s'étendre d'un flanc au flanc opposé de la plaque de support. Le bloc d'encapsulation peut entourer au moins partiellement la plaque de support.
La plaque de support peut être munie, du côté du dispositif semi-conducteur, de pistes de connexion électrique qui s'étendent sous le dispositif semi-conducteur et sont reliées à des plots de ce dernier et qui s'étendent au-delà du dispositif semi-conducteur et sont reliées à des moyens de connexion électrique extérieure.
Les moyens de connexion électrique extérieure peuvent comprendre des vias de connexion électrique traversant le bloc d'encapsulation. Le dispositif semi-conducteur peut comprendre au moins un élément optique récepteur principal et au moins un élément optique émetteur, qui sont situés du côté de la plaque de support et de part et d'autre dudit trou rempli de matière opaque. L'élément optique récepteur principal et l'élément optique émetteur peuvent être formés dans des puces distinctes. Une couche opaque peut être formée sur la face avant de la plaque de support opposée au dispositif semi-conducteur, cette couche opaque présentant des ouvertures dans cette couche en face de l'élément optique récepteur principal et de l'élément optique émetteur.
Le dispositif semi-conducteur peut comprendre un élément optique récepteur secondaire placé du même côté dudit trou que ledit élément optique émetteur. La couche opaque peut s'étendre devant l'élément optique récepteur secondaire. Le dispositif semi-conducteur peut comprendre au moins un élément optique récepteur principal et au moins un élément optique récepteur secondaire, qui sont situés du côté de la plaque de support et de part et d'autre dudit trou rempli de matière opaque.
Une couche opaque peut être formée sur la face avant de la plaque de support opposée au dispositif semi-conducteur, cette couche opaque présentant des ouvertures dans cette couche opaque situées en face de l'élément optique récepteur principal et de l'élément optique récepteur secondaire.
L'élément optique récepteur principal et l'élément optique récepteur secondaire peuvent être formés dans une puce unique. Des barrières peuvent s'étendre entre le dispositif semi-conducteur et la plaque de support et respectivement autour desdits éléments optiques.
I1 est également proposé un téléphone portable qui comprend, intérieurement, un boîtier semi-conducteur, la coque du téléphone présentant au moins une ouverture située en face d'au moins l'un desdits éléments optiques. Des boîtiers semi-conducteurs selon l'invention vont maintenant être décrits à titre d'exemples non limitatifs et illustrés par le dessin sur lequel : - la figure 1 représente une coupe d'une variante de réalisation d'un boîtier semi-conducteur : - la figure 2 représente une vue de dessus d'une plaque de support équipée de pistes de connexion électrique du boîtier semi-conducteur de la figure 1 ; - la figure 3 représente une vue de dessus de la plaque de support équipée d'un dispositif semi-conducteur du boîtier semi-conducteur de la figure 1 ; - les figures 4 à 12 représentent, en coupes, des étapes de fabrication du boîtier semi-conducteur de la figure 1 ; - la figure 13 représente une coupe d'une variante de réalisation du boîtier semi-conducteur de la figure 1 ; - la figure 14 représente une coupe d'une autre variante de réalisation d'un boîtier semi-conducteur ; - et la figure 15 représente une autre variante de réalisation d'un boîtier semi-conducteur. Un boîtier semi-conducteur 1, qui peut se présenter sous la forme d'un parallélépipède rectangle, comprend un empilage comprenant, de l'avant vers l'arrière, une plaque de support 2 en une matière pouvant être traversée par un rayonnement lumineux, par exemple en verre, et un dispositif semi-conducteur à circuits intégrés 3 situé du côté d'une face arrière 2a de la plaque de support 2 et comprend un bloc d'encapsulation 4, par exemple en une résine époxy, du dispositif semi-conducteur 3 sur la plaque de support 2. Selon l'exemple représenté, la plaque de support 2 comprend des première et seconde portions de plaque de support 5 et 6, rectangulaires, disposées l'une à côté de l'autre de façon à déterminer, entre leurs flancs en vis-à-vis, un trou 7, leurs autres flancs étant disposés à distance, à l'intérieur du boîtier 1, et parallèlement de la périphérie 8 du boîtier 1. Selon l'exemple représenté, le dispositif semi-conducteur 3 comprend une première puce de circuits intégrés 9 qui passe au-dessus du trou 7 et qui présente une partie 9a située au-dessus de la portion de plaque de support 5 et une partie 9b au-dessus de la portion de plaque de support 6 et comprend une seconde puce de circuits intégrés 10 qui est placée au-dessus de la portion de plaque de support 6, les flancs des puces de circuits intégrés 9 et 10 étant disposés parallèlement aux flancs des portions de plaque de support 5 et 6. La partie 9a de la première puce de circuits intégrés 9 comprend, dans sa face avant, un premier élément optique 11 situé en vis-à-vis de la portion de plaque de support 5, formant un premier récepteur de rayonnement lumineux. La partie 9b de la première puce de circuits intégrés 9 comprend en outre, dans sa face avant, un second élément optique 12 situé en vis-à-vis de la portion de plaque de support 6, formant un second récepteur de rayonnement lumineux. La seconde puce de circuits intégrés 10 comprend, dans sa face avant, un élément optique 13 situé en vis-à-vis de la portion de plaque de support 6, formant un émetteur de rayonnement lumineux. Entre la face arrière de la portion de plaque de support 5 et la face avant de la première puce de circuits intégrés 9 est aménagée une barrière métallique annulaire 14 qui entoure le premier élément optique récepteur 11 de cette puce 9. La barrière métallique 14 comprend, l'une sur l'autre, une piste annulaire métallique 15 sur la face arrière de la portion de plaque de support 5 et une piste annulaire métallique 16 sur la face avant de la première puce de circuits intégrés 9. Entre la face arrière de la portion de plaque de support 6 et la face avant de la première puce de circuits intégrés 9 est aménagée une barrière métallique annulaire 17 qui entoure le second élément optique récepteur 12 de cette puce 9. La barrière métallique 17 comprend, l'une sur l'autre, une piste annulaire métallique 18 sur la face arrière de la portion de plaque de support 6 et une piste annulaire métallique 19 sur la face avant de la première puce de circuits intégrés 9. Entre la face arrière de la portion de plaque de support 6 et la face avant de la puce de circuits intégrés 10 est aménagée une barrière métallique annulaire 20 qui entoure l'élément optique récepteur 13 de cette puce 10. La barrière métallique 20 comprend, l'une sur l'autre, une piste annulaire métallique 21 sur la face arrière de la portion de plaque de support 6 et une piste annulaire métallique 22 sur la face avant de la première puce de circuits intégrés 10 et reliée aux circuits intégrés de cette dernière. Sur les faces arrière des portions de plaque de support 5 et 6 est aménagée une pluralité de pistes métalliques de connexion électrique 23 qui s'étendent au-dessous de la première puce de circuits intégrés 9, à distance de la périphérie des barrières 14 et 17, et sont connectées électriquement à cette première puce par des plots de connexion électrique 24, et qui s'étendent au-delà des bords de la première puce 9.
Sur la face arrière de la portion de plaque de support 6 est aménagée au moins une piste métallique de connexion électrique 25 qui s'étend au-dessous de la puce de circuits intégrés 10 et est reliée à la barrière annulaire 20 et qui s'étend au-delà des bords de cette puce 10.
Le bloc d'encapsulation 4 enveloppe la périphérie des portions de plaques de support 5 et 6 et des puces de circuits intégrés 9 et 10, remplit les espaces entre les portions de plaques de support 5 et 6 et les puces de circuits intégrés 9 et 10 jusqu'à la périphérie des barrières annulaires 14, 17 et 20, remplit le trou 7 entre les portions de plaques de support 5 jusqu'à la face avant de la puce de circuit intégrés 9, de façon à former une cloison opaque 7a, remplit l'espace entre les puces de circuits intégrés 9 et 10 et recouvre la face arrière de la puce de circuit intégrés 10. Ainsi, la périphérie du bloc d'encapsulation 4 constitue la périphérie 8 du boîtier 1. Les faces avant des portions de plaques de support 5 et 6 et la face avant du bloc d'encapsulation 4 constitue une face avant 26. La face arrière de la puce de circuits intégrés 9 et la face arrière du bloc d'encapsulation 4 constituent une face arrière 27. En outre, il subsiste une cavité 28 entre l'élément optique 11 de la puce de circuits intégrés 9, à l'intérieur de la barrière annulaire 14, une cavité 29 entre l'élément optique 12 de la puce de circuits intégrés 9, à l'intérieur de la barrière annulaire 17, et une cavité 30 entre l'élément optique 13 de la puce de circuits intégrés 10, à l'intérieur de la barrière annulaire 20.
En arrière des pistes de connexion électrique 23 et 25, le bloc d'encapsulation 4 est pourvu de trous traversants 31 et 32 qui sont remplis d'un métal de façon à former des vias de connexion électrique 33 et 34. Sur la face arrière 27 sont aménagées des pistes arrière de connexion électrique 35 reliées aux vias de connexion électrique 33, de telle sorte qu'une connexion électrique extérieure arrière de la puce de circuits intégrés 9 peut être réalisée par l'intermédiaire des pistes de connexion électrique 23, des plots de connexion électrique 24, des vias de connexion électrique 33 et des pistes de connexion électrique 35.
Sur la face arrière 27 sont également aménagées une piste arrière de connexion électrique 36 reliée au via de connexion électrique 34 et une piste arrière de connexion électrique 37 qui est reliée à un plot arrière de connexion électrique 38 de la puce de circuits intégrés 10 au travers d'un trou arrière 39 aménagé dans le bloc d'encapsulation 4, de telle sorte qu'une connexion électrique extérieure arrière de la puce de circuits intégrés 10 peut être réalisée par l'intermédiaire de la piste de connexion électrique 25, de la barrière annulaire 20, du via de connexion électrique 34 et de la piste de connexion électrique 36, ainsi que par l'intermédiaire de la piste de connexion électrique 37 et du plot de connexion électrique 38. En outre, la face avant 26 est recouverte d'une couche avant 40 faite en une matière opaque. Cette couche avant présente une ouverture 41 aménagée en face de l'élément optique récepteur 11 de la puce de circuits intégrés 9 et une ouverture 42 aménagée en face de l'élément optique émetteur 13 de la puce de circuits intégrés 10. Dans l'ouverture 41 peut être installée une lentille optique 43. Une lentille optique pourrait également être associée à l'ouverture 42 de la couche opaque 40.
Le boîtier semi-conducteur 1 qui vient d'être décrit présente les avantages suivants. La portion de plaque de support 5 en verre et la cavité 28 associée à l'élément optique récepteur 11, d'une part, et la portion de plaque de support 6 en verre et les cavités 29 et 30 associées à l'élément optique récepteur 12 et l'élément optique émetteur 13, d'autre part, sont optiquement isolées grâce au bloc d'encapsulation 4, notamment grâce au fait que ce bloc d'encapsulation 4 remplit le trou 7 entre les portions de plaque de support 5 et 6 et s'étend jusqu'à la face avant de la puce de circuits intégrés 9.
Ainsi, l'élément optique récepteur 11 de la puce de circuits intégrés 9 ne peut recevoir qu'un rayonnement lumineux extérieur, au travers de l'ouverture 41 de la couche avant opaque 40 à laquelle est associée la lentille optique 43, au travers de la portion de plaque de support 5 et au travers de la cavité 28, sans que le rayonnement lumineux émis par l'élément optique émetteur 13 de la puce de circuits intégrés 10 ne puisse l'atteindre par une voix quelconque interne au boîtier semi-conducteur 1. L'élément optique émetteur 13 de la puce de circuits intégrés 10 émet un rayonnement lumineux au travers de la cavité 30, de la portion de plaque de support 6 en verre et de l'ouverture 42 de la couche avant opaque 40. L'élément optique récepteur 12 de la puce de circuits intégrés 9 reçoit du rayonnement optique majoritairement issu de l'élément optique émetteur 13 de la puce de circuits intégrés 10 et accessoirement du rayonnement optique issu de l'extérieur par l'ouverture 42 de la couche avant opaque 40, au travers de la portion de plaque de support 6 en verre et de la cavité 29, le signal issu de cet élément optique récepteur 12 pouvant former une référence pour l'analyse du signal issu de l'élément optique récepteur 11 de la puce de circuits intégrés 9. I1 résulte de ce qui précède que le boîtier semi-conducteur 1 peut être utilisé à titre de détecteur de proximité. Le boîtier semi-conducteur 1 peut être issu d'une fabrication collective de boîtiers semi-conducteurs identiques, fabriqués de la manière suivante. Comme illustré sur la figure 4, on installe une plaquette 100 de verre sur un support plan 101, tenue par exemple par l'intermédiaire d'un adhésif double face. Cette plaquette présente une surface telle qu'une pluralité d'emplacements 102, les uns à côté des autres sous la forme d'une matrice (figure 2), correspond à une pluralité de boîtiers semi-conducteurs 1 à fabriquer. Ensuite, comme illustré sur la figure 5, on réalise simultanément, sur chaque emplacement 102, les pistes annulaires métalliques 15, 18 et 21 des barrières 14, 17 et 20, ainsi que les pistes métalliques 23 et 25, conformément au dessin de la figure 2. Ensuite, comme illustré sur la figure 6, on procède à une attaque de la plaquette de verre 100 de façon à ne laisser subsister, sur chaque emplacement 102, que les portions de plaque de support 5 et 6. Cette opération peut être réalisée par attaque chimique, par rayons laser, par sablage ou par attaque ionique. Ensuite, comme illustré sur la figure 7, on procède à la mise en place des puces de circuits intégrés 9 et 10, en interposant, entre ces puces 9 et 10 et les pistes correspondantes, les pistes annulaires métalliques 16, 19 et 22 et les plots métalliques 24. Cette opération peut être effectuée par report, puis en plaçant l'ensemble dans un four. Ensuite, comme illustré sur la figure 8, on procède à la formation d'une couche de résine 103, par exemple par moulage sous compression ou par moulage par transfert, et, après durcissement, à une planarisation arrière de cette couche 103, pour former, dans chaque emplacement 102, des blocs d'encapsulation 4 présentant la face avant 26 et la face arrière 27, reliés entre eux. Ensuite, comme illustré sur la figure 9, on procède, dans chaque emplacement 102, à la réalisation de trous l'ouverture 39 dans la couche de résine 103, en arrière de la puce de circuits intégrés 10. Ensuite, comme illustré sur la figure 10, on procède, dans chaque emplacement 102, à la réalisation des trous 31 et 32 dans la couche de résine 103 en arrière des pistes 23 et 25 et au remplissage de ces trous de métal de façon à former les vias de connexion électrique 33 et 34. Ensuite, comme illustré sur la figure 11, on procède, dans chaque emplacement 102, à la réalisation de l'ouverture arrière 39, puis à la réalisation des pistes arrière 35 et 37.
Ensuite, comme illustré sur la figure 12, après avoir enlevé le support 101, on procède à la réalisation d'une couche avant 104, pour former, dans chaque emplacement 102, la couche avant 40, et à la réalisation des ouvertures 41 et 42 dans chaque emplacement 102. Puis, on installe des lentilles optiques 43 dans chaque emplacement 102.
Ensuite, on procède à la singularisation des boîtiers semi-conducteurs 1, par découpe le long des bords communs entre les emplacements 102. Selon une variante de réalisation, les portions de plaque de support 5 et 6 pourraient être séparées par un trou 7 non traversant se présentant sous la forme d'une rainure réalisée lors de l'étape de fabrication décrite précédemment en référence à la figure 6. Ainsi, les portions de plaque de support 5 et 6 seraient reliées, à l'avant, par une fine couche restante.
Selon une autre variante de réalisation, la plaque de support 2 pourrait s'étendre jusqu'aux flancs 8 du boîtier 1 et présenter un trou 7 allant d'un flanc à l'autre, traversant ou non traversant, réalisé sous la forme de rainures croisées lors de l'étape de fabrication décrite précédemment en référence à la figure 6.
Sur la figure 13, est illustrée une plaque de support 2 s'étendant jusqu'aux flancs 8 du boîtier 1, pourvue d'un trou 7 non traversant allant d'un flanc à l'autre, les portions de plaque de support 5 et 6 étant reliées, à l'avant, par une fine couche restante 44. Dans ce cas, au moins les flancs des portions de plaque de support 5 et 6 résultantes pourraient être éventuellement recouverts par exemple par une peinture ou le boîtier semi-conducteur 1 pourrait être placé dans un volume opaque d'une enveloppe présentant des ouvertures en face des ouvertures 41 et 42. Selon une autre variante de réalisation illustrée sur la figure 14, un boîtier semi-conducteur 50 se distingue du boîtier semi-conducteur 1 décrit précédemment par le fait que son dispositif semi-conducteur à circuits intégrés 3 comprend une puce de circuits intégrés 51, correspondant à la partie 9a de la puce de circuits intégrés 9 et munie uniquement de l'élément optique récepteur 11, et la puce de circuits intégrés 10 munie de l'élément optique émetteur 13. La puce de circuits intégrés 51 est alors associée uniquement à une barrière 14 et à des pistes 23 et des vias de connexion électrique 33 adaptés. Le trou 7 de la plaque de support 2 peut alors s'étendre dans une zone située entre la puce de circuits intégrés 10 et la puce de circuits intégrés 51. Selon une autre variante de réalisation illustrée sur la figure 15, un boîtier semi-conducteur 60 se distingue du dispositif semi-conducteur 1 décrit précédemment par le fait que son dispositif semi- conducteur à circuits intégrés 3 comprend uniquement la puce de circuits intégrés 9, la puce de circuits intégrés 10 étant supprimée. Dans ce cas, la couche externe avant opaque 40 présente une ouverture complémentaire 61 située en face de l'élément optique récepteur 12. Dans ce cas, il peut être avantageux que les portions de plaque de support 5 et 6 soient traitées de façon à former des filtres différents. D'une manière générale, les différentes étapes de fabrication décrites peuvent être obtenues en mettant en oeuvre les moyens classiques utilisés dans le domaine de la micro électronique. Les boîtiers semi-conducteurs qui viennent d'être décrits, en particulier le boîtier semi-conducteur 1, pourraient être installés à l'intérieur de l'enveloppe ou la coque d'un téléphone portable, présentant des ouvertures en face des ouvertures 41 et 42 de façon à former un détecteur de proximité apte à détecter la présence ou l'absence d'un objet ou d'une partie du corps humain afin d'engendrer une commande particulière dans les circuits électroniques du téléphone. La présente invention ne se limite pas aux exemples ci-dessus décrits. Bien d'autres variantes de réalisation sont possibles, sans sortir du cadre défini par les revendications annexées.

Claims (17)

  1. REVENDICATIONS1. Boîtier semi-conducteur comprenant : une plaque de support (2) en une matière pouvant être traversée par un rayonnement lumineux et présentant au moins un trou allongé (7) ouvert au moins du côté d'une face arrière de cette plaque de support, un dispositif semi-conducteur à circuits intégrés (3) monté sur la face arrière de ladite plaque de support et présentant aux moins deux éléments optiques tournés du côté de la face arrière de ladite plaque de support, ces éléments optiques étant placés de part et d'autre dudit trou allongé, et un bloc d'encapsulation (4) en une matière opaque encapsulant le dispositif semi-conducteur (3) sur ladite plaque de support et remplissant ledit trou allongé (7), en formant une cloison d'isolation optique (7a) entre lesdits éléments optiques et en laissant subsister des cavités entre les éléments optiques et la plaque de support.
  2. 2. Boîtier selon la revendication 1, dans lequel, dans le sens de son épaisseur, le trou (7) traverse la plaque de support (2).
  3. 3. Boîtier selon la revendication 1, dans lequel, dans le sens de son épaisseur, le trou (7) ne traverse pas la plaque de support et laisse subsister une couche (44) du côté d'une face avant de la plaque de support (2).
  4. 4. Boîtier selon l'une quelconque des revendications précédentes, dans lequel le trou (7) s'étend d'un flanc au flanc opposé de la plaque de support (2).
  5. 5. Boîtier selon l'une quelconque des revendications précédentes, dans lequel le bloc d'encapsulation (4) entoure au moins partiellement la plaque de support (2).
  6. 6. Boîtier selon l'une quelconque des revendications précédentes, dans lequel la plaque de support (2) est munie, du côté du dispositif semi-conducteur (3), de pistes de connexion électrique (23, 25) qui s'étendent sous le dispositif semi-conducteur (3) et sont reliées à des plots de ce dernier (24, 22) et qui s'étendent au-delà du dispositif semi-conducteur (3) et sont reliées à des moyens de connexion électrique extérieure (31, 34).
  7. 7. Boîtier selon la revendication 6, dans lequel les moyens de connexion électrique extérieure comprennent des vias de connexion électrique (31, 34) traversant le bloc d'encapsulation (4).
  8. 8. Boîtier selon l'une quelconque des revendications précédentes, dans lequel le dispositif semi-conducteur (3) comprend au moins un élément optique récepteur principal (11) et au moins un élément optique émetteur (13), qui sont situés du côté de la plaque de support (2) et de part et d'autre dudit trou (7) rempli de matière opaque.
  9. 9. Boîtier selon la revendication 8, dans lequel l'élément optique récepteur principal (11) et l'élément optique émetteur (13) sont formés dans des puces distinctes (9,
  10. 10). 10. Boîtier selon la revendication 8, comprenant une couche opaque (40) sur la face avant de la plaque de support (2) opposée au dispositif semi-conducteur, cette couche opaque présentant des ouvertures dans cette couche en face de l'élément optique récepteur principal (11) et de l'élément optique émetteur (13).
  11. 11. Boîtier selon la revendication 8, dans lequel le dispositif semi-conducteur (3) comprend un élément optique récepteur secondaire (12) placé du même côté dudit trou (7) que ledit élément optique émetteur (13).
  12. 12. Boîtier selon les revendications 10 et 11, dans lequel la couche opaque (40) s'étend devant l'élément optique récepteur secondaire (12).
  13. 13. Boîtier selon l'une quelconque des revendications 1 à 7, dans lequel le dispositif semi-conducteur (3) comprend au moins un élément optique récepteur principal (11) et au moins un élément optique récepteur secondaire (12), qui sont situés du côté de la plaque de support (2) et de part et d'autre dudit trou (7) rempli de matière opaque.
  14. 14. Boîtier selon la revendication 8, comprenant une couche opaque (40) sur la face avant de la plaque de support (2) opposée au dispositif semi-conducteur, cette couche opaque présentant des ouvertures (41, 61) dans cette couche opaque situées en face de l'élément optique récepteur principal (11) et de l'élément optique récepteur secondaire (13).
  15. 15. Boîtier selon la revendication 13, dans lequel l'élément optique récepteur principal (11) et l'élément optique récepteur secondaire (12) sont formés dans une puce unique (9).
  16. 16. Boîtier selon l'une quelconque des revendications précédentes, comprenant des barrières (14, 17, 20) s'étendant entre le dispositif semi-conducteur (3) et la plaque de support (2) et respectivement autour desdits éléments optiques (11, 12, 13).
  17. 17. Téléphone portable comprenant, intérieurement, un boîtier selon l'une quelconque des revendications précédentes, dans lequel la coque du téléphone présente au moins une ouverture située en face d'au moins l'un desdits éléments optiques.
FR1152824A 2011-04-01 2011-04-01 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique Withdrawn FR2973573A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FR1152824A FR2973573A1 (fr) 2011-04-01 2011-04-01 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique
US13/433,447 US8847243B2 (en) 2011-04-01 2012-03-29 Semiconductor package comprising an optical semiconductor device
CN2012201401640U CN202736913U (zh) 2011-04-01 2012-03-31 半导体封装体和在内部包括该半导体封装体的移动电话
CN201210098819.7A CN102738132B (zh) 2011-04-01 2012-03-31 包括光学半导体器件的半导体封装体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR1152824A FR2973573A1 (fr) 2011-04-01 2011-04-01 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique

Publications (1)

Publication Number Publication Date
FR2973573A1 true FR2973573A1 (fr) 2012-10-05

Family

ID=44548811

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1152824A Withdrawn FR2973573A1 (fr) 2011-04-01 2011-04-01 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique

Country Status (3)

Country Link
US (1) US8847243B2 (fr)
CN (2) CN102738132B (fr)
FR (1) FR2973573A1 (fr)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2973573A1 (fr) 2011-04-01 2012-10-05 St Microelectronics Grenoble 2 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique
US8779443B2 (en) * 2012-09-27 2014-07-15 Stmicroelectronics Pte Ltd. Overmold with single attachment using optical film
TWI490521B (zh) * 2012-11-14 2015-07-01 Pixart Imaging Inc 近接式光感測器及製作方法
CN104122541B (zh) * 2013-04-28 2016-08-17 意法半导体研发(深圳)有限公司 具有互连层的接近检测器设备及相关方法
CN104347644B (zh) 2013-07-25 2018-06-19 意法半导体研发(深圳)有限公司 具有透镜组件的图像检测器及相关方法
US9496247B2 (en) * 2013-08-26 2016-11-15 Optiz, Inc. Integrated camera module and method of making same
EP2881983B1 (fr) 2013-12-05 2019-09-18 ams AG Dispositif d'interposition de puce pour conditionnement dense de puces
EP2881753B1 (fr) * 2013-12-05 2019-03-06 ams AG Agencement de capteur optique et procédé de production d'un dispositif de détection optique
CN104733413A (zh) * 2015-03-27 2015-06-24 江阴长电先进封装有限公司 一种mosfet封装结构
CN106469721A (zh) 2015-08-21 2017-03-01 意法半导体有限公司 邻近传感器及其制造方法
CN106653741B (zh) * 2015-11-02 2020-03-24 意法半导体有限公司 邻近传感器、电子设备以及制造邻近传感器的方法
CN108701691B (zh) 2016-02-18 2022-05-27 苹果公司 用于微驱动器和微led的底板结构和方法
US9911890B2 (en) 2016-06-30 2018-03-06 Stmicroelectronics Pte Ltd Optical sensor package including a cavity formed in an image sensor die
CN106449560A (zh) * 2016-10-25 2017-02-22 通富微电子股份有限公司 芯片封装结构
FR3061630B1 (fr) * 2017-01-03 2021-07-09 St Microelectronics Grenoble 2 Procede de fabrication d'un capot pour boitier electronique et boitier electronique comprenant un capot
US10475937B1 (en) * 2017-03-30 2019-11-12 Maxim Integrated Products, Inc. Optical sensor packages employing cloaking layers
US10910507B2 (en) * 2017-06-09 2021-02-02 Advanced Semiconductor Engineering, Inc. Semiconductor package device and method of manufacturing the same
FR3073120A1 (fr) * 2017-11-02 2019-05-03 Stmicroelectronics (Grenoble 2) Sas Capot d'encapsulation pour boitier electronique
CN107910305B (zh) * 2017-12-28 2023-08-29 江阴长电先进封装有限公司 一种圆片级背金芯片的封装结构及其封装方法
TWI672786B (zh) * 2017-12-28 2019-09-21 英屬開曼群島商鳳凰先驅股份有限公司 電子封裝件及其製法
US11038077B2 (en) * 2018-03-05 2021-06-15 Xintec Inc. Chip package and manufacturing method thereof
IT201800005106A1 (it) * 2018-05-07 2019-11-07 Dispositivo, procedimento e sistema elettro-ottico corrispondenti
CN113644139A (zh) * 2020-04-23 2021-11-12 华为技术有限公司 一种芯片封装结构、电子设备及芯片封装结构的制备方法
FR3117667B1 (fr) * 2020-12-11 2023-05-26 St Microelectronics Grenoble 2 Boîtier optique de circuit integre
WO2024058038A1 (fr) * 2022-09-13 2024-03-21 株式会社村田製作所 Module de capteur optique

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1244151A2 (fr) * 2001-03-21 2002-09-25 Canon Kabushiki Kaisha Dispositif semi-conducteur et son procédé de fabrication
US20070138395A1 (en) * 2005-01-26 2007-06-21 Analog Devices, Inc. Sensor
EP2261977A1 (fr) * 2009-06-08 2010-12-15 STMicroelectronics (Grenoble) SAS Module de caméra et son procédé de fabrication
US20110057129A1 (en) * 2009-09-10 2011-03-10 Avago Technologies Ecbu (Singapore) Pte. Ltd. Package-on-Package (POP) Optical Proximity Sensor

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5818915A (en) * 1996-11-01 1998-10-06 Ericsson, Inc. Recyclable cellular telephone and method and apparatus for supporting the use of a recyclable cellular telephone within a cellular telephone network
US6689308B2 (en) * 1998-12-21 2004-02-10 Corning Incorporated Method for making display panels with opaque rib structures
JP2006128625A (ja) * 2004-09-30 2006-05-18 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
TWM302123U (en) * 2006-06-13 2006-12-01 Lighthouse Technology Co Ltd The stand structure of light-emitting diode
CN101512765A (zh) * 2006-09-15 2009-08-19 富士通微电子株式会社 半导体器件及其制造方法
KR100838087B1 (ko) * 2007-06-13 2008-06-16 삼성에스디아이 주식회사 유기 발광 디스플레이 장치
US7923298B2 (en) * 2007-09-07 2011-04-12 Micron Technology, Inc. Imager die package and methods of packaging an imager die on a temporary carrier
US8324602B2 (en) * 2009-04-14 2012-12-04 Intersil Americas Inc. Optical sensors that reduce specular reflections
US8779361B2 (en) * 2009-06-30 2014-07-15 Avago Technologies General Ip (Singapore) Pte. Ltd. Optical proximity sensor package with molded infrared light rejection barrier and infrared pass components
US8712485B2 (en) * 2010-11-19 2014-04-29 Apple Inc. Proximity sensor arrangement in a mobile device
FR2973573A1 (fr) 2011-04-01 2012-10-05 St Microelectronics Grenoble 2 Boitier semi-conducteur comprenant un dispositif semi-conducteur optique

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1244151A2 (fr) * 2001-03-21 2002-09-25 Canon Kabushiki Kaisha Dispositif semi-conducteur et son procédé de fabrication
US20070138395A1 (en) * 2005-01-26 2007-06-21 Analog Devices, Inc. Sensor
EP2261977A1 (fr) * 2009-06-08 2010-12-15 STMicroelectronics (Grenoble) SAS Module de caméra et son procédé de fabrication
US20110057129A1 (en) * 2009-09-10 2011-03-10 Avago Technologies Ecbu (Singapore) Pte. Ltd. Package-on-Package (POP) Optical Proximity Sensor

Also Published As

Publication number Publication date
CN202736913U (zh) 2013-02-13
CN102738132A (zh) 2012-10-17
CN102738132B (zh) 2015-11-25
US8847243B2 (en) 2014-09-30
US20120248625A1 (en) 2012-10-04

Similar Documents

Publication Publication Date Title
FR2973573A1 (fr) Boitier semi-conducteur comprenant un dispositif semi-conducteur optique
FR2977715A1 (fr) Boitier electronique optique
FR2988519A1 (fr) Boitier electronique optique
FR2980643A1 (fr) Boitier electronique optique
EP1388174B1 (fr) Boitier blinde pour un composant semi-conducteur optique
JP5344336B2 (ja) 半導体装置
EP2448001A2 (fr) Dispositif optique, procédé pour sa fabrication et boîtier électronique comprenant ce dispositif optique
JP6377846B2 (ja) オプトエレクトロニクス半導体装置の製造方法およびオプトエレクトロニクス半導体装置
JP4234269B2 (ja) 半導体装置及びその製造方法
FR2977714A1 (fr) Boitier electronique optique
CN112117982B (zh) 封装结构及其制作方法
WO2011148441A1 (fr) Procédé de fabrication d'un dispositif à semi-conducteurs, ainsi que dispositif à semi-conducteurs
FR2851374A1 (fr) Boitier-semi-conducteur a puce de circuits integres portee par les pattes de connexion electrique
FR3035739A1 (fr) Composant electronique, notamment hyperfrequence, resistant a l'humidite, et procede de packaging d'un tel composant
JP2014164110A (ja) 光通信モジュールおよびその製造方法
EP1657749A2 (fr) Boitier microelectroniques multiplans avec blindage interne
US7709940B2 (en) Micro device encapsulation
US11038595B2 (en) Optical transmission/reception circuit
EP1410446A1 (fr) Boitier semi-conducteur optique a pastille transparente et son procede de fabrication
US6703700B2 (en) Semiconductor packaging structure
CN109923669B (zh) 用于制造光学传感器装置的方法和用于光学传感器的外壳
CN101595558B (zh) 半导体装置的制造方法、拾光模块以及半导体装置
US11404844B2 (en) Semiconductor structure and method of manufacturing the same
CN105097724A (zh) 封装结构及封装方法
TWI634648B (zh) 光感測器的製造方法

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20131231