FR2806555A1 - Generateur de nombres pseudo-aleatoires - Google Patents

Generateur de nombres pseudo-aleatoires Download PDF

Info

Publication number
FR2806555A1
FR2806555A1 FR0003458A FR0003458A FR2806555A1 FR 2806555 A1 FR2806555 A1 FR 2806555A1 FR 0003458 A FR0003458 A FR 0003458A FR 0003458 A FR0003458 A FR 0003458A FR 2806555 A1 FR2806555 A1 FR 2806555A1
Authority
FR
France
Prior art keywords
generator
signal
transistor
current
transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR0003458A
Other languages
English (en)
Inventor
Fabrice Marinet
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0003458A priority Critical patent/FR2806555A1/fr
Priority to EP01400657A priority patent/EP1143616A1/fr
Priority to US09/805,265 priority patent/US20010023423A1/en
Publication of FR2806555A1 publication Critical patent/FR2806555A1/fr
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/84Generating pulses having a predetermined statistical distribution of a parameter, e.g. random pulse generators

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

L'invention concerne un générateur de nombres pseudoaléatoires, caractérisé en ce qu'il comprend : - un premier générateur (10) d'un signal en dents de scie à une première fréquence F1,- un deuxième générateur (12) d'un signal impulsionnel à une deuxième fréquence F2,- un circuit d'échantillonnage (14) échantillonnant le signal en dents de scie par le signal impulsionnel pour fournir un échantillon, et- un circuit de codage (16) de l'amplitude de l'échantillon pour fournir des nombres binaires. L'invention est applicable notamment aux circuits intégrés qui sont utilisés dans les cartes à puce avec ou sans contact.

Description

GENERATEUR DE NOMBRES PSEUDO-ALEATOIRES
L'invention concerne les générateurs de nombres pseudo-
aléatoires sous la forme d'une suite temporelle de chiffres binaires Q ou 1, ou sous la forme de codes
binaires en parallèle.
Les générateurs de nombres pseudo-aléatoires sont bien connus dans le domaine de la cryptographie afin de réaliser un cryptage et un décryptage des messages et ainsi rendre impossible, sinon difficile, la compréhension de ces messages cryptés pour celui qui ne
possède pas la clé de cryptage/décryptage.
De tels générateurs sont par exemple décrits dans la demande de brevet européen EP 0 878 907 et les demandes
de brevets PCT WO 97/11423 et WO 97/43709.
Dans la demande de brevet EP 0 878 907, le générateur comprend principalement un premier oscillateur qui fournit un signal en dents de scie à une première fréquence et un deuxième oscillateur qui génère un train d'impulsions dont la fréquence est modulée par le
signal en dents de scie du premier oscillateur.
Dans les générateurs des demandes de brevets WO 97/11423 et WO 97/43709, l'aléa est obtenu à partir
d'un signal de bruit qui est échantillonné, puis codé.
Ces générateurs présentent l'inconvénient de mettre en oeuvre de nombreux éléments, tels qu'une source de bruit, un microprocesseur, des oscillateurs en anneau, et sont donc mal adaptés à certaines applications, telles que les circuits intégrés pour cartes à puce avec ou sans contact, dans lesquelles il est important de n'utiliser qu'un minimum d'éléments afin de limiter
la consommation électrique.
L'invention a donc pour objet un générateur de nombres pseudo-aléatoires, caractérisé en ce qu'il comprend: - un premier générateur d'un signal en dents de scie à une première fréquence F1, - un deuxième générateur d'un signal impulsionnel à une deuxième fréquence F2, - un circuit d'échantillonnage échantillonnant le signal en dents de scie par le signal impulsionnel pour fournir un échantillon, et - un circuit de codage de l'amplitude de l'échantillon pour fournir des chiffres binaires ou série ou en
parallèle.
Le circuit de codage est un comparateur qui fournit un chiffre binaire 1 ou Q selon que l'amplitude de l'échantillon est supérieure ou inférieure à un certain seuil. Le circuit de codage est un convertisseur analogique/numérique qui fournit un nombre binaire parallèle représentatif de l'amplitude de l'échantillon. D'autres caractéristiques et avantages de la présente
invention apparaîtront à la lecture de la description
suivante d'un exemple particulier de réalisation,
ladite description étant faite en relation avec les
dessins joints dans lesquels: - la figure 1 est un schéma fonctionnel d'un générateur de nombres aléatoires selon l'invention, - les figures 2A, 2B et 2C sont des diagrammes temporels de signaux, - la figure 3 est un schéma d'un générateur de dents de scie, - la figure 4 est un schéma d'un générateur d'un signal impulsionnel, et
- la figure 5 est un schéma de comparateur.
Le générateur de nombres pseudo-aléatoires selon l'invention comprend: un générateur 10 d'un signal en dents de scie à une fréquence F1; - un générateur 12 d'un signal impulsionnel à une fréquence F2 qui est faible vis-à-vis de la fréquence F1, de l'ordre de cinq à dix fois plus faible; un circuit d'échantillonnage 14 auquel est appliqué, d'une part, le signal en dents de scie à la fréquence F1 et, d'autre part, le signal impulsionnel à la fréquence F2; ce circuit d'échantillonnage fournit des échantillons du signal en dents de scie à la fréquence F2 du signal impulsionnel, et - un circuit de codage 16 de l'amplitude de chaque échantillon qui fournit des nombres binaires soit sous la forme d'une série de chiffres binaires 1 ou Q, soit sous la forme de codes composés de N chiffres binaires
1 ou n en parallèle.
Le générateur de nombres pseudo-aléatoires selon l'invention peut comprendre aussi un générateur 22 de tensions de référence V+ et V- qui sont appliquées au générateur de dents de scie 10 et au circuit de codage 16. Ces tensions de référence V+ et V- définissent les valeurs supérieure et inférieure de la dent de scie ainsi que les valeurs extrêmes de l'intervalle de
comparaison du circuit de codage 16.
Dans le cas o le générateur doit fournir une série de chiffres binaires, le circuit de codage 16 comprend un comparateur 18 qui compare l'amplitude de l'échantillon à une tension de référence médiane Vref = (V+ V-)/2 du signal en dents de scie et qui fournit un signal représentatif du chiffre binaire 1 si l'amplitude de l'échantillon a une valeur supérieure ou égale à la tension médiane et un chiffre binaire - si l'amplitude de l'échantillon a une valeur inférieure à la tension médiane. Au lieu de cette tension médiane, il est proposé d'utiliser la tension moyenne Vm de la tension en dents de scie, ce qui a pour avantage d'obtenir une série de chiffres binaires dans laquelle le nombre de chiffres 1 est sensiblement égal à celui des chiffres 0 au cours
du temps.
Le signal fourni par le comparateur 18 est appliqué à un circuit bistable 20 qui bascule dans l'état défini par le signal de sortie du comparateur au moment défini
par le signal impulsionnel du générateur 12.
Dans le cas o le générateur doit fournir des codes composés de N chiffres binaires en parallèle, le comparateur 18 est remplacé par un convertisseur analogique/numérique de type classique. Ce convertisseur fournit ces codes sur N conducteurs de sortie qui sont connectés chacun à un circuit bistable, tel que celui référencé 20 sur la figure 1, dont le basculement s'effectue en synchronisme avec le signal
impulsionnel fourni par le générateur 12.
Le fonctionnement du générateur du schéma de la figure 1 est le suivant: le générateur 10 fournit un signal 30 en dents de scie de la figure 2A dont l'amplitude varie entre les valeurs de référence V+ et V-. Ce signal est échantillonné par le signal impulsionnel 32 fourni par le générateur 12 dans le circuit d'échantillonnage 14 qui fournit des échantillons 34, 36 et 38 dont les amplitudes sont respectivement inférieure, supërieure et inférieure à la tension médiane (V+ + V-)/2. Il en résulte que le comparateur 18 fournit respectivement et successivement des signaux représentant les chiffres
binaires 0, 1 et..
Le générateur de dents de scie 10 peut être réalisé de différentes manières et, notamment, suivant le schéma de la figure 3. Il comprend un condensateur 40 qui est chargé et déchargé linéairement par un courant "i" fourni par un générateur de courant 42. Ce courant i est commuté dans un sens charge ou décharge du condensateur 40 par un dispositif de commutation 70 qui est commandé par un dispositif de commande 72.- Le dispositif de commande 72 comprend deux comparateurs 44 et 46 et une bascule 48. La borne d'entrée positive du comparateur 44 reçoit la tension de référence V+ tandis que la borne d'entrée négative est connectée à la borne positive du condensateur 40 dont l'autre borne est connectée à la masse. La borne positive du condensateur 40 est aussi connectée à la borne d'entrée positive du comparateur 46 dont la borne d'entrée
négative reçoit la tension de référence V-.
Le comparateur 44 fournit un signal de mise à l'état 1 de la bascule 48 (borne S) lorsque la tension de charge
Vout du condensateur 40 est supérieure ou égale à V+.
De manière symétrique, le comparateur 46 fournit un signal de mise à l'état U de la bascule 48 (borne R) lorsque la tension de charge Vout du condensateur 40
est inférieure ou égale à V-.
La borne de sortie Q de la bascule 48 est connectée au dispositif de commutation 70 qui comprend les
transistors Tl à T7 et le générateur de courant 42.
Plus précisément, la borne Q est connectée aux grilles du transistor PMOS référencé T2 et du transistor N-MOS
référencé T3.
Le courant i, fourni par le générateur de courant 42, alimente les transistors T2 et T3 par l'intermédiaire de "miroirs de courant" comprenant des transistors T5 et T1 de type P-MOS pour le transistor T2 et des transistors T4, T6 et T7 de type N-MOS pour le transistor T3. Dans ces miroirs de courant, les transistors T5 et T7 ont leur grille qui est connectée
à leur drain pour réaliser une diode.
Le générateur 42 de courant i est connecté directement au potentiel d'alimentation Vdd et à la masse par l'intermédiaire du transistor T7. Le drain D et la grille G du transistor T7 sont connectés à la grille G des transistors T4 et T6, ce qui définit la valeur du courant circulant dans ces deux transistors T4 et T6
dont la source S est connectée à la masse.
Le drain et la grille G du transistor T5 sont connectés à la grille G du transistor T1, ce qui définit la valeur du courant circulant dans le transistor T1. Les sources des transistors T1 et T5 sont connectées
directement au potentiel d'alimentation Vdd.
Les transistors de commutation T2 et T3 ont leur source S qui est connectée respectivement au drain D des transistors Tl et T4 tandis que leur source constitue le point commun qui est connecté à la borne positive du
condensateur 40.
Le fonctionnement du générateur de dents de scie de la
figure 3 est le suivant.
Le condensateur 40 est chargé par le courant i circulant dans les transistors T1 et T2 et déchargé par
le courant i circulant dans les transistors T3 et T4.
Pendant la charge, le transistor T2 conduit tandis que le transistor T3 est bloqué. Dès que la tension de charge Vout du condensateur 40 atteint V+, le comparateur 44 et la bascule 48 changent d'état, ce qui bloque T2 et débloque T3. Le condensateur 40 est alors déchargé par un courant i de sorte que lorsque la tension de charge Vout atteint la valeur inférieure V-, le comparateur 46 et le circuit bistable 48 changent d'état et ce dernier fournit un signal de déblocage du
transistor T2 et de blocage du transistor T3.
L'utilisation d'un générateur de courant 42 associé à des miroirs de courant permet d'obtenir des courants de
charge et de décharge qui sont identiques.
Le générateur du signal impulsionnel 12 peut être réalisé de différentes manières et, notamment, suivant le schéma de la figure 4. Il comprend un oscillateur en anneau à un nombre impair d'étages, par exemple trois référencés El, E2 et E3. Chaque étage El, E2 ou E3 comprend quatre transistors T10 à T13 en série, les transistors T10 et Tll étant du type P-MOS tandis que
les transistors T12 et T13 sont du type N-MOS.
Plus précisément, chaque étage comprend un circuit inverseur comprenant les transistors Tll et T12, chaque transistor Tll ou T12 étant alimenté, lorsqu'il conduit, par un transistor T10 ou T13 qui fait partie d'un "miroir de courant". Le potentiel de la grille du transistor To10 est fixé par un transistor T16 du type
P-MOS qui est monté en diode par une connexion grille-
drain. De même, le potentiel de la grille du transistor T13 est fixé par un transistor T14 du type N-MOS qui
est monté en diode par une connexion grille-drain.
Enfin, un transistor T15 du type N-MOS a sa grille qui est connectée au point commun drain-grille du transistor T14, ce qui fixe son potentiel et donc le
courant circulant dans le transistor T16.
La valeur du courant i est fixée par un générateur de courant 50 dont une borne est connectée à la tension d'alimentation Vdd et dont l'autre borne est connectée au drain du transistor T14 dont la source est connectée
au potentiel de masse.
Dans chaque étage, la source du transistor T13 est connectée au potentiel de masse tandis que la source du transistor T10 est connectée à la tension
d'alimentation Vdd.
Le drain de chaque transistor T10 ou T13 est connecté respectivement à la source du transistor Tll ou T12, les drains de ces transistors Tll et T12 étant connectés ensemble pour constituer la borne de sortie de l'étage considéré. La borne de sortie de l'étage El et de l'étage E2 est connectée respectivement aux grilles des transistors Tîl et T12 de l'étage suivant E2 ou E3. La borne de sortie de l'étage E3 est, quant à elle, connectée aux grilles des transistors Tll et T12
de l'étage El.
Par ce bouclage de sortie de l'étage E3 vers l'entrée de l'étage El, on obtient un oscillateur en anneau dont
le fonctionnement est bien connu.
Le comparateur 18 est par exemple du type selon le schéma de la figure 5 et comprend un comparateur 60 dont la borne d'entrée négative est connectée directement à la borne de sortie du circuit d'échantillonnage 14. La borne d'entrée positive du comparateur 60 est également connectée à la borne de sortie du circuit d'échantillonnage par l'intermédiaire d'un circuit RC comprenant une résistance 62 et un
condensateur 64.
Dans le générateur de nombres pseudo-aléatoires selon l'invention, l'aléa provient du fait que les signaux de
fréquences F1 et F2 sont asynchrones. Il est pseudo-
aléatoire car il existe une corrélation entre deux échantillons consécutifs. Cette corrélation sera
d'autant plus faible que le rapport F1/F2 est grand.
R EV E N D I C A T I ON S
1. Générateur de nombres pseudo-aléatoires, caractérisé en ce qu'il comprend: - un premier générateur (10) d'un signal en dents de scie à une première fréquence F1, - un deuxième générateur (12) d'un signal impulsionnel à une deuxième fréquence F2, - un circuit d'échantillonnage (14) échantillonnant le signal en dents de scie par le signal impulsionnel pour fournir un échantillon, et - un circuit de codage (16) de l'amplitude de l'échantillon pour fournir des chiffres binaires en
série ou en parallèle.
2. Générateur selon la revendication 1, caractérisé en ce que le circuit de codage (16) est un comparateur (60) qui fournit un signal représentatif d'un chiffre binaire 1 ou Q selon que l'amplitude de l'échantillon appliquée à une borne d'entrée est supérieure ou inférieure à une valeur de référence (Vref) appliquée à
l'autre borne d'entrée.
3. Générateur selon la revendication 2, caractérisé en ce que la valeur de référence (Vref) est égale à la valeur médiane d'excursion des dents de scie du signal
fourni par le premier générateur (10).
4. Générateur selon la revendication 2, caractérisé en ce que la valeur de référence (Vref) est égale à une
valeur moyenne (Vm) des amplitudes des échantillons.
5. Générateur selon la revendication 4, caractérisé en ce que la valeur moyenne (Vm) est obtenue par un circuit RC (62, 64) auquel sont appliqués les signaux échantillonnés. 6. Générateur selon la revendication 1, caractérisé en ce que le circuit de codage est un convertisseur analogique/numérique qui fournit un code binaire à N chiffres en parallèle représentatif de l'amplitude
dudit échantillon.
7. Générateur selon l'une quelconque des revendications
précédentes 1 à 6, caractérisé en ce que le premier générateur (10) d'un signal en dents de scie à la fréquence F1 comprend: - un condensateur 40, - des moyens de commutation du courant (i) de charge et de décharge (70) dudit condensateur (40), et - des moyens de commande de la commutation (72) dudit courant (i) pour obtenir une succession de charges et
de décharges dudit condensateur (40).
8. Générateur selon la revendication 7, caractérisé en ce que les moyens de commande de la commutation (72) comprennent: - deux comparateurs (44, 46) pour comparer chacun la tension de charge (Vout) dudit condensateur (40) à une valeur de référence (V+, V-) et fournir un signal lorsque la tension de charge (Vout) atteint la valeur de référence (V+ ou V-), et une bascule (48) pour mémoriser le signal fourni
successivement par chaque comparateur.
9. Générateur selon la revendication 7 ou 8, caractérisé en ce que les moyens de commutation 70 du courant (i) de charge et de décharge du condensateur (40) comprennent: - un générateur de courant (42) pour fournir un courant constant (i); - des miroirs de courant (T1, T4 à T7) pour reproduire le courant (i) de manière à permettre l'alimentation du condensateur (40) selon deux sens de circulation, et - un commutateur (T2, T3) commandé par les moyens de commande de la commutation (72) pour sélectionner le sens de circulation du courant dans ledit condensateur (40). 10. Générateur selon l'une quelconque des
revendications précédentes 1 à 9, caractérisé en ce que
le deuxième générateur (12) d'un signal impulsionnel à une deuxième fréquence F2 est un oscillateur en anneau à un nombre impair d'étages (El, E2, E3) caractérisé en ce que: - chaque étage (El, E2 ou E3) comprend un circuit inverseur à deux transistors (Tll, T12), chaque transistor (Tll ou T12) étant alimenté par un transistor (T10 ou T13) dont le potentiel de grille est fixé par un transistor (T16 ou T14) monté en diode et alimenté par un courant constant (i) fourni par un
générateur de courant (50).
FR0003458A 2000-03-17 2000-03-17 Generateur de nombres pseudo-aleatoires Pending FR2806555A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
FR0003458A FR2806555A1 (fr) 2000-03-17 2000-03-17 Generateur de nombres pseudo-aleatoires
EP01400657A EP1143616A1 (fr) 2000-03-17 2001-03-13 Générateur de nombres pseudo-aléatoires
US09/805,265 US20010023423A1 (en) 2000-03-17 2001-03-13 Pseudo-random number generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0003458A FR2806555A1 (fr) 2000-03-17 2000-03-17 Generateur de nombres pseudo-aleatoires

Publications (1)

Publication Number Publication Date
FR2806555A1 true FR2806555A1 (fr) 2001-09-21

Family

ID=8848220

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0003458A Pending FR2806555A1 (fr) 2000-03-17 2000-03-17 Generateur de nombres pseudo-aleatoires

Country Status (3)

Country Link
US (1) US20010023423A1 (fr)
EP (1) EP1143616A1 (fr)
FR (1) FR2806555A1 (fr)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3502065B2 (ja) * 2001-04-24 2004-03-02 株式会社三技協 乱数発生装置
JP2004127217A (ja) * 2002-07-30 2004-04-22 Univ Niigata 乱数発生方法及び乱数発生装置
US7097107B1 (en) 2003-04-09 2006-08-29 Mobile-Mind, Inc. Pseudo-random number sequence file for an integrated circuit card
EP1763136A1 (fr) 2005-09-07 2007-03-14 Stmicroelectronics Sa Procédé de génération de nombres variables
FR2896057A1 (fr) * 2006-01-12 2007-07-13 St Microelectronics Sa Procede et dispositif de generation d'un nombre aleatoire dans un peripherique usb
CN1949708B (zh) * 2006-11-10 2011-02-02 华为技术有限公司 随机数发生装置、方法及对应的数据交互***
US7904494B2 (en) * 2006-12-08 2011-03-08 International Business Machines Corporation Random number generator with random sampling
US20090160610A1 (en) * 2007-12-19 2009-06-25 Doddamane Krishna S Pseudorandom number generator
US10157342B1 (en) * 2010-07-11 2018-12-18 Nam Kim Systems and methods for transforming sensory input into actions by a machine having self-awareness
US20120059781A1 (en) * 2010-07-11 2012-03-08 Nam Kim Systems and Methods for Creating or Simulating Self-Awareness in a Machine
CN102749509B (zh) * 2012-07-26 2016-08-31 上海华虹宏力半导体制造有限公司 信号采样测试方法
US9547476B2 (en) 2014-10-15 2017-01-17 The United States Of America, As Represented By The Secretary Of The Army Semiconductor-junction-derived random number generation with triggering mechanism
KR102200488B1 (ko) * 2019-08-13 2021-01-08 충북대학교 산학협력단 다수 챌린지 응답 쌍을 갖는 디지털 난수 생성 장치
CN110958106B (zh) * 2019-11-29 2020-10-23 珠海大横琴科技发展有限公司 一种精度受限模式下并联混合混沌***
CN114115807A (zh) * 2020-08-31 2022-03-01 京东方科技集团股份有限公司 随机数生成器及随机数生成方法
US20230370289A1 (en) * 2020-10-05 2023-11-16 Lg Electronics Inc. Physical unclonable function device, and signal processing device and image display device having same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2390044A1 (fr) * 1977-05-06 1978-12-01 Aerospatiale
US4855690A (en) * 1987-08-10 1989-08-08 Dallas Semiconductor Corporation Integrated circuit random number generator using sampled output of variable frequency oscillator
EP0903665A2 (fr) * 1997-09-12 1999-03-24 Kabushiki Kaisha Toshiba Générateur de nombres aléatoires physiques, méthode de génération de nombres aléatoires physiques et support de mémorisation pour nombres aléatoires physiques

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3790768A (en) * 1972-09-28 1974-02-05 Prayfel Inc Random number generator
FR2390047B1 (fr) * 1977-05-06 1982-09-17 Aerospatiale
US4578649A (en) * 1985-02-04 1986-03-25 Motorola, Inc. Random voltage source with substantially uniform distribution
US5412587A (en) * 1988-12-28 1995-05-02 The Boeing Company Pseudorandom stochastic data processing
JP2577999B2 (ja) * 1989-09-28 1997-02-05 クラリオン株式会社 擬似雑音符号発生装置における先頭又は任意ビットパルス生成回路およびサンプリングパルス生成回路
JPH10209821A (ja) * 1996-12-05 1998-08-07 Texas Instr Inc <Ti> ランダムノイズ発生器及び発生方法
JP2000066592A (ja) * 1998-08-19 2000-03-03 Syst Kogaku Kk 乱数生成装置
US6070178A (en) * 1999-02-17 2000-05-30 Starium Ltd Generating random numbers from random signals without being affected by any interfering signals
US6188294B1 (en) * 1999-05-12 2001-02-13 Parthus Technologies, Plc. Method and apparatus for random sequence generator
US6573800B2 (en) * 2001-06-15 2003-06-03 Electric Boat Corporation Continuously changing random signal generating arrangement and method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2390044A1 (fr) * 1977-05-06 1978-12-01 Aerospatiale
US4855690A (en) * 1987-08-10 1989-08-08 Dallas Semiconductor Corporation Integrated circuit random number generator using sampled output of variable frequency oscillator
EP0903665A2 (fr) * 1997-09-12 1999-03-24 Kabushiki Kaisha Toshiba Générateur de nombres aléatoires physiques, méthode de génération de nombres aléatoires physiques et support de mémorisation pour nombres aléatoires physiques

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
H. PANGRATZ: "Elektronischer Generator zur Nachbildung der Poisson-Statistik", FREQUENZ., vol. 33, no. 7/8, July 1979 (1979-07-01) - August 1979 (1979-08-01), SCHIELE UND SCHON GMBH. BERLIN., DE, pages 204 - 207, XP002154182, ISSN: 0016-1136 *

Also Published As

Publication number Publication date
US20010023423A1 (en) 2001-09-20
EP1143616A1 (fr) 2001-10-10

Similar Documents

Publication Publication Date Title
FR2806555A1 (fr) Generateur de nombres pseudo-aleatoires
EP1085659B1 (fr) Convertisseur numérique-analogique en courant
US6346907B1 (en) Analog-to-digital converter having voltage to-time converter and time digitizer, and method for using same
EP1248376A2 (fr) Procédé et appareil pour fournir un générateur de tremblement dépendent du signal à un modulateur A/N du type sigma-delta
FR2509555A1 (fr) Circuit integre d&#39;interface de ligne telephonique capable de transmettre le signal de sonnerie
WO2003006937A1 (fr) Photodetecteur
US4888587A (en) Oversampling A/D converter with two capicitor arrays
FR2800938A1 (fr) Circuit d&#39;excitation de commutation, circuit de commutation utilisant un tel circuit d&#39;excitation, et circuit convertisseur numerique-analogique utilisant ce circuit de commutation
FR2587567A1 (fr) Circuit de conversion d&#39;une entree differentielle en niveaux logiques cmos
EP0437409A1 (fr) Commande et contrôle d&#39;un commutateur de puissance
US4023160A (en) Analog to digital converter
FR2621193A1 (fr) Registre d&#39;approximations successives rapide pour un convertisseur analogique-numerique
EP1925079A1 (fr) Commutateur de courant a paire differentielle de transistors alimente par une faible tension vcc
KR100447217B1 (ko) 새로운배선시스템용신호전송및수신장치
FR2551279A1 (fr) Generateur d&#39;onde sinusoidale, dont la frequence est asservie a un signal binaire, notamment pour modem
EP0475862A1 (fr) Compteur/diviseur rapide et application à un compteur avaleur
FR2532777A1 (fr) Circuit de translation de signaux
FR2604576A1 (fr) Circuit de compensation du courant de polarisation, notamment pour des generateurs d&#39;ondes en dents de scie
FR2514587A1 (fr) Convertisseur numerique/analogique
FR2562356A1 (fr) Circuit d&#39;interface attenuateur de bruit pour generateurs de signaux d&#39;horloge a deux phases non superposees
FR2461958A1 (fr) Circuit de comparaison de phase
FR2539934A1 (fr) Dispositif pour apparier des commutateurs a transistors a effet de champ, par exemple pour un convertisseur numerique-analogique video
FR2735920A1 (fr) Generateur de haute tension avec oscillateur asservi a basse tension d&#39;alimentation
US3959745A (en) Pulse amplitude modulator
FR2567702A1 (fr) Emetteur a courant constant pour la transmission de donnees sur une ligne de transmission