ES2138545B1 - Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales. - Google Patents
Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales.Info
- Publication number
- ES2138545B1 ES2138545B1 ES9702282A ES9702282A ES2138545B1 ES 2138545 B1 ES2138545 B1 ES 2138545B1 ES 9702282 A ES9702282 A ES 9702282A ES 9702282 A ES9702282 A ES 9702282A ES 2138545 B1 ES2138545 B1 ES 2138545B1
- Authority
- ES
- Spain
- Prior art keywords
- activation
- computer system
- digital signals
- time
- calculation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Image Analysis (AREA)
Abstract
En algunos algoritmos de computación, es necesario calcular el período de tiempo que una determinada señal digital permanece activa o el tiempo que hace que dejó de estarlo. Este cálculo es utilizado entre otros casos en el análisis de movimiento en secuencias de imagen y requiere la integración espacio-temporal de este tipo de señales. Esta invención consiste en un sistema capaz de ejecutar este tipo de cálculos en tiempo real. El sistema está basado en la serialización de los datos de entrada, la utilización de un solo sumador para todo el espacio de entrada y el almacenamiento de los datos de carga en una memoria de acceso aleatorio. Tras esta circuitería se pospone un comparador y un contador que es incrementado o no según el resultado del comparador a cada punto de imagen y puesto a cero después de cada fotograma. Puede verse un esquema del sistema en la figura 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
ES9702282A ES2138545B1 (es) | 1997-11-04 | 1997-11-04 | Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
ES9702282A ES2138545B1 (es) | 1997-11-04 | 1997-11-04 | Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales. |
Publications (2)
Publication Number | Publication Date |
---|---|
ES2138545A1 ES2138545A1 (es) | 2000-01-01 |
ES2138545B1 true ES2138545B1 (es) | 2000-08-16 |
Family
ID=8301056
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES9702282A Expired - Fee Related ES2138545B1 (es) | 1997-11-04 | 1997-11-04 | Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales. |
Country Status (1)
Country | Link |
---|---|
ES (1) | ES2138545B1 (es) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8909498D0 (en) * | 1989-04-26 | 1989-06-14 | British Telecomm | Motion estimator |
DE59401987D1 (de) * | 1993-09-30 | 1997-04-10 | Siemens Ag | Prozessor zum vergleich von bildpunkt-blöcken (block-matching-prozessor) |
DE4344924A1 (de) * | 1993-12-30 | 1995-08-10 | Thomson Brandt Gmbh | Verfahren und Vorrichtung zur Bewegungsschätzung |
JP3253478B2 (ja) * | 1995-03-20 | 2002-02-04 | シャープ株式会社 | 映像記録装置 |
-
1997
- 1997-11-04 ES ES9702282A patent/ES2138545B1/es not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
ES2138545A1 (es) | 2000-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
HK1049719B (zh) | 並行處理器中的多線程執行 | |
ATE253238T1 (de) | Parallele prozessorarchitektur | |
DK0608344T3 (da) | System til data back-up m.h.p. tilbagerulning | |
DE60009102D1 (de) | Sdram-steuerungvorrichtung für parallele prozessorarchitektur | |
ES2137712T3 (es) | Sistema temporalmente coherente de gestion en antememoria. | |
ATE295976T1 (de) | Level 2 cache mit lokaler beibehaltung von kohärenzblöcken | |
WO2001052083A3 (en) | Nestable reader-writer lock for multiprocessor systems | |
EP1028371A3 (en) | Personal computer using flash memory as BIOS-ROM | |
TW200508860A (en) | Systems and methods for storing data on computer systems | |
EP1667024A3 (en) | Memory based cross compare for cross checked systems | |
EP0535807A3 (en) | Linear and orthogonal expansion of array storage in multiprocessor computing systems | |
EP2293191A3 (en) | Task and data management in a multiprocessor system | |
KR900006843A (ko) | 동적구성이 가능한 휴대용 컴퓨터 시스템 | |
NL185106C (nl) | Computersysteem met directe geheugeninvoer. | |
BR9814779A (pt) | Registro de boot com partição modificável para um dispositivo de memória de computador | |
DE69425026D1 (de) | Dynamischer Speicher mit wahlfreiem Zugriff mit Cache- und Etikettenspeicher | |
PE8491A1 (es) | Sistema y metodo de revestimiento de imagen digital | |
IT1186339B (it) | Dispositivo di elaborazione di dati | |
FR2705821B1 (fr) | Mémoire dynamique. | |
AU2002351136A8 (en) | Data processing system | |
Bisiani et al. | Coherent shared memory on a distributed memory machine | |
ATE212739T1 (de) | Ecc-geschützte speicherorganisation mit lese- änderungs-schreib-pipelinezugriff | |
ES2138545B1 (es) | Sistema de computacion para la realizacion de acumulacion espacio-temporal de activacion en señales digitales. | |
ES2192526T3 (es) | Memoria de datos y procedimiento para escribir informacion en una memoria de datos. | |
TW200601046A (en) | Method and apparatus for enabling volatile shared data across caches in a coherent memory multiprocessor system to reduce coherency traffic |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EC2A | Search report published |
Date of ref document: 20000101 Kind code of ref document: A1 Effective date: 20000101 |
|
FD2A | Announcement of lapse in spain |
Effective date: 20180226 |